WO2004068709A1 - スイッチング回路 - Google Patents

スイッチング回路 Download PDF

Info

Publication number
WO2004068709A1
WO2004068709A1 PCT/JP2004/000029 JP2004000029W WO2004068709A1 WO 2004068709 A1 WO2004068709 A1 WO 2004068709A1 JP 2004000029 W JP2004000029 W JP 2004000029W WO 2004068709 A1 WO2004068709 A1 WO 2004068709A1
Authority
WO
WIPO (PCT)
Prior art keywords
switch
main switch
switching circuit
resistance element
resistance
Prior art date
Application number
PCT/JP2004/000029
Other languages
English (en)
French (fr)
Inventor
Kenichi Kubota
Masaki Ohshima
Yukihiro Nozaki
Hiroyuki Haga
Masanori Hayashi
Original Assignee
Shindengen Electric Manufacturing Co.,Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shindengen Electric Manufacturing Co.,Ltd. filed Critical Shindengen Electric Manufacturing Co.,Ltd.
Priority to EP04700506A priority Critical patent/EP1585221B1/en
Priority to DE602004014246T priority patent/DE602004014246D1/de
Priority to JP2005504662A priority patent/JP4011085B2/ja
Priority to CA002512433A priority patent/CA2512433A1/en
Priority to US10/541,385 priority patent/US7221208B2/en
Publication of WO2004068709A1 publication Critical patent/WO2004068709A1/ja

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/08Modifications for protecting switching circuit against overcurrent or overvoltage
    • H03K17/082Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit
    • H03K17/0822Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit in field-effect transistor switches
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/08Modifications for protecting switching circuit against overcurrent or overvoltage
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors

Definitions

  • the present invention relates to a circuit for detecting an on-voltage of a power switch and detecting a current of the switch.
  • FIG. 10 shows a first conventional example of a switching circuit provided with a current detection circuit.
  • This conventional example is provided with a main switch 111 composed of a MOS FET whose on-voltage exhibits a resistance characteristic, and a drive circuit 104 is connected to the gate electrode of the main switch 111.
  • the fixed potential 103 is connected to the drain electrode of the main switch 111, and the load circuit 102 is connected to the source electrode.
  • the current detection circuit provided in this switching circuit includes a current detection switch 114.
  • the drain electrode of the current detection switch 114 is connected to a fixed potential, and the drive circuit 104 is connected to the gate electrode. Are connected.
  • the resistor element 121 and the positive electrode of the amplifier 106 are connected to the source electrode of the current detection switch 114, and the negative electrode of the amplifier 106 is connected to the source electrode of the main switch 111.
  • the current is detected by amplifying the voltage of the resistance element 122.
  • Fig. 11 shows the second conventional example.
  • This conventional example is referred to Japanese Patent Publication No. 26220/1999.
  • This conventional example is provided with a main switch 111 composed of a MOSFET whose on-voltage exhibits resistance characteristics, and a drive circuit 104 is connected to the gate electrode of the main switch 111.
  • a fixed potential 103 is connected to the drain electrode of the main switch 111.
  • a load circuit 102 is connected to the source electrode.
  • the current detection circuit provided in the switching circuit includes a current detection switch 114, a drain electrode of the current detection switch 114 is connected to a fixed potential, and a drive circuit 104 is connected to the gate electrode. I have.
  • a reference current is supplied to the current detection switch 114, and the ON voltage of the current detection switch 114 and the ON voltage of the main switch 111 are compared and amplified by the amplifier 106. It is done.
  • the voltage of the resistive element 121 is changed to the current detecting switch 114.
  • a high-gain amplifier is needed to amplify the waveform to the level used by the control circuit. Since the current waveform contains high frequency components, it is necessary to amplify it to a high frequency with high gain, which has been a practically difficult point.
  • a reference current is supplied to the current detection switch 114 to compare the ON voltage of the current detection switch 114 with the ON voltage of the main switch 111. Therefore, there is a problem that the output signal is not a real-time current waveform, but a determination result as to whether the current value at one point is higher or lower. Disclosure of the invention
  • the present invention has been made in view of the above-mentioned problem, and has a current detection circuit that detects a main switch current waveform in the form of a high-speed real-time waveform and outputs a large signal in the form of a low impedance output. Switching circuit is provided at low cost.
  • the present invention provides a current detection circuit capable of obtaining a large current waveform output while keeping the input voltage difference of an amplifier substantially at 0 V.
  • a third switch whose gate signal is synchronized with the gate signal of the main switch between the first resistive element and the auxiliary switch, the voltage of the second resistive element is The waveform and the current waveform of the main switch become similar, and the high-speed current waveform can be handled in the form of a large voltage signal.
  • the first resistive element is formed on the insulating film as a polysilicon resistor, insulation with the mains switch is simplified, high integration is possible, small parasitic capacitance, etc., and higher speed operation is possible. Become. If the first resistance element is formed so that the temperature coefficient of the first resistance element has a positive value larger than the mains switch, the current detection circuit using the first resistance element can prevent thermal runaway more strongly. It has a function and can easily provide a switching circuit. Therefore, a current detection circuit having many features can be easily formed.
  • a switching circuit is a switching circuit having a switching element, wherein the switching circuit has a main switch composed of a MOSFET having an on-voltage exhibiting a resistance characteristic, and a drive circuit is connected to a gate electrode of the main switch. Similarly, one electrode of the drain or the source of the main switch is connected to a fixed potential, and the other is connected to a load circuit, and the first electrode has a higher resistance than the on-resistance of the main switch.
  • a supplementary switch comprising a MOSFET in which the first resistor is connected to a source electrode; and amplifying and comparing a voltage generated in the first resistor with an on-voltage of the main switch.
  • An amplifier for outputting to the gate electrode of the auxiliary switch and a drain electrode of the auxiliary switch for connecting the amplifier to the main switch;
  • the on-current of Tutsi by ⁇ is provided with a current detection circuit and a second resistance element for generating a voltage.
  • the switching circuit according to the second aspect of the present invention includes the switching circuit according to the first aspect of the present invention.
  • one terminal of the first resistance element is connected to a fixed potential similarly to the main switch.
  • the switching circuit according to a third aspect of the present invention is the switching circuit according to the first aspect of the present invention, wherein a gate signal is provided between the first resistance element and the auxiliary switch by the main switch. A third switch synchronized with this gate signal is connected.
  • the switching circuit according to a fourth aspect of the present invention is the switching circuit according to the first aspect of the present invention, wherein the one terminal of the first resistance element is set to a fixed potential similarly to the main switch.
  • a third switch is connected between the first resistive element and the auxiliary switch so that a gate signal is synchronized with a gate signal of the main switch.
  • one terminal of the first resistance element is connected to a load circuit of the main switch.
  • the other terminal of the first resistive element is connected to a source electrode of the auxiliary switch and is connected to the terminal.
  • the switching circuit according to a sixth aspect of the present invention is the switching circuit according to the first aspect of the present invention, wherein the first resistance element has the same cell structure as the main switch, and has a fixed gate biased MOSFET. Or polysilicon resistance.
  • the switching circuit according to a seventh aspect of the present invention is the switching circuit according to the first aspect of the present invention, wherein the first resistance element has the same cell structure as the main switch and is fixed gate biased. One terminal of the first resistance element is connected to a fixed potential similarly to the main switch, which is a MOSFET or a polysilicon resistance.
  • the switching circuit according to the eighth aspect of the present invention is the switching circuit according to the first aspect of the present invention.
  • the first resistance element has the same cell structure as the main switch and is a fixed gate biased MOSFET or a polysilicon resistance, and the first resistance element and the auxiliary A third switch, whose gate signal is synchronized with the gate signal of the main switch, is connected to the switch.
  • the switching circuit according to a ninth aspect of the present invention is the switching circuit according to the first aspect of the present invention, wherein the first resistance element has the same cell structure as the main switch, and has a fixed gate biased MOSFET. Or one terminal of the first resistance element is connected to a fixed potential similarly to the main switch, and
  • a third switch whose gate signal is synchronized with the gate signal of the main switch is connected between the negative resistor element and the auxiliary switch.
  • the switching circuit according to a tenth aspect of the present invention is the switching circuit according to the first aspect of the present invention, wherein the first resistance element has the same cell structure as the main switch, and has a fixed gate bias. One terminal of the first resistance element is connected to a terminal connected to the load circuit of the main switch, and the other of the first resistance element is a MOSFET or a polysilicon resistance. Are connected to the source electrode of the auxiliary switch.
  • FIG. 1 is a circuit diagram showing an outline of a first embodiment of a switching circuit according to the present invention.
  • FIG. 2 is a circuit diagram showing an outline of the second embodiment.
  • FIG. 3 is a circuit diagram showing an outline of the third embodiment.
  • FIG. 4 is an operation waveform diagram of the third embodiment shown in FIG.
  • FIG. 5 is a circuit diagram showing an outline of the fourth embodiment.
  • FIG. 6 is a circuit diagram showing an outline of the fifth embodiment.
  • FIG. 7 is a circuit diagram showing an outline of the sixth embodiment.
  • FIG. 9 is a circuit diagram showing an outline of the eighth embodiment.
  • FIG. 10 is a circuit diagram showing an outline of a first conventional example of a switching circuit.
  • FIG. 11 is a circuit diagram showing an outline of a second conventional example. BEST MODE FOR CARRYING OUT THE INVENTION
  • FIG. 1 shows a first embodiment of a switching circuit according to the present invention.
  • 1 is the input power
  • 2 is the load
  • 3 is the fixed potential
  • 4 is the drive circuit
  • 6 is the amplifier
  • 1 1 is the main switch
  • 1 2 is the capture switch
  • 1 3 is the third switch
  • 1 4 is a current detection switch
  • 15 is a high-side switch
  • 21 is a first resistance element
  • 22 is a second resistance element.
  • the switching circuit according to the present embodiment includes a main switch 11 composed of a p-channel IVI ⁇ SFET whose on-voltage exhibits a resistance characteristic, and a drive circuit 4 is connected to a gate electrode of the main switch 11.
  • the fixed potential 3 is connected to the source electrode of the main switch 11, and the load circuit 2 is connected to the drain electrode.
  • the fixed potential 3 may be connected to the drain electrode of the main switch 11 and the load circuit 2 may be connected to the source electrode of the main switch 11.
  • This switching circuit includes a current detection circuit.
  • the current detection circuit includes a first resistance element 21 having a higher resistance value (for example, 1000 times) than the ON resistance of the main switch 11, and this first resistance element 21 Connected to fixed potential 3 or load circuit 2.
  • the first resistance element 21 may be a normal diffusion resistance, but may be a polysilicon resistance. Further, if the temperature coefficient of the first resistance element 21 is made the same as the on-resistance of the main switch 11, an accurate current detection circuit is formed. A switching circuit using this current detection circuit can be set so that the overcurrent detection point shifts to a lower current side as the temperature rises.
  • the current detection circuit includes an auxiliary switch 12 composed of a p-channel MOS FET, and the first resistance element 21 is connected to a source electrode.
  • the current detection circuit has an amplifier 6. This amplifier 6 has the positive electrode connected to the drain electrode of the main switch 11, the negative electrode connected to the source electrode of the auxiliary switch 12 and the first resistive element 21, and has the output connected to the auxiliary switch 12. Electrodes are connected. As described above, the voltage generated in the first resistance element 21 and the on-voltage of the main switch 11 are compared and amplified, and output to the gate electrode of the auxiliary switch 12. Further, the current detection circuit includes a second resistance element 22. The second resistance element 22 is connected to the drain electrode of the capture switch 12 to extend the ON current of the main switch 11. It is configured to generate voltage.
  • the switching circuit provided with the current detection circuit is configured as described above, and operates as follows.
  • the main switch 11 When the main switch 11 is turned on, the main switch 11 generates an on voltage, and the amplifier 6 detects the on voltage.
  • the main switch 11 When the main switch 11 is turned on, a voltage is generated in the first resistance element 21 connected to the fixed potential 3, and the amplifier 6 detects this voltage.
  • the ON voltage detected by the amplifier 6 and the voltage generated in the first resistance element 21 are compared and amplified to generate a voltage, which is output to the gate terminal of the auxiliary switch 12.
  • the potential difference between the input terminals of the amplifier 6 is approximately 0 V, so that the current detection circuit including the two resistor elements 21 and 22, the auxiliary switch element 12, and the amplifier 6 can easily increase the gain and operate at high speed.
  • Signal can be amplified, and the signal of the ON current of the main switch 11 can be supplied with a low impedance output.
  • FIG. 2 shows a second embodiment.
  • This embodiment is substantially the same as the first embodiment, but this embodiment is characterized in that the main switch 11 is constituted by n-channel MOSFET.
  • the current detection in this case can be executed in the same manner as in the first embodiment.
  • the output voltage polarity of the drive circuit 4 is different from that of the first embodiment.
  • the main switch 11 conducts at a negative Gout potential with respect to the source potential.
  • the main switch 11 conducts at a positive gate potential.
  • FIG. 3 shows a third embodiment.
  • the source terminal of the third switch 13 is connected to the first resistance element 21, and the drain terminal of the third switch 13 is connected to the source terminal of the auxiliary switch 12.
  • the gate terminal of the third switch 13 is connected to the drive circuit 4, and the gate signal of the third switch 13 is configured to be synchronized with the gate signal of the main switch 11. I have. That is, in this embodiment, since the main switch 11 is a p-channel MOS FET, the third switch 13 is also a p-channel MOS FET.
  • the gate signal of the main switch 11 and the gate signal of the third switch 13 are configured to be synchronized.
  • the third switch 13 is also turned off, and it is possible to prevent a large current from flowing through the first resistance element 21 when the main switch 11 is in the off state. This realizes a low power consumption current detection circuit.
  • the operation waveforms of the third embodiment are shown in FIG.
  • Figure 4 shows, from the top, the gate-source voltage V gs of the main switch 11, the drain-source voltage V ds of the main switch 11, the drain-source current I ds of the main switch 11, and the second resistance element. 22 This is the current signal output generated in 2.
  • the main switch 11 since the main switch 11 is a p-channel MOS FET, the V gs, V ds, and I ds waveforms operate at a negative voltage and a negative current.
  • the peak current I dsp is generated when the main switch 11 is turned on, assuming that the load contains a parasitic capacitance component.
  • the voltage of the second resistance element 22 is similar to the one obtained by inverting the polarity of the current of the main switch 11.
  • ton and toff are the delay times when turning on and off, and tl and t2 are the times when falling and rising.
  • the main switch 11 may be an n-channel MOS FET.
  • the gate signal of the third switch 13 is configured to be synchronized with the gate signal of the main switch 11, the third switch 13 is also often an n-channel MOS FET.
  • the output voltage of the drive circuit 4 has a gate potential that is positive with respect to the source potential, and the main switch 11 conducts.
  • FIG. 5 shows a fourth embodiment.
  • a delay circuit 5 is connected between the gate electrode of the third switch 13 and the drive circuit 4.
  • the first resistance element In this embodiment, the first resistance element and thus, a current detection switch 14 having the same cell structure as the main switch 11 and comprising a MOSFET with a fixed gate bias is used.
  • the current detection switch 14 has a higher resistance (for example, 1000 times) than the ON resistance of the main switch 11.
  • An input level gate voltage generation circuit 7 is connected to the gate electrode of the current detection switch 14.
  • the delay circuit 5 is connected between the gate electrode of the third switch and the drive circuit 4 so that when the high-side main switch 11 is turned on, the parasitic circuit in the load circuit 2
  • the component of the capacity charging current I dsp can be prevented from appearing as a waveform in the detection signal, and the malfunction of the overcurrent protection circuit can be prevented.
  • the delay time is usually about tl. Therefore, the delay circuit 5 has such a characteristic that the delay time when the third switch 13 is turned off is 0 when the third switch 13 is turned on, and the delay time when the third switch 13 is turned off is zero.
  • the first resistance element has the same cell structure as the main switch 11, has a higher resistance value than the on-resistance of the main switch 11, and has a fixed gate-biased current detection switch 14.
  • the on-resistance of the current detection switch 14 has the same temperature characteristics and variation as those of the main switch 11, and it is easy to improve the current detection accuracy. Therefore, a highly accurate current detection circuit can be easily realized.
  • FIG. 6 shows a fifth embodiment.
  • This embodiment is a reverse current detection circuit.
  • the current detection circuits of the first to fourth embodiments are based on the premise that the current flowing from the power supply 3 to the load circuit 2 through the main switch 11 has a positive value.
  • the load circuit 2 This is the current detection circuit when the current flowing to the input power supply 1 through the in-switch 11 is a positive value.
  • the amplifier 6 operates to turn on the auxiliary switch 12 only when a positive voltage is applied between the source and drain of the main switch 11. At that time, a reverse current waveform of the main switch 11 is generated in the second resistance element 22, and reverse current detection is performed using the voltage waveform of the second resistance element 22.
  • FIG. 7 shows a sixth embodiment.
  • This embodiment is an embodiment in the case where the fixed potential 3 is a negative electrode of the input voltage.
  • This switching circuit includes a main switch 11 composed of an n-channel MOS FET whose on-voltage exhibits a resistance characteristic, and a drive circuit 4 is connected to a gate electrode of the main switch 11.
  • the source electrode of the main switch 11 is grounded, and the load circuit 2 is connected to the drain electrode.
  • the main switch 11 is a p-channel MOS
  • the drain electrode of the main switch 11 may be grounded, and the load circuit 2 may be connected to the source electrode of the main switch 11.
  • This switching circuit includes a current detection circuit, and the current detection circuit includes a first resistance element 21 having a higher resistance (for example, 1000 times) than the ON resistance of the main switch 11.
  • the first resistance element 21 is grounded.
  • the first resistance element 21 may be a normal diffusion resistance, but is preferably a polysilicon resistance. Further, if the temperature coefficient of the first resistance element 21 is made the same as the ON resistance of the main switch 11, an accurate current detection circuit is formed.
  • a switching circuit using this current detection circuit can be set so that the overcurrent detection point shifts to a lower current side as the temperature rises.
  • the current detection circuit has an auxiliary switch 12 composed of an n-channel MOSFET, and the first resistance element 21 is connected to the source electrode. Also, The current detection circuit has an amplifier 6. This amplifier 6 has the positive electrode connected to the drain electrode of the main switch 11, the negative electrode connected to the source electrode of the auxiliary switch 12 and the first resistive element 21, and the output connected to the gate electrode of the auxiliary switch 12. Connected. As described above, the voltage generated in the first resistance element 21 and the on-voltage of the main switch 11 are compared and amplified, and output to the gate electrode of the auxiliary switch 12. Further, the current detection circuit includes a second resistive element 22. The second resistive element 22 is connected to the drain electrode of the auxiliary switch 12 to amplify the on-current of the main switch 11 to obtain a voltage. Is generated.
  • the load circuit of the present embodiment includes a high-side switch 15 composed of a p-channel MOS FET.
  • the drain electrode of the high side switch 15 is connected to the drain electrode of the main switch 11, the positive electrode and the load of the amplifier 6, and the source electrode is connected to the fixed potential 3.
  • the gate electrode is connected to the drive circuit 4, and the main switch 11 and the high-side switch 15 constitute a CMOS inverter.
  • the switching circuit including the current detection circuit is configured as described above, the basic operation principle is substantially the same as that of the first embodiment, and only the polarity is inverted.
  • FIG. 8 shows a seventh embodiment.
  • This embodiment is an embodiment applied to the case where the fixed potential 3 is the negative electrode of the input voltage in the fourth embodiment.
  • the source terminal of the third switch 13 is connected to the first resistor element, and the drain terminal of the third switch 13 is connected to the source terminal of the auxiliary switch 12. It is.
  • a current detection switch 14 having the same cell structure as the main switch 11 and composed of a fixed gate biased MOSFET is used. You. This MOSFET has a higher resistance (for example, 1000 times) than the on-resistance of the main switch 11.
  • the good terminal of the third switch 13 is connected to the drive circuit 4 so that the gate signal of the third switch 13 is synchronized with the gate signal of the main switch 11. That is, in the present embodiment, since the main switch 11 is an ⁇ channel MOS FET, the third switch 13 is also an ⁇ channel MOS FET.
  • a delay circuit 5 is connected between the gate electrode of the third switch 13 and the drive circuit 4.
  • a high-level gate voltage generation circuit 8 is connected to the gate electrode of the current detection switch 14.
  • the third The switch 13 is also turned off to prevent a large current from flowing to the current detection switch 14 when the main switch 11 is in the off state. This realizes a low power consumption current detection circuit. Also, if a delay circuit 5 is connected between the gate electrode of the third switch 13 and the drive circuit 4 so that it can be delayed only at the time of turn-on, if the main switch 11 of the low side is turned on, The component of the parasitic capacitance charging current Idsp in the load circuit 2 can be prevented from appearing as a waveform in the detection signal, and the malfunction of the overcurrent protection circuit can be prevented.
  • a first resistance element it has the same cell structure as the main switch 11, has a higher resistance value than the on-resistance of the main switch 11, and has a fixed gate-biased current detection switch 14.
  • the on-resistance of the current detection switch 14 has the same temperature characteristics and variation as those of the main switch 13, and it is easy to improve the current detection accuracy. Therefore, a highly accurate current detection circuit can be easily realized as in the fourth embodiment.
  • FIG. 9 shows an eighth embodiment.
  • This embodiment is a reverse current detection circuit and is an embodiment applied to the case where the fixed potential 3 is the negative electrode of the input voltage in the fifth embodiment.
  • the current detection circuits of the sixth and seventh embodiments are based on the premise that the current flowing from the load circuit 2 to the negative input voltage through the main switch 11 has a positive value.
  • FIG. 9 shows the current detection circuit when the current flowing from the negative electrode of the input voltage to the load circuit 2 through the main switch 11 is a positive value.
  • the amplifier 6 operates to make the auxiliary switch 12 conductive only when a negative voltage is applied between the source and drain of the main switch 11. At that time, a reverse current waveform of the main switch 11 is generated in the second resistance element 22, and reverse current detection is performed using the voltage waveform of the second resistance element 22.
  • the present invention it is possible to obtain a current detection circuit capable of obtaining a large current waveform output while maintaining the input voltage difference of the amplifier at approximately 0 V.
  • the third switch whose gate signal is synchronized with the gate signal of the main switch is connected between the first resistive element and the auxiliary switch, so that the voltage waveform of the second resistor is connected.
  • the current waveform of the main switch become similar, which has the effect that a high-speed current waveform can be obtained in the form of a large voltage signal.
  • the first resistive element is formed as a polysilicon resistor on an insulating film, insulation with the main switch is simplified, high integration is possible, small parasitic capacitance, etc., and higher speed operation is possible. Become.
  • the current detection circuit using the first resistance element has a stronger thermal runaway prevention function and easily provides a switching circuit Can do things. Therefore, there is an effect that a current detection circuit having many features can be easily formed.

Landscapes

  • Electronic Switches (AREA)
  • Measurement Of Current Or Voltage (AREA)
  • Power Conversion In General (AREA)
  • Oscillators With Electromechanical Resonators (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Control Of Eletrric Generators (AREA)

Description

明 細 書 スィ ツチング回路 技術分野
本発明は、 電力用スィ ッチのオン電圧を検出して、 スィ ッチの電流を 検出する回路に関するものである。 背景技術
電流検出回路を備えたスィツチング回路の第一の従来例を図 1 0に示 す。 この従来例はオン電圧が抵抗特性を示す MO S F E Tからなるメイ ンスィ ッチ 1 1 1 を備え、 このメイ ンスィ ッチ 1 1 1 のゲート電極に駆 動回路 1 0 4を接続してある。 また、 メインスィッチ 1 1 1のドレイ ン 電極に固定電位 1 0 3を接続し、 ソース電極に負荷回路 1 0 2を接続し てある。 このスイッチング回路に備えた電流検出回路は、 電流検出用ス イッチ 1 1 4を備え、 この電流検出用スィツチ 1 1 4の ドレイ ン電極を 固定電位に接続し、 ゲー ト電極に駆動回路 1 0 4を接続してある。 さら に、 電流検出用スィツチ 1 1 4のソース電極に抵抗素子 1 2 1 と増幅器 1 0 6の正極とを接続し、 メイ ンスィ ッチ 1 1 1 のソース電極に増幅器 1 0 6の負極を接続し、 抵抗素子 1 2 1 の電圧を増幅する形で電流検出 するよ うに構成してある。
また、 第二の従来例を図 1 1 に示す。 この従来例は日本特許公告平成 1年第 2 6 2 5 0号公報を参照したものである。 この従来例はオン電圧 が抵抗特性を示す MO S F E Tからなるメインスィ ッチ 1 1 1 を備え、 このメイ ンスィ ッチ 1 1 1のゲート電極に駆動回路 1 0 4を接続してあ る。 また、 メインスィッチ 1 1 1のドレイン電極に固定電位 1 0 3を接 続し、 ソース電極に負荷回路 1 0 2を接続してある。 このスイッチング 回路に備えた電流検出回路は、 電流検出用スィツチ 1 1 4を備え、 この 電流検出用スィツチ 1 1 4の ドレイン電極を固定電位に接続し、 ゲー ト 電極に駆動回路 1 0 4を接続してある。 さらに、 電流検出用スィ ッチ 1 1 4へ基準電流を流して、 電流検出用スィツチ 1 1 4のオン電圧とメィ ンスィ ッチ 1 1 1のオン電圧とを増幅器 1 0 6で比較増幅するよ うにし てある。
先ず、 第一の従来例においては、 抵抗素子 1 2 1の電流がメインスィ ツチ 1 1 1 のオン電流に比例する為には、 抵抗素子 1 2 1 の電圧が電流 検出用スィ ッチ 1 1 4のオン電圧の半分以下である必要がある。この為、 制御回路に使用されるレベルまで波形を増幅するには、 高利得の増幅器 が必要となる。 電流波形には高周波成分が含まれているので、 高利得で 高周波まで増幅する必要があり、 実用上、 困難な点となっていた。
また、 第二の従来例においては、 電流検出用スィツチ 1 1 4へ基準電 流を流して、 電流検出用スィ ツチ 1 1 4のオン電圧とメインスィッチ 1 1 1のオン電圧とを比較增幅するようにしていた為、 出力される信号は 実時間電流波形ではなく、 一点の電流値に対する上か下かの判定結果と なるという問題があった。 発明の開示
本発明は、 上記問題に鑑みてなされたものであり、 高速な実時間波形 の形で、 主スィッチ電流波形を検出し、 大きな信号の形で、 低インピー ダンス出力で出力する電流検出回路を備えたスィツチング回路を安価に 提供する。
上記目的を達成するためになされた本発明は、 増幅器の入力電圧差を 略 0 Vに保ちながら、 大きな電流波形出力を得られる電流検出回路を得 る事ができる。 また、 第一の抵抗素子と補助スィ ッチとの間に、 ゲー ト 信号がメイ ンスィ ッチのゲー ト信号と同期する第三のスィツチを接続し たことにより、 第二の抵抗素子の電圧波形とメインスィツチの電流波形 とが相似になり、 高速の電流波形を大きな電圧信号の形で取り扱う こと ができる。
第一の抵抗素子をポリシリ コン抵抗と し絶縁膜上に形成すれば、 メィ ンスィ ッチとの絶縁も簡単になり、 高集積化が可能で、 寄生容量等が小 さく、 より高速動作可能となる。 第一の抵抗素子の温度係数をメイ ンス イッチより大きい正の値を持つ様に第一の抵抗素子を形成すれば、 第一 の抵抗素子を用いた電流検出回路は、 よ り強い熱暴走防止機能を持ち、 スイッチング回路を簡単に提供する事が出来る。 従って、 多くの特長を 備えた電流検出回路を容易に形成する事ができる。
即ち、 本発明は、 上記課題を解決するため、 以下の構成を有する。 本発明の第 1の態様に係るスィツチング回路は、 スイ ッチング素子を 有するスイッチング回路において、 オン電圧が抵抗特性を示す M O S F E T力 らなるメインスィツチを有し、 このメインスィツチのゲート電極 に駆動回路を接続してあると ともに、 同じく メインスィ ッチの ドレイン 又はソースの一方の電極を固定電位に接続し、 他方に負荷回路を接続し てあり、 前記メインスィ ツチのオン抵抗よ り高い抵抗値を有する第一の 抵抗素子と、 この第一の抵抗素子をソース電極に接続した M O S F E T からなる補助スィッチと、 前記第一の抵抗素子に発生する電圧と前記メ イ ンスィツチのオン電圧とを比較増幅して、 前記補助スィツチのゲー ト 電極に出力する増幅器と、前記補助スィ ツチの ド レイ ン電極に接続して、 前記メイ ンスィツチのオン電流を增幅させて電圧を発生させる第二の抵 抗素子とを備えた電流検出回路を設けてある。
本発明の第 2の態様に係るスィツチング回路は、 本発明の第 1の態様 に係るスィツチング回路において、 前記第一の抵抗素子の一方の端子を 前記メイ ンスイッチと同様に固定電位に接続してある。
本発明の第 3の態様に係るスイッチング回路は、 本発明の第 1の態様 に係るスイッチング回路において、 前記第一の抵抗素子と前記補助スィ ツチとの間に、 ゲート信号が前記メイ ンスィ ッチのゲー ト信号と同期す る第三のスィツチを接続してある。
本発明の第 4の態様に係るスイ ッチング回路は、 本発明の第 1の態様 に係るスィツチング回路において、 前記第一の抵抗素子の一方の端子を 前記メイ ンスイ ッチと同檨に固定電位に接続してあり、 前記第一の抵抗 素子と前記補助スィ ッチとの間に、 ゲー ト信号が前記メイ ンスィ ッチの ゲート信号と同期する第三のスィツチを接続してある。
本発明の第 5の態様に係るスイ ッチング回路は、 本発明の第 1の態様 に係るスィツチング回路において、 前記第一の抵抗素子の一方の端子が 前記メイ ンスィ ツチの負荷回路と接続されている端子と接続され、 第一 の抵抗素子の他方の端子は前記補助スィツチのソース電極に接続されて レヽる。
本発明の第 6の態様に係るスィツチング回路は、 本発明の第 1の態様 に係るスイ ッチング回路において、 前記第一の抵抗素子が前記メインス イッチと同じセル構造を持ち、 固定ゲー トバイアスされた M O S F E T である、 若しく はポリシリ コン抵抗である。
本発明の第 7の態様に係るスィツチング回路は、 本発明の第 1の態様 に係るスィ ツチング回路において、 前記第一の抵抗素子は前記メィ ンス イッチと同じセル構造を持ち、 固定ゲー トバイ アスされた M O S F E T である、 若しく はポリ シリ コン抵抗であり、 この第一の抵抗素子の一方 の端子を前記メインスィツチと同様に固定電位に接続してある。
本発明の第 8の態様に係るスィツチング回路は、 本発明の第 1の態様 に係るスイ ッチング回路において、 前記第一の抵抗素子は前記メインス イッチと同じセル構造を持ち、 固定ゲートバイアスされた M O S F E T である、 若しくはポリシリ コ ン抵抗であり、 この第一の抵抗素子と前記 補助スィツチとの間に、 ゲート信号が前記メインスィ ッチのゲート信号 と同期する第三のスィッチを接続してある。
本発明の第 9の態様に係るスイ ッチング回路は、 本発明の第 1の態様 に係るスイッチング回路において、 前記第一の抵抗素子は前記メインス イッチと同じセル構造を持ち、 固定ゲー トバイアスされた M O S F E T である、 若しくはポリシリ コン抵抗であり、 この第一の抵抗素子の一方 の端子を前記メイ ンスィ ッチと同様に固定電位に接続してあり、 前記第
—の抵抗素子と前記補助スィ ツチとの間に、 ゲート信号が前記メイ ンス イッチのゲー ト信号と同期する第三のスィッチを接続してある。
本発明の第 1 0の態様に係るスイッチング回路は、 本発明の第 1の態 様に係るスイ ッチング回路において、 前記第一の抵抗素子は前記メィン スィッチと同じセル構造を持ち、 固定ゲー トバイアスされた M O S F E Tである、 若しく はポリシリ コン抵抗であり、 この第一の抵抗素子の一 方の端子が前記メイ ンスィ ツチの負荷回路と接続されている端子と接続 され、 第一の抵抗素子の他方の端子は前記補助スィツチのソース電極に 接続されている。 図面の簡単な説明
第 1図は、 本発明に係るスィッチング回路の第一の実施形態の概要を 示した回路図である。
第 2図は、 同じく第二の実施形態の概要を示した回路図である。
第 3図は、 同じく第三の実施形態の概要を示した回路図である。
第 4図は、 第 3図図示第三の実施形態の動作波形図である。 第 5図は、 同じく第四の実施形態の概要を示した回路図である。
第 6図は、 同じく第五の実施形態の概要を示した回路図である。
第 7図は、 同じく第六の実施形態の概要を示した回路図である。
第 8図は、 同じく第七の実施形態の概要を示した回路図である。
第 9図は、 同じく第八の実施形態の概要を示した回路図である。
第 1 0図は、 スィツチング回路の第一の従来例の概要を示した回路図 である。
第 1 1図は、 第二の従来例の概要を示した回路図である。 発明を実施するための最良の形態
以下、 添付図面を用いて本発明に係るスィツチング回路の実施形態を 説明する。
(実施形態 1 )
図 1は本発明に係るスイッチング回路の第一の実施形態を示す。 1は 入力電源、 2は負荷、 3は固定電位、 4は駆動回路、 6は増幅器、 1 1 はメインスィ ッチ、 1 2は捕助スィ ッチ、 1 3は第三のスィ ッチ、 1 4 は電流検出用スィ ッチ、 1 5はハイサイ ドスィ ッチ、 2 1 は第一の抵抗 素子、 2 2は第二の抵抗素子である。
本実施形態に係るスィツチング回路は、 オン電圧が抵抗特性を示す p チャネル IVI〇 S F E Tからなるメインスィ ツチ 1 1 を備え、 このメイン スィ ッチ 1 1 のゲート電極に駆動回路 4を接続してある。 また、 メイ ン スィ ッチ 1 1 のソース電極に固定電位 3を接続し、 ドレイン電極に負荷 回路 2を接続してある。 なお、 固定電位 3をメインスィッチ 1 1 の ドレ イン電極に接続し、 負荷回路 2をメインスィ ッチ 1 1 のソース電極に接 続してあってもよい。 このスイ ッチング回路は電流検出回路を備え、 こ の電流検出回路は、 メインスィ ッチ 1 1 のオン抵抗より高い抵抗値 (例 えば 1 0 0 0 0倍) を有する第一の抵抗素子 2 1を備え、 この第一の抵 抗素子 2 1は固定電位 3、 または負荷回路 2に接続してある。 なお、 第 一の抵抗素子 2 1は通常の拡散抵抗でもよいが、 ポリシリ コン抵抗であ るとよい。 また、 第一の抵抗素子 2 1の温度係数をメインスィ ッチ 1 1 のオン抵抗と同じにすれば正確な電流検出回路を構成する。 またこの電 流検出回路を用いたスイ ッチング回路は、 温度上昇と共に過電流検出点 がより低電流側にシフ トする様にも設定できる。
電流検出回路は pチャネル M O S F E Tからなる補助スィツチ 1 2を 備え、 この第一の抵抗素子 2 1をソース電極に接続してある。 また、 電 流検出回路は増幅器 6を備えてある。 この増幅器 6は正極にメインスィ ツチ 1 1のドレイン電極を接続し、 負極に捕助スィツチ 1 2のソース電 極並びに第一の抵抗素子 2 1に接続し、 出力を補助スィ ッチ 1 2のグー ト電極を接続してある。 以上より、 第一の抵抗素子 2 1に発生する電圧 とメインスィッチ 1 1のオン電圧とを比較増幅して、 補助スィツチ 1 2 のゲート電極に出力するよ うにしてある。 さらに、 電流検出回路は第二 の抵抗素子 2 2を備え、 この第二の抵抗素子 2 2は、 捕助スィツチ 1 2 のドレイン電極に接続して、 メインスィッチ 1 1のオン電流を增幅させ て電圧を発生させるよ うに構成してある。
電流検出回路を備えたスイ ッチング回路は以上のように構成し、 以下 のよ うに作用する。 メインスィ ッチ 1 1 がオンすると、 メインスィ ッチ 1 1はオン電圧を発生し、 増幅器 6でオン電圧を検出する。 メインスィ ツチ 1 1がオンすることにより、 固定電位 3に接続した第一の抵抗素子 2 1に電圧が発生し、 増幅器 6でこの電圧を検出する。 増幅器 6で検出 されたオン電圧と第一の抵抗素子 2 1に発生した電圧とを比較増幅して 電圧を発生させ、 補助スィツチ 1 2のゲート端子に出力する。 即ちオン 電流検出時は増幅器 6の入力端の電位差は略 0 Vなので、 2つの抵抗素 子 2 1 , 2 2、 補助スィツチ素子 1 2、 並びに増幅器 6からなる電流検 出回路は高利得化し易く、 高速な信号まで増幅でき、 メイ ンスィ ッチ 1 1のオン電流の信号を低イ ンピーダンス出力で供給できる。
(実施形態 2 )
図 2に第二の実施形態を示す。 この実施形態は概ね第一の実施形態と 同様であるが、 この実施形態は、 メインスィッチ 1 1が nチヤネル M O S F E Tから構成してあることを特徴とする。 この場合の電流検出も、 第一の実施形態と同様に実行することができる。 ただし、 駆動回路 4の 出力電圧極性が第一の実施形態と異なり、 第一の実施形態では、 ソース 電位に対し負のグート電位でメインスィッチ 1 1が導通するが、 本実施 形態ではソース電位に対し正のゲート電位でメイ ンスイッチ 1 1が導通 する。
(実施形態 3 )
図 3に第三の実施形態を示す。 この実施形態は、 第一の抵抗素子 2 1 に第三のスィッチ 1 3のソース端子を接続し、 この第三のスィッチ 1 3 の ドレイン端子を補助スィッチ 1 2 のソース端子に接続してある。また、 この第三のスィ ッチ 1 3のゲート端子を駆動回路 4に接続してあり、 こ の第三のスィッチ 1 3のゲー ト信号がメインスィツチ 1 1 のゲート信号 と同期するように構成してある。 即ち、 本実施形態ではメイ ンスィ ッチ 1 1 は pチャネル M O S F E Tであるので、 第三のスィ ツチ 1 3 も pチ ャネル M O S F E Tである。
この第三の実施形態ではメイ ンスイッチ 1 1 のゲート信号と第三のス イッチ 1 3のゲート信号とが同期するように構成してあるため、 メイン スィッチ 1 1がオフ状態にあると、 第三のスィッチ 1 3もオフし、 メイ ンスィ ッチ 1 1のオフ状態に第一の抵抗素子 2 1 に大きな電流が流れる 事を防止することができる。 これにより、 低消費電力な電流検出回路を 実現している。 なお、 この第三の実施形態についての動作波形を次の図 4に示す。
図 4は上から、 メインスィッチ 1 1のゲートソース間電圧 V gs、 メイ ンスィッチ 1 1 の ドレイ ンソース間電圧 V ds、 メイ ンスィ ッチ 1 1 の ド レイ ンソース間電流 I ds、 第二の抵抗素子 2 2に発生する電流信号出力 である。 第三の実施形態の場合、 メインスィッチ 1 1は pチャネル M O S F E Tなので V gs、 V ds、 並びに I ds波形は負電圧、 負電流で動作し ている。 メインスィッチ 1 1のターンオン時にピーク電流 I dsp が発生 しているのは、 負荷に寄生容量成分が含まれた場合を想定している。 第 二の抵抗素子 2 2 の電圧はメイ ンスイッチ 1 1 の電流の極性を反転した ものに相似となる。 尚、 図 3において ton、 toff はターンオン、 ターン オフ時の遅延時間であり、 tl、 t2は下降、 立ちあがり時の時間である。
なお、 この実施形態においても、 メイ ンスィッチ 1 1が nチャネル M O S F E Tであってもよい。 但し、 第三のスィッチ 1 3のゲート信号が メインスィッチ 1 1 のゲート信号と同期するよ うに構成するため、 第三 のスィツチ 1 3も nチャネル M O S F E Tにする場合が多い。この場合、 駆動回路 4 の出力電圧極性は、 ソース電位に対し正のゲー ト電位でメイ ンスィ ッチ 1 1が導通する。
(実施形態 4 )
図 5に第四の実施形態を示す。 この実施形態では、 第三の実施形態の 構成に加え、 第三のスィ ッチ 1 3のゲート電極と駆動回路 4 との間に遅 延回路 5を接続してある。 また、 この実施形態では、 第一の抵抗素子と して、 メインスィ ッチ 1 1 と同じセル構造を持ち、 固定ゲートバイアス された M O S F E Tで構成された電流検出用スィ ッチ 1 4を用いている。 なお、 この電流検出用スィツチ 1 4はメインスィ ッチ 1 1 のオン抵抗よ り高い抵抗値 (例えば 1 0 0 0 0倍) を有する。 この電流検出用スイツ チ 1 4のゲート電極には口ゥレベルゲート電圧発生回路 7を接続してあ る。
この実施形態では、 この第三のスィ ッチのゲート電極と駆動回路 4 と の間に遅延回路 5を接続したことにより、 ハイサイ ドのメインスィッチ 1 1のターンオン時に、 負荷回路 2の中の寄生容量充電電流 I dsp の成 分が検出信号の中に波形と して出る事を防ぐことができ、 過電流保護回 路の誤動作を防止する事ができる。 なお、 この場合、 遅延時間は tl程度 の値を用いるのが普通である。 よって、 遅延回路 5は、 第三のスィッチ 1 3のターンオン時のみ tl程度遅れ、第三のスィ ツチ 1 3のターンオフ 時の遅れ時間は 0 となる様な特性である。
また、 第一の抵抗素子と して、 メインスィッチ 1 1 と同じセル構造を 持ち、 メイ ンスィ ッチ 1 1 のオン抵抗より高い抵抗値を有し、 固定ゲー トバイアスされた電流検出用スィツチ 1 4を用いたことにより、 この電 流検出用スィ ツチ 1 4のオン抵抗はメインスイッチ 1 1 と同一の温度特 性、 バラツキとなり、 電流検出精度を向上させることが容易となる。 そ の為、 確度の高い電流検出回路を容易に実現できる。
(実施形態 5 )
図 6に第五の実施形態を示す。 この実施形態は逆向きの電流検出回路 である。 第一の実施形態から第四の実施形態までの電流検出回路は、 電 源 3からメインスィ ッチ 1 1 を通って負荷回路 2へ流れる方向の電流が 正の値の時を前提にしていた。 この第五の実施形態は負荷回路 2からメ インスイッチ 1 1を通って入力電源 1 へ流れる方向の電流が正の値の時 の電流検出回路である。 増幅器 6はメインスィ ッチ 1 1 のソース ' ドレ ィン間に正電圧が印加された時だけ補助スィツチ 1 2を導通させる様に 動作する。 その時メインスィッチ 1 1の逆電流波形が第二の抵抗素子 2 2に発生し、 第二の抵抗素子 2 2の電圧波形を用いて逆電流検出が実行 される。
(実施形態 6 )
図 7に第六の実施形態を示す。 この実施形態は、 固定電位 3が入力電 圧の負極である場合の実施形態である。 このスイ ッチング回路は、 オン 電圧が抵抗特性を示す nチャネル M O S F E Tからなるメインスィッチ 1 1を備え、 このメインスィ ッチ 1 1のゲート電極に駆動回路 4を接続 してある。 また、 メインスィ ッチ 1 1 のソース電極を接地し、 ドレイン 電極に負荷回路 2を接続してある。 なお、 メインスィ ッチ 1 1が pチヤ ネル M O Sの場合、 メインスィ ッチ 1 1 の ドレイン電極を接地し、 負荷 回路 2をメインスィ ッチ 1 1 のソース電極に接続してあってもよい。 こ のスイッチング回路は電流検出回路を備え、 この電流検出回路は、 メイ ンスィ ッチ 1 1 のオン抵抗より高い抵抗値 (例えば 1 0 0 0 0倍) を有 する第一の抵抗素子 2 1を備え、 この第一の抵抗素子 2 1は接地してあ る。 なお、 第一の抵抗素子 2 1は通常の拡散抵抗でもよいが、 ポリシリ コン抵抗であるとよい。 また、 第一の抵抗素子 2 1 の温度係数をメィン スィ ッチ 1 1 のオン抵抗と同じにすれば正確な電流検出回路を構成する。 またこの電流検出回路を用いたスイ ッチング回路は、 温度上昇と共に過 電流検出点がより低電流側にシフ トする様にも設定できる。
電流検出回路は nチャネル M O S F E Tからなる補助スィツチ 1 2を 備え、 この第一の抵抗素子 2 1 をソース電極に接続してある。 また、 電 流検出回路は増幅器 6を備えてある。 この増幅器 6は正極にメインスィ ツチ 1 1 の ドレイン電極を接続し、 負極に補助スィツチ 1 2のソース電 極並びに第一の抵抗素子 2 1 に接続し、 出力を補助スィツチ 1 2のゲー ト電極を接続してある。 以上より、 第一の抵抗素子 2 1に発生する電圧 とメインスィ ッチ 1 1のオン電圧とを比較増幅して、 補助スィツチ 1 2 のゲート電極に出力するようにしてある。 さらに、 電流検出回路は第二 の抵抗素子 2 2を備え、 この第二の抵抗素子 2 2は、 補助スィツチ 1 2 のドレイン電極に接続して、 メインスィッチ 1 1のオン電流を増幅させ て電圧を発生させるよ うに構成してある。
また、 本実施形態の負荷回路は、 pチャネル M O S F E Tからなるハ ィサイ ドスイッチ 1 5を備えてある。 このハイサイ ドスイッチ 1 5の ド レイン電極はメインスイ ッチ 1 1 の ドレイン電極、 増幅器 6の正極及ぴ 負荷に接続し、 ソース電極は固定電位 3に接続してある。 また、 ゲート 電極は駆動回路 4に接続してあり、 メインスィッチ 1 1 とハイサイ ドス イッチ 1 5で C M O Sインバータに構成してある。 電流検出回路を備え たスイッチング回路は以上のよ うに構成してあるが、 基本動作原理は第 一の実施形態と略同様であり、 極性のみが反転した動作となる。
(実施形態 7 )
図 8に第七の実施形態を示す。 この実施形態は、 第四の実施形態にお いて固定電位 3が入力電圧の負極である場合に応用した実施形態である。 この実施形態は、 第一の抵抗素子に第三のスィ ッチ 1 3のソース端子を 接続し、 この第三のスィ ッチ 1 3の ドレイン端子を補助スィ ツチ 1 2の ソース端子に接続してある。 なお、 この実施形態では、 第一の抵抗素子 と して、 メインスィッチ 1 1 と同じセル構造を持ち、 固定ゲートパイァ スされた M O S F E Tで構成された電流検出用スィツチ 1 4を用いてい る。 また、 この M O S F E Tはメインスィ ッチ 1 1 のオン抵抗より高い 抵抗値 (例えば 1 0 0 0 0倍) を有する。
この第三のスィッチ 1 3のグート端子は駆動回路 4に接続してあり、 この第三のスィッチ 1 3のゲート信号がメインスィッチ 1 1のゲー ト信 号と同期するよ うに構成してある。 即ち、 本実施形態ではメインスイツ チ 1 1 は ηチャネル M O S F E Tであるので、 第三のスィ ッチ 1 3 も η チャネル M O S F E Tである。 この実施形態では、 第三のスィッチ 1 3 のゲー ト電極と駆動回路 4 との間に遅延回路 5を接続してある。 この電 流検出用スィツチ 1 4のゲー ト電極にはハイ レベルゲー ト電圧発生回路 8を接続してある。
この第七の実施形態ではメインスイッチ 1 1のゲート信号と第三のス イッチ 1 3のゲート信号とが同期するように構成してあるため、 メイン スィッチ 1 1がオフ状態にあると、 第三のスィッチ 1 3 もオフし、 メイ ンスィ ッチ 1 1 のオフ状態に電流検出用スィツチ 1 4に大きな電流が流 れる事を防止することができる。 これにより、 低消費電力な電流検出回 路を実現している。 また、 この第三のスィッチ 1 3のゲート電極と駆動 回路 4 との間に遅延回路 5を接続したことにより、 ターンオン時のみ遅 らせる様にできれば、 ロウサイ ドのメインスィッチ 1 1のターンオン時 に、 負荷回路 2の中の寄生容量充電電流 Idsp の成分が検出信号の中に 波形と して出る事を防ぐことができ、 過電流保護回路の誤動作を防止す る事ができる。
さらに、 第一の抵抗素子と して、 メイ ンスィッチ 1 1 と同じセル構造 を持ち、 メインスィ ッチ 1 1 のオン抵抗よ り高い抵抗値を有し、 固定ゲ ートバイアスされた電流検出用スィツチ 1 4を用いたことにより、 この 電流検出用スィ ツチ 1 4のオン抵抗はメインスイッチ 1 3 と同一の温度 特性、 バラツキとなり、 電流検出精度を向上させることが容易となる。 その為、 第四の実施形態と同様に確度の高い電流検出回路を容易に実現 できる。
(実施形態 8 )
図 9に第八の実施形態を示す。 この実施形態は逆向きの電流検出回路 で、 第五の実施形態において固定電位 3が入力電圧の負極である場合に 応用した実施形態である。 第六の実施形態、 第七の実施形態の電流検出 回路は、 負荷回路 2からメインスィ ッチ 1 1 を通って入力電圧の負極へ 流れる方向の電流が正の値の時を前提にしていた。 図 9は入力電圧の負 極からメインスィツチ 1 1 を通って負荷回路 2へ流れる方向の電流が正 の値の時の電流検出回路である。 増幅器 6はメインスィ ッチ 1 1 のソー ス · ドレイ ン間に負電圧が印加された時だけ補助スィツチ 1 2を導通さ せる様に動作する。 その時メインスィ ッチ 1 1の逆電流波形が第二の抵 抗素子 2 2に発生し、 第二の抵抗素子 2 2の電圧波形を用いて逆電流検 出が実行される。 産業上の利用可能性
本発明によれば、 増幅器の入力電圧差を略 0 Vに保ちながら、 大きな 電流波形出力を得られる電流検出回路を得られる効果がある。 また、 第 一の抵抗素子と補助スィ ッチとの間に、 ゲート信号がメインスィ ッチの ゲー ト信号と同期する第三のスィツチを接続したことにより、 第二の抵 抗秦子の電圧波形とメインスィ ツチの電流波形とが相似になり 、 高速の 電流波形を大きな電圧信号の形で取り极うことができる効果がある。 第一の抵抗素子をポリシリ コン抵抗と し絶縁膜上に形成すれば、 メイ ンスィ ッチとの絶縁も簡単になり、 高集積化が可能で、 寄生容量等が小 さく、 より高速動作可能となる。 第一の抵抗素子の温度係数をメインス イッチより大きい正の値を持つ様に第一の抵抗素子を形成すれば、 第一 の抵抗素子を用いた電流検出回路は、 より強い熱暴走防止機能を持ち、 スイ ッチング回路を簡単に提供する事が出来る。 従って、 多くの特長を 備えた電流検出回路を容易に形成できる効果がある。

Claims

請求の範囲
1 . スイ ッチング素子を有するスイ ッチング回路において、 オン電圧が 抵抗特性を示す M O S F E Tからなるメインスィッチを有し、 このメイ ンスィ ッチのゲート電極に駆動回路を接続してあると ともに、 同じく メ イ ンスィツチの ドレイ ン又はソースの一方の電極を固定電位に接続し、 他方に負荷回路を接続してあり、 前記メイ ンスィツチのオン抵抗より高 い抵抗値を有する第一の抵抗素子と、 この第一の抵抗素子をソース電極 に接続した M O S F E Tからなる補助スィツチと、 前記第一の抵抗素子 に発生する電圧と前記メイ ンスィ ッチのオン電圧とを比較増幅して、 前 記補助スィ ツチのゲート電極に出力する増幅器と、 前記補助スィ ツチの ドレイン電極に接続して、 前記メインスィ ッチのオン電流を增幅させて 電圧を発生させる第二の抵抗素子とを備えた電流検出回路を設けてある ことを特徴とするスィツチング回路。
2 . 前記第一の抵抗素子の一方の端子を前記メイ ンスイッチと同様に固 定電位に接続してあることを特徴とする請求の範囲第 1項記載のスィ ッ チング回路。
3 . 前記第一の抵抗素子と前記補助スィ ッチとの間に、 ゲート信号が前 記メ イ ンスィ ッチのゲー ト信号と同期する第三のスィツチを接続してあ ることを特徴とする請求の範囲第 1項記載のスィツチング回路。
4 . 前記第一の抵抗素子の一方の端子を前記メインスィッチと同様に固 定電位に接続してあり、 前記第一の抵抗素子と前記補助スィッチとの間 に、 ゲート信号が前記メインスィ ッチのゲート信号と同期する第三のス ィツチを接続してあることを特徴とする請求の範囲第 1項記載のスィッ チング回路。
5. 前記第一の抵抗素子の一方の端子が前記メイ ンスイッチの負荷回路 と接続されている端子と接続され、 第一の抵抗素子の他方の端子は前記 補助スィッチのソース電極に接続されていることを特徴とする請求の範 囲第 1項記載のスィツチング回路。
6. 前記第一の抵抗素子は前記メイ ンスイッチと同じセル構造を持ち、 固定ゲートバイアスされた MO S F E Tである、 若しくはポリシリ コ ン 抵抗であることを特徴とする請求の範囲第 1項記載のスィツチング回路。
7. 前記第一の抵抗素子は前記メイ ンスィツチと同じセル構造を持ち、 固定ゲートバイアスされた MO S F E Tである、 若しく はポリシリ コ ン 抵抗であり、 この第一の抵抗素子の一方の端子を前記メインスィッチと 同様に固定電位に接続してあることを特徴とする請求の範囲第 1項記載 のスィツチング回路。
8. 前記第一の抵抗素子は前記メインスィッチと同じセル構造を持ち、 固定ゲートバイアスされた MO S F E Tである、 若しくはポリシリ コ ン 抵抗であり、 この第一の抵抗素子と前記補助スィ ッチとの間に、 ゲー ト 信号が前記メ イ ンスィ ッチのゲー ト信号と同期する第三のスィ ツチを接 続してあることを特徴とする請求の範囲第 1項記載のスィツチング回路。
9. 前記第一の抵抗素子は前記メイ ンスィ ッチと同じセル構造を持ち、 固定ゲートバイアスされた MO S F E Tである、 若しくはポリシリ コン 抵抗であり、 この第一の抵抗素子の一方の端子を前記メインスィッチと 同様に固定電位に接続してあり、 前記第一の抵抗素子と前記補助スィッ チとの間に、 ゲート信号が前記メィンスィツチのゲート信号と同期する 第三のスィツチを接続してあることを特徴とする請求の範囲第 1項記載 のスィツチング回路。
1 0 .前記第一の抵抗素子は前記メインスィッチと同じセル構造を持ち、 固定ゲートバイアスされた M O S F E Tである、 若しく はポリシリ コン 抵抗であり、 この第一の抵抗素子の一方の端子が前記メイ ンスイッチの 負荷回路と接続されている端子と接続され、 第一の抵抗素子の他方の端 子は前記補助スィツチのソース電極に接続されていることを特徴とする 請求の範囲第 1項記載のスィツチング回路。
PCT/JP2004/000029 2003-01-16 2004-01-07 スイッチング回路 WO2004068709A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
EP04700506A EP1585221B1 (en) 2003-01-16 2004-01-07 Switching circuit
DE602004014246T DE602004014246D1 (de) 2003-01-16 2004-01-07 Schaltnetzwerk
JP2005504662A JP4011085B2 (ja) 2003-01-16 2004-01-07 スイッチング回路
CA002512433A CA2512433A1 (en) 2003-01-16 2004-01-07 Switching circuit
US10/541,385 US7221208B2 (en) 2003-01-16 2004-01-07 Switching circuit

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003-007728 2003-01-16
JP2003007728 2003-01-16

Publications (1)

Publication Number Publication Date
WO2004068709A1 true WO2004068709A1 (ja) 2004-08-12

Family

ID=32820517

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2004/000029 WO2004068709A1 (ja) 2003-01-16 2004-01-07 スイッチング回路

Country Status (9)

Country Link
US (1) US7221208B2 (ja)
EP (1) EP1585221B1 (ja)
JP (1) JP4011085B2 (ja)
KR (1) KR100686457B1 (ja)
AT (1) ATE397804T1 (ja)
CA (1) CA2512433A1 (ja)
DE (1) DE602004014246D1 (ja)
TW (1) TWI249090B (ja)
WO (1) WO2004068709A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7221208B2 (en) 2003-01-16 2007-05-22 Shindengen Electric Manufacturing Co., Ltd. Switching circuit
JP2012207976A (ja) * 2011-03-29 2012-10-25 Furukawa Electric Co Ltd:The 電流検出装置、過電流保護装置および電流検出方法

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7759908B2 (en) * 2006-12-28 2010-07-20 Draeger Medical Systems, Inc. Electronic device identification system
DE102015222570B4 (de) * 2015-11-16 2024-04-11 Dialog Semiconductor (Uk) Limited Schaltung und verfahren zur stromerfassung mit hoher genauigkeit

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04134271A (ja) * 1990-09-27 1992-05-08 Nec Corp 出力回路
JP2000299626A (ja) * 1999-02-14 2000-10-24 Yazaki Corp 電源供給制御装置
JP3152000B2 (ja) * 1993-03-26 2001-04-03 トヨタ自動車株式会社 パワートランジスタ保護回路
JP2001267898A (ja) * 2000-03-16 2001-09-28 Denso Corp 誘導性負荷駆動回路
JP2001267899A (ja) * 2000-03-16 2001-09-28 Denso Corp 負荷駆動回路
JP2002353794A (ja) * 2001-05-25 2002-12-06 Yazaki Corp 半導体素子の過電流検出・保護装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6426250A (en) 1987-07-22 1989-01-27 Canon Kk Memory readout circuit for cpu
JPH06244693A (ja) * 1992-03-03 1994-09-02 Nec Corp Mos電界効果トランジスタスイッチ回路
JP3080823B2 (ja) 1993-10-15 2000-08-28 モトローラ株式会社 半導体集積回路装置
JPH09145749A (ja) 1995-11-29 1997-06-06 Toyota Motor Corp 電流検出回路
EP0918997A1 (de) * 1996-08-14 1999-06-02 Siemens Aktiengesellschaft Schaltungsanordnung zum erfassen des laststroms eines leistungs-halbleiterbauelements mit sourceseitiger last
DE19729904A1 (de) 1997-07-12 1999-02-11 Kammerer Gmbh M Schaltungsanordnung zur Überwachung von durch eine Last fließenden Strömen
JP2000235424A (ja) 1999-02-12 2000-08-29 Yazaki Corp カレントミラー回路、電流センサ及びこれを具備したスイッチング回路並びにスイッチングデバイス
JP2000312143A (ja) 1999-02-26 2000-11-07 Yazaki Corp スイッチング・デバイス
US6424131B1 (en) 1999-06-18 2002-07-23 Matsushita Electric Industrial Co., Ltd. Output controller
DE10042585C1 (de) * 2000-08-30 2002-11-14 Infineon Technologies Ag Schaltungsanordnung zur Erfassung des Stromes in einem Lasttransistor
TWI249090B (en) 2003-01-16 2006-02-11 Shindengen Electric Mfg Switching circuit
JP4097635B2 (ja) * 2004-08-02 2008-06-11 松下電器産業株式会社 電流検出回路及びそれを用いたスイッチング電源

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04134271A (ja) * 1990-09-27 1992-05-08 Nec Corp 出力回路
JP3152000B2 (ja) * 1993-03-26 2001-04-03 トヨタ自動車株式会社 パワートランジスタ保護回路
JP2000299626A (ja) * 1999-02-14 2000-10-24 Yazaki Corp 電源供給制御装置
JP2001267898A (ja) * 2000-03-16 2001-09-28 Denso Corp 誘導性負荷駆動回路
JP2001267899A (ja) * 2000-03-16 2001-09-28 Denso Corp 負荷駆動回路
JP2002353794A (ja) * 2001-05-25 2002-12-06 Yazaki Corp 半導体素子の過電流検出・保護装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7221208B2 (en) 2003-01-16 2007-05-22 Shindengen Electric Manufacturing Co., Ltd. Switching circuit
JP2012207976A (ja) * 2011-03-29 2012-10-25 Furukawa Electric Co Ltd:The 電流検出装置、過電流保護装置および電流検出方法

Also Published As

Publication number Publication date
DE602004014246D1 (de) 2008-07-17
JPWO2004068709A1 (ja) 2006-05-25
US20060049810A1 (en) 2006-03-09
JP4011085B2 (ja) 2007-11-21
KR20050085862A (ko) 2005-08-29
EP1585221A1 (en) 2005-10-12
CA2512433A1 (en) 2004-08-12
ATE397804T1 (de) 2008-06-15
TWI249090B (en) 2006-02-11
EP1585221A4 (en) 2006-04-26
EP1585221B1 (en) 2008-06-04
KR100686457B1 (ko) 2007-02-26
US7221208B2 (en) 2007-05-22
TW200416510A (en) 2004-09-01

Similar Documents

Publication Publication Date Title
US9917587B2 (en) Fast voltage level shifter circuit
US8710878B2 (en) Output circuit
US20070139839A1 (en) Overcurrent detection circuit and switching circuit
JP2007272873A5 (ja)
JP4022208B2 (ja) 線形および飽和領域で動作可能なパワーmosfet用電流センス
JP2009201096A (ja) スイッチ回路
WO2007049597A1 (ja) 電流検出回路
TW200614657A (en) Buffer amplifier, drive integrated circuit and display device using said drive integrated circuit
US11770120B2 (en) Bootstrap circuit supporting fast charging and discharging and chip
WO2004068709A1 (ja) スイッチング回路
CN211908761U (zh) 功率半导体器件开通和关断电压产生电路
CN115754441A (zh) 过流检测电路、过流检测方法、过流保护电路及芯片
JP5003105B2 (ja) 電流制限回路
JPH09213893A (ja) 半導体装置
JP4599225B2 (ja) スイッチング回路
JPH11195971A (ja) パワーデバイスの駆動回路
US11855614B2 (en) Semiconductor device
JP2010246179A (ja) 半導体装置
JPH04304011A (ja) アイソレータのインターフェース回路
US7042279B2 (en) Reference voltage generating circuit
RU2006130434A (ru) Схема токового зеркала с автоматическим переключением диапазона
JPH08331757A (ja) 過電流制限回路
JP2007093290A (ja) 電流検出回路
CN111416604A (zh) 功率半导体器件开通和关断电压产生电路
JP2976439B2 (ja) 多利得増幅器

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): BW GH GM KE LS MW MZ SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

DPEN Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed from 20040101)
121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2005504662

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 1020057011697

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 2512433

Country of ref document: CA

ENP Entry into the national phase

Ref document number: 2006049810

Country of ref document: US

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 10541385

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 2004700506

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1020057011697

Country of ref document: KR

WWP Wipo information: published in national office

Ref document number: 2004700506

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 10541385

Country of ref document: US

WWG Wipo information: grant in national office

Ref document number: 2004700506

Country of ref document: EP