WO2002046810A1 - Semiconductor device and method for manufacture thereof - Google Patents

Semiconductor device and method for manufacture thereof Download PDF

Info

Publication number
WO2002046810A1
WO2002046810A1 PCT/JP2001/010611 JP0110611W WO0246810A1 WO 2002046810 A1 WO2002046810 A1 WO 2002046810A1 JP 0110611 W JP0110611 W JP 0110611W WO 0246810 A1 WO0246810 A1 WO 0246810A1
Authority
WO
WIPO (PCT)
Prior art keywords
film
titanium
aluminum
wiring
insulating film
Prior art date
Application number
PCT/JP2001/010611
Other languages
English (en)
French (fr)
Inventor
Yoshiyuki Enomoto
Ryuichi Kanamura
Original Assignee
Sony Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corporation filed Critical Sony Corporation
Priority to EP01999842A priority Critical patent/EP1262804A4/en
Priority to US10/182,661 priority patent/US6856018B2/en
Publication of WO2002046810A1 publication Critical patent/WO2002046810A1/ja
Priority to US10/756,012 priority patent/US6989330B2/en
Priority to US11/142,560 priority patent/US7642655B2/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53214Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being aluminium
    • H01L23/53223Additional layers associated with aluminium layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/32051Deposition of metallic or metal-silicide layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76822Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc.
    • H01L21/76828Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc. thermal treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76853Barrier, adhesion or liner layers characterized by particular after-treatment steps
    • H01L21/76855After-treatment introducing at least one additional element into the layer
    • H01L21/76856After-treatment introducing at least one additional element into the layer by treatment in plasmas or gaseous environments, e.g. nitriding a refractory metal liner
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76853Barrier, adhesion or liner layers characterized by particular after-treatment steps
    • H01L21/76855After-treatment introducing at least one additional element into the layer
    • H01L21/76858After-treatment introducing at least one additional element into the layer by diffusing alloying elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/5329Insulating materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/5329Insulating materials
    • H01L23/53295Stacked insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02118Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer carbon based polymeric organic or inorganic material, e.g. polyimides, poly cyclobutene or PVC
    • H01L21/0212Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer carbon based polymeric organic or inorganic material, e.g. polyimides, poly cyclobutene or PVC the material being fluoro carbon compounds, e.g.(CFx) n, (CHxFy) n or polytetrafluoroethylene
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02126Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
    • H01L21/02131Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC the material being halogen doped silicon oxides, e.g. FSG
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/312Organic layers, e.g. photoresist
    • H01L21/3127Layers comprising fluoro (hydro)carbon compounds, e.g. polytetrafluoroethylene
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/316Inorganic layers composed of oxides or glassy oxides or oxide based glass
    • H01L21/31604Deposition from a gas or vapour
    • H01L21/31629Deposition of halogen doped silicon oxide, e.g. fluorine doped silicon oxide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Definitions

  • the present invention relates to a semiconductor device and a method for manufacturing the same, and more particularly, to a semiconductor device and a method for manufacturing the same with improved adhesion between wiring and an insulating film.
  • Solutions include low-resistance wiring technology such as copper wiring and silicon fluorinated oxide (hereafter, silicon fluorinated oxide (S i OF) is called FSG (fluorosilicate glass)), HSQ ( Low-dielectric films represented by Hydrogen Si Isesquioxane have been developed.
  • FSG film has been attracting attention in terms of compatibility with the conventional technology because a low dielectric effect can be obtained only by adding fluorine to the conventional silicon oxide film.
  • FIG. 1 shows a cross section of a semiconductor device in which wirings are formed in two layers.
  • a first insulating film 112 containing no fluorine is formed on a semiconductor substrate 111 so as to cover a semiconductor element (eg, a transistor, a DRAM, etc.) not shown.
  • a semiconductor element eg, a transistor, a DRAM, etc.
  • a first wiring 113 made of a tan (T i) film and a titanium nitride (T i ⁇ ) film is formed.
  • a second insulating film 114 made of an FSG film is formed so as to cover the first wiring 113.
  • the second insulating film 114 made of an FSG film is formed by a high-density plasma CVD (CVD stands for chemical vapor deposition, and stands for Chemical Vapor Deposition).
  • the film thickness on the wiring differs depending on the line width of the first wiring 113. That is, the second insulating film 114 is formed thick on the first wiring 113 w having a large wiring width, and is formed thin on the first wiring 113 s having a small wiring width.
  • a third insulating film 115 is formed on the second insulating film 114 composed of the FSG film, for example, by a silicon oxide film formed by a plasma CVD method, and the third insulating film 115 is formed.
  • the surface of 15 is flattened by chemical mechanical polishing (hereinafter referred to as CMP).
  • CMP is the same as the first wiring ⁇ 13 on this third insulating film 1 15
  • a second wiring 1 17 having a structure of FIG.
  • the first wiring 113 and a part of the second wiring 117 are connected by a tungsten plug 116.
  • the semiconductor device 101 is configured as described above.
  • the present invention is directed to a semiconductor device and a method of manufacturing the same that have been made to solve the above problems.
  • a semiconductor device includes: an insulating film containing fluorine formed on a substrate; a titanium aluminum alloy film formed on the insulating film containing fluorine; and aluminum or a metal formed on the titanium aluminum alloy film. And an aluminum-based metal film made of a luminium alloy.
  • a titanium-aluminum alloy film is formed on an insulating film containing fluorine, and an aluminum-based metal film made of aluminum or an aluminum alloy is formed on the titanium-aluminum alloy film. The reaction between free fluorine from the insulating film containing titanium and titanium is suppressed, and the adhesion between the wiring and the insulating film containing fluorine is ensured.
  • an insulating film containing fluorine which is a low dielectric film, may be used as an interlayer insulating film. This makes it possible to provide a highly reliable wiring that is not peeled off from the fluorine-containing insulating film because the adhesion with the aluminum-based metal film serving as the wiring is ensured.
  • the method for manufacturing a semiconductor device includes: a step of forming an insulating film containing fluorine on a substrate; a step of forming a titanium film on the insulating film containing fluorine; and forming an aluminum or aluminum alloy on the titanium film.
  • Forming an aluminum-based metal film comprising: forming the aluminum-based metal film; and heating the titanium film and the aluminum-based metal film thereafter, including the step of forming the aluminum-based metal film.
  • forming a titanium-aluminum alloy film by reacting the aluminum-based metal film with a part of the aluminum.
  • a titanium film is formed on a fluorine-containing insulating film, and further, when an aluminum-based metal film is formed, or when a titanium film is formed after forming an aluminum-based metal film,
  • a step of heating the metal film a step of forming a titanium-aluminum alloy film by reacting the titanium film with a part of the aluminum of the aluminum-based metal film is provided.
  • the reaction between free fluorine from the insulating film containing fluorine and titanium is suppressed.
  • titanium is consumed as a titanium-aluminum alloy film before free fluorine diffusing from the fluorine-containing insulating film reacts with titanium due to long-term heat treatment such as sinter heat treatment.
  • TiF titanium fluoride
  • an insulating film containing fluorine which is a low dielectric film, as an interlayer insulating film, and to secure adhesion with an aluminum-based metal film serving as a wiring, thereby reducing the insulating film containing fluorine. This makes it possible to form highly reliable wiring that does not peel off.
  • the titanium-aluminum alloy film is a step in which the titanium film and the aluminum-based metal film are heated after that including the step of forming an aluminum-based metal film, and a part of the aluminum of the titanium film and the aluminum-based metal film is removed.
  • it can be formed without increasing the number of steps as compared with the conventional technology.
  • FIG. 1 is a schematic cross-sectional view showing one example of a method for manufacturing a semiconductor device according to a conventional technique.
  • FIG. 2 is a schematic configuration cross-sectional view showing a problem with the conventional technology.
  • FIG. 3 is a schematic sectional view showing an example of an embodiment of the semiconductor device of the present invention.
  • 4A to 4E are cross-sectional views illustrating an example of an embodiment of a method of manufacturing a semiconductor device according to the present invention.
  • FIG. 5 is a diagram showing a comparison between the electrification-migration resistance of the wiring structure shown in the embodiment and the conventional wiring structure based on the cumulative failure rate.
  • the semiconductor substrate ⁇ semiconductor device eg if transistor, DRAM, etc. not shown on the 1 so as to cover the first insulating film 1 2 consisting of S i 0 2 is formed.
  • a first wiring 13 is formed on a part of the surface.
  • the first wiring 13 is formed of, for example, a titanium (Ti) film, a titanium nitride (TiN) film, an aluminum copper (AICu) film, a titanium (Ti) film, a titanium nitride (TiN) film from the lower layer. Consists of a membrane.
  • An FSG film for example, is formed as a fluorine-containing insulating film (second insulating film) # 4 by, for example, a high-density plasma CVD method.
  • a connection hole 15 reaching the first wiring 13 is formed in the insulating film 14 containing fluorine, and a plug 16 connected to the first wiring 13 is formed in the connection hole 15 for example.
  • the electrode is drawn out on the surface of the insulating film 14 made of tungsten and containing fluorine. Further, a second wiring 17 is formed on the insulating film 14 containing fluorine, and a part thereof is connected to the plug 16.
  • the second wiring 17 has a laminated structure of a titanium-aluminum alloy film 17a and an aluminum-based metal film 17b made of aluminum or aluminum copper from the lower layer.
  • a titanium nitride film is formed as an antireflection film 17c on the upper layer.
  • the titanium-aluminum alloy film 17a is formed, for example, to a thickness of 5 nm to 70 nm, preferably 10 nm to 50 nm. If the thickness of the titanium-aluminum alloy film 17a is smaller than 5 nm, the migration resistance of the wiring at the electoral port may be reduced. If the thickness of the titanium-aluminum alloy film 17a is greater than 70 nm, the wiring resistance increases and the wiring processing becomes difficult.
  • a silicon nitride oxide film (not shown) can be used as an inorganic antireflection film on the antireflection film 17c.
  • a third insulating film 18 covering the second wiring 17 is composed of, for example, an S ⁇ O 2 film 18a and a plasma silicon nitride (P—SiN) film. 18b.
  • a titanium-aluminum alloy film 17a is formed on the insulating film 14 containing fluorine, and an aluminum-based metal made of aluminum or an aluminum alloy is formed on the titanium-aluminum alloy film 17a. Since the film 17b is formed, the reaction between the fluorine released from the fluorine-containing insulating film 14 and titanium is suppressed, and the fluorine-containing insulating film 14 and the second wiring 17 are mainly used. Adhesion with the aluminum-based metal film 17b constituting the portion is ensured.
  • the insulating film 14 containing fluorine which is a low dielectric film, can be used as the interlayer insulating film, and the adhesion with the aluminum-based metal film 17 b constituting the second wiring 17 can be improved.
  • the second wiring 17 is a highly reliable wiring that does not peel off from the insulating film 14 containing fluorine.
  • the first wiring 13 is a titanium film, a titanium nitride film, an aluminum copper film, a titanium film, and a titanium nitride film from the lower layer.
  • a titanium-aluminum alloy film, an aluminum-copper film, a titanium film, or a titanium nitride film may be formed from the lower layer as in the case of the second wiring 17.
  • the first insulating film 1 2 on a semiconductor substrate (e.g. a silicon substrate) 1 1 on, if example embodiment of the plasma silicon oxide (P- S i 0 2) film of 1 0 0 0 nm thick Formed.
  • a first wiring forming film made of a metal film, a metal compound film, or the like for forming the first wiring is formed by, for example, sputtering.
  • a titanium (Ti) film is 50 nm
  • a titanium nitride (TiN) film is 20 nm
  • an aluminum copper (AlCu) film is 40 nm from the lower layer.
  • a titanium (Ti) film is formed to a thickness of 5 nm, and a titanium nitride (TiN) film is formed to a thickness of 70 nm.
  • the resist film was processed into a pattern to form the first wiring by lithography technology. Using this as a mask, the first wiring forming film is processed by reactive ion etching to form first wirings 13. Thereafter, the resist film is removed.
  • an insulating film containing fluorine (the second insulating film) is formed on the first insulating film 12 so as to cover the first wiring 13 by a high-density plasma CVD method.
  • an FSG film is formed to a thickness of, for example, 2.000 tm.
  • the raw material gas was tetrafluorosilane (S i F 4 ) [flow rate: 40 cm 3 / min] and monosilane (S i H 4 ) [flow rate: 40 cm 3 / min ] and oxygen (0 2) [flow: 1 2 0 cm 3 / min] and using argon as a carrier gas (a r) [flow rate: using 6 5 cm 3 / min], the pressure of the film forming atmosphere Set 0.53 Pa, ICP power to 4.00 kW, and bias power to 2.20 kW.
  • CMP chemical mechanical polishing
  • connection hole 15 for connecting a part of the first wiring 13 and the second wiring (to be formed in a later step) is formed in the insulating film 14 including.
  • a 30-nm-thick titanium nitride film is formed as an adhesion layer on the inner surface of the connection hole 15 and the surface of the insulating film 14 containing fluorine.
  • a tungsten film having a thickness of, for example, 400 nm is buried in the connection hole 15 by the CVD method. Formed. This tungsten film is also formed on the insulating film 14 containing fluorine via a bonding layer.
  • the excess tungsten film and the adhesive layer on the insulating film 14 containing fluorine are removed by CMP to form a plug 16 made of tungsten in the connection hole 5 via the adhesive layer.
  • CMP was used, but the excess tungsten film and the adhesion layer can also be removed by etch back.
  • a second wiring 17 is formed on the insulating film 14 containing fluorine.
  • a titanium ( ⁇ ⁇ ⁇ ⁇ ) film is formed to a thickness of, for example, 10 nm by sputtering, and then an aluminum-based metal made of aluminum copper (AICu) is formed.
  • the film 17b is formed to a thickness of, for example, 400 nm.
  • the titanium film and a part of the aluminum of the aluminum-based metal film 17b react to form a titanium aluminum alloy film 7a.
  • a titanium nitride (TiN) film is formed to a thickness of 25 nm to form an antireflection film 17c, and a second wiring forming film is formed. Is configured.
  • a titanium film (not shown) is formed to a thickness of, for example, about 5 nm, and then the antireflection film 17c made of titanium nitride is formed. Is also good.
  • the titanium film reacts with the aluminum-based metal film. Into a titanium aluminum alloy film.
  • the resist film is processed by a lithography technique, and a second wiring is formed by reactive ion etching using the processed resist film as a mask. Process the membrane above The second wiring 17 is formed. A part of the second wiring 17 is connected to the plug 16.
  • a third insulating film 18 covering the second wiring 17 is formed on the insulating film 14 containing fluorine.
  • the third insulating film 18 is formed of, for example, a laminated film of a SiO 2 film 18a and a plasma silicon nitride (P-SiN) film 18b.
  • the S i 0 2 film 1 8 a is formed, for example, in the example 5 0 0 nm thick dense flop plasma CVD method, the P- S i N film 1 8 b, for example example 5 by plasma CVD method It is formed to a thickness of 100 nm.
  • a sinter heat treatment a sinter heat treatment is performed, for example, for 1 hour in an atmosphere of a forming gas (nitrogen: 96 vol.%, Hydrogen: 4 vol%) at 400 ° C., for example.
  • a forming gas nitrogen: 96 vol.%, Hydrogen: 4 vol%) at 400 ° C., for example.
  • an opening (not shown) for wire bond connection is formed in the third insulating film 18 using a lithography technique and a reactive ion etching technique.
  • a titanium (Ti) film (not shown) is formed on the insulating film 14 containing fluorine, and an aluminum-based metal film 17 made of aluminum copper (AICu) is further formed.
  • b is formed by sputtering. The heat of the sputtering causes the titanium of the titanium film to react with the aluminum of the aluminum-based metal film 17b to form a titanium-aluminum (TiAI) alloy film 17a.
  • the titanium film reacts with the aluminum of the aluminum-based metal film 17b by the heat generated during the sputtering of the aluminum-based metal film 17b to form a titanium-aluminum alloy film. If the film is not sufficiently alloyed, a step of heating the titanium film and the aluminum-based metal film 17b after forming the aluminum-based metal film 17b, for example, the third insulating film ⁇ 8 During film formation The heat promotes titanium-aluminum alloying and forms a titanium-aluminum alloy film 17a.
  • the titanium film when forming a titanium film (not shown) on the insulating film 14 containing fluorine and further forming an aluminum-based metal film 17 b, Alternatively, in the step of heating the titanium film and the aluminum-based metal film 17b after forming the aluminum-based metal film 17b, the titanium film reacts with a part of the aluminum of the aluminum-based metal film 17b. Therefore, the titanium-aluminum alloy film 17a suppresses the reaction between the free fluorine from the fluorine-containing insulating film ⁇ 4 and titanium, thereby forming a titanium-aluminum alloy film 17a. Adhesion between the insulating film 14 containing nitrogen and the aluminum-based metal film 17 b is ensured.
  • the insulating film 14 containing fluorine which is a low dielectric film, as the interlayer insulating film, and to secure the adhesion to the aluminum-based metal film 17a as wiring, thereby reducing the fluorine. It is possible to form a reliable second wiring which is not peeled off from the insulating film 14 including the second wiring.
  • the titanium-aluminum alloy film 17 a is a step in which the titanium film and the aluminum-based metal film are heated, including the step of forming the aluminum-based metal film 17 b, and the aluminum film of the titanium film and the aluminum-based metal film is formed. Since it is formed by reacting a part of the room, it can be formed without increasing the number of steps as compared with the conventional technology.
  • a titanium film is formed to a thickness of 100 nm
  • an aluminum copper film is formed to a thickness of 400 nm
  • a titanium film is formed to a thickness of 5 nm
  • a titanium nitride film is formed to a thickness of 70 nm by the manufacturing method according to the present embodiment.
  • the wiring structure is shown by a circle, and as described in Japanese Patent Application Laid-Open No.
  • the titanium film is 50 nm
  • the titanium nitride film is 20 nm
  • the aluminum copper is The triangular marks indicate the wiring structure when the film was formed to a thickness of 400 nm
  • the titanium film was formed to a thickness of 5 nm
  • the titanium nitride film was formed to a thickness of 70 nm.
  • the wiring structure formed by the manufacturing method according to the present embodiment has a longer electrification port migration resistance since the stress application time is longer than that of the conventional wiring structure.
  • the wiring structure formed by the manufacturing method according to the present embodiment also has excellent electromigration resistance.
  • the dielectric constant in the FSG film the fluorine concentration estimated from the dielectric constant
  • a titanium film is formed on the insulating film 14 containing fluorine by 5 n rr!
  • the wiring formed by film formation was used.
  • the titanium-aluminum alloy is formed in a structure in which a wiring mainly composed of an aluminum-based metal is formed on a fluorine-containing insulating film as in the present invention. It has been demonstrated that wiring having a structure in which an aluminum-based metal film is formed through the film is effective in preventing wiring peeling.
  • the insulating film 14 containing fluorine does not need to be a single-layer film.
  • an FSG film is formed to a thickness of 700 nm by high-density plasma.
  • O z film is for example 1.2 0
  • the surface of the insulating film containing fluorine may be planarized by CMP.
  • a full-colored carbon-based insulating film can be used in addition to the FSG film.
  • a material represented by a chemical formula of [CF 2- (C 6 H 4 ) 1 CF 2 ] n for example, pary Iene
  • [1 CF 2 —CF 2 —] n A material represented by the following chemical formula (for example, polytetrafluoroethylene),
  • CO RO - (C 6 H 4 ) 2 - ] n comprising material represented by the chemical formula (for example, poly (arylene-ether)) and the like can also be used.
  • the two-layer wiring structure is described.
  • titanium having a thickness of about 5 nm to 20 nm is formed as a wiring formed on an insulating film containing fluorine.
  • a laminated structure of the (T i) film and an aluminum-based metal film 17 b made of aluminum (AI) or an aluminum alloy may be used.
  • a titanium-aluminum alloy film is formed on an insulating film containing fluorine, and aluminum or aluminum alloy made of aluminum or aluminum alloy is formed on the titanium-aluminum alloy film.
  • the base metal film Since the base metal film is formed, it is possible to suppress the reaction between the fluorine which is released from the fluorine-containing insulating film and titanium, and secure the adhesion between the fluorine-containing insulating film and the aluminum-based metal film. be able to. Therefore, it is possible to use an insulating film containing fluorine, which is a low dielectric film, as an interlayer insulating film, and to secure adhesion to an aluminum-based metal film serving as a wiring. A highly reliable wiring that does not peel off. Further, according to the method for manufacturing a semiconductor device of the present invention, the method includes the step of forming a titanium-aluminum alloy film by reacting a titanium film with a part of aluminum of an aluminum-based metal film.
  • the reaction between free fluorine and the titanium from the insulating film containing fluorine can be suppressed by the titanium-aluminum alloy film. That is, even if a long-time heat treatment such as a sintering heat treatment is performed, titanium is converted into a titanium-aluminum alloy before the free fluorine reacts with the titanium in the fluorine-containing insulating film and is consumed. It is possible to suppress the generation of titanium fluoride (TiF) that causes a decrease in adhesion to the insulating film. Therefore, a highly reliable wiring which does not peel off can be formed over an insulating film containing fluorine which is a low dielectric film. Further, a highly reliable wiring can be formed over an insulating film containing fluorine without increasing the number of steps as compared with the conventional technique.
  • TiF titanium fluoride

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Plasma & Fusion (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

明細 : 半導体装置およびその製造方法 技術分野
本発明は、 半導体装置およびその製造方法に関し、 詳しくは配線と絶 縁膜との密着性の向上を図った半導体装置およびその製造方法に関する, 背景技術
配線ピッチのスケールダウンにより、 配線抵抗、 配線容量が増大して きている。 それにともなって、 配線遅延の問題が顕在化してきている。 その解決策としては、 銅配線等に代表される低抵抗配線技術やフッ化酸 化シリコン 〔以下、 フッ化酸化シリコン (S i O F) は F S G (フッ素 シリケ一卜ガラス)と称す〕 、 H S Q (八ィドロシルセスキ才キサン : Hydrogen Si I sesqu i oxane) 等に代表される低誘電体膜が開発されて いる。 なかでも F S G膜は従来の酸化シリコン膜にフッ素を添加するだ けで低誘電体効果が得られることから、 従来の技術との整合性の観点で 注目されている。
しかしながら、 F S G膜を使用した場合、 熱処理により配線が剥離す るという問題があった。 その剥離は、 熱処理後に配線とフッ素を含む絶 縁膜との界面で発生することが確認されている。 その一例として、 配線 が 2層に形成された半導体装置の一断面を図 1 に示す。
図 1 に示すように、 半導体基板 1 1 1上に図示されない半導体素子 (例えばトランジスタ、 D R AM等) を覆うように、 フッ素を含まない 第 1 の絶縁膜 1 1 2が形成されている。 その上に下層からチタン (T i ) 膜、 窒化チタン (T i N) 膜、 アルミニウム銅 (A I C u ) 膜、 チ タン (T i ) 膜、 窒化チタン (T i Ν) 膜からなる第 1 の配線 1 1 3が 形成されている。 そしてこの第 1 の配線 1 1 3を覆う状態に F S G膜か らなる第 2の絶縁膜 1 1 4が形成されている。 F S G膜からなる第 2の 絶縁膜 1 1 4は、 高密度プラズマ C V D (C V Dは化学的気相成長 を意味し、 Chemical Vapor Deposi tion の略) 法により成膜された ものである。
そのため、 第 1 の配線 1 1 3の線幅に応じて配線上の膜厚が異なる。 すなわち、 第 2の絶縁膜 1 1 4は、 配線幅が広い第 1 の配線 1 1 3 w上 では、 厚く形成され、 配線幅が細い第 1 の配線 1 1 3 sでは薄く形成さ れる。
上記 F S G膜からなる第 2の絶縁膜 1 1 4上に第 3の絶縁膜 1 1 5を 例えばプラズマ C V D法によリ成膜される酸化シリコン膜で形成し、 そ の第 3の絶縁膜 1 1 5の表面は化学的機械研磨 (以下 CM Pという、 C M Pは Chemical Mechanical Pol ishing ) により平坦化されている, この第 3の絶縁膜 1 1 5上には第 1 の配線〗 1 3と同様なる構造の第 2 の配線 1 1 7が形成されている。 第 1 の配線 1 1 3と第 2の配線 1 1 7 の一部とが、 タングステンプラグ 1 1 6により接続されている。 上記の 如く半導体装置 1 0 1が構成されている。
しかしながら、 上記半導体装置に対して、 例えば 4 0 0 °Cのフォーミ ングガス (窒素 9 6 vol. 水素 4 voL %) 雰囲気中で例えば 1時間 のシンター熱処理を施すと、 図 2に示すように、 F S Gからなる第 2の 絶縁膜 1 1 4上に形成された第 2の配線 1 1 7が剥離するという現象が 確認されている。 この現象は、 熱処理時間に依存し、 熱処理時間が増加 するにしたがって剥離は悪化する傾向にある。 この現象は、 特開平 8— 3 2 1 5 4 7号公報に開示されているように、 熱処理によって F S G膜 中の遊離フッ素 ( F) が外方拡散することによって配線の下層を構成す るチタン (T i ) と反応し、 フッ化チタン (T i F ) を生成するためと 推察されている。
その解決策としては、 例えば特開平 8— 3 2 1 5 4 7号公報に開示さ れているように、 F S G膜を成膜した後、 アニーリングを施すことによ つて膜中の遊離フッ素を外部に拡散させる方法がある。 この方法では、 アニーリング工程が加わるため、 工程増になること、 配線にも当然のこ とながら熱が加わるために抵抗が増加すること、 また高温ストレスマイ グレーシヨン耐性が劣化すること等の懸念がある。 また、 特開平 1 0— 3 2 6 8 3 9号公報に開示されているように、 C M Pにより層間絶縁膜 表面の平坦化を実施した後、 s i 0 2膜のような絶縁性キャップ膜を形 成することも、 上記問題を解決する有効な方法と考えられている。 しか しながら、 この方法も S i O 2膜を成膜する工程の増加がある。 発明の開示
本発明は、 上記課題を解決するためになされた半導体装置およびその 製造方法である。
本発明の半導体装置は、 基板上に形成されたフッ素を含む絶縁膜と、 前記フッ素を含む絶縁膜上に形成されたチタンアルミニウム合金膜と、 前記チタンアルミニウム合金膜上に形成されたアルミニウムもしくはァ ルミニゥ厶合金からなるアルミニウム系金属膜とを有するものである。 上記半導体装置では、 フッ素を含む絶縁膜上にチタンアルミニウム合 金膜が形成され、 そのチタンアルミニウム合金膜上にアルミニウムもし くはアルミニウム合金からなるアルミニウム系金属膜が形成されている ことから、 フッ素を含む絶縁膜からの遊離フッ素とチタンとの反応が抑 止され、 配線とフッ素を含む絶縁膜との密着性が確保される。 したがつ て、 低誘電体膜であるフッ素を含む絶縁膜を層間絶縁膜に用いることが 可能になり、 かつ配線となるアルミニウム系金属膜との密着性が確保さ れることよりフッ素を含む絶縁膜から剥がれない信頼性の高い配線とな る。
本発明の半導体装置の製造方法は、 基板上にフッ素を含む絶縁膜を形 成する工程と、 前記フッ素を含む絶縁膜上にチタン膜を形成する工程と 前記チタン膜上にアルミニウムもしくはアルミニウム合金からなるアル ミニゥ厶系金属膜を形成する工程とを有し、 前記アルミニウム系金属膜 を形成する工程を含むそれ以降の前記チタン膜と前記アルミニウム系金 属膜とが熱せられる工程で、 前記チタン膜と前記アルミニウム系金属膜 のアルミニウムの一部とを反応させてチタンアルミニウム合金膜を形成 する工程を備えている。
上記半導体装置の製造方法では、 フッ素を含む絶縁膜上に、 チタン膜 を形成し、 さらにアルミニウム系金属膜を形成する際、 もしくはアルミ 二ゥ厶系金属膜を形成した後におけるチタン膜とアルミニウム系金属膜 とが熱せられる工程で、 チタン膜とアルミニウム系金属膜のアルミニゥ 厶の一部とを反応させてチタンアルミニウム合金膜を形成する工程を備 えていることから、 生成されたチタンアルミニウム合金膜によってフッ 素を含む絶縁膜からの遊離フッ素とチタンとの反応が抑止される。 すな わち、 シンター熱処理等の長時間熱処理によりフッ素を含む絶縁膜中か ら拡散する遊離フッ素がチタンと反応する前にチタンアルミニウム合金 膜としてチタンは消費される。 そのため、 配線とフッ素を含む絶縁膜と の密着性の低下を引き起こすフッ化チタン (T i F ) の生成を抑制する ことができる。 よって、 低誘電体膜であるフッ素を含む絶縁膜を層間絶 縁膜に用いることが可能になり、 かつ配線となるアルミニウム系金属膜 との密着性が確保されることよりフッ素を含む絶縁膜から剥がれない信 頼性の高い配線を形成することが可能になる。 また、 チタンアルミニウム合金膜は、 アルミニウム系金属膜を形成す る工程を含むそれ以降のチタン膜とアルミニウム系金属膜とが熱せられ る工程で、 チタン膜とアルミニウム系金属膜のアルミニウムの一部とを 反応させて形成されることから、 従来の技術と比較して工程数を増加す ることなく形成することが可能になる。 図面の簡単な説明
図 1 は、 従来の技術に係わる半導体装置の製造方法の一例を示す概略 構成断面図である。
図 2は、 従来の技術に係わる課題を示す概略構成断面図である。 図 3は、 本発明の半導体装置に係る実施の形態の一例を示す概略構成 断面図である。
図 4 A〜図 4 Eは、 本発明の半導体装置の製造方法に係る実施の形態 の一例を示す製造工程断面図である。
図 5は、 実施の形態に示した配線構造と従来の配線構造のエレクト口 マイグレーション耐性を累積故障率により比較して示す図である。 発明を実施するための最良の形態
本発明の半導体装置に係る実施の形態の一例を、 図 3の概略構成断面 図によって説明する。
図 3に示すように、 半導体基板〗 1 上に図示されない半導体素子 (例 えばトランジスタ、 D R A M等) を覆うように、 S i 0 2 からなる第 1 の絶縁膜 1 2が形成されている。 その表面の一部に第 1 の配線 1 3が形 成されている。 この第 1 の配線 1 3は、 例えば下層からチタン (T i ) 膜、 窒化チタン (T i N ) 膜、 アルミニウム銅 (A I C u ) 膜、 チタン ( T i ) 膜、 窒化チタン (T i N ) 膜からなる。 この第 1 の配線 1 3を 覆う状態に、 フッ素を含む絶縁膜(第 2の絶縁膜) 〗 4として例えば F S G膜が、 例えば高密度プラズマ C V D法により形成されている。
上記フッ素を含む絶縁膜 1 4には第 1 の配線 1 3に達する接続孔 1 5 が形成され、 その接続孔 1 5の内部には第 1 の配線 1 3に接続するブラ グ 1 6が例えばタングステンで形成されていて、 フッ素を含む絶縁膜 1 4表面に電極を引き出している。 さらにフッ素を含む絶縁膜 1 4上には 第 2の配線 1 7が形成されていて、 その一部は上記プラグ 1 6に接続さ れている。
上記第 2の配線 1 7は、 下層よりチタンアルミニウム合金膜 1 7 aと アルミニウムもしくはアルミニウム銅等からなるアルミニウム系金属膜 1 7 bとの積層構造を有し、 必要に応じて、 上記積層膜の上層に反射防 止膜 1 7 cとして例えば窒化チタン膜が形成されているもので構成され ている。 上記チタンアルミニウム合金膜 1 7 a は、 例えば 5 n m以上 7 0 n m以下、 好ましくは 1 0 n m以上 5 0 n m以下の膜厚に形成され る。 なお、 チタンアルミニウム合金膜 1 7 a の膜厚が 5 n mよりも薄 いと配線のエレク卜口マイグレーション耐性が低下する恐れが生じる。 またチタンアルミニウム合金膜 1 7 a が 7 0 n mよりも厚いと配線抵 抗の上昇、 また配線加工を困難にする。 また、 必要に応じて、 反射防止 膜 1 7 cの上層に無機の反射防止膜として、 窒化酸化シリコン膜 (図示 せず) を用いることもできる。
さらにフッ素を含む絶縁膜 1 4上には、 第 2の配線 1 7を覆う第 3の 絶縁膜 1 8が、 例えば S ί 0 2膜 1 8 aとプラズマ窒化シリコン ( P— S i N ) 膜 1 8 bとの積層膜で形成されている。
上記半導体装置 1 では、 フッ素を含む絶縁膜 1 4上にチタンアルミ二 ゥ厶合金膜 1 7 aが形成され、 そのチタンアルミニウム合金膜 1 7 a上 にアルミニウムもしくはアルミニウム合金からなるアルミニウム系金属 膜 1 7 bが形成されていることから、 フッ素を含む絶縁膜 1 4からの遊 離フッ素とチタンとの反応が抑止され、 フッ素を含む絶縁膜 1 4と第 2 の配線 1 7の主用部分を構成するアルミニウム系金属膜 1 7 bとの密着 性を確保している。 したがって、 低誘電体膜であるフッ素を含む絶縁膜 1 4を層間絶縁膜に用いることが可能になり、 かつ第 2の配線 1 7を構 成するアルミニウム系金属膜 1 7 bとの密着性が確保されることより、 第 2の配線 1 7はフッ素を含む絶縁膜 1 4から剥がれない信頼性の高い 配線となる。 なお、 上記の実施の形態では、 第 1 の配線 1 3は下層より チタン膜、 窒化チタン膜、 アルミニウム銅膜、 チタン膜、 窒化チタン膜 であるとしたが、 第 1の配線 1 3に関しては配線構造に関する制約はな く、 上記第 2の配線 1 7と同様に、 下層よりチタンアルミニウム合金膜, アルミニウム銅膜、 チタン膜、 窒化チタン膜としてもよい。
次に本発明の半導体装置の製造方法に係る実施の形態の一例を、 図 4 A〜図 4 Eの概略構成断面図によって説明する。 図 4 A〜図 4 Eでは、 前記図 3によって説明した構成部品と同様のものには同一符号を付与す る。
図 4 Aに示すように、 半導体基板 (例えばシリコン基板) 1 1上に第 1 の絶縁膜 1 2として、 プラズマ酸化シリコン ( P— S i 0 2 ) 膜を例 えば 1 0 0 0 n mの厚さに形成する。 次いで第 1 の配線を構成するた めの金属膜、 金属化合物膜等からなる第 1 の配線形成膜を、 例えばスパ ッ夕リングによって形成する。 具体的には、 一例として、 下層より、 チ タン (T i ) 膜を 5 0 n m、 窒化チタン (T i N ) 膜を 2 0 n m、 アル ミニゥ厶銅 (A l C u ) 膜を 4 0 0 n m、 チタン (T i ) 膜を 5 n m、 窒化チタン (T i N ) 膜を 7 0 n mの厚さに成膜する。 続いて、 パター ニングのためのレジス卜膜 (図示せず) を形成した後、 リソグラフィー 技術によって第 1 の配線を形成するパターンに上記レジス卜膜を加工し. それをマスクに用いて反応性イオンエッチングにより第 1 の配線形成膜 を加工して第 1 の配線 1 3を形成する。 その後、 上記レジス卜膜を除 去する。
次いで、 図 4 Bに示すように、 高密度プラズマ C V D法により、 上記 第 1 の絶縁膜 1 2上に、 上記第 1の配線 1 3を覆うようにフッ素を含む 絶縁膜 (第 2の絶縁膜) 1 4として F S G膜を例えば 2. O O tmの厚 さに形成する。 この成膜条件は、 一例として、 成膜装置に I C P
(Inductively Coupled Plasma) C V D装置を用い、 原料ガスに 4 フッ化シラン (S i F4 ) 〔流量: 4 0 c m3 /m i n〕 とモノシラン (S i H4 ) 〔流量: 4 0 c m3 /m i n〕 と酸素 (02 ) 〔流量: 1 2 0 c m3 /m i n〕 とを用い、 キャリアガスにアルゴン (A r ) 〔流 量: 6 5 c m3 /m i n〕 を用い、 成膜雰囲気の圧力を 0. 5 3 P a、 I C Pパワーを 4. 0 0 k W、 バイアスパワーを 2. 2 0 kWに設定す る。
上記フッ素を含む絶縁膜 1 4を成膜した後、 化学的機械研磨 (以下 C M Pという、 CM Pは Chemical Mechanical Pol ishing ) によって フッ素を含む絶縁膜 1 4表面を平坦化する。
次いで、 図 4 Cに示すように、 レジス卜膜 (図示せず) を形成した後, リソグラフィー技術にょリレジスト膜を加工し、 加工されたレジス卜膜 をマスクに用いた反応性イオンエッチングにより、 フッ素を含む絶縁膜 1 4に第 1 の配線 1 3の一部と第 2の配線 (後の工程で形成する) とを 接続するための接続孔 (ビアホール) 1 5を形成する。
次いで、 接続孔 1 5の内面およびフッ素を含む絶縁膜 1 4表面に密着 層として窒化チタン膜を 3 0 n mの厚さに形成する。 次いで、 C V D法 により接続孔 1 5内を埋め込むタングステン膜を例えば 4 0 0 n mの厚 さに形成する。 このタングステン膜はフッ素を含む絶縁膜 1 4上にも密 着層を介して形成される。
その後、 C M Pによってフッ素を含む絶縁膜 1 4上の余剰なタングス テン膜および密着層を除去し、 接続孔〗 5内に密着層を介してタンダス テンからなるプラグ 1 6を形成する。 上記加工では C M Pを用いたが、 エッチバックによって余剰なタングステン膜および密着層を除去するこ ともできる。
次に、 図 4 Dに示すように、 フッ素を含む絶縁膜 1 4上に第 2の配線 1 7を形成する。 この第 2の配線〗 7を形成するには、 まず、 スパッタ リングによって、 チタン ( Τ ί ) 膜を例えば 1 0 n mの厚さに成膜し、 次いでアルミニウム銅 (A I C u ) からなるアルミニウム系金属膜 1 7 bを例えば 4 0 0 n mの厚さに成膜する。 このとき、 上記チタン膜とァ ルミ二ゥ厶系金属膜 1 7 bのアルミニウムの一部とが反応してチタンァ ルミニゥ厶合金膜〗 7 aを形成する。
上記アルミニウム系金属膜 1 7 bを形成した後、 例えば窒化チタン ( T i N ) 膜を 2 5 n mの厚さに成膜して反射防止膜 1 7 cを形成し、 第 2の配線形成膜を構成する。 なお、 反射防止膜 1 7 cを形成する前に チタン膜 (図示せず) を例えば 5 n m程度の厚さに成膜してから、 上記 窒化チタンからなる反射防止膜 1 7 cを形成してもよい。 この場合、 チ タン膜を成膜した後の工程において、 チタンとアルミニウムとが反応し てチタンアルミニウム合金を生成するような熱が加わる工程を行う場合 には、 チタン膜はアルミニウム系金属膜と反応してチタンアルミニウム 合金膜になる。
次いで、 レジス卜膜 (図示せず) を形成した後、 そのレジス卜膜をリ ソグラフィー技術により加工し、 その加工されたレジス卜膜をマスクに 用いた反応性イオンエッチングにより第 2の配線形成膜を加工して上記 第 2の配線 1 7を形成する。 この第 2の配線 1 7の一部は上記プラグ 1 6に接続されている。
次に、 図 4 Eに示すように、 フッ素を含む絶縁膜 1 4上に、 第 2の配 線 1 7を覆う第 3の絶縁膜 1 8を形成する。 この第 3の絶縁膜 1 8は、 例えば S i 0 2膜 1 8 aとプラズマ窒化シリコン ( P— S i N ) 膜 1 8 bとの積層膜で形成される。 上記 S i 0 2膜 1 8 aは、 例えば高密度プ ラズマ C V D法により例えば 5 0 0 n mの厚さに形成され、 上記 P— S i N膜 1 8 bは、 例えばプラズマ C V D法により例えば 5 0 0 n mの厚 さに形成される。
その後、 シンター熱処理として、 例えば 4 0 0 °Cのフォーミングガス (窒素 9 6 v o l . %、 水素 4 v oに%) 雰囲気中で例えば 1 時間のシンタ 一熱処理を行う。 その後、 リソグラフィー技術と反応性イオンエツチン グ技術にょリ第 3の絶縁膜 1 8にワイヤボンド接続用の開口部 (図示せ ず) を形成する。
上記製造方法では、 フッ素を含む絶縁膜 1 4上に、 チタン (T i ) 膜 (図示せず) を成膜し、 さらにアルミニウム銅 (A I C u ) からなるァ ルミ二ゥ厶系金属膜 1 7 bをスパッタリングによって成膜する。 このス パッタリング時の熱によって、 チタン膜のチタンとアルミニウム系金属 膜 1 7 bのアルミニウムとが反応してチタンアルミニウム (T i A I ) 合金膜 1 7 a を生成する。
上記製造方法では、 アルミニウム系金属膜 1 7 bのスパッタリング時 の熱によってチタン膜がアルミニウム系金属膜 1 7 bのアルミニウムと 反応してチタンアルミニウム合金膜を形成するとしているが、 このスパ ッタリングによってチタン膜が十分に合金化されない場合には、 アルミ 二ゥ厶系金属膜 1 7 bを形成した後におけるチタン膜およびアルミニゥ 厶系金属膜 1 7 bが熱せられる工程、 例えば第 3の絶縁膜〗 8成膜時の 熱によって、 チタンアルミニウム合金化を促進し、 チタンアルミニウム 合金膜 1 7 aを形成する。
上記説明したように、 本実施の形態の製造方法では、 フッ素を含む絶 縁膜 1 4上に、 チタン膜 (図示せず) を形成し、 さらにアルミニウム系 金属膜 1 7 bを形成する際、 もしくはアルミニウム系金属膜 1 7 bを形 成した後におけるチタン膜とアルミニウム系金属膜 1 7 bとが熱せられ る工程で、 チタン膜とアルミニウム系金属膜 1 7 bのアルミニウムの一 部とを反応させてチタンアルミニウム合金膜 1 7 a を形成する工程を 備えていることから、 チタンアルミニウム合金膜 1 7 a によってフッ 素を含む絶縁膜〗 4からの遊離フッ素とチタンとの反応が抑止され、 フ ッ素を含む絶縁膜 1 4とアルミニウム系金属膜 1 7 bとの密着性を確保 する。 そのため、 低誘電体膜であるフッ素を含む絶縁膜 1 4を層間絶縁 膜に用いることが可能になり、 かつ配線となるアルミニウム系金属膜 1 7 a との密着性が確保されることよりフッ素を含む絶縁膜 1 4から剥 がれない信頼性の い第 2の配線を形成することが可能になる。
また、 チタンアルミニウム合金膜 1 7 a は、 アルミニウム系金属膜 1 7 bを形成する工程を含むそれ以降のチタン膜とアルミニウム系金属 膜とが熱せられる工程で、 チタン膜とアルミニウム系金属膜のアルミ二 ゥ厶の一部とを反応させて形成されることから、 従来の技術と比較して 工程数を増加することなく形成することが可能になる。
その結果、 従来の配線構造でシンター熱処理後に見られたような配線 の剥離現象が抑制される。 なお、 シンター熱処理を第 3の絶縁膜 1 8を 形成する前に行っても第 2の配線 1 7が剥離する現象の発生は無い。 次に、 上記実施の形態に示した配線構造のエレク卜口マイグレーショ ン耐性を調べた。 その結果、 図 5に示す。 図 5では、 縦軸に累積故障率 ( % ) を示し、 横軸にストレス印加時間 (任意時間) を示した。 また、 本実施の形態による製造方法によって、 チタン膜を 1 0 n m、 アルミ二 ゥ厶銅膜を 4 0 0 n m、 チタン膜を 5 n m、 窒化チタン膜を 7 0 n mの 厚さに順次成膜した場合の配線構造を丸印で示し、 従来の技術として特 開平 1 0— 3 2 6 8 2 9号公報に記載されたように、 チタン膜を 5 0 n m、 窒化チタン膜を 2 0 n m、 アルミニウム銅膜を 4 0 0 n m、 チタン 膜を 5 n m、 窒化チタン膜を 7 0 n mの厚さに順次成膜した場合の配線 構造を三角形印で示した。
その結果、 図 5に示すように、 本実施の形態による製造方法によって 構成された配線構造のほうが従来技術の配線構造よりもストレス印加時 間が長いことからエレク卜口マイグレーション耐性が高いことがわかる このように、 本実施の形態による製造方法によって構成された配線構造 はエレク卜ロマイグレーション耐性においても優れたものとなっている 次に、 F S G膜中の誘電率 (誘電率から推定したフッ素濃度) とフッ 素を含む絶縁膜 1 4上に形成したチタン膜の膜厚による配線剥がれの発 生状況を調べた。 実施例としては、 上記本実施の形態の製造方法によつ て、 フッ素を含む絶縁膜 1 4上に、 チタン膜を 5 n rr!〜 1 5 n m、 アル ミニゥ厶銅膜を 4 0 0 n m、 チタン膜を 5 n m、 窒化チタン膜を 7 O n mの厚さに順次成膜して形成した配線を用い、 比較例として、 フッ素を 含む絶縁膜 1 4上に、 チタン膜を 5 0 n m、 窒化チタン膜を 2 0 n m、 アルミニウム銅膜を 4 0 0 n m、 チタン膜を 5 n m、 窒化チタン膜を 7 0 n mの厚さに順次成膜して形成した配線を用いた。
その結果、 F S G膜の誘電率が 3. 6 (フッ素濃度が推定で 6. 8 atoms % ) の場合、 チタン膜が 1 0 n mの場合には配線剥がれは発生 しなかった。 一方、 比較例の場合には配線剥がれが発生した。 また、 F S G膜の誘電率が 3. 7 (フッ素濃度が推定で 5. 3 atoms %) の場 合、 チタン膜が 5 n m〜 1 5 n mの場合であっても配線剥がれは発生し なかった。 一方、 比較例の場合も配線剥がれは発生しなかった。 このよ うに、 フッ素濃度が高まると、 すなわち F S G膜の誘電率が下がると、 本発明のように、 フッ素を含む絶縁膜上にアルミニウム系金属を主体と する配線を形成する構造において、 チタンアルミニウム合金膜を介して アルミニウム系金属膜を形成する構造の配線が配線剥がれを防止するの に効果があることが実証された。
なお、 上記実施の形態で説明したように、 フッ素を含む絶縁膜 1 4は, 単層膜である必要はない。 従来の技術で説明したように、 フッ素を含む 絶縁膜とフッ素を含まない絶縁膜との積層膜で構成することも可能であ る。 その構成では、 上記半導体装置の製造方法において、 フッ素を含む 絶縁膜 1 4の形成に当り、 例えば、 高密度プラズマによる F S G膜を 7 0 0 n mの厚さに形成し、 続いて P— S i Oz膜を例えば 1 . 2 0
の厚さに形成した後、 CM Pによリフッ素を含む絶縁膜表面を平坦化し て実現してもよい。
また、 上記フッ素を含む絶縁膜 1 4には、 F S G膜の他に、 例えばフ ル才ロカーボン系絶縁膜を用いることができる。 例えば、 フル才ロカー ボン系絶縁膜としては、 〔C F2 - (C6 H4 ) 一 C F2nなる化学式 で示される材料 (例えば p a r y I e n e ) 、 〔一 C F2 — C F2 —〕 n なる化学式で示される材料 (例えばポリテ卜ラフル才ロエチレン) 、
C-O R O - (C6 H4 ) 2 —〕 nなる化学式で示される材料 (例えば poly(arylene-ether)) 等を用いることもできる。
さらに、 上記実施の形態では、 2層配線構造を示したが、 多層化され た配線構造においても、 フッ素を含む絶縁膜上に形成される配線として 5 n m〜 2 0 n m程度の厚さのチタン (T i ) 膜とアルミニウム (A I ) もしくはアルミニウム合金からなるアルミニウム系金属膜 1 7 bと の積層構造をとればよい。 以上、 説明したように本発明の半導体装置によれば、 フッ素を含む絶 縁膜上にチタンアルミニウム合金膜が形成され、 そのチタンアルミニゥ 厶合金膜上にアルミニウムもしくはアルミニウム合金からなるアルミ二 ゥ厶系金属膜が形成されていることから、 フッ素を含む絶縁膜からの遊 離フッ素とチタンとの反応を抑止することができ、 フッ素を含む絶縁膜 とアルミニウム系金属膜との密着性を確保することができる。 よって、 低誘電体膜であるフッ素を含む絶縁膜を層間絶縁膜に用いることが可能 になり、 かつ配線となるアルミニウム系金属膜との密着性が確保される ことよリフッ素を含む絶縁膜から剥がれない信頼性の高い配線となる。 また、 本発明の半導体装置の製造方法によれば、 チタン膜とアルミ二 ゥ厶系金属膜のアルミニウムの一部とを反応させてチタンアルミニウム 合金膜を形成する工程を備えているので、 生成されたチタンアルミニゥ 厶合金膜によってフッ素を含む絶縁膜からの遊離フッ素とチタンとの反 応を抑止することができる。 すなわち、 シンター熱処理等の長時間熱処 理を行っても、 フッ素を含む絶縁膜中から遊離フッ素とチタンとが反応 する前にチタンがチタンアルミニウム合金化して消費されるため、 配線 とフッ素を含む絶縁膜との密着性の低下を引き起こすフッ化チタン (T i F ) の生成を抑制することができる。 よって、 低誘電体膜であるフッ 素を含む絶縁膜上に剥がれを生じない信頼性の高い配線を形成すること が可能になる。 また、 従来の技術と比較して工程数を増加することなく フッ素を含む絶縁膜上に信頼性の高い配線を形成することができる。

Claims

請求の範囲
1 . 基板上に形成されたフッ素を含む絶縁膜と、
前記フッ素を含む絶縁膜上に形成されたチタンアルミニウム合金膜と 前記チタンアルミニウム合金膜上に形成されたアルミニウムもしくは アルミニウム合金からなるアルミニウム系金属膜と
を有することを特徴とする半導体装置。
2 . 基板上にフッ素を含む絶縁膜を形成する工程と、
前記フッ素を含む絶緣膜上にチタン膜を形成する工程と、
前記チタン膜上にアルミニウムもしくはアルミニウム合金からなるァ ルミ二ゥ厶系金属膜を形成する工程と
を有し、
前記アルミニウム系金属膜を形成する工程を含むそれ以降の前記チタ ン膜と前記アルミニウム系金属膜とが熱せられる工程で、 前記チタン膜 と前記アルミニウム系金属膜のアルミニウムの一部とを反応させてチタ ンアルミニウム合金膜を形成する工程
を備えたことを特徴とする半導体装置の製造方法。
3 . 前記チタンアルミニウム合金膜は、
前記フッ素を含む絶縁膜上にチタン膜を形成する工程と、
前記チタン膜上にアルミニウムもしくはアルミニウム合金からなるァ ルミ二ゥ厶系金属膜を形成する工程とを行い、
前記アルミニウム系金属膜をスパッタリングによリ形成する際に前記 チタン膜のチタンと前記アルミニウム系金属膜のアルミニウムとを反応 させて形成される
ことを特徴とする請求の範囲第 2項記載の半導体装置の製造方法。
PCT/JP2001/010611 2000-12-08 2001-12-05 Semiconductor device and method for manufacture thereof WO2002046810A1 (en)

Priority Applications (4)

Application Number Priority Date Filing Date Title
EP01999842A EP1262804A4 (en) 2000-12-08 2001-12-05 SEMICONDUCTOR DEVICE AND METHOD FOR MANUFACTURING THE SAME
US10/182,661 US6856018B2 (en) 2000-12-08 2001-12-08 Semiconductor device and method of manufacture thereof
US10/756,012 US6989330B2 (en) 2000-12-08 2004-01-13 Semiconductor device and method of manufacture thereof
US11/142,560 US7642655B2 (en) 2000-12-08 2005-06-01 Semiconductor device and method of manufacture thereof

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2000373821A JP4752108B2 (ja) 2000-12-08 2000-12-08 半導体装置およびその製造方法
JP2000-373821 2000-12-08

Related Child Applications (3)

Application Number Title Priority Date Filing Date
US10182661 A-371-Of-International 2001-12-05
US10/182,661 A-371-Of-International US6856018B2 (en) 2000-12-08 2001-12-08 Semiconductor device and method of manufacture thereof
US10/756,012 Division US6989330B2 (en) 2000-12-08 2004-01-13 Semiconductor device and method of manufacture thereof

Publications (1)

Publication Number Publication Date
WO2002046810A1 true WO2002046810A1 (en) 2002-06-13

Family

ID=18843126

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2001/010611 WO2002046810A1 (en) 2000-12-08 2001-12-05 Semiconductor device and method for manufacture thereof

Country Status (6)

Country Link
US (3) US6856018B2 (ja)
EP (1) EP1262804A4 (ja)
JP (1) JP4752108B2 (ja)
KR (1) KR100840880B1 (ja)
TW (1) TW550744B (ja)
WO (1) WO2002046810A1 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4623949B2 (ja) * 2003-09-08 2011-02-02 ルネサスエレクトロニクス株式会社 半導体集積回路装置の製造方法
US7226857B2 (en) * 2004-07-30 2007-06-05 Micron Technology, Inc. Front-end processing of nickel plated bond pads
US9460997B2 (en) 2013-12-31 2016-10-04 Taiwan Semiconductor Manufacturing Company, Ltd. Interconnect structure for semiconductor devices

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1098102A (ja) * 1996-09-25 1998-04-14 Sony Corp 半導体装置及び半導体装置の製造方法
JPH11345876A (ja) * 1998-06-02 1999-12-14 Nec Corp 半導体装置及びその製造方法
JP2000208622A (ja) * 1999-01-12 2000-07-28 Tokyo Electron Ltd 半導体装置及びその製造方法
JP2000286262A (ja) * 1999-03-30 2000-10-13 Mitsubishi Electric Corp 半導体装置及びその製造方法
JP2001144180A (ja) * 1999-11-18 2001-05-25 Matsushita Electronics Industry Corp 多層配線構造及びその製造方法
JP2001210647A (ja) * 1999-12-30 2001-08-03 Cypress Semiconductor Corp 集積回路におけるメタライゼーション構造の形成方法
JP2001284448A (ja) * 2000-03-29 2001-10-12 Seiko Epson Corp 半導体装置及びその製造方法

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0417338A (ja) * 1990-05-10 1992-01-22 Fujitsu Ltd 半導体装置
ATE150585T1 (de) * 1990-05-31 1997-04-15 Canon Kk Verfahren zur herstellung einer halbleitervorrichtung mit einer verdrahtungsstruktur hoher dichte
US5470790A (en) * 1994-10-17 1995-11-28 Intel Corporation Via hole profile and method of fabrication
JPH08298287A (ja) * 1995-04-26 1996-11-12 Ricoh Co Ltd 半導体装置の金属配線及び半導体装置の製造方法
US5644166A (en) * 1995-07-17 1997-07-01 Micron Technology, Inc. Sacrificial CVD germanium layer for formation of high aspect ratio submicron VLSI contacts
JPH09115829A (ja) * 1995-10-17 1997-05-02 Nissan Motor Co Ltd アルミニウム配線部を有する半導体装置およびその製造方法
US5700383A (en) * 1995-12-21 1997-12-23 Intel Corporation Slurries and methods for chemical mechanical polish of aluminum and titanium aluminide
US5700718A (en) * 1996-02-05 1997-12-23 Micron Technology, Inc. Method for increased metal interconnect reliability in situ formation of titanium aluminide
EP0793271A3 (en) * 1996-02-22 1998-12-02 Matsushita Electric Industrial Co., Ltd. Semiconductor device having a metal silicide film and method of fabricating the same
JPH1041382A (ja) * 1996-04-29 1998-02-13 Texas Instr Inc <Ti> 集積回路レベル間絶縁構造
US5990011A (en) * 1997-09-18 1999-11-23 Micron Technology, Inc. Titanium aluminum alloy wetting layer for improved aluminum filling of damescene trenches
JP3070564B2 (ja) * 1998-01-16 2000-07-31 日本電気株式会社 半導体装置の製造方法
JP3215382B2 (ja) * 1998-02-17 2001-10-02 松下電器産業株式会社 半導体装置及びその製造方法
JP3104750B2 (ja) * 1998-06-17 2000-10-30 日本電気株式会社 半導体装置の製造方法
US6265779B1 (en) * 1998-08-11 2001-07-24 International Business Machines Corporation Method and material for integration of fuorine-containing low-k dielectrics
US6150272A (en) * 1998-11-16 2000-11-21 Taiwan Semiconductor Manufacturing Company Method for making metal plug contacts and metal lines in an insulating layer by chemical/mechanical polishing that reduces polishing-induced damage
US6281584B1 (en) * 1998-12-02 2001-08-28 Advanced Micro Devices, Inc. Integrated circuit with improved adhesion between interfaces of conductive and dielectric surfaces
US6833623B2 (en) * 1999-08-11 2004-12-21 Micron Technology, Inc. Enhanced barrier liner formation for via

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1098102A (ja) * 1996-09-25 1998-04-14 Sony Corp 半導体装置及び半導体装置の製造方法
JPH11345876A (ja) * 1998-06-02 1999-12-14 Nec Corp 半導体装置及びその製造方法
JP2000208622A (ja) * 1999-01-12 2000-07-28 Tokyo Electron Ltd 半導体装置及びその製造方法
JP2000286262A (ja) * 1999-03-30 2000-10-13 Mitsubishi Electric Corp 半導体装置及びその製造方法
JP2001144180A (ja) * 1999-11-18 2001-05-25 Matsushita Electronics Industry Corp 多層配線構造及びその製造方法
JP2001210647A (ja) * 1999-12-30 2001-08-03 Cypress Semiconductor Corp 集積回路におけるメタライゼーション構造の形成方法
JP2001284448A (ja) * 2000-03-29 2001-10-12 Seiko Epson Corp 半導体装置及びその製造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1262804A4 *

Also Published As

Publication number Publication date
US20040140567A1 (en) 2004-07-22
TW550744B (en) 2003-09-01
JP2002176057A (ja) 2002-06-21
US6989330B2 (en) 2006-01-24
EP1262804A1 (en) 2002-12-04
US20030001276A1 (en) 2003-01-02
KR20020076287A (ko) 2002-10-09
US6856018B2 (en) 2005-02-15
US7642655B2 (en) 2010-01-05
US20050227467A1 (en) 2005-10-13
JP4752108B2 (ja) 2011-08-17
KR100840880B1 (ko) 2008-06-24
EP1262804A4 (en) 2009-04-01

Similar Documents

Publication Publication Date Title
US6255217B1 (en) Plasma treatment to enhance inorganic dielectric adhesion to copper
US5898221A (en) Semiconductor device having upper and lower wiring layers
JPH10125782A (ja) 半導体装置の製造方法
JP2004289105A (ja) 半導体装置およびその製造方法
JP2809196B2 (ja) 半導体装置の製造方法
US6455891B2 (en) Semiconductor device and method for manufacturing the same
JP2701751B2 (ja) 半導体装置の製造方法
US6130155A (en) Method of forming metal lines in an integrated circuit having reduced reaction with an anti-reflection coating
JP2002203899A (ja) 銅相互接続構造の形成方法
JPH05315332A (ja) 半導体装置およびその製造方法
JPH02125447A (ja) 半導体装置およびその製造方法
JPH09283624A (ja) 半導体装置の製造方法
WO2002046810A1 (en) Semiconductor device and method for manufacture thereof
JP2736370B2 (ja) 半導体装置とその製造方法
JPH11312734A (ja) 半導体ウエハの絶縁層バイア内の銅層への接点を形成する方法及び構造
JPH10256372A (ja) 半導体装置の製造方法
JP2830540B2 (ja) 多層配線の製造方法
US6544882B1 (en) Method to improve reliability of multilayer structures of FSG (F-doped SiO2) dielectric layers and aluminum-copper-TiN layers in integrated circuits
JPH05102152A (ja) 半導体装置
JPH08139190A (ja) 半導体装置の製造方法
JP3249444B2 (ja) 半導体装置の製造方法
JPH02186634A (ja) 集積回路装置の製造方法
JPH11233517A (ja) 半導体装置の銅配線
JP2002118169A (ja) 半導体装置およびその製造方法
JPH1174346A (ja) 多層配線およびその製造方法

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): KR US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE CH CY DE DK ES FI FR GB GR IE IT LU MC NL PT SE TR

WWE Wipo information: entry into national phase

Ref document number: 10182661

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 2001999842

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 1020027010122

Country of ref document: KR

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWP Wipo information: published in national office

Ref document number: 1020027010122

Country of ref document: KR

WWP Wipo information: published in national office

Ref document number: 2001999842

Country of ref document: EP