WO1998056220A1 - Plaquette de circuit simple face et procede de fabrication de ladite plaquette - Google Patents

Plaquette de circuit simple face et procede de fabrication de ladite plaquette Download PDF

Info

Publication number
WO1998056220A1
WO1998056220A1 PCT/JP1998/002498 JP9802498W WO9856220A1 WO 1998056220 A1 WO1998056220 A1 WO 1998056220A1 JP 9802498 W JP9802498 W JP 9802498W WO 9856220 A1 WO9856220 A1 WO 9856220A1
Authority
WO
WIPO (PCT)
Prior art keywords
circuit board
sided circuit
sided
hole
conductor
Prior art date
Application number
PCT/JP1998/002498
Other languages
English (en)
French (fr)
Inventor
Ryo Enomoto
Yasuji Hiramatsu
Original Assignee
Ibiden Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ibiden Co., Ltd. filed Critical Ibiden Co., Ltd.
Priority to EP98923141A priority Critical patent/EP1009205B1/en
Priority to DE69839964T priority patent/DE69839964D1/de
Publication of WO1998056220A1 publication Critical patent/WO1998056220A1/ja
Priority to US11/244,728 priority patent/US7721427B2/en

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4614Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination
    • H05K3/4617Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination characterized by laminating only or mainly similar single-sided circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0183Dielectric layers
    • H05K2201/0195Dielectric or adhesive layers comprising a plurality of layers, e.g. in a multilayer structure
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0335Layered conductors or foils
    • H05K2201/035Paste overlayer, i.e. conductive paste or solder paste over conductive layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0388Other aspects of conductors
    • H05K2201/0394Conductor crossing over a hole in the substrate or a gap between two separate substrate parts
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/09563Metal filled via
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/07Treatments involving liquids, e.g. plating, rinsing
    • H05K2203/0703Plating
    • H05K2203/0733Method for plating stud vias, i.e. massive vias formed by plating the bottom of a hole without plating on the walls
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/11Treatments characterised by their effect, e.g. heating, cooling, roughening
    • H05K2203/1189Pressing leads, bumps or a die through an insulating layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0011Working of insulating substrates or insulating layers
    • H05K3/0017Etching of the substrate by chemical or physical means
    • H05K3/0026Etching of the substrate by chemical or physical means by laser ablation
    • H05K3/0032Etching of the substrate by chemical or physical means by laser ablation of organic insulating material
    • H05K3/0035Etching of the substrate by chemical or physical means by laser ablation of organic insulating material of blind holes, i.e. having a metal layer at the bottom
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/28Applying non-metallic protective coatings
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/38Improvement of the adhesion between the insulating substrate and the metal
    • H05K3/382Improvement of the adhesion between the insulating substrate and the metal by special treatment of the metal
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/38Improvement of the adhesion between the insulating substrate and the metal
    • H05K3/386Improvement of the adhesion between the insulating substrate and the metal by the use of an organic polymeric bonding layer, e.g. adhesive
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • H05K3/423Plated through-holes or plated via connections characterised by electroplating method
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4602Manufacturing multilayer circuits characterized by a special circuit board as base or central core whereon additional circuit layers are built or additional circuit boards are laminated
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • H05K3/4652Adding a circuit layer by laminating a metal foil or a preformed metal foil pattern
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49126Assembling bases
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49128Assembling formed circuit to base
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base
    • Y10T29/49165Manufacturing circuit on or in base by forming conductive walled aperture in base

Definitions

  • the present invention relates to a single-sided circuit board and a method for manufacturing the same, and more particularly, to a single-sided circuit board used for manufacturing a multilayer printed wiring board having an interstitial via hole (IVH) structure and a method for manufacturing the same.
  • IVH interstitial via hole
  • a conventional multilayer printed wiring board is composed of a laminate in which a copper-clad laminate and a pre-preder are alternately stacked and integrated.
  • This laminate has a surface wiring pattern on its surface and an inner layer wiring pattern between the interlayer insulating layers. These wiring patterns are electrically connected between the inner wiring patterns or between the inner wiring patterns and the surface wiring patterns via through holes formed in the thickness direction of the laminate.
  • the multilayer printed wiring board having the all-layer IVH structure is a printed wiring board having a structure in which via holes for electrically connecting conductive layers are provided in insulating layers between layers constituting a laminate. That is, this wiring board is electrically connected between the inner wiring patterns or between the inner wiring patterns and the surface wiring patterns by via holes (buried via holes or blind via holes) which do not penetrate the wiring board. ing. Therefore, the multilayer printed wiring board having the IVH structure does not require a special area for forming a through hole, and allows fine layers between arbitrary layers. Since the connection can be made freely with a simple via hole, it is possible to easily realize miniaturization, high density, and high-speed signal propagation of electronic devices.
  • a multilayer printed wiring board having such an IVH structure is manufactured, for example, by the steps shown in FIG.
  • a material obtained by impregnating an aramide non-woven fabric with an epoxy resin is used as the pre-predator 112, and a hole is formed in the pre-predder 112 with a carbon dioxide gas laser. Is filled with conductive paste 114 (see Fig. 6 (A)).
  • copper foils 116 are stacked on both surfaces of the pre-predator 112 and heated and pressed by a hot press. As a result, the epoxy resin and the conductive paste of the pre-predator 112 are cured, and the copper foils 116, 116 on both sides are electrically connected to each other (see FIG. 6 (B)).
  • the copper foil 116 is patterned by etching, whereby a hard double-sided substrate having a nozzle is obtained (see FIG. 6 (C)).
  • the double-sided substrate obtained in this way is used as a core layer to form a multilayer.
  • the pre-predeer filled with the conductive paste and the copper foil are sequentially laminated while being positioned, and hot-pressed again, and then the uppermost copper foil 1 16 is formed.
  • a four-layer substrate is obtained by etching (see Fig. 6 (D) and (E)).
  • the above steps are repeated to obtain a six-layer or eight-layer substrate.
  • the lamination process by hot pressing and the patterning process of copper foil by etching must be repeated many times, which complicates the manufacturing process and requires a long time for manufacturing. .
  • the present invention has been made to solve the above-described problems, and an object of the present invention is to efficiently manufacture a high-density multilayer printed wiring board having an IVH structure with a high yield. Disclosure of the invention
  • the single-sided circuit board according to the present invention can be configured as follows to achieve the above object.
  • a conductive circuit is formed on one surface of an insulating base material, and a non-through hole is formed in the insulating base material to reach the conductive circuit, and the non-through hole is filled with electrolytic plating to form a via.
  • a technical feature is that, in addition to forming the hole, a projecting conductor made of a conductive paste or a low melting point metal is formed on the surface of the via hole opposite to the surface of the insulating substrate on which the conductor circuit is formed. .
  • the non-through hole is technically characterized in that it is completely filled by electroplating.
  • the non-through hole is technically characterized in that the non-through hole is filled with an average of 50% or more and less than 100% of the depth of the non-through hole by electrolytic plating. .
  • the technical feature is that the insulating base material is an organic insulating base material.
  • the electrolytic plating is technically characterized by electrolytic copper plating.
  • the technical feature is that the insulating base material is a single-sided copper-clad laminate.
  • the present invention provides a method for manufacturing a single-sided circuit board, which comprises at least the following steps (1) to (4):
  • the present invention provides a method for manufacturing a single-sided circuit board, which comprises at least the following steps (1) to (3): (1) a step of forming a non-through hole reaching the metal layer by laser processing on an insulating substrate having a metal layer formed on one surface;
  • a conductive paste or a conductive paste is applied to the surface of the via hole on the opposite side of the surface of the insulating substrate on which the conductor circuit is formed.
  • step (1) a film is attached to an insulating substrate having a metal layer formed on one surface; It is a technical feature that a non-through hole penetrating the conductive base material and reaching the metal layer is formed by laser processing.
  • the method for manufacturing a single-sided circuit board according to the present invention is characterized in that the insulating substrate is an organic insulating substrate.
  • the method for manufacturing a single-sided circuit board according to the present invention is characterized in that the insulating substrate is a single-sided copper-clad laminate.
  • the method for manufacturing a single-sided circuit board according to the present invention is characterized in that the electrolytic plating is electrolytic copper plating.
  • the method for manufacturing a single-sided circuit board according to the present invention is characterized in that the projecting conductor is formed by printing a conductive paste.
  • the projecting conductor is formed by printing a low-melting-point metal paste, plating a low-melting-point metal, or immersing the low-melting-point metal in a melt. Is a technical feature.
  • the single-sided circuit board of the present invention is individually manufactured in advance as a single-sided circuit board having a conductor circuit on which a predetermined wiring pattern is formed, and these single-sided circuit boards are laminated with another substrate via an adhesive layer, and the Integrated by pressing. Therefore, before laminating the single-sided circuit board, it is possible to inspect the presence or absence of a defective portion such as a conductive circuit, so that only a single-sided circuit board having no defect can be used in the laminating stage. That is, the occurrence of defects in the manufacturing stage is reduced, and a multilayer printed wiring board having an IVH structure can be manufactured with a high yield.
  • a hot press can be performed while stacking pre-predators as in the prior art. No need to repeat. That is, in the present invention, a plurality of single-sided circuit boards can be stacked via the adhesive provided on the single-sided circuit board and hot-pressed at one time. Therefore, according to the present invention, it is not necessary to repeat the laminating step and the patterning step by a complicated hot press, and a multilayer printed wiring board having an IVH structure can be efficiently manufactured in a short time.
  • the non-through holes in the organic insulating substrate are formed by laser processing.
  • the organic insulating substrate and the adhesive layer need not be simultaneously drilled by laser processing. That is, after the organic insulating substrate is drilled by laser processing, the organic adhesive layer can be formed on a single-sided circuit board or a substrate having conductive circuits.
  • the single-sided circuit board of the present invention has a protruding conductor for inserting and penetrating into the organic adhesive layer at the time of hot pressing and connecting the conductor layers. It is not necessary to make a hole for this, and the insulating substrate and the organic adhesive layer only need to be present at the time of the final hot pressing step. For this reason, the desmear treatment after the perforation can be performed before the formation of the organic adhesive layer, and the adhesive layer is not eroded by the desmear treatment.
  • an adhesive layer can be formed on a single-sided circuit board or a substrate having a conductive circuit after forming a non-through hole in an insulating substrate and filling it with electrolytic plating, the electrolytic plating solution and this adhesive layer But never touch. Therefore, the adhesive layer is not eroded or contaminated by the plating solution.
  • the adhesive layer is uncured until it is subjected to hot pressing in the final step, so it is liable to be degraded by desmear treatment or plating solution.
  • the present invention prevents the occurrence of such a problem and ensures high reliability.
  • the feature is that the substrate can be easily formed.
  • the protruding conductor formed on the surface of the via hole opposite to the surface on which the conductor circuit of the single-sided circuit board of the present invention is formed is a conductive paste or a low-melting-point metal
  • the conductive paste is formed by hot pressing.
  • the low melting point metal can be deformed to absorb variations in the height of electrolytic plating, thereby preventing poor connection and obtaining a multilayer printed wiring board with excellent connection reliability.
  • the single-sided circuit board of the present invention is formed by forming a hole for conduction in the adhesive layer in advance. There is no need to keep it, and there is no conduction failure due to misalignment between the hole in the adhesive layer and the projecting conductor provided on the insulating substrate.
  • the projecting conductor is formed on the via hole filled with electrolytic plating, the electrical connection between the upper and lower conductor layers in the multilayer printed wiring board is relatively thin. It suffices to penetrate only the system adhesive layer. Therefore, the height and the diameter of the protruding conductor can be reduced, so that the pitch interval between the protruding conductors can be reduced, so that the pitch interval between the via holes is also reduced, and it is possible to cope with high density. Since the via holes are filled with electrolytic plating, the resistance between the upper and lower conductor layers can be reduced.
  • FIG. 1 is a longitudinal sectional view of a multilayer printed wiring board according to one embodiment of the present invention.
  • FIG. 2 is a manufacturing process diagram of a core substrate constituting a multilayer printed wiring board according to one embodiment of the present invention.
  • FIG. 3 is a manufacturing process diagram of a single-sided circuit board constituting a multilayer printed wiring board according to one embodiment of the present invention.
  • FIG. 4 is a manufacturing process diagram of a single-sided circuit board constituting a multilayer printed wiring board according to one embodiment of the present invention.
  • FIG. 5 is a manufacturing process diagram of the multilayer printed wiring board according to one embodiment of the present invention.
  • FIG. 6 is a manufacturing process diagram of a multilayer printed wiring board according to the prior art.
  • FIG. 7 is a manufacturing process diagram of a core substrate constituting a multilayer printed wiring board according to one embodiment of the present invention.
  • FIG. 8 is a manufacturing process diagram of a core substrate constituting a multilayer printed wiring board according to one embodiment of the present invention.
  • FIG. 9 is an enlarged photograph showing a metal structure of a cross section of a via hole of a multilayer printed wiring board according to one embodiment of the present invention.
  • FIG. 1 shows a longitudinal section of a multilayer printed wiring board having an all-layer IVH structure.
  • the multilayer printed wiring board 10 includes a core substrate 20 provided in the center, and single-sided circuit boards 30A, 30B, 30C, and 30D of the present invention provided on the upper and lower surfaces of the core substrate 20 in two layers.
  • each of the single-sided circuit boards 30A, 30B, 30C, and 30D has via holes 36a, 36b, 36c, and 36d formed by filling with electrolytic copper, and the upper portion of the via hole (the conductor circuit).
  • a protruding conductor (hereinafter referred to as a bump) 38a, 38b, 38c made of a low melting point metal such as a solder-indium alloy or a conductive paste is provided. 38 d is formed.
  • the conductor circuit 32a of the lowermost single-sided circuit board 3OA is connected to the bump 38a via the via hole 36a.
  • the bump 38a comes into contact with the conductor circuit 32b of the single-sided circuit board 30B to establish a connection between them.
  • the bump 38b connected to the conductor circuit 32b via the via hole 36b comes into contact with the through hole 24 of the core substrate 20 (which becomes a via hole after being multi-layered), and conduction is established. I have.
  • the through hole 24 of the core substrate 20 is connected to the bump 38c of the single-sided circuit board 30C on the upper surface side.
  • the conductor circuit 32c connected to the bump 38c via the via hole 36c is connected to the bump 38d of the uppermost single-sided circuit board 30D.
  • the bump 38 d is It is connected to the conductor circuit 32d through the via hole 36d.
  • Electronic components such as bare chips can be mounted on one or both sides of the uppermost single-sided circuit board 30D.
  • the lowermost single-sided circuit board 3OA of the multilayer printed wiring board 3A has a conductor circuit 32a and the uppermost single-sided circuit board 30D has a chip circuit (not shown) on the conductor circuit 32D.
  • the via holes are connected via 36a, 36b, 36c, 36d. These via holes constitute an interstitial via hole.
  • a known rigid substrate such as a glass cloth base epoxy resin substrate and a glass cloth base BT (vismaleimide-triazine) resin substrate can be used.
  • step (A) of FIG. 2 a copper-clad laminate having a copper foil 21 adhered to both sides of a glass substrate BT (bismaleidido-triazine) resin substrate 22 is started. Material.
  • step (B) a hole 22 a for a through hole is formed in the substrate 22, an electroless plating process is performed, and a copper plating is performed in the hole 22 a.
  • a through hole 24 is formed.
  • a predetermined conductor circuit 25 is formed by applying an etching resist (not shown) in advance and performing an etching process to remove unnecessary portions of the copper foil 21.
  • the surfaces of the conductor circuits 25 and the through holes 24 are subjected to a blackening-reduction treatment to be roughened.
  • step (E) after filling resin 26 is evenly applied with a roller and hardening the filling resin, the filling resin is applied with a belt sander or the like until the conductive circuit 25 is exposed on the surface. Polishing is performed to produce a core substrate 20 having both flat surfaces.
  • the inside of the through hole 24 and the side surface 25 a of the conductor circuit 25 are roughened, and the adhesion between the conductor circuit 25 and the filling resin 26 is improved. Therefore, cracks can be prevented from occurring in the adhesive layer 34 described above with reference to FIG. 1 starting from the interface between the conductor circuit 25 and the filling resin 26.
  • an insulating base material 40 having a metal layer 42 formed on one side is used as a starting material.
  • any organic insulating base material can be used.
  • an aramide nonwoven fabric-epoxy resin base material, a glass cloth epoxy resin base material, an aramide nonwoven fabric-polyimide base material can be used.
  • the insulating base material 40 is preferably a rigid laminated base material, and particularly preferably a single-sided copper-clad laminate. This is because the positions of the wiring patterns and the via holes do not shift during handling after the metal layer 42 is etched, and the positional accuracy is excellent.
  • the metal layer 42 formed on the insulating base material 40 can use a copper foil.
  • the copper foil may be matted to improve adhesion.
  • a single-sided copper-clad laminate is used.
  • a single-sided copper-clad laminate is prepared by impregnating a glass cloth with a thermosetting resin such as epoxy resin, phenolic resin, bismaleimide-triazine resin, and laminating a copper foil with a B-stage pre-preda and hot pressing. The resulting substrate.
  • Single-sided copper-clad laminates are rigid substrates that are easy to handle and are the most economical.
  • a metal layer can be formed on the surface of the insulating base material 40 by depositing a metal and then using electrolytic plating.
  • the thickness of the insulating base material 40 is 10 to 200 urn, preferably 15 to: L O Om, and the optimum value is 20 to 80 / zm. This is to ensure insulation. If the thickness is smaller than these ranges, the strength is reduced and handling becomes difficult. On the other hand, if the thickness is too large, formation of fine via holes and filling with a conductive material become difficult.
  • the thickness of the metal layer 42 is 5 to 35 im, preferably 8 to 30 m, and preferably 12 to 25 zm. This is because, as will be described later, when the hole is formed by laser processing, if the hole is too thin, it will penetrate, and if it is too thick, it is difficult to form a fine pattern by etching.
  • a non-through hole 40a is opened in the insulating base material 40 by laser processing (step (B)).
  • Laser processing machines include carbon dioxide laser processing machines, UV laser processing machines, An excimer laser processing machine or the like can be used. Further, the hole diameter is preferably 20 to 150 m.
  • the carbon dioxide laser processing machine is most suitable for industrial use because the processing speed is high and the processing can be performed at low cost. It is.
  • the desmear treatment is required to achieve the connection reliability. It is desirable to secure the property.
  • the non-through hole 40a formed by laser processing is filled with electrolytic plating to form a via hole 36a (step (E)).
  • the electroplating may be partially filled and the remaining portion may be filled with a conductive paste.
  • electrolytic plating for example, copper, gold, nickel, and solder plating can be used, and in particular, electrolytic copper plating is optimal. In this case, bumps can be formed simultaneously.
  • a conductive paste composed of at least one kind of metal particles selected from silver, copper, gold, nickel and solder can be used. Further, as the metal particles, those obtained by coating the surface of metal particles with a dissimilar metal can also be used. Specifically, metal particles in which the surface of copper particles is coated with a noble metal selected from gold and silver can be used.
  • an organic conductive paste obtained by adding a thermosetting resin such as an epoxy resin or a phenol resin or a thermoplastic resin such as a polyphenylene sulfide (PPS) to metal particles is preferable.
  • a fine hole having a hole diameter of 20 to 150 m is formed by laser processing to fill the electrolytic plating, but bubbles are removed as compared with the case where the conductive paste is filled. It is easy and advantageous.
  • the electrolytic plating is performed using the metal layer 42 formed on the insulating base material 40 as a plating lead. Since the metal layer 42 is formed on the entire surface of the insulating base material 40, the electric field density becomes uniform, and the non-through holes can be filled with a uniform height by electroplating. In this embodiment, the non-through holes are completely filled by electroplating.
  • the surface of the metal layer 42 in the non-through hole 40a may be activated with an acid or the like.
  • the metal layer 42 should not be deposited on the surface side of the metal layer 42 formed on the insulating base material 40.
  • a force to apply a mask 48 on the side, or as shown in step (D) two insulating substrates 40 and two metal layers 42 are laminated and adhered so as not to touch the plating solution.
  • electroplating is performed.
  • the electroplating (metal 46), which is raised from the hole 40 a, can be removed by polishing or the like as shown in the step (F) of FIG.
  • polishing a belt sander, puff polishing or the like can be used.
  • step (G) as a pretreatment for etching the metal layer 42 to form a conductor circuit, a non-through hole is formed in advance by laser processing to facilitate formation of a fine pattern.
  • the thickness can be reduced to 1 to 10 / m, more preferably to about 2 to 8 m.
  • the metal layer 42 is etched to form a conductor circuit 32a.
  • a photosensitive dry film or applying a liquid photosensitive resist exposure and development are performed along a predetermined circuit pattern to form an etching resist, and then the etching resist non-formed portion is formed. Is etched to form a conductor pattern.
  • the etching is preferably at least one selected from aqueous solutions of sulfuric acid-hydrogen peroxide, persulfate, cupric chloride, and ferric chloride.
  • the outermost layer pattern can be formed by etching the metal layer after the lamination press.
  • the press surface is flat, so that there is an advantage that hot pressing can be performed with a uniform pressure.
  • Roughening treatments include, for example, soft etching, blackening (oxidation) -reduction treatment, formation of a needle-shaped alloy consisting of copper-nickel-phosphorus (EBARA-Gilite interplate), and MEC's Product name "Mech Etch Pond” There is surface roughening with an etchant.
  • a bump 38a is formed on the surface of the via hole 36a opposite to the surface on which the conductive circuit 32a is formed.
  • the bump 38a is, for example, screen-printed with a conductive paste using a metal mask having an opening at a predetermined position. It can be formed by a method of printing, a method of printing a solder paste which is a low melting point metal, a method of soldering, or a method of dipping in a solder melt.
  • the low melting point metal Pb—Sn solder, Ag—Sn solder, indium solder, or the like can be used.
  • the height of the bump from the insulating base material 40 is preferably 3 to 60 m. The reason for this is that if the height is less than 3 m, variations in the height of the bump cannot be tolerated due to the deformation of the bump, and if it exceeds 60 / zm, the resistance value will increase and the bump will deform when deformed. It spreads laterally and causes a short circuit.
  • the conductor circuit 32a and the via hole 36a can be inspected.
  • the conductor circuit cannot be inspected until after lamination and completion, whereas in the present embodiment, the single-sided circuit board 3OA is not laminated before lamination. It is possible to inspect the presence or absence of a defective portion, and in the laminating step described later, only a single-sided circuit board 3OA having no defect can be used, so that a high yield as a multilayer printed wiring board can be obtained.
  • the adhesive is made of an uncured resin by applying a resin to the entire surface of the insulating base material 40 on the bump 38a side and drying the resin.
  • the adhesive layer 34 is formed.
  • the adhesive layer 34 can be formed by coating the entire surface of the conductor circuit forming surface of the single-sided circuit board, the opposite side thereof, or the conductor circuit 25 forming surface of the core substrate 20 having the conductor circuit. There is no need to make holes in the adhesive layer for conduction.
  • the adhesive layer 34 is desirably made of an organic adhesive.
  • the organic adhesive include epoxy resin, polyimide resin, and thermosetting polyphenolene ether (PPE: polyphenylene ether). ), It is preferably at least one resin selected from a composite resin of an epoxy resin and a thermoplastic resin, a composite resin of an epoxy resin and a silicone resin, and BT resin.
  • the method of applying the uncured resin which is an organic adhesive, is described below. Evening, rollco overnight, spray coat, screen printing, etc. can be used.
  • the formation of the adhesive layer can also be performed by laminating an adhesive sheet.
  • the thickness of the adhesive layer is preferably 5 to 50 wm.
  • the adhesive layer is preferably pre-cured for easy handling.
  • the single-sided circuit board 3OA, the single-sided circuit boards 30B, 30C, 30D formed in the same steps as described above, and the core substrate 20 are stacked.
  • all of the single-sided circuit boards 30A, 30B, 30C, 30D, and the core board 20 are used after inspection of defective portions.
  • the single-sided circuit board 30B is placed on the organic adhesive layer 34 of the single-sided circuit board 3OA
  • the core substrate 20 is placed on the organic adhesive layer 34 of the single-sided circuit board 30B.
  • the single-sided circuit boards 30C and 30D are inverted, that is, the organic adhesive layer 34 of the single-sided circuit board 30C faces the core substrate 20 side.
  • the organic adhesive layer 34 of 30 D is overlapped so as to face the single-sided circuit board 30 C side. This superposition is performed while aligning guide holes (not shown) provided around the single-sided circuit board 30 and the core substrate 20 through guide pins (not shown).
  • guide holes not shown
  • the portion of cycle C in the figure of the laminated substrate is enlarged and shown as (M). Further, the alignment may be performed by image processing.
  • step (L) the superimposed substrates are heated at 150 to 200 ° C. using a hot press, and 5 to: L 00 kg fZcm 2 , preferably 20 to 50 kg fZcm 2
  • step (N) the single-sided circuit boards 30A, 30B, 30C, 30D and the core board 20 are integrated into a multilayer by a single press molding.
  • the part of cycle C in the figure of the laminated substrate is enlarged and shown as (N).
  • the bump 38 a of the single-sided circuit board 3 OA is interposed between the bump 38 a and the conductor circuit 32 b on the single-sided circuit board 30 B side by being pressed.
  • the uncured adhesive (insulating resin) is extruded around, and the bumps 38a abut the conductor circuit 32b to establish a connection between them.
  • the connection between the other single-sided circuit boards 30B, 30C, and 300 of the bumps 381), 38c, and 38d and the conductor circuit is established.
  • the adhesive layer 34 of the single-sided circuit board 3 OA is hardened by being heated at the same time as the pressurization, and strong adhesion is performed with the single-sided circuit board 30 B. It is preferable to use a vacuum hot press as the hot press.
  • a protective film 100 used mainly as a mask for printing a conductive paste is attached to the single-sided copper-clad laminate 40 prepared in step (A) in FIG.
  • the single-sided copper-clad laminate 40 is subjected to laser irradiation to form non-through holes.
  • the protective film 100 for example, a polyethylene terephthalate film (PET) having an adhesive layer on the surface can be used.
  • step (F) a part of this non-through hole is filled with electrolytic plating 46.
  • the remaining space is filled with the conductive paste 460.
  • the height of the electrolytic plating can be corrected by the conductive base 460 to make the heights of the bumps uniform.
  • a low melting point metal may be filled instead of the conductive paste.
  • the filling rate of the non-through holes with electrolytic plating (height of electrolytic plating t X 100 Z depth of non-through holes T: see L in Fig. 8) is 50% or more on average and 100% Less than, more preferably, 55% to 95%, with 60% to 90% being optimal.
  • the conductive paste 460 filled in the openings of the protective film 100 becomes bumps. Further, in the step (H), a conductive circuit is provided by attaching a film 101 for protecting the conductive paste 460 and etching the metal layer 42. In step (I), the film 101 is removed to expose the bumps formed by the conductive paste 460, thereby obtaining the single-sided circuit board 30E of the present invention.
  • the bump made of the conductive paste is preferably in a semi-cured state.
  • the conductive paste is hard even in a semi-cured state, and can penetrate the organic adhesive layer softened during hot pressing.
  • the contact area increases due to deformation at the time of pressing, which not only reduces the conduction resistance but also corrects the variation in bump height. Can be.
  • a photograph of the structure of the via hole and bump is shown in Fig. 9.
  • step (J) the single-sided circuit board 30E obtained in steps (A) to (I) is laminated in a direction facing three layers at a center with an adhesive layer 80 interposed therebetween. This superposition is performed while positioning by passing guide holes (not shown) provided around the single-sided circuit board 30 and the core board 20 through guide pins (not shown). . Further, the alignment may be performed by image processing.
  • the multilayer printed wiring board 10 as shown in the step (K) is manufactured by hot pressing.
  • a multilayer printed wiring board in which four-layer and six-layer single-sided circuit boards 30 are superposed has been described as an example.
  • a circuit board can be used.
  • a multilayer printed wiring board can also be manufactured by laminating the single-sided circuit board of the present invention on a single-sided printed circuit board, a double-sided printed circuit board, a double-sided through-hole printed circuit board, a multilayer printed circuit board, etc. prepared by a method of the prior art. .
  • the holes for forming the via holes are formed by using a laser beam.
  • the holes may be formed by a mechanical method such as drilling and punching.
  • the multilayer printed wiring board manufactured using the single-sided circuit board of the present invention can be formed by various processings generally performed on a printed wiring board, for example, formation of a solder-resist on the surface, Nickel / gold plating, soldering, drilling, cavities, through-hole plating, etc., can be applied to the conductor circuit.
  • single-sided circuit boards having conductor circuits on which predetermined wiring patterns are formed are individually manufactured in advance. For this reason, before laminating the single-sided circuit boards, it is possible to use only a single-sided circuit board having no defect in the laminating stage by inspecting for a defective portion such as a conductor circuit. That is, by using the single-sided circuit board of the present invention, the occurrence of defects in the manufacturing stage is reduced, and a multilayer printed wiring board having an IVH structure can be manufactured with a high yield.
  • the formation of non-penetrating holes in the insulating substrate is performed by laser processing.
  • the substrate and the adhesive layer need not be simultaneously drilled by laser processing. That is, after the insulating substrate is drilled by laser processing, the adhesive layer can be formed on a single-sided circuit board or a substrate having a conductor circuit. For this reason, the desmearing process after drilling can be performed before the formation of the adhesive layer, and the adhesive layer is not eroded by the desmearing process.
  • a non-through hole is formed by laser processing on the insulating substrate, and after the electrolytic plating and filling, an adhesive layer is applied to a single-sided circuit board or a substrate having a conductor circuit. Since it can be formed, there is no contact between the electrolytic plating solution and the adhesive layer. Therefore, the adhesive layer is not eroded by the plating solution.
  • the adhesive layer is uncured until the final step of hot pressing, it is easily degraded by desmearing and a plating solution.
  • the occurrence of such a problem is prevented.
  • the feature is that a tall substrate can be easily formed.
  • the non-through hole of the insulating base material is filled with electrolytic plating to form a via hole, and the opposite side of the insulating base material on which the conductor circuit is formed.
  • a protruding conductor is formed with conductive paste or low-melting-point metal, so that the conductive paste or low-melting-point metal deforms during hot pressing to absorb variations in electroplating height. Therefore, a multilayer printed wiring board having excellent connection reliability by preventing connection failure can be obtained.
  • conduction failure is caused by a displacement between the hole in the adhesive layer and the protruding conductor provided on the organic insulating substrate. Does not occur.
  • a conductive base is provided on a via hole filled with electrolytic plating.
  • electrical connection between the upper and lower conductor layers in the multilayer printed wiring board only needs to be made through a relatively thin organic adhesive layer. Therefore, since the height and the diameter of the protruding conductor can be reduced, the pitch interval between the protruding conductors can be reduced, and the density can be increased.

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Description

明細書 片面回路基板およびその製造方法 技術分野
この発明は、 片面回路基板およびその製造方法に関し、 特には、 インタース テシャルバィァホール (I VH) 構造を有する多層プリント配線板の製造に使 用される片面回路基板とその製造方法に関する。 背景技術
従来の多層プリント配線板は、 銅張積層板とプリプレダを交互に積み重ねて 一体化してなる積層体にて構成されている。 この積層体は、 その表面に表面配 線パターンを有し、 層間絶縁層間には内層配線パターンを有する。 これらの配 線パターンは、 積層体の厚さ方向に穿孔形成したスルーホールを介して、 内層 配線パターン相互間あるいは内層配線パターンと表面配線パターンとの間で電 気的に接続されている。
ところが、 上述したようなスルーホール構造の多層プリント配線板は、 スル —ホールを形成するための領域を確保する必要があるために、 部品実装の高密 度化が困難であり、 携帯用電子機器の超小型化や狭ピッチパッケージおよび M C Mの実用化の要請に十分に対処できないという欠点があった。
そのため、 最近では、 上述のようなスルーホール構造の多層プリント配線板 に代えて、 高密度化に対応し易い全層インターステシャルバィァホール (I V H) 構造を有する多層プリント配線板が注目されている。
この全層 I VH構造を有する多層プリント配線板は、 積層体を構成する各層 間絶縁層に、 導体層間を電気的に接続するバイァホールが設けられている構造 のプリント配線板である。 即ち、 この配線板は、 内層配線パターン相互間ある いは内層配線パターンと表面配線パターン間が、 配線基板を貫通しないバイァ ホール (ベリードバイァホールあるいはブラインドバイァホール) によって電 気的に接続されている。 それ故に、 I VH構造の多層プリント配線板は、 スル 一ホールを形成するための領域を特別に設ける必要がなく、 任意の層間を微細 なバイァホールで自由に接続できるため、 電子機器の小型化、 高密度化、 信号 の高速伝搬を容易に実現することができる。
こうした I VH構造の多層プリント配線板は、 例えば、 第 6図に示すような 工程によって製造されている。
まず、 プリプレダ 1 1 2としてァラミド不織布にエポキシ樹脂を含浸させた 材料を用い、このプリプレダ 1 1 2に炭酸ガスレーザによる穴開け加工を施し、 次いで、 このようにして得られた穴部分 1 1 2 aに導電性ペースト 1 1 4を充 填する (第 6図 (A) 参照) 。
次に、 上記プリプレダ 1 1 2の両面に銅箔 1 1 6を重ね、 熱プレスにより加 熱、 加圧する。 これにより、 プリプレダ 1 1 2のエポキシ樹脂および導電性べ 一ストが硬化され両面の銅箔 1 1 6、 1 1 6相互の電気的接続が行われる (第 6図 (B ) 参照) 。
そして、 上記銅箔 1 1 6をエッチング法によりパ夕一ニングすることで、 ノ ィァホ一ルを有する硬質の両面基板が得られる (第 6図 (C) 参照) 。
このようにして得られた両面基板をコア層として多層化する。 具体的には、 上記コア層の両面に、 上述の導電性ペーストを充填したプリプレダと銅箔とを 位置合わせしながら順次に積層し、 再度熱プレスしたのち、 最上層の銅箔 1 1 6をエッチングすることで 4層基板を得る (第 6図 (D) 、 ( E) 参照) 。 さ らに多層化する場合は、 上記の工程を繰り返し行い、 6層、 8層基板とする。 しかしながら、 上述した従来技術は、 熱プレスによる積層工程とエッチング による銅箔のパターンニング工程とを何度も繰り返さなければならず、 製造ェ 程が複雑になり、 製造に長時間を要することである。
しかも、 このような製造方法によって得られる I VH構造の多層プリント配 線板は、 製造過程で 1個所でも (一工程でも) 前記パターンニング不良が発生 すると、 最終製品である配線板全体が不良品となるために、 歩留りが大幅に低 下する。
本発明は、 上述した課題を解決するためになされたものであり、 その目的と するところは、 I VH構造の高密度多層プリント配線板を高い歩留りで効率よ く製造することにある。 発明の開示
本発明に片面回路基板は、上記目的を達成するため以下のように構成できる。 絶縁性基材の一方の面に導体回路を形成してなり、 かつ前記絶縁性基材には導 体回路に至る非貫通孔を設け、 その非貫通孔に、 電解めつきを充填してバイァ ホールを形成するとともに、 前記絶縁性基材の導体回路を形成した面の反対側 のバイァホールの表面には、 導電性ペーストあるいは低融点金属からなる突起 状導体を形成したことを技術的特徴とする。
本発明の好適な態様において、 前記非貫通孔は、 電解めつきにより完全に充 填されてなることを技術的特徴とする。
本発明の好適な態様において、 前記非貫通孔は、 電解めつきにより、 平均で その非貫通孔の深さの 5 0 %以上、 1 0 0 %未満充填されてなることを技術的 特徴とする。
本発明の好適な態様において、 前記絶縁性基材は、 有機系絶縁性基材である ことを技術的特徴とする。
本発明の好適な態様において、 前記電解めつきは、 電解銅めつきであること を技術的特徴とする。
本発明の好適な態様において、 前記絶縁性基材は、 片面銅張積層板であるこ とを技術的特徴とする。
本発明は、 以下の (1 ) 〜 (4 ) の工程を少なくとも含むことを技術的特徴 とする片面回路基板の製造方法、
( 1 ) 一方の面に金属層が形成された絶縁性基材に、 該金属層に至る非貫通 孔をレーザ加工にて形成する工程、
( 2 ) ( 1 ) で形成された非貫通孔に電解めつきを充填してバイァホールを 形成する工程、
( 3 ) 金属層をエッチングして導体回路を形成する工程、
( 4 ) 前記絶縁性基材の導体回路を形成した面のバイァホール表面に導電性 ペーストあるいは低融点金属からなる突起状導体を形成して片面回路基板とす る工程。
本発明は、 以下の (1 ) 〜 (3 ) の工程を少なくとも含むことを技術的特徴 とする片面回路基板の製造方法、 ( 1 ) 一方の面に金属層が形成された絶縁性基材に、 該金属層に至る非貫通 孔をレーザ加工にて形成する工程、
( 2 ) ( 1 ) で形成された非貫通孔に電解めつきを充填してバイァホールを 形成した後、 前記絶縁性基材の導体回路を形成した面の反対側のバイァホール 表面に導電性ペーストあるいは低融点金属からなる突起状導体を形成する工程、
( 3 )金属層をエッチングして導体回路を形成して片面回路基板とする工程。 本発明の片面回路基板の製造方法は、 好適な態様において、 前記 (1 ) のェ 程において、一方の面に金属層が形成された絶縁性基材に、 フィルムを貼付し、 該フィルムおよび絶縁性基材を貫通して該金属層に至る非貫通孔をレーザ加工 にて形成することを技術的特徴とする。
本発明の片面回路基板の製造方法は、 好適な態様において、 前記絶縁性基材 は、 有機系絶縁性基材であることを技術的特徴とする。
本発明の片面回路基板の製造方法は、 好適な態様において、 前記絶縁性基材 は、 片面銅張積層板であることを技術的特徴とする。
本発明の片面回路基板の製造方法は、 好適な態様において、 前記電解めつき は、 電解銅めつきであることを技術的特徴とする。
本発明の片面回路基板の製造方法は、 好適な態様において、 前記突起状導体 は、 導電性ペーストを印刷することにより形成することを技術的特徴とする。 本発明の片面回路基板の製造方法は、 好適な態様において、 前記突起状導体 は、 低融点金属ペーストの印刷、 低融点金属のめっき、 または低融点金属の溶 融液への浸漬により形成することを技術的特徴とする。
本発明の片面回路基板は、 所定の配線パターンを形成した導体回路を有する 片面回路基板として、 予め個々に製造され、 これらの片面回路基板は接着剤層 を介して他の基板と積層され、 熱プレスにより一体化される。 このため、 該片 面回路基板は積層する前に、 導体回路等の不良個所の有無を検査することかで きるので、 積層段階では、 不良のない片面回路基板のみを用いることが可能と なる。 即ち、 製造段階での不良発生が少なくなり、 I VH構造の多層プリント 配線板を高い歩留まりで製造できる。
また、 本発明の片面回路基板を使用して I VH構造の多層プリント配線を製 造することにより、 従来技術のようにプリプレダを積み重ねながら熱プレスを 繰り返す必要がない。 即ち、 本発明では、 複数枚の片面回路基板を、 該片面回 路基板に配設された接着剤を介して重ね、 1度に熱プレスすることかできる。 このため、 本発明によれば、 複雑な熱プレスによる積層工程とパターンニング 工程を繰り返す必要がなく、 I VH構造の多層プリント配線板を短時間で効率 良く製造することができる。
本発明においては、 有機系絶縁性基板の非貫通孔の形成は、 レーザ加工によ り行うのであるが、 本願発明の構成では、 有機系接着剤層にレーザ加工で孔明 けする必要がなく、 有機系絶縁性基板と接着剤層を同時にレーザ加工で孔明け しなくともよい。 つまり、 有機系絶縁性基板をレーザ加工で孔明けした後、 片 面回路基板もしくは導体回路を有する基板に有機系接着剤層を形成できるので ある。
換言するならば、 本発明の片面回路基板は、 熱プレス時に有機系接着剤層へ 嵌入貫通し、 導体層間を接続するための突起状導体を有し、 このため、 接着剤 層に予め導通のための孔明けをする必要がなく、 絶縁性基材と有機系接着剤層 は最終的な熱プレス工程時に存在していればよい。 このため、 孔明け後のデス ミァ処理を有機系接着剤層の形成前に実施することができることになり、 デス ミァ処理により接着剤層が浸食されることがない。
また、 絶縁性基板に非貫通孔を形成し、 電解めつきで充填した後に、 片面回 路基板もしくは導体回路を有する基板に接着剤層を形成できるため、 電解めつ き液とこの接着剤層が接触することはない。 従って、 めっき液により接着剤層 が浸食されたり、 汚染されることがない。
接着剤層は、 最終工程の熱プレスに至るまでは未硬化であるため、 デスミア 処理やめつき液で劣化しやすいが、 本願発明では、 このような問題の発生を防 止し、 信頼性の高い基板を容易に形成できるという特徴がある。
また、 本発明の片面回路基板の導体回路を形成した面の反対側のバイァホ一 ルの表面に形成された突起状導体は導電ペーストあるいは低融点金属であるた め、 熱プレスの際に導電ペーストあるいは低融点金属が変形して電解めつきの 高さのばらつきを吸収することができ、 接続不良を防止して接続信頼性に優れ た多層プリント配線板を得ることができる。
また、 本発明の片面回路基板は、 接着剤層に予め導通のための孔を形成して おく必要はなく、 接着剤層の孔と絶縁基板に設けた突起状導体との位置ずれに より導通不良を起こすことがない。
さらに、 本発明の片面回路基板では、 電解めつきで充填されたバイァホール 上に突起状導体を形成するため、 多層プリント配線板における上下導体層の層 間の電気的な接続は、 比較的薄い有機系接着剤層のみを貫通させて行えば足り る。 それ故、 突起状導体の高さを低く、 またその径を小さくできるため、 突起 状導体のピッチ間隔を小さくできるので、 バイァホールのピッチ間隔も小さく なり、 高密度化に対応できる。 なお、 バイァホールが電解めつきで充填される ため、 上下導体層間の抵抗を低くできる。
なお、 多層プリント配線板の樹脂絶縁層を貫通させて上下導体層間を接続す る技術は、 特開平 7— 1 4 6 2 8号公報、 特開平 7— 1 0 6 7 5 6号公報、 特 開平 7— 2 3 1 1 6 7号公報、 特開平 8— 1 7 2 2 7 0号公報、 特開平 8— 2 8 8 6 4 9号公報などに開示が見られるが、 これらの技術は、 いずれも電解め つきによる充填がされたバイァホール上に突起状導体を形成する技術ではなく、 本発明のような効果を奏することはない。 図面の簡単な説明
第 1図は、 発明の一実施態様に係る多層プリント配線板の縦断面図である。 第 2図は、 発明の一実施態様に係る多層プリント配線板を構成するコア基板 の製造工程図である。
第 3図は、 発明の一実施態様に係る多層プリント配線板を構成する片面回路 基板の製造工程図である。
第 4図は、 発明の一実施態様に係る多層プリント配線板を構成する片面回路 基板の製造工程図である。
第 5図は、発明の一実施態様に係る多層プリント配線板の製造工程図である。 第 6図は、 従来技術に係る多層プリント配線板の製造工程図である。
第 7図は、 発明の一実施態様に係る多層プリント配線板を構成するコア基板 の製造工程図である。
第 8図は、 発明の一実施態様に係る多層プリント配線板を構成するコア基板 の製造工程図である。 第 9図は、 発明の一実施態様に係る多層プリント配線板のバイァホール断面 の金属構造を示す拡大写真である。 発明を実施するための最良の形態
以下、 本発明の実施態様に係る片面回路基板、 片面回路基板を用いた多層プ リント配線板およびそれらの製造方法について図を参照して説明する。
第 1図は、 全層 I VH構造を有する多層プリント配線板の縦断面を示してい る。 多層プリント配線板 10は、 中央に配設されたコア基板 20と、 該コア基 板 20の上面及び下面に 2層ずっ配設された本発明の片面回路基板 30A、 3 0B、 30C、 30Dとから成るバイァホールを有する多層プリント配線板で ある。
該片面回路基板 30A、 30B、 30C、 30 Dの一方の面には、 所定のパ ターンの導体回路 32 a、 32b、 32 c、 32 dが形成されており、 他方の 面には、 接着剤層 34が配設されている。 該接着剤層 34を介して、 コア基板 20と片面回路基板 30 A、 30B、 30C、 30 Dとが接着されている。 各 片面回路基板 30A、 30B、 30C、 30 Dには、 電解銅めつきにより充填 形成されたバイァホール 36 a、 36 b, 36 c, 36 dが形成されており、 該バイァホールの上部 (該導体回路が形成された面の反対側のバイァホール表 面) には、 ハンダゃインジウム合金などの低融点金属、 あるいは導電性ペース トから成る突起状導体 (以下バンプという) 38 a、 38 b、 38 c、 38 d が形成されている。
即ち、 多層プリント配線板 10においては、 最下層の片面回路基板 3 OAの 導体回路 32 aは、 バイァホール 36 aを介してバンプ 38 aに接続されてい る。 該バンプ 38 aは、 片面回路基板 30Bの導体回路 32 bと当接し、 両者 の接続を取る。 該導体回路 32 bとバイァホール 36 bを介して接続されたバ ンプ 38 bは、 コア基板 20のスルーホール 24 (多層化された後はバイァホ ールとなる) と接触し、 導通が取られている。 該コア基板 20のスルーホール 24は、 上面側の片面回路基板 30 Cのバンプ 38 cと接続されている。 該バ ンプ 38 cとバイァホール 36 cを介して接続された導体回路 32 cは、 最上 面の片面回路基板 30Dのバンプ 38 dと接続されている。該バンプ 38 dは、 バイァホール 3 6 dを介して導体回路 3 2 dと接続されている。 該最上面の片 面回路基板 3 0 Dの片面又は両面には、ベアチップ等の電子部品を搭載できる。 このように、 多層プリント配線板の最下層の片面回路基板 3 O Aの導体回路 3 2 aと、 最上層の片面回路基板 3 0 Dの導体回路 3 2上のチップ部品 (図示せ ず) とが、 バイァホール 3 6 a、 3 6 b、 3 6 c、 3 6 dを介して接続されて いる。 これらのバイァホールは、インターステシャルバィァホールを構成する。 引き続き、 本発明の片面回路基板を用いた多層プリント配線板 1 0の製造方 法について説明する。 ここでは、 先ず、 コア基板 2 0の製造方法について第 2 図を参照して述べる。
コア基板としては、 ガラス布基材エポキシ樹脂基板、 ガラス布基材 B T (ビ スマレイミドートリアジン) 樹脂基板などのリジッド基板であれば、 公知のも のを使用することができる。
具体的には、 第 2図の工程 (A) に示すようにガラス布基材 B T (ビスマレ イドミドートリアジン) 樹脂製の基板 2 2の両面に銅箔 2 1を貼付た銅張積層 板を出発材とする。 工程 (B ) に示すように、 該基板 2 2にスルーホール用の 穴 2 2 aを穿設した後、 無電解めつき処理を施し、 該穴 2 2 a内に銅めつきを 施すことによりスルーホール 2 4を形成する。
工程(C) に示すように、 予め図示しないエッチングレジストを塗布した後、 エッチング処理を施し、 銅箔 2 1の不要部分を除去することで、 所定の導体回 路 2 5を形成する。
工程 (D) に示すよう、 該導体回路 2 5及びスルーホール 2 4の表面に黒化 一還元処理を施して粗化する。
工程(E) に示すように、充填樹脂 2 6をロールコ一夕により均一に塗布し、 該充填樹脂を硬化させた後、 該充填樹脂をベルトサンダー等で導体回路 2 5が 表面に露出するまで研磨し、 両面が平坦なコア基板 2 0を製造する。
該コア基板 2 0は、 スルーホール 2 4の内部、 及び、 導体回路 2 5の側面 2 5 aが粗化され、 導体回路 2 5と充填樹脂 2 6との接着性が改善されている。 このため、 該導体回路 2 5と充填樹脂 2 6との界面を起点として第 1図を参照 して上述した接着剤層 3 4で、 クラックの発生するのを防止できる。
引き続き、 第 3図、 第 4図を参照して本発明の片面回路基板 3 0の製造方法 について説明する。 第 3図の工程 (A) に示すように、 片面に金属層 4 2の形 成された絶縁基材 4 0を出発材とする。 ここで、 使用する絶縁基材 4 0として は、 有機系絶縁性基材であれば使用でき、 具体的には、 ァラミド不織布ーェポ キシ樹脂基材、ガラス布エポキシ樹脂基材、ァラミド不織布一ポリイミド基材、 ビスマレイミドトリアジン樹脂基材から選ばれるリジッド(硬質)の積層基材、 あるいは、 ポリフエ二レンエーテル (P P E) フィルム、 ポリイミド (P I ) などのフィルムからなるフレキシブル基材から選ばれる 1種であることが望ま しい。
前記絶縁基材 4 0としてはリジッドな積層基材であることが望ましく、 特に 片面銅張積層板であることが好適である。 金属層 4 2がエッチングされた後の 取扱中に配線パターンやバイァホールの位置がずれることがなく、 位置精度に 優れるからである。
また、 絶縁基材 4 0に形成された金属層 4 2は、 銅箔を使用できる。 銅箔は 密着性改善のため、 マツ卜処理されていてもよい。 ここでは、 片面銅張積層板 を使用する。 片面銅張積層板は、 エポキシ樹脂、 フエノール樹脂、 ビスマレイ ミド―トリアジン樹脂などの熱硬化性樹脂をガラスクロスに含浸させて Bステ ージとしたプリプレダと銅箔を積層して熱プレスすることにより得られる基板 である。 片面銅張積層板は、 リジッドな基板であり、 扱いやすくコスト的にも 最も有利である。 また、 絶縁基材 4 0の表面に、 金属を蒸着した後、 電解めつ きを用い、 金属層を形成することもできる。
絶縁基材 4 0の厚さは 1 0〜2 0 0 u rn, 好ましくは 1 5〜: L O O mであ り、 2 0〜8 0 /z mが最適である。 絶縁性を確保するためである。 これらの範 囲より薄くなると強度が低下して取扱が難しくなり、 逆に厚すぎると微細なバ ィァホールの形成および導電性材料による充填が難しくなるからである。
一方、 金属層 4 2の厚さは、 5〜3 5 i m、好ましくは 8〜3 0 mであり、 1 2〜2 5 z mが好適である。 これは、 後述するようにレーザ加工にて孔明け した際に、 薄すぎると貫通してしまうからであり、 逆に厚すぎるとエッチング により、 ファインパターンを形成し難いからである。
ついで、 レーザ加工により、 絶縁基材 4 0に非貫通孔 4 0 aを開ける (工程 ( B ) ) 。 レーザ加工機としては、 炭酸ガスレーザ加工機、 UVレーザ加工機、 エキシマレーザ加工機などを使用できる。 また、 孔径は 2 0〜1 5 0 mがよ レ^ 炭酸ガスレーザ加工機は、 加工速度が速く、 安価に加工できるため工業的 に用いるには最も適しており、 本願発明に最も望ましいレーザ加工機である。 ここで、 炭酸ガスレーザ加工機を用いた場合には、 該穴 4 0 a内であって、 金 属層 4 2の表面にわずかながら溶融した樹脂が残りやすいため、 デスミア処理 することが、 接続信頼性を確保するため望ましい。
引き続き、 レーザ加工で開けた非貫通孔 4 0 aに電解めつきを充填してバイ ァホール 3 6 aとする (工程 (E) ) 。 なお、 電解めつきを一部充填し残存部 分に導電性ペーストを充填して行うこともできる。
電解めつきとしては、 例えば、 銅、 金、 ニッケル、 ハンダめっきを使用でき るが、 特に、 電解銅めつきが最適である。 この場合は、 バンプを同時に形成す ることができる。
導電性ペーストは、 銀、 銅、 金、 ニッケル、 半田から選ばれる少なくとも 1 種以上の金属粒子からなる導電性ペーストを使用できる。 また、 前記金属粒子 としては、 金属粒子の表面に異種金属をコーティングしたものも使用できる。 具体的には銅粒子の表面に金、 銀から選ばれる貴金属を被覆した金属粒子を使 用することができる。
なお、 導電性ペーストとしては、 金属粒子に、 エポキシ樹脂、 フエノール樹 脂などの熱硬化性樹脂、 ポリフエ二レンスルフイド (P P S ) などの熱可塑性 樹脂を加えた有機系導電性ペース卜が望ましい。
本実施態様では、 レーザ加工にて孔径 2 0〜 1 5 0 mの微細径の孔を穿設 し、 電解めつきを充填するが、 導電性べ一ストを充填する場合に比べて気泡が 抜けやすく有利である。
電解めつきは、 絶縁基材 4 0に形成された金属層 4 2をめつきリードとして 行う。 前記金属層 4 2は、 絶縁基材 4 0上の全面に形成されているため、 電界 密度が均一となり、 非貫通孔を電解めつきにて均一な高さで充填することがで きる。 この実施態様では、電解めつきにより非貫通孔を完全充填する。 ここで、 電解めつき前に、 非貫通孔 4 0 a内の金属層 4 2の表面を酸などで活性化処理 しておくとよい。 めっきを行う際には、 絶縁基材 4 0に形成された金属層 4 2 の表面側に電解めつきが析出しないように、 工程 (C) に示すよう金属層 4 2 側にマスク 4 8をかけておく力、 或いは、 工程 (D) に示すように同じ絶縁基 材 4 0を 2枚、 金属層 4 2同士を積層密着させてめっき液に触れないようにし て、 電解めつきを行ことが好ましい。
電解めつきした後、 第 4図の工程 (F ) に示すように孔 4 0 aから盛り上が つた電解めつき(金属 4 6 ) を研磨などで除去して、平坦化することもできる。 研磨は、 ベルトサンダーやパフ研磨等を使用できる。
工程 (G) に示すように、 金属層 4 2をエッチングして導体回路を形成する ための前処理として、 ファインパターンを形成しやすくするため、あらかじめ、 非貫通孔をレーザ加工にて形成した後に金属層 4 2の表面側の全面をエツチン グして厚さを 1〜1 0 / m、 より好ましくは 2〜8 m程度まで薄くすること ができる。
工程 (H) に示すように、 所定パターンのマスクを被覆した後、 金属層 4 2 をエッチングして導体回路 3 2 aを形成する。 ここでは、 先ず、 感光性ドライ フィルムを貼付するか、 液状感光性レジストを塗布した後、 所定の回路パター ンに沿って露光、 現像処理してエッチングレジストを形成した後、 エッチング レジス卜非形成部分の金属層をエッチングして導体パターンを形成する。 エツ チングは、 硫酸 -過酸化水素、 過硫酸塩、 塩化第二銅、 塩化第二鉄の水溶液か ら選ばれる少なくとも 1種がよい。
なお、 最外層のパターンについては、 積層プレス後に金属層をエッチングし て形成することもできる。 積層後に金属層をエッチングする場合は、 プレス面 が平坦なため、 均一な圧力で熱プレスできるという利点がある。
なお、 導体回路 3 2 aの表面は、 粗化処理しておくことが望ましい。 第 1図 を参照して上述した接着剤層 3 4との密着性を改善し、 剥離 (デラミネーショ ン) を防止するためである。 粗化処理は、 例えばソフトエッチング処理や、 黒 化 (酸化) —還元処理、 銅一ニッケル一リンからなる針状合金めつき (荏原ュ —ジライト製 商品名インタープレート) の形成、 メック社製の商品名 「メッ クエッチポンド」 なるエッチング液による表面粗化がある。
次に、 工程 (I ) にて、 導体回路 3 2 aを形成した面とは反対側の、 バイァ ホール 3 6 a表面にバンプ 3 8 aを形成する。 バンプ 3 8 aは、 例えば、 導電 性ペーストを所定位置に開口の設けられたメタルマスクを用いてスクリ一ン印 刷する方法、 低融点金属である半田ペーストを印刷する方法、 半田めつきを行 う方法、 あるいは半田溶融液に浸漬する方法により形成することができる。 前記低融点金属としては、 Pb— Sn系半田、 Ag— Sn系半田、 インジゥ ム半田等を使用することができる。
前記バンプの絶縁基材 40からの高さとしては、 3〜60 mが望ましい。 この理由は、 3 m未満では、 バンプの変形により、 バンプの高さのばらつき を許容することができず、 また、 60 /zmを越えると抵抗値が高くなる上、 バ ンプを変形した際に横方向に拡がってショートの原因となる。
この状態で、 もしくは、 バンプを形成する前に、 導体回路 32 a、 バイァホ —ル 36 aの検査が可能である。 上述したように従来技術の多層プリント配線 板では、 積層して完成後でなければ、 導体回路の検査を行えなかったのに対し て、 本実施態様では、 片面回路基板 3 OAを、 積層する前に不良個所の有無を 検査することかでき、 後述する積層段階では、 不良のない片面回路基板 3 OA のみを用いることができるので、 多層プリント配線板としての高い歩留まりが 得られる。
本発明の片面回路基板は、 複数の片面回路基板を相互に積層接着したり、 第 2図に示したコア基板 20に積層接着される。 この場合の接着剤は、 例えば、 工程 (J) に示すように、 該絶縁基材 40のバンプ 38 a側の表面全面に、 樹 脂を塗布して、 乾燥することにより、 未硬化樹脂からなる接着剤層 34が形成 される。
接着剤層 34は、 片面回路基板の導体回路形成面もしくは、 その反対側面、 または、 導体回路を有するコア基板 20の導体回路 25の形成面のいずれか全 面に塗布して形成することができ、 接着剤層に導通のための孔明けの必要がな い。
接着剤層 34は、 有機系接着剤からなることが望ましく、 有機系接着剤とし ては、 エポキシ樹脂、 ポリイミド樹脂、 熱硬化型ポリフエノレンエーテル (P PE: Po 1 yphe ny 1 en e t he r) 、 エポキシ樹脂と熱可塑性樹 脂との複合樹脂、 エポキシ樹脂とシリコーン樹脂との複合樹脂、 BTレジンか ら選ばれる少なくとも 1種の樹脂であることが望ましい。
有機系接着剤である未硬化樹脂の塗布方法は、 カーテンコ一夕、 スピンコ一 夕、 ロールコ一夕、 スプレーコート、 スクリーン印刷などを使用できる。 また、 接着剤層の形成は、 接着剤シートをラミネートすることによつてもできる。 接 着剤層の厚さは、 5〜50 wmが望ましい。 接着剤層は、 取扱が容易になるた め、 予備硬化 (プレキュア) しておくことが好ましい。
引き続き、 第 2図を参照して上述したコア基板 20と、 第 3図及び第 4図を 参照して上述した片面回路基板 30との積層工程について第 5図を参照して説 明する。
工程 (K) に示すように、 該片面回路基板 3 OAと、 上述したと同様な工程 で形成された片面回路基板 30B、 30C、 30Dと、 コア基板 20とを積み 重ねる。 ここで、 全ての片面回路基板 30A、 30B、 30C、 30 D、 及び コア基板 20は、 不良個所の検査が済んだものを用いる。 先ず、 片面回路基板 3 OAの有機系接着剤層 34の上に片面回路基板 30 Bを、 又、 該片面回路基 板 30Bの有機系接着剤層 34の上にコア基板 20を載置する。 ここで、 該コ ァ基板の上には、 片面回路基板 30 C、 30Dを反転、 即ち、 片面回路基板 3 0Cの有機系接着剤層 34が該コア基板 20側へ向き、 又、 片面回路基板 30 Dの有機系接着剤層 34が該片面回路基板 30 C側に向くように重ね合わせる。 この重ね合わせは、 片面回路基板 30及びコア基板 20の周囲に設けられたガ イドホール (図示せず) をガイドピン (図示せず) に揷通することで位置合わ せしながら行う。 ここで、 積層された基板の図中サイクル Cの部分を拡大して (M) として示す。 また、 位置合わせは、 画像処理にて行ってもよい。
最後に、 工程 (L) に示すように、 重ね合わせた基板を、 熱プレスを用いて 150〜200°Cで加熱し、 5〜: L 00 kg fZcm2 、 望ましくは 20〜 5 0 kg fZcm2で加圧プレスすることにより、 各片面回路基板 30 A、 30 B、 30C、 30Dおよびコア基板 20を、 1度のプレス成形により多層状に 一体化する。 積層された基板の図中サイクル Cの部分を拡大して (N) として 示す。 ここでは、 先ず、 加圧されることで、 該片面回路基板 3 OAのバンプ 3 8 aが、 該バンプ 38 aと片面回路基板 30 B側の導体回路 32 bとの間に介 在している未硬化の接着剤 (絶縁性樹脂) を周囲に押し出し、 該バンプ 38 a が導体回路 32 bと、 当接し両者の接続を取る。 同様に他の片面回路基板 30 B、 30C、 300のバンプ381)、 38 c、 38 dと導体回路との接続が取 られる。 更に、 加圧と同時に加熱されることで、 片面回路基板 3 O Aの接着剤 層 3 4が硬化し、 片面回路基板 3 0 Bとの間で強固な接着が行われる。 なお、 熱プレスとしては、 真空熱プレスを用いることが好適である。 これにより第 1 図を参照して上述した多層プリント配線板 1 0が完成する。
ついで、 別の実施態様について第 7図に沿って説明する。
第 7図の工程 (A) において用意された片面銅張積層板 4 0に、 工程 (B ) に示すように、 主として導電ペース卜の印刷用のマスクとして使用される保護 フィルム 1 0 0を貼付し、 工程 (C ) にてこの片面銅張積層板 4 0にレーザ加 ェを施して非貫通孔を設ける。 この保護フィルム 1 0 0としては、 例えば表面 に粘着層を設けたポリエチレンテレフ夕レートフィルム (P E T) を使用でき る。 金属層 4 2にめつきが析出しないように、 工程 (D) のように保護フィル ム 4 8を貼付するか、 工程 (E) のように金属層 4 2同士を密着させて、 電解 めっき液に接触しないようにし、 工程 (F ) において、 この非貫通孔の一部を 電解めつき 4 6で充填する。 さらに工程 (G) において、 残りの空間に導電性 ペースト 4 6 0を充填する。 このような実施形態では、 電解めつきの高さのば らっきを導電べ一スト 4 6 0により是正してバンプの高さをそろえることがで きる。 なお、 この場合導電性ペース卜の代えて低融点金属を充填することもで さる。
前記電解めつきの非貫通孔の充填率 (電解めつきの高さ t X 1 0 0 Z非貫通 孔の深さ T:第 8図の L参照) は、 平均で 5 0 %以上、 1 0 0 %未満、 より好 ましくは、 5 5 %〜 9 5 %であり、 6 0 %〜9 0 %が最適である。
前記保護フィルム 1 0 0の開口に充填された導電ペースト 4 6 0は、 バンプ となる。 さらに、 工程 (H) にて導電性べ一スト 4 6 0を保護するフィルム 1 0 1を貼付して金属層 4 2をエッチングして導体回路を設ける。 工程 (I ) に てフィルム 1 0 1を除去して、 導電性ペースト 4 6 0で形成されたバンプを露 出させ、 本発明の片面回路基板 3 0 Eを得る。
前記導電ペーストからなるバンプは、 半硬化状態であることが望ましい。 導 電ペーストは、 半硬化状態でも硬く、 熱プレス時に軟化した有機接着剤層を貫 通させることができる。 また、 プレス時に変形して接触面積が増大し、 導通抵 抗を低くすることができるだけでなく、 バンプの高さのばらつきを是正するこ とができる。 なお、 バイァホールおよびバンプ部分の構造の写真を第 9図に記 載する。
さらに工程 (A) 〜 (I ) にて得られた片面回路基板 3 0 Eを工程 (J ) に て、 中心に接着剤層 8 0を介して 3層ずつ対向する向きに積層する。 この重ね 合わせは、 片面回路基板 3 0及びコア基板 2 0の周囲に設けられたガイドホー ル (図示せず) をガイドピン (図示せず) に揷通することで位置合わせしなが ら行う。 また、 位置合わせは、 画像処理にて行ってもよい。
さらに熱プレスして工程 (K) に示すような多層プリント配線板 1 0を製造 するのである。
上述した実施態様では、 4層および 6層の片面回路基板 3 0が重ね合わされ た多層プリント配線板を例にとり説明したが、 3層あるいは 5層以上の多層プ リント配線板にも本発明の片面回路基板を使用できる。 更に、 従来技術の方法 で作成された片面プリント基板、 両面プリント基板、 両面スルーホールプリン ト基板、 多層プリント基板等に本発明の片面回路基板を積層して多層プリント 配線板を製造することもできる。
また、 上述した実施態様では、 バイァホールを形成するための穴をレーザ加 ェを用いて形成したが、 ドリル加工、 パンチング加工等の機械的方法で穴開け することも可能である。
また、 本発明の片面回路基板を用いて製造された多層プリント配線板は、 プ リント配線板に一般的に行われている種々の加工処理、 例えば、 表面へのソル ダ一レジストの形成、 表面の導体回路へのニッケル/金めっきやハンダ処理、 穴開け加工、 キヤビティー加工、 スルーホールめつき処理等を施すことができ る。
以上のように、 本発明によれば、 所定の配線パターンを形成した導体回路を 有する片面回路基板が、 予め個々に製造される。 このため、 該片面回路基板を 積層する前に、導体回路等の不良個所の有無を検査することで、積層段階では、 不良のない片面回路基板のみを用いることが可能となる。 即ち、 本発明の片面 回路基板を用いることにより、 製造段階での不良発生が少なくなり、 I VH構 造の多層プリント配線板を高い歩留まりで製造できる。
また、 本発明の片面回路基板を用いることにより、 従来技術のようにプリプ レグを積み重ねながら熱プレスを繰り返す必要がない。 即ち、 片面回路基板を 複数枚重ねて、 該片面回路基板に配設された接着剤層を介して、 1度に熱プレ スすることができる。 このため、 複雑な熱プレス工程を繰り返す必要がなく、 I V H構造の多層プリント配線板を短時間で効率良く製造することができる。 さらに、 1回のプレスにより物理的な力で一体化しているため、 接続信頼性に も優れている。
さらに、 本発明では、 片面回路基板を製造するにあたり、 絶縁性基板の非貫 通孔の形成は、 レーザ加工により行うのであるが、 接着剤層にレーザ加工で孔 明けする必要がなく、 絶縁性基材と接着剤層を同時にレーザ加工で孔明けしな くともよい。 つまり、 絶縁性基板をレーザ加工で孔明けした後、 片面回路基板 もしくは導体回路を有する基板に接着剤層を形成できるのである。 このため、 孔明け後のデスミァ処理を接着剤層の形成前に実施することができることにな り、 デスミァ処理により接着剤層が浸食されることがない。
また、 非貫通孔を電解めつきを充填する場合は、 絶縁性基板にレーザ加工に て非貫通孔を形成、 電解めつき充填後に、 片面回路基板もしくは導体回路を有 する基板に接着剤層を形成できるため、 電解めつき液と接着剤層が接触するこ とはない。 従って、 めっき液により接着剤層が浸食されることがない。
接着剤層は、 最終工程の熱プレスに至るまでは未硬化であるため、 デスミア 処理やめつき液で劣化しやすいが、 本願発明では、 このような問題の発生を防 止し、 信類性の高い基板を容易に形成できるという特徴を持つ。
また、 本発明の片面回路基板において、 絶縁性基材の非貫通孔に、 電解めつ きを充填してバイァホ一ルを形成するとともに、 前記絶縁性基材の導体回路を 形成した面の反対側のバイァホールの表面には、 導電ペーストあるいは低融点 金属にて突起状導体を形成するため、 熱プレスの際に導電ペーストあるいは低 融点金属が変形して電解めつきの高さのばらつきを吸収することができるため、 接続不良を防止して接続信頼性に優れた多層プリント配線板が得られる。
さらに、 本発明では、 接着剤層に予め導通のための孔を形成しておく必要は ないため、 接着剤層の孔と有機系絶縁基板に設けた突起状導体との位置ずれに より導通不良を起こすことがない。
また、 本発明では、 電解めつきで充填されたバイァホール上に導電性べ一ス トあるいは低融点金属からなる突起状導体を形成するため、 多層プリント配線 板における上下導体層の層間の電気的な接続は、 比較的薄い有機系接着剤層の みを貫通させて行えば足りる。 それ故、 突起状導体の高さを低く、 またその径 を小さくできるため、 突起状導体のピッチ間隔を小さくでき、 高密度化に対応 できる。

Claims

請求の範囲
1. 絶縁性基材の一方の面に導体回路を形成してなり、 かつ前記絶縁性基材に は導体回路に至る非貫通孔を設け、 その非貫通孔に、 電解めつきを充填してバ ィァホールを形成するとともに、 前記絶縁性基材の導体回格を形成した面の反 対側のバイァホールの表面には、 導電性ペーストあるいは低融点金属からなる 突起状導体を形成したことを特徴とする片面回路基板。
2. 前記非貫通孔は、 電解めつきにより完全に充填されてなる請求の範囲 1に 記載の片面回路基板。
3. 前記非貫通孔は、 電解めつきにより、 平均でその非貫通孔の深さの 50% 以上、 100%未満充填されてなる請求の範囲 1または 2に記載の片面回路基 板。
4. 前記絶縁性基材は、 有機系絶縁性基材である請求の範囲 1〜3のいずれか 1つに記載の片面回路基板。
5. 前記電解めつきは、 電解銅めつきである請求の範囲 1〜4のいずれか 1つ に記載の片面回路基板。
6. 前記絶縁性基材は、 片面銅張積層板である請求の範囲 1〜5のいずれか 1 つに記載の片面回路基板。
7. 以下の (1) 〜 (4) の工程を少なくとも含む片面回路基板の製造方法、
(1) 一方の面に金属層が形成された絶縁性基材に、 該金属層に至る非貫通 孔をレーザ加工にて形成する工程、
(2) (1) で形成された非貫通孔に電解めつきを充填してバイァホールを 形成する工程、
(3) 金属層をエッチングして導体回路を形成する工程、
(4) 前記絶縁性基材の導体回路を形成した面の反対側のバイァホールの表 面に導電性ペーストあるいは低融点金属からなる突起状導体を形成して片面回 路基板とする工程。
8. 以下の (1) 〜 (3) の工程を少なくとも含む片面回路基板の製造方法、 (1) 一方の面に金属層が形成された絶縁性基材に、 該金属層に至る非貫通 孔をレ一ザ加工にて形成する工程、
(2) (1) で形成された非貫通孔に電解めつきを充填してバイァホールを 形成した後、 前記絶縁性基材の導体回路を形成した面の反対側のバイァホール の表面に導電性ペーストあるいは低融点金属からなる突起状導体を形成するェ 程、
( 3 )金属層をエッチングして導体回路を形成して片面回路基板とする工程。
9 . 前記(1 ) の工程において、 一方の面に金属層が形成された絶縁性基材に、 フィルムを貼付し、 該フィルムおよび絶縁性基材を貫通して該金属層に至る非 貫通孔をレーザ加工にて形成する請求の範囲 7または 8に記載の片面回路基板 の製造方法。
1 0 . 前記絶縁性基材は、 有機系絶縁性基材である請求の範囲 7〜 9のいずれ か 1つに記載の片面回路基板の製造方法。
1 1 . 前記絶縁性基材は、 片面銅張積層板である請求の範囲 7〜 1 0のいず れか 1つに記載の片面回路基板の製造方法。
1 2 . 前記電解めつきは、 電解銅めつきである請求の範囲 7〜 1 1のいずれか 1つに記載の片面回路基板。
1 3 . 前記突起状導体は、 導電性ペーストを印刷することにより形成する請求 の範囲 7〜 1 2のいずれか 1つに記載の片面回路基板の製造方法。
1 4. 前記突起状導体は、 低融点金属ペーストの印刷、 低融点金属のめっき、 または低融点金属の溶融液への浸漬により形成する請求の範囲 7〜 1 3のいず れか 1つに記載の片面回路基板の製造方法。
PCT/JP1998/002498 1997-06-06 1998-06-05 Plaquette de circuit simple face et procede de fabrication de ladite plaquette WO1998056220A1 (fr)

Priority Applications (3)

Application Number Priority Date Filing Date Title
EP98923141A EP1009205B1 (en) 1997-06-06 1998-06-05 Single-sided circuit board and method for manufacturing the same
DE69839964T DE69839964D1 (de) 1997-06-06 1998-06-05 Einseitige leiterplatte und verfahren zu deren herstellung
US11/244,728 US7721427B2 (en) 1997-06-06 2005-10-06 Method for manufacturing single sided substrate

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP16529197 1997-06-06
JP9/165291 1997-06-06

Related Child Applications (2)

Application Number Title Priority Date Filing Date
US09453636 A-371-Of-International 1998-06-05
US10/358,933 Division US20030141108A1 (en) 1997-06-06 2003-02-05 Single-sided circuit board and method for maufacturing the same

Publications (1)

Publication Number Publication Date
WO1998056220A1 true WO1998056220A1 (fr) 1998-12-10

Family

ID=15809547

Family Applications (2)

Application Number Title Priority Date Filing Date
PCT/JP1998/002498 WO1998056220A1 (fr) 1997-06-06 1998-06-05 Plaquette de circuit simple face et procede de fabrication de ladite plaquette
PCT/JP1998/002497 WO1998056219A1 (fr) 1997-06-06 1998-06-05 Tableau de connexions imprime a couches multiples et procede de fabrication dudit tableau

Family Applications After (1)

Application Number Title Priority Date Filing Date
PCT/JP1998/002497 WO1998056219A1 (fr) 1997-06-06 1998-06-05 Tableau de connexions imprime a couches multiples et procede de fabrication dudit tableau

Country Status (4)

Country Link
US (4) US6586686B1 (ja)
EP (2) EP1009205B1 (ja)
DE (2) DE69839882D1 (ja)
WO (2) WO1998056220A1 (ja)

Families Citing this family (44)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1998056220A1 (fr) * 1997-06-06 1998-12-10 Ibiden Co., Ltd. Plaquette de circuit simple face et procede de fabrication de ladite plaquette
JP3213292B2 (ja) * 1999-07-12 2001-10-02 ソニーケミカル株式会社 多層基板、及びモジュール
US6583364B1 (en) * 1999-08-26 2003-06-24 Sony Chemicals Corp. Ultrasonic manufacturing apparatuses, multilayer flexible wiring boards and processes for manufacturing multilayer flexible wiring boards
US7893435B2 (en) * 2000-04-18 2011-02-22 E Ink Corporation Flexible electronic circuits and displays including a backplane comprising a patterned metal foil having a plurality of apertures extending therethrough
JP2003531487A (ja) * 2000-04-18 2003-10-21 イー−インク コーポレイション 薄膜トランジスタを製造するためのプロセス
JP2001320167A (ja) * 2000-05-10 2001-11-16 Ibiden Co Ltd 多層回路基板の製造方法
JP3407737B2 (ja) * 2000-12-14 2003-05-19 株式会社デンソー 多層基板の製造方法およびその製造方法によって形成される多層基板
US6630743B2 (en) * 2001-02-27 2003-10-07 International Business Machines Corporation Copper plated PTH barrels and methods for fabricating
US7331502B2 (en) 2001-03-19 2008-02-19 Sumitomo Bakelite Company, Ltd. Method of manufacturing electronic part and electronic part obtained by the method
US6759600B2 (en) * 2001-04-27 2004-07-06 Shinko Electric Industries Co., Ltd. Multilayer wiring board and method of fabrication thereof
JP3729092B2 (ja) * 2001-06-19 2005-12-21 ソニー株式会社 導電性接合材、多層型プリント配線基板及び多層型プリント配線基板の製造方法
US7183650B2 (en) * 2001-07-12 2007-02-27 Renesas Technology Corp. Wiring glass substrate for connecting a semiconductor chip to a printed wiring substrate and a semiconductor module having the wiring glass substrate
MY140754A (en) * 2001-12-25 2010-01-15 Hitachi Chemical Co Ltd Connection board, and multi-layer wiring board, substrate for semiconductor package and semiconductor package using connection board, and manufacturing method thereof
US7295586B2 (en) * 2002-02-21 2007-11-13 Finisar Corporation Carbon doped GaAsSb suitable for use in tunnel junctions of long-wavelength VCSELs
US6900708B2 (en) * 2002-06-26 2005-05-31 Georgia Tech Research Corporation Integrated passive devices fabricated utilizing multi-layer, organic laminates
US7260890B2 (en) 2002-06-26 2007-08-28 Georgia Tech Research Corporation Methods for fabricating three-dimensional all organic interconnect structures
US20040012097A1 (en) * 2002-07-17 2004-01-22 Chien-Wei Chang Structure and method for fine pitch flip chip substrate
US7576288B2 (en) * 2002-11-27 2009-08-18 Sumitomo Bakelite Company Limited Circuit board, multi-layer wiring boards, method of producing circuit boards and method of producing multilayer wiring boards
WO2004054337A1 (ja) * 2002-12-09 2004-06-24 Noda Screen Co., Ltd. プリント配線基板の製造方法
JP2004282033A (ja) * 2003-02-28 2004-10-07 Ngk Spark Plug Co Ltd 樹脂製配線基板
US6759318B1 (en) * 2003-04-15 2004-07-06 Kinsus Interconnect Technology Corp. Translation pad flip chip (TPFC) method for improving micro bump pitch IC substrate structure and manufacturing process
KR100567087B1 (ko) * 2003-10-20 2006-03-31 삼성전기주식회사 층간 전기 접속이 향상된 병렬적 다층 인쇄회로기판 제조방법
US8345433B2 (en) * 2004-07-08 2013-01-01 Avx Corporation Heterogeneous organic laminate stack ups for high frequency applications
JP4287458B2 (ja) * 2005-11-16 2009-07-01 サムソン エレクトロ−メカニックス カンパニーリミテッド. ペーストバンプを用いた印刷回路基板およびその製造方法
TWI350793B (en) * 2006-03-08 2011-10-21 E Ink Corp Methods for production of electro-optic displays
US7439840B2 (en) 2006-06-27 2008-10-21 Jacket Micro Devices, Inc. Methods and apparatuses for high-performing multi-layer inductors
US7808434B2 (en) * 2006-08-09 2010-10-05 Avx Corporation Systems and methods for integrated antennae structures in multilayer organic-based printed circuit devices
US20080053688A1 (en) * 2006-09-01 2008-03-06 Samsung Electro-Mechanics Co., Ltd. Printed circuit board and method of manufacturing the same
JP2008108791A (ja) * 2006-10-23 2008-05-08 Fujifilm Corp 多層プリント配線基板及び多層プリント配線基板の作製方法
US7989895B2 (en) 2006-11-15 2011-08-02 Avx Corporation Integration using package stacking with multi-layer organic substrates
JPWO2010113448A1 (ja) * 2009-04-02 2012-10-04 パナソニック株式会社 回路基板の製造方法および回路基板
JP5476906B2 (ja) * 2009-10-05 2014-04-23 富士通株式会社 配線基板の製造方法及び配線基板の設計方法
WO2011122723A1 (ko) * 2010-04-02 2011-10-06 주식회사 잉크테크 양면 인쇄회로기판의 제조방법
US8716867B2 (en) 2010-05-12 2014-05-06 Taiwan Semiconductor Manufacturing Company, Ltd. Forming interconnect structures using pre-ink-printed sheets
CN106455369A (zh) * 2010-06-03 2017-02-22 Ddi环球有限公司 利用盲过孔和内部微过孔以耦联子组件来制造印刷电路板的系统和方法
US9532465B2 (en) 2012-03-28 2016-12-27 Ttm Technologies, Inc. Method of fabricating a printed circuit board interconnect assembly
CN103517558B (zh) * 2012-06-20 2017-03-22 碁鼎科技秦皇岛有限公司 封装基板制作方法
JP5400235B1 (ja) * 2012-11-09 2014-01-29 太陽誘電株式会社 電子部品内蔵基板
US9288917B2 (en) * 2013-11-07 2016-03-15 Unimicron Technology Corp. Manufacturing method for multi-layer circuit board
US9818682B2 (en) * 2014-12-03 2017-11-14 International Business Machines Corporation Laminate substrates having radial cut metallic planes
CN215420881U (zh) * 2018-08-31 2022-01-04 株式会社村田制作所 布线基板和模块
CN114126225A (zh) * 2020-08-31 2022-03-01 庆鼎精密电子(淮安)有限公司 电路基板的制造方法、电路板及其制造方法
DE102020133220B3 (de) 2020-12-11 2022-02-17 I.T.C.Intercircuit Electronic GmbH Verfahren zum Füllen von mindestens einem in einer Leiterplatte ausgebildeten Loch, derart gefüllte Leiterplatte und Fahrzeug, welches eine solche Leiterplatte aufweist
CN116504771B (zh) * 2023-06-27 2023-12-08 长春希达电子技术有限公司 一种Micro-LED驱动面板及其制备方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04162589A (ja) * 1990-10-25 1992-06-08 Nec Corp ポリイミド多層配線基板の製造方法
JPH06326438A (ja) * 1993-05-13 1994-11-25 Nitto Denko Corp 単層配線ユニットおよび多層回路配線板ならびにその製法
JPH10117067A (ja) * 1996-10-11 1998-05-06 Shinko Electric Ind Co Ltd 多層配線基板及びその製造方法

Family Cites Families (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62244156A (ja) 1986-04-16 1987-10-24 Ibiden Co Ltd 表面実装用パツケ−ジ
JP2766504B2 (ja) 1989-03-28 1998-06-18 古河電気工業株式会社 多層回路基板の製造方法
JP2717198B2 (ja) 1989-04-05 1998-02-18 イビデン株式会社 プリント配線板におけるバンプの形成方法
JP2791995B2 (ja) 1989-10-31 1998-08-27 イビデン株式会社 プリント配線板
JP2753746B2 (ja) * 1989-11-06 1998-05-20 日本メクトロン株式会社 Ic搭載用可撓性回路基板及びその製造法
US5046238A (en) * 1990-03-15 1991-09-10 Rogers Corporation Method of manufacturing a multilayer circuit board
JP2857237B2 (ja) 1990-08-10 1999-02-17 古河電気工業株式会社 多層回路基板の製造方法
TW210422B (ja) * 1991-06-04 1993-08-01 Akzo Nv
US5374469A (en) * 1991-09-19 1994-12-20 Nitto Denko Corporation Flexible printed substrate
JP2601128B2 (ja) * 1992-05-06 1997-04-16 松下電器産業株式会社 回路形成用基板の製造方法および回路形成用基板
JPH0645722A (ja) 1992-07-24 1994-02-18 Ibiden Co Ltd ピン立て型プリント回路基板
US5309629A (en) * 1992-09-01 1994-05-10 Rogers Corporation Method of manufacturing a multilayer circuit board
US5274912A (en) * 1992-09-01 1994-01-04 Rogers Corporation Method of manufacturing a multilayer circuit board
CA2109687A1 (en) * 1993-01-26 1995-05-23 Walter Schmidt Method for the through plating of conductor foils
US5291062A (en) 1993-03-01 1994-03-01 Motorola, Inc. Area array semiconductor device having a lid with functional contacts
US5329423A (en) * 1993-04-13 1994-07-12 Scholz Kenneth D Compressive bump-and-socket interconnection scheme for integrated circuits
JP3177064B2 (ja) 1993-06-23 2001-06-18 株式会社東芝 インターコネクターおよび配線板
US5401913A (en) * 1993-06-08 1995-03-28 Minnesota Mining And Manufacturing Company Electrical interconnections between adjacent circuit board layers of a multi-layer circuit board
JPH077264A (ja) 1993-06-15 1995-01-10 Nec Toyama Ltd 印刷配線板の製造方法
JPH0714942A (ja) 1993-06-15 1995-01-17 Shinko Electric Ind Co Ltd 半導体装置
JP3474897B2 (ja) 1993-10-08 2003-12-08 株式会社東芝 印刷配線板及びその製造方法
US5367435A (en) 1993-11-16 1994-11-22 International Business Machines Corporation Electronic package structure and method of making same
JP3474910B2 (ja) 1994-02-16 2003-12-08 株式会社東芝 印刷配線板の製造方法
JP3512225B2 (ja) * 1994-02-28 2004-03-29 株式会社日立製作所 多層配線基板の製造方法
JP3207663B2 (ja) 1994-03-22 2001-09-10 松下電器産業株式会社 プリント配線基板及びその製造方法
JPH08148828A (ja) 1994-11-18 1996-06-07 Hitachi Ltd 薄膜多層回路基板およびその製造方法
JPH08172270A (ja) 1994-12-15 1996-07-02 Toshiba Chem Corp 印刷配線板の製造方法
JPH08213748A (ja) 1995-01-31 1996-08-20 Mitsui High Tec Inc 基板およびその製造方法
JPH08279678A (ja) 1995-04-04 1996-10-22 Matsushita Electric Works Ltd 多層プリント配線板の製造方法
JP3705370B2 (ja) 1995-04-11 2005-10-12 日立化成工業株式会社 多層プリント配線板の製造方法
JPH09116273A (ja) * 1995-08-11 1997-05-02 Shinko Electric Ind Co Ltd 多層回路基板及びその製造方法
JP2773715B2 (ja) 1995-10-31 1998-07-09 日立エーアイシー株式会社 多層プリント配線板の製造方法
US5839188A (en) * 1996-01-05 1998-11-24 Alliedsignal Inc. Method of manufacturing a printed circuit assembly
US5764485A (en) 1996-04-19 1998-06-09 Lebaschi; Ali Multi-layer PCB blockade-via pad-connection
JP3197213B2 (ja) * 1996-05-29 2001-08-13 松下電器産業株式会社 プリント配線板およびその製造方法
DE19681758B4 (de) * 1996-06-14 2006-09-14 Ibiden Co., Ltd. Einseitiges Schaltkreissubstrat für mehrlagige Schaltkreisplatine, mehrlagige Schaltkreisplatine und Verfahren zur Herstellung selbiger
US5879787A (en) 1996-11-08 1999-03-09 W. L. Gore & Associates, Inc. Method and apparatus for improving wireability in chip modules
WO1998056220A1 (fr) * 1997-06-06 1998-12-10 Ibiden Co., Ltd. Plaquette de circuit simple face et procede de fabrication de ladite plaquette
US6037044A (en) 1998-01-08 2000-03-14 International Business Machines Corporation Direct deposit thin film single/multi chip module
US6163957A (en) * 1998-11-13 2000-12-26 Fujitsu Limited Multilayer laminated substrates with high density interconnects and methods of making the same
JP4486196B2 (ja) * 1999-12-08 2010-06-23 イビデン株式会社 多層プリント配線板用片面回路基板およびその製造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04162589A (ja) * 1990-10-25 1992-06-08 Nec Corp ポリイミド多層配線基板の製造方法
JPH06326438A (ja) * 1993-05-13 1994-11-25 Nitto Denko Corp 単層配線ユニットおよび多層回路配線板ならびにその製法
JPH10117067A (ja) * 1996-10-11 1998-05-06 Shinko Electric Ind Co Ltd 多層配線基板及びその製造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1009205A4 *

Also Published As

Publication number Publication date
US20060037193A1 (en) 2006-02-23
EP1009204B1 (en) 2008-08-13
WO1998056219A1 (fr) 1998-12-10
EP1009205B1 (en) 2008-09-03
US20030141108A1 (en) 2003-07-31
DE69839882D1 (de) 2008-09-25
US7721427B2 (en) 2010-05-25
US6518513B1 (en) 2003-02-11
EP1009205A1 (en) 2000-06-14
DE69839964D1 (de) 2008-10-16
US6586686B1 (en) 2003-07-01
EP1009205A4 (en) 2004-06-23
EP1009204A4 (en) 2004-06-23
EP1009204A1 (en) 2000-06-14

Similar Documents

Publication Publication Date Title
WO1998056220A1 (fr) Plaquette de circuit simple face et procede de fabrication de ladite plaquette
US7151228B2 (en) Laminating double-side circuit board, manufacturing method thereof, and multilayer printed circuit board using same
JP4192657B2 (ja) チップ部品内蔵ビルドアップ多層配線板の製造方法
JP4043115B2 (ja) 多数個取り多層プリント配線板
JP2001168481A (ja) 銅張積層板およびプリント配線板用回路基板とその製造方法
WO1997048260A1 (fr) Plaquette a circuit sur un seul cote pour carte a circuits imprimes multicouche, carte a circuits imprimes multicouche, et procede pour sa production
WO2001045478A1 (fr) Carte a circuit imprime multicouche et procede de production
JPH1154934A (ja) 多層プリント配線板およびその製造方法
JP4592891B2 (ja) 多層回路基板および半導体装置
JP3492467B2 (ja) 多層プリント配線板用片面回路基板、および多層プリント配線板とその製造方法
JP4489899B2 (ja) 多層プリント配線板用両面回路基板の製造方法
JP4436946B2 (ja) 片面回路基板の製造方法、および多層プリント配線板の製造方法
JPH0936551A (ja) 多層プリント配線板用片面回路基板、および多層プリント配線板とその製造方法
JPH1154926A (ja) 片面回路基板およびその製造方法
JP2000269647A (ja) 片面回路基板、多層プリント配線板およびその製造方法
JP2001015919A (ja) 多層プリント配線板用回路基板とその製造方法および多層プリント配線板
JPH1041635A (ja) 多層プリント配線板用片面回路基板とその製造方法、および多層プリント配線板
KR100651422B1 (ko) 일괄 적층 방식을 이용한 다층 인쇄회로기판의 제조 방법
JP3253886B2 (ja) 多層プリント配線板用片面回路基板とその製造方法、および多層プリント配線板
JP2002198652A (ja) 多層プリント配線板用片面回路基板、および多層プリント配線板とその製造方法
JP3492667B2 (ja) 多層プリント配線板用片面回路基板、および多層プリント配線板とその製造方法
JP2000183528A (ja) 多層プリント配線板の製造方法
JP2004031828A (ja) 多層プリント配線板
JP3540809B2 (ja) 高密度多層プリント配線板用片面回路基板および高密度多層プリント配線板
JP2000232268A (ja) 片面回路基板およびその製造方法

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): CN KR SG US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE CH CY DE DK ES FI FR GB GR IE IT LU MC NL PT SE

DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 1998923141

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1998923141

Country of ref document: EP

WWG Wipo information: grant in national office

Ref document number: 1998923141

Country of ref document: EP