WO1983003688A1 - Timed or time-programmed electronic switching apparatus - Google Patents

Timed or time-programmed electronic switching apparatus Download PDF

Info

Publication number
WO1983003688A1
WO1983003688A1 PCT/EP1983/000107 EP8300107W WO8303688A1 WO 1983003688 A1 WO1983003688 A1 WO 1983003688A1 EP 8300107 W EP8300107 W EP 8300107W WO 8303688 A1 WO8303688 A1 WO 8303688A1
Authority
WO
WIPO (PCT)
Prior art keywords
time
memory
button
data
buttons
Prior art date
Application number
PCT/EP1983/000107
Other languages
English (en)
French (fr)
Inventor
Elektrogerätebau G.M.B.H. Westdeutsche
Original Assignee
Brandenberg, Winfried
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=6161256&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=WO1983003688(A1) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Brandenberg, Winfried filed Critical Brandenberg, Winfried
Publication of WO1983003688A1 publication Critical patent/WO1983003688A1/en
Priority to DK587683A priority Critical patent/DK587683D0/da

Links

Classifications

    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G15/00Time-pieces comprising means to be operated at preselected times or after preselected time intervals
    • G04G15/006Time-pieces comprising means to be operated at preselected times or after preselected time intervals for operating at a number of different times

Definitions

  • the present invention relates to an electronic time or time program switching device, comprising an electronic Hir with clock generator and several divider stages, a central unit with read / write work memories and / or read-only memories, computer, ie. arithmetic-logic unit for the processing of data, as well as program memory with associated program counter and decoding devices, and a luminous digit on direction, an input unit with operating elements such as buttons and switches, an output unit for the excitation or de-excitation of switch devices for consumer circuits, and finally control and power supply modules, as well as a housing in the front wall of control and setting fields and at least one
  • Luminous digit device are arranged with further special features according to the preamble of claim 1.
  • time switches with electromechanical drive and mechanical switching devices, such as radially displaceable switching segments, pluggable switching fingers, or the like, have recently become increasingly high. So now and in the future it will probably be required even more that at least several time switch programs, ie. with differences in different days of the week and also for several switching channels with partially different time switching programs should be as easy and error-free as possible.
  • the switching data set cannot be entered and displayed, only a partial section thereof, for example. with a single day of the week, either an ON switching time or an OFF switching time; Combinations e.g. of several days of the week with the same ON and OFF switching times are neither possible in the display nor can they be checked at the same time.
  • a pattern for a programming sheet is therefore included in the operating instructions.
  • the invention is therefore based on the object of improving a time or time program switching device and its modules according to the preamble of claim 1, ie. the display device for the ON and OFF switching times with any number of days of the week and, if necessary, different switching channels - in any change of the subsections of the complete data set optionally adjustable with the operating elements and intermediate memories combined and designed to be controllable and designed so that the individual switching times and secondary data can be configured in any way Sequence can be entered and inputs of impermissible switching time data excluded from the outset, incorrect or no longer required input data of switching times in individual sections can be corrected as desired and complete data sets with ON and OFF switching times, weekday (s) and secondary data, e.g.
  • Fig. 1 a) the top view of the timer with the housing closed, b) a partial section in the longitudinal direction, c) the top view of the unassembled housing or its upper part with a labeled mask on the control panel;
  • Fig. 2 a) the top view of the non-equipped upper part without mask with cut information, b) a stepped longitudinal section
  • CD for reproducing details of the switch holder or key guide, c) a partial section with circuit board (see. Fig. 1b), d) a stepped partial section AB especially to show the guide ribs for the key pins, e) the bottom view of the upper housing part with the integral guide ribs for the key pins;
  • FIG. 3 shows a longitudinal section of the actual housing assembled from the housing lower part and the upper part placed thereon, with a printed circuit board clamped in between with the indicated assembly thereof and cover of the housing lower part by a pot-shaped cover housing with break-out wall parts for the implementation of connecting lines;
  • Fig. 4 a variant of the front view with a different DZW housing shape.
  • Fig.7 a) a longitudinal section A-B through the lower housing part (see Fig. 6c) b) a side view of the same in the direction of arrow N, c) a cross section I-K, d) do.
  • Fig.8 a) a cross section J-K through the cup-shaped cover housing (see Fig.8d), b) a longitudinal section A-H (see Fig.8d), c) a cross section L-O do.
  • Fig. 9 a) a bottom view of the cover housing, b) a front view thereof;
  • Fig.lo a highly simplified block diagram with the most important electronic components;
  • Fig. 11 a schematic overview of the breakdown of the overall block diagram with logical parallel logic levels and the belonging together of the partial block diagrams a) to d): a) the subgroup with the function selection keys, b) the subgroup with the Control buttons and the programming memory, c) the subgroup with the AND linkage group for the inputs and outputs of the input memory of the display device and d) the subgroup with electronic clock and logic units (LE) with associated AND logic elements;
  • FIG. 12 a basic block diagram section from an example of logical serial logic stages with shift registers when comparing data record sections;
  • Fig. 13 a principle block diagram section from an example corresponding to the example in FIG. 12 when evaluating the setting key codes
  • Fig. 14 a basic block diagram for a
  • control panel matrix for function selection switches and keys, as well as setting keys and microprocessor with arithmetic logic unit, buffer memories, input and output registers,
  • Fig. 15 Excerpt of a flow chart of the exemplary embodiment of the time switch according to Fig. 4b with inserted luminous digit device display indications for individual operating states with display of the switching times for ON and OFF switching and the current time, the selected days of the week and switching channels , as well as the symbols "I" and "O" for the ON and OFF switching times;
  • Fig. 16 Examples for displaying the days of the week: a) Setting two days b) Supplementing an existing one
  • Fig. 17 Block diagram for an execution example of the compatibility (plausibility) check of the entered data of a complete
  • 1a shows the top view - from the front as a front view - of the timer with closed housing 1, from which one can see the division of the front panel 2 into the control panel 3 and the display panel 4.
  • the control panel itself is divided into subfields 5 to 8 in accordance with the band order of the control elements, the bottom 5 being the function selection main switch 9 "STEL / AUT” and the group of switching channel selection switches lo to 13 ("Sl to S4") upper strip 14 of the keypad 6 "SET” the function selection keys 15 (CLOCK), 16 (ON switching time) and 17 (OFF switching time), the middle strip 18 and the lower strip 19 the setting keys "h” 2o (hours) , "m” 21 (minutes), “s” 22 (seconds), "d1-7” 23 (weekdays), "S1-4” 24 (switching channels) and "Q '' 25 ⁇ acknowledgment); last
  • the key mentioned is one of the possible variants of the single-digit input in both cases “d1-7” and "S1-4", in
  • the ⁇ complete data record for a switching time pair - in the case of a query - or a part of it when entering for the first time after complete deletion - is shown, with the switching time image in an upper half 3o for the ON switching time with the symbol "I” 31 and a lower half 32, mirrored from top to bottom, is divided with the symbol "O" 33 and each half except the times "h", "m” and “s” with a colon between the data for "h “and” m "below and above the same bar marks 35, 36 at seven adjacent positions corresponding to the days of the week and in the right part 37 of the display field 4 arrows one above the other, for example. 38 for the display of the selected switching channels.
  • the special division of the operating (3) and display fields (4) gives the user a particularly easy and fail-safe setting of the timer data.
  • the routine selected with the function selector key "CLOCK” he can set the built-in electronic clock by pressing the setting keys 20 to 22 "h”, “m” and “s”, as well as for the valid weekday "d1-7" as often or as long (for automatic pulse sequence) until the relevant section value matches the current time, whereupon he presses the function selection key 29 "AUT" to take over the set half data record in the buffer for the current time and release the continuation of the automatic one Operation of the electronic timer and thus the ongoing automatic adjustment of the built-in electronic clock releases.
  • the user For the purpose of setting the ON and OFF switching times, the user has only one of the function selection keys "I” 16 and “O” 17 and then again in succession - in any order - the setting keys 20 to 25 for the associated switching times, days of the week and Actuate switching channels, also as long or as often until the desired values are displayed in the individual sections; if this is the case, he in turn only has to press the function selection key 29 "AUT” or "PROGR”, whereupon the complete data record shown in the display field 4 as associated digits, indicators and symbols is transferred into the working memory or the associated register and also the "AUT" mode is how it is manufactured.
  • the condition must be fulfilled that all sections of the complete data record, possibly also, for example.
  • this condition can also be limited to a "half data set", in which case such a time is displayed alternately for the current time, for ON switching time and for OFF switching time - in a less simplified version, however, then Completeness condition is checked for the entire data set.
  • the geometric arrangement of the setting keys 20 to 25 and the function selection keys 15 to 17 and 29 in accordance with the order also simplifies operation because the function selection keys 15 to 17 and 29 in a common line 39, the group of keys 26 to 28 for the query, correction and deletion in sections, which also includes the total reset by means of the pushbutton 41 "Reset", in a line 4o perpendicular thereto and the actual control buttons are accommodated in the sub-field between them.
  • Fig.1b a partial section in the longitudinal direction, the arrangement of the printed circuit board 51 is supported on both sides in a self-aligning manner by clamping between ribs 52, which are integrally formed on the side wall 53 of the upper housing part, and the end faces of the side wall 54 of the lower housing part .
  • the function selection and the setting buttons 55 to 58 are each from a neck, for example.
  • the necks 55 to 59 are formed by the webs integrally formed below the front plate 2, for example. 62, 63, and the support surface 61 through the intermediate webs also integrally molded there, for example. 64 held at a precisely uniform distance from the front plate 2 self-adjusting.
  • the semiconductor compact brick 67 with the display device and associated electronic assemblies is built directly under the window 68 in the front panel 2 and is electrically connected by the associated connecting lugs to the printed circuit boards of the printed circuit board 51.
  • On the inside of the printed circuit board 51 are printed circuit boards 69, 7o at right angles to it, as indicated, for mechanical stiffening and for mounting larger components, such as capacitors of the power supply part, a battery for the power reserve, and the relays appropriate.
  • Fig.1c is the top view of the bare upper housing part 1 with holes 81, 82 for its Ver screwing to the lower housing part, with openings for the window 83 belonging to the display device, for function selection and setting buttons, for example. 84, 85, 86, function selector switch, e.g. 87, 88, and the masks 89, 90, 91 for the subfields 7, 7, 8 (in Fig.1a).
  • FIG. 2a shows in the bottom view of the upper housing part lol the integrally molded frame 102 of the window 103 for the display device (not shown) and the holding frame 104 for this, as well as the openings, e.g. 105, for those not shown here a setting button belonging to fingers 107 (in FIG. 2 c) and the guide ribs combined to form a latticework 108, namely integrally molded on the underside of the front plate 10, for example. 110 to 113, on all four sides of the rectangular openings, e.g. 105, and with each other and with these integrally molded stiffening ribs, eg. 114, 115. You can also see on the inside of the walls, e.g.
  • Fig.2e shows the top view of the completely unpopulated front panel 109 with the openings, for example. 105 for a key neck, e.g. 106) channel switch 121, Functional Main selection switch 122 ("STEL / AUT).
  • FIG. 3 shows a longitudinal section AB through the housing upper part, which is supplemented by a longitudinal section through the lower housing part 151 and a phantom longitudinal view of the cover housing 152, and which is provided with a compact semiconductor module 153 for the display device and a group 154 of setting buttons.
  • a clamp fastening of the circuit board 155 between ribs, for example. 156 which are integrally formed on the longitudinal side wall 157, and the lower housing part 151, namely its upper edge.
  • 159 larger components are arranged on the inside, such as (again in phantom) relays 159 to 162, electrolytic capacitors 163, 164 and the their parts of the power supply part 165.
  • the phantom view also shows how the pot-shaped cover housing 152 is fastened with the aid of clamping claws in the grooves with internal toothing 166, which are placed over the lower housing part.
  • FIG. 4 a shows a variant of the front view with a different housing shape, in which the display 181 and control panels 182 are arranged one above the other with abutting longitudinal edges (to be understood only conceptually).
  • the explanations on Fig.la apply with regard to the ease of operation due to the geometrical assignment of display field areas and switches or buttons according to their ranking, especially the increase in the displayed values per button or when pressing for a long time, as well as for the days of the week and the channels of the ongoing switching for each button actuation and the transfer to the programming memory only after Actuation of the acknowledgment button in the same way, so that further explanations are unnecessary.
  • the electronic equipment and consequently the equipment of the front panel - apart from the local arrangement - corresponds to that of Fig.1a.
  • FIG. 4b The front view for an exemplary embodiment electronically disassembled compared to FIG. 1a or FIG. 4a is shown in FIG. 4b.
  • the digits of the display 184, 185 of the ON switching time and corresponding to the OFF switching time indicate the hours or minutes, while the colons 186 arranged between them indicate the seconds or other sections of the minutes.
  • Switching time image in the display transferred to the working memory the button ("clock picture") (197) is used to set the continuously running time in the background, the button “I / O” (198) to choose between "ON” and “OFF” switching times, and to start the Operation of the timer for setting and automatic operation, switches 199 and 200 of the operating or channel circuit can be set to "Set / Program” or "Automatic / independent of this".
  • the dashed parts are missing in the single-channel version of the time or time program switching device.
  • the various types of support, mounting and clamping aids in the form of a piece integrally formed in the front 204 or side walls 205 of the housing Detect th ribs 206, supports 207, 208, etc., as well as the lattice work of reinforcing 210 and guide ribs 211, 212 integrally molded on the underside of the front plate 209 and the receptacle 213 for the screw sleeve 214 also integrally molded on the cover housing 202.
  • the printed circuit board 215 is together with their side circuit boards 216, 217 between the upper housing part 201 and lower housing part 203 by means of the ribs, for example. 206 and 210 are clamped in accordance with distance and shape.
  • One side circuit board has a connector plug 219 on the part protruding from the floor.
  • the lower housing part (151 in FIG. 3) is shown with a bottom view, a longitudinal section EF and a top view in FIGS. 6a, b, and c.
  • the height-offset form which on the one hand offers a larger space for power supply in the room part 221, while the elongated room part 222 offers space for connector strips, means for connecting the installation and 225 the lower space part for the larger components , such as electrolytic capacitors, batteries and relays is sufficient, on the other hand, the circuit board with the connector strip extends through the slot 223 in the intermediate floor 224.
  • the grooves 226, 227 with offset toothed inner surfaces 228 and the integrally molded sleeves 229, 230 for screwing to the upper housing part are arranged on the side walls.
  • the spacer bars 231, 232 for the self-adjustment of the distance and the position of the cover housing are also in one piece forms.
  • FIG. 7a for a longitudinal section AB
  • FIG. 7c a cross section IK
  • FIG. 7d for a cross section GH
  • FIG. 7e for a longitudinal section CD through the lower housing part
  • FIG. 7b for a side view in the direction of arrow N
  • FIG. 7f for a side view in the direction of arrow O on the lower housing part
  • FIG. 8 and 9 show the cover housing (202 in FIG. 5b) in cross sections JK (FIG. 8a), LO (FIG. 8c), in longitudinal section AH (FIG. 8b), in a top view of the interior (FIG. 8d ), repeatedly shown in bottom view (Fig.9a) and front view (Fig. 9b).
  • the screw-on sleeves (214 in FIG. 5b) are designated with 241, 242, on the side walls are integrally molded ribs, for example. 243, 244, for supporting the side walls of the lower housing part (Fig. 6 and 7) on its lugs (233, 234) attached to the upper edge.
  • Break-out opening areas 247 and 248, 249, 25o are provided in the floor 245 and in the front wall 246 for connecting lines and assembly.
  • Other integrally molded parts are, for example. the fitting parts 251 for the lower housing part.
  • 10 shows a greatly simplified block diagram with the most important electronic assemblies.
  • This can be used to store the intermediate memory 301 for the sections 302 to 305 of the current time, which are switched as consecutive counters with the levels 60 (s), 60 (m), 24 (h) and 7 (d) and both in the non- drawn position of the switch 306 from the buffer 307 with a data record read in there to the current time, and the electronic clock (buffer 301) can be fed continuously from the frequency divider pulse source controlled by an oscillator 308, as well as the sections of the buffer 3o7 from the programming memory Load section by section, its sections by pressing the set button switch or OFF switching times set switch 311a are set by means of clock pulses from the clock generator 309.
  • the buffer memory 307 can be connected to the input memory 312 of a display device and to the working memory 313 via the line group 314.
  • a complete data record is shoveled out of the working memory into the intermediate memory 307, while the current time is displayed by the display device.
  • the latter and one of the two half data records for ON and OFF switching times are located in sections at the inputs of the logic comparator units 314, which, in the case of equality, have a signal at their outputs via the AND logic elements 315 (not shown in detail) for all Sections switch the switching devices together with the signal of the channel selection section 316 to the ON or OFF operating state.
  • FIG. 11 shows a schematic overview of the division of the overall block diagram with logical parallel logic stages and the association of the block diagrams 11a to 11d:
  • the area code and 325 (AUT) for taking over the automatic operation of the electronic timer are on one side of the clock pulse source T 1 , T 2 - which still has to be explained - and are on the output side via the AND gates with the complementary outputs Q of the FLIP-FLOP Links of the other function selection keys 331 to 335.
  • the FLIP-FLOP element eg. 332 controlled by key actuation (eg. 332) has the Q output of the inputs of all other FLIP-FLOPs Gates 331, 333, 334 and 335 are blocked by the not released AND gates 326, 328, 329 and 330.
  • H signals are on the output lines 336 (UHR), 337 (AUT), 338 ("I") and 339 ("O") and 34o (AS1, ..) as long as no other function selection key than that of the set FLIP-FLOP element has been actuated.
  • the function selection main switch "AUT / STEL" 341 is located at some point in the circuit, as a result of which the same output effect as with the "AUT" function selection button 325 is achieved, but blocked.
  • the switching channel setting switches 342 serve to block the control circuit of the switching devices in one of the operating states: remain ON, remain OFF or remain inactive.
  • FLOP elements 368 to 373 of which those 368 to 373 provide signals for further links.
  • the setting outputs of the monistable FLOP elements 332 and 333 are linked by OR gates 375, 376, so that. they indicate via FLIP-FLOP elements 379, 380 output signals whether all of the relevant setting buttons are actuated; only then is an H signal given both for the control routine "ON” and for that "OFF” and passed on via the AND gate 377 on line 378 for a positive result of the completeness check.
  • These output signals also control, via an OR gate 381, a time-delayed, monostable FLOP gate whose complementary Q output signal 382 is on the reset line 383 for the reset inputs.
  • the "ABF” key 356 thus only reloads a data record stored in the working memory into the input memory of the display device and thus interrupts the "AUT" routine if the "AS1 " function selection key has been actuated beforehand, that is, a signal is present on line 384 and enables the forwarding of the "ABF” signal to line 386 via AND gate 385.
  • the actual set signals go from the relevant output of one of the AND gates 360 to 364 to the individual assigned sections of the intermediate memory 387 to 391 and set them to the corresponding values of the programming memory depending on the number of clock pulses given; the buffer sections 387 and 391 are designed as shift memories, so that after each input that is to be stored, it is signaled "QUI" 357 belonging AND gate 366 in the actual register 387 'or 391' - possibly in addition to the positions already occupied - must be stored.
  • the data contents of the sections "holding time” and “switching channel” are taken from the outputs 393 and 394 of the programming memory 392.
  • FIG. 11c shows, the function selection signals "I”, “O”, “AS1 ..”, 401 to 403, and the actuating signal "ABF” 404 with the outputs "SZ” (switching times) 405 and "SK” (Switching channels) 406 the inputs and outputs for ON switching time 407, 408 and OFF switching time 409, 410 of the complete data set, and
  • the data transports in connection with the working memory 418 are controlled by the central unit 422 including decoders in connection with a program memory 423 and possibly with an external additional read memory 424.
  • Fig.11d the assemblies of the electronic Clock 441 with the time segment stages 442 (day of the week “d"), 443 (hours “h"), 444 (minutes “m” and 445 (seconds “s") mix the clock generator 446, consisting of an oscillator 447 and various divider stages, e.g. for 1 ms, 1/2 s, 1/8 s and 1 s clock output, e.g. T 1 and T 2 , and (1 s) for the ongoing advancement of the electronic clock 441
  • the time segment stages 442 to 445 can also be set from the programming memory (392 in FIG. 11b) via the line 448 and the AND gate 449 when the function signal "UHR" is present on the line 450.
  • the clock generators 446 release two different clock signals alternately by controlling the second inputs from a time-delayed monostable FLOP gate to the outputs T 1 and T 2 after a period of time via the AND gates 466, 467. With this arrangement, the time-delayed switching of the clock signal input takes place with the control keys from individual pulses to a sequence of faster clock pulses.
  • FIG. 12 shows an example with logical serial logic stages for the comparison of data record sections using shift registers when processing the time comparison of the time and the programmed ON or OFF switching time.
  • the associated data and half data sets are in registers 471 and 472 for the days of the week, 473 and 474 for "h", “m” and “s” for the current time and the stored switching time, and registers 475 and 476 for the switching channels of an intermediate memory loaded from the main memory 477 via the lines 479, 480 and 481 chers 478 filed.
  • Shift registers 482 to 485 and 486, 487 are assigned to registers 472, 473 of the switching times on the input side and output side and to the registers for the switching channels only on the output side.
  • the shift registers each switch the input and / or the output of the relevant time segment register to the next one.
  • the clock pulses are released by multiple linking by means of AND gates between clock signal line 488 via a first AND gate 489 with the AND gates controlled by CARRY and STATUS output signals of comparator stage 490 with a one-way negated 491, a two-way negated 492. If, at the next clock pulse, the comparator 490 determines equality and the CARRY and STATUS outputs are high, the AND gate 493 is released and a clock pulse is transmitted to the further shift registers 484, 485 and via the counter 494 and the AND gate 495 487 is given so that the comparison for the next section is released.
  • the section from a basic block diagram of FIG. 13 works according to the same principle as in FIG. 12 for an example of the evaluation of the setting key codes.
  • register 5ol for example.
  • the constants corresponding to the key codes for the subordinate Be Reichsi namely "QUI” (3), "CLE” (4), “S1-4” (5), “TAG” (6), “SEK” (7), "ABF” (6), “STU” ( 9) and “MIN” (A)
  • shift registers 504 to 508 By means of the shift registers 504 to 508, these constants are sequentially read out from the key switch (or switch contacts) matrix (563 in FIG. 14) and in intermediate storage locations "STELF" 509, "TASMRK 1 " (510 or “TASMRK 2 "511 stored key codes compared and depending on the result of the logic comparator 512, the CARRY and STATUS signals by AND gates 513, 514 and 515 unchanged with one and with two negated inputs, linked to the clock signal and accordingly the registers from stage to Step forward until equality is determined and then the procedure is switched to a subordinate register, eg, 502, 503, etc.
  • the output signals then control via further AND gates 516 and another shift register closes the signal circuits for the subsequent circuit groups.
  • FIG. 14 shows the exemplary embodiment with a microprocessor in which the modules arithmetic-logic unit (ALE) 551, buffer group 552, input and output register R 553, output register D 554, working memory 555 including programming memory, Buffer for complete data records, program memory 556 including program counter, return address memory and table memory, operation part decoder 557 and display device including auxiliary modules and clock 558 are integrated.
  • ALE arithmetic-logic unit
  • Fig. 16 shows that the display, change and deletion of the data of the displayed, set days of the week and switching channels takes place in the same simple manner.
  • the days of the week for the ON switching time are there in each case in the upper line and for the OFF switching time in the lower - in accordance with the picture 605 on the display - shown as a series of possibly illuminated bars, whereby "flashing" hatched and “constant", ie. are drawn permanently filled in black.
  • Fig. 16a 1) the sequence of the bar images according to the actuation of the pushbuttons “d1-7", if necessary or partially several times, "Q" acknowledgment and in 2) the switching time data record corresponding to the setting of the days of the week. Excerpt reproduced.
  • Fig. 16b it is shown how the setting according to 1) by pressing the button "d1-7", again sometimes several times without acknowledgment, and the button "Q" the setting of Tuesday and Wednesday is expanded by the additional days of the week Thursday and Saturday , 3).
  • buttons “d1-7” and “Q” Press the buttons “d1-7” and “Q” to set the days of the week Monday, Tuesday, Wednesday and Friday and to acknowledge them for storage.
  • Fig.16f 1 line 1) indicates an incomplete entry of the switching channels (only “SL 1 "), which is supplemented by pressing the button “S1-2” and “Q” to that according to line 2), as the sequence of Button images can be recognized.
  • the button "S1-2” is used to switch to the first switching channel, the symbol flashing, after which the correction is saved by pressing the button "Q” can.
  • FIG. 17 shows a block diagram for an example of the compatibility check (plausibility) of the individual data of the complete switching times data record found complete by the completeness check in the programming memory 621 with the partial areas for the symbol "I” 622, the weekdays “d” 623 , the switching time of day in hours “h", minutes “m” and seconds “s” 624 of the ON switching time partial data record, and correspondingly the symbol "0" 625, the days of the week “d” 626, the switching time of day 627 of the OFF switching time partial data record, with the switching channel or switching channels "SK" 628 associated entered data for possible absurdity (s).
  • These include, for example. the setting ON switching time equal to OFF switching time for the same weekdays and the same switching channels.
  • d I (number) d O (number)
  • SK I equal to SK O : T P / I less than T P / O T P / I switch-on time TP / O switch-off time all in all Programming memory 621.
  • index "I” means belonging to the switch-on times, index “O” to the switch-off times, index P to the programming memory and index A to the working memory, "T” means switching time of day) must be compared and related to each other put:
  • K p equal to K A
  • I p equal to I A
  • T P / I be less than T A / I of the data record just read from the main memory.
  • T P / T greater than T A / I the address counter is increased by one, ie. the next data record is read out with the same conditions (above); 2) ⁇ P / I equal to T A / I and one of the other conditions: a) T P / O less than T A / I : transfer or deletion free b) T P / O greater than T A / O transfer to work memory allowed if additional
  • TP / I greater than TA / O / AZ-1.
  • the requirements regarding the switching channels K P and K A are determined by the comparator stage 644, for the number of days of the week d A / I or d A / I / AZ + 1 the buffers 645 and 646) and the number of days of the week d P / O or d A / O (buffer store 635, 647), and d P / I or d A / I in the comparator stages 648, 649, the data of the symbols O / P and O / A in the subareas 625, 650 and finally the data of the symbols I / P and I A or I / A / AZ + 1 (the latter in the partial areas 651, 652) checked or compared in the comparator stages 653, 654;
  • the result signals of these comparator stages must be H without exception, so that the AND gate 655 also provides at its output an H signal which is present at the second input of the AND gate 643 and at the first input of the AND gate 643a, the output signal of which is the address
  • the actual plausibility check consists of the further linking steps: First, the selected registers and the intermediate registers are located at the inputs of comparator stage 656 via shift registers 636 and 657 638 or 658 re-stored data of the most significant digits of the ON switching times T P / I of the programming memory 621 or T A / I of the aroma memory 418, ie.
  • the buffer memory 630 - that is, the addressed switching time data record
  • the comparator stage 659 At the inputs of the comparator stage 659 are the shifted registers 637 and 660, respectively, the data selected and stored in the intermediate registers 639 and 661 of the most significant digits of the OFF switching times T P / O of the programming memory 621 and T A / O of the Buffer memory 630 of the working memory 418 - with the same addressing as with the ON switching time of day - on;
  • the comparator stage 662 together with the output signals of the intermediate registers 638 and 663 - the latter via the shift register 664 - the data of the most significant digits of the OFF switching times T P / O of the programming memory 621 or T A / I / AZ + 1 of the next higher address of the working memory 418 for the same days of the week and switching channels.
  • the outputs of the comparison stages 656, 659 and 662 are through the OR gate 665, the AND gate 666 and partly via the AND gate 643a, the output signal of which increases the address counter 629 by one, and finally the AND gate 667 is linked in such a way that that on the output line 668 - if conditions are met - an enable signal for the transfer of the complete switching time data record in the programming memory 621 to the addressed subarea between AZ and AZ + 1 of the main memory 418 occurs via the line 669 and the AND gates 670, 671; the AND gate 671 is also only conductive when the enable signals of the completeness check are applied to its inputs 672, 673 (outputs of the AND gates 375, 376 in FIG. 11b).
  • Example of parallel processing can be easily transferred, as has already been explained in connection with the completeness check.

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Electric Clocks (AREA)
  • Programmable Controllers (AREA)
  • Control Of Motors That Do Not Use Commutators (AREA)
  • Electronic Switches (AREA)

Description

Elektronisches Zeit- oder Zeitprogramm-Schaltgerät
Die vorliegende Erfindung betrifft ein elektronisches Zeit- oder Zeitprogramm-Schaltgerät, enthaltend eine elektronische Hir mit Taktgenerator und mehreren Teilerstufen, eine Zentraleinheit mit Schreib-/Lese-Arbeitsspeichern und/oder Festwertspeichern, Rechner-, dh. arithmetisch-logischer Einheit für die Verarbeitung von Daten, sowie Programmspeicher mit zugehörigen Programmzählerund Decodiereinrichtungen, ferner eine Leuchtziffer-Ein richtung , eine Eingabe-Einheit mit Bedienungselementen, wie Tastern und Schaltern, eine Ausgabe-Einheit für die Erregung bzw. Entregung von Schaltervorrichtungen für Verbraucherstromkreise, und schließlich Steuerungs- und Stromversorgungs-Baugruppen, sowie ein Gehäuse, in dessen Frontwand Bedienungs- und Einstellfelder und mindestens eine
Leuchtziffer-Einrichtung angeordnet sind, mit weiteren Besonderheiten gemäß dem Oberbegriff von Anspruch 1.
Die Anforderungen an ein Zeit- oder Zeitprogramm-Schaltgerät, bisher vor allem Schaltuhren mit elektromeehanischen Antrieb und mechanischen Schaltvorrichtungen, wie radial verschieblichen Schaltsegmenten, steckbaren Schaltfingern, od.dgl., sind in letzter Zeit immer höher geworden. So wird jetzt und in Zukunft wohl noch mehr verlangt, daß mindestens mehrere Zeitschaltprogramme, dh. mit Unterschieden bei verschiedenen Wochentagen und auch für mehrere Schaltkanäle mit teilweise, verschiedenem Zeitschaltprogramm möglichst leicht und fehlerfrei einstellbar sein sollen.
Es sind zwar neuerdings schon elektronische Schaltuhren mit komplizierteren und mehrfach zusammengesetzten Zeit- und Kanalprogrammen auf den Markt gekommen; bei diesen hat sich aber gezeigt, daß Fehleingaben in mehrfacher Weise möglich sind und dann Probleme bei deren Korrektur auftreten, weil zB. ganze Teilabschnitte des Schaltprogramms gelöscht und die betreffenden Schaltdaten neu und jeweils von vorne eingegeben werden müssen. So ist es bei der bekannten elektronischen Schaltuhr "GRÄSSLIN digi 127", weil fύx die Eingabe der Schaltzeit-Daten eine Ze!ιnertasta tur vorgesehen ist, möglich, auch unzulässige Zeitdaten, zB. 26.84 Uhr mit Wochentag "9" einzugeben; dieser Fehler wird zwar durch Blinken angezeigt, erfordert aber doch eine Löschung der ganzen Zeiteingabe und deren Neueingabe in fe ster vorgeschriebener Reihenfolge, dh. mit Beginn von vorne.
Außerdem kann bei der bekannten Schaltuhr der Schaltdatennatz nicht komplett, sonύciu nur jeweile ein Teilabschnitt davon eingegeben und angezeigt werden, zB. mit einem einzigen Wochentag, entweder einer EIN-Schaltzeit oder einer AUS-Schaltzeit; Kombinationen zB. von mehreren Wochentagen mit gleichen EIN- und AUS-Schaltzeiten sind weder in der Anzeige möglich, noch gleichzeitig nachprüfbar. In der Bedienungsanleitung ist deshalb ein Muster für ein Programmierblatt enthalten.
Der Erfindung liegt daher die Aufgabe zugrunde, ein Zeit- oder Zeitprogramm-Schaltgerät und seine Baugruppen laut dem Oberbegriff von Anspruch 1 zu verbessern, dh. die Anzeigeeinrichtung für die EIN- und AUS-Schaltzeiten mit beliebig vielen Wochentagen und gegebenenfalls verschiedenen Schaltkanälen - in beliebigem Wechsel der Teilabschnitte des kompletten Datensatzes wahlweise einstellbarmit den Bedienungselementen und Zwischenspeichern so kombiniert eingeteilt und ansteuerbar auszubilden und auszugestalten, daß die einzelnen Schaltzeiten und Nebendaten in beliebiger Reihenfolge eingegeben werden können und Eingaben von unzulässigen Schaltzeitdaten von vorneherein ausgeschlossen , fehlerhafte odernicht mehr gewünschte Eingabedaten von Schaltzeiten in Einzelabschnitten korrigier nach Wahl bar sind und jeweils vollständige Datensätzemit EIN- und AUS-Schaltzeiten, Wochentag(en) und Nebendaten, zB. gewählten Schaltkanälen oder Wahl zwischen EIN- oder AUS-Schalt zeit, während des ganzen Einstellvorgangs übersichtlich abgelesen und eingestellt bzw. berichtigt werden können. Diese Aufgabe wird erfindungsgemäß bei einem Zeitschaltgerät mit den Merkmalen gemäß dem Oberbegriff von Anspruch 1 durch Verbindung mit den Teilmerkmalen gemäß dem kennzeichnenden Teil von Anspruch 1 gelöst. Dadurch wird der technische Fortschritt vermittelt, daß bei der gesamten Handhabung, dh. der Erstellung, der Ergänzung, teilweisen Löschung und Berichtigung eines EIN- und AUS-Schaltzeit-Paar der Überblick über den gesamten zugehörigen Datensatz einschließlich der zu diesem Paar gehörenden Wochentage und Schaltkanäle eine ständige Überwachung aller Einstellmaßnahmen in hohem Grade gegeben und damit die Bedienung ohne besondere Schulung und
Anforderungen an die Geschicklichkeit der Bedienungsperson möglich ist. Die damit erzielbaren Vorteile werden noch durch Ausgestaltungen in Verbindung mit weiteren Besonderheiten gefördert, indem gerade bei einem solchen hochentwickelten und vielseitig verwendbaren Zeitschaltgerät auch die sonst nur beschränkt erreichbare Funktionssicherheit noch besser gewährleistet ist.
Die Ausgestaltungen der Erfindung sind Gegenstände der Unteransprüche. Im folgenden sind Ausführungsbeispiele anhand der Zeichnung beschrieben; es stellen dar:
Fig.1: a) die Draufsicht auf den Zeitschalter mit geschlossenem Gehäuse, b) einen Teilschnitt in Längsrichtung, c) die Draufsicht auf das nicht bestückte Gehäuse bzw. dessen Oberteil mit beschrifteter Abdeckmaske auf dem Bedienfeld; Fig.2: a) die Draufsicht auf das nicht bestückte Oberteil ohne Abdeckmaske mi t Schnitt-Angaben, b) einen abgesetzten Längsschnitt
C-D zur Wiedergabe von Einzelheiten der Schalterhalterung bzw. Tastenführung, c) einen Teilschnitt mit Leiterplatte (vgl. Fig. 1b), d) einen abgesetzten Teilschnitt A-B vor allem zur Darstellung der Führungsrippen für die Tastenstife, e) die Unteransicht des Gehäuse- Oberteils mit den innen einstückig angeformten Führungsrippen für die Tastenstife;
Fig.3: einen Längsschnitt des aus Gehäuse- Unterteil und darauf aufgesetztem Oberteil zusammengebauten eigentlichen Gehäuses mit dazwischen eingeklemmter Leiterplatte mit angedeuteter Bestückung derselben und Abdeckung des Gehäuse-Unterteils durch ein topfförmiges Ab deckgehäuse mit ausbrechbaren Wandteilen für die Durchführung von Anschlußleitungen;
Fig.4: eine Variante der Frontansicht bei anderer Gehäuseform DZW. anderer Taster/ Scharlter -Bestuckung a) mit übereinander benachbarten und in der Breite aneinander angepaßten Anzeige- und Bedienungsfeldern, sonst jedoch gleicher elektronischer Ausstattung wie im Ausführungsbeispiel der Fig.la (Stunden, Minuten, Sekunden, vier Kanäle) b) mit ähnlicher Frontplatten-Gestaltung wie Fig.la, jedoch mit dieser gegaiüber abgerüste ter elektronischer Ausstattung, dh, für Zeit anzeige von Stunden und Minuten und im zB. Sekundentakt blinkenden Doppelpunkten, sowie für maximal zwei Kanäle; bei einkanaliger Ausführung fehlen die gesttriichelt markkierten Teile; Fig.5: a) einen Querschnitt G-H (vgl. Fig.2a) durch das Gehäuse- Oberteil, b) einen Querschnitt E-F (vgl. Fig.2c) do., mit aufgesetztem topfförmigem Abdeckgehäuse und angedeuteter Bestückung mit der Leiterplatte, c) einen Querschnitt I-K (vgl. Fig.2e) do;
Fig.6: a) die Unteransicht des Gehäuse- Unterteils, b) einen Längsschnitt E-F (vgl. Fig.6c), c) die Draufsicht auf das Gehäuse- Unterteil;
Fig.7: a) einen Längsschnitt A-B durch das Gehäuse-Unterteil (vgl.Fig.6c) b) eine Seitenansicht desselben in Pfeilrichtung N, c) einen Querschnitt I-K, d) do. G-H, e) einen Längsschnitt C-D, f ) eine Seitenansicht in Pfeilrichtung O; Fig.8: a) einen Querschnitt J-K durch das topfförmige Abdeckgehäuse (vgl. Fig.8d), b) einen Längsschnitt A-H (vgl. Fig.8d), c) einen Querschnitt L-O do. d) eine Draufsicht auf das Innere des Abdeckgehäuses;
Fig.9: a) eine Unteransicht des Abdeckgehäuses, b) eine Vorderansicht davon; Fig.lo: ein stark vereinfachtes Blockschaltbild mit den wichtigsten elektroni schen Baugruppen; Fig.11: eine schematische Übersicht über die Auftfiilung des Gesamt-Blockschalt bildes mit logischen Parallel-Ver knüpfungsstufen und die Zusammengehörigkeit der Teil-Blockschaltbilder a) bis d): a) die Untergruppe mit den Funktionswahl-Tasten, b) die Untergruppe mit den Stelltasten und dem Programmierspeicher, c) die Untergruppe mit der UND-Ver knüpfungs-Gruppe für die Ein- und Ausgänge von Eingangsspeicher der Anzeigeeinrichtung und d) die Untergruppe mit elektronischer Uhr und Logischen Einheiten (LE) mit zugehörigen UND-Verknüpfungsgliedern;
Figure imgf000009_0001
Fig.12: einen Prinzip-BlocRbild-Ausschnitt aus einem Beispiel für logische Se riell-Verknüpfungsstufen mit Schieberegistern bei dem Vergleich von Da-tensatz- -Abschnitten;
Fig.13: einen Prinzip-Biockschaltbild-Aus schnitt aus einem dem Beispiel von Fig.12 entsprechenden Beispiel bei Auswertung der Stelltasten-Codes; Fig.14: ein Prinzip-Blockschaltbild für ein
Ausführungsbeispiel mit Bedienfeld- Matrix für Funktionswahl-Schalter und -Tasten, sowie Stelltasten und Mikroprozessor mit arithmetisch logischer Einheit, Pufferspeichern, Eingangs- und Ausgangs-Registern,
Arbeits- und Programmspeichern usw.
Fig.15: auszugsweise ein Flußuiagramm des Ausführungsbei spiels der Schaltuhr gemäß Fig.4b mit eingefügten Leuchtziffer-Einrichtungs-Display-Anzeigen für einzelne Betriebszustände mit Anzeige der Schalt zeiten für EIN- und AUS-Schaltung und der laufenden Uhrzeit, der gewählten Wochentage und Schaltkanäle, sowie der Symbole "I" und "O" für die EIN- und AUS- Schaltzeiten; Fig.16: Beispiele für Anzeige der Wochentage: a) Einstellung von zwei Tagen b) Ergänzung einer bereits vorliegenden
Einstellung und Reihenfolge der Betätigung der Taster hierfür c) fehlenden Einstellung der EIN-Schalttage d) do. der EIN- und AUS-Schalttage e) Zahl der eingestellten EIN-Schalttage größer als diejenige der AUS-Schalttage f 1 ) Positionieren und Quittieren der Schalt kanäle f2) fehlende Einstellung des zweiten Schalt kanals (nur bei Zeitkanal-Schaltuhr)
Fig.17: Blockschaltbild für ein Ausführungsbeispie der Kompatibilitäts- (Plausibilitäts-)Prü fung der eingegebenen Daten eines kompletten
SOLL-Schaltzeiten-Datensatzes vor der Über nahme aus dem Prbgrammierspeicher in den Schreib-/Lese-Arbeitsspeicher.
In Fig.1a ist die Draufsicht - von vorne als Vorderansicht - auf das Zeitschaltgerät mit geschlossenem Gehäuse 1 wiedergegeben, woraus man die Aufteilung der Frontplatte 2 in das Bedienungs- 3 und das Anzeigefeld 4 zu er sehen ist. Auch das Bedienungsfeld selbst ist entsprechend der Bandordnung der Bedienungselemente in Teilfelder 5 bis 8 aufgeteilt, wobei das unterste 5 dem Funktionswahl-Hauptschalter 9 "STEL/AUT" und der Gruppe der Schaltkanal-Wahlschalter lo bis 13 ("Sl bis S4"), der obere Streifen 14 des Tastenfeldes 6 "SET" den Funktionswahl-Tasten 15 (UHR), 16 (EIN-Schaltzeit) und 17 (AUS-Schaltzeit), der mittlere Streifen 18 und der untere Streifen 19 den Stelltasten "h" 2o (Stunden), "m" 21 (Minuten), "s" 22 (Sekunden), "d1-7" 23 (Wochentage), "S1-4" 24 (Schaltkanä le) und "Q'' 25 {Quittierung) zugeordnet sind; die zuletzt genannte Taste gehört zu der in den beiden Fällen "d1-7" und "S1-4" möglichen Abart der Einzelstellen-weisen Ein gabe, bei der mit den Stelltasten selbst die Wochentage und die Schaltkanäle bei wiederholter Betätigung die zugehörigen Daten jeweils um eine Stelle verschoben, der vorher eingegebene Wert also gelöscht und erst durch Betätigung der Stelltaste "Q" das betreffende Zeichen in den zugeordneten Zwischenspeicher zu den gegebenenfalls bereits dort eingespeicherten Daten hinzu übernommen werden.
Mit der Funktionswahl-Taste "S1-4" 26 im Kontroll-Teilfeld7"Test" (ABFR) - auch mit "AS1" bezeichnet - wird die Abfrage eingeleitet, mit der Stelltaste "Check" (ABFR)
27 die eigentliche Abfrage des zur Zeit bereitgestellten kompletten Datensatzes gestartet und mit der Stelltaste
28 "Clear" (CLE) der abgefragte Abschnitt des Datensatzes gelöscht. Bei Betätigung der Funktionswahl-Taste 29 "PROGR" oder "AUT" wird der automatische Betrieb nach Unterbrechung durch eine der Funktionswahltasten 15, 16, 17 und 26 wieder hergestellt.
In dem Anzeigefeld 4 wird der Ø komplette Datensatz für ein Schaltzeitpaar - im Falle der Abfrage - oder ein Teil davon bei der erstmaligen Eingabe nach vollständiger Löschung - angezeigt, wobei das Schaltzeit-Bild in eine obere Hälfte 3o für die EIN-Schaltzeit mit dem Symbol "I" 31 und eine untere dazu von oben nach unten spiegelbildliche Hälfte 32 mit dem Symbol "O" 33 aufgeteilt ist und jede Hälfte außer den Uhrzeiten "h", "m" und "s" mit einem Doppelpunkt zwischen den Daten für "h" und "m" unterhalb bzw. oberhalb derselben Balken-Kennzeichen 35, 36 an sieben nebeneinander liegenden Stellen entsprechend den Wochentagen und im rechten Teil 37 des Anzeigefeldes 4 übereinander Pfeile zB. 38 für die Anzeige der gewählten Schaltkanäle enthält.
Die besondere Aufteilung der Bedienungs- (3) und Anzeigefelder (4) vermittelt dem Benutzer eine besonders leichte und fehlersichere Einstellung der Zeitschalt-Daten. Bei der mit der Funktionswahltaste "UHR" angewählten Routine kann er die eingebaute elektronische Uhr stellen, indem er die Stelltasten 20 bis 22 "h", "m" und "s", sowie für den einen geltenden Wochentag "d1-7" so oft oder so lange (für automatische Impulsfolge) drückt, bis der betreffende Abschnittswert mit der aktuellen Uhrzeit übereinstimmt, worauf er durch Betätigen der Funktionswahltaste 29 "AUT" die Übernahme des eingestellten Halbdatensatzes in den Zwischenspeicher für die aktuelle Uhrzeit veranlaßt und die Freigabe der Fortsetzung des automatischen Betriebs des elektronischen Zeitschaltgeräts und damit auch die laufende automatische Nachstellung der eingebauten elektronischen Uhr freigibt.
Zum Zwecke der Einstellung der EIN- und AUS-Schaltzeiten hat der Benutzer lediglich eine der Funktionswahltasten "I" 16 und "O" 17 und dann wiederum nacheinander - und zwar in beliebiger Reihenfolge - die Stelltasten 20 bis 25 für die zugehörigen Schaltzeiten, Wochentage und Schaltkanäle zu betätigen, ebenfalls so lange oder so oft, bis die gewünschten Werte in den einzelnen Abschnitten angezeigt werden; wenn dies der Fall ist, hat er wiederum lediglich die Funktionswahltaste 29 "AUT" bzw. "PROGR" zu betätigen, woraufhin der im Anzeigefeld 4 als zugehörige Ziffern, Kennzeichen und Symbole wiedergegebene komplette Datensatz in den Arbeitsspeicher bzw. das zugehörige Register übernommen und auch der "AUT"-Betrieb wie derhergestellt wird. Hierbei muß aber die Bedingung erfüllt sein, daß alle Abschnitte des kompletten Datensatzes, eventuell auch zB. als "null" (OO) eingegeben sind - ohne Betätigung der zu einem Abschnitt gehörenden Stelltasten 20 bis 25 erfolgt dort überhaupt keine Anzeige - dh. daß der Datensatz "vollständig" ist. Diese Bedingung kann bei einer vereinfachten Ausführung des elektronischen Zeitschalters auch auf einen "Halb-Datensatz" beschränkt werden, wobei dann jeweils ein solcher abwechselnd für aktuelle Uhrzeit, für EIN-Schaltzeit und für AUS-Schaltzeit angezeigt - in einer weniger vereinfachten Ausführung dann aber die Vollständigkeitsbedingung doch für den ganzen Datensatz geprüft wird.
Zusätzlich zu der beschriebenen laufenden Übersicht erleichtert noch die rangordnungsgemäße geometrische Anordnung der Stelltasten 20 bis 25 und der Funktionswahltasten 15 bis 17 und 29 die Bedienung, weil die Funktionswahltasten 15 bis 17 und 29 in einer gemeinsamen Linie 39, die Gruppe der Tasten 26 bis 28 für die Abfrage, Berichtigung und Löschung in Abschnitten, wozu noch die Gesamt-Rückstellung mittels der Drucktaste 41 "Reset" gehört, in einer dazu senkrechten Linie 4o und die eigentlichen Stell tasten in dem dazwischen liegenden Teilfeld untergebracht sind.
Mit dem Funktionswahl-Hauptschalter 9 wird in seiner Stellung "AUT" die die Gesamtheit aller gespeicherten kompletten Datensätze gegen unbefugte oder versehentliche Änderungen gesichert, indem die Funktionswahl-Tasten 15 bis 17 und 26, sowie die Stelltasten 20 bis 25 als wirkungslos blockiert sind. Die zugehörigen Besonderheiten der elektronischen Schaltung sind Gegenstand einer getrennten und unabhängigen Beschreibung derselben. In Fig.1b, einem Teilschnitt in Längsrichtung, ist d ie Anordnung der Leiterplatte 51, durch Klemmbefestigung zwischen Rippen 52, die an der Seitenwand 53 des Gehäuse-Oberteils einstückig angeformt sind, und der Stirnflächen der Seitenwand 54 des Gehäuse-Unterteils beidseitig selbstjustierend abgestützt. Die Funktionswahl- und die Stelltasten 55 bis 58 sind je aus einem Hals, zB. 53, von rechteckigem Querschnitt und einer Kopfplatte 60 zusammengesetzt aus einem Kautschuk-artigen mit Zusätzen leitfähig gemachten Werkstoff gefertigt und in ihrer Gesamtheit durch eine elastische Auflagefläche 61 und mit dieser einstückig und stoffschlüssig verbunden. Bei Betätigung einer dieser Tasten wird die Auflagefläche 61 unterhalb des betreffenden Halses auf die Leiterplatte anwerden gepreßt und damit die an dieser Stelle aufgebrachten Enden von Leiterbahnen leitend verbunden, dh. der Schaltereffekt bewirkt. Die Hälse 55 bis 59 werden durch die unterhalb der Frontplatte 2 einstückig angeformten Stege, zB. 62, 63, geführt und die Auflagefläche 61 durch die ebenfalls dort einstückig angeformten Zwischenstege, zB. 64 in exakt gleichmäßigem Abstand von der Frontplatte 2 selbstjustierend gehalten.
Neben dem Bedienungsfeld 65 ist in dem Anzeigefeld 66 der Halbleiter-Kompaktbeustein 67 mit der Anzeigeeinrichtung und zugehörigen elektronischen Baugruppen unmittelbar unter dem Fenster 68 in der Frontplatte 2 ein gebaut und durch die zugehörigen Anschlußfahnen mit den Leiterbaghnen der Leiterplatte 51 elektrische verbunden. An der Innenseite der Leiterplatte 51 sind zu ihr im rechten Winkel stehende Leiterplatten 69, 7o, wie angedeutet, zur mechanischen Versteifung und für die Montage räumlich größerer Bauelemente, wie Kondensatoren des Stromversorgungsteils, eine Batterie für Gangreserve, und die Relais angebracht.
In Fig.1c ist die Draufsicht auf das unbestückte Gehäuse-Oberteil 1 mit Bohrungen 81, 82 für seine Ver schraubung mit dem Gehäuse-Unterteil, mit Durchbrüchen für das zu der Anzeigeeinrichtung gehörende Fenster 83, für Funktionswahl- und Stelltasten, zB. 84, 85, 86, Funktionswahlschalter, zB. 87, 88, und den Masken 89, 90, 91 für die Teilfelder 7, 7, 8 (in Fig.1a) wiedergegeben.
Fig.2a zeigt in der Unteransicht des Gehäuse-Oberteils lol den einstückig angeformten Rahmen 102 des Fensters 103 für die nicht-dargestellte Anzeigeeinrichtung und den Halterahmen 104 für diese, sowie die Durchbrüche,
Figure imgf000015_0003
zB. 105, für die hier nicht dargestellten
Figure imgf000015_0004
einer Stelltaste gehörenden Fingers 107 (in Fig.2c) und die zu einem Gitterwerk 108 zusammengefaßten, nämlich an der Unterseite der Frontplatte lo9 einstückig angeformten Führungsrippen, zB. 110 bis 113, an allen vier Seiten der rechteckigen Durchbrüche, zB. 105, und untereinander und mit diesen einstückig angeformten Versteifungsrippen, zB. 114, 115. Außerdem erkennt man noch an der Innenseite der Wände, zB. 116, 117, angeformte Auflagerippen, zB. 118, 119 für die Leiterplatte 120 in Fig.2a, b, c und d. Fig.2e zeigt die Draufsicht auf die völlig unbestückte Frontplatte 109 mit den Durchbrüchen, zB. 105 für einen Tastenhals, zB. 106) Kanalschalter 121,
Figure imgf000015_0002
Funktions
Figure imgf000015_0001
wahl-Hauptschalter 122 ("STEL/AUT).
Fig.3 zeigt einen durch einen Längsschnitt durch das Gehäuse-Unterteil 151 und eine Phantom-Längsansicht des Abdeckgehäuses 152 ergänzten Längsschnitt A-B durch das Gehäuse-Oberteil, das mit einem Kompakt-Halbleiterbaustein 153 für die Anzeigeeinrichtung und einerGruppe 154 von Stelltasten bestückt ist. Man erkennt wieder die Klemmbefestigung der Leiterplatte 155 zwischen Rippen, zB. 156, die a der Längs-Seitenwand 157 einstückig angeformt sind, und dem Gehäuse-Unterteil 151, nämlich dessen oberem Rand. Auf den im rechten Winkel auf der Unterseite der Leiterplatte an den Längsrändern der Leiterplatte 155 angebrachten Lei terplatten 158, 159 sind innenseitig größere Bauelemente angeordnet, wie (wiederum in Phantom-Darstellung) Relais 159 bis 162, Elektrolyt-Kondensatoren 163, 164 und die an deren Teile des Stromversorgungsteils 165. Auf diese Weis ist auch bei der neuartigen Bauweise mit Digital-Elektronik eine ausreichend formbeständige und raumsparende Gestaltung des elektronischen Zeitschaltgeräts trotz seiner teilweise auf Änderungen von geometrischen Abmessungen em findlichen Bestandteile möglich. Die Phantom-Darstellung läßt auch erkennen, wie das topfförmige Abdeckgehäuse 152 mit Hilfe von Spannklauen in den Nuten mit Innenverzahnung 166 über das Gehäuse-Unterteil übergestülpt befestigt befestigt wird.
In der Fig.4a ist eine Variante der Frontansicht bei anderer Gehäuseform wiedergegeben, bei der die Anzeige 181 und Bedienungsfelder 182 übereinander mit aneinanderanstoßenden Längskanten angeordnet sind (lediglich gedanklich zu verstehen). Im übrigen gelten die Ausführungen zu Fig.la bezüglich der Erleichterung der Bedienung infolge der geometrischen Zuordnung von Anzeigefeld-Bereichen und Schaltern bzw. Tastern gemäß ihrer Rangordnung, vor allem der Erhöhung der angezeigten Werte je Tastung bzw. bei längerem Drücken um eine Folge, sowie bei den Wochentagen und den Kanälen der laufenden Weiterschaltung je Taster-Betäti gung und der Übernahme in den Programmierspeicher erst nach Betätigung der Quittierungs-Taster, in gleicher Weise, so daß sich weitere Erläuterungen hierzu erübrigen. Die elektronische Ausstattung und folglich jie Bestückung der Frontplatte - bis auf die örtliche Anordnung - stimmt mit derjenigen der Fig.1a überein.
Die Frontansicht für ein elektronisch gegenüber Fig.1a bzw.Fig.4a abgerüstetes Ausführungsbeispiel ist in Fig.4b wiedergegeben. Die Ziffern des Displays 184, 185 der EIN-Schaltzeit und entsprechend der AUS-Schaltzeit zeigen die Stunden bzw. Minuten an, während die zwischen ihnen angeordneten Doppelpunkte 186 die Sekunden oder andere Teilabschnitte der Minuten anzeigen. Die Balken 187, 188 ober- und unter halb der Ziffernzeile "1 ... 7" zeigen bei konstantem Leuchten den durch Taster "d1-7" (189) ausgewählten und durch Betätigung des Quittungs-Tasters "Q" (19o) bleibend gespeicher ten Wochentag an, woraufhin der anschließende Balken bei Betätigung des Tasters "d1-7" blinkt und jeweils um eine Stufe weiterspringt, bis der betreffende Tag bei Quittierung durch den Taster "Q" (190) dauernd gespeichert und durch konstantes Leuchten angezeigt wird. Die Symbole "S", "L", "1" und "2" (191) gehören zu den Schaltkanälen, die Symbole "I" und "O" (192, 193) zeigen den gewählten Teildatensatz fürdie Einstellung der EIN- bzw. der AUS-Schaltzeiten an.
Durch die Taste "Check" (194) werden die gespeicherten Schaltzeiten abgefragt, durch die Taste "Clear" wird die abgefragte Schaltzeit gelöscht, durch Betätigung des Tasters "Programm" (196) wird der (komplette) Datensatz gemäß dem
Schaltzeitbild im Display in den Arbeitsspeicher übernommen; der Taster ("Uhr-Bild") (197) dient der Einstellung der im Hintergrund dauernd laufenden Uhrzeit, der Taster "I/O" (198) der Wahl zwischen "EIN-" und "AUS"-Schaltzeiten, sowie dem Start des Betriebs der Schaltuhr für Einstellen und Automatik betrieb, die Schalter 199 und 200 der Betriebs- bzw. Kanalschaltung wahlweise auf "Stellen/Programm" bzw. "Automatik/unabhängig von dieser". Die gestrichelt durchtriebenen Teile fehlen bei der Einkanal-Version des Zeit- bzw. Zeitprogramm-Schaltgeräts.
Die Querschnitte G-H, E-F und L-O in Fig.5a, b und c, durch das Gehäuse-Oberteil 201, wobei derjenige in Fig.5b durch das übergestülpte Abdeckgehäuse 202 in nahe
zu üblicher zeichnerischer Darstellung und durch das innen itig eingesteckte Gehäuse-Unterteil 203, 203' Phantomartig ergänzt ist, lassen vor allem die verschiedenartigen Abstütz- Halterungs- und Klemm-Hilfsmittel in Form von ein stückig in Gehäuse-Stirn- 204 oder -Seitenaänden 205 angeform ten Rippen 206, Stützen 207, 208 usw. erkennen, sowie das an der Unterseite der Frontplatte 209 einstückig angeformte Gitterwerk von Versteifungs- 210 und Führungsrippen 211, 212 und die Aufnahme 213 für die an dem Abdeckgehäuse 202 ebenfalls einstückig angeformte Verschraubungshülse 214. Die Leiterplatte 215 ist zusammen mit ihren Seiten-Leiterplatten 216, 217 zwischen Gehäuse-Oberteil 201 und Gehäuse-Unterteil 203 mit Hilfe der Rippen, zB. 206 und 210 abstands- und formgerecht eingeklemmt. Die eine Seiten-Leiterplatte weist an dem über den Boden hinausragenden Teil eine Anschluß-Steckerleiste 219 auf.
Das Gehäuse-Unterteil (151 in Fig.3) ist mit einer Unteransicht, einem Längsschnitt E-F und einer Draufsicht in Fig.6a, b, und c dargestellt. Hervorzuheben ist dabei die in der Höhe abgesetzte Form, die einerseits in dem Raumteil 221 einen größeren Platz für die Strombersorgung bietet, während der längliche Raumteil 222 Platz für Anschluß-Stekkerleisten, Mittel für Anschluß der Installation bietet und 225 der niedrigere Raumteil für die größeren Bauelemente, wie Elektrolyt-Kondensatoren, Batterien und Relais ausreicht, andererseits die Leiterplatte mit der Steckerleiste den Schlitz 223 im Zwischenboden 224 durchragt. An den Seitenwänden sind die Nuten 226, 227 mit abgesetzten verzahnten Innenflächen 228 und die einstückig angeformten Hülsen 229, 230 für die Verschraubung mit dem Gehäuse-Oberteil angeordnet. An der Unterseite des Zwischenbodens 224 sind die Distanzstäbe 231, 232 für die Selbstjustierung des Abstandes und der Lage des Abdeckgehäuses ebenfalls einstückig ange formt.
In Fig.7a für einen Längs chnitt A-B, Fig,7c einen Querschnitt I-K, Fig,7d für einen Querschnitt G-H und Fig.7e für einen Längsschnitt C-D durch das Gehäse-Unterteil und Fig.7b für eine Seitenansicht in Pfeilrichtung N und Fig.7f für eine Seitenansicht in Pfeilrichtung O auf das Gehäuse-Unterteil sind die Besonderheiten gleich bezeichnet wie in Fig.6, so daß sich weitere Erläuterungen hierzu erübrigen dürften.
Fig.8 und 9 zeigen das Abdeckgehäuse (202 in Fig. 5b) in Querschnitten J-K (Fig.8a), L-O (Fig.8c), im Längsschnitt A-H (Fig.8b), in der Draufsicht auf das Innere (Fig.8d), in Unteransicht (Fig.9a) und Vorderansicht (Fig. 9b) mehrfach wiedergegeben . Die Verschraubungshülsen (214 in Fig.5b) sind mit 241, 242 bezeichnet, an den Seitenwänd sind einstückig angeformte Rippen, zB. 243, 244, für die AbStützung der Seitenwände des Gehäuse-Unterteils (Fig.6 und 7) an dessen Nasen (233, 234) am oberen Rand angebracht. Im Boden 245 und in-der Vorderwand 246 sind ausbrechbare Öffnungsflächen 247 bzw. 248, 249, 25o ftir Anschlußleitungen und Montage vorgesehen. Weitere einstückig angeformte Teile sind zB. die Paßteile 251 für das Gehäuse-Unterteil.
Im folgenden sind die schaltungstechnischen Besonderheiten anhand der Fig.10 bis 14 erläutert. Zunächst gibt die Fig.10 ein stark vereinfachtes Blockschaltbild mit den wichtigsten elektronischen Baugruppen wieder. Darin lassen sich der Zwischenspeicher 301 für die Abschnitte 302 bis 305 der laufenden Uhrzeit, die als fortlaufende Zähler mit den Stufen 60 (s), 60 (m), 24 (h) und 7(d) geschaltet sin und sowohl bei der nicht-gezeichneten Stellung der Schalter 306 aus dem Zwischenspeicher 307 mit einem dort eingelesenen Datensatz auf die laufende Uhrzeit stelle, als auch läßt sich die elektronische Uhr (Zwischenspeicher 301) aus der von einem Oszillator 308 gesteuerten Frequenzteiler-Impulsquelle laufend speisen, als auch die Abschnitte des Zwischenspeichers 3o7 aus dem Programmierspeicher 310 abschnittsweise laden, wobei seine Abschnitte durch Betätigung der Stelltasten-Schalter
Figure imgf000021_0001
oder AUS-Schaltzeiten gestellten Umschalter 311a mittels Taktimpulsen aus dem Taktgenerator 309 gesetzt werden. In den Zwischenspeicher 307 lassen sich je nach der Stellung der Umschalter 311a also mit den Stellungen "I" und "O" nacheinander zwei Halb-Datensätze aus dem Programmierspeicher speichern und umgekehrt. Der Zwischenspeicher 307 ist mit dem Eingangsspeicher 312 einer Anzeigeeinrichtung und mit dem Arbeitsspeicher 313 über die Leitungsgruppe 314 verbindbar.
Im automatischen Betrieb wird ein kompletter Datensatz aus dem Arbeitsspeicher in den Zwischenspeicher 307 um geschaufelt, während von der Anzeigeeinrichtung die laufende Uhrzeit angezeigt wird. Letztere und einer der beiden Halb-Datensätze für EIN- und AUS-Schaltzeiten liegen abschnittsweise an den Eingängen der logischen Vergleicher-Einheiten 314, die bei Gleichheit ein Signal an ihren Ausgängen über die - nicht im einzelnen dargestellt gesteuerten - UND-Verknüpfungsglieder 315 für alle Abschnitte die Schaltvorrichtungen zusammen mit dem Signal des Kanalwahl-Abschnitts 316 auf EIN- bzw. AUS-Betriebszustand schalten.
Fig.11 zeigt eine schematische Übersicht über die Aufteilung des Gesamt-Blockschaltbilds mit logischen Parallel-Verknüpfungsstufen und die Zusammengehörigkeit der Blockschaltbilder 11a bis 11d : Die Untergruppe der Fig.11a mit den Funktionswahltasten 321 (UHR), für die laufende Uhrzeit, 322 (EIN), 323 (AUL; für die EIN- und AUS-Schaltzeiten, 324 (AS1...) für die Abfragen-Kanal-Vorwahl und 325 (AUT) für die Übernahme des automatischen Betriebs des elektronischen Zeitschaltgeräts liegen einseitig an der Taktimpulsquelle T1, T2 - was noch zu erläutern ist - und sind ausgangsseitig über die UND-Glieder mit den Komplementär-Ausgängen Q der FLIP-FLOP-Glieder 331 bis 335 der jeweils anderen Funktionswahl-Tasten verknüpft. Dies hat zur Folge, daß das durch Tastenbetätigung (zB. 322) gesteuerte FLIP-FLOP-Glied (zB. 332) durch seinen Q-Ausgang die Eingänge aller anderen FLIP-FLOP-Glieder 331, 333, 334 und 335 durch die nicht freigegebenen UND-Glieder 326, 328, 329 und 330 sperrt.
An den Ausgangsleitungen 336 (UHR), 337 (AUT), 338 ("I") und 339 ("O") sowie 34o (AS1,..) stehen also H-signale so lange an, als keine andere Funktionswahl-Taste als diejenige des gesetzten FLIP-FLOP-Gliedes betätigt worden ist. Der Funktionswahl-Hauptschalter "AUT/STEL" 341 liegt an irgend einer Stelle der Schaltung, wodurch der gleiche Ausgangseffekt wie mit der "AUT"-Funktionswahl-Taste 325 - jedoch blockiert - erreicht wird. Die Schaltkanal- Stell-Schalter 342 dienen der Blockierung der Steuerschaltung der Schaltvorrichtungen in einem der Betriebszustände: bleiben EIN, bleiben AUS oder bleibend unwirksam gesetzt.
Die Untergruppe der Fig.11b mit den Stelltasten 351 (Wochentag "d"), 352 (Stunde "h"), 353 (Minute "m"), 354 (Sekunde "s"), 355 (Schaltkanal "S1..."), 356 (Abfrage "ABF"), 357 (Quittierung, dh. Übernahme der Wochentag- bzw. Schaltkanal-Schiebesetzung "QUI") und 358 (Löschung "CLE") liegt einseitig an der Taktimpulsquelle über die Leitung 359 und wird mit T1 bzw. T2 verbunden - wozu noch eine Erläute rung folgt - und liegt ausgangsseitig an jeweils einem Ein gang von UND-Gliedern 360 bis 367, während der andere Eingang jeweils an dem Q-Ausgang (343 in Fig.11a) des der Funktionswahl-Taste 325 "AUT" zugeordneten FLIP-FLOP-Gliedes 335. Dadurch werden also im automatischen Betrieb alle Stelltasten dieser Gruppe 351 bis 358 als unwirksam blockiert, Die Aus gänge der UND-Glieder 360 bis 365 steuern die monostabilen
FLOP-Glieder 368 bis 373 an, von denen diejenigen 368 bis 373 Signale für weitere Verknüpfungen liefern.
Die Setzausgänge der monistabilen FLOP'Glieder 332 bzw. 333 (Fig.11a), wie durch Kreise, zB. 374, angedeutet, sind durch ODER-Glieder 375, 376 verknüpft, so daß. sie über FLIP-FLOP-Glieder 379, 380 Ausgangssignale angeben, ob alle der betreffenden Stelltasten betätigt sind; nur dann wird sowohl für die Stell-Routine "EIN" als auch für diejenige "AUS" ein H-Signal abgegeben und über das UND-Glied 377 ein auf der Leitung 378 für positives Ergebnis der Vollständigkeitskontrolle weitergegeben. Diese Ausgangssignale steuern über ein ODER-Glied 381 auch ein zeitverzögertes monostabiles FLOP-Glied, dessen komplementäres Q-Ausgangssignal 382 an der Rücksetzleitung 383 für die Rücksetzeingänge liegt. Die "ABF"-Taste 356 bewirkt also nur dann die Umladung eines im Arbeitsspeicher abgelegten Datensatzes in den Eingangsspeicher der Anzeigeeinrichtung und damit eine Unterbrechung der "AUT''-Routine, wenn vorher die "AS1... "-Funktionswahltaste betätigt worden ist, dh. an der Leitung 384 ein Signal ansteht und die Weiterleitung des "ABF"-Signals über das UND-Glied 385 auf die Leitung 386 freigibt.
Die eigentlichen Setzsignale gehen von dem betreffenden Ausgang eines der UND-Glieder 360 bis 364 zu den ein zelnen zugeordneten Abschnitten des Zwischenspeichers 387 bis 391 und stellen diese auf die entsprechenden Werte des programmiersρeichers je nach der Anzahl der eirgegcbenen Taktimpulse; die Zwischenspeicher-Abschnitte 387 und 391 sind als Schiebespeicher ausgebildet, so daß nach jeder Eingabe, die gespeichert bleiben soll, diese durch ein Signal
Figure imgf000024_0001
"QUI" 357 gehörenden UND-Gliedes 366 in das eigentliche Register 387' bzw. 391' - gegebenenfalls zusätzlich zu den bereits besetzten Plätzen - eingespeichert werden muß. Die Dateninhalte der Abschnitte "Sehaltzeit" und "Schaltkanal" werden an den Ausgängen 393 bzw. 394 des Programmierspeichers 392 abgenommen.
Wie Fig.11c zeigt, werden die Funktionswahl-Sigaale "I", "O", "AS1..", 401 bis 403, und das Stellsignal "ABF" 404 mit den Ausgängen "SZ" (Schaltzeiten) 405 und "SK" (Schaltkanäle) 406 den Ein- und Ausgängen für EIN- Schaltzeit 407, 408 und AUS-Schaltzeit 409, 410 des
Figure imgf000024_0002
den kompletten Datensatz , und
Schaltkanal 411, sowie der Eingang der elektronischen Uhr
413 und der Eingang 414, sowie die Ausgänge 415 (EIN-Schaltzeit), 416 (AUS-Schaltzeit) und 417 (Schaltkanal) des Arbeitsspeichers 418 durch eine Kette 419 von UND-Gliedern und das UND-Glied 43o letzterem zusammen mit dem Vollständigkeits-Signal auf der Leitung 421 (378 in Fig.11b) logischverknüpft. Die Daten Transporte im Zusammenhang mit dem Arbeitsspeicher 418 werden von der Zentraleinheit 422 einschließlich Decodierer in Verbindung mit einem Programmspe cher 423 und gegebenenfalls mit einem externen Zusatz-Schreit Lese-Speicher 424 gesteuert.
In Fig.11d sind die Baugruppen der elektronischen Uhr 441 mit den als Zähler ausgebildeten Zeitabschnitts- Stufen 442 (Wochentag "d"), 443 (Stunden "h"), 444 (Minuten "m" und 445 (Sekunden "s") mix dem Taktgeneiator 446, bestehend aus einem Oszillator 447 und verschiedenen Teilerstufen, ua. für 1 ms- 1/2 s-, 1/8 s- und 1 s-Taktsiganlausgänge, zB. T1 und T2, sowie (1 s) für die laufende Fortschaltung der elektronischen Uhr 441, wiedergegeben. Die Zeitabschnitts-Stufen 442 bis 445 sind auch aus dem Programmierspeicher (392 in Fig.11b) über die Leitung 448 und das UND-Glied 449 bei Vorliegen des Funktionssignals"UHR" auf der Leitung 450 stellbar.
Von den Taktgeneratoren 446 werden über die UND-Glieder 466, 467 zwei verschiedene Taktsignale wechselweise durch Steuerung der zweiten Eingänge aus einem zeitverzögert über die Leitung 468 gesteuerten monostabilen FLOP-Glied an die Ausgänge T1 und T2 nach einer Zeitspanne vertauscht freigegeben. Mit dieser Anordnung erfolgt die zeitverzögerte Umschaltung der Taktsignal-Eingabe bei den Stelltasten von Einzelimpulsen zu einer Folge von schnelleren Taktimpulsen.
Das Prinzip-Blockschaltbild der Fig.12 als Ausschnitt zeigt ein Beispiel mit logischen Seriell-Verknüpfungs-Stufen für den Vergleich von Datensatz-Abschnitten unter Verwendung von Schiebe-Registern bei der Abarbeitung des Zeitvergleichs von Uhrzeit und programmierter EIN- bzw. AUS-Schaltzeit. Die zugehörigen Daten- und Halbdatensätze sind in den Registern 471 bzw. 472 für die Wochentage, 473 bzw. 474 für "h", "m" imd "s" jeweils für die aktuelle Uhrzeit und die gespeicherte Schaltzeit, und Registern 475 bzw. 476 für die Schaltkanäle eines aus dem Arbeitsspeicher 477 über die Leitungen 479, 480 und 481 geladenen Zwischenspei chers 478 abgelegt. Den Registern 472, 473 der Schaltzeiten sind eingangsseitig und ausgangsseitig und dem Registern für die Schaltkanäle nur avagangsseitig Schieberegister 482 bis 485 bzw. 486, 487 zugeordnet. Die Schieberegister schalten bei Anliegen eines Taktimpulses jeweils den Eingang und bzw. den Ausgang des betreffenden Zeitabschnitt-Registers auf den nächsten um.
Die Taktimpulse werden über mehrfache Verknüpfung mittels UND-Gliedern zwischen Taktsignal-Leitung 488 über ein erstes UND-Glied 489 mit den durch CARRY- und STATUS-Ausgangssignal der Vergleicherstufe 490 gesteuertenUND-Gliedern mit einemeinseitignegierten 491, einem zweiseitig negierten 492 freigegeben. Wenn beim nächsten Taktimpuls das Vergleicher-Glied 490 Gleichheit feststellt und CARRY- und STATUS-Ausgang auf H stehen, wird das UND-Glied 493 freigegeben und über den Zähler 494 und das UND-Glied 495 ein Taktimpuls auf die weiteren Schieberegister 484, 485 und 487 gegeben, so daß der Vergleich für den nächsten Abschnitt freigegeben wird. Gibt auch in diesem Fall die Vergleicherstufe 490 STATUS-und CARRY-Signal = 1 (H) ab, dann werden die Speicher-Abschnitte für die gleieh festgestellten Schaltkanäle aus den Registern 475, 476 über das freigegebene UND-Glied auf den Ausgang 496 durchgeschaltet und werden weitere Steuerungsvorgänge ausgelöst. Bei diesem Beispiel werden also die einzelnen Datensatz-Abschnitte nicht parallel, sondern seriell abgefragt.
Nach dem gleichen Prinzip wie in Fig,12 arbeitet der Ausschnitt aus einem Prinzip-Blockschaltbild der Fig.13 für ein Beispiel der Auswertung der Stelltasten-Codes. Gespeichert sind in Register 5ol zB. die den Tastencodes ent sprechenden Konstanten, und zwar für den untergeordneten Be reichsi nämlich "QUI" (3), "CLE" (4), "S1-4" (5), "TAG" (6), "SEK" (7), "ABF" (6), "STU" (9) und"MIN" (A),im Registe
Figure imgf000027_0001
r für für eine "ABF"-Subroutine für die "QUI"-Stelltaste, die wie derum den Tastencodes entsprechenden Konstanten für "TAG" (6) und "S1..4" (5), in einem Register 503 für die "ABF"- Subroutine für die CLE-Taste die den Tastencodes entsprecheden Konstanten "TAG" (6), "TAGIO" (1), "STU" (9), "MIN" (10 = A - sedezimaler Code!), "SEK" (7) und "S1..4" (5) abgespeichert. Mittels der Schieberegister 504 bis 508 werden diese Konstanten nacheinander mit den aus der Tastenschalter-(bzw. Schalterkontakten)-Matrix (563 in Fig.14) ausgelesenen und in Zwischenspeicherplätzen "STELF" 509, "TASMRK1" (510 bzw. "TASMRK 2" 511 abgelegten Tastencodes verglichen und je nach dem Ergebnis der logischen Vergleicherstufe 512 die CARRY- und STATUS-Signale durch UND-Glieder 513, 514 und 515 unverändert mit einem und mit zwei negierten Eingängen, mit dem Taktsignal verknüpft und dementsprechend die Registerstellen von Stufe zu Stufe weitergeschaltet, bis Gleichheit festgestellt wird und dann die Prozedur bei einem nachgeordneten Register, zB, 502, 503 usw. weitergeschaltet wird. Die Ausgangssignale steuern dann über weitere UND-Glieder 516 verknüpft und ein weiteres Schieberegister schließt die Signalkreise für die jeweils nachfolgenden Schaltungsgruppen.
In Fig.14 ist das Ausführungsbeispiel mit einem Mikroprozessor ausgebildet, in dem die Baugruppen arithmetische-logische Einheit (ALE) 551, Zwischenspeicher-Gruppe 552, Ein- und Ausgabe-Register R 553, Ausgabe-Register D 554, Arbeitsspeicher 555 einschließlich Programmierspeicher, Zwischenspeicher für komplette Datensätze, Programmspeicher 556 einschließlich Programmzähler, Rückkehradreß-Speicher und Tabellenspeicher, Operationsteil-Decoder 557 und Anzeigeeinrichtung einschließlich Hilfsbaugruppen und Uhr 558 integriert sind. An das Ein- und Ausgabe-Register sind Lese leitungen 559 und Adreßleitungen 560, 561 der zu einer Matrix 563 zusammengestellten Funktionswahl-Schalter, -Tastenund Stelltasten rangordnungsraäßig so angeschlossen, daß sich aus den Codes der Leitungen die Schalter- und Tasten Codes in Konstanten-Bereiche einteilbar ergeben, zB. die übergeordneten Funktionstasten "UHR", "EIN", "AUS", "AS1.." in dem Konstantenbereich größer als 10 (A), die untergeordneten Stelltasten "h", "m", "s", "d1-7", "S1..4", "QUI", "ABF" und "AS1.." in dem Bereich-kleiner/gleich 10 (A) und größer als "2" und die "AUT"-Taste in dem Bereich kleiner/gleich 2 liegen. Auf diese Weise ist eine eindeutige Abfrage mit ziemlich wenig Arbeitsschritten in allen drei Fällen möglich. Das Ausgangssignal der logischen Verknüpfungs- bzw. Vergleicherstufe 551 steuert über Zwischenbaugruppen 561 und weitere Verknüpfungsglieder die Relais 562.
Bei der Abarbeitung des Programms werden die Opera tionsteile der Befehlsworte des Programmspeichers entspre dhend den Schritten des Befehlszählers abgearbeitet, wie es genau der rein in hardware arbeitenden seriellen logischen Verknüpfung der Ausführungsbeispiele der Fig.12 und 13 ent spricht.
Anhand des ausschnittsweise wiedergegebenen Flußdiagramms der Fig.15 läßt sich die einfache und übersichtliche Handhabung eines Zeit- bzw. Zeitprogramm-Schaltgeräts gemäß dem Ausführungsbeispiel der Fig.4b erläutern. Nach erstmaliger Betätigung des Tasters "Check" (194) wird ein leeres Display (601) allein mit der Ziffernzeile "1 ... 7" für die Wochentage und den Symbolen "-S", "L1" und "L" für die vorher eingestellten bzw. nichteingestellten Kanäle, bei erneuter Betätigung des genannten Tasters das erste Schaltzeitbild - beginnend mit Montag, aber noch ohne dessen An zeige - 00.00 Uhr (602) sichtbar. Nach weiterer Abfrage von Schaltzeiten kommt irgendwann das Bild "FULL" (603", nämlich, wenn die füi S-L1 reservierte Speicherkapazität verbraucht ist. Danach wird bei abermaliger Betätigung des Tasters "Check" der Kanal "S-L2" selektiert. Wenn dann die Betätigung nochmals wiederholt wird, bis die Anzeige "FULL" erfolgt, wird wieder automatisch auf Kanal "S-L1" zurückgeschaltet und wieder das leere Display (601) angezeigt. Nach Betätigung des Tasters "I/O" (198) wird zunächst das EIN-Schaltungs-Bild (604) für die. erste Einstellung, hier noch 00.00 Uhr für "I" angezeigt.
Nach dererstmal i genBetätigung des Tasters "I/O" und weiterhin des Tasters "Check" werden, wenn die Taster "h", "m", "d1-7" und "S1-2" schon betätigt waren, die Schaltzeiten 605, gegebenenfalls aufeinanderfolgend, abgerufen. Falls diese Betätigung noch nicht erfolgt war, können die EIN- ("I") und AUS- ("O")-Schaltzeiten, gemäß der Vorwahl durch den Taster "I/O" mittels der Taster "h", "m", "dl-7" und "S1-2" eingegeben werden (606 bzw. 607). Im folgenden lassen sich die eingegebenen Schaltzeit-Daten, dh. die jeweils angezeigten und der zuletzt betätigten Taste eingestellten, durch die Betätigung des Tasters "Clear" löschen (608) und/oder durch den Taster "UHR" die laufende Uhrzeit anzeigen (609) oder einstellen oder stattdessen durch Betätigung des Tasters "Check" das betreffende Schaltzeitbild (610) abrufen ohne Übernahme in den Arbeitsspeicher; wenn "FULL" angezeigt wird (611), kommt die laufende ührzeit (612) in das Display.
Daß in gleich einfacher Weise die Anzeige, Änderung und Löschung der Daten der angezeigten, eingestellten Wochentage und Schaltkanäle erfolgt, zeigt Fig. 16. Jeweils sind dort die Wochentage für die EIN-Schaltzeit in der oberen Zeile und für die AUS-Schaltzeit in der unteren - übereinstimmend mit dem Bild 605 auf dem Display - als eine Reihe von mögiicherweise nebeneinander aufleuchtenden Balken wiedergegeben, wobei "blinkend" schraffiert und "konstant", dh. dauernd aufleuchtend schwarz ausgefüllt gezeichnet sind. In Fig.16a sind bei 1) die Reihenfolge der Balken-Bilder gemäß der Betätigung der Taster "d1-7", gegebebenfalls bzw. teilweise mehrfach, "Q" Quittierung und bei 2) der dadurch der Einstellung der Wochentage entsprechende Schaltzeit-Datensatz-Ausschnitt wiedergegeben. In Fig.16b ist dargestellt, wie die Einstellung gemäß 1) durch Betätigung des Tasters "d1-7", wiederum teilweise mehrfach ohne Quittierung, und des Tasters "Q" die Einstellung von Dienstag und Mittwoch durch die zusätzlichen Wochentage Donnerstag und Samstag erweitert wird, 3).
In Fig.16c, oben 1) wird das Fehlen einer Einstellung von EIN-Schalttagen angezeigt, das durch zweimalige Betätigung des Tasters "d1-7" gemäß 2) und Betätigen des Tasters "Q" eliminiert wird. In Fig.16d, Zeile 1) zeigt das Blinken aller Balken, daß überhaupt kein Wochentag eingestellt ist, weshalb gemäß 2) durch Taster "I/O" - Einstellung auf EIN, dh. "I" - und Betätigung der Taster, "d1-7" und "Q" und anschließend 3) Rückstellung des Tasters "I/O" - Einstellung auf AUS, dh. "O" - und ebenfalls Betätigung der Taster "d1-7" und "Q" der Datensatz-Ausschnitt für die Wochentage korrigiert werden muß. Ebenso einfach erfolgt die Behebung einer Fehl-Einstellung laut Fig.l6e - hier mehr EIN-Schalttage als AUS-Schalttage in Zeile 1) - durch
Vorwahl der AUS-Schaltzeiten "O" mittels Taster "I/O" und
Betätigung der Taster "d1-7" und "Q" für die Einstellung der Wochentage Montag, Dientag, Mittwoch und Freitag und deren Quittierung zur Speicherung. Fig.16f1, Zeile 1) zeigt eine unvollständige Eingabe der Schaltkanäle (nur "S-L1") an, die durch Betätigung des Tasters "S1-2" und "Q" zu derjenigen gemäß Zeile 2) ergänzt wird, wie die Folge der Tasterbilder erkennen läßt. Im Falle der fehlerhaften Einstellung gemäß Zeile 1 von Fig.16f2 auf den zweiten Schaltkanal wird durch Betätigung des Tasters "S1-2" auf den ersten Schaltkanal umgeschaltet, wobei das Symbol blinkt, wonach durch Betätigung des Tasters "Q" diese Korrektur gespeichert werden kann.
Fig.17 zeigt ein Blockschaltbild für ein Beispiel der Prüfung auf Kompatibilität (Plausibilität) der der Einzeldaten des durch die Vollständigkeitsprüfung als komplett befundenen vollständigen Schaltzeiten-Datensatzes im Programmierspeicher 621 mit den Teilbereichen für das Symbol "I" 622, die Wochentage "d" 623, die Schalt-Tageszeit in Stunden "h", Minuten "m" und Sekunden "s" 624, des EIN-Schaltzeit-Teildatensatzes, sowie entsprechend das Symbol "0" 625, die Wochentage "d" 626, die Schalt-Tageszeit 627 des AUS-Schaltzeit-Teildatensatzes, mit dem Schaltkanal bzw. den Schaltkanälen "SK" 628 zugehörigen eingegebenen Daten auf mögliche Widersinnigkeit (en). Zu solchen gehört zB. die Einstellung EIN-Schaltzeit gleich AUS-Schaltzeit bei gleichen Wochentagen und gleichen Schaltkanälen. Dabei muß also unter der Voraussetzung dI (Anzahl) = dO(Anzahl), SKI gleich SKO die Bedingung erfüllt sein: TP/I kleiner als TP/O TP/I Ei nschaltzeit T P/O Ausschaltzeit alles im Programmierspeicher 621.
Weitere Möglichkeiten von Widersinnigkeiten gibt es zwischen den Datensätzen im Prograπunierspeicher 621 und einem oder mehreren Schaltzeit-Datensätzen im Arbeitsspeicher (418) mit dem zugehörigen Adreßzähler 629, aus de zum Zwecke der Prüfung auf Kompatibilität jeweilr sin voll ständiger, kompletter Schaltzeiten-Datensatz (630) zusammen mit mindestens dem folgenden Halbdatensatz 631 für gleiche (n) Wochentag(e) und gleiche Schaltkanäle in die Pufferspeicher 630, 631 ausgelesen wird. Diese Schaltzeiten-Datensätze haben zwingend gleichen Aufbau bzw. gleiche Zusammensetzung aus Teilbereichen, wie es im Zusammenhang mit dem Programmierspeicher beschrieben ist.
Es sind also folgende Teilbereiche (Index "I" bedeutet die Zugehörigkeit zu den Einschaltzeiten, Index "O" zu den Ausschaltzeiten, Index P zum Programmierspeicher und Index A zum Arbeitsspeicher, "T" bedeutet Schalt-Tageszeit ) zu vergleichen und zueinander in Beziehung zu setzen:
Figure imgf000032_0001
Folgende Voraussetzungen müssen auf jeden Fall erfüllt sein: Kp gleich KA; Ip gleich IA;
dP/I gleich dA/I in beiuden Fällen "Anzahl" dP/O gleicn dA/O der Wochentaigge Dann müssen folgende Fälle von der Weiterleitung der im Pro grammierspeicher enthaltenen, eingestellten Daten in den Ar beitsspcicher ausgeschlossen sein:
TP/I größer als TA/O ; TP/O größer als TA/I/AZ+1
unabhängig davon muß aber auch
TP/I kleiner als TA/I des gerade aus dem Arbeitsspeicher ausgelesenen Datensatzes sein. Bei der Prüfung auf diese Bedingungen, die als besondere Beispiele ausgewählt wurden und wobei noch weitere zu berücksichtigen sind, ist zwischen folgenden Fällen zu unterscheiden:
1) TP/T größer als TA/I: der Adreßzähler wird um eins erhöht, dh. es wird der nächstfolgende Daten satz mit gleichen Voraus setzungen ausgelesen (oben); 2) τP/I gleich TA/I und eine der weiteren Bedingungen: a) TP/O kleiner als TA/I: Übernahme oder Löschung frei b) TP/O größer als TA/O Übernahme in den Arbei speicher zulässig, wenn zusätzlich
TP/I Hsiner als TA/I/AZ+1
3) TP/I kleiner als TA/I: Übernahme oder Löschung frei, wenn zusätzlich
TP/I größer als TA/O/AZ-1.
Diese Bedingungen sind - zum überwiegenden Teil - in dem Blockschaltbild der Fig.17, das als Ausführungsbeispiel überdies nur eine Auswahl der möglichen Lösungen für die Realisierung wiedergibt, dadurch als Logikplan nachgebildet, daß zunächst in zwei Vergleicherstufen 632, 633 die Anzahl der Wochentage als Wort Bis drei bit für den Einschalt-Teildatersatz-Abschnitt dI mit demjenigen Wort 635 für dO einerseits und die durch die Schieberegister 636 und 637 jeweils ausgewählte höchstwertige Stelle der Schalt-Tageszeiten - Teilabschnitte 624, 627 - in Zwischenregister 638, 639 umgespeicherten Werte andererseits verglichen werden und folglich an den Ausgängen der NAND-Glieder 640, 641 nur dann ein H-Signal, dh. am Ausgang des UND-Gliedes 642 nur dann ein Freigabesignal (H) an den ersten Eingang des UND-Gliedes 643 weitergegeben wird. Dann sind überhaupt erst die oben geschilderten Voraussetzungen zum ersten Teil erfüllt.
In entsprechender Weise werden die Voraussetzungen betreffend den Schaltkanälen KP und KA durch die Vergleicherstufe 644, für die Anzahl der Wochentage dA/I bzw. dA/I/AZ+1 den Zwischenspeichern 645 und 646) sowie die Anzahl der Wochentage dP/O bzw. dA/O (Zwischenspeicher 635, 647), sowie dP/I bzw. dA/I in den Vergleicherstufen 648, 649, die Daten der Symbole O/P und O/A in den Teilbereichen 625, 650 und schließlich die Daten der Symbole I/P und IA bzw. I/A/AZ+1 (letztere in den Teilbereichen 651, 652) in den Vergleicherstufen 653, 654 geprüft bzw. verglichen; die Ergebnissignale dieser Vergleicherstufen müssen ausnahmslos H sein, sodaß das UND-Glied 655 an seinem Ausgang ebenfalls ein H-Signal liefert, das am zweiten Eingang des UND-Gliedes 643 und am ersten Eingang des UND-Gliedes 643a anliegt, dessen Ausgangs signal den Adresßzähler 629 um eins erhöht. Damit ist auch der zweite Teil der Voraussetzungen erledigt.
Die eigentliche Plausibilitätsprüfung besteht in den weiteren Verknüpfungsschritten: Zunächst liegen an den Eingängen der Vergleicherstufe 656 über Schieberegister 636 und 657 die ausgewählten und in die Zwischenregister 638 bzw. 658 umgespeicherten Daten der jeweils höchstwerti gen Stellen der EIN-Schalt-Tageszeiten TP/I des Programmier speichers 621 bzw. TA/I des Aroeitsspeichers 418, dh. des Pufferspeichers 630 - also des adressierten Schaltzei ten-Datensatzes an; an den Eingängen der Vergleicherstufe 659 liegen über Schieberegister 637 bzw. 660 die ausgewähl ten und in die Zwischenregister 639 bzw. 661 umgespeicherten Daten der jeweils höchstwertigen Stellen der AUS-Schalt-Tageszeiten TP/O des Programmierspeichers 621 bzw. TA/O des Pufferspeichers 630 des Arbeitsspeichers 418 - bei gleicher Adressierung wie bei der EIN-Schalt-Tageszeit - an; an den Eingängen der Vergleicherstufe 662 schließlich liegen zusammen mit den Ausgangssignalen der Zwischenregister 638 und 663 - letztere über das Schieberegister 664 - die Daten der jeweils höchstwertigen Stellen der AUS-Schalt-Tageszeiten TP/O des Programmierspeichers 621 bzw. TA/I/AZ+1 der nächsthöheren Adresse des Arbeitsspeichers 418 für gleiche Wochentage und Schaltkanäle an.
Die Ausgänge der Vergleichsstufen 656, 659 und 662 sind durch das ODER-Glied 665, das UND-Glied 666 und teilweise über das UND-Glied 643a, dessen Ausgangssignal den Adreßzähler 629 um eins erhöht, und schließlich das UND-Glied 667 so verknüpft, daß auf der Ausgangsleitung 668 - bei erfüllten Bedingungen - ein Freigabesignal für die Übernahme des kompletten Schaltzeiten-Datensatzes im Programmierspeicher 621 in den adressierten Teilbereich zwischen AZ und AZ+1 des Arbeitsspeichers 418 über die Leitung 669 und die UND-Glieder 670, 671 auftritt; das UND-Glied 671 wir außerdem nur dann leitend, wenn an seinen Eingängen 672, 673 (Ausgänge der UND-Glieder 375, 376 in Fig.11b) die Freigabesignale der Vollständigkeitsprüfung anleigen. Die Ausgänge 415 bis 417 und die Eingänge, einschließlich für W/R und C/S-Umschaltung des Arbeitsspeichers 418 entspre chen denen von Fig.11; über die Leitung 674 wird ein Freigabesignal für die Löschung des Datensatzes bzw. seine Teilbereiche im Programmierspeicher bzw. - je nach Betätigung der Taster - des Arbeitsspeichers abgegeben.
Ergänzungen dieses Ausführungsbeispiels der Kompatibilitätsprüfung sind anhand der vorstehenden Beschreibung in Verbindung mit Fig.17 jedem Durchschnittsfachmann ohne weiteres möglich; die Anwendung weiterer Prüfungen ist im übrigen lediglich eine Frage des höchstzulässigen Aufwandes. Dieser fällt allerdings in der Regel nicht so sehr ins Gewicht, wenn die Daten-Verknüpfungen mittels serieller Verarbeitung gemäß einem Programm durchgeführt werden, worauf sich das
Beispiel der parallelen Verarbeitung ohne weiteres übertra gen läßt, wie schon in Verbindung mit der Vollständigkeitsprüfung erläutert worden ist.

Claims

P a t e n t a n s p r ü c h e
1. Elektronisches Zeit- bzw. Zeitprogramm-Schaltgerät,
enthaltend eine elektronische Uhr mit Taktgenerator und mehreren Teilerstufen für Zeitabschnitt-Datensignale, zB. Wochentag "d", Stunde "h", Minute "m", ge gebenenfalls Sekunde "s", - od.dgl., und Taktsignale für größere Zeitabschnitte,
eine Zentraleinhait mit Schreib-/Lese-Arbeitsspeichern mit adressierbaren Zellen bzw. Registern als Gruppen von diesen und/oder Festwertspeichern, Rechner-, dh. arithmetisch -logischer Einheit bzw. Vergleicherstufe(n) für die Verarbeitung der Daten-Ausgangssignale dieser Baugruppen, sowie Programmspeicher mit zugehörigen Programmzähler- und Decodiereinrichtungen für die Erzeugung und Verteilung von Funktionssignalen für die Steue rung elektronischer Baugruppen der Zentraleinheit,
eine in Teilbereiche (30, 32) eingeteilte Leuchtziffer- Einrichtung mit Anzeigefeldern (4) für Gruppen von Ziffern, Buchstaben, Kennzeichen und/oder Symbolen, eine Eingabe-Einheit mit den Anzeigefeldern (4) zugeordnet gruppenweise in Teilbereiche zusammengefaßten Bedienun selementen, wie Tastern und Schaltern.
eine Ausgabe-Einheit für die Erregung bzw. Entregung von Schaltervorrichtungen, zB. elektromagnetischen Relais, elektronischen Schaltereinrichtungen, od.dgl., für VerbraucherStromkreise, gegebenenfalls mit mehreren Kanälen und/oder Schaltverstärkern,
Steuerungs- und Stromversorgungs-Baugruppen und ein Gehäuse, in dessen Frontwand Bedienungs- und Einstellfelder, sowie mindestens eine Leuchtziffer-Einrichtung angeordnet sind,
dadurch gekennzeichnet, daß
(a) die Bedienungselemente für (a1 ) eine erste Funktionswahl, zB. für "AUTOMATIC/
/STELLEN" (9) und/oder EIN- und AUS-Schalten der Schaltkanäle (10 bis 13) als Ein-/Aus- Schalter bzw. Umschalter (341),
(a2) eine zweite Funktionswahl, zB. für aktuelle ührzeit (UHR) (15), Ein- (EIN) (16), Aus-Schaltzeiten (AUS) (17) stellen, Schaltkanal (AS1, ...) (27) und/oder Automatik (AUT) (26) wählen, als Funktionswahl-Taster (321 bis 325), sowie
(a3) die Einstellung der Schaltzeiten-Daten "h" (20), "m" (21), gegebenenfalls "s", die Wahl zwischen
EIN- und AUS-Schaltzeiteingabe, die Wahl der Wochentage (23) bzw. Schaltkanäle (24) und deren Zwischenspeicherung als Stelltaster für die Eingabe von Teilerstufen-Impul se bzw. Wahl- und Quittungs-Taster (25)
ausgeri det und an Steuereingänge bzw. Aufgange der Zentraleinheit angeschlossen sind,
(b) die Teilbereiche (30, 32) mit Anzeigeelementen für Uhrzeit-Daten von EIN- (30) und/oder AUS-Schaltzeiten (32) und Ausgangs-Schaltkanälen (37) zugeordneten Signale zusammen mit denen von Kennzeichen, zB. "I" (31) und "O" (33) für die Zuordnung zu den Ein- und Ausschaltzeiten, und/oder von Symbolen, zB. Dop pelpunkt(en) (34) zwischen "h" und "m"-Anzeigeele menten, zB. zu der laufenden Anzeige des Sekundentakts durch Blinken, von Anzeigeelementen für sieben nebeneinander anordnungsbare Balken (35, 36), zB. Pfeilen (38), für die Wochentage usw. mittels eines der Funktionswahl-Schalter bzw. -Taster unter gegenseitigem Ausschluß bzw. gegenseitiger Freigabe eines einzigen in beliebiger Reihenfolge in zugeordnete Zwischenspeicher mindestens teilweise mit angepaßtem Grenzwert-Überlauf, zB. für sieben Wo chentage, zehn Zehner- und sechs Einserstellen bei den Uhrzeiten, und/oder mit zwei Eingängen für entgegengesetzte Polarität ("+/-") der einzugebenden Impulse,
(c) wobei die Datensatz-Signalgruppe für EIN- und AUS- Schaltzeiten und die zugehörigen Schaltkanäle nur in ihrer Gesamtheit aus Zwischenspeicher-Zellengruppen in die Zentraleinheit übernehmbar und dort verarbeitbar sind, indem die Signalgruppen der Teilbereiche der Datensätze an die korrespondierenden Ein- bzw. Ausgänge eines
Programmier-(392) bzw. eines Schreib-/Lese-Arbeits speichers (412 bis 418) über logische Parallel- und/ /oder Scriell-Verknüpfungs- bzw. Vergleicherstufen anschließbar sind.
2. Zeit- bzw. Zeitprogramm-Schaltgerät nach Anspruch 1,
dadurch gekennzeichnet, daß die getrennt adressierbaren Zellen bzw. Register als Gruppen von ihnen der Programmier- und der Schreib-/Lese-Arbeitsspeicher
(a) einem Teil-Programmierspeicher (in 392) für einen Halb-Datensatz mit Uhrzeitdaten bzw. Daten der EIN- oder AUS-Schaltzeiten und gegebenenfalls der Schalt kanäle und den gegebenenfalls räumlich davon getrennten, wenigstens teilweise durch einen externen Zusatz-Schreib-/Lese-Speicher erweiterbaren Arbeitsspeicher (418),
(b) mindestens einem Hilfsregister (412) für einen kompletten Datensatz mit EIN- und AUS-Schaltzeit-Daten einschließlich Daten für Wochentage, sowie gegebenenfalls für Schaltkanäle, weiterhin
(c) getrennt adressierbaren Zwischenspeichern im Arbeits speicher (418) für Daten der Uhrzeit (441 bis 445), bzw. der EIN- und AUS-Schaltzeiten, für Daten der Wochentagej für Daten der Schaltkanäle, für Daten der IST-Zustände der Schaltervorrichtungen, für Stell- Kennzeichen und/oder Merker für Schalter- und/oder Taster-Codes, Konstanten, Adressen, sowie Zeitzähler-Daten, od.dgl.,
zugeordnet sind, deren Schreibeingänge (407, 409, 411, 414 an Ausgänge (321 bis 325, 351 bis 358) der Eingabe-Einheit und/oder der deren Heister (393, 394) und deren Lese ausgänge (415 bis 417) an Eingänge eines Eingangsspeichers (412) der Leuchtziffer-Anzeige-Einrichtung oder eines zu gehörigen Zwischenspeichers anschließbar sind.
3. Zeit- bzw. Zeitprogramm-Schaltgerät nach einem der Ansprüche 1 und 2,
dadurch gekennzeichnet, daß die Ausgänge (393, 394) aller den Stellen des vollständigen Datensatzes zugeordneten Zellen des Programmierspeichers (392) zwecks Prüfung auf
Vollständigkeit an den Eingängen einer logischen Ver baugruppe knüpfungs mit UND- und/oder NAND-Gliedern und/oder
Zählern, Schieberegistern und/oder einer Vergleicherstufe (375 bis 377, 379, 380) bzw. solchen gegebenenfalls seriellen Mehrfachfunktionen liegen, deren Ausgangssignal an einem Eingang eines UND-Gliedes liegt, dessen anderer Eingang mit dem Ausgang des Programmierspeichers und des sen Ausgänge bei erfüllter Verknüpfungsbedingung mit ent sprechenden Eingängen (414) eines Hilfsregisters im Ar beitsspeicher (418) verbunden sind, während sie bei
Nichterfüllung jedes Anzeigeelement der zu den Speicher zellen von nichtbelegten Teilbereich-Stellen mit einem Blinksignal beaufschlagt.
4. Zeit- bzw. Zeitprogramm-Schaltgerät nach einem der An sprüche 1 bis 3,
dadurch gekennzeichnet, daß die Ausgänge (378) aller den Stellen des vollständigen Datensatzes zugeordneten Zellen des Programmierspeichers (392) zwecks Prüfung auf Kompati bilität bzw. Piausibilität der eingegebenen Daten an den Eingängen einer logischen Verknüpfungs-Baugruppe mit UND- (642, 643, 643a, 666, 667), NAND- (640, 641), ODER- (665) bzw. EXOR-Gliedern und/oder Zählern ((634, 635, 645, 646, 647), Schieberegistern (636, 637, 657, 660, 664) und/ /oder Vergleicherstufen (632, 633, 644, 649, 648, 653, 654, 656, 659, 662) bzw. solchen gegebenenfalls seriellen Mehr fachfunktionen liegen, deren Ausgangssignal an einem Ein gang eines UND-Gliedes (670, 671) liegt, dessen andere Eingänge mit den Ausgängen des Programmierspeichers (392) bzw. dessen anderer Eingang mit dem Ausgang des zu der Verknüpfungs-Baugruppe für die Vollständigkeitsprüfung ge hörenden UND-Gliedes (670, 671) verbunden sind, wobei diese Verbindung(en) nur bei erfüllter Kompatibilitäts-Bedingung hergestellt bzw. bei Nichterfüllung die zu den nicht-kom patibel belegten Speicherzellen gehörenden Anzeigeelemente mit einem Blinksignal beaufschlagt werden.
5. Zeit- bzw. Zeitprogramm-Schaltgerät nach Anspruch 4,
dadurch gekennzeichnet, daß die Ausgänge eines ersten, dh. des EIN-Schaltungs-Teildatensatzes des Programmierspei chers (621) und die Leseausgänge eines zweiten, dh. eines EIN-Schaltungs-Teildatensatzes (ab 651) des Schreib-/ Lese-Arbeitsspeichers (418), durch in steigender Folge von einem EIN-Schaltungs-Teildatensatz bei vorhandenem folgen den zugehörigen AUS-Schaltungs-Teildatensatz zum jeweils nächsten EIN-Schaltungs-Teildatensatz mittels des jeweils um ein erhöhten Adreßzählers (629) fortlaufend durch das Ergebnis einer Vergleicherstufe mit UND-Gliedern (655, 643a) auf Datensätze gleicher Kanaldaten adressiert anschließbar sind, wobei der Adreßzähler (629) so lange weiter erhöht wird, bis pin dritter, dh. ein EIN-Schaltungs-Teildatensatz (ab 652) des Schreib-/Lese-Arbeitsspeichers (418) gerade eben noch größer als der AUS-Schaltungs-Teildatensatz des Programmierspeichers (392), aber der EIN-Schaltungs-Teildatensatz des letzteren immer noch größer ist als der AUS- Schaltungs-Zeildatensatz des Schreib-/Lese-Arbeitsspeichers (418),
wobei ferner das Ergebnissignal der Vergleicherstufe bei Gleichheit des ersten EIN- und des vierten AUS-Teildaten satzes des Programmierspeichers (392) bzw. des ersten EIN- und des zweiten EIN-Schaltungs-Teildatensatzes einerseits bzw. des vierten AUS- und des dritten AUS-Schaltungs- Teildatensatzes andererseits des Programmierspeichers (392) bzw. des Schreib-/Lese-Arbeitsspeichers (418), und wenn schließlich ein fünfter, dh. auf den dritten, dh. den AUS-Schaltungs-Teildatensatz folgender EIN-Schaltungs- Teildatensatz des Schreib-Lese-Arbeitsspeichers (418) klei ner ist als der vierte, dh. der AUS-Schaltungs-Teildaten satz des Programmierspeichers (392), die Übernahme in den Schreib-/Lese-Arbeitsspeicher (418) durch die UND-Glieder (670, 671) sperrt und andererseits bei positiver Differenz zwischen dem ersten EIN- und dem zweiten EIN-Schaltungs- Teildatensatz und/oder zwischen dem vierten AUS- und dem dritten AUS-Schaltungs-Teildatensatz unter Löschung des gespeicherten kompletten EIN-/AUS-Schaltungs-Datensatzes im Schreib-/Lese-Arbeitsspeicher die Übernahme des betreffenden kompletten EIN-/Aus-Schaltungs-Datensatzes im Programmierspeichers (392) in den Schreib-/Lese-Arbeitsspei eher (418) freigibt.
6. Zeit- bzw. Zeitprogramm-Schaltgerät nach einem der An sprüche 1 bis 5,
dadurch gekennzeichnet, daß der DZW. die Inhalt(e) einer, mehrerer bzw. aller Zelle (n) bzw. Teilbereiche eines zu dem angezeigten Datensatz gehörenden Registers für mindestens einen vorwählbaren Kanal und/oder Wochentag durch Betätigung des bzw. der zugehörigen Taster(s) unabhängig von den anderen Teilbereichen austauschbar bzw. löschbar ist (sind).
7. Zeit- bzw. Zeitprogramm-Schaltgerät nach einem der An sprüche 1 bis 6,
dadurch gekennzeichnet, daß der Inhalt mindestens einer Zeile eines Teilbereichs des zu einem Datensatz gehörenden Registers durch Einzelbetätigung eines Stell-Ta sters um jeweils eine Wertstufe bzw. gegebenenfalls nach über den Ablauf einer vorgegebenen Wartezeit andauernden Betätigung um entsprechend mehrere Wertstufen einstellbar bzw. veränderbar sind, und/oder mittels eines "-" bzw. "+/-" Zusatzschalters wählbar in erhöhendem oder vermindernden Sinne.
8. Zeit- bzw. Zeitprogramm-Schaltgerät nach einem der Ansprüche 1 bis 7,
dadurch gekennzeichnet, daß in jedem der Signalkreise für die Stell-Taster (351 bis 358) eine logische UND- bzw. ODER-Parallel- und/oder Seriell-Verknüpfungsstufe (360 bis 367; 326 bis 335) für die Aufhebung der elektrischen Wirkung d s jeweils vorher betätigten Funk tionswahltasters (321 bis 325), dh. für UHR, EIN, AUS, AS1 ..., AUT, und umgekehrt liegt.
9. Zeit- bzw. Zeitprogramm-Schaltgerät nach einem der Ansprüche 1 bis 8,
dadurch gekennzeichnet, daß in jedem der Signalkreise für die Stell-Taster (351 bis 358), zB. "d", "h", "m", "s", "S1...", ABF bzw. CHECK, QUI, CLE, eine logische UND- bzw. ODER-Parallel- und/oder Seriell-Verknüpfungs stufe (360 bis 367) für die Sperrung der elektrischen Wirkung der ersteren durch den Funktionswahl-Taster (325) liegt.
10. Zeit- bzw. Zeitprogramm-Schaltgerät nach einem der Ansprüche 1 bis 9,
dadurch gekennzeichnet, daß der Eingabespeicher für TAG (Wochentag) und/oder KAN als Schiebespeicher (387,
391) ausgebildet ist und zwischen ihm und dem korrespondierenden Register (387', 391') eine logische Parallelbzw. Seriell-Verknüpfungsstufe (zB. UND-Glied 366) für die Quittierung bei mehrfacher Speicherung von TAG- bzw. KAN-Daten bzw. zugehörigen Merkern liegt.
11. Zeit- bzw. Zeitprogramm-Schaltgerät nach einem der Ansprüche 1 bis 10,
dadurch gekennzeichnet, daß zwischen den Eingangskrei sen der Funktionswahl-Taster (321 bis 325) und der Stell- Taster (360 bis 367) eine logische Parallel- und/oder Se riell-Verknüpfungsstufe (326 bis 335) für die Sperrung ihrer elektrischen Wirkung durch den Funktions-Haupt- Wahlschalter "STEL/AUT" in dessen einer Stellung liegt.
12. Zeit- bzw. Zeitprogramm-Schaltgerät nach einem der Ansprüche 1 bis 11,
dadurch gekennzeichnet, daß den Schaltkanälen Kanal- Wahlschalter (342) zugeordnet sind, mittels deren die Kanäle unabhängig von den Funktions- und Stell-Tastern und diesen übergeordnet stellbar sind.
13. Zeit- bzw. Zeitprogramm-Schaltgerät nacheinem der Ansprüche 1 bis 12,
dadurch, gekennzeichnet, daß im Signalkreis der Stell- Taster für "h", "m", gegebenenfalls "s" eine logische
Parallel- und/oder -Seriell-Verknüpfungsstufe (375, 376, 379, 380) für die Freigabe des Signalkreises des ABF- (bzw. CHECK-) Tasters bei Erfüllung der UND-Bedingung mit den Signalen des Funktionswahl-Tasters AS1... , dann der EIN- oder AUS- und gegebenenfalls der TAG-(Wo chentag)-Stell-Taster liegt.
14. Zeit- bzw. Zeitprogramm-Schaltgeräät nach einem der An sprüche 1 bis 13, dadurch gekennzeichnet, daß im Signalkreis der Funktions wahl- (321 bis 325) und der Stell-Taster (351 bis 358) eine logische Parallcl- und/oder Seriell-Verκnuprungs stufe mit dem Signalkreis des CLE-Tasters (358) für die Aufhebung der elektrischen Wirkung des unmittelbar vorher betätigten des Tasters bzw. Löschung des zugehörigen Abschnitts des angezeigten Datensatzes liegt.
15. Zeit- bzw. Zeitprogramm-Schaltgerät nach einem der Ansprüche 1 bis 14,
dadurch gekennzeichnet, daß im Signalkreis der Funktionswahltaster eine Schieberegister-Einrichtung für deren Umschaltung vom Steuerkreis eines jeweiligen der zugehörigen Funktionswahlkreise auf einen nächsten, zB. in der Reihenfolge "UHR - EIN - AUS - AS1... - AUT - UHR .... usw." bei aufeinanderfolgender Betätigung der Funktionswahl-Taster liegt.
16. Zeit- bzw. Zeitprogramm-Schaltgerät nach einem der Ansprüche 1 bis 15,
dadurch gekennzeichnet, daß im Signalkreis der Stell- Taster, zB. "h", "m", gegebenenfalls "s", eine Schieberegister-Einrichtung für die Umschaltung der ersteren in der angegebenen Reihenfolge auf den jeweils nächsten, im Falle der Stell-Taster "d" und "S1..." unter Zwischenschaltung einer logischen Parallel- und/oder Se riell-Verknüpfungsstufe für die vorherige Betätigung des "QUI"-Tasters nach ein- oder mehrmaliger Betätigung des betreffenden Stell-Tasters bei erfüllter UND- Bedingung liegt.
17. Zeit- bzw. Zeitprogramm-Schaltgerät nach einem der Ansprüche 1 bis 16,
dadurch gekennzeichnet, daß der Signalkreis der Funktionswahl-Taster ein Zeitglied für dessen Rückstellung nach Ablauf einer voreinstellbaren Zeitspanne, zB. 40 Sekunden enthält, wenn innerhalb dieser Zeitspanne keiner der Stell-Taster betätigt wird.
18. Zeit- bzw. Zeitprogramm-Schaltgerät nach einem der An sprüche 1 bis 17,
dadurch gekennzeichnet, daß die Bedienungselemente gruppenweise in Prioritätsstufen geordnet, nämlich als Funktionswahl-Schalter (9 bis 13), Funktionswahl-Taster (15 bis 17; 26 bis 29) und Stell-Taster (2o bis 25) in einer Matrix mit Adressierungsleitungen in der einen und Leseleitungen in der anderen Koordinate, wobei die Bedienungselemente in deren Kreuzungspunkten angeordnet sind, und so zusammengefaßt sind, daß bei Anschluß der dem jeweiligen Bedienungselement zugeordneten Adres se am zugeordneten Ausgang der Leseleitungen ein CODE auftritt, der für die Gruppen der Bedienungselemente in charakteristisch begrenzten Zahlenbereichen eindeutig definiert ist, zB. für Taster innerhalb des sedezi- malen Bereichs ∅ bis F, in seinem unteren Teil zB. "2" für den "AUT"-Taster, in seinem oberen Bereich, zB. größer als "10" für die Funktions-Taster (sedezimal grös ser als "A"), und in seinem mittleren Bereich dazwischen Von "3" bis "10" bzw. "A", beide eingeschlossen, für Stell-Taster außer "AUT" liegt.
19. Zeit- bzw. Zeitprogramm-Schaltgerät nach einem der An sprüche 1 bis 19,
dadurch gekennzeichnet, daß zwischen jedem der an eine Taktimpulsquelle angeschlossenen Funktionswahl-Taster und den Eingängen der logischen UND- bzw. ODER-Parallel- Verknüpfungsstufen für die Dateneingänge der Baugruppen für aktuelle Uhrzeit, ferner für EIN- und AUS-Schaltzeiten,. Schaltkanal des Programmierspeichers, sowie des Eingangsspeichers der Leuchtziffer-Anzeigeeinrichtung, sowie des Hilfsregisters für einen kompletten Datensatz (zB. 621, 630, 631), sowie des Zwischenspeichers für Daten der aktuellen Uhrzeit (442 bis 445), bzw. der EIN- und AUS-Schaltzeiten, der Wochentage, der Schaltkanäle (207 bzw. 412) ein UND-Verknüpfungsglied und ein FLIP- FLOP-Glied (360 bis 373) liegen, wobei an den anderen Eingängen der ersteren die -Ausgänge aller anderen letz teren angeschlossen sind, s
Figure imgf000049_0001
o daß bei Betätigung jeweils einer Funktionstasters die FLIP-FLOP-Baugruppen aller anderen rückgesetzt werden.
20. Zeit- bzw. Zeitprogramm-Schaltgerät nach Anspruch 19,
dadurch gekennzeichnet, daß zwischen jeder der an einen von der UHR-Baugruppe abgeleiteten Taktimpulsquelle angeschlossenen Stell-Taster und den Eingängen der Zeit- abschnitt-Teilerstufen und der Schaltkanal-Stufe ein UND-Verknüpfungsglied, an dessen jeweils anderem Eingang das -Ausgangss-ignal des der AUT"-Taste zugeordneten
Figure imgf000050_0001
FLIP-FLOP-Glieds angeschlossen ist, und ein monostabixes FLOP-Glied mit zeitlich begrenzter Dauer des Q-Ausgangs signals und selbsttätiger Rückstellung nach vorgegebenem Zeitablauf liegen, dessen Ausgang in Verknüpfung mit
Figure imgf000050_0002
den Ausgangssignalen der FLIP-FLOP-Glieder der Funktions- signal-Taster "EIN" bzw. "AUS" je ein FLIP-FLOP-Glied an steuert, deren Q-Ausgangssignale in einem UND-Glied ver knüpft ein Freigabesignal für die Übernahme der Ausgangs signale der Abschnitte der Eingangsspeicher der Leuchtziffer-Anzeigeeinrichtung herbeiführen.
21. Zeit- bzw. Zeitprogramm-Schaltgerät nach einem der An Sprüche 1 bis 20,
dadurch gekennzeichnet, daß als Taktimpulsquelle ein Paar von ausgangsseittg verbundenen UND-Gliedern dient, deren erster Eingang des einen an die "1-s"-Teilerstufe und deren erster Eingang des anderen an die "1/8-s"- Teilerstufe der Uhr-Baugruppe (446) und deren andere
Eingänge an den Q-Ausgang bzw. den Q-Ausgang eines zeit lich verzögert gesteuerten monostabilen FLOP-Gliedes liegt und dessen Eingang über ein Zeitverzögerungsglied von dem Q-Ausgang der monostabilen Glieder der Stell-Ta ster-Signalkreise über ein gemeinsames ODER-Glied (375, 376) beaufschlagt wird.
22. Zeit- bzw Zeitprogramm-Schaltgerät nach einem der An sprüche 1 bis 21,
dadurch gekennzeichnet, daß an den Eingängen der logischen Einheit (LE) das Ausgangssignal der elektronischen Uhr über je ein UND-Glied und die Ausgangssignale der Zwischenspeicher für die Abschnitte der Daten der aktuellen Uhrzeit, der EIN- und der AUS-Schaltzeiten einschließlich der Wochentage und der Schaltkanäle angeschlossen sind, wobei die jeweils anderen Eingänge der UND-Glieder vom Ausgangssignal des FLIP-FLOP-Glieds des zur "AUT"-Tasters gehörenden Schaltungsgruppe angesteuert ist.
23. Zeit- bzw. Zeitprogramm-Schaltgerät nach einem der Ansprüche 1 bis 22,
dadurch gekennzeichnet, daß Schalter mit mindestens zwei Stellungen im Steuerkreis jeder der Schaltungsgruppen für die Freigabe bzw. Blockierung deren IST-Zustandes in einem ihrer Betriebszustände liegen.
24. Zeit- bzw. Zeitprogramm-Schaltgerät nach einem der Ansprüche 1 bis 23,
dadurch gekennzeichnet, daß im Steuerkreis jeder der Funktionswahl-Taster mit Ausnahme des "AUT"-Tasters ein Schalter mit zwei Stellungen "STEL" und "AUT" zur Blockierung der Eingabe mit den Stell-Tastern im Falle der Betätigung des "AUT"-Tasters.
25. Zeit- bzw, Zeitprogramm-Schaltgerät nach einem der Ansprüche 1 bis 24,
dadurch gekennzeichnet, daß im Rücksetzkreis der monostabilen FLOP-Glieder im Signalkreis der Stell-Taster das Ausgangssignal des ODER-Gliedes (381) im Signalkreis des "CLE"-Tasters (358) und im Rücksetzkreis der FLIP- FLOP-Glieder (331 bis 335) im Signalkreis von Funktionswahl-Tastern (321 bis 325) das
Figure imgf000052_0001
Ausgangssignal eines zeitverzögert angesteuerten monostabilen FLOP-Gliedes (T1) angeschlossen ist, dessen Eingang von einem eingangs seitig von de
Figure imgf000052_0002
Ausgangssignalen der FLIP-FLOP-Glieder in den Signalkreisen von Funktionswahl-Tastern angesteuerten ODER-Glied (381) beaufschlagt wird.
26. Zeit- bzw. Zeitprogramm-Schaltgerät nach einem der An sprüche 1 bis 15,
dadurch gekennzeichnet, daß die elektronischen Baugruppen mindestens teilweise baulich integrierte Bestandteile eines handelsüblichen Mikroprozessors mit arithmetisch-logischer Einheit, Schreib-/Lese-Arbeitsspei- eher, Eingangs- und Ausgangs-Registern für die Adressierung, datenlesung und Datenübergabe der bzw. aus der in einer Matriex vereinigten Gruppe von Schaltern und/ /oder von Funktionswahl- und Stell-Tastern, sowie aus den bzw. in die Daten- und Adreß-Zwischenspeicher(n), ua. Akkumulator (A) , B-Register usw., Konstantenspeichern, Zählern für Zeitintervalle, Schieberegistern für logische Verknüpfungs- und Vergleichs-Routinen von Speicherinhalten und deren Entscheidungsbewertung mit Hilfe von Gruppen von UND- bzw. ODER-Gliedern sind.
27. Zeit- bzw. Zeitprogramm-Schaltgerät nach einem der Ansprüche 1 bis 26,
dadurch gekennzeichnet, daß die UND- bzw. ODER-, FLIPFLOP- und MONO-FLOP-Baugruppen, Zähler für Zeitinter valle und/oder Speicher-Datenworte, Schieberegister,
Konstanten-Speicherplätze der seriellen logischen Ver knüpfungs- und Vergleicherstufen mindestens teilweise durch Befehlsworte enthaltende Plätze eines Programmspeichers mit Decodierer für die Ableitung von Funktions signalen aus den Operationsteilen der gespeicherten Befehlsworte ersetzt sind.
28. Zeit- bzw. Zeitprogramm-Schaltgerät nach einem der Ansprüche 1 bis 27,
dadurch gekennzeichnet, daß die als Halbleiter-Kompakt- Baustein (67) zusammen mit Mikroprozessor-Baugruppen technologisch vereinigte, vorzugsweise in C'MOS-Techno logie und mit LED-Flüssigkristall-Anzeigeelement ausgebildete Leuchtziffer-Anzeigeeinrichtung auf einer Lei terplatte (120, 215) mit galvanisch aufgebrachten Lei terbahnen mittels der Anschlußfahnen montiert und angeschlossen, sowie die Leiterplatte (215) zwischen einem Gehäuse-Oberteil (201) mit einen Fenster-Durchbruch (83) für die Leuchtziffer-Anzeigeeinrichtung enthaltendem An zeigefeld und einem diesem anliegend benachbarten Bedie nungs- und Einstellfeld (3) mit den Funktionswahl- (15 bis 17 und 27) und Stell-Tastern (21 bis 24), sowie Funk tionswahl-Schaltern einerseits und andererseits einem Gehäuse-Unterteil (203) durch deren aufeinanderpassende Wand-Ränder mittels Verschraubung zu einem eigentlichen Gehäuse selbstjustierend durch Paßteile und durch Rippen (zB. 2o6), Zwischenwände (zB. 114) und Stifte (zB. 118) zur Abstandsbicherung beidseitig abgesetzt gehalten sind.
29. Zeit- bzw. Zeitprogramm-Schaltgerät nach Anspruch 28,
dadurch gekennzeichnet, daß die Leiterplatte (215) durch auf ihr zu beiden Längsseiten im rechten Winkel angebrachte weitere Leiterplatten (216, 217) versteift ist, auf der die Bauelemente der Stromversorgung, Gleichrichter, eine galvanische Batterie und/oder Kondensatoren (159 bis 163) usw., die Relais od.dgl. und Steckerleisten, letztere als galvanisch angebrachte Kontaktstreifen, angeordnet sind.
30. Zeit- bzw. Zeitprogramm-Schaltgerät nach einem der An sprüche 28 und 29,
dadurch gekennzeichnet, daß das Gehäuse-Unterteil (213) mit-vorzugsweise innenseitig gezahnten Nuten (228) an zwei gegenüberliegenden Seitenwänden für seine Spann halterung durch Klauen am Gegenstück sowohl in den Aus schnitt einer frontseitigen Montageplatte eines elektronischen Gerätegestells passend einsteckbar als auch in ein bis auf Durchbrüche für Anschlußleitungen geschlossenes Aufbau-Montage-Abdeckgehäuse (202) topfför miger Gestaltung zum Schutz der rückwärtigen Teile und Anschlüsse des Gehäuse-Unterteils gegen unsachgemäße Be rührung aufsteckbar für Aufbau-Montage geeignet verwend bar ist.
31. Zeit- bzw. Zeitprogramm-Schaltgerät nach einem der Ansprüche 28 bis 30,
dadurch gekennzeichnet, daß die Funktionswähl- und Stell-Taster als durch mittels Zusätzen leitfähig ge machten Kautschuk-artigem Werkstoff gefertigte Finger
(55 bis 59') mit einem Hals (59) von rechteckigem Querschnitt, und durch hierzu passend rechteckige Durchbrüche (105) mit randseitig passend einstückig angeformten Rippen (110 bis 112) an der Unterseite der Frontplatte (109) geführt, und mit einer gegenüber der Leiterplatte (51) anliegenden Kopfplatte (60) als Stromverbinder zwischen den bei Tastenbetätigung berührten Leiterbahnen ausgebildet und mit einer gemeinsamen elastischen Auflagefläche (61) mit angeformten Paßteilen einstückig und stoffschlüssig vereinigt sind.
32. Zeit- bzw. Zeitprogramm-Schaltgerät nach einem der Ansprüche 28 bis 31,
dadurch gekennzeichnet, daß das Anzeigefeld und das anschließend neben-anliegende Bedienungs- und Einstell feld von mindestens annähernd gleicher anliegender Seitenlänge zu einem länglichen Rechteck im Seitenverhältnis zwei zu eins in der Frontplatte des Gehäuse-Oberteils vereinigt und durch eine auf das Gehäuse-Oberteil zwischen dessen Seitenwänden aufsteckbare Klarsicht- Abdeckhaube staub- und beschädigungs-sicher abdeckbar ist.
PCT/EP1983/000107 1982-04-20 1983-04-18 Timed or time-programmed electronic switching apparatus WO1983003688A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DK587683A DK587683D0 (da) 1982-04-20 1983-12-20 Elektronisk tids- eller tidsprogramkoblingsapparat

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DEP3214372.9-31820420 1982-04-20
DE3214372A DE3214372A1 (de) 1982-04-20 1982-04-20 Elektronisches zeitschaltgeraet

Publications (1)

Publication Number Publication Date
WO1983003688A1 true WO1983003688A1 (en) 1983-10-27

Family

ID=6161256

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/EP1983/000107 WO1983003688A1 (en) 1982-04-20 1983-04-18 Timed or time-programmed electronic switching apparatus

Country Status (8)

Country Link
US (1) US4594007A (de)
EP (1) EP0092211B2 (de)
AT (1) ATE30974T1 (de)
DE (2) DE3214372A1 (de)
ES (1) ES8402083A1 (de)
GR (1) GR78191B (de)
IE (1) IE54902B1 (de)
WO (1) WO1983003688A1 (de)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0204241A2 (de) * 1985-05-31 1986-12-10 Casio Computer Company Limited Elektronisches Uhrwerk mit Terminspeicher
EP0339373A1 (de) * 1988-04-25 1989-11-02 Siemens Aktiengesellschaft Mikrocomputergesteuerte Programm-Einstellvorrichtung für ein Zeitschaltgerät

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DK163842C (da) * 1984-11-27 1992-08-24 Knudsen Nordisk Elect Programmerbart elektrisk ur
DE3622681A1 (de) * 1986-07-05 1988-01-21 Diehl Gmbh & Co Elektronische uhr mit einer digitalanzeige
JP2526938B2 (ja) * 1987-11-16 1996-08-21 オムロン株式会社 プログラマブル・タイムスイツチ
DE4008940A1 (de) * 1990-03-20 1991-09-26 Elero Antrieb Sonnenschutz Elektronische rolladensteuerung
EP0503265B1 (de) * 1991-02-04 1997-05-14 Joh. Vaillant GmbH u. Co. Eingabeeinrichtung für einen programmierbaren Heizungsregler
FR2775865B1 (fr) * 1998-03-04 2000-06-09 Valeo Electronique Tableau de commande a circuit imprime, en particulier pour vehicule automobile
US6060980A (en) * 1999-08-20 2000-05-09 Bedol; Mark A. Appointment timer
US20050083786A1 (en) * 2003-10-15 2005-04-21 Shih-Cheng Tsai Multi-functional timer
JP5166875B2 (ja) * 2004-11-10 2013-03-21 エルジー エレクトロニクス インコーポレイティド 家電機器の遠隔モニタ装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB923609A (en) * 1959-07-17 1963-04-18 Pye Ltd Automatic control arrangement
FR2296213A1 (fr) * 1974-12-27 1976-07-23 Kienzle Uhrenfabriken Gmbh Horloge electronique fonctionnant numeriquement
US4004085A (en) * 1974-04-19 1977-01-18 Tokyo Shibaura Electric Co., Ltd. Receiving program-presetting system for a television receiver
FR2415915A1 (fr) * 1978-01-26 1979-08-24 Nissan Motor Procede et appareil pour accorder un recepteur de radiodiffusion suivant une sequence programmee
GB1572562A (en) * 1976-07-06 1980-07-30 Citizen Watch Co Ltd Multi-function temepiece
GB1580020A (en) * 1977-03-15 1980-11-26 Citizen Watch Co Ltd Portable electronic apparatus equipped with time-keeping means
US4393915A (en) * 1980-03-24 1983-07-19 Olson Carl G Web securing device

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CH15464A (de) * 1897-11-12 1898-06-15 Wangelin Friedr Allseitig geschlossener Schwimmkörper
DE2643250B2 (de) * 1976-09-25 1978-07-27 Braun Ag, 6000 Frankfurt Zentralgesteuerte Uhr
US4158432A (en) * 1976-12-10 1979-06-19 Texas Instruments Incorporated Control of self-test feature for appliances or electronic equipment operated by microprocessor
US4279012A (en) * 1978-10-23 1981-07-14 Massachusetts Microcomputers, Inc. Programmable appliance controller
US4204196A (en) * 1978-11-17 1980-05-20 Sveda Michael P Modular electronic timer
US4293915A (en) * 1979-04-16 1981-10-06 Pacific Technology, Inc. Programmable electronic real-time load controller
US4264034A (en) * 1979-08-16 1981-04-28 Hyltin Tom M Digital thermostat
US4385841A (en) * 1980-08-01 1983-05-31 Justin Kramer Digital program control clock
US4387420A (en) * 1980-11-26 1983-06-07 Rauland-Borg Corporation Programmable clock
US4418333A (en) * 1981-06-08 1983-11-29 Pittway Corporation Appliance control system

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB923609A (en) * 1959-07-17 1963-04-18 Pye Ltd Automatic control arrangement
US4004085A (en) * 1974-04-19 1977-01-18 Tokyo Shibaura Electric Co., Ltd. Receiving program-presetting system for a television receiver
FR2296213A1 (fr) * 1974-12-27 1976-07-23 Kienzle Uhrenfabriken Gmbh Horloge electronique fonctionnant numeriquement
GB1572562A (en) * 1976-07-06 1980-07-30 Citizen Watch Co Ltd Multi-function temepiece
GB1580020A (en) * 1977-03-15 1980-11-26 Citizen Watch Co Ltd Portable electronic apparatus equipped with time-keeping means
FR2415915A1 (fr) * 1978-01-26 1979-08-24 Nissan Motor Procede et appareil pour accorder un recepteur de radiodiffusion suivant une sequence programmee
US4393915A (en) * 1980-03-24 1983-07-19 Olson Carl G Web securing device

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0204241A2 (de) * 1985-05-31 1986-12-10 Casio Computer Company Limited Elektronisches Uhrwerk mit Terminspeicher
EP0204241A3 (en) * 1985-05-31 1988-03-30 Casio Computer Company Limited Electronic timepiece including a schedule memory device
EP0339373A1 (de) * 1988-04-25 1989-11-02 Siemens Aktiengesellschaft Mikrocomputergesteuerte Programm-Einstellvorrichtung für ein Zeitschaltgerät

Also Published As

Publication number Publication date
IE830891L (en) 1983-10-20
DE3374613D1 (en) 1987-12-23
ATE30974T1 (de) 1987-12-15
DE3214372A1 (de) 1983-11-03
GR78191B (de) 1984-09-26
DE3214372C2 (de) 1988-07-14
EP0092211B1 (de) 1987-11-19
IE54902B1 (en) 1990-03-14
ES521646A0 (es) 1984-01-16
EP0092211B2 (de) 1991-07-03
EP0092211A1 (de) 1983-10-26
US4594007A (en) 1986-06-10
ES8402083A1 (es) 1984-01-16

Similar Documents

Publication Publication Date Title
DE2221681A1 (de) Elektronische Uhr
DE2840258B2 (de) Elektronisches Zeitmeßgerät
EP0092211B1 (de) Elektronisches Zeitprogramm-Schaltgerät
DE2647829A1 (de) Manuell programmierbarer programmspeicher
EP0341443A1 (de) Elektronische Digital-Zeituhr
EP0339373A1 (de) Mikrocomputergesteuerte Programm-Einstellvorrichtung für ein Zeitschaltgerät
DE2902604B1 (de) Bedienungseinrichtung fuer die Steuerung des Zustandes einer Anlage
DE4025703C2 (de)
DE2828367A1 (de) Anordnung zum einstellen eines empfaengers auf eine vorbestimmte anzahl bevorzugter abstimmpositionen
DE2914611C2 (de) Mittels Steckreitern manuell programmierbarer Programmspeicher
DE2901241A1 (de) Automatischer anrufbeantworter
EP0473748B1 (de) Zeitschaltuhr
EP0563972B1 (de) Elektronische Zeitschaltuhr
EP0110112B1 (de) Digitalanzeigende elektronische Uhr
DE2716387B2 (de) Elektronische Uhr
DE3003847C2 (de)
DE2609002C2 (de) Uhr mit Ziffernanzeige mit einer Zeiteinstellvorrichtung
EP0354487B1 (de) Elektronische digitale Schalt- und/oder Regelvorrichtung, insbesondere Schaltuhr
DE10225748B4 (de) Verfahren zur Programmierung von mit Schlüsseln programmierbaren Uhren und Programmierschlüssel für die Umsetzung dieses Verfahrens
DE2857653A1 (de) Einrichtung in einem fernsehsystem
DE2804079A1 (de) Programmierbarer elektrischer zeitschalter, insbesondere zur programmregelung eines thermostaten
DE4413453A1 (de) Integrierbares elektronisches Gerät
DE1537927C (de) F ernseh-Kanal wähler
DE2826836B1 (de) Verfahren und Vorrichtung zum Abrufen und Ablegen von Daten oder Programmen
DE2461563C3 (de) Elektronisch digital arbeitende Uhr

Legal Events

Date Code Title Description
AK Designated states

Designated state(s): DK US