TWI738211B - 記憶體陣列及用以形成記憶體陣列之方法 - Google Patents

記憶體陣列及用以形成記憶體陣列之方法 Download PDF

Info

Publication number
TWI738211B
TWI738211B TW109104468A TW109104468A TWI738211B TW I738211 B TWI738211 B TW I738211B TW 109104468 A TW109104468 A TW 109104468A TW 109104468 A TW109104468 A TW 109104468A TW I738211 B TWI738211 B TW I738211B
Authority
TW
Taiwan
Prior art keywords
charge blocking
word line
layers
channel
blocking material
Prior art date
Application number
TW109104468A
Other languages
English (en)
Other versions
TW202040792A (zh
Inventor
巴拉特 布珊
克里斯 M 卡森
科林 豪德
Original Assignee
美商美光科技公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商美光科技公司 filed Critical 美商美光科技公司
Publication of TW202040792A publication Critical patent/TW202040792A/zh
Application granted granted Critical
Publication of TWI738211B publication Critical patent/TWI738211B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40117Multistep manufacturing processes for data storage electrodes the electrodes comprising a charge-trapping insulator
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B41/23Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B41/27Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • H10B43/35EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0683Plurality of storage devices
    • G06F3/0688Non-volatile semiconductor memory arrays
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0466Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells with charge storage in an insulating layer, e.g. metal-nitride-oxide-silicon [MNOS], silicon-oxide-nitride-oxide-silicon [SONOS]
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/14Word line organisation; Word line lay-out
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66833Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a charge trapping gate insulator, e.g. MNOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/792Field effect transistors with field effect produced by an insulated gate with charge trapping gate insulator, e.g. MNOS-memory transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • H10B41/35Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
    • H10B41/41Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region of a memory region comprising a cell select transistor, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/60Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates the control gate being a doped region, e.g. single-poly memory cell
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/10EEPROM devices comprising charge-trapping gate insulators characterised by the top-view layout
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/40EEPROM devices comprising charge-trapping gate insulators characterised by the peripheral circuit region

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Ceramic Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)

Abstract

本發明揭示一種用於形成一記憶體陣列(其包括記憶體單元串)之方法,其包括形成包括垂直交替絕緣層及字線層之一堆疊。形成沿該等垂直交替層竪向延伸之第一電荷阻擋材料。該第一電荷阻擋材料具有至少7.0之k且包括一金屬氧化物。在該第一電荷阻擋材料之橫向內形成一第二電荷阻擋材料。該第二電荷阻擋材料具有小於7.0之k。在該第二電荷阻擋材料之橫向內形成儲存材料。在該儲存材料之橫向內形成絕緣電荷通過材料。在該絕緣電荷通過材料之橫向內形成沿該等絕緣層及該等字線層竪向延伸之通道材料。本發明揭示結構實施例。

Description

記憶體陣列及用以形成記憶體陣列之方法
本文中所揭示之實施例係針對記憶體陣列及用於形成記憶體陣列之方法。
記憶體係一類型之積體電路系統且在電腦系統中用於儲存資料。記憶體可以個別記憶體單元之一或多個陣列製造。可使用數位線(其亦可指稱位元線、資料線或感測線)及存取線(其亦可指稱字線)寫入至或讀取自記憶體單元。感測線可沿陣列之行導電地互連記憶體單元,且存取線可沿陣列之列導電地互連記憶體單元。可透過一感測線及一存取線之組合唯一地定址各記憶體單元。
記憶體單元可為揮發性、半揮發性或非揮發性的。非揮發性記憶體單元可在缺乏電源之情況下長時間儲存資料。通常將非揮發性記憶體指定為具有至少約10年之一保存時間的記憶體。揮發性記憶體耗散且因此經再新/重寫以維持資料儲存。揮發性記憶體可具有數毫秒或更少之一保存時間。無論如何,記憶體單元經組態以以至少兩個不同可選狀態保存或儲存記憶。在二進位系統中,狀態被視作一「0」或一「1」。在其他系統中,至少一些個別記憶體單元可經組態以儲存資訊之兩個以上位準或 狀態。
一場效電晶體係可用於一記憶體單元中之一電子組件類型。此等電晶體包括一對導電源極/汲極區,其等之間具有一半導電通道區。一導電閘極相鄰於通道區且與通道區間隔一薄閘極絕緣體。將一適合電壓施加於閘極允許電流自一源極/汲極區流動通過通道區而至另一源極/汲極區。當自閘極移除電壓時,在很大程度上防止電流流動通過通道區。場效電晶體亦可包含額外結構(例如一可逆可程式化電荷儲存區)作為閘極絕緣體與導電閘極之間的閘極建構之部分。
快閃記憶體係一類型之記憶體且在現代電腦及裝置中有很多使用。例如,現代個人電腦可使BIOS儲存於一快閃記憶體晶片上。作為另一實例,對於電腦及其他裝置而言,在固態硬碟中利用快閃記憶體來替換習知硬碟機正變得越來越普遍。作為又一實例,快閃記憶體在無線電子裝置中很流行,因為其使製造商能夠支援新通信協定(隨著新通信協定變得標準化)且提供遠端升級裝置用於增強特徴之能力。
在一些實施例中,一種用於形成一記憶體陣列(其包括記憶體單元串)之方法包括形成包括垂直交替絕緣層及字線層之一堆疊。形成沿該等垂直交替層竪向延伸之第一電荷阻擋材料。該第一電荷阻擋材料具有至少7.0之k且包括一金屬氧化物。在該第一電荷阻擋材料之橫向內形成一第二電荷阻擋材料。該第二電荷阻擋材料具有小於7.0之k。在該第二電荷阻擋材料之橫向內形成儲存材料。在該儲存材料之橫向內形成絕緣電荷通過材料。在該絕緣電荷通過材料之橫向內形成沿該等絕緣層及該等字線層竪向延伸之通道材料。
在一些實施例中,一種用於形成一記憶體陣列(其包括記憶體單元串)之方法包括形成包括垂直交替絕緣層及字線層之一堆疊。該等字線層包括犧牲材料。形成穿過該等絕緣層及字線層之通道開口。在該等通道開口內形成沿該等垂直交替層竪向延伸之絕緣體材料。在該等通道開口內形成在該絕緣體材料之橫向內沿該等垂直交替層竪向延伸之第一電荷阻擋材料。該第一電荷阻擋材料具有至少7.0之k且包括一金屬氧化物。在該等通道開口內形成在該第一電荷阻擋材料之橫向內沿該等垂直交替層竪向延伸之一第二電荷阻擋材料。該第二電荷阻擋材料具有小於7.0之k。在該等通道開口內形成在該第二電荷阻擋材料之橫向內沿該等垂直交替層竪向延伸之儲存材料。在該等通道開口內形成在該儲存材料之橫向內沿該等垂直交替層竪向延伸之絕緣電荷通過材料。在該等通道開口內形成在該絕緣電荷通過材料之橫向內沿該等垂直交替層竪向延伸之通道材料。在形成該通道材料之後,相對於該等字線層中之該絕緣體材料選擇性自該等字線層移除該犧牲材料。在移除該犧牲材料之後,移除該等字線層中之該絕緣體材料以暴露該第一電荷阻擋材料之一橫向外側壁。在該等字線層中形成直接抵靠該第一電荷阻擋材料之該暴露橫向外側壁之導電字線材料。
在一些實施例中,一種用於形成一記憶體陣列(其包括記憶體單元串)之方法包括形成一導電層。在該導電層上方形成包括垂直交替絕緣層及字線層之一堆疊。形成穿過該等絕緣層及字線層之通道開口。在該等通道開口內循序形成沿該等垂直交替層竪向延伸之襯層。該等襯層個別具有由一底部互連之側壁,該底部橫向延伸於該等側壁之間。該等襯層包括具有至少7.0之k之第一電荷阻擋材料之一第一襯層及具有小於7.0之k之第二電荷阻擋材料之一第二襯層。該第二襯層之該底部係直接在該第一 襯層之該底部上方。儲存材料之一第三襯層具有直接在該第二襯層之該底部上方之一底部。絕緣電荷通過材料之一第四襯層具有直接在該第三襯層之該底部上方之一底部。在該等通道開口內形成沿該等垂直交替層竪向延伸之通道材料。該通道材料係直接在該第四襯層之該底部上方且在各處與該導電層中之導體材料間隔。形成將該通道材料直接電耦合至該導電層中之該導體材料的一導電結構。
在一些實施例中,一種記憶體陣列(其包括記憶體單元串)包括一垂直堆疊,其包括垂直交替絕緣層及字線層。該等字線層包括個別記憶體單元之閘極區。該等閘極區之個別者包括該等字線層之個別者中之一字線之部分。通道材料沿該等絕緣層及該等字線層竪向延伸。該等個別記憶體單元構成橫向介於該等個別閘極區與該通道材料之間的一記憶體結構。該記憶體結構包括沿該等垂直交替層竪向延伸之一第一電荷阻擋材料。該第一電荷阻擋材料係直接抵靠該等個別閘極區且包括具有至少7.0之k之一金屬氧化物。一第二電荷阻擋材料係在該第一電荷阻擋材料之橫向內。該第二電荷阻擋材料具有小於7.0之k。儲存材料係在該第二電荷阻擋材料之橫向內。絕緣電荷通過材料係在該儲存材料之橫向內。
在一些實施例中,一種記憶體陣列(其包括記憶體單元串)包括一基板,其包括一導電層。一垂直堆疊包括該導電層上方之垂直交替絕緣層及字線層。該等字線層包括個別記憶體單元之閘極區。該等閘極區之個別者包括該等字線層之個別者中之一字線之部分。通道材料沿該等絕緣層及該等字線層竪向延伸且在各處與該導電層中之導體材料間隔。該等個別記憶體單元構成橫向介於該等個別閘極區與該通道材料之間的一記憶體結構。該記憶體結構包括沿該等垂直交替層竪向延伸之一第一電荷阻擋 材料。該第一電荷阻擋材料係直接抵靠該等個別閘極區且包括具有至少7.0之k之一金屬氧化物。一第二電荷阻擋材料係在該第一電荷阻擋材料之橫向內。該第二電荷阻擋材料具有小於7.0之k。儲存材料係在該第二電荷阻擋材料之橫向內。絕緣電荷通過材料係在該儲存材料之橫向內。一導電結構將該通道材料直接電耦合至該導電層。
10:建構
11:基底基板
12:陣列
13:第一絕緣體層
14:犧牲材料層
15:第二絕緣體層
16:導電層
17:導電材料
18:堆疊
19:導電材料
20:絕緣層
21:犧牲材料
22:字線層
23:絕緣金屬氧化物
24:絕緣材料
25:通道開口
26:第一材料
27:導電摻雜半導電材料層
28:導電摻雜半導電材料
29:字線
30:第二電荷阻擋材料
31:絕緣金屬氧化物
32:儲存材料
33:底部
34:絕緣電荷通過材料
35:空隙空間
36:通道材料
37:材料
38:徑向中心固體介電材料
39:底部
40:水平伸長溝槽
41:底部
42:頂部
43:頂部
44:襯層
45:橫向外側壁
46:導電材料
47:環
48:導電材料
49:竪向延伸串
50:端子端
51:導電結構
52:控制閘極區
53:絕緣體材料
54:第一電荷阻擋材料
55:襯層
56:記憶體單元
57:材料
58:側壁
59:底部
60:襯層
61:側壁
62:底部
63:襯層
64:側壁
65:記憶體結構
66:底部
67:襯層
68:側壁
69:底部
70:襯層
71:側壁
72:底部
73:襯層
74:側壁
75:橫向外側壁
100:堆疊
圖1係根據本發明之一實施例之程序中之一基板之一部分之一圖解橫截面圖。
圖2至圖28係根據本發明之一些實施例之程序中之圖1之建構之圖解序列截面圖及/或放大圖。
本發明之實施例涵蓋用於形成一電晶體陣列之方法及/或包括記憶體單元串(例如一NAND(「反及」)或其他記憶體單元陣列,其具有陣列下周邊控制電路系統(例如陣列下CMOS))之記憶體。本發明之實施例涵蓋所謂之「後閘極」或「替換閘極」處理、所謂之「先閘極」處理及與何時形成電晶體閘極無關之既有或將來開發之其他處理。本發明之實施例亦涵蓋與製造方法無關之一電晶體及/或記憶體單元(例如NAND或其他記憶體單元)陣列。參考圖1至圖28描述第一實例方法實施例,其可被視作一「後閘極」或「替換閘極」程序。
圖1展示形成竪向延伸電晶體及/或記憶體單元(未展示)串之一陣列12之一方法中之一建構10。建構10包括具有導電/導體/傳導、半導電/半導體/半傳導或絕緣/絕緣體/隔絕(即,本文中為電性的)材料之任何一或多者的一基底基板11。已在基底基板11上方垂直形成各種材料。材料 可在圖1所描繪之材料旁邊、竪向內或竪向外。例如,可在基底基板11上方、基底基板11周圍或基底基板11內之某處提供積體電路系統之其他部分或完全製造組件。用於操作竪向延伸記憶體單元串之一陣列(例如陣列12)內之組件的控制及/或其他周邊電路系統亦可被製造且可或可不完全或部分位於一陣列或子陣列內。此外,亦可獨立、協力或否則相對彼此製造及操作多個子陣列。在本發明中,一「子陣列」亦可被視作一陣列。
基板/建構10包括一導電層16。實例導電層16經展示為包括一導電材料19(例如金屬材料,諸如WSix)上方之一導電材料17(例如導電摻雜半導電材料,諸如導電摻雜多晶矽)。導電層16可包括用於控制將形成於陣列12內之電晶體及/或記憶體單元之讀取及寫入存取的控制電路系統(例如周邊陣列下電路系統)之部分。
建構10包括位於導電層16上方之一第一絕緣體層13、第一絕緣體層13上方之一犧牲材料層14及犧牲材料層14上方之一第二絕緣體層15。在一些實施例中,第一絕緣體層13包括一絕緣金屬氧化物31且第二絕緣體層15(若存在)包括絕緣金屬氧化物23,絕緣金屬氧化物23可具有相同或不同於絕緣金屬氧化物31之組成的組成。在本發明之背景中,一「絕緣金屬氧化物」之「金屬」係任何元素金屬,其包含元素半金屬(即,B、Si、Ge、As、Sb、Te、Po及At)之任何者。一些實例包含SiO2、Al2O3、HfO2、ZrO2、矽酸鹽、鋁酸鹽、HfxZryOz及SixAlyOz。在一實施例中,絕緣金屬氧化物包括多個元素金屬且在一此實施例中,元素金屬之一者係Si。在一實施例中,至少大部分絕緣金屬氧化物係化學計量的,且在另一實施例中,至少大部分絕緣金屬氧化物係非化學計量的。無論如何,絕緣金屬氧化物可含有一導電金屬氧化物物種(例如RuO2、IrO2等 等),但在整體考量時仍為整體絕緣(即,其在20℃具有不大於1×10-10西門子/cm之整體組成固有導電率)。犧牲材料層14包括可相對於第一絕緣體層13之材料31選擇性蝕刻且相對於第二絕緣體層15之材料23選擇性蝕刻之犧牲材料21。一理想實例係氮化矽,但可使用包含金屬材料之任何其他適合材料。一導電摻雜半導電材料層27係在犧牲材料層14上方且包括導電摻雜半導電材料28(例如導電摻雜多晶矽)。
基板建構10包括第二絕緣體層15(及導電摻雜半導電材料層27(若存在))上方之一堆疊18。堆疊18包括垂直交替絕緣層20及字線層22,其中導電摻雜半導電材料層27(若存在)垂直介於第二絕緣體層15與絕緣層20之一最低者之間。僅展示少數絕緣層20及字線層22,其中堆疊18更可能包括數十個、100個或更多個絕緣層20及字線層22。可或可不為周邊及/或控制電路系統之部分的其他電路系統可介於導電層16與堆疊18之間。例如,此電路系統之導電材料及絕緣材料之多個垂直交替層可在字線層22之一最低者下方及/或字線層22之一最高者上方。無論如何,字線層22可不包括導電材料且絕緣層20可不包括絕緣材料或在處理之此點處不絕緣。實例字線層22包括可完全或部分犧牲之第一材料26(例如氮化矽)。實例絕緣層20包括具有不同於第一材料26之組成的組成且可完全或部分犧牲的第二材料24(例如二氧化矽)。堆疊18及層16、13、14、15及27可共同被視作一堆疊100。僅展示一個堆疊18及一個堆疊100,但一個以上堆疊18及/或一個以上堆疊100可在基板11上方或基板11下方之堆疊18及/或堆疊100上方或下方(未展示)。此外,可不存在層16、13、14、15及27之一或多者。
參考圖2及圖3,已形成(例如,藉由乾式各向異性蝕刻)進入交替絕緣層20及字線層22之通道開口25。僅舉例而言,通道開口25經 展示為配置成每列四個開口25之交錯列之群組或行。可使用任何替代既有或將來開發之配置及建構。實例通道開口25經展示為進入導電層16且在一實施例中經展示為穿過導電材料17而停止於導電材料19上。
在個別通道開口中形成竪向延伸穿過絕緣層及字線層之電晶體通道材料,且可形成包括一閘極區(例如一控制閘極區)及橫向(例如徑向)介於閘極區與通道材料之間的一記憶體結構的陣列之個別記憶體單元。形成包括電荷阻擋材料、儲存材料(例如電荷儲存材料)及絕緣電荷通過材料之記憶體結構。個別記憶體單元之儲存材料(例如浮動閘極材料(諸如摻雜或未摻雜矽)或電荷捕獲材料(諸如氮化矽、金屬點等等))係竪向沿電荷阻擋區之個別者。絕緣電荷通過材料(例如具有夾於兩個絕緣體氧化物[例如二氧化矽]之間的含氮材料[例如氮化矽]之一帶隙工程結構)橫向介於通道材料與儲存材料之間。
參考圖4至圖6且在一實施例中,已在通道開口25內形成沿垂直交替絕緣層20及字線層22竪向延伸之絕緣體材料53。在一實施例中,藉由原子層沈積形成絕緣體材料53且絕緣體材料53直接抵靠絕緣材料24,且在一此實施例中,絕緣材料24及絕緣體材料53具有彼此相同組成(例如SiO2)。在一實施例中,絕緣體材料53經形成為通道開口25內之一襯層55且具有由一底部59互連之側壁58,底部59橫向延伸於側壁58之間。
已在通道開口25內形成在絕緣體材料53之橫向內沿垂直交替絕緣層20及字線層22竪向延伸之一第一電荷阻擋材料54。第一電荷阻擋材料54具有至少7.0之一介電常數k且包括一金屬氧化物。在一實施例中,第一電荷阻擋材料54具有至少8.0且在一此實施例中至少9.0之k。第一電荷阻擋材料54可或可不為化學計量的。在一實施例中,第一電荷阻擋 材料54包括一絕緣金屬氧化物,其包括Al、Hf、Zr、Ti、La、Sc、Ta及Dy之至少一者。在一實施例中,第一電荷阻擋材料54包括鋁酸鹽及矽酸鹽之至少一者。在一實施例中,絕緣金屬氧化物54包括多個元素金屬且在一實施例中包括Al2O3。在一實施例中,第一電荷阻擋材料(第一電荷阻擋材料54)經形成為具有由一底部62互連之側壁61的一襯層60,底部橫向延伸於側壁61之間,其中底部62係直接在絕緣體材料襯層55之底部59上方。
已在第一電荷阻擋材料54之橫向內形成一第二電荷阻擋材料30。第二電荷阻擋材料30具有小於7.0之k。第二電荷阻擋絕緣金屬氧化物可含有具有至少7.0之k的一物種,但在整體考量時具有小於7.0之一總k(即,其具有小於7.0之總組成固有k)。在一實施例中,第二電荷阻擋材料30具有不大於5.0且在一此實施例中不大於4.0之k。第二電荷阻擋材料30可或可不為化學計量的且在一實施例中包括SiO2。在一實施例中,第二電荷阻擋材料30經形成為沿垂直交替絕緣層20及字線層22竪向延伸且在一實施例中經形成為包括具有由一底部66互連之側壁64的一襯層63,底部66橫向延伸於側壁64。
已在第二電荷阻擋材料30之橫向內形成儲存材料32。在一實施例中,儲存材料32沿垂直交替絕緣層20及字線層22竪向延伸且在此一實施例中包括具有由一底部69互連之側壁68的一襯層67,底部69橫向延伸於側壁68之間。
已在儲存材料32之橫向內形成絕緣電荷通過材料34。在一實施例中,絕緣電荷通過材料34沿垂直交替絕緣層20及字線層22竪向延伸且在一此實施例中包括通道開口25內之一襯層70,襯層70具有由一底部72互連之側壁71,底部72橫向延伸於側壁71之間。為清楚起見,圖4中 將材料53、54、30、32及34共同標示為材料37。
已在絕緣電荷通過材料34之橫向內形成沿絕緣層20及字線層22竪向延伸之通道材料36。在一實施例中,通道材料36經形成為具有由一底部33互連之側壁74的一襯層73,底部33橫向延伸於側壁74之間。實例通道材料36包含適當摻雜結晶半導體材料,諸如一或多個矽、鍺及所謂之III/V族半導體材料(例如GaAs、InP、GaP及GaN)。
材料53、54、30、32、34及36可藉由(例如)將其各自薄層沈積於堆疊18上方及個別通道開口25內且接著將此背面至少平坦化至堆疊18之一最上表面來形成。可進行衝孔蝕刻(未展示)以自通道開口25之基底移除材料53、54、30、32、34及36之一或多者以暴露(未展示)導電層16。材料53、54、30、32、34及36之各者之實例厚度係25埃至100埃。通道開口25經展示為包括一徑向中心固體介電材料38(例如旋塗介電質、二氧化矽及/或氮化矽)。替代地且僅舉例而言,通道開口25內之徑向中心部分可包含(若干)空隙空間(未展示)及/或無固體材料(未展示)。無論如何且在所展示之一實施例中,通道材料36已形成至導電層16中且其底部33無位置直接抵靠導電層16中之任何導電材料。
參考圖7及圖8,已形成(例如藉由各向異性蝕刻)穿過堆疊18而至犧牲材料層14之水平伸長溝槽40。在一實施例中,水平伸長溝槽40具有第一絕緣體層13之一底部41上方的各自底部39。在一此實施例中,水平伸長溝槽40之底部39係在第一絕緣體層13之一頂部42上方,且在一此後實施例中,水平伸長溝槽40之底部39係在犧牲材料層14之一頂部43下方。
參考圖9且在一實施例中,已在水平伸長溝槽40中形成一 犧牲側壁襯裡44(例如摻雜或未摻雜多晶矽)。此可具有相同於導電摻雜半導電材料層27之導電摻雜半導電材料28之組成的組成。例如,可提供此一襯裡44,其中第一材料26係犧牲的且包括相同於犧牲材料21(例如氮化矽)之組成的組成。此可經受一衝孔蝕刻(例如所展示)以移除襯裡44以跨溝槽40之底部39完全延伸以暴露犧牲材料層14之犧牲材料21。
參考圖10及圖11(圖11係圖10之一部分之一放大圖),已透過水平伸長溝槽40相對於第一絕緣體層13之材料31選擇性及相對於第二絕緣體層15之材料23選擇性蝕刻(例如,藉由濕式蝕刻,例如使用H3PO4,其中犧牲材料包括氮化矽)犧牲材料21(未展示)。此已形成一空隙空間35。可藉此減小犧牲側壁襯裡44(若存在)之厚度,例如所展示。
在一實施例中,最終暴露犧牲材料層中之通道之一橫向外側壁。僅舉例而言,此相對於放大圖12至圖15展示。參考圖12,已蝕刻犧牲材料層14中之材料53及54以暴露材料30(例如,使用100:1[以體積計]稀釋HF(其中材料53包括二氧化矽)且使用H3PO4(其中材料54包括Al2O3))。此可相對於犧牲材料層14向上及向下(未展示)蝕刻材料53及/或材料54。
參考圖13,已蝕刻犧牲材料層14中之材料30以暴露材料32(例如,使用100:1[以體積計]稀釋HF,其中材料30包括二氧化矽)。此可相對於犧牲材料層14向上及向下(未展示)蝕刻材料53、54及/或30。
圖14展示蝕刻犧牲材料層14中之材料32以暴露材料34。此可相對於犧牲材料層14向上及向下(未展示)蝕刻材料53、54、30及/或32。例如,當材料32包括氮化矽時,可藉由使用H3PO4或1000:1(以體積計)超稀HF來相對於材料34(其中材料34之至少一橫向最外部分包括二氧 化矽)選擇性發生此蝕刻。
圖15展示隨後(例如)使用100:1稀釋HF(若材料34包括二氧化矽)及/或亦使用(例如)H3PO4(若材料34亦包括氮化矽)來相對於通道材料36選擇性刻蝕暴露材料34之實例。此導致犧牲材料層14中通道材料36之一橫向外側壁45暴露。可向上及向下蝕刻材料53、54、30、32及/或34,如所展示。
參考圖16至圖18(圖16係圖18之一部分之一放大圖),已在溝槽40內及犧牲材料層14內形成導電材料46以導致形成一導電結構51,導電結構51係直接抵靠犧牲材料層14中之通道材料36之橫向外側壁45且將通道材料36直接電耦合至導電層16。在一實施例中,導電結構51延伸穿過第一絕緣體層13。在一實施例中,導電材料46具有相同於材料28及導電材料17(例如導電摻雜半導電材料,諸如導電摻雜多晶矽)之一或兩者之組成。在一實施例中,此亦可具有相同於犧牲側壁襯裡44(若存在此犧牲側壁襯裡44)之組成。無論如何且在所展示之一實施例中,導電結構51包括一環47(圖17)。此外且無論如何,且在所展示之一實施例中,導電結構51可在導電摻雜半導電材料層27中橫向介於(a)導電摻雜半導電材料層27中之通道材料36與(b)導電摻雜半導電材料層27之導電摻雜半導電材料28之間。在一實施例中,導電摻雜半導電材料28中之導電率增大摻雜劑透過導電結構51橫向擴散(例如,藉由一專用退火步驟或僅藉由程序中之固有熱處理)至通道材料36中且向上至通道材料36中,通道材料36位於導電摻雜半導電材料層27上方(且可能在下方)。在一此實施例中,導電結構51包括導電摻雜半導電材料(例如46),其在此擴散動作之前及此擴散動作之後包括導電率增大摻雜劑。
參考圖19,已透過溝槽40將導電材料46(未展示)及犧牲側壁襯裡44(未展示)(若存在)至少移除至導電摻雜半導電材料層27(若存在)下方,例如所展示。
參考圖20及圖21,已相對於第二材料24及絕緣體材料53選擇性蝕刻字線層22之第一材料26(未展示)(例如,使用液體或蒸汽H3PO4或1000:1(以體積計)超稀HF作為一主要蝕刻劑,其中第一材料26係氮化矽且材料24及53係二氧化矽)。
參考圖22,已移除字線層22中之絕緣體材料53以暴露第一電荷阻擋材料54之一橫向外側壁75(例如,使用100:1[以體積計]稀釋HF,其中材料53包括二氧化矽)。
參考圖23及圖24,已透過溝槽40且直接抵靠第一電荷阻擋材料54之暴露橫向外側壁75形成進入字線層22之導電材料48。但在一實例實施例中,導電材料48包括一第一沈積保形氮化鈦襯裡(未展示),接著沈積另一組成之金屬材料(例如元素鎢)。
參考圖25至圖27,已自個別溝槽40移除導電材料48。此導致形成字線29及個別電晶體及/或記憶體單元56之竪向延伸串49。電晶體及/或記憶體單元56之大致位置在圖27中用一括號指示且一些在圖25及圖26中用虛線框指示,其中電晶體及/或記憶體單元56在所描繪之實例中基本上呈環狀或環形。導電材料48可被視作具有對應於個別電晶體及/或記憶體單元56之控制閘極區52的端子端50(圖27)。在所描繪之實施例中,控制閘極區52包括個別字線29之個別部分。材料54、30、32及34可被視作橫向介於控制閘極區52與通道材料36之間的一記憶體結構65。
電荷阻擋材料54及30係介於儲存材料32與個別控制閘極區 52之間。一電荷阻擋件在一記憶體單元中可具有以下功能:在一程式化模式中,電荷阻擋件可防止電荷載子自儲存材料(例如浮動閘極材料、電荷捕獲材料等等)外傳向控制閘極,且在一擦除模式中,電荷阻擋件可防止電荷載子自控制閘極流入至儲存材料中。因此,一電荷阻擋件可用於阻止電荷在個別記憶體單元之控制閘極區與儲存材料之間遷移。
參考圖28,已在個別溝槽40中形成一材料57(介電及/或含矽,諸如未摻雜多晶矽)。
在一實施例中且如上文所描述,字線層22包括第一材料26(犧牲材料)(圖19)且方法包括在形成導電結構51之後用導電材料48(字線材料)(圖23及圖24)替換字線層22之第一材料26。在其中在溝槽40中形成犧牲側壁襯裡44之一此實施例中,在蝕刻犧牲材料層14中之犧牲材料21之後移除犧牲側壁襯裡44,且在一此實施例中,在形成導電結構51之後移除犧牲側壁襯裡44。
可相對於上述實施例使用本文相對於其他實施例所展示及/或描述之(若干)任何其他屬性或態樣。
上述實例處理展示在形成通道材料36之後在字線層22中形成個別字線29之導電材料48。替代地且僅舉例而言,可在形成第一電荷阻擋材料之前形成字線層中之個別字線之導電材料。
本發明之一實施例包含在通道開口25內循序形成沿垂直交替絕緣層20及字線層22竪向延伸之襯層,其中此等襯層個別具有由一底部互連之側壁,底部橫向延伸於側壁之間。此等襯層包括具有至少7.0之k之第一電荷阻擋材料54之一第一襯層60。具有小於7.0之k之第二電荷阻擋材料30之一第二襯層(例如63)使其底部(例如66)直接在第一襯層之底部(例如62)上 方。儲存材料(例如32)之一第三襯層(例如67)包括直接在第二襯層之底部上方之一底部(例如69)。絕緣電荷通過材料(例如34)之一第四襯層(例如73)具有直接在第三襯層之底部上方之一底部(例如72)。通道材料(例如36)形成於通道開口內以沿垂直交替層竪向延伸。通道材料係直接在第四襯層之底部上方且在各處與導電層(例如16)中之導體材料(例如17、19)間隔。形成將通道材料直接電耦合至導電層中之導體材料的一導電結構(例如51)。在一此實施例中,導電結構係直接抵靠導電層與堆疊(例如18)之間的一層(例如14)中之通道材料之一橫向外側壁(例如45)。可相對於上述實施例使用本文相對於其他實施例所展示及/或描述之(若干)任何其他屬性或態樣。
本發明之實施例涵蓋與製造方法無關之記憶體陣列。然而,此等記憶體陣列可具有本文方法實施例中所描述之屬性之任何者。同樣地,上述方法實施例可併入及形成相對於裝置實施例所描述之屬性之任何者。
在一實施例中,一記憶體陣列(例如12)包括記憶體單元(例如56)串(例如49)。此一陣列包括一垂直堆疊(例如18),其包括垂直交替絕緣層(例如20)及字線層(例如22)。字線層包括個別記憶體單元之閘極區(例如52)。閘極區之個別者包括字線層之個別者中之一字線(例如29)之部分。通道材料(例如36)沿絕緣層及字線層竪向延伸。個別記憶體單元構成橫向介於個別閘極區與通道材料之間的一記憶體結構(例如65)。記憶體結構包括沿垂直交替層竪向延伸之一第一電荷阻擋材料(例如54)。第一電荷阻擋材料係直接抵靠個別閘極區,包括一金屬氧化物,且具有至少7.0之k。一第二電荷阻擋材料(例如30)係在第一電荷阻擋材料之橫向內。第二 電荷阻擋材料具有小於7.0之k。儲存材料(例如32)係在第二電荷阻擋材料之橫向內。絕緣電荷通過材料(例如34)係在儲存材料之橫向內。在一實施例中,記憶體陣列包括NAND(「反及」閘)。可相對於上述實施例使用本文相對於其他實施例所展示及/或描述之(若干)任何其他屬性或態樣。
在一實施例中,一記憶體陣列(例如12)包括記憶體單元(例如56)串(例如49)。此一陣列包括一基板(例如10),其包括一導電層(例如16)。垂直堆疊包括導電層上方之垂直交替絕緣層(例如20)及字線層(例如22)。字線層包括個別記憶體單元之閘極區(例如52)。閘極區之個別者包括字線層之個別者中之一字線(例如29)之部分。通道材料(例如36)沿絕緣層及字線層竪向延伸且在各處與導電層中之導體材料(例如17、19)間隔。個別記憶體單元構成橫向介於個別閘極區與通道材料之間的一記憶體結構(例如65)。記憶體結構包括沿垂直交替層竪向延伸之一第一電荷阻擋材料(例如54)。第一電荷阻擋材料係直接抵靠個別閘極區,包括一金屬氧化物,且具有至少7.0之k。一第二電荷阻擋材料(例如30)係在第一電荷阻擋材料之橫向內。第二電荷阻擋材料具有小於7.0之k。儲存材料(例如32)係在第二電荷阻擋材料之橫向內。絕緣電荷通過材料(例如34)係在儲存材料之橫向內。一導電結構(例如51)將通道材料直接電耦合至導電層。可相對於上述實施例使用本文相對於其他實施例所展示及/或描述之(若干)任何其他屬性或態樣。
(若干)上述處理或建構可被視作相對於一組件陣列,其在一下伏基底基板上方或作為一下伏基底基板之部分形成為此等組件之一單一堆疊或單一層板或形成於此等組件之一單一堆疊或單一層板內(但單一堆疊/層板可具有多個層)。用於操作或存取一陣列內之此等組件的控制及/ 或其他周邊電路系統亦可在各處形成為完成建構之部分,且在一些實施例中,可在陣列底下(例如陣列下CMOS)。無論如何,可在圖中所展示或上文所描述之上方及/或下方提供或製造一或多個另外此等堆疊/層板。此外,組件之(若干)陣列可在不同堆疊/層板中相對於彼此相同或不同。可在直接垂直相鄰堆疊/層板之間提供介入結構(例如額外電路系統及/或介電層)。此外,不同堆疊/層板可相對於彼此電耦合。可單獨及循序製造多個堆疊/層板(例如彼此上下疊置),或可基本上同時製造兩個或更多個堆疊/層板。
上文所論述之總成及結構可用於積體電路/電路系統中且可併入至電子系統中。此等電子系統可用於(例如)記憶體模組、裝置驅動器、電源模組、通信數據機、處理器模組及專用模組中,且可包含多層多晶片模組。電子系統可為各種系統之任何者,諸如(例如)相機、無線裝置、顯示器、晶片組、視訊轉換器、遊戲、照明、車輛、時鐘、電視、手機、個人電腦、汽車、工業控制系統、飛機等等。
在本發明中,除非另有指示,否則「竪向」、「較高」、「上」、「下」、「頂部」、「頂上」、「底部」、「上方」、「下方」、「底下」、「下面」、「向上」及「向下」一般參考垂直方向。「水平」係指沿一主基板表面之一大體方向(即,在10度內)且可相對於製造期間處理基板之方向,而「垂直」係大體上正交於其之一方向。參考「完全水平」係指沿主基板表面之方向(即,與主基板表面無度數偏差)且可相對於製造期間處理基板之方向。此外,本文中所使用之「垂直」及「水平」係相對於彼此大體垂直之方向且與基板在三維空間中之定向無關。另外,「竪向延伸(elevationally-extending)」及「竪向延伸(extend(ing)elevationally)」係 指自完全水平偏離至少45°角之一方向。此外,相對於一場效電晶體「竪向延伸(extend(ing)elevationally)」、「竪向延伸(elevationally-extending)」、「水平延伸(extend(ing)horizontally)」、「水平延伸(horizontally-extending)」及其類似者係參考電晶體之通道長度之定向,電流在操作中沿該定向流動於源極/汲極區之間。針對雙極接面電晶體,「竪向延伸(extend(ing)elevationally)」、「竪向延伸(elevationally-extending)」、「水平延伸(extend(ing)horizontally)」、「水平延伸(horizontally-extending)」及其類似者係參考基極長度之定向,電流在操作中流動於射極與集極之間。在一些實施例中,竪向延伸之任何組件、特徵及/或區垂直或在垂直之10°內延伸。
此外,「直接在...上方」、「直接在...下方」及「直接在...底下」要求兩個所述區/材料/組件相對於彼此至少部分橫向重疊(即,水平)。此外,前面無「直接」之「在...上方」之使用僅要求另一區/材料/組件上方之所述區/材料/組件之一些部分係在另一區/材料/組件之竪向外(即,與兩個所述區/材料/組件是否存在任何橫向重疊無關)。類似地,前面無「直接」之「在...下方」及「在...底下」之使用僅要求另一區/材料/組件下方/底下之所述區/材料/組件之一些部分係在另一區/材料/組件之竪向內(即,與兩個所述區/材料/組件是否存在任何橫向重疊無關)。
本文中所描述之材料、區及結構之任何者可為均質或非均質的,且無論如何,可在此上覆之任何材料上方連續或不連續。當提供任何材料之一或多個實例組成時,該材料可包括此一或多個組成,基本上由此一或多個組成組成,或由此一或多個組成組成。此外,除非另有說明,否則可使用任何適合既有或將來開發之技術來形成各材料,例如原子層沈 積、化學汽相沈積、物理汽相沈積、磊晶生長、擴散摻雜及離子植入。
另外,「厚度」本身(前面無定向形容詞)經界定為自不同組成之一直接相鄰材料或一直接相鄰區之一最靠近表面垂直穿過一給定材料或區之平均直線距離。另外,本文中所描述之各種材料或區可具有實質上恆定厚度或可變厚度。若具有可變厚度,則除非另有指示,否則厚度係指平均厚度,且歸因於厚度可變,此材料或區將具有某一最小厚度及某一最大厚度。如本文中所使用,「不同組成」僅要求可彼此直接抵靠之兩個所述材料或區之部分係化學及/或物理不同,例如,若此等材料或區不同質。若兩個所述材料或區彼此不直接抵靠,則「不同組成」僅要求彼此最靠近之兩個所述材料或區之部分化學及/或物理不同,若此等材料或區不同質。在本發明中,當一材料、區或結構相對於另一材料、區或結構至少部分實體觸碰接觸時,所述材料、區或結構彼此「直接抵靠」。相比而言,前面無「直接」之「在...上方」、「在...上」、「相鄰於...」、「沿...」及「抵靠...」涵蓋「直接抵靠...」及其中(若干)介入材料、區或結構導致所述材料、區或結構相對於彼此無實體接觸的建構。
在本文中,若在正常操作中電流能夠自一區-材料-組件連續流動至另一區-材料-組件且此主要藉由在產生足夠亞原子正及/或負電荷時移動此等電荷來完成,則區-材料-組件相對於彼此「電耦合」。另一電子組件可介於區-材料-組件之間且電耦合至區-材料-組件。相比而言,當區-材料-組件指稱「直接電耦合」時,直接電耦合之區-材料-組件之間無介入電子組件(例如無二極體、電晶體、電阻器、傳感器、開關、保險絲等等)。
本文中之導電/導體/傳導材料之任何者之組成可為金屬材 料及/或導電摻雜半導電/半導體/半傳導材料。「金屬材料」係一元素金屬、兩個或兩個以上元素金屬之任何混合物或合金及任何一或多個導電金屬化合物之任何一者或組合。
在本文中,關於蝕刻(etch)、蝕刻(etching)、移除(removing)、移除(removal)、沈積、形成及/或形成(formation)之「選擇性」係依至少2:1之一體積比作用之一所述材料相對於另一(些)所述材料之一動作。此外,選擇性沈積、選擇性生長或選擇性形成係使一材料依至少2:1之一體積比相對於另一所述材料沈積、生長或形成以達到至少第一75埃之沈積、生長或形成。
除非另有指示,否則本文中所使用之「或」涵蓋兩者中之任一者或兩者。
結論
根據法規,已以或多或少專針對結構及方法特徵之語言描述本文中所揭示之標的。然而,應瞭解,申請專利範圍不受限於所展示及描述之特定特徵,因為本文中所揭示之構件包括實例實施例。因此,申請專利範圍應按字面措辭被給予全範疇且應根據均等論適當解譯。
以下編號條項中進一步描述根據本文中所揭示之標的之進一步實施例:
1.一種記憶體陣列,其包括記憶體單元串,該記憶體陣列包括:一垂直堆疊,其包括垂直交替絕緣層及字線層,該等字線層包括個別記憶體單元之閘極區,該等閘極區之個別者包括該等字線層之個別者中之一字線之部分;通道材料,其沿該等絕緣層及該等字線層竪向延伸; 該等個別記憶體單元構成橫向介於該等個別閘極區與該通道材料之間的一記憶體結構,該記憶體結構包括:一第一電荷阻擋材料,其沿該等垂直交替層竪向延伸;該第一電荷阻擋材料係直接抵靠該等個別閘極區,包括一金屬氧化物,且具有至少7.0之k;一第二電荷阻擋材料,其在該第一電荷阻擋材料之橫向內,該第二電荷阻擋材料具有小於7.0之k;儲存材料,其在該第二電荷阻擋材料之橫向內;及絕緣電荷通過材料,其在該儲存材料之橫向內。
2.如條項1之記憶體陣列,其包括NAND(「反及」閘)。
3.如條項1之記憶體陣列,其包括陣列電路系統下CMOS。
4.如條項1之記憶體陣列,其中該第一電荷阻擋材料具有至少8.0之k且該第二電荷阻擋材料具有不大於5.0之k。
5.如條項4之記憶體陣列,其中該第一電荷阻擋材料具有至少9.0之k且該第二電荷阻擋材料具有不大於4.0之k。
6.如條項1之記憶體陣列,其中該第一電荷阻擋材料包括一絕緣金屬氧化物,該絕緣金屬氧化物包括Al、Hf、Zr、Ti、La、Sc、Ta及Dy之至少一者。
7.如條項6之記憶體陣列,其中該第一電荷阻擋材料包括鋁酸鹽及矽酸鹽之至少一者。
8.如條項6之記憶體陣列,其中該絕緣金屬氧化物包括多個元素金屬。
9.如條項6之記憶體陣列,其中該絕緣金屬氧化物包括Al2O3
10.如條項1之記憶體陣列,其中該第二電荷阻擋材料包括SiO2
11.如條項1之記憶體陣列,其中該第二電荷阻擋材料係直接抵靠該第一電荷阻擋材料,該儲存材料係直接抵靠該第二電荷阻擋材料,且該絕緣電荷通過材料係直接抵靠該儲存材料。
12.一種記憶體陣列,其包括記憶體單元串,該記憶體陣列包括:一基板,其包括一導電層;一垂直堆疊,其包括該導電層上方之垂直交替絕緣層及字線層,該等字線層包括個別記憶體單元之閘極區,該等閘極區之個別者包括該等字線層之個別者中之一字線之部分;通道材料,其沿該等絕緣層及該等字線層竪向延伸且在各處與該導電層中之導體材料間隔;該等個別記憶體單元構成橫向介於該等個別閘極區與該通道材料之間的一記憶體結構,該記憶體結構包括:一第一電荷阻擋材料,其沿該等垂直交替層竪向延伸;該第一電荷阻擋材料係直接抵靠該等個別閘極區,包括一金屬氧化物,且具有至少7.0之k;一第二電荷阻擋材料,其在該第一電荷阻擋材料之橫向內,該第二電荷阻擋材料具有小於7.0之k;儲存材料,其在該第二電荷阻擋材料之橫向內;及絕緣電荷通過材料,其在該儲存材料之橫向內;及一導電結構,其將該通道材料直接電耦合至該導電層。
13.如條項12之記憶體陣列,其包括在該導電層與該堆疊之間的一層中形成直接抵靠該通道材料之一橫向外側壁之該導電結構。
10:建構
11:基底基板
12:陣列
13:第一絕緣體層
14:犧牲材料層
15:第二絕緣體層
16:導電層
17:導電材料
18:堆疊
19:導電材料
20:絕緣層
22:字線層
23:絕緣金屬氧化物
24:絕緣材料
25:通道開口
27:導電摻雜半導電材料層
28:導電摻雜半導電材料
29:字線
31:絕緣金屬氧化物
33:底部
36:通道材料
37:材料
38:徑向中心固體介電材料
39:底部
40:水平伸長溝槽
41:底部
42:頂部
43:頂部
45:橫向外側壁
46:導電材料
48:導電材料
49:竪向延伸串
51:導電結構
56:記憶體單元
57:材料
100:堆疊

Claims (25)

  1. 一種用於形成一記憶體陣列之方法,該記憶體陣列包括記憶體單元串,該方法包括:形成包括垂直交替絕緣層及字線層之一堆疊;形成沿該等垂直交替絕緣層及字線層竪向延伸之第一電荷阻擋材料,該第一電荷阻擋材料具有至少7.0之一介電常數k且包括一金屬氧化物;在該第一電荷阻擋材料之橫向內形成一第二電荷阻擋材料,該第二電荷阻擋材料具有小於7.0之介電常數k;在該第二電荷阻擋材料之橫向內形成儲存材料;在該儲存材料之橫向內形成絕緣電荷通過材料;在該絕緣電荷通過材料之橫向內形成沿該等絕緣層及該等字線層竪向延伸之通道材料;在形成該第一電荷阻擋材料之前形成沿該等垂直交替絕緣層及字線層竪向延伸之絕緣體材料;在形成該通道材料之後在該等字線層中形成個別字線之導電材料;及在形成該導電材料之前移除該等字線層內之該絕緣體材料以暴露該第一電荷阻擋材料之一橫向外側壁,在該等字線層中形成直接抵靠該第一電荷阻擋材料之該等暴露橫向外側壁之該導電材料。
  2. 如請求項1之方法,其中該第一電荷阻擋材料具有至少8.0之k為且該 第二電荷阻擋材料具有不大於5.0之介電常數k。
  3. 如請求項2之方法,其中該第一電荷阻擋材料具有至少9.0之k且該第二電荷阻擋材料具有不大於4.0之介電常數k。
  4. 如請求項1之方法,其中該第一電荷阻擋材料包括一絕緣金屬氧化物,該絕緣金屬氧化物包括Al、Hf、Zr、Ti、La、Sc、Ta及Dy之至少一者。
  5. 如請求項4之方法,其中該第一電荷阻擋材料包括鋁酸鹽及矽酸鹽之至少一者。
  6. 如請求項4之方法,其中該絕緣金屬氧化物包括多個元素金屬。
  7. 如請求項4之方法,其中該絕緣金屬氧化物包括Al2O3
  8. 如請求項1之方法,其中該第二電荷阻擋材料包括SiO2
  9. 如請求項1之方法,其包括藉由原子層沈積且直接抵靠該等絕緣層之絕緣材料形成該絕緣體材料。
  10. 如請求項9之方法,其中該絕緣材料及該絕緣體材料相對於彼此具有相同組成。
  11. 如請求項1之方法,其包括形成沿該等垂直交替絕緣層及字線層竪向延伸之該第二電荷阻擋材料、該儲存材料及該絕緣電荷通過材料之各者。
  12. 如請求項1之方法,其包括在陣列電路系統下形成CMOS。
  13. 一種用於形成一記憶體陣列之方法,該記憶體陣列包括記憶體單元串,該方法包括:形成包括垂直交替絕緣層及字線層之一堆疊,該等字線層包括犧牲材料;形成穿過該等絕緣層及字線層之通道開口;在該等通道開口內形成沿該等垂直交替絕緣層及字線層竪向延伸之絕緣體材料;在該等通道開口內形成在該絕緣體材料之橫向內沿該等垂直交替絕緣層及字線層竪向延伸之第一電荷阻擋材料,該第一電荷阻擋材料具有至少7.0之一介電常數k且包括一金屬氧化物;在該等通道開口內形成在該第一電荷阻擋材料之橫向內沿該等垂直交替絕緣層及字線層竪向延伸之一第二電荷阻擋材料,該第二電荷阻擋材料具有小於7.0之介電常數k;在該等通道開口內形成在該第二電荷阻擋材料之橫向內沿該等垂直交替絕緣層及字線層竪向延伸之儲存材料;在該等通道開口內形成在該儲存材料之橫向內沿該等垂直交替絕緣層及字線層竪向延伸之絕緣電荷通過材料; 在該等通道開口內形成在該絕緣電荷通過材料之橫向內沿該等垂直交替絕緣層及字線層竪向延伸之通道材料;在形成該通道材料之後,相對於該等字線層中之該絕緣體材料選擇性自該等字線層移除該犧牲材料;在移除該犧牲材料之後,移除該等字線層中之該絕緣體材料以暴露該第一電荷阻擋材料之一橫向外側壁;及在該等字線層中形成直接抵靠該第一電荷阻擋材料之該暴露橫向外側壁之導電字線材料。
  14. 如請求項13之方法,其中該第一電荷阻擋材料包括Al2O3且該第二電荷阻擋材料包括SiO2
  15. 如請求項14之方法,其中該絕緣體材料包括SiO2
  16. 如請求項13之方法,其中該犧牲材料包括Si3N4且該絕緣體材料包括SiO2,該犧牲材料之該移除包括使用H3PO4蝕刻,該絕緣體材料之該移除包括使用HF蝕刻。
  17. 一種用於形成一記憶體陣列之方法,該記憶體陣列包括記憶體單元串,該方法包括:形成一導電層;在該導電層上方形成包括垂直交替絕緣層及字線層之一堆疊;形成穿過該等絕緣層及字線層之通道開口; 在該等通道開口內循序形成沿該等垂直交替絕緣層及字線層竪向延伸之襯層,該等襯層個別具有由一底部互連之側壁,該底部橫向延伸於該等側壁之間,該等襯層包括:第一電荷阻擋材料之一第一襯層,其具有至少7.0之一介電常數k;第二電荷阻擋材料之一第二襯層,其具有小於7.0之介電常數k,該第二襯層之該底部係直接在該第一襯層之該底部上方;儲存材料之一第三襯層,其該底部係直接在該第二襯層之該底部上方;及絕緣電荷通過材料之一第四襯層,其該底部係直接在該第三襯層之該底部上方;在該等通道開口內形成沿該等垂直交替絕緣層及字線層竪向延伸之通道材料,該通道材料係直接在該第四襯層之該底部上方且在各處與該導電層中之導體材料間隔;及形成將該通道材料直接電耦合至該導電層中之該導體材料的一導電結構。
  18. 如請求項17之方法,其包括在形成該第一襯層之前在該等通道開口中形成沿該等垂直交替絕緣層及字線層竪向延伸之一絕緣體材料襯層,該絕緣體材料襯層具有由一底部互連之側壁,該底部橫向延伸於該等側壁之間,該第一襯層之該底部係直接在該絕緣體材料襯層之該底部上方。
  19. 如請求項17之方法,其中形成包括一襯層之該通道材料,該襯層具 有由一底部互連之側壁,該底部橫向延伸於該等側壁之間,該通道材料之該底部係直接在該第四襯層之該底部上方。
  20. 如請求項17之方法,其包括在該導電層與該堆疊之間的一層中形成直接抵靠該通道材料之一橫向外側壁之該導電結構。
  21. 一種記憶體陣列,其包括記憶體單元串,該記憶體陣列包括:一基板,其包括一導電層;一垂直堆疊,其包括該導電層上方之垂直交替絕緣層及字線層,該等字線層包括個別記憶體單元之閘極區,該等閘極區之個別者包括該等字線層之個別者中之一字線之部分;通道材料,其沿該等絕緣層及該等字線層竪向延伸且在各處與該導電層中之導體材料間隔;該等個別記憶體單元構成橫向介於該等個別閘極區與該通道材料之間的一記憶體結構,該記憶體結構包括:一第一電荷阻擋材料,其沿該等垂直交替絕緣層及字線層竪向延伸;該第一電荷阻擋材料係直接抵靠該等個別閘極區,包括一金屬氧化物,且具有至少7.0之一介電常數k;一第二電荷阻擋材料,其在該第一電荷阻擋材料之橫向內,該第二電荷阻擋材料具有小於7.0之介電常數k;儲存材料,其在該第二電荷阻擋材料之橫向內;及絕緣電荷通過材料,其在該儲存材料之橫向內;及一導電結構,其將該通道材料直接電耦合至該導電層。
  22. 如請求項21之記憶體陣列,其中在該導電層與該堆疊之間的一層中,該導電結構直接抵靠該通道材料之一橫向外側壁。
  23. 如請求項21之記憶體陣列,其中在該導電層與該堆疊之間的兩層中,該導電結構直接抵靠該通道材料之一橫向外側壁。
  24. 如請求項21之記憶體陣列,其中在該導電層與該堆疊之間的三層中,該導電結構直接抵靠該通道材料之一橫向外側壁。
  25. 如請求項21之記憶體陣列,其中在該導電層與該堆疊之間的四層中,該導電結構直接抵靠該通道材料之一橫向外側壁。
TW109104468A 2019-02-15 2020-02-13 記憶體陣列及用以形成記憶體陣列之方法 TWI738211B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/277,311 US11177269B2 (en) 2019-02-15 2019-02-15 Memory arrays and methods used in forming a memory array
US16/277,311 2019-02-15

Publications (2)

Publication Number Publication Date
TW202040792A TW202040792A (zh) 2020-11-01
TWI738211B true TWI738211B (zh) 2021-09-01

Family

ID=72042296

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109104468A TWI738211B (zh) 2019-02-15 2020-02-13 記憶體陣列及用以形成記憶體陣列之方法

Country Status (8)

Country Link
US (2) US11177269B2 (zh)
EP (1) EP3925005A4 (zh)
JP (1) JP2022519701A (zh)
KR (1) KR102646564B1 (zh)
CN (1) CN113424320B (zh)
SG (1) SG11202107864RA (zh)
TW (1) TWI738211B (zh)
WO (1) WO2020167457A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI809533B (zh) * 2021-10-19 2023-07-21 旺宏電子股份有限公司 記憶體元件

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11631740B2 (en) 2020-11-13 2023-04-18 Micron Technology, Inc. Memory array and method used in forming a memory array comprising strings of memory cells
US11996151B2 (en) 2021-05-10 2024-05-28 Micron Technology, Inc. Memory arrays and methods used in forming a memory array comprising strings of memory cells
US11895835B2 (en) * 2021-06-15 2024-02-06 Micron Technology, Inc. Integrated circuitry comprising a memory array comprising strings of memory cells and methods including a method used in forming a memory array comprising strings of memory cells
US20220399363A1 (en) * 2021-06-15 2022-12-15 Micron Technology, Inc. Integrated Circuitry Comprising A Memory Array Comprising Strings Of Memory Cells And Methods Including A Method Used In Forming A Memory Array Comprising Strings Of Memory Cells

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102760738A (zh) * 2011-04-26 2012-10-31 爱思开海力士有限公司 3d非易失性存储器装置和其生产方法
US20160172370A1 (en) * 2014-12-16 2016-06-16 SanDisk Technologies, Inc. Selective blocking dielectric formation in a three-dimensional memory structure
US20170236896A1 (en) * 2016-02-16 2017-08-17 Sandisk Technologies Llc Self-aligned isolation dielectric structures for a three-dimensional memory device
TW201901933A (zh) * 2017-03-14 2019-01-01 美商美光科技公司 記憶體單元及整合式結構

Family Cites Families (45)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007281470A (ja) * 2006-04-04 2007-10-25 Samsung Electronics Co Ltd 金属酸化物絶縁膜内に電荷保存ナノクリスタルを有する集積回路メモリ装置のゲート構造物及びその形成方法
KR100735534B1 (ko) 2006-04-04 2007-07-04 삼성전자주식회사 나노 크리스탈 비휘발성 반도체 집적 회로 장치 및 그 제조방법
US7816727B2 (en) * 2007-08-27 2010-10-19 Macronix International Co., Ltd. High-κ capped blocking dielectric bandgap engineered SONOS and MONOS
JP2009164260A (ja) * 2007-12-28 2009-07-23 Toshiba Corp 不揮発性半導体メモリ
JP5300419B2 (ja) 2008-11-05 2013-09-25 株式会社東芝 不揮発性半導体記憶装置及びその製造方法
KR101585616B1 (ko) 2009-12-16 2016-01-15 삼성전자주식회사 반도체 장치 및 그 제조 방법
KR101660432B1 (ko) 2010-06-07 2016-09-27 삼성전자 주식회사 수직 구조의 반도체 메모리 소자
KR20110135692A (ko) 2010-06-11 2011-12-19 삼성전자주식회사 3차원 반도체 메모리 장치 및 그 제조 방법
KR20120068392A (ko) 2010-12-17 2012-06-27 삼성전자주식회사 비휘발성 메모리 소자 및 반도체 소자의 콘택 플러그의 제조 방법
KR20130116607A (ko) * 2012-04-16 2013-10-24 삼성전자주식회사 3차원 반도체 메모리 장치 및 그 제조 방법
US9698153B2 (en) 2013-03-12 2017-07-04 Sandisk Technologies Llc Vertical NAND and method of making thereof using sequential stack etching and self-aligned landing pad
KR20150067811A (ko) * 2013-12-09 2015-06-19 에스케이하이닉스 주식회사 반도체 장치 및 그 제조 방법
KR102190350B1 (ko) 2014-05-02 2020-12-11 삼성전자주식회사 반도체 메모리 장치 및 그 제조 방법
KR102234273B1 (ko) * 2014-07-02 2021-04-02 삼성전자주식회사 반도체 메모리 장치
KR20160018921A (ko) 2014-08-07 2016-02-18 삼성전자주식회사 반도체 메모리 장치 및 그 제조 방법
US9431419B2 (en) 2014-09-12 2016-08-30 Kabushiki Kaisha Toshiba Semiconductor memory device and method for manufacturing same
US9368509B2 (en) 2014-10-15 2016-06-14 Sandisk Technologies Inc. Three-dimensional memory structure having self-aligned drain regions and methods of making thereof
KR101946179B1 (ko) 2014-12-09 2019-02-08 샌디스크 테크놀로지스 엘엘씨 백 게이트 전극을 갖는 3차원 메모리 구조
US9576971B2 (en) 2014-12-09 2017-02-21 Sandisk Technologies Llc Three-dimensional memory structure having a back gate electrode
US9355727B1 (en) 2014-12-09 2016-05-31 Sandisk Technologies Inc. Three-dimensional memory structure having a back gate electrode
KR20160080365A (ko) 2014-12-29 2016-07-08 에스케이하이닉스 주식회사 전자 장치 및 그 제조 방법
KR20160094186A (ko) 2015-01-30 2016-08-09 에스케이하이닉스 주식회사 반도체 장치 및 이의 제조방법
US9627402B2 (en) * 2015-02-11 2017-04-18 Kabushiki Kaisha Toshiba Semiconductor memory device and method for manufacturing the same
US9553105B2 (en) 2015-03-10 2017-01-24 Samsung Electronics Co., Ltd. Semiconductor devices including gate insulation layers on channel materials
KR102332359B1 (ko) 2015-05-19 2021-11-29 삼성전자주식회사 수직형 메모리 장치
US9741732B2 (en) * 2015-08-19 2017-08-22 Micron Technology, Inc. Integrated structures
KR102453709B1 (ko) * 2015-10-29 2022-10-12 삼성전자주식회사 수직형 메모리 장치
US9799670B2 (en) * 2015-11-20 2017-10-24 Sandisk Technologies Llc Three dimensional NAND device containing dielectric pillars for a buried source line and method of making thereof
KR102543998B1 (ko) * 2015-12-03 2023-06-16 에스케이하이닉스 주식회사 반도체 장치 및 그 제조 방법
KR102607825B1 (ko) * 2016-01-18 2023-11-30 에스케이하이닉스 주식회사 반도체 장치 및 그 제조 방법
JP2017168527A (ja) 2016-03-14 2017-09-21 東芝メモリ株式会社 半導体記憶装置およびその製造方法
US9812463B2 (en) 2016-03-25 2017-11-07 Sandisk Technologies Llc Three-dimensional memory device containing vertically isolated charge storage regions and method of making thereof
US9741737B1 (en) 2016-04-15 2017-08-22 Micron Technology, Inc. Integrated structures comprising vertical channel material and having conductively-doped semiconductor material directly against lower sidewalls of the channel material
US9922716B2 (en) 2016-04-23 2018-03-20 Sandisk Technologies Llc Architecture for CMOS under array
KR102609348B1 (ko) 2016-10-26 2023-12-06 삼성전자주식회사 반도체 장치 및 그 제조 방법
US10020363B2 (en) 2016-11-03 2018-07-10 Sandisk Technologies Llc Bulb-shaped memory stack structures for direct source contact in three-dimensional memory device
US10128265B2 (en) 2017-01-18 2018-11-13 Micron Technology, Inc. Memory cells, integrated structures and memory arrays
US10170492B2 (en) 2017-04-07 2019-01-01 Macronix International Co., Ltd. Memory device and method for fabricating the same
US10043819B1 (en) * 2017-05-17 2018-08-07 Macronix International Co., Ltd. Method for manufacturing 3D NAND memory using gate replacement, and resulting structures
US10224340B2 (en) 2017-06-19 2019-03-05 Sandisk Technologies Llc Three-dimensional memory device having discrete direct source strap contacts and method of making thereof
CN108807405B (zh) 2018-06-12 2020-10-27 长江存储科技有限责任公司 三维存储器及其制作方法
US10748922B2 (en) * 2018-11-28 2020-08-18 Micron Technology, Inc. Memory arrays and methods used in forming a memory array
CN109768144B (zh) 2018-12-25 2020-03-31 旭宇光电(深圳)股份有限公司 植物照明用的发光装置
US11380699B2 (en) 2019-02-28 2022-07-05 Micron Technology, Inc. Memory array and methods used in forming a memory array
US10903237B1 (en) 2019-11-01 2021-01-26 Sandisk Technologies Llc Three-dimensional memory device including stepped connection plates and methods of forming the same

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102760738A (zh) * 2011-04-26 2012-10-31 爱思开海力士有限公司 3d非易失性存储器装置和其生产方法
US20160172370A1 (en) * 2014-12-16 2016-06-16 SanDisk Technologies, Inc. Selective blocking dielectric formation in a three-dimensional memory structure
US20170236896A1 (en) * 2016-02-16 2017-08-17 Sandisk Technologies Llc Self-aligned isolation dielectric structures for a three-dimensional memory device
TW201901933A (zh) * 2017-03-14 2019-01-01 美商美光科技公司 記憶體單元及整合式結構

Non-Patent Citations (5)

* Cited by examiner, † Cited by third party
Title
取自https://140.113.39.130/cgi-bin/gs32/tugsweb.cgi?o=dnctucdr&s=id=%22.&searchmode=basic *
國 立 交 通 大 學 電子工程學系 電子研究所碩士班碩 士 論 文,新竹市 *
謝文斌(2004) *
謝文斌(2004)。高介電常數材料氧化鋁在矽基板上之介面特性研究。國 立 交 通 大 學 電子工程學系 電子研究所碩士班碩 士 論 文,新竹市。取自https://140.113.39.130/cgi-bin/gs32/tugsweb.cgi?o=dnctucdr&s=id=%22GT009111510%22.&searchmode=basic
高介電常數材料氧化鋁在矽基板上之介面特性研究 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI809533B (zh) * 2021-10-19 2023-07-21 旺宏電子股份有限公司 記憶體元件

Also Published As

Publication number Publication date
US11177269B2 (en) 2021-11-16
US11678483B2 (en) 2023-06-13
WO2020167457A1 (en) 2020-08-20
KR102646564B1 (ko) 2024-03-12
JP2022519701A (ja) 2022-03-24
CN113424320A (zh) 2021-09-21
SG11202107864RA (en) 2021-08-30
KR20210116666A (ko) 2021-09-27
TW202040792A (zh) 2020-11-01
US20210151454A1 (en) 2021-05-20
US20200266203A1 (en) 2020-08-20
CN113424320B (zh) 2024-04-16
EP3925005A1 (en) 2021-12-22
EP3925005A4 (en) 2022-11-16

Similar Documents

Publication Publication Date Title
US11075215B2 (en) Memory arrays and methods used in forming a memory array
TWI738211B (zh) 記憶體陣列及用以形成記憶體陣列之方法
CN110890374B (zh) 竖向延伸存储器单元串的阵列及用于形成竖向延伸存储器单元串的阵列的方法
CN111627913A (zh) 存储器阵列和用于形成存储器阵列的方法
JP2023527517A (ja) メモリセルのストリングを含むメモリアレイ及びメモリセルのストリングを含むメモリアレイを形成することに使用される方法
US11641737B2 (en) Memory array comprising strings of memory cells and method used in forming a memory array comprising strings of memory cells
US11056497B2 (en) Memory arrays and methods used in forming a memory array
US11956955B2 (en) Method used in forming a memory array comprising strings of memory cells in which liners are isotropically etched
US11751393B2 (en) Memory arrays and methods used in forming a memory array comprising strings of memory cells
TWI833320B (zh) 包括記憶體單元串之記憶體陣列及用於形成包括記憶體單元串之記憶體陣列的方法
US11856766B2 (en) Memory cell having programmable material comprising at least two regions comprising SiNx
US11538919B2 (en) Transistors and arrays of elevationally-extending strings of memory cells
US20240081052A1 (en) Memory Arrays Comprising Strings Of Memory Cells And Methods Used In Forming A Memory Array Comprising Strings Of Memory Cells
US20230397420A1 (en) Memory Arrays Comprising Strings Of Memory Cells And Methods Used In Forming A Memory Array Comprising Strings Of Memory Cells
TW202303614A (zh) 記憶體陣列及用於形成包括記憶體單元串之記憶體陣列的方法
TW202301560A (zh) 包含具有記憶體單元串之記憶體陣列的積體電路及包括用於形成包含記憶體單元串之記憶體陣列之方法的方法