TWI678789B - 電磁干擾屏蔽結構以及具有該結構的半導體封裝 - Google Patents

電磁干擾屏蔽結構以及具有該結構的半導體封裝 Download PDF

Info

Publication number
TWI678789B
TWI678789B TW107135642A TW107135642A TWI678789B TW I678789 B TWI678789 B TW I678789B TW 107135642 A TW107135642 A TW 107135642A TW 107135642 A TW107135642 A TW 107135642A TW I678789 B TWI678789 B TW I678789B
Authority
TW
Taiwan
Prior art keywords
electromagnetic interference
layer
porous conductor
interference shielding
semiconductor package
Prior art date
Application number
TW107135642A
Other languages
English (en)
Other versions
TW202005044A (zh
Inventor
金雲天
Woon Chun Kim
沈智慧
Ji Hye Shim
朴俊炯
Jun Heyoung Park
Original Assignee
南韓商三星電子股份有限公司
Samsung Electronics Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南韓商三星電子股份有限公司, Samsung Electronics Co., Ltd. filed Critical 南韓商三星電子股份有限公司
Application granted granted Critical
Publication of TWI678789B publication Critical patent/TWI678789B/zh
Publication of TW202005044A publication Critical patent/TW202005044A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/552Protection against radiation, e.g. light or electromagnetic waves
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/62Protection against overvoltage, e.g. fuses, shunts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/16Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/562Protection against mechanical damage
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/585Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries comprising conductive layers or plates or strips or rods or rings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y30/00Nanotechnology for materials or surface science, e.g. nanocomposites
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45147Copper (Cu) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Toxicology (AREA)
  • Electromagnetism (AREA)
  • Health & Medical Sciences (AREA)
  • Manufacturing & Machinery (AREA)
  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

一種電磁干擾屏蔽結構包括基底層及設置於所述基底層 上的電磁干擾屏蔽層。所述電磁干擾屏蔽層包括多個多孔導體層,所述多孔導體層中的每一者具有多個開口,且所述多孔導體層沿堆疊方向堆疊於彼此上。一種半導體封裝包括所述電磁干擾屏蔽結構。

Description

電磁干擾屏蔽結構以及具有該結構的半導體封 裝
[相關申請案的交叉參考]
本申請案主張2018年6月1日在韓國智慧財產局中申請的韓國專利申請案第10-2018-0063419號的優先權的權益,所述申請案的揭露內容全文併入本案供參考。
本揭露是有關於一種電磁干擾屏蔽結構以及一種具有該結構的半導體封裝。
由於隨著例如智慧型電話等行動裝置的使用的顯著增長已創建了新的行動通訊時代,因此已出現了過去並不存在的大小問題。其中,一個特別突出的問題是由電磁干擾引起的裝置發生故障的問題。因此,自然地,對電磁干擾屏蔽技術的興趣增加了。
由於已需要為了使用者的觸感而減小厚度且具有高規格的設計的裝置,因此半導體作為必不可少的組件已進一步薄化及小型化。由於如上所述在沒有空隙的情況下設置的組件中產生的 電磁波相互干擾,因此出現了故障問題。為解決此問題,已嘗試將電磁干擾(electromagnetic interference,EMI)屏蔽技術積極地應用於資訊技術(information technology,IT)領域。
近來,在半導體封裝本身中已利用形成用於屏蔽電磁干擾的金屬膜的屏蔽技術。然而,在執行例如用於對焊料進行連接的回焊製程等高溫製程的情形中,由於來自封裝中所含有的水的蒸氣的體積膨脹,可能發生屏蔽膜的分層。
本揭露的態樣可提供一種電磁干擾屏蔽結構及一種具有該結構的半導體封裝,所述電磁干擾屏蔽結構具有能夠解決屏蔽膜的分層問題、調整孔隙的尺寸及厚度且藉由塗佈方法來形成的多孔結構。
根據本揭露的態樣,可藉由使用可自對準的奈米顆粒塗佈溶液以多層在基底層上重複地形成多孔結構來提供具有多孔曲徑(maze)結構的電磁干擾屏蔽層。
根據本揭露的態樣,一種電磁干擾屏蔽結構可包括:基底層;及電磁干擾屏蔽層,設置於所述基底層上。所述電磁干擾屏蔽層可包括多個多孔導體層,所述多孔導體層中的每一者可具有多個開口,且所述多孔導體層可沿堆疊方向堆疊於彼此上。
根據本揭露的另一態樣,一種半導體封裝可包括:連接構件,具有重佈線層;半導體晶片,設置於連接構件上且具有主動面以及與所述主動面相對的非主動面,所述主動面上設置有電 性連接至所述重佈線層的連接墊;包封體,設置於所述連接構件上且包封所述半導體晶片;以及電磁干擾屏蔽層,設置於所述包封體上。所述電磁干擾屏蔽層可包括多個多孔導體層,所述多孔導體層中的每一者可具有多個開口,且所述多孔導體層可沿堆疊方向堆疊於彼此上。
10‧‧‧基底層
20‧‧‧多孔結構
20h‧‧‧孔隙
21‧‧‧多孔導體層/第一多孔導體層
21'‧‧‧奈米顆粒塗層
21h‧‧‧開口/第一開口
22‧‧‧多孔導體層/第二多孔導體層
22h‧‧‧開口/第二開口
23‧‧‧多孔導體層/第三多孔導體層
23h‧‧‧開口/第三開口
25‧‧‧金屬膜
30A、30B‧‧‧電磁干擾屏蔽層
50A、50B‧‧‧電磁干擾屏蔽結構
100A、100C、100D‧‧‧扇出型半導體封裝/半導體封裝
100B、1121‧‧‧半導體封裝
110‧‧‧核心構件
110H‧‧‧貫穿孔
111、141、2141、2241‧‧‧絕緣層
111a‧‧‧第一絕緣層/絕緣層
111b‧‧‧第二絕緣層/絕緣層
111c‧‧‧第三絕緣層/絕緣層
112a‧‧‧第一配線層/配線層
112b‧‧‧第二配線層/配線層
112c‧‧‧第三配線層/配線層
112d‧‧‧第四配線層/配線層
113a‧‧‧第一連接通孔/連接通孔
113b‧‧‧第二連接通孔/連接通孔
113c‧‧‧第三連接通孔/連接通孔
120、2120、2220‧‧‧半導體晶片
121、1101、2121、2221‧‧‧本體
122、2122、2222‧‧‧連接墊
123、2223‧‧‧鈍化膜
130、2130‧‧‧包封體
140‧‧‧連接構件
142、2142‧‧‧重佈線層
143‧‧‧連接通孔
150、2150、2250‧‧‧鈍化層
2251‧‧‧開口
160、2160、2260‧‧‧凸塊下金屬
170‧‧‧電性連接結構
1000‧‧‧電子裝置
1010、2500‧‧‧主板
1020‧‧‧晶片相關組件
1030‧‧‧網路相關組件
1040‧‧‧其他組件
1050‧‧‧照相機模組
1060‧‧‧天線
1070‧‧‧顯示器裝置
1080‧‧‧電池
1090‧‧‧訊號線
1100‧‧‧智慧型電話
1110、2301、2302‧‧‧印刷電路板
1120‧‧‧組件
1130‧‧‧照相機
2100‧‧‧扇出型半導體封裝
2140、2240‧‧‧連接結構
2143、2243‧‧‧通孔
2170、2270‧‧‧焊球
2200‧‧‧扇入型半導體封裝
2242‧‧‧配線圖案
2243h‧‧‧通孔孔洞
2280‧‧‧底部填充樹脂
2290‧‧‧模製材料
結合附圖閱讀以下詳細說明,將更清楚地理解本揭露的上述及其他態樣、特徵及優點,在附圖中:圖1為示意性地示出電子裝置系統的實例的方塊圖。
圖2為示出電子裝置的實例的示意性立體圖。
圖3A及圖3B為示出扇入型半導體封裝在封裝前及封裝後的狀態的示意性剖視圖。
圖4為示出扇入型半導體封裝的封裝製程的示意性剖視圖。
圖5為示出扇入型半導體封裝安裝於印刷電路板上且最終安裝於電子裝置的主板上之情形的示意性剖視圖。
圖6為示出扇入型半導體封裝嵌入印刷電路板中且最終安裝於電子裝置的主板上之情形的示意性剖視圖。
圖7為示出扇出型半導體封裝的示意性剖視圖。
圖8為示出扇出型半導體封裝安裝於電子裝置的主板上之情形的示意性剖視圖。
圖9為示出電磁干擾屏蔽結構的實例的示意性剖視圖。
圖10為當自頂部觀察時圖9的電磁干擾屏蔽結構的示意性平 面圖。
圖11A及圖11B為示出一種製造圖9的電磁干擾屏蔽結構的方法的實例的示意圖。
圖12為示出電磁干擾屏蔽結構的另一實例的示意性剖視圖。
圖13為當自頂部觀察時圖12的電磁干擾屏蔽結構的示意性平面圖。
圖14A及圖14B為示出一種製造圖12的電磁干擾屏蔽結構的方法的實例的示意圖。
圖15為示出半導體封裝的實例的示意性剖視圖。
圖16為示出半導體封裝的另一實例的示意性剖視圖。
圖17為示出半導體封裝的另一實例的示意性剖視圖。
圖18為示出半導體封裝的另一實例的示意性剖視圖。
在下文中,現將參照附圖闡述本揭露的例示性實施例。
在下文中,將參照附圖闡述本揭露中的例示性實施例。在附圖中,為清晰起見,可誇大或縮小組件的形狀、尺寸等。
電子裝置
圖1為示意性地示出電子裝置系統的實例的方塊圖。
參照圖1,電子裝置1000中可容置主板1010。主板1010可包括物理連接至或電性連接至主板1010的晶片相關組件1020、網路相關組件1030以及其他組件1040等。該些組件可耦合至以下將闡述的其他組件,以形成各種訊號線1090。
晶片相關組件1020可包括:記憶體晶片,例如揮發性記憶體(例如,動態隨機存取記憶體(dynamic random access memory,DRAM))、非揮發性記憶體(例如,唯讀記憶體(read only memory,ROM))、快閃記憶體等;應用處理器晶片,例如中央處理器(例如,中央處理單元(central processing unit,CPU))、圖形處理器(例如,圖形處理單元(graphics processing unit,GPU))、數位訊號處理器、密碼處理器(cryptographic processor)、微處理器、微控制器等;以及邏輯晶片,例如類比至數位轉換器(analog-to-digital converter,ADC)、應用專用積體電路(application-specific integrated circuit,ASIC)等。然而,晶片相關組件1020並非僅限於此,而是亦可包括其他類型的晶片相關組件。此外,該些晶片相關組件1020可彼此組合。
網路相關組件1030可包括例如以下協定:無線保真(wireless fidelity,Wi-Fi)(電氣及電子工程師學會(Institute of Electrical And Electronics Engineers,IEEE)802.11家族等)、全球互通微波存取(worldwide interoperability for microwave access,WiMAX)(IEEE 802.16家族等)、IEEE 802.20、長期演進(long term evolution,LTE)、僅支援資料的演進(evolution data only,Ev-DO)、高速封包存取+(high speed packet access+,HSPA+)、高速下行封包存取+(high speed downlink packet access+,HSDPA+)、高速上行封包存取+(high speed uplink packet access+,HSUPA+)、增強型資料GSM環境(enhanced data GSM environment,EDGE)、 全球行動通訊系統(global system for mobile communications,GSM)、全球定位系統(global positioning system,GPS)、通用封包無線電服務(general packet radio service,GPRS)、分碼多重存取(code division multiple access,CDMA)、分時多重存取(time division multiple access,TDMA)、數位增強型無線電訊(digital enhanced cordless telecommunications,DECT)、藍芽、3G協定、4G協定及5G協定以及繼上述協定之後指定的任何其他無線協定及有線協定。然而,網路相關組件1030並非僅限於此,而是亦可包括多種其他無線標準或協定或者有線標準或協定。此外,網路相關組件1030可與上述晶片相關組件1020一起彼此組合。
其他組件1040可包括高頻電感器、鐵氧體電感器(ferrite inductor)、功率電感器(power inductor)、鐵氧體珠粒(ferrite beads)、低溫共燒陶瓷(low temperature co-fired ceramic,LTCC)、電磁干擾(electromagnetic interference,EMI)濾波器、多層陶瓷電容器(multilayer ceramic capacitor,MLCC)等。然而,其他組件1040並非僅限於此,而是亦可包括用於各種其他目的的被動組件等。此外,其他組件1040可與晶片相關組件1020及/或網路相關組件1030一起彼此組合。
端視電子裝置1000的類型,電子裝置1000可包括可物理連接至及/或電性連接至主板1010的其他組件,或可不物理連接至及/或不電性連接至主板1010的其他組件。該些其他組件可包括例如照相機模組1050、天線1060、顯示器裝置1070、電池1080、 音訊編解碼器(圖中未示出)、視訊編解碼器(圖中未示出)、功率放大器(圖中未示出)、羅盤(圖中未示出)、加速度計(圖中未示出)、陀螺儀(圖中未示出)、揚聲器(圖中未示出)、大容量儲存單元(例如,硬碟驅動機)(圖中未示出)、光碟(compact disk,CD)驅動機(圖中未示出)、數位多功能光碟(digital versatile disk,DVD)驅動機(圖中未示出)等。然而,該些其他組件不限於此,而是亦可包括取決於電子裝置1000的類型等用於各種目的的其他組件。
電子裝置1000可為智慧型電話、個人數位助理(personal digital assistant,PDA)、數位攝影機、數位照相機((digital still camera)、網路系統、電腦、監視器、平板個人電腦(tablet PC)、筆記型個人電腦、隨身型易網機個人電腦(netbook PC)、電視、視訊遊戲機(video game machine)、智慧型手錶、汽車組件等。然而,電子裝置1000並非僅限於此,而是亦可為處理資料的任何其他電子裝置。
圖2為示出電子裝置的實例的示意性立體圖。
參照圖2,半導體封裝可於上文所述的各種電子裝置1000中用於各種目的。舉例而言,印刷電路板1110(例如主板等)可容置於智慧型電話1100的本體1101中,且各種組件1120可物理連接至及/或電性連接至上述印刷電路板1110。另外,可物理連接至及/或電性連接至印刷電路板1110或可不物理連接至及/或不電性連接至印刷電路板1110的另一組件(例如,照相機1130)可容 置於本體1101中。電子組件1120中的一些電子組件可為晶片相關組件,例如半導體封裝1121,但並非僅限於此。所述電子裝置不僅限於智慧型電話1100,而是可為如上所述的其他電子裝置。
半導體封裝
一般而言,在半導體晶片中整合有許多精密的電路。然而,半導體晶片自身可能不能充當已完成的半導體產品,且可能因外部物理性或化學性影響而受損。因此,半導體晶片可能無法單獨使用,但可封裝於電子裝置等中且在電子裝置等中以封裝狀態使用。
此處,由於半導體晶片與電子裝置的主板之間存在電性連接方面的電路寬度差異,因而需要半導體封裝。詳言之,半導體晶片的連接墊的尺寸及半導體晶片的連接墊之間的間隔極為精密,但電子裝置中所使用的主板的組件安裝墊的尺寸及主板的組件安裝墊之間的間隔顯著大於半導體晶片的連接墊的尺寸及間隔。因此,可能難以將半導體晶片直接安裝於主板上,而需要用於緩衝半導體晶片與主板之間的電路寬度差異的封裝技術。
藉由封裝技術所製造的半導體封裝可端視半導體封裝的結構及目的而被分類為扇入型半導體封裝或扇出型半導體封裝。
將在下文中參照圖式更詳細地闡述扇入型半導體封裝及扇出型半導體封裝。
圖3A及圖3B為示出扇入型半導體封裝在封裝前及封裝後的狀態的示意性剖視圖。
圖4為示出扇入型半導體封裝的封裝製程的示意性剖視圖。
參照圖3及圖4,半導體晶片2220可例如是處於裸露狀態下的積體電路(integrated circuit,IC),半導體晶片2220包括:本體2221,包含矽(Si)、鍺(Ge)、砷化鎵(GaAs)等;連接墊2222,形成於本體2221的一個表面上且包含例如鋁(Al)等導電材料;以及鈍化膜2223,其例如是氧化物膜或氮化物膜等,且形成於本體2221的一個表面上且覆蓋連接墊2222的至少部分。在此種情形中,由於連接墊2222可為顯著小的,因此可能難以將積體電路(IC)安裝於中級印刷電路板(printed circuit board,PCB)上以及電子裝置的主板等上。
因此,可端視半導體晶片2220的尺寸,在半導體晶片2220上形成連接結構2240以對連接墊2222進行重佈線。連接結構2240可藉由以下步驟來形成:利用例如感光成像介電(photoimageable dielectric,PID)樹脂等絕緣材料在半導體晶片2220上形成絕緣層2241,形成敞露連接墊2222的通孔孔洞2243h,並接著形成配線圖案2242及通孔2243。接著,可形成保護連接結構2240的鈍化層2250,可形成開口2251,且可形成凸塊下金屬2260等。亦即,可藉由一系列製程來製造包括例如半導體晶片2220、連接結構2240、鈍化層2250及凸塊下金屬2260的扇入型半導體封裝2200。
如上所述,扇入型半導體封裝可具有半導體晶片的所有 連接墊(例如,輸入/輸出(input/output,I/O)端子)均設置於半導體晶片內的一種封裝形式,且可具有優異的電性特性並可以低成本進行生產。因此,已以扇入型半導體封裝形式製造諸多安裝於智慧型電話中的元件。詳言之,已開發出諸多安裝於智慧型電話中的元件以在具有緊湊的尺寸的同時達成快速的訊號傳輸。
然而,由於在扇入型半導體封裝中所有輸入/輸出端子均需要設置在半導體晶片內部,因此扇入型半導體封裝具有顯著的空間限制。因此,難以將此結構應用於具有大量輸入/輸出端子的半導體晶片或具有緊湊尺寸的半導體晶片。另外,由於上述缺點,扇入型半導體封裝可能無法在電子裝置的主板上直接安裝並使用。原因在於,即使在藉由重佈線製程增大半導體晶片的輸入/輸出端子的尺寸及半導體晶片的各輸入/輸出端子之間的間隔的情形中,半導體晶片的輸入/輸出端子的尺寸及半導體晶片的各輸入/輸出端子之間的間隔可能仍不足以使扇入型電子組件封裝直接安裝於電子裝置的主板上。
圖5為示出扇入型半導體封裝安裝於印刷電路板上且最終安裝於電子裝置的主板上之情形的示意性剖視圖。
圖6為示出扇入型半導體封裝嵌入印刷電路板中且最終安裝於電子裝置的主板上之情形的示意性剖視圖。
參照圖5及圖6,在扇入型半導體封裝2200中,半導體晶片2220的連接墊2222(亦即,輸入/輸出端子)可經由印刷電路板2301進行重佈線,且扇入型半導體封裝2200可在扇入型半 導體封裝2200安裝於印刷電路板2301上的狀態下最終安裝於電子裝置的主板2500上。在此種情形中,可藉由底部填充樹脂2280等來固定焊球2270等,且半導體晶片2220的外側面可以模製材料2290等覆蓋。或者,扇入型半導體封裝2200可嵌入單獨的印刷電路板2302中,半導體晶片2220的連接墊2222(亦即,輸入/輸出端子)可在扇入型半導體封裝2200嵌入印刷電路板2302中的狀態下,由印刷電路板2302進行重佈線,且扇入型半導體封裝2200可最終安裝於電子裝置的主板2500上。
如上所述,可能難以直接在電子裝置的主板上安裝並使用扇入型半導體封裝。因此,扇入型半導體封裝可安裝於單獨的印刷電路板上,並接著藉由封裝製程安裝於電子裝置的主板上,或者扇入型半導體封裝可在扇入型半導體封裝嵌入印刷電路板中的狀態下在電子裝置的主板上安裝並使用。
圖7為示出扇出型半導體封裝的示意性剖視圖。
參照圖7,在扇出型半導體封裝2100中,舉例而言,半導體晶片2120的外側面可由包封體2130保護,且半導體晶片2120的連接墊2122可藉由連接結構2140而朝半導體晶片2120之外進行重佈線。在此種情形中,可在連接結構2140上進一步形成鈍化層2150,且可在鈍化層2150的開口中進一步形成凸塊下金屬2160。可在凸塊下金屬2160上進一步形成焊球2170。半導體晶片2120可為包括本體2121、連接墊2122等的積體電路(IC)。連接結構2140可包括絕緣層2141;重佈線層2142,形成於絕緣層2141 上;及通孔2143,將連接墊2122與重佈線層2142彼此電性連接。
如上所述,扇出型半導體封裝可具有其中半導體晶片的輸入/輸出端子藉由形成於半導體晶片上的連接結構朝半導體晶片之外進行重佈線並設置的一種形式。如上所述,在扇入型半導體封裝中,半導體晶片的所有輸入/輸出端子都需要配置於半導體晶片內。因此,當半導體晶片的尺寸減小時,需減小球的尺寸及間距,進而使得標準化球佈局(standardized ball layout)可能無法在扇入型半導體封裝中使用。另一方面,扇出型半導體封裝具有如上所述其中半導體晶片的輸入/輸出端子藉由形成於半導體晶片上的連接結構朝半導體晶片之外進行重佈線並設置的形式。因此,即使在半導體晶片的尺寸減小的情形中,標準化球佈局亦可照樣用於扇出型半導體封裝中,使得扇出型半導體封裝無需使用單獨的印刷電路板即可安裝於電子裝置的主板上,如下所述。
圖8為示出扇出型半導體封裝安裝於電子裝置的主板上之情形的示意性剖視圖。
參照圖8,扇出型半導體封裝2100可經由焊球2170等安裝於電子裝置的主板2500上。亦即,如上所述,扇出型半導體封裝2100包括連接結構2140,連接結構2140形成於半導體晶片2120上且能夠將連接墊2122重佈線至半導體晶片2120的尺寸之外的扇出區域,進而使得標準化球佈局照樣可用於扇出型半導體封裝2100中。因此,扇出型半導體封裝2100無須使用單獨的印刷電路板等即可安裝於電子裝置的主板2500上。
如上所述,由於扇出型半導體封裝無需使用單獨的印刷電路板即可安裝於電子裝置的主板上,因此扇出型半導體封裝可實作為具有較使用印刷電路板的扇入型半導體封裝的厚度小的厚度。因此,扇出型半導體封裝可小型化及薄化。另外,扇出型電子組件封裝具有優異的熱特性及電性特性,使得扇出型電子組件封裝尤其適合用於行動產品。因此,扇出型電子組件封裝可被實作成較使用印刷電路板(PCB)的一般疊層封裝(package-on-package,POP)類型更緊湊的形式,且可解決因翹曲(warpage)現象出現而產生的問題。
同時,扇出型半導體封裝是指一種封裝技術,如上所述用於將半導體晶片安裝於電子裝置的主板等上且保護半導體晶片免受外部影響,且其是與例如印刷電路板等印刷電路板(PCB)的概念不同的概念,印刷電路板具有與扇出型半導體封裝的規格、目的等不同的規格、目的等,且有扇入型半導體封裝嵌入其中。
以下,將參照附圖闡述一種適用於半導體封裝的電磁干擾屏蔽的電磁干擾屏蔽結構。
圖9為示出電磁干擾屏蔽結構的實例的示意性剖視圖。
圖10為當自頂部觀察時圖9的電磁干擾屏蔽結構的示意性平面圖。
參照圖9及圖10,根據本揭露中的例示性實施例的電磁干擾屏蔽結構50A可包括基底層10及設置於基底層10上的電磁干擾屏蔽層30A。電磁干擾屏蔽層30A可包括多個多孔導體層 21、多孔導體層22及多孔導體層23。多孔導體層21、多孔導體層22及多孔導體層23可分別具有包括多個開口21h、開口22h及開口23h的多孔結構。亦即,多孔導體層21、多孔導體層22及多孔導體層23中的每一者可具有導電網格結構。多孔導體層21、多孔導體層22及多孔導體層23的各別導電網格結構可具有包括各別開口21h、開口22h及開口23h的實體結構,所述開口21h、開口22h及開口23h在實體結構中隨機分佈。多孔導體層21、多孔導體層22及多孔導體層23可在垂直方向上彼此交替地堆疊。多孔導體層21、多孔導體層22及多孔導體層23可在垂直方向上彼此交替地堆疊,以形成具有多個孔隙20h的多孔結構20。
同時,由於隨著例如智慧型電話等行動裝置的使用的顯著增長已創建了新的行動通訊時代,因此已出現了過去並不存在的大小問題。其中,一個特別突出的問題是由電磁干擾引起的裝置發生故障的問題。因此,自然地,對電磁干擾屏蔽技術的興趣增加了。在現有的電磁干擾屏蔽技術中,已利用使用盒形金屬屏蔽體來覆蓋整個基板以屏蔽電磁干擾的金屬罐方法或者用於屏蔽可撓性印刷電路板(flexible printed circuit board,FPCB)的電磁干擾的膜方法。然而,由於整個基板是在金屬罐方法中同時覆蓋,因此金屬罐方法在減小裝置的尺寸及厚度方面存在限制,且在膜方法中,需要將與原材料對應的聚醯亞胺膜冷凍,且需要手動地執行例如造形、模具製造、膜貼附等複雜的製程,因而使得生產率、屏蔽均勻性及穩定性可能劣化。近來,已利用使用在半導體 封裝本身上覆蓋用於屏蔽電磁感干擾的超薄金屬的濺鍍方法及噴塗方法的屏蔽技術。然而,所有方法在解決屏蔽膜在高溫製程下的分層問題方面存在限制。
相反地,在根據例示性實施例的電磁干擾屏蔽結構50A中,具有導電網格結構的多孔導體層21、多孔導體層22及多孔導體層23可在垂直方向上彼此交替地堆疊。此處,各別多孔導體層21、多孔導體層22及多孔導體層23的所述多個開口21h、開口22h及開口23h的至少部分可在垂直方向上彼此連接,以形成暴露出基底層10的表面的至少一部分的多個孔隙20h,進而使得水蒸氣可被排出且因此可解決屏蔽膜在高溫製程中的分層問題。由於多孔導體層21、多孔導體層22及多孔導體層23的導電網格結構及開口可隨機地分佈,因此多孔導體層21、多孔導體層22及多孔導體層23中的一者的導電網格結構(或開口)與多孔導體層21、多孔導體層22及多孔導體層23中的另一者的導電網格結構(或開口)在垂直方向上可不完全交疊。舉例而言,各別多孔導體層21、多孔導體層22及多孔導體層23的多個開口21h、開口22h及開口23h的部分可在垂直方向上彼此連接,以形成暴露出基底層10的表面的至少部分的多個孔隙20h。各別多孔導體層21、多孔導體層22及多孔導體層23的多個開口21h、開口22h及開口23h的此類部分可具有彼此不同的尺寸。各別多孔導體層21、多孔導體層22及多孔導體層23的多個開口21h、開口22h及開口23h的部分可在垂直方向上彼此偏移但在垂直方向上彼此連接,以 形成暴露出基底層10的表面的至少部分的多個孔隙20h。多孔導體層21、多孔導體層22及多孔導體層23中的一者的導電網格結構的部分與多孔導體層21、多孔導體層22及多孔導體層23中的另一者的導電網格結構的部分可在垂直方向上部分地交疊或相對於多孔導體層21、多孔導體層22及多孔導體層23中的另一者的導電網格結構的部分可在垂直方向上部分地偏移。多孔導體層21、多孔導體層22及多孔導體層23中的一者的導電網格結構的部分可在多孔導體層21、多孔導體層22及多孔導體層23中的另一者的多個開口21h、開口22h及開口23h的部分之上延伸。尤其,電磁干擾屏蔽層30A可由可自對準的奈米顆粒塗佈溶液(例如,銀奈米顆粒塗佈溶液)形成。因此,導電網格可快速且容易地形成。此外,藉由層層地重複地形成上述導電網格結構,孔隙20h的數目、尺寸及厚度可根據電磁干擾屏蔽規格來調整。此外,亦可藉由塗佈方法來形成具有大面積的導電網格。另外,由於亦可利用低黏度噴塗方法,因此可甚至在傾斜表面或側表面上形成屏蔽層。
以下,將更詳細地闡述根據例示性實施例的電磁干擾屏蔽結構50A中所包括的每一配置。
基底層10可用作用於形成電磁干擾屏蔽層30A的基板層。基底層10的材料無特別限制。亦即,基底層10可端視應用電磁干擾屏蔽結構50A的組件而具有各種材料。舉例而言,當電磁干擾屏蔽層30A應用於半導體封裝時,基底層10可為模製材料 或包封體。在此種情形中,基底層10可含有例如環氧樹脂等絕緣樹脂。然而,基底層10的材料並非僅限於此,而是可為不同種類的絕緣材料。
電磁干擾屏蔽層30A可用於實質上屏蔽電磁干擾。電磁干擾屏蔽層30A可包括所述多個多孔導體層21、多孔導體層22及多孔導體層23。多孔導體層21、多孔導體層22及多孔導體層23可分別具有包括多個開口21h、開口22h及開口23h的多孔結構。亦即,多孔導體層21、多孔導體層22及多孔導體層23中的每一者可具有導電網格結構。多孔導體層21、多孔導體層22及多孔導體層23可在垂直方向上彼此交替地堆疊。多孔導體層21、多孔導體層22及多孔導體層23可在垂直方向上彼此交替地堆疊,以形成具有多個孔隙20h的多孔結構20。各別多孔導體層21、多孔導體層22及多孔導體層23的多個開口21h、開口22h及開口23h的至少部分可在垂直方向上彼此連接,以形成至少部分地暴露出基底層10的表面的多個孔隙20h,進而使得水蒸氣可被排出且因此可解決屏蔽膜在高溫製程下的分層問題。
電磁干擾屏蔽層30A的多孔導體層21、多孔導體層22及多孔導體層23中的每一者可由可自對準的奈米顆粒塗佈溶液(例如,銀奈米顆粒塗佈溶液)形成。奈米顆粒塗佈溶液可含有金屬奈米顆粒及黏合劑樹脂。可使用由銀、銀-銅合金、銀-鈀合金或其他銀合金奈米顆粒形成的奈米顆粒作為金屬奈米顆粒,但金屬奈米顆粒並非僅限於此。亦可使用由另一金屬形成的奈米顆 粒。可使用此項技術中已知的絕緣樹脂(例如丙烯酸樹脂或環氧樹脂)作為黏合劑樹脂。除金屬奈米顆粒及黏合劑樹脂以外,奈米顆粒塗佈溶液可更含有其他添加劑(例如界面活性劑及溶劑)。可利用選自噴塗方法、旋塗方法、狹縫塗佈方法或其他合適的塗佈方法的塗佈方法作為塗佈方法。可藉由使用上述奈米顆粒塗佈溶液快速且容易地形成導電網格。此外,藉由層層地重複地形成具有上述導電網格結構的多孔導體層21、多孔導體層22及多孔導體層23,孔隙20h的數目、尺寸及厚度可根據電磁干擾屏蔽規格來調整。此外,亦可利用塗佈方法來形成具有大面積的導電網格。另外,由於亦可利用低黏度噴塗方法,因此可甚至在基底層10的傾斜表面或側表面上形成屏蔽層30A。
電磁干擾屏蔽層30A的多孔導體層21、多孔導體層22及多孔導體層23的數目無特別限制。多孔導體層的數目可較附圖所示數目更大或更小。此外,藉由層層地形成多孔導體層21、多孔導體層22及多孔導體層23而達成的孔隙20h的尺寸或數目無特別限制,且可根據電磁干擾屏蔽規格來控制。
圖11A及圖11B為示出一種製造圖9的電磁干擾屏蔽結構的方法的實例的示意圖。圖11A為示出製造方法的剖視圖,且圖11B為示出製造方法的平面圖。
參照圖11A及圖11B,首先,可在基底層10上形成奈米顆粒塗層21'。可藉由利用此項技術中已知的方法(例如噴塗方法、旋塗方法、狹縫塗佈方法等)塗佈含有金屬奈米顆粒及黏合 劑樹脂的奈米顆粒塗佈溶液來形成奈米顆粒塗層21'。接下來,可利用金屬奈米顆粒的自對準形成具有導電網格結構且具有多個第一開口21h的第一多孔導體層21。接下來,可藉由重複在第一多孔導體層21上塗佈奈米顆粒塗佈溶液以及金屬奈米顆粒的自對準來形成具有導電網格結構且具有多個第二開口22h的第二多孔導體層22以及具有導電網格結構且具有多個第三開口23h的第三多孔導體層23。若需要,則亦可藉由重複上述步驟來形成更大數目的多孔導體層。結果,可形成具有更密集網格結構且具有多個孔隙20h的多孔結構20(即,根據例示性實施例的電磁干擾屏蔽層30A)。
圖12為示出電磁干擾屏蔽結構的另一實例的示意性剖視圖。
圖13為當自頂部觀察時圖12的電磁干擾屏蔽結構的示意性平面圖。
參照圖12及圖13,在根據另一例示性實施例的電磁干擾屏蔽結構50B中,電磁干擾屏蔽層30B可更包括覆蓋各別多孔導體層21、多孔導體層22及多孔導體層23的外表面(即,多孔結構20的外表面)的金屬膜25。可藉由鍍覆方法(例如,電鍍方法)使用多孔結構20作為晶種層來形成金屬膜25。金屬膜25可含有此項技術中已知的用於鍍覆的金屬材料(例如銅)。多孔結構20的孔隙20h的尺寸可藉由控制金屬膜25的鍍覆厚度來控制,且因此,電磁干擾屏蔽效果可顯著增加。由於除上述特徵外的其他內 容實質上相同於以上所述,因此將不再對其予以贅述。
圖14A及圖14B為示出一種製造圖12的電磁干擾屏蔽結構的方法的實例的示意圖。圖14A為示出製造方法的剖視圖,且圖14B為示出製造方法的平面圖。
參照圖14A及圖14B,首先,可在基底層10上形成奈米顆粒塗層21'。接下來,可利用金屬奈米顆粒的自對準形成具有導電網格結構且具有多個第一開口21h的第一多孔導體層21。接下來,可藉由重複在第一多孔導體層21上塗佈奈米顆粒塗佈溶液以及金屬奈米顆粒的自對準來形成具有導電網格結構且具有多個第二開口22h的第二多孔導體層22以及具有導電網格結構且具有多個第三開口23h的第三多孔導體層23。接下來,可藉由使用所形成的具有網格結構的多孔結構20作為晶種層並在多孔結構20上執行此項技術中已知的鍍覆方法(例如電鍍方法)來形成金屬膜25。結果,可形成根據另一例示性實施例的電磁干擾屏蔽層30B。由於除上述特徵外的其他內容實質上相同於以上所述,因此將不再對其予以贅述。
以下,將參照附圖闡述應用上述電磁干擾屏蔽結構的半導體封裝。
圖15為示出半導體封裝的實例的示意性剖視圖。
參照圖15,根據例示性實施例的扇出型半導體封裝100A可包括:核心構件110,具有貫穿孔110H;半導體晶片120,設置於核心構件110的貫穿孔110H中且具有主動面及與主動面相對 的非主動面,所述主動面上設置有連接墊122;包封體130,包封半導體晶片120且覆蓋貫穿孔110H的至少部分;連接構件140,設置於核心構件110及半導體晶片120的主動面上;鈍化層150,設置於連接構件140上;凸塊下金屬160,設置於鈍化層150的開口上;以及電性連接結構170,設置於鈍化層150上且連接至凸塊下金屬160。尤其是,根據例示性實施例的扇出型半導體封裝100A可包括設置於包封體130上且覆蓋半導體晶片120的非主動面的電磁干擾屏蔽層30A或電磁干擾屏蔽層30B。電磁干擾屏蔽層30A或電磁干擾屏蔽層30B可有效地屏蔽由半導體晶片120產生的或自外部引入半導體晶片120內的電磁干擾。
核心構件110可端視其具體材料而進一步改善扇出型半導體封裝100A的剛性,且可起確保包封體130的厚度均勻性等的作用。核心構件110可具有貫穿孔110H。半導體晶片120可設置於貫穿孔110H中,使得半導體晶片120與核心構件110間隔開預定距離。半導體晶片120的側表面可被核心構件110環繞。然而,此形式僅為舉例說明,並可經各式修改以具有其他形式,且核心構件110可端視此形式而執行另一功能。若需要,則可省略核心構件110。
核心構件110可包括絕緣層111。可使用絕緣材料作為絕緣層111的材料。在此種情形中,所述絕緣材料可為熱固性樹脂,例如環氧樹脂;熱塑性樹脂,例如聚醯亞胺樹脂;將熱固性樹脂或熱塑性樹脂與無機填料混合的樹脂或是將熱固性樹脂或熱塑性 樹脂與無機填料一起浸入例如玻璃纖維(或玻璃布,或玻璃纖維布)等核心材料中的樹脂,例如預浸體(prepreg)、味之素構成膜(ajinomoto build-up film,ABF)、FR-4、雙馬來醯亞胺三嗪(bismaleimide triazine,BT)等。在使用具有高剛性的材料(例如含有玻璃纖維的預浸體等)的情形中,核心構件110亦可用作用於對扇出型半導體封裝100A的翹曲進行控制的支撐構件。
半導體晶片120可為以數百至數百萬個或更多數量的元件整合於單一晶片中提供的積體電路(IC)。在此種情形中,所述積體電路可為例如處理器晶片(更具體而言,應用處理器(AP)),例如中央處理器(例如,中央處理單元)、圖形處理器(例如,圖形處理單元)、場域可程式閘陣列(field programmable gate array,FPGA)、數位訊號處理器、密碼處理器、微處理器、微控制器等。然而,積體電路並非僅限於此,而是亦可為邏輯晶片,例如類比至數位轉換器、應用專用積體電路(ASIC)等,或者記憶體晶片,例如揮發性記憶體(例如,動態隨機存取記憶體(DRAM))、非揮發性記憶體(例如,唯讀記憶體(ROM))、快閃記憶體等。此外,可設置該些積體電路的組合。
半導體晶片120可以主動晶圓為基礎形成。在此種情形中,半導體晶片120的本體121的基礎材料(base material)可為矽(Si)、鍺(Ge)、砷化鎵(GaAs)等。可在本體121上形成各種電路。連接墊122可將半導體晶片120電性連接至其他組件。可使用例如鋁(Al)等導電材料作為連接墊122的材料,但無特 別限制。可在本體121上形成暴露出連接墊122的鈍化膜123,且鈍化膜123可為氧化物膜、氮化物膜等或氧化物膜與氮化物膜所構成的雙層。連接墊122的下表面可經由鈍化膜123具有相對於包封體130的下表面的台階,因而使得可防止包封體130滲漏至連接墊122的下表面。亦可在其他需要的位置中進一步設置絕緣膜(圖中未示出)等。然而,半導體晶片120可為裸晶粒(bare die),但若需要,則可在半導體晶片120的主動面上進一步形成重佈線層(圖中未示出),且可將凸塊(圖中未示出)等連接至連接墊122。
包封體130可保護核心構件110、半導體晶片120等。包封體130的包封形式無特別限制,但可為包封體130環繞核心構件110、半導體晶片120等的至少部分的形式。舉例而言,包封體130可覆蓋核心構件110以及半導體晶片120的非主動面,且可填充貫穿孔110H的側壁與半導體晶片120的側表面之間的空間。此外,包封體130可填充半導體晶片120的鈍化膜123與連接構件140之間的空間的至少部分。同時,包封體130可填充貫穿孔110H,藉以充當黏合劑,並端視特定材料而減少半導體晶片120的彎曲(buckling)情況。
包封體130的材料無特別限制。舉例而言,可使用絕緣材料作為包封體130的材料。在此種情形中,所述絕緣材料可為熱固性樹脂,例如環氧樹脂;熱塑性樹脂,例如聚醯亞胺樹脂;將熱固性樹脂或熱塑性樹脂與無機填料混合的樹脂或是將熱固性樹脂或熱塑性樹脂與無機填料一起浸入例如玻璃纖維(或玻璃 布,或玻璃纖維布)等核心材料中的樹脂,例如預浸體、味之素構成膜、FR-4、雙馬來醯亞胺三嗪等。若需要,則亦可使用感光成像介電樹脂作為所述絕緣材料。
電磁干擾屏蔽層30A或電磁干擾屏蔽層30B可如上所述包括多孔結構20或包括多孔結構20及金屬膜25。電磁干擾屏蔽層30A或電磁干擾屏蔽層30B可形成於用作基底層的包封體130的上表面上,以覆蓋半導體晶片120的非主動面。由於電磁干擾屏蔽層30A或電磁干擾屏蔽層30B實質上相同於以上所述,因此將不再對其予以贅述。
連接構件140可對半導體晶片120的連接墊122進行重佈線。半導體晶片120的具有各種功能的數十至數百個連接墊122可藉由連接構件140進行重佈線,且可端視其功能而藉由電性連接結構170物理連接至及/或電性連接至外部。連接構件140可包括:絕緣層141,設置於核心構件110及半導體晶片120的主動面上;重佈線層142,設置於絕緣層141上;以及連接通孔143,貫穿絕緣層141並將半導體晶片120的連接墊122與重佈線層142彼此電性連接。連接構件140的絕緣層141、重佈線層142及連接通孔143可以較附圖所示層數更大數目的層來實施。
絕緣層141中的每一者的材料可為絕緣材料。在此種情形中,亦可使用例如感光成像介電樹脂等感光性絕緣材料以及上述絕緣材料作為絕緣材料。亦即,絕緣層141中的每一者可為感光性絕緣層。當絕緣層141具有感光性性質時,絕緣層141可被 形成為具有更薄的厚度,且可更容易地達成連接通孔143的精密間距。絕緣層141中的每一者可為包括絕緣樹脂及無機填料的感光性絕緣層。當絕緣層141為多層時,絕緣層141的材料可為彼此相同,且若需要則亦可為彼此不同。當絕緣層141為多層時,絕緣層可端視製程而彼此整合,進而使得各絕緣層之間的邊界亦可為不明顯。
重佈線層142可實質上用來對連接墊122進行重佈線。重佈線層142的材料可為導電材料,例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金。重佈線層142可端視對應層的設計而執行各種功能。舉例而言,重佈線層142可包括接地(GND)圖案、電源(PWR)圖案、訊號(S)圖案等。此處,訊號(S)圖案可包括除了接地(GND)圖案、電源(PWR)圖案等之外的各種訊號,例如資料訊號等。此外,重佈線層142可包括通孔接墊圖案、電性連接結構接墊圖案等。
連接通孔143可將在不同層上形成的重佈線層142、連接墊122等彼此電性連接,因而使得在扇出型半導體封裝100A中形成電性通路。連接通孔143中的每一者的材料可為導電材料,例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)、或其合金。連接通孔143中的每一者可利用導電材料完全填充,或者導電材料亦可沿通孔孔洞中的每一者的壁形成。此外,連接通孔143可具有此項技術中已知的任何形狀, 例如錐形狀、圓柱形狀等。
鈍化層150可保護連接構件140不受外部物理性或化學性損害等。鈍化層150可具有暴露連接構件140的重佈線層142的至少部分的開口。在鈍化層150中所形成的開口的數目可為數十至數千個。鈍化層150的材料無特別限制。舉例而言,可使用絕緣材料作為鈍化層150的材料。在此種情形中,所述絕緣材料可為熱固性樹脂,例如環氧樹脂;熱塑性樹脂,例如聚醯亞胺樹脂;將熱固性樹脂或熱塑性樹脂與無機填料混合的樹脂或是將熱固性樹脂或熱塑性樹脂與無機填料一起浸入例如玻璃纖維(或玻璃布,或玻璃纖維布)等核心材料中的樹脂,例如預浸體、味之素構成膜、FR-4、雙馬來醯亞胺三嗪等。或者,亦可使用阻焊劑(solder resist)。
凸塊下金屬160可改善電性連接結構170的連接可靠性,進而改善扇出型半導體封裝100A的板級可靠性。凸塊下金屬160可連接至經由鈍化層150的開口而暴露的連接構件140的重佈線層142。可藉由此項技術中已知的金屬化方法,使用此項技術中已知的導電材料(例如金屬)在鈍化層150的開口中形成凸塊下金屬160,但並非僅限於此。
電性連接結構170可將扇出型半導體封裝100A物理連接及/或電性連接至外部。舉例而言,扇出型半導體封裝100A可經由電性連接結構170安裝於電子裝置的主板上。電性連接結構170中的每一者可由導電材料(例如焊料等)形成。然而,此僅為舉 例說明,且電性連接結構170中的每一者的材料並不特別以此為限。電性連接結構170中的每一者可為接腳(land)、球、引腳等。電性連接結構170可形成為多層結構或單層結構。當電性連接結構170形成為多層結構時,電性連接結構170可包括銅(Cu)柱及焊料。當電性連接結構170形成為單層結構時,電性連接結構170可包括錫-銀焊料或銅(Cu)。然而,此僅為舉例說明,且電性連接結構170並非僅限於此。
電性連接結構170的數目、間隔、設置形式等無特別限制,而是可由熟習此項技術者端視設計特定細節而進行充分地修改。舉例而言,電性連接結構170可根據連接墊122的數目而設置為數十至數千的數量,亦或可設置為數十至數千或更多的數量或是數十至數千或更少的數量。當電性連接結構170為焊球時,電性連接結構170可覆蓋延伸至鈍化層150的一個表面上的凸塊下金屬160的側表面,且連接可靠性可更加優異。
電性連接結構170中的至少一者可設置於扇出區域中。所述扇出區域是指除設置有半導體晶片120的區域之外的區域。扇出型封裝相較於扇入型封裝而言可具有優異的可靠性,可實施多個輸入/輸出(I/O)端子,且可有利於三維(3D)內連線。另外,相較於球柵陣列(ball grid array,BGA)封裝、接腳柵陣列(land grid array,LGA)封裝等而言,扇出型封裝可被製造成具有小的厚度,且可具有價格競爭力。
同時,儘管圖中未示出,然而若需要,則可在貫穿孔110H 的壁表面上形成金屬薄膜來散熱及/或屏蔽電磁干擾。此外,若需要,則可在貫穿孔110H中設置執行相同功能或不同功能的多個半導體晶片120。另外,若需要,則可在貫穿孔110H中設置單獨的被動組件(例如電感器、電容器等)。此外,若需要,則可在鈍化層150的表面上設置包括被動組件(例如包括電感器、電容器等)的表面安裝技術(surface mount technology,SMT)組件。
圖16為示出半導體封裝的另一實例的示意性剖視圖。
參照圖16,在根據另一例示性實施例的半導體封裝100B中,電磁干擾屏蔽層30A或電磁干擾屏蔽層30B可覆蓋包封體130的外側表面、核心構件110的外側表面及連接構件140的外側表面以及包封體130的上表面。如上所述,電磁干擾屏蔽層30A或電磁干擾屏蔽層30B可藉由噴塗方法來形成,以使電磁干擾屏蔽層30A或電磁干擾屏蔽層30B可形成於傾斜表面或側表面上。由於除上述特徵外的其他內容實質上相同於以上所述,因此將不再對其予以贅述。
圖17為示出半導體封裝的另一實例的示意性剖視圖。
參照圖17,在根據另一例示性實施例的扇出型半導體封裝100C中,核心構件110可包括:第一絕緣層111a,接觸連接構件140;第一配線層112a,接觸連接構件140且嵌入第一絕緣層111a中;第二配線層112b,設置於第一絕緣層111a的另一表面上,所述另一表面與第一絕緣層111a的第一配線層112a所嵌入的一個表面相對;第二絕緣層111b,設置於第一絕緣層111a上且覆蓋第 二配線層112b;以及第三配線層112c,設置於第二絕緣層111b上。第一配線層112a、第二配線層112b以及第三配線層112c可電性連接至連接墊122。第一配線層112a及第二配線層112b可藉由貫穿第一絕緣層111a的第一連接通孔113a彼此電性連接,且第二配線層112b及第三配線層112c可藉由貫穿第二絕緣層111b的第二連接通孔113b彼此電性連接。
絕緣層111a及絕緣層111b的材料無特別限制。舉例而言,可使用絕緣材料作為絕緣層111a及絕緣層111b的材料。在此種情形中,所述絕緣材料可為熱固性樹脂,例如環氧樹脂;熱塑性樹脂,例如聚醯亞胺樹脂;將熱固性樹脂或熱塑性樹脂與無機填料混合的樹脂或是將熱固性樹脂或熱塑性樹脂與無機填料一起浸入例如玻璃纖維(或玻璃布,或玻璃纖維布)等核心材料中的樹脂,例如預浸體、味之素構成膜、FR-4、雙馬來醯亞胺三嗪等。若需要,則亦可使用感光成像介電樹脂作為所述絕緣材料。
配線層112a、配線層112b以及配線層112c可用於對半導體晶片120的連接墊122進行重佈線。配線層112a、配線層112b及配線層112c的材料可為導電材料,例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金。配線層112a、配線層112b及配線層112c可端視對應層的設計而執行各種功能。舉例而言,配線層112a、配線層112b及配線層112c可包括接地(GND)圖案、電源(PWR)圖案、訊號(S)圖案等。此處,訊號(S)圖案可包括除了接地(GND)圖案、電 源(PWR)圖案等之外的各種訊號,例如資料訊號等。此外,配線層112a、配線層112b及配線層112c可包括通孔接墊、焊線接墊、電性連接結構接墊等。
當第一配線層112a嵌入第一絕緣層111a中時,由第一配線層112a的厚度產生的台階可顯著減小,因而使連接構件140的絕緣距離可變得固定。亦即,自重佈線層142至第一絕緣層111a的下表面的距離與自連重佈線層142至半導體晶片120的連接墊122的距離之差可小於第一配線層112a的厚度。因此,可容易地設計連接構件140的高密度配線。
第一配線層112a的下表面可位於高於連接墊122的下表面的水平高度上。此外,重佈線層142與第一配線層112a之間的距離可大於重佈線層142與連接墊122之間的距離。原因可在於第一配線層112a可凹陷於絕緣層111中。當如上所述第一配線層112a凹陷於第一絕緣層中因而在第一絕緣層111a的下表面與第一配線層112a的下表面之間具有台階時,可防止第一配線層112a因包封體130的材料滲漏而被污染。第二配線層112b可位於半導體晶片120的主動面與非主動面之間。核心構件110可被形成為具有與半導體晶片120的厚度對應的厚度,且因此形成於核心構件110中的第二配線層112b可設置於半導體晶片120的主動面與非主動面之間的水平高度上。
連接通孔113a及連接通孔113b可將在不同層中設置的配線層112a、配線層112b及配線層112c彼此電性連接,進而在 核心構件110中形成電性通路。連接通孔113a及連接通孔113b亦可由導電材料形成。連接通孔113a及連接通孔113b中的每一者可利用導電材料完全填充,或者導電材料亦可沿連接通孔孔洞中的每一者的壁形成。連接通孔113a及連接通孔113b中的每一者可具有錐形狀。
在形成第一連接通孔113a的孔洞時,第一配線層112a的接墊圖案的部分可充當終止元件。因此,第一連接通孔113a具有錐形狀,使得其上表面的寬度大於其下表面的寬度,此就製程而言是有利的。在此種情形中,第一連接通孔113a可與第二配線層112b的接墊圖案整合。此外,在形成第二連接通孔113b的孔洞時,第二配線層112b的接墊圖案的部分可充當終止元件。因此,第二連接通孔113b具有錐形狀,使得其上表面的寬度大於其下表面的寬度,此就製程而言是有利的。在此種情形中,第二連接通孔113b可與第三配線層112c的接墊圖案整合。
由於除上述特徵外的其他內容(例如電磁干擾屏蔽層30A或電磁干擾屏蔽層30B等)實質上相同於以上所述,因此將不再對其予以贅述。電磁干擾屏蔽層30A或電磁干擾屏蔽層30B可覆蓋包封體130的外側表面、核心構件110的外側表面及連接構件140的外側表面以及包封體130的上表面。
圖18為示出半導體封裝的另一實例的示意性剖視圖。
參照圖18,在根據另一例示性實施例的扇出型半導體封裝100D中,核心構件110可包括:第一絕緣層111a;第一配線層 112a及第二配線層112b,設置於第一絕緣層111a的兩個表面上;第二絕緣層111b,設置於第一絕緣層111a上且覆蓋第一配線層112a;第三配線層112c,設置於第二絕緣層111b上;第三絕緣層111c,設置於第一絕緣層111a上且覆蓋第二配線層112b;及第四配線層112d,設置於第三絕緣層111c上。第一配線層112a、第二配線層112b、第三配線層112c及第四配線層112d可電性連接至連接墊122。由於核心構件110可包括大量的配線層112a、配線層112b、配線層112c及配線層112d,因此連接構件140可被進一步簡化。因此,因形成連接構件140的製程中出現的缺陷而導致的良率下降問題可獲得抑制。同時,第一配線層112a、第二配線層112b、第三配線層112c及第四配線層112d可經由分別貫穿第一絕緣層111a、第二絕緣層111b及第三絕緣層111c的第一連接通孔113a、第二連接通孔113b及第三連接通孔113c而彼此電性連接。
絕緣層111a、絕緣層111b及絕緣層111c的材料無特別限制。舉例而言,可使用絕緣材料作為絕緣層111a、絕緣層111b及絕緣層111c的材料。在此種情形中,所述絕緣材料可為熱固性樹脂,例如環氧樹脂;熱塑性樹脂,例如聚醯亞胺樹脂;將熱固性樹脂或熱塑性樹脂與無機填料混合的樹脂或是將熱固性樹脂或熱塑性樹脂與無機填料一起浸入例如玻璃纖維(或玻璃布,或玻璃纖維布)等核心材料中的樹脂,例如預浸體、味之素構成膜、FR-4、雙馬來醯亞胺三嗪等。若需要,則亦可使用感光成像介電 樹脂作為所述絕緣材料。
第一絕緣層111a的厚度可大於第二絕緣層111b的厚度及第三絕緣層111c的厚度。第一絕緣層111a可為基本上相對厚的以維持剛性,且可引入第二絕緣層111b及第三絕緣層111c以形成更大數目的配線層112c及配線層112d。第一絕緣層111a可包含與第二絕緣層111b及第三絕緣層111c的絕緣材料不同的絕緣材料。舉例而言,第一絕緣層111a可例如為包括玻璃纖維、填料及絕緣樹脂的預浸體,且第二絕緣層111b及第三絕緣層111c中的每一者可為包括無機填料及絕緣樹脂的味之素構成膜或感光成像介電膜。然而,第一絕緣層111a的材料、第二絕緣層111b的材料及第三絕緣層111c的材料並非僅限於此。
配線層112a、配線層112b、配線層112c及配線層112d可用於對半導體晶片120的連接墊122進行重佈線。配線層112a、配線層112b、配線層112c及配線層112d的材料可為導電材料,例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)、或其合金。配線層112a、配線層112b、配線層112c及配線層112d可端視對應層的設計而執行各種功能。舉例而言,配線層112a、配線層112b、配線層112c及配線層112d可包括接地(GND)圖案、電源(PWR)圖案、訊號(S)圖案等。此處,訊號(S)圖案可包括除了接地(GND)圖案、電源(PWR)圖案等之外的各種訊號,例如資料訊號等。此外,配線層112a、配線層112b、配線層112c及配線層112d可包括通孔接墊、焊線 接墊、電性連接結構接墊等。
第三配線層112c的下表面可位於低於連接墊122的下表面的水平高度上。此外,重佈線層142與第三配線層112c之間的距離可小於重佈線層142與連接墊122之間的距離。原因在於,第三配線層112c可以突出形式設置於第二絕緣層111b上,因而會接觸連接構件140。第一配線層112a及第二配線層112b可設置於半導體晶片120的主動面與非主動面之間。
連接通孔113a、連接通孔113b及連接通孔113c可將在不同層中設置的配線層112a、配線層112b、配線層112c及配線層112d彼此電性連接,進而在核心構件110中形成電性通路。連接通孔113a、連接通孔113b及連接通孔113c亦可由導電材料形成。連接通孔113a、連接通孔113b及連接通孔113c中的每一者可利用導電材料完全填充,或者導電材料亦可沿連接通孔孔洞中的每一者的壁形成。第一連接通孔113a可具有圓柱形狀或沙漏形狀,且第二連接通孔113b及第三連接通孔113c可具有方向彼此相反的錐形狀。貫穿第一絕緣層111a的第一連接通孔113a的直徑可大於分別貫穿第二絕緣層111b及第三絕緣層111c的第二連接通孔113b及第三連接通孔113c的直徑。
由於除上述特徵外的其他內容(例如電磁干擾屏蔽層30A或電磁干擾屏蔽層30B等)實質上相同於以上所述,因此將不再對其予以贅述。電磁干擾屏蔽層30A或電磁干擾屏蔽層30B可覆蓋包封體130的外側表面、核心構件110的外側表面及連接構件 140的外側表面以及包封體130的上表面。
同時,在本揭露中闡述的電磁干擾屏蔽結構50A及電磁干擾屏蔽結構50B可應用於具有不同結構的各種類型的半導體封裝以及上述半導體封裝100A、半導體封裝100B、半導體封裝100C及半導體封裝100D。舉例而言,電磁干擾屏蔽結構50A及電磁干擾屏蔽結構50B亦可應用於其中使用環氧模製化合物(epoxy molding compound,EMC)簡單地模製的半導體晶片或各種組件的封裝的環氧模製化合物(EMC)上。此外,電磁干擾屏蔽結構50A及電磁干擾屏蔽結構50B亦可應用於除半導體封裝以外需要電磁干擾屏蔽的各種組件或基板。
如上所述,根據本揭露中的例示性實施例,可提供能夠解決屏蔽膜的分層問題、調整孔隙的尺寸及厚度、藉由利用塗佈方法形成大面積的導電網格且藉由低黏度噴塗甚至形成於傾斜表面或側表面上的電磁干擾屏蔽結構以及包括所述電磁干擾屏蔽結構的半導體封裝。
在本文中,下側、下部分、下表面等是用來指代相對於圖式的剖面的向下方向,而上側、上部分、上表面等是用來指代與所述方向相反的方向。然而,定義該些方向是為了方便闡釋,且本申請專利範圍並不受如上所述所定義的方向特別限制,且用語「上/下」的概念可隨時改變。
在說明書中,組件與另一組件的「連接」的意義包括經由黏合層的間接連接以及在兩個組件之間的直接連接。另外,「電 性連接」在概念上包括物理連接及物理斷接(disconnection)。應理解,當以例如「第一」及「第二」等用語來指代元件時,所述元件並不因此受到限制。使用「第一」及「第二」可能僅用於將所述元件與其他元件區分開的目的,且可不限制所述元件的順序或重要性。在一些情形中,在不背離本文中所提出的申請專利範圍的範圍的條件下,第一元件可被稱作第二元件。相似地,第二元件亦可稱作第一元件。
本文中所使用的用語「例示性實施例」並不指同一例示性實施例,而是提供來強調與另一例示性實施例的特定特徵或特性不同的特定特徵或特性。然而,本文中所提供的例示性實施例被認為能夠藉由彼此整體地或部分地組合而實現。舉例而言,即使並未在另一例示性實施例中闡述在特定例示性實施例中闡述的一個元件,除非在另一例示性實施例中提供了相反或矛盾的說明,否則所述元件亦可被理解為與另一例示性實施例相關的說明。
本文中所使用的用語僅用於闡述例示性實施例,而非限制本揭露。在此種情形中,除非在上下文中另有解釋,否則單數形式包括複數形式。
儘管以上已示出並闡述了例示性實施例,然而對於熟習此項技術者而言顯而易見的是,可在不背離如由隨附申請專利範圍所定義的本發明的範圍條件下進行修改及變型。

Claims (20)

  1. 一種電磁干擾屏蔽結構,包括:基底層;以及電磁干擾屏蔽層,設置於所述基底層上,其中所述電磁干擾屏蔽層包括多個多孔導體層,所述多個多孔導體層中的每一者具有多個開口,且所述多個多孔導體層在堆疊方向上堆疊於彼此上。
  2. 如申請專利範圍第1項所述的電磁干擾屏蔽結構,其中所述多個多孔導體層中的每一者的所述多個開口的至少部分在所述堆疊方向上彼此連接,以暴露出所述基底層的表面的至少部分。
  3. 如申請專利範圍第1項所述的電磁干擾屏蔽結構,其中所述多個多孔導體層中的每一者具有導電網格結構。
  4. 如申請專利範圍第3項所述的電磁干擾屏蔽結構,其中所述多個多孔導體層中的每一者含有自對準的銀奈米顆粒。
  5. 如申請專利範圍第3項所述的電磁干擾屏蔽結構,其中所述多個多孔導體層中的一者的導電網格結構與所述多個多孔導體層中的另一者的導電網格結構在所述堆疊方向上彼此部分地偏移。
  6. 如申請專利範圍第3項所述的電磁干擾屏蔽結構,其中所述多個多孔導體層中的一者的導電網格結構在所述多個多孔導體層中的另一者的多個開口中的一者之上延伸。
  7. 如申請專利範圍第1項所述的電磁干擾屏蔽結構,其中所述電磁干擾屏蔽層更包括覆蓋所述多個多孔導體層中的每一者的外表面的金屬膜。
  8. 如申請專利範圍第7項所述的電磁干擾屏蔽結構,其中所述金屬膜含有銅。
  9. 如申請專利範圍第1項所述的電磁干擾屏蔽結構,其中所述多個多孔導體層中的每一者的所述多個開口是隨機分佈的。
  10. 一種半導體封裝,包括:連接構件,具有重佈線層;半導體晶片,設置於所述連接構件上且具有主動面以及與所述主動面相對的非主動面,所述主動面上設置有電性連接至所述重佈線層的連接墊;包封體,設置於所述連接構件上且包封所述半導體晶片;以及電磁干擾屏蔽層,設置於所述包封體上,其中所述電磁干擾屏蔽層包括多個多孔導體層,所述多個多孔導體層中的每一者具有多個開口,且所述多個多孔導體層在堆疊方向上堆疊於彼此上。
  11. 如申請專利範圍第10項所述的半導體封裝,其中所述多個多孔導體層中的每一者的所述多個開口的至少部分在所述堆疊方向上彼此連接,以暴露出所述包封體的表面的至少部分。
  12. 如申請專利範圍第10項所述的半導體封裝,其中所述多個多孔導體層中的每一者具有導電網格結構。
  13. 如申請專利範圍第12項所述的半導體封裝,其中所述多個多孔導體層中的每一者含有自對準的銀奈米顆粒。
  14. 如申請專利範圍第10項所述的半導體封裝,其中所述電磁干擾屏蔽層更包括覆蓋所述多個多孔導體層中的每一者的外表面的金屬膜。
  15. 如申請專利範圍第14項所述的半導體封裝,其中所述金屬膜含有銅。
  16. 如申請專利範圍第10項所述的半導體封裝,其中所述電磁干擾屏蔽層覆蓋所述包封體的上表面。
  17. 如申請專利範圍第16項所述的半導體封裝,其中所述電磁干擾屏蔽層亦覆蓋所述包封體的側表面及所述連接構件的側表面。
  18. 如申請專利範圍第10項所述的半導體封裝,更包括設置於所述連接構件上且具有貫穿孔的核心構件,其中所述半導體晶片設置於所述核心構件的所述貫穿孔中。
  19. 如申請專利範圍第18項所述的半導體封裝,其中所述核心構件包括電性連接至所述半導體晶片的所述連接墊的一或多個配線層。
  20. 如申請專利範圍第10項所述的半導體封裝,其中所述多個多孔導體層中的每一者的所述多個開口是隨機分佈的。
TW107135642A 2018-06-01 2018-10-09 電磁干擾屏蔽結構以及具有該結構的半導體封裝 TWI678789B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2018-0063419 2018-06-01
KR1020180063419A KR102070563B1 (ko) 2018-06-01 2018-06-01 전자파 차폐 구조물 및 이를 포함하는 반도체 패키지

Publications (2)

Publication Number Publication Date
TWI678789B true TWI678789B (zh) 2019-12-01
TW202005044A TW202005044A (zh) 2020-01-16

Family

ID=68694325

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107135642A TWI678789B (zh) 2018-06-01 2018-10-09 電磁干擾屏蔽結構以及具有該結構的半導體封裝

Country Status (3)

Country Link
US (1) US20190371737A1 (zh)
KR (1) KR102070563B1 (zh)
TW (1) TWI678789B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20200211980A1 (en) * 2018-12-27 2020-07-02 Powertech Technology Inc. Fan-out package with warpage reduction and manufacturing method thereof
CN111179755A (zh) * 2020-01-03 2020-05-19 京东方科技集团股份有限公司 一种芯片封装结构、显示装置
TWI744869B (zh) * 2020-04-20 2021-11-01 力成科技股份有限公司 封裝結構及其製造方法
CN113766096A (zh) * 2020-06-05 2021-12-07 宁波舜宇光电信息有限公司 线路板、感光组件、摄像模组和感光组件的制备方法
CN112060254B (zh) * 2020-09-18 2022-02-18 湖南雪宝装饰材料有限公司 一种增强材料装饰用刨花板制造加工工艺

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201807793A (zh) * 2016-08-19 2018-03-01 三星電機股份有限公司 扇出型半導體封裝
TW201810573A (zh) * 2016-06-23 2018-03-16 三星電機股份有限公司 扇出型半導體封裝
TW201820584A (zh) * 2016-09-12 2018-06-01 三星電機股份有限公司 扇出型半導體封裝

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100654114B1 (ko) * 1998-10-30 2006-12-05 스미또모 가가꾸 가부시끼가이샤 전자파 차단판
US20060024647A1 (en) * 2004-07-30 2006-02-02 France Telecom Method and apparatus for communicating graphical information to a visually impaired person using haptic feedback
US7390740B2 (en) * 2004-09-02 2008-06-24 Micron Technology, Inc. Sloped vias in a substrate, spring-like contacts, and methods of making
TW201013881A (en) * 2008-09-10 2010-04-01 Renesas Tech Corp Semiconductor device and method for manufacturing same
JP5521955B2 (ja) * 2010-09-29 2014-06-18 Tdk株式会社 電子回路モジュール部品
WO2014031115A1 (en) * 2012-08-22 2014-02-27 Empire Technology Development Llc Cloud process management
SG11201604642YA (en) * 2013-12-09 2016-07-28 3M Innovative Properties Co Transparent conductive multilayer assembly
KR20170121666A (ko) * 2016-04-25 2017-11-02 삼성전기주식회사 팬-아웃 반도체 패키지

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201810573A (zh) * 2016-06-23 2018-03-16 三星電機股份有限公司 扇出型半導體封裝
TW201807793A (zh) * 2016-08-19 2018-03-01 三星電機股份有限公司 扇出型半導體封裝
TW201820584A (zh) * 2016-09-12 2018-06-01 三星電機股份有限公司 扇出型半導體封裝

Also Published As

Publication number Publication date
US20190371737A1 (en) 2019-12-05
TW202005044A (zh) 2020-01-16
KR20190137348A (ko) 2019-12-11
KR102070563B1 (ko) 2020-01-29

Similar Documents

Publication Publication Date Title
TWI655720B (zh) 扇出型半導體封裝
TWI676254B (zh) 扇出型半導體封裝
TWI651818B (zh) 扇出型半導體封裝
CN109979923B (zh) 扇出型半导体封装件
TWI673849B (zh) 扇出型半導體封裝
TWI678789B (zh) 電磁干擾屏蔽結構以及具有該結構的半導體封裝
TWI712132B (zh) 半導體封裝
TWI771586B (zh) 半導體封裝
CN109727930B (zh) 扇出型半导体封装模块
TW201838110A (zh) 扇出型半導體封裝
TW202013629A (zh) 扇出型半導體封裝
TW201939691A (zh) 扇出型組件封裝
TWI712127B (zh) 扇出型半導體封裝
TWI702697B (zh) 半導體封裝
TWI680556B (zh) 扇出型半導體封裝
TW201919200A (zh) 扇出型半導體封裝
TWI689051B (zh) 扇出型半導體封裝
TW201944560A (zh) 扇出型半導體封裝
TW201909371A (zh) 扇出型半導體封裝
CN111755426A (zh) 半导体封装件
TWI685934B (zh) 扇出型半導體封裝
CN111180419B (zh) 半导体封装件及用于半导体封装件的电磁干扰屏蔽结构
CN111223832A (zh) 扇出型半导体封装件
CN111106083A (zh) 半导体封装件
TW201929158A (zh) 扇出型半導體封裝