TW201919200A - 扇出型半導體封裝 - Google Patents

扇出型半導體封裝 Download PDF

Info

Publication number
TW201919200A
TW201919200A TW107113724A TW107113724A TW201919200A TW 201919200 A TW201919200 A TW 201919200A TW 107113724 A TW107113724 A TW 107113724A TW 107113724 A TW107113724 A TW 107113724A TW 201919200 A TW201919200 A TW 201919200A
Authority
TW
Taiwan
Prior art keywords
layer
wiring layer
fan
disposed
semiconductor package
Prior art date
Application number
TW107113724A
Other languages
English (en)
Other versions
TWI703706B (zh
Inventor
李斗煥
金多禧
Original Assignee
南韓商三星電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南韓商三星電子股份有限公司 filed Critical 南韓商三星電子股份有限公司
Publication of TW201919200A publication Critical patent/TW201919200A/zh
Application granted granted Critical
Publication of TWI703706B publication Critical patent/TWI703706B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L24/09Structure, shape, material or disposition of the bonding areas after the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/20Structure, shape, material or disposition of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/485Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/073Apertured devices mounted on one or more rods passed through the apertures
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/185Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02375Top view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02377Fan-in arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02379Fan-out arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/20Structure, shape, material or disposition of high density interconnect preforms
    • H01L2224/22Structure, shape, material or disposition of high density interconnect preforms of a plurality of HDI interconnects
    • H01L2224/221Disposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06513Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06582Housing for the assembly, e.g. chip scale package [CSP]
    • H01L2225/06586Housing with external bump or bump-like connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1515Shape
    • H01L2924/15153Shape the die mounting substrate comprising a recess for hosting the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15313Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a land array, e.g. LGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • H01L2924/1816Exposing the passive side of the semiconductor or solid-state body
    • H01L2924/18161Exposing the passive side of the semiconductor or solid-state body of a flip chip
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

一種扇出型半導體封裝,包括:第一結構,包括第一半導體晶片、第一包封體及第一連接構件,第一包封體包封第一半導體晶片的至少部分,第一連接構件配置在半導體晶片上且包括電性連接至第一連接墊的第一重佈線層;第二結構,包括第二半導體晶片、第二包封體及第二連接構件,第二包封體包封第二半導體晶片的至少部分,第二連接構件配置在半導體晶片上且包括電性連接至第二連接墊的第二重佈線層。第一及第二結構經配置使得第一及第二主動面彼此面對,且第一及第二重佈線層藉由配置在第一及第二重佈線層之間的低熔點金屬彼此連接。

Description

扇出型半導體封裝
本揭露是有關於一種半導體封裝,且更具體而言,是有關於一種電性連接結構可朝半導體晶片所配置的區域之外延伸的扇出型半導體封裝。 [相關申請案的交叉引用]
本申請案主張2017年11月7日在韓國智慧財產局中申請的韓國專利申請案第10-2017-0147250號的優先權的權益,所述韓國申請案的揭露內容以全文引用的方式併入本文中。
半導體晶片相關技術發展中的重要近期趨勢為半導體晶片之尺寸的縮小。因此,在封裝技術領域中,隨著對於小型尺寸的半導體晶片等的需求迅速增加,亟需實現具有小型尺寸且同時包括多個引腳(pin)的半導體封裝。
扇出型半導體封裝即為一種為滿足上述技術需求而提出的半導體封裝技術。此種扇出型封裝具有小型尺寸,並可藉由朝半導體晶片所配置的區域之外對連接端子進行重佈線而實現多個引腳。
本揭露的一個樣態可提供一種扇出型半導體封裝,此種扇出型半導體封裝即便使用多個半導體晶片亦能夠小型化且薄化,能夠藉由縮短晶片與晶片之間的連接距離來減少訊號損失,且能夠藉由確保足夠的剛性而具有改良的可靠性。
根據本揭露的一個樣態,可提供一種扇出型半導體封裝,其中多個半導體晶片以疊層封裝(package-on-package)的形式或晶片上封裝(package-on-chip)的形式配置,各個半導體晶片經配置而使得其主動面彼此面對,且對半導體晶片進行重佈線的重佈線層藉由低熔點金屬而彼此連接。
根據本揭露的一個樣態,扇出型半導體封裝可包括第一結構及第二結構;第一結構包括第一半導體晶片、第一包封體以及第一連接構件,第一半導體晶片具有其上配置有第一連接墊的第一主動面以及與第一主動面相對的第一非主動面,第一包封體包封第一半導體晶片的至少部分,且第一連接構件配置在第一主動面上且包括電性連接至第一連接墊的第一重佈線層;第二結構包括第二半導體晶片、第二包封體以及第二連接構件,第二半導體晶片具有其上配置有第二連接墊的第二主動面以及與第二主動面相對的第二非主動面,第二包封體包封第二半導體晶片的至少部分,且第二連接構件配置在第二主動面上且包括電性連接至第二連接墊的第二重佈線層。第一結構及第二結構可經配置而使得第一主動面及第二主動面彼此面對,且第一重佈線層及第二重佈線層可藉由配置在第一重佈線層及第二重佈線層之間的低熔點金屬而彼此連接。
在下文中,將參照所附圖式闡述本揭露中的各例示性實施例。在所附圖式中,為清晰起見,可誇大或縮小各組件的形狀、尺寸等。
在本文中,下側、下部分、下表面等用於指涉相對於圖式的橫截面的一個朝向扇出型半導體封裝之安裝表面的方向,而上側、上部分、上表面等用於指涉所述方向的相反方向。然而,定義這些方向是為了方便說明,本申請專利範圍並不被上述定義之方向特別限制。
在說明中,組件與另一組件的「連接」的意義包括經由黏合層的間接連接以及在兩個組件之間的直接連接。另外,「電性連接」在概念上包括物理連接及物理斷接。應理解,當以「第一」及「第二」等用語來指稱元件時,所述元件並不因此受到限制。使用「第一」及「第二」可能僅用於將所述元件與其他元件區分開的目的,並不限制所述元件的順序或重要性。在一些情形下,在不背離本文中所提出的申請專利範圍的範圍的條件下,第一元件可被稱作第二元件。相似地,第二元件亦可被稱作第一元件。
本文中所使用的用語「例示性實施例」並非指稱同一例示性實施例,而是為強調與另一例示性實施例的特定特徵或特性不同的特定特徵或特性而提供。然而,本文中所提供的例示性實施例被視為能夠藉由彼此整體組合或部分組合而實施。舉例而言,即使並未在另一例示性實施例中闡述在特定例示性實施例中闡述的一個元件,除非在另一例示性實施例中提供了相反或矛盾的說明,否則所述元件亦可被理解為與另一例示性實施例相關的說明。
使用本文中所使用的用語僅為了闡述例示性實施例而非限制本揭露。在此情況下,除非在上下文中另有解釋,否則單數形式亦包括多數形式。 電子裝置
圖1為說明電子裝置系統的一實例的方塊示意圖。
參考圖1,電子裝置1000中可容納主板1010。主板1010可包括物理連接至或電性連接至主板1010的晶片相關組件1020、網路相關組件1030以及其他組件1040等。這些組件可連接至以下將闡述的其他組件以形成各種訊號線1090。
晶片相關組件1020可包括:記憶體晶片,例如揮發性記憶體(例如動態隨機存取記憶體(dynamic random access memory,DRAM))、非揮發性記憶體(例如唯讀記憶體(read only memory,ROM))、快閃記憶體等;應用處理器晶片,例如中央處理器(例如中央處理單元(central processing unit,CPU))、圖形處理器(例如圖形處理單元(graphic processing unit,GPU))、數位訊號處理器、密碼處理器(cryptographic processor)、微處理器、微控制器等;以及邏輯晶片,例如類比至數位轉換器(analog-to-digital converter,ADC)、應用專用積體電路(application-specific integrated circuit,ASIC)等。然而,晶片相關組件1020並非僅限於此,而是亦可包括其他類型的晶片相關組件。另外,晶片相關組件1020可彼此組合。
網路相關組件1030可包括例如以下協定:無線保真(wireless fidelity,Wi-Fi)(電氣及電子工程師學會(Institute of Electrical And Electronics Engineers,IEEE)802.11家族等)、全球互通微波存取(worldwide interoperability for microwave access,WiMAX)(IEEE 802.16家族等)、IEEE 802.20、長期演進(long term evolution,LTE)、僅支援資料的演進(evolution data only,Ev-DO)、高速封包存取+(high speed packet access +,HSPA+)、高速下行封包存取+(high speed downlink packet access +,HSDPA+)、高速上行封包存取+(high speed uplink packet access +,HSUPA+)、增強型資料GSM環境(enhanced data GSM environment,EDGE)、全球行動通訊系統(global system for mobile communications,GSM)、全球定位系統(global positioning system,GPS)、通用封包無線電服務(general packet radio service,GPRS)、分碼多重存取(code division multiple access,CDMA)、分時多重存取(time division multiple access,TDMA)、數位增強型無線電訊(digital enhanced cordless telecommunications,DECT)、藍芽、3G協定、4G協定、5G協定以及繼上述協定之後指定的任何其他無線協定及有線協定。然而,網路相關組件1030並非僅限於此,而是亦可包括多種其他無線標準或協定或者有線標準或協定。另外,網路相關組件1030可與上文所描述的晶片相關組件1020一起彼此組合。
其他組件1040可包括高頻電感器、鐵氧體電感器(ferrite inductor)、功率電感器(power inductor)、鐵氧體珠粒(ferrite beads)、低溫共燒陶瓷(low temperature co-fired ceramic,LTCC)、電磁干擾(electromagnetic interference,EMI)濾波器、多層陶瓷電容器(multilayer ceramic capacitor,MLCC)等。然而,其他組件1040並非僅限於此,而是亦可包括用於各種其他目的的被動組件等。另外,其他組件1040可與上文所描述的晶片相關組件1020或網路相關組件1030一起彼此組合。
視電子裝置1000的類型,電子裝置1000可包括可物理連接至或電性連接至主板1010或可不物理連接至或不電性連接至主板1010的其他組件。這些其他組件可包括例如照相機模組1050、天線1060、顯示器裝置1070、電池1080、音訊編解碼器(未繪示)、視訊編解碼器(未繪示)、功率放大器(未繪示)、羅盤(未繪示)、加速度計(未繪示)、陀螺儀(未繪示)、揚聲器(未繪示)、大容量儲存單元(例如硬碟驅動機)(未繪示)、光碟(compact disk,CD)驅動機(未繪示)、數位多功能光碟(digital versatile disk,DVD)驅動機(未繪示)等。然而,這些其他組件並非僅限於此,而是視電子裝置1000的類型等而亦可包括各種用途的其他組件。
電子裝置1000可為智慧型電話、個人數位助理(personal digital assistant,PDA)、數位攝影機、數位照相機(digital still camera)、網路系統、電腦、監視器、平板個人電腦(tablet PC)、筆記型個人電腦、隨身型易網機個人電腦(netbook PC)、電視、視訊遊戲機(video game machine)、智慧型手錶或汽車組件等。然而,電子裝置1000並非僅限於此,而是亦可為處理資料的任何其他電子裝置。
圖2為說明電子裝置的一實例的立體示意圖。
參照圖2,半導體封裝可於上文所描述的各種電子裝置1000中使用於各種目的。舉例而言,母板1110可容置於智慧型電話1100的本體1101中,且各種電子組件1120可物理連接至或電性連接至母板1110。另外,可物理連接至或電性連接至母板1110或可不物理連接至或不電性連接至母板1110的其他組件(例如照相機模組1130)可容置於本體1101中。電子組件1120中的某些電子組件可為晶片相關組件,例如半導體封裝1121,但不以此為限。所述電子裝置不必僅限於智慧型電話1100,而是可為如上所述的其他電子裝置。 半導體封裝
一般而言,半導體晶片中整合了諸多精密的電路。然而,半導體晶片自身不能充當已完成的半導體產品,且可能因外部物理性或化學性影響而受損。因此,半導體晶片無法單獨使用,但可被封裝且以封裝狀態在電子裝置等中使用。
此處,由於半導體晶片與電子裝置的主板之間存在電性連接方面的電路寬度差異,因而需要半導體封裝。詳言之,半導體晶片的連接墊的大小以及半導體晶片的各連接墊之間的間隔極為精密,但電子裝置中所使用的主板的組件安裝墊的大小以及主板的各組件安裝墊之間的間隔顯著大於半導體晶片的連接墊的大小及間隔。因此,可能難以將半導體晶片直接安裝於主板上,而需要用於緩衝半導體晶片與主板之間的電路寬度差異的封裝技術。
視半導體封裝的結構及目的而定,由封裝技術製造的半導體封裝可分類為扇入型半導體封裝或扇出型半導體封裝。
將在下文中參照圖式更詳細地闡述扇入型半導體封裝及扇出型半導體封裝。 扇入型半導體封裝
圖3A及圖3B為說明扇入型半導體封裝在封裝前及封裝後狀態的剖面示意圖。
圖4為說明扇入型半導體封裝的封裝製程的剖面示意圖。
參照圖3及圖4,半導體晶片2220可例如是處於裸露狀態下的積體電路(integrated circuit,IC),半導體晶片2220包括:本體2221,包括矽(Si)、鍺(Ge)、砷化鎵(GaAs)等;連接墊2222,形成於本體2221的一個表面上且包括例如鋁(Al)等導電材料;以及鈍化層2223,其例如是氧化物膜或氮化物膜等,且形成於本體2221的一個表面上且覆蓋連接墊2222的至少部分。在此情況下,由於連接墊2222可能是顯著偏小的,因此可能難以將積體電路(IC)安裝於中級印刷電路板(printed circuit board,PCB)以及電子裝置的主板等上。
因此,可視半導體晶片2220的尺寸,在半導體晶片2220上形成連接構件2240以對連接墊2222進行重佈線。連接構件2240可藉由以下步驟來形成:利用例如感光成像介電(photoimagable dielectric,PID)樹脂等絕緣材料在半導體晶片2220上形成絕緣層2241,形成敞開連接墊2222的通孔孔洞2243h,並接著形成佈線圖案2242及通孔2243。接著,可形成保護連接構件2240的鈍化層2250,可形成開口2251,並可形成凸塊下金屬層2260等。亦即,可藉由一系列製程來製造包括例如半導體晶片2220、連接構件2240、鈍化層2250及凸塊下金屬層2260的扇入型半導體封裝2200。
如上所述,扇入型半導體封裝可具有半導體晶片的所有連接墊(例如輸入/輸出(input/output,I/O)端子)均配置於半導體晶片內的一種封裝形式,且可具有優異的電性特性並可以低成本進行生產。因此,諸多安裝於智慧型電話中的元件已以扇入型半導體封裝的形式加以製造。詳細而言,已經發展出諸多安裝於智慧型電話中的元件,以在具有小型尺寸時進行快速的訊號傳送。
然而,由於扇入型半導體封裝中的所有輸入/輸出端子都需要配置在半導體晶片內部,因此扇入型半導體封裝具有明顯的空間限制。因此,難以將此結構應用於具有大量輸入/輸出端子的半導體晶片或具有小型尺寸的半導體晶片。另外,由於上述缺點,扇入型半導體封裝無法在電子裝置的主板上直接安裝並使用。原因在於,即便藉由重佈線製程增大半導體晶片的輸入/輸出端子的尺寸以及半導體晶片的各輸入/輸出端子之間的間隔,半導體晶片的輸入/輸出端子的尺寸以及半導體晶片的各輸入/輸出端子之間的間隔可能仍不足以讓扇入型半導體封裝直接安裝於電子裝置的主板上。
圖5為說明扇入型半導體封裝安裝於球柵陣列(ball grid array,BGA)基板上且最終安裝於電子裝置的主板上之情形的剖面示意圖。
圖6為說明扇入型半導體封裝嵌入球柵陣列基板中且最終安裝於電子裝置的主板上之情形的剖面示意圖。
參照圖5及圖6,在扇入型半導體封裝2200中,半導體晶片2220的連接墊2222(亦即,輸入/輸出端子)可經由球柵陣列基板2301進行重佈線,且扇入型半導體封裝2200可在其安裝於球柵陣列基板2301上的狀態下最終安裝於電子裝置的主板2500上。在此情況下,可藉由底部填充樹脂2280等來固定焊球2270等,且半導體晶片2220的外側面可以模製材料2290等覆蓋。或者,扇入型半導體封裝2200可嵌入單獨的球柵陣列基板2302中,半導體晶片2220的連接墊2222(亦即,輸入/輸出端子)可在扇入型半導體封裝2200嵌入球柵陣列基板2302中的狀態下經由球柵陣列基板2302進行重佈線,且扇入型半導體封裝2200可最終安裝於電子裝置的主板2500上。
如上所述,可能難以直接在電子裝置的主板上安裝並使用扇入型半導體封裝。因此,扇入型半導體封裝可安裝於單獨的球柵陣列基板上,並接著藉由封裝製程安裝於電子裝置的主板上,或者扇入型半導體封裝可在扇入型半導體封裝嵌入球柵陣列基板中的狀態下在電子裝置的主板上安裝並使用。 扇出型半導體封裝
圖7為說明扇出型半導體封裝的剖面示意圖。
參照圖7,在扇出型半導體封裝2100中,舉例而言,半導體晶片2120的外側面可由包封體2130保護,且半導體晶片2120的連接墊2122可藉由連接構件2140而朝半導體晶片2120之外進行重佈線。在此情況下,在連接構件2140上可進一步形成鈍化層2150,且在鈍化層2150的開口中可進一步形成凸塊下金屬層2160。在凸塊下金屬層2160上可進一步形成焊球2170。半導體晶片2120可為包括本體2121、連接墊2122、鈍化層(未繪示)等的積體電路(IC)。連接構件2140可包括絕緣層2141、形成於絕緣層2141上的重佈線層2142以及將連接墊2122與重佈線層2142彼此電性連接的通孔2143。
如上所述,扇出型半導體封裝可具有其中半導體晶片的輸入/輸出端子藉由形成於半導體晶片上的連接構件進行重佈線並朝半導體晶片之外配置的一種形式。如上所述,在扇入型半導體封裝中,半導體晶片的所有輸入/輸出端子都需要配置於半導體晶片內。因此,當半導體晶片的尺寸減小時,須減小球的尺寸及間距,進而使得標準化球佈局(standardized ball layout)無法在扇入型半導體封裝中使用。另一方面,如上所述,扇出型半導體封裝具有其中半導體晶片的輸入/輸出端子藉由形成於半導體晶片上的連接構件進行重佈線並朝半導體晶片之外配置的一種形式。因此,即使在半導體晶片的尺寸減小的情況下,標準化球佈局亦可照樣用於扇出型半導體封裝中,使得扇出型半導體封裝無須使用單獨的球柵陣列基板即可安裝於電子裝置的主板上,如下所述。
圖8為說明扇出型半導體封裝安裝於電子裝置的主板上之情形的剖面示意圖。
參照圖8,扇出型半導體封裝2100可經由焊球2170等安裝於電子裝置的主板2500上。亦即,如上所述,扇出型半導體封裝2100包括連接構件2140,連接構件2140形成於半導體晶片2120上且能夠對連接墊2122進行重佈線至半導體晶片2120的尺寸之外的扇出區域,進而使得標準化球佈局實際上可在扇出型半導體封裝2100中使用。因此,扇出型半導體封裝2100無須使用單獨的球柵陣列基板等即可安裝於電子裝置的主板2500上。
如上所述,由於扇出型半導體封裝無須使用單獨的球柵陣列基板即可安裝於電子裝置的主板上,因此扇出型半導體封裝可在其厚度小於使用球柵陣列基板的扇入型半導體封裝的厚度的情況下實施。因此,可使扇出型半導體封裝小型化且薄化。另外,扇出型半導體封裝具有優異的熱特性及電性特性,進而使得扇出型半導體封裝尤其適合用於行動產品。因此,扇出型半導體封裝可被實作成較使用印刷電路板(PCB)的一般疊層封裝(POP)類型更小型的形式,且可解決因翹曲(warpage)現象出現而產生的問題。
同時,扇出型半導體封裝意指如上所述用於將半導體晶片安裝於電子裝置的主板等上且保護半導體晶片免受外部影響的一種封裝技術,且其與例如球柵陣列基板等的印刷電路板(PCB)在概念上是不同的,印刷電路板具有與扇出型半導體封裝不同的規格及目的等,且有扇入型半導體封裝嵌入其中。
以下將參照圖式說明一種疊層封裝類型(package-on-package type)或晶片上封裝類型(package-on-chip type)的扇出型半導體封裝,此種扇出型半導體封裝即便使用多個半導體晶片亦能夠小型化且薄化,能夠藉由縮短晶片與晶片之間的連接距離來減少訊號損失,且能夠藉由確保足夠的剛性而具有改良的可靠性。
圖9為說明扇出型半導體封裝的一實例的剖面示意圖。
參照圖9,根據本揭露中一例示性實施例的扇出型半導體封裝300A可包括第一結構100A及第二結構200A;第一結構100A包括第一核心構件110、第一半導體晶片120、第一包封體130及第一連接構件140,第一核心構件110具有第一貫穿孔110H,第一半導體晶片120配置在第一貫穿孔110H中且具有其上配置有第一連接墊120P的第一主動面以及與第一主動面相對的第一非主動面,第一包封體130包封第一半導體晶片120的至少部分且填充第一貫穿孔110H的至少部分,第一連接構件140配置在第一核心構件110上及第一主動面上且包括電性連接至第一連接墊120P的第一重佈線層142;且第二結構200A包括第二核心構件210、第二半導體晶片220、第二包封體230及第二連接構件240,第二核心構件210具有第二貫穿孔210H,第二半導體晶片220配置在第二貫穿孔210H中且具有其上配置有第二連接墊220P的第二主動面以及與第二主動面相對的第二非主動面,第二包封體230包封第二半導體晶片220的至少部分且填充第二貫穿孔210H的至少部分,第二連接構件240配置在第二核心構件210上及第二主動面上且包括電性連接至第二連接墊220P的第二重佈線層242。第一結構100A及第二結構200A可經配置而使得第一主動面及第二主動面彼此面對,且第一重佈線層142及第二重佈線層242可藉由低熔點金屬310而彼此連接。底部填充樹脂320可配置在第一連接構件140及第二連接構件240之間,且可覆蓋第一重佈線層142及第二重佈線層242以及低熔點金屬310。底部填充樹脂320可不覆蓋第一連接構件140中有第一重佈線層142配置於其上的第一絕緣層141的邊緣部分,且底部填充樹脂320可不覆蓋第二連接構件240中有第二重佈線層242配置於其上的第二絕緣層241的邊緣部分。第一核心構件110包括佈線層112a及佈線層112b以及通孔113,藉此可充當將上部分及下部分彼此連接的連接構件,且佈線層112a及佈線層112b可經由第一重佈線層142電性連接至第一連接墊120P。另外,佈線層112a及佈線層112b亦可經由第二重佈線層242電性連接至第二連接墊220P。
必要時,第一結構100A可進一步包括背面佈線層132、背面通孔133、鈍化層150、凸塊下金屬層160以及電性連接結構170。背面佈線層132配置在第一包封體130的另一表面上且所述另一表面是相對於第一包封體130中有第一連接構件140配置於其上的表面;背面通孔133貫穿第一包封體130的至少部分且將背面佈線層132連接至第一核心構件110的第二佈線層112b;鈍化層150配置在第一包封體130上且具有暴露背面佈線層132的至少部分的開口;凸塊下金屬層160形成於鈍化層150的開口中並連接至經暴露的背面佈線層132;電性連接結構170配置在鈍化層150上並連接至凸塊下金屬層160。以此方式,根據例示性實施例的扇出型半導體封裝300A可安裝在電子裝置的主板上且可電性連接至電子裝置的主板。
在根據例示性實施例的扇出型半導體封裝300A中,第一半導體晶片120及第二半導體晶片220可以疊層封裝的形式配置,且第一半導體晶片120及第二半導體晶片220可經配置而使得第一主動面及第二主動面彼此面對。另外,分別對第一半導體晶片120的第一連接墊120P及第二半導體晶片220的第二連接墊220P進行重佈線的第一重佈線層142及第二重佈線層242亦可被配置為彼此面對。在此情況下,第一重佈線層142及第二重佈線層242可藉由低熔點金屬310直接彼此連接,且可藉由底部填充樹脂320等同時被保護。亦即,即便扇出型半導體封裝300A具有疊層封裝的形式,扇出型半導體封裝300A亦可盡量薄化,且第一半導體晶片120及第二半導體晶片220之間的訊號通路(signal path)可顯著縮短。扇出型半導體封裝300A具有疊層封裝的形式,因此基本上可為小型化。另外,此種連接形式無須使用例如感光成像包封體(PIE)等單獨的昂貴材料即可實施疊層封裝,且亦可被重新製作以降低成本。特別是,當第一半導體晶片120及第二半導體晶片220是記憶體晶片時,扇出型半導體封裝300A相較於根據相關技術使用焊線接合(wire bonding)的堆疊封裝(stack package)而言,在薄度、小型化、訊號穩定性、成本等方面上具有很大的優勢。
以下將更詳細闡述根據例示性實施例的扇出型半導體封裝300A中所包括的各個組件。
首先,第一結構100A可包括第一核心構件110、第一半導體晶片120、第一包封體130及第一連接構件140。第一核心構件110具有第一貫穿孔110H,第一半導體晶片120配置在第一貫穿孔110H中且具有其上配置有第一連接墊120P的第一主動面以及與第一主動面相對的第一非主動面,第一包封體130包封第一半導體晶片120的至少部分且填充第一貫穿孔110H的至少部分,第一連接構件140配置在第一核心構件110上及第一主動面上且包括電性連接至第一連接墊120P的第一重佈線層142。另外,必要時,第一結構100A可以進一步包括背面佈線層132、背面通孔133、鈍化層150、凸塊下金屬層160以及電性連接結構170。背面佈線層132配置在第一包封體130的另一表面上且所述另一表面是相對於第一包封體130中有第一連接構件140配置於其上的表面;背面通孔133貫穿第一包封體130的至少部分且將背面佈線層132連接至第一核心構件110的第二佈線層112b;鈍化層150配置在第一包封體130上且具有暴露背面佈線層132的至少部分的開口;凸塊下金屬層160形成於鈍化層150的開口中並連接至經暴露的背面佈線層132;電性連接結構170配置在鈍化層150上並連接至凸塊下金屬層160。
第一核心構件110可視特定材料而維持第一結構100A的剛性,且可用於確保第一包封體130的厚度均勻性。第一半導體晶片120的第一連接墊120P可藉由第一核心構件110透過電性連接結構170等電性連接至電子裝置的主板。第一核心構件110可包括佈線層112a及佈線層112b以對第一半導體晶片120的第一連接墊120P有效地進行重佈線,且可提供較寬的佈線設計區域以抑制重佈線層在其他區域中形成。第一半導體晶片120可配置於第一貫穿孔110H中,使得第一半導體晶片120與第一核心構件110以預定距離彼此分隔開來。第一半導體晶片120的側表面可被第一核心構件110環繞。第一核心構件110可包括絕緣層111、第一佈線層112a、第二佈線層112b以及通孔113,第一佈線層112a配置在絕緣層111的上表面上,第二佈線層112b配置在絕緣層111的下表面上,通孔113貫穿絕緣層111且將第一佈線層112a及第二佈線層112b彼此電性連接。
舉例而言,可使用包含無機填料及絕緣樹脂的材料作為絕緣層111的材料。舉例而言,可使用例如環氧樹脂的熱固性樹脂、例如聚醯亞胺樹脂的熱塑性樹脂或是包括強化材料(例如無機填料,舉例而言,二氧化矽、氧化鋁等)的樹脂,更具體而言為味之素構成膜(Ajinomoto build-up film,ABF)、FR-4、雙馬來醯亞胺三嗪(Bismaleimide Triazine,BT)、感光成像介電(photoimageable dielectric,PID)樹脂等。或者,亦可使用將無機填料及/或例如玻璃纖維(或玻璃布,或玻璃纖維布)等核心材料浸入熱固性樹脂或熱塑性樹脂中的材料,比如預浸體等。在此情況下,可保持第一結構100A的優異剛性,使得第一核心構件110可被當作一種支撐構件使用。
佈線層112a及佈線層112b可包括導電材料,例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金。佈線層112a及佈線層112b可視對應層的設計而執行各種功能。舉例而言,佈線層112a及佈線層112b可包括接地(GND)圖案、電源(PWR)圖案、訊號(S)圖案等。此處,訊號圖案可包括除了接地圖案、電源圖案等之外的各種訊號,例如資料訊號等。另外,佈線層112a及佈線層112b可包括用於通孔的接墊圖案、用於電性連接結構的接墊圖案等。第一核心構件110的佈線層112a及佈線層112b的厚度可大於第一連接構件140的第一重佈線層142的厚度。原因在於,第一核心構件110可具有與第一半導體晶片120相似的厚度,但第一連接構件140需要被薄化。
通孔113可貫穿絕緣層111並將第一佈線層112a及第二佈線層112b彼此電性連接。通孔113中每一者的材料可為導電材料。通孔113中的每一者可以導電材料完全填充,或者導電材料可沿著各個通孔孔洞的壁面形成。通孔113中的每一者可為完全貫穿絕緣層111的貫通孔,且可具有圓柱形狀或沙漏形狀,但不以此為限。
第一半導體晶片120可為將數百至數百萬個或更多數量的元件整合於單一晶片中的積體電路(IC)。第一半導體晶片120可以主動晶圓為基礎而形成。在此情形下,本體的基材(base material)可為矽(Si)、鍺(Ge)、砷化鎵(GaAs)等。各種電路可在本體上形成。第一連接墊120P可將第一半導體晶片120電性連接至其他組件,且可使用諸如鋁(Al)等的導電材料作為第一連接墊120P中每一者的材料。第一半導體晶片120的主動面意指其上配置有第一連接墊120P的第一半導體晶片120的表面,且第一半導體晶片120的非主動面意指相對於所述主動面的第一半導體晶片120的表面。必要時,可在主體上形成覆蓋第一連接墊120P的至少部分的鈍化層(未繪示)。鈍化層(未繪示)可為氧化物膜、氮化物膜等或氧化物層與氮化物層所構成的雙層。亦可在其他需要的位置上進一步配置絕緣層(未繪示)等。第一半導體晶片120可為記憶體晶片,例如揮發性記憶體(例如動態隨機存取記憶體(DRAM))、非揮發性記憶體(例如唯讀記憶體(ROM))或快閃記憶體等。然而,第一半導體晶片120並非僅限於此,而是亦可為另一種晶片。
第一包封體130可保護第一半導體晶片120。第一包封體130的包封形式不受特別限制,但可為第一包封體130環繞第一半導體晶片120的至少部分的形式。在此情況下,第一包封體130可覆蓋第一核心構件110及第一半導體晶片120的非主動面,且可填充第一貫穿孔110H的至少部分。第一包封體130的特定材料不受特別限制,但可例如為絕緣材料。舉例而言,第一包封體130可包括包含絕緣樹脂及無機填料的味之素構成膜(ABF)。然而,第二包封體230的材料不以此為限,而是亦可為感光成像包封體(PIE)。
第一連接構件140可包括可對第一半導體晶片120的第一連接墊120P進行重佈線的第一重佈線層142。數十至數百萬個具有各種功能的第一連接墊120P可藉由第一連接構件140進行重佈線,且可視功能而定,經由電性連接結構170與外部進行物理連接或電性連接。第一連接構件140可包括第一絕緣層141、配置在第一絕緣層141上的第一重佈線層142以及將第一重佈線層142電性連接至第一佈線層112a及第一連接墊120P的第一通孔143。必要時,第一連接構件140可包括更多數量的絕緣層、重佈線層及通孔。
第一絕緣層141的材料可為絕緣材料。在此情況下,亦可使用例如感光成像介電(PID)樹脂等感光性絕緣材料作為絕緣材料。此種情況可有利於形成精細圖案。
第一重佈線層142可包括導電材料,例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金。第一重佈線層142可視對應層的設計而執行各種功能。舉例而言,第一重佈線層142可包括接地(GND)圖案、電源(PWR)圖案、訊號(S)圖案等。此處,訊號圖案可包括除了接地圖案、電源圖案等之外的各種訊號,例如資料訊號等。另外,第一重佈線層142可包括用於通孔的接墊圖案、用於電性連接結構的接墊圖案等。
第一通孔143可將形成於不同層上的第一連接墊120P、第一重佈線層142、第一佈線層112a等彼此電性連接,從而導致電性通路在第一結構100A中形成。第一通孔143中每一者的材料可為導電材料,例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金。第一通孔143中的每一者可以導電材料完全填充,或者導電材料可沿著各個通孔的壁面形成。另外,通孔143中的每一者可具有在相關技術中已知的任何形狀,例如錐形。第一通孔143可與第一半導體晶片120的第一連接墊120P物理接觸。亦即,第一半導體晶片120可為裸晶粒(bare die)的形式,且第一連接構件140可為直接形成在第一主動面上的重佈線層(RDL)。
背面佈線層132可在第一包封體130的相對於第一包封體130中有第一連接構件140配置於其上的表面的另一表面上提供佈線區域。背面佈線層132可包括導電材料,例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金。背面佈線層132可視對應層的設計而執行各種功能。舉例而言,背面佈線層132可包括接地(GND)圖案、電源(PWR)圖案、訊號(S)圖案等。此處,訊號圖案可包括除了接地圖案、電源圖案等之外的各種訊號,例如資料訊號等。另外,背面佈線層132可包括用於通孔的接墊圖案、用於電性連接結構的接墊圖案等。
背面通孔133可將背面佈線層132電性連接至第一核心構件110的第二佈線層112b。背面通孔133中每一者的材料可為導電材料,例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金。背面通孔133中的每一者可以導電材料完全填充,或者導電材料可沿著各個通孔的壁面形成。另外,背面通孔133中的每一者可具有在相關技術中已知的任何形狀,例如錐形。
鈍化層150可保護背面佈線層132。鈍化層150可包括例如味之素構成膜的絕緣材料。然而,鈍化層150並不以此為限,而是亦可包括一般的阻焊劑(solder resist)等。鈍化層150可具有暴露背面佈線層132的至少部分的開口。開口的數量可視設計而為數十或數百萬。
凸塊下金屬層160可另外配置以改良電性連接結構170的連接可靠性,從而改良扇出型半導體封裝300A的板級可靠性。凸塊下金屬層160可連接至被鈍化層150的開口所暴露的背面佈線層132。在此情況下,必要時,可在經暴露的背面佈線層132上形成表面處理層(未繪示)。表面處理層可包括鎳-金(Ni-Au)。可藉由任何習知金屬化方法,使用任何習知導電材料(例如金屬)來形成凸塊下金屬層160,但不以此為限。
電性連接結構170可另外配置以從外部物理連接或電性連接扇出型半導體封裝300A。舉例而言,扇出型半導體封裝300A可經由電性連接結構170安裝於電子裝置的主板等上。電性連接結構170中的每一者可由低熔點金屬形成,舉例而言,焊料,例如包括錫(Sn)的合金,更具體而言,錫(Sn)-鋁(Al)-銅(Cu)合金等。然而,此僅為舉例說明,且電性連接結構170中每一者的材料並不特別以此為限。電性連接結構170中的每一者可為接腳(land)、球、引腳等。電性連接結構170可形成為多層結構或單層結構。當電性連接結構170形成為多層結構時,電性連接結構170可包括銅(Cu)柱及焊料。當電性連接結構170形成為單層結構時,電性連接結構170可包括錫-銀焊料或銅(Cu)。然而,此僅為舉例說明,電性連接結構170並不以此為限。
電性連接結構170的數量、間隔、配置形式等不受特別限制,但可由此項技術領域中具有通常知識者視設計細節而充分修改。舉例而言,根據第一半導體晶片120的第一連接墊120P以及第二半導體晶片220的第二連接墊220P的數量,電性連接結構170可設置為數十至數百萬的數量,或亦可設置為數十至數百萬或更多的數量或者數十至數百萬或更少的數量。
電性連接結構170中至少一者可配置在扇出區域中。扇出區域意指有第一半導體晶片120配置其中的區域之外的區域,例如第一結構100A。亦即,根據例示性實施例的扇出型半導體封裝300A可為扇出型封裝。扇出型封裝相較於扇入型封裝而言可具有優異的可靠性,可實施多個輸入/輸出(I/O)端子,且有利於三維內連線(3D interconnection)。另外,相較於球柵陣列(ball grid array,BGA)封裝、接腳柵陣列(land grid array,LGA)封裝等而言,扇出型封裝無須單獨的板即可安裝於電子裝置上。因此,扇出型封裝可被製造成具有相對較小的厚度,且可具有價格競爭力。
接下來,第二結構200A可包括第二核心構件210、第二半導體晶片220、第二包封體230及第二連接構件240。第二核心構件210具有第二貫穿孔210H,第二半導體晶片220配置在第二貫穿孔210H中且具有其上配置有第二連接墊220P的第二主動面以及與第二主動面相對的第二非主動面,第二包封體230包封第二半導體晶片220的至少部分且填充第二貫穿孔210H的至少部分,第二連接構件240配置在第二核心構件210上及第二主動面上且包括電性連接至第二連接墊220的第二重佈線層242。
第二核心構件210可視特定材料而維持第二結構200A的剛性,且可用於確保第二包封體230的厚度均勻性。第二半導體晶片220可配置於第二貫穿孔210H中,使得第二半導體晶片220與第二核心構件210以預定距離彼此分隔開來。第二半導體晶片220的側表面可被第二核心構件210環繞。第二核心構件210可包括絕緣層211。
舉例而言,可使用包含無機填料及絕緣樹脂的材料作為絕緣層211的材料。舉例而言,可使用例如環氧樹脂的熱固性樹脂、例如聚醯亞胺樹脂的熱塑性樹脂或是包括強化材料(例如無機填料,舉例而言,二氧化矽、氧化鋁等)的樹脂,更具體而言為味之素構成膜(ABF)、FR-4、雙馬來醯亞胺三嗪(BT)、感光成像介電(PID)樹脂等。或者,亦可使用將無機填料及/或例如玻璃纖維(或玻璃布,或玻璃纖維布)等核心材料浸入熱固性樹脂或熱塑性樹脂中的材料,比如預浸體等。在此情況下,可保持第二結構200A的優異剛性,使得第二核心構件210可被當作一種支撐構件使用。
第二半導體晶片220可為將數百至數百萬個或更多數量的元件整合於單一晶片中的積體電路(IC)。第二半導體晶片220可以主動晶圓為基礎而形成。在此情形下,本體的基材(base material)可為矽(Si)、鍺(Ge)、砷化鎵(GaAs)等。各種電路可在本體上形成。第二連接墊220P可將第二半導體晶片220電性連接至其他組件,且可使用諸如鋁(Al)等的導電材料作為第二連接墊220P中每一者的材料。第二半導體晶片220的主動面意指其上配置有第二連接墊220P的第二半導體晶片220的表面,且第二半導體晶片220的非主動面意指相對於所述主動面的第二半導體晶片220的表面。必要時,可在主體上形成覆蓋第二連接墊220P的至少部分的鈍化層(未繪示)。鈍化層(未繪示)可為氧化物膜、氮化物膜等或氧化物層與氮化物層所構成的雙層。亦可在其他需要的位置上進一步配置絕緣層(未繪示)等。第二半導體晶片220可為記憶體晶片,例如揮發性記憶體(例如動態隨機存取記憶體(DRAM))、非揮發性記憶體(例如唯讀記憶體(ROM))或快閃記憶體等。然而,第二半導體晶片220並非僅限於此,而是亦可為另一種晶片。
第二包封體230可保護第二半導體晶片220。第二包封體230的包封形式不受特別限制,但可為第二包封體230環繞第二半導體晶片220的至少部分的形式。在此情況下,第二包封體230可覆蓋第二核心構件210及第二半導體晶片220的非主動面,且可填充第二貫穿孔210H的至少部分。第二包封體230的特定材料不受特別限制,但可例如為絕緣材料。舉例而言,第二包封體230可包括包含絕緣樹脂及無機填料的味之素構成膜(ABF)。然而,第二包封體230的材料不以此為限,而是亦可為感光成像包封體(PIE)。
第二連接構件240可包括可對第二半導體晶片220的第二連接墊220P進行重佈線的第二重佈線層242。數十至數百萬個具有各種功能的第二連接墊220P可藉由第二連接構件240進行重佈線,且可視功能而定,經由電性連接結構170與外部進行物理連接或電性連接。第二連接構件240可包括第二絕緣層241、配置在第二絕緣層241上的第二重佈線層242以及將第二重佈線層242電性連接至第二連接墊220P的第二通孔243。必要時,第二連接構件240可包括更多數量的絕緣層、重佈線層及通孔。
第二絕緣層241的材料可為絕緣材料。在此情況下,亦可使用例如感光成像介電(PID)樹脂等感光性絕緣材料作為絕緣材料。此種情況可有利於形成精細圖案。
第二重佈線層242可包括導電材料,例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金。第二重佈線層242可視對應層的設計而執行各種功能。舉例而言,第二重佈線層242可包括接地(GND)圖案、電源(PWR)圖案、訊號(S)圖案等。此處,訊號圖案可包括除了接地圖案、電源圖案等之外的各種訊號,例如資料訊號等。另外,第二重佈線層242可包括用於通孔的接墊圖案、用於電性連接結構的接墊圖案等。
第二通孔243可將形成於不同層上的第二連接墊220P、第二重佈線層242等彼此電性連接,從而導致電性通路在第二結構200A中形成。第二通孔243中每一者的材料可為導電材料,例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金。第二通孔243中的每一者可以導電材料完全填充,或者導電材料可沿著各個通孔的壁面形成。另外,第二通孔243中的每一者可具有在相關技術中已知的任何形狀,例如錐形。第二通孔243可與第二半導體晶片220的第二連接墊220P物理接觸。亦即,第二半導體晶片220可為裸晶粒(bare die)的形式,且第二連接構件240可為直接形成在第二主動面上的重佈線層(RDL)。
第一重佈線層142及第二重佈線層242可藉由低熔點金屬310而彼此連接。亦即,第一重佈線層142及第二重佈線層242可與低熔點金屬310物理接觸。低熔點金屬310意指其基材不熔化而僅填料金屬熔化且用於接合(bonding)的金屬,例如焊料,且可例如為錫(Sn)或是包括錫的合金,比如錫(Sn)-鋁(Al)合金或錫(Sn)-鋁(Al)-銅(Cu)合金,但不以此為限。同時,低熔點金屬310的熔點可高於電性連接結構170的熔點。可在第一重佈線層142中與低熔點金屬310接觸的表面上形成表面處理層(P)。在此情況下,表面處理層(P)可包括鈀(Pd)、鎳(Ni)及金(Au)中的一個或多個。
底部填充樹脂320可配置在第一連接構件140及第二連接構件240之間,且可覆蓋第一重佈線層142、第二重佈線層242及低熔點金屬310。底部填充樹脂320可包括環氧樹脂等。
第一半導體晶片120的厚度h1可大於第二半導體晶片220的厚度h2。在此情況下,可實施一種更加堅固以抵抗翹曲的疊層封裝形式。相反而言,第二半導體晶片220的厚度h2亦可大於第一半導體晶片120的厚度h1。在此情況下,貫穿第一核心構件110的通孔113的貫穿通路(through-path)可顯著縮短,且訊號通路可因而縮短。必要時,第一半導體晶片120的厚度h1以及第二半導體晶片220的厚度h2亦可為彼此相同。
圖10為說明扇出型半導體封裝的另一實例的剖面示意圖。
參照圖10,在根據本揭露中另一例示性實施例的扇出型半導體封裝300B中,第一結構100B及第二結構200B可具有疊層封裝的形式,且第一結構100B的第一核心構件110可包括更多數量的佈線層,即佈線層112a、佈線層112b、佈線層112c及佈線層112d。更詳細而言,第一核心構件110可包括第一絕緣層111a、第一佈線層112a、第二佈線層112b、第二絕緣層111b、第三佈線層112c、第三絕緣層111c以及第四佈線層112d。第一佈線層112a及第二佈線層112b分別配置於第一絕緣層111a的相對表面上,第二絕緣層111b配置於第一絕緣層111a上且覆蓋第一佈線層112a,第三佈線層112c配置於第二絕緣層111b上,第三絕緣層111c配置於第一絕緣層111a上且覆蓋第二佈線層112b,第四佈線層112d配置於第三絕緣層111c上。第一佈線層112a、第二佈線層112b、第三佈線層112c及第四佈線層112d可電性連接至第一連接墊120P。由於第一核心構件110可包括數量較多的佈線層,即佈線層112a、佈線層112b、佈線層112c及佈線層112d,因此可進一步簡化第一連接構件140。因此,因形成第一連接構件140的製程中出現的缺陷而導致的良率下降問題可獲得抑制。同時,第一佈線層112a、第二佈線層112b、第三佈線層112c及第四佈線層112d可經由分別貫穿第一絕緣層111a、第二絕緣層111b及第三絕緣層111c的第一通孔113a、第二通孔113b及第三通孔113c而彼此電性連接。
第一絕緣層111a的厚度可大於第二絕緣層111b的厚度及第三絕緣層111c的厚度。第一絕緣層111a可為基本上相對較厚以維持剛性,且可引入第二絕緣層111b及第三絕緣層111c以形成數量較多的佈線層,即佈線層112c及佈線層112d。第一絕緣層111a可包括不同於第二絕緣層111b及第三絕緣層111c的絕緣材料。舉例而言,第一絕緣層111a可例如為包括核心材料、填料及絕緣樹脂的預浸體,而第二絕緣層111b及第三絕緣層111c可為包括填料及絕緣樹脂的味之素構成膜或感光成像介電(PID)膜。然而,第一絕緣層111a的材料以及第二絕緣層111b及第三絕緣層111c的材料並不以此為限。相似地,貫穿第一絕緣層111a的第一通孔113a的直徑可大於貫穿第二絕緣層111b的第二通孔113b的直徑以及貫穿第三絕緣層111c的第三通孔113c的直徑。
第一核心構件110的第一佈線層112a及第二佈線層112b可配置在第一半導體晶片120的主動面與非主動面之間的水平高度上。第一核心構件110可以與第一半導體晶片120的厚度對應的厚度而形成,且形成於第一核心構件110中的第一佈線層112a及第二佈線層112b因而可配置在第一半導體晶片120的主動面與非主動面之間的水平高度上。第一核心構件110的佈線層112a、佈線層112b、佈線層112c及佈線層112d的厚度可大於第一連接構件140的第一重佈線層142的厚度。其他配置的描述與上述重疊,因而省略之。
圖11為說明扇出型半導體封裝的另一實例的剖面示意圖。
參照圖11,在根據本揭露中另一例示性實施例的扇出型半導體封裝300C中,第一結構100C及第二結構200C可具有疊層封裝的形式,第一結構100C的第一核心構件110可包括第一絕緣層111a、第一佈線層112a、第二佈線層112b、第二絕緣層111b以及第三佈線層112c,第一絕緣層111a接觸第一連接構件140,第一佈線層112a接觸第一連接構件140且嵌入第一絕緣層111a中,第二重佈線層112b配置於第一絕緣層111a的相對於第一絕緣層111a中有第一佈線層112a嵌入其中的表面的另一表面上,第二絕緣層111b配置於第一絕緣層111a上且覆蓋第二佈線層112b,且第三佈線層112c配置於第二絕緣層111b上。第一佈線層112a、第二佈線層112b及第三佈線層112c可電性連接至第一連接墊120P。分別來說,第一佈線層112a及第二佈線層112b可經由貫穿第一絕緣層111a的第一通孔113a彼此電性連接,而第二佈線層112b及第三佈線層112c可經由貫穿第二絕緣層111b的第二通孔113b彼此電性連接。
第一核心構件110的第一佈線層112a的上表面可配置在低於第一半導體晶片120的第一連接墊120P的上表面的水平高度上。另外,第一連接構件140的第一重佈線層142與第一核心構件110的第一佈線層112a之間的距離可大於第一連接構件140的第一重佈線層142與第一半導體晶片120的第一連接墊120P之間的距離。原因在於,第一佈線層112a可凹陷於第一絕緣層111a中。如上所述,當第一佈線層112a凹陷於第一絕緣層111a中以致第一絕緣層111a的上表面與第一佈線層112a的上表面之間具有台階時,可防止第一包封體130的材料滲出而污染第一佈線層112a的現象。第一核心構件110的第二佈線層112b可配置在第一半導體晶片120的主動面與非主動面之間的水平高度上。第一核心構件110的佈線層112a、佈線層112b及佈線層112c的厚度可大於第一連接構件140的第一重佈線層142的厚度。其他配置的描述與上述重疊,因而省略之。
圖12為說明扇出型半導體封裝的另一實例的剖面示意圖。
參照圖12,在根據本揭露中另一例示性實施例的扇出型半導體封裝300D中,第一結構100D及第二結構200D可具有晶粒上封裝(package-on-die)的形式。亦即,第二結構200D的第二半導體晶片220及第二連接構件240可具有晶圓級晶片尺寸封裝(wafer level chip scale package,WCSP)的形式,且可具有其中以如上所述晶圓級晶片尺寸封裝的形式安裝在第一結構100D的表面上然後再被第二包封體230所包封的形式。第二包封體230可與第一連接構件140中有第一重佈線層142配置於其上的第一絕緣層141接觸。在此情況下,可進一步簡化製造扇出型半導體封裝300D的製程。其他配置的描述與上述重疊,因而省略之。同時,第一結構100D的第一核心構件110可具有根據上述另一例示性實施例的扇出型半導體封裝300B及扇出型半導體封裝300C的第一核心構件100的形式。
圖13為說明扇出型半導體封裝的另一實例的剖面示意圖。
參照圖13,同樣在根據本揭露中另一例示性實施例的扇出型半導體封裝300E中,第一結構100E及第二結構200E可具有疊層封裝的形式。然而,第一結構100E不包括背面佈線層132及背面通孔133。另外,可省略凸塊下金屬層160。亦即,暴露出第一核心構件110的第二佈線層112b的至少部分的開口可形成在第一包封體130中,且電性連接結構170可形成在第一包封體130的開口中並電性連接至經暴露的第二佈線層112b。在此情況下,可進一步簡化製造扇出型半導體封裝300E的製程。其他配置的描述與上述重疊,因而省略之。同時,第一結構100E的第一核心構件110可具有根據上述另一例示性實施例的扇出型半導體封裝300B及扇出型半導體封裝300C的第一核心構件100的形式。
圖14為說明扇出型半導體封裝的另一實例的剖面示意圖。
參照圖14,同樣在根據本揭露中另一例示性實施例的扇出型半導體封裝300F中,第一結構100F及第二結構200F可具有疊層封裝的形式。然而,第一結構100F的第一連接構件140可包括多個第一絕緣層141、多個第一重佈線層142以及多個第一通孔143。另外,第二結構200F的第二連接構件240可包括多個第二絕緣層241、多個第二重佈線層242以及多個第二通孔243。亦即,第一連接構件140及第二連接構件240可包括更多數量的絕緣層、重佈線層及通孔。其他配置的描述與上述重疊,因而省略之。同時,第一結構100F的第一核心構件110可具有根據上述另一例示性實施例的扇出型半導體封裝300B及扇出型半導體封裝300C的第一核心構件100的形式。
如上所述,根據本揭露中的各例示性實施例,可提供一種扇出型半導體封裝,此種扇出型半導體封裝即便使用多個半導體晶片亦能夠小型化且薄化,能夠藉由縮短晶片與晶片之間的連接距離來減少訊號損失,且能夠藉由確保足夠的剛性而具有改良的可靠性。
雖然例示性實施例已展示並闡述如上,但對於技術領域中具有通常知識者而言顯然可在不脫離由所附的申請專利範圍所定義的本揭露的範圍下進行修改及變更。
100A、100B、100C、100D、100E、100F‧‧‧第一結構
110‧‧‧第一核心構件
110H‧‧‧第一貫穿孔
111‧‧‧絕緣層
111a‧‧‧第一絕緣層
111b‧‧‧第二絕緣層
111c‧‧‧第三絕緣層
112a‧‧‧第一佈線層
112b‧‧‧第二佈線層
112c‧‧‧第三佈線層
112d‧‧‧第四佈線層
113‧‧‧通孔
113a‧‧‧第一通孔
113b‧‧‧第二通孔
113c‧‧‧第三通孔
120‧‧‧第一半導體晶片
120P‧‧‧第一連接墊
130‧‧‧第一包封體
132‧‧‧背面佈線層
133‧‧‧背面通孔
140‧‧‧第一連接構件
141‧‧‧第一絕緣層
142‧‧‧第一重佈線層
143‧‧‧第一通孔
150‧‧‧鈍化層
160‧‧‧凸塊下金屬層
170‧‧‧電性連接結構
200A、200B、200C、200D、200E、200F‧‧‧第二結構
210‧‧‧第二核心構件
210H‧‧‧第二貫穿孔
211‧‧‧絕緣層
220‧‧‧第二半導體晶片
220P‧‧‧第二連接墊
230‧‧‧第二包封體
240‧‧‧第二連接構件
241‧‧‧第二絕緣層
242‧‧‧第二重佈線層
243‧‧‧第二通孔
300A、300B、300C、300D、300E、300F‧‧‧扇出型半導體封裝
310‧‧‧低熔點金屬
320‧‧‧底部填充樹脂
1000‧‧‧電子裝置
1010‧‧‧主板
1020‧‧‧晶片相關組件
1030‧‧‧網路相關組件
1040‧‧‧其他組件
1050‧‧‧照相機模組
1060‧‧‧天線
1070‧‧‧顯示器裝置
1080‧‧‧電池
1090‧‧‧訊號線
1100‧‧‧智慧型電話
1101‧‧‧本體
1110‧‧‧母板
1120‧‧‧電子組件
1121‧‧‧半導體封裝
1130‧‧‧照相機模組
2100‧‧‧扇出型半導體封裝
2120‧‧‧半導體晶片
2121‧‧‧本體
2122‧‧‧連接墊
2130‧‧‧包封體
2140‧‧‧連接構件
2141‧‧‧絕緣層
2142‧‧‧重佈線層
2143‧‧‧通孔
2150‧‧‧鈍化層
2160‧‧‧凸塊下金屬層
2170‧‧‧焊球
2200‧‧‧扇入型半導體封裝
2220‧‧‧半導體晶片
2221‧‧‧本體
2222‧‧‧連接墊
2223‧‧‧鈍化層
2240‧‧‧連接構件
2241‧‧‧絕緣層
2242‧‧‧佈線圖案
2243‧‧‧通孔
2243h‧‧‧通孔孔洞
2250‧‧‧鈍化層
2251‧‧‧開口
2260‧‧‧凸塊下金屬層
2270‧‧‧焊球
2280‧‧‧底部填充樹脂
2290‧‧‧模製材料
2301、2302‧‧‧球柵陣列基板
2500‧‧‧主板
h1、h2‧‧‧厚度
P‧‧‧表面處理層
為讓本揭露的上述及其他樣態、特徵及優點更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下: 圖1為說明電子裝置系統的一實例的方塊示意圖。 圖2為說明電子裝置的一實例的立體示意圖。 圖3A及圖3B為說明扇入型半導體封裝在封裝前及封裝後狀態的剖面示意圖。 圖4為說明扇入型半導體封裝的封裝製程的剖面示意圖。 圖5為說明扇入型半導體封裝安裝於球柵陣列(ball grid array,BGA)基板上且最終安裝於電子裝置的主板上之情形的剖面示意圖。 圖6為說明扇入型半導體封裝嵌入球柵陣列基板中且最終安裝於電子裝置的主板上之情形的剖面示意圖。 圖7為說明扇出型半導體封裝的剖面示意圖。 圖8為說明扇出型半導體封裝安裝於電子裝置的主板上之情形的剖面示意圖。 圖9為說明扇出型半導體封裝的一實例的剖面示意圖。 圖10為說明扇出型半導體封裝的另一實例的剖面示意圖。 圖11為說明扇出型半導體封裝的另一實例的剖面示意圖。 圖12為說明扇出型半導體封裝的另一實例的剖面示意圖。 圖13為說明扇出型半導體封裝的另一實例的剖面示意圖。 圖14為說明扇出型半導體封裝的另一實例的剖面示意圖。

Claims (19)

  1. 一種扇出型半導體封裝,包括: 第一結構,包括第一半導體晶片、第一包封體以及第一連接構件,所述第一半導體晶片具有其上配置有第一連接墊的第一主動面以及與所述第一主動面相對的第一非主動面,所述第一包封體包封所述第一半導體晶片的至少部分,且所述第一連接構件配置在所述第一主動面上且包括電性連接至所述第一連接墊的第一重佈線層;以及 第二結構,包括第二半導體晶片、第二包封體以及第二連接構件,所述第二半導體晶片具有其上配置有第二連接墊的第二主動面以及與所述第二主動面相對的第二非主動面,所述第二包封體包封所述第二半導體晶片的至少部分,且所述第二連接構件配置在所述第二主動面上且包括電性連接至所述第二連接墊的第二重佈線層, 其中所述第一結構及所述第二結構經配置而使得所述第一主動面及所述第二主動面彼此面對,且 所述第一重佈線層及所述第二重佈線層藉由配置在所述第一重佈線層及所述第二重佈線層之間的低熔點金屬而彼此連接。
  2. 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述低熔點金屬包括錫及銀。
  3. 如申請專利範圍第1項所述的扇出型半導體封裝,其中表面處理層配置在所述第一重佈線層中與所述低熔點金屬接觸的表面上。
  4. 如申請專利範圍第3項所述的扇出型半導體封裝,其中所述表面處理層包括鈀、鎳及金中的一個或多個。
  5. 如申請專利範圍第1項所述的扇出型半導體封裝,更包括底部填充樹脂,所述底部填充樹脂配置在所述第一連接構件及所述第二連接構件之間,且覆蓋所述第一重佈線層及所述第二重佈線層以及所述低熔點金屬。
  6. 如申請專利範圍第5項所述的扇出型半導體封裝,其中所述底部填充樹脂不覆蓋所述第一連接構件中有所述第一重佈線層配置於其上的絕緣層的邊緣部分,且 所述底部填充樹脂不覆蓋所述第二連接構件中有所述第二重佈線層配置於其上的絕緣層的邊緣部分。
  7. 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述第一結構更包括具有第一貫穿孔的第一核心構件, 所述第一半導體晶片配置在所述第一貫穿孔中,且 所述第一包封體填充所述第一貫穿孔的至少部分。
  8. 如申請專利範圍第7項所述的扇出型半導體封裝,其中所述第一核心構件包括多個佈線層以及一層或多層通孔,所述多個佈線層經由所述第一重佈線層電性連接至所述第一連接墊,所述一層或多層通孔將所述多個佈線層彼此電性連接。
  9. 如申請專利範圍第8項所述的扇出型半導體封裝,其中所述第一結構更包括背面佈線層、背面通孔、鈍化層、凸塊下金屬層以及電性連接結構,所述背面佈線層配置在所述第一包封體的相對於所述第一包封體中有所述第一連接構件配置於其上的表面的另一表面上,所述背面通孔貫穿所述第一包封體的至少部分且將所述背面佈線層連接至所述第一核心構件的所述多個佈線層中的至少一者,所述鈍化層配置在所述第一包封體上且具有暴露所述背面佈線層的至少部分的開口,所述凸塊下金屬層配置在所述鈍化層的所述開口中並連接至經暴露的所述背面佈線層,且所述電性連接結構配置在所述鈍化層上並連接至所述凸塊下金屬層。
  10. 如申請專利範圍第8項所述的扇出型半導體封裝,其中所述第一包封體配置在所述第一核心構件的相對於所述第一核心構件中有所述第一連接構件配置於其上的表面的另一表面上,且所述第一包封體具有暴露所述多個佈線層中的一者的至少部分的開口,且 所述第一結構更包括配置在所述第一包封體的所述開口中並連接至被所述開口暴露的所述多個佈線層中的一者的電性連接結構。
  11. 如申請專利範圍第7項所述的扇出型半導體封裝,其中所述第一核心構件包括第一絕緣層、第一佈線層、第二佈線層以及第一通孔,所述第一佈線層配置在所述第一絕緣層的第一表面上,所述第二佈線層配置在所述第一絕緣層的第二表面上,且所述第一通孔貫穿所述第一絕緣層並將所述第一佈線層及所述第二佈線層彼此連接,且 所述第一佈線層及所述第二佈線層電性連接至所述第一連接墊。
  12. 如申請專利範圍第11項所述的扇出型半導體封裝,其中所述第一核心構件更包括第二絕緣層、第三佈線層、第三絕緣層、第四佈線層、第二通孔以及第三通孔,所述第二絕緣層配置在所述第一絕緣層的所述第一表面上且覆蓋所述第一佈線層,所述第三佈線層配置在所述第二絕緣層上,所述第三絕緣層配置在所述第一絕緣層的所述第二表面上且覆蓋所述第二佈線層,所述第四佈線層配置在所述第三絕緣層上,所述第二通孔貫穿所述第二絕緣層並將所述第一佈線層及所述第三佈線層彼此連接,且所述第三通孔貫穿所述第三絕緣層並將所述第二佈線層及所述第四佈線層彼此連接,且 所述第三佈線層及所述第四佈線層電性連接至所述第一連接墊。
  13. 如申請專利範圍第7項所述的扇出型半導體封裝,其中所述第一核心構件包括第一絕緣層、第一佈線層、第二佈線層、第二絕緣層、第三佈線層、第一通孔以及第二通孔,所述第一絕緣層與所述第一連接構件接觸,所述第一佈線層與所述第一連接構件接觸並嵌入所述第一絕緣層中,所述第二佈線層配置在所述第一絕緣層的相對於所述第一絕緣層中有所述第一佈線層嵌入其中的表面的另一表面上,所述第二絕緣層配置在所述第一絕緣層上且覆蓋所述第二佈線層,所述第三佈線層配置在所述第二絕緣層上,所述第一通孔貫穿所述第一絕緣層並將所述第一佈線層及所述第二佈線層彼此連接,且所述第二通孔貫穿所述第二絕緣層並將所述第二佈線層及所述第三佈線層彼此連接,且 所述第一佈線層、所述第二佈線層及所述第三佈線層電性連接至所述第一連接墊。
  14. 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述第一半導體晶片的厚度大於所述第二半導體晶片的厚度。
  15. 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述第二半導體晶片的厚度大於所述第一半導體晶片的厚度。
  16. 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述第二結構更包括具有第二貫穿孔的第二核心構件, 所述第二半導體晶片配置在所述第二貫穿孔中,且 所述第二包封體填充所述第二貫穿孔的至少部分。
  17. 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述第一半導體晶片及所述第二半導體晶片為記憶體晶片。
  18. 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述第一連接墊與所述第一連接構件中連接至所述第一重佈線層的第一通孔物理接觸,且所述第二連接墊與所述第二連接構件中連接至所述第二重佈線層的第二通孔物理接觸。
  19. 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述第二包封體與所述第一連接構件中有所述第一重佈線層配置於其上的絕緣層接觸。
TW107113724A 2017-11-07 2018-04-23 扇出型半導體封裝 TWI703706B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR1020170147250A KR101942745B1 (ko) 2017-11-07 2017-11-07 팬-아웃 반도체 패키지
??10-2017-0147250 2017-11-07
KR10-2017-0147250 2017-11-07

Publications (2)

Publication Number Publication Date
TW201919200A true TW201919200A (zh) 2019-05-16
TWI703706B TWI703706B (zh) 2020-09-01

Family

ID=65269739

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107113724A TWI703706B (zh) 2017-11-07 2018-04-23 扇出型半導體封裝

Country Status (3)

Country Link
US (1) US20190139920A1 (zh)
KR (1) KR101942745B1 (zh)
TW (1) TWI703706B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112259518A (zh) * 2020-01-08 2021-01-22 王之奇 芯片的扇出封装结构及其扇出封装方法
CN112786551A (zh) * 2019-11-07 2021-05-11 南亚科技股份有限公司 重布线层结构与半导体封装

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102513085B1 (ko) * 2018-11-20 2023-03-23 삼성전자주식회사 팬-아웃 반도체 패키지
US10930592B2 (en) * 2019-05-07 2021-02-23 Google Llc Wafer level fan-out application specific integrated circuit bridge memory stack
KR102653213B1 (ko) * 2019-05-13 2024-04-01 삼성전기주식회사 반도체 패키지
KR102574414B1 (ko) * 2019-05-21 2023-09-04 삼성전기주식회사 전자 부품 모듈
TWI738325B (zh) * 2020-05-08 2021-09-01 大陸商上海兆芯集成電路有限公司 晶片封裝方法、晶片封裝體陣列及晶片封裝體
CN114975416A (zh) * 2022-04-29 2022-08-30 盛合晶微半导体(江阴)有限公司 三维扇出型内存封装结构及其封装方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200839994A (en) * 2007-03-16 2008-10-01 Phoenix Prec Technology Corp Packing structure and stacked structure using thereof
TWI496254B (zh) * 2010-11-01 2015-08-11 Unimicron Technology Corp 嵌埋半導體元件之封裝結構及其製法
JP6232249B2 (ja) * 2013-02-27 2017-11-15 新光電気工業株式会社 半導体装置及び半導体装置の製造方法
KR101654433B1 (ko) * 2014-12-03 2016-09-05 앰코 테크놀로지 코리아 주식회사 센서 패키지 및 그 제조 방법
US9786623B2 (en) * 2015-03-17 2017-10-10 STATS ChipPAC Pte. Ltd. Semiconductor device and method of forming PoP semiconductor device with RDL over top package
US20160343685A1 (en) * 2015-05-21 2016-11-24 Mediatek Inc. Semiconductor package assembly and method for forming the same
US20170062399A1 (en) * 2015-08-24 2017-03-02 Globalfoundries Inc. Method and structure for low-k face-to-face bonded wafer dicing
US9768145B2 (en) * 2015-08-31 2017-09-19 Taiwan Semiconductor Manufacturing Company, Ltd. Methods of forming multi-die package structures including redistribution layers
US10566289B2 (en) * 2015-10-13 2020-02-18 Samsung Electronics Co., Ltd. Fan-out semiconductor package and manufacturing method thereof

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112786551A (zh) * 2019-11-07 2021-05-11 南亚科技股份有限公司 重布线层结构与半导体封装
CN112786551B (zh) * 2019-11-07 2024-01-12 南亚科技股份有限公司 重布线层结构与半导体封装
CN112259518A (zh) * 2020-01-08 2021-01-22 王之奇 芯片的扇出封装结构及其扇出封装方法

Also Published As

Publication number Publication date
US20190139920A1 (en) 2019-05-09
TWI703706B (zh) 2020-09-01
KR101942745B1 (ko) 2019-01-28

Similar Documents

Publication Publication Date Title
TWI684255B (zh) 扇出型半導體封裝
TWI676254B (zh) 扇出型半導體封裝
TWI673849B (zh) 扇出型半導體封裝
TWI703706B (zh) 扇出型半導體封裝
TW201919181A (zh) 扇出型半導體封裝
TWI709211B (zh) 扇出型組件封裝
TWI712132B (zh) 半導體封裝
TWI818088B (zh) 半導體封裝
TWI670822B (zh) 扇出型半導體封裝
TW201926587A (zh) 扇出型半導體封裝
TW201917831A (zh) 扇出型半導體封裝
TW201917839A (zh) 扇出型半導體封裝
TWI771586B (zh) 半導體封裝
TW201841313A (zh) 扇出型半導體封裝
TW201929160A (zh) 扇出型半導體封裝
TWI702697B (zh) 半導體封裝
TWI679738B (zh) 扇出型半導體封裝
TW201813031A (zh) 扇出型半導體封裝
TWI680556B (zh) 扇出型半導體封裝
TW201939690A (zh) 扇出型半導體封裝模組
TW201944560A (zh) 扇出型半導體封裝
TW201824471A (zh) 扇出型半導體封裝
TW201917850A (zh) 扇出型半導體封裝
TW202005044A (zh) 電磁干擾屏蔽結構以及具有該結構的半導體封裝
TWI689051B (zh) 扇出型半導體封裝