TW201917850A - 扇出型半導體封裝 - Google Patents
扇出型半導體封裝 Download PDFInfo
- Publication number
- TW201917850A TW201917850A TW107117262A TW107117262A TW201917850A TW 201917850 A TW201917850 A TW 201917850A TW 107117262 A TW107117262 A TW 107117262A TW 107117262 A TW107117262 A TW 107117262A TW 201917850 A TW201917850 A TW 201917850A
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- fan
- semiconductor package
- connection
- item
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5389—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49822—Multilayer substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/07—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
- H01L25/073—Apertured devices mounted on one or more rods passed through the apertures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3157—Partial encapsulation or coating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3157—Partial encapsulation or coating
- H01L23/3171—Partial encapsulation or coating the coating being directly applied to the semiconductor body, e.g. passivation layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/482—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
- H01L23/485—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/07—Structure, shape, material or disposition of the bonding areas after the connecting process
- H01L24/09—Structure, shape, material or disposition of the bonding areas after the connecting process of a plurality of bonding areas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/19—Manufacturing methods of high density interconnect preforms
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/20—Structure, shape, material or disposition of high density interconnect preforms
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0237—Disposition of the redistribution layers
- H01L2224/02375—Top view
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0237—Disposition of the redistribution layers
- H01L2224/02377—Fan-in arrangement
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0237—Disposition of the redistribution layers
- H01L2224/02379—Fan-out arrangement
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/0401—Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04105—Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/12105—Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/20—Structure, shape, material or disposition of high density interconnect preforms
- H01L2224/22—Structure, shape, material or disposition of high density interconnect preforms of a plurality of HDI interconnects
- H01L2224/221—Disposition
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/2919—Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73267—Layer and HDI connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
- H01L23/13—Mountings, e.g. non-detachable insulating substrates characterised by the shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
- H01L23/3128—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
- H01L23/49816—Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1515—Shape
- H01L2924/15153—Shape the die mounting substrate comprising a recess for hosting the device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
- H01L2924/1816—Exposing the passive side of the semiconductor or solid-state body
- H01L2924/18161—Exposing the passive side of the semiconductor or solid-state body of a flip chip
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/35—Mechanical effects
- H01L2924/351—Thermal stress
- H01L2924/3511—Warping
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/18—Printed circuits structurally associated with non-printed electric components
- H05K1/182—Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
- H05K1/185—Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
一種扇出型半導體封裝包括:框架,包括多個絕緣層、多個配線層及多個連接通孔層且具有凹陷部分及配置於所述凹陷部分的底表面上的終止元件層;半導體晶片,配置於凹陷部分中,且具有連接墊、主動面及與所述主動面相對的非主動面,所述主動面上配置有所述連接墊,所述非主動面配置於所述終止元件層上;包封體,覆蓋半導體晶片的至少部分,且填充凹陷部分的至少部分;以及連接構件,配置於框架上及半導體晶片的主動面上,且包括將所述框架的所述多個配線層與半導體晶片的連接墊彼此電性連接的重佈線層。半導體晶片的主動面與包封體的上表面之間具有台階部分。
Description
本揭露是有關於一種半導體封裝,且更具體而言,是有關於一種電性連接結構可朝半導體晶片所配置的區域之外延伸的扇出型半導體封裝。
相關申請案的交叉參照
本申請案主張2017年10月27日在韓國智慧財產局中提出申請的韓國專利申請案第10-2017-0141138號的優先權的權益,所述韓國專利申請案的揭露內容以全文引用的方式併入本文中。
半導體晶片相關技術發展中的重要近期趨勢為縮小半導體晶片的尺寸。因此,在封裝技術領域中,隨著對小型尺寸半導體晶片等的需求快速增加,亟需實作包括多個引腳(pin)的小型尺寸(compact size)半導體封裝。
扇出型半導體封裝即一種為滿足上述技術需求而提出的半導體封裝技術。此種扇出型封裝具有小型尺寸,並可容許藉由朝半導體晶片所配置的區域之外對連接端子進行重佈線而實作多個引腳。
本揭露的態樣可提供即使引入具有盲凹陷部分的框架且半導體晶片配置於所述凹陷部分中,亦無需使用凸塊即可使所述半導體晶片的連接墊輕易地連接至連接構件的通孔的一種扇出型半導體封裝。
根據本揭露的態樣,可提供一種扇出型半導體封裝,在所述扇出型半導體封裝中引入有具有藉由終止元件層而形成的盲凹陷部分的框架,在所述凹陷部分中配置有半導體晶片,且所述半導體晶片的主動面利用連接構件的絕緣層覆蓋而非利用包封體覆蓋。
根據本揭露的態樣,一種扇出型半導體封裝可包括:框架,包括多個絕緣層、多個配線層及多個連接通孔層且具有凹陷部分及終止元件層,所述多個配線層配置於所述多個絕緣層上,所述多個連接通孔層穿透過所述多個絕緣層且將所述多個配線層彼此電性連接,所述終止元件層配置於所述凹陷部分的底表面上;半導體晶片,配置於所述凹陷部分中,且具有連接墊、主動面及與所述主動面相對的非主動面,所述主動面上配置有所述連接墊,所述非主動面配置於所述終止元件層上;包封體,覆蓋所述半導體晶片的至少部分,且填充所述凹陷部分的至少部分;以及連接構件,配置於所述框架上及所述半導體晶片的所述主動面上,且包括將所述框架的所述多個配線層與所述半導體晶片的所述連接墊彼此電性連接的重佈線層。半導體晶片的主動面與包封體的上表面之間可具有台階部分。
在下文中,將參照所附圖式闡述本揭露中的各例示性實施例。在所附圖式中,為清晰起見,可誇大或縮小各組件的形狀、尺寸等。
在本文中,下側、下部分、下表面等是用來指涉相對於圖式的橫截面的一個朝向扇出型半導體封裝之安裝表面的方向,而上側、上部分、上表面等是用來指涉與所述方向相反的一個方向。然而,定義這些方向是為了方便闡釋,且本申請專利範圍並不受上述定義之方向特別限制。
在說明中,組件與另一組件的「連接」的意義包括經由黏合層的間接連接以及在兩個組件之間的直接連接。另外,「電性連接」的概念包括物理連接及物理斷接。可理解,當以例如「第一」及「第二」等用語來指代元件時,所述元件並不因此受到限制。使用「第一」及「第二」可能僅用於將所述元件與其他元件區分開的目的,且可能並不限制所述元件的順序或重要性。在一些情形中,在不背離本文中所提出的申請專利範圍的範圍的條件下,第一元件可被稱作第二元件。相似地,第二元件亦可被稱作第一元件。
本文中所使用的用語「例示性實施例」並非指稱同一例示性實施例,而是為強調與另一例示性實施例的特定特徵或特性不同的特定特徵或特性而提供。然而,本文中所提供的例示性實施例被視為能夠藉由彼此整體組合或部分組合而實作。舉例而言,即使並未在另一例示性實施例中闡述在特定例示性實施例中闡述的一個元件,除非在另一例示性實施例中提供了相反或矛盾的說明,否則所述元件亦可被理解為與另一例示性實施例相關的說明。
使用本文中所使用的用語僅為了闡述例示性實施例而非限制本揭露。在此種情形中,除非在上下文中另有解釋,否則單數形式包括多數形式。電子裝置
圖1為示出電子裝置系統的一實例的方塊示意圖。
參照圖1,電子裝置1000中可容置主板1010。主板1010可包括物理連接或電性連接至主板1010的晶片相關組件1020、網路相關組件1030、其他組件1040等。該些組件可連接至以下將闡述的其他組件以形成各種訊號線1090。
晶片相關組件1020可包括:記憶體晶片,例如揮發性記憶體(例如動態隨機存取記憶體(dynamic random access memory,DRAM))、非揮發性記憶體(例如唯讀記憶體(read only memory,ROM))、快閃記憶體等;應用處理器晶片,例如中央處理器(例如中央處理單元(central processing unit,CPU))、圖形處理器(例如圖形處理單元(graphics processing unit,GPU))、數位訊號處理器、密碼處理器(cryptographic processor)、微處理器、微控制器等;以及邏輯晶片,例如類比至數位轉換器(analog-to-digital converter,ADC)、應用專用積體電路(application-specific integrated circuit,ASIC)等。然而,晶片相關組件1020並非僅限於此,而是亦可包括其他類型的晶片相關組件。另外,晶片相關組件1020可彼此組合。
網路相關組件1030可包括例如以下協定:無線保真(wireless fidelity,Wi-Fi)(電氣及電子工程師學會(Institute of Electrical And Electronics Engineers,IEEE)802.11家族等)、全球互通微波存取(worldwide interoperability for microwave access,WiMAX)(IEEE 802.16家族等)、IEEE 802.20、長期演進(long term evolution,LTE)、僅支援資料的演進(evolution data only,Ev-DO)、高速封包存取+(high speed packet access +,HSPA+)、高速下行封包存取+(high speed downlink packet access +,HSDPA+)、高速上行封包存取+(high speed uplink packet access +,HSUPA+)、增強型資料GSM環境(enhanced data GSM environment,EDGE)、全球行動通訊系統(global system for mobile communications,GSM)、全球定位系統(global positioning system,GPS)、通用封包無線電服務(general packet radio service,GPRS)、分碼多重存取(code division multiple access,CDMA)、分時多重存取(time division multiple access,TDMA)、數位增強型無線電訊(digital enhanced cordless telecommunications,DECT)、藍芽、3G協定、4G協定及5G協定以及繼上述協定之後指定的任何其他無線協定及有線協定。然而,網路相關組件1030並非僅限於此,而是亦可包括多種其他無線標準或協定或者有線標準或協定。另外,網路相關組件1030可與以上所述的晶片相關組件1020一起彼此組合。
其他組件1040可包括高頻電感器、鐵氧體電感器(ferrite inductor)、功率電感器(power inductor)、鐵氧體珠粒(ferrite beads)、低溫共燒陶瓷(low temperature co-fired ceramic,LTCC)、電磁干擾(electromagnetic interference,EMI)濾波器、多層陶瓷電容器(multilayer ceramic capacitor,MLCC)等。然而,其他組件1040並非僅限於此,而是亦可包括用於各種其他目的的被動組件等。另外,其他組件1040可與以上所述的晶片相關組件1020或網路相關組件1030一起彼此組合。
視電子裝置1000的類型而定,電子裝置1000可包括可物理連接至或電性連接至主板1010的其他組件,或可不物理連接至或不電性連接至主板1010的其他組件。該些其他組件可包括例如照相機模組1050、天線1060、顯示器裝置1070、電池1080、音訊編解碼器(未示出)、視訊編解碼器(未示出)、功率放大器(未示出)、羅盤(未示出)、加速度計(未示出)、陀螺儀(未示出)、揚聲器(未示出)、大容量儲存單元(例如硬碟驅動機)(未示出)、光碟(compact disk,CD)驅動機(未示出)、數位多功能光碟(digital versatile disk,DVD)驅動機(未示出)等。然而,該些其他組件並非僅限於此,而是視電子裝置1000的類型等而定亦可包括各種用途的其他組件。
電子裝置1000可為智慧型電話、個人數位助理(personal digital assistant,PDA)、數位攝影機、數位照相機(digital still camera)、網路系統、電腦、監視器、平板個人電腦(tablet PC)、筆記型個人電腦、隨身型易網機個人電腦(netbook PC)、電視、視訊遊戲機(video game machine)、智慧型手錶、汽車組件等。然而,電子裝置1000並非僅限於此,而是亦可為處理資料的任何其他電子裝置。
圖2為示出電子裝置的一實例的立體示意圖。
參照圖2,半導體封裝可於如上所述的各種電子裝置1000中使用於各種目的。舉例而言,母板1110可容置於智慧型電話1100的本體1101中,且各種電子組件1120可物理連接至或電性連接至母板1110。另外,可物理連接至或電性連接至母板1110或可不物理連接至或不電性連接至母板1110的其他組件(例如照相機模組1130)可容置於本體1101中。電子組件1120中的一些電子組件可為晶片相關組件,例如半導體封裝1121,但並非僅限於此。所述電子裝置不必僅限於智慧型電話1100,而是可為如上所述的其他電子裝置。半導體封裝
一般而言,半導體晶片中整合了諸多精密的電路。然而,半導體晶片自身不能充當已完成的半導體產品,且可能因外部物理性或化學性影響而受損。因此,半導體晶片無法單獨使用,但可封裝於電子裝置等中且在電子裝置等中以封裝狀態使用。
此處,由於半導體晶片與電子裝置的主板之間存在電性連接方面的電路寬度差異,因而需要半導體封裝。詳言之,半導體晶片的連接墊的尺寸及半導體晶片的連接墊之間的間隔極為精密,但電子裝置中所使用的主板的組件安裝墊的尺寸及主板的組件安裝墊之間的間隔顯著大於半導體晶片的連接墊的尺寸及間隔。因此,可能難以將半導體晶片直接安裝於主板上,而需要用於緩衝半導體晶片與主板之間的電路寬度差異的封裝技術。
視半導體封裝的結構及目的而定,利用封裝技術製造的半導體封裝可分類為扇入型半導體封裝或扇出型半導體封裝。
在下文中,將參照圖式更詳細地闡述扇入型半導體封裝及扇出型半導體封裝。扇入型半導體封裝
圖3A及圖3B為示出扇入型半導體封裝在封裝前及封裝後狀態的剖面示意圖。
圖4為示出扇入型半導體封裝的封裝製程的剖面示意圖。
參照圖3及圖4,半導體晶片2220可例如是處於裸露狀態下的積體電路(integrated circuit,IC),半導體晶片2220包括:本體2221,包括矽(Si)、鍺(Ge)、砷化鎵(GaAs)等;連接墊2222,形成於本體2221的一個表面上且包括例如鋁(Al)等導電材料;以及鈍化層2223,其例如是氧化物膜、氮化物膜等,且形成於本體2221的一個表面上且覆蓋連接墊2222的至少部分。在此種情形中,由於連接墊2222在尺寸上可能為顯著小的,因此可能難以將積體電路(IC)安裝於中級印刷電路板(printed circuit board,PCB)上以及電子裝置的主板等上。
因此,可視半導體晶片2220的尺寸而定,在半導體晶片2220上形成連接構件2240以對連接墊2222進行重佈線。連接構件2240可藉由以下步驟來形成:利用例如感光成像介電(photoimagable dielectric,PID)樹脂等絕緣材料在半導體晶片2220上形成絕緣層2241,形成敞露連接墊2222的通孔孔洞2243h,並接著形成配線圖案2242及通孔2243。接著,可形成保護連接構件2240的鈍化層2250,可形成開口2251,並可形成凸塊下金屬層2260等。亦即,可藉由一系列製程來製造包括例如半導體晶片2220、連接構件2240、鈍化層2250及凸塊下金屬層2260的扇入型半導體封裝2200。
如上所述,扇入型半導體封裝可具有半導體晶片的所有連接墊(例如輸入/輸出(input/output,I/O)端子)均配置於半導體晶片內的一種封裝形式,且可具有優異的電性特性並可利用低成本進行生產。因此,諸多安裝於智慧型電話中的元件已以扇入型半導體封裝的形式製造而出。詳言之,已開發出諸多安裝於智慧型電話中的元件以實作快速的訊號傳送並同時具有小型尺寸。
然而,由於扇入型半導體封裝中的所有輸入/輸出端子皆需要配置於半導體晶片內,因此扇入型半導體封裝的空間限制顯著。因此,難以將此種結構應用於具有大量輸入/輸出端子的半導體晶片或具有小型尺寸的半導體晶片。另外,由於以上所述的缺點,扇入型半導體封裝無法在電子裝置的主板上直接安裝並使用。原因在於,即使藉由重佈線製程增大半導體晶片的輸入/輸出端子的尺寸及半導體晶片的各輸入/輸出端子之間的間隔,半導體晶片的輸入/輸出端子的尺寸及半導體晶片的各輸入/輸出端子之間的間隔仍不足以讓扇入型半導體封裝直接安裝於電子裝置的主板上。
圖5為示出扇入型半導體封裝安裝於球柵陣列(BGA)基板上且最終安裝於電子裝置的主板上之情形的剖面示意圖。
圖6為示出扇入型半導體封裝嵌入球柵陣列基板中且最終安裝於電子裝置的主板上之情形的剖面示意圖。
參照圖5及圖6,在扇入型半導體封裝2200中,半導體晶片2220的連接墊2222(即,輸入/輸出端子)可經由球柵陣列基板2301重佈線,且扇入型半導體封裝2200可在其安裝於球柵陣列基板2301上的狀態下最終安裝於電子裝置的主板2500上。在此種情形中,可藉由底部填充樹脂2280等來固定焊球2270等,且半導體晶片2220的外側面可利用模製材料2290等覆蓋。或者,扇入型半導體封裝2200可嵌入單獨的球柵陣列基板2302中,半導體晶片2220的連接墊2222(即,輸入/輸出端子)可在扇入型半導體封裝2200嵌入球柵陣列基板2302中的狀態下,由球柵陣列基板2302重佈線,且扇入型半導體封裝2200可最終安裝於電子裝置的主板2500上。
如上所述,可能難以在電子裝置的主板上直接安裝並使用扇入型半導體封裝。因此,扇入型半導體封裝可安裝於單獨的球柵陣列基板上,並接著藉由封裝製程安裝於電子裝置的主板上,或者扇入型半導體封裝可在扇入型半導體封裝嵌入球柵陣列基板中的狀態下在電子裝置的主板上安裝並使用。扇出型半導體封裝
圖7為示出扇出型半導體封裝的剖面示意圖。
參照圖7,在扇出型半導體封裝2100中,舉例而言,半導體晶片2120的外側可由包封體2130保護,且半導體晶片2120的連接墊2122可藉由連接構件2140而朝半導體晶片2120之外進行重佈線。在此種情形中,在連接構件2140上可進一步形成鈍化層2150,且在鈍化層2150的開口中可進一步形成凸塊下金屬層2160。在凸塊下金屬層2160上可進一步形成焊球2170。半導體晶片2120可為包括本體2121、連接墊2122、鈍化層(未繪示)等的積體電路(IC)。連接構件2140可包括絕緣層2141、形成於絕緣層2141上的重佈線層2142以及將連接墊2122與重佈線層2142彼此電性連接的通孔2143。
如上所述,扇出型半導體封裝可具有一種形式,其中半導體晶片的輸入/輸出端子藉由形成於半導體晶片上的連接構件而朝半導體晶片之外進行重佈線並朝半導體晶片之外進行配置。如上所述,在扇入型半導體封裝中,半導體晶片的所有輸入/輸出端子都需要配置於半導體晶片內。因此,當半導體晶片的尺寸減小時,須減小球的尺寸及間距,進而使得標準化球佈局(standardized ball layout)無法在扇入型半導體封裝中使用。另一方面,扇出型半導體封裝具有一種形式,其中半導體晶片的輸入/輸出端子藉由形成於半導體晶片上的連接構件而朝半導體晶片之外進行重佈線並朝半導體晶片之外進行配置,如上所述。因此,即使在半導體晶片的尺寸減小的情形中,標準化球佈局亦可照樣用於扇出型半導體封裝中,使得扇出型半導體封裝無須使用單獨的球柵陣列基板即可安裝於電子裝置的主板上,如下所述。
圖8為示出扇出型半導體封裝安裝於電子裝置的主板上之情形的剖面示意圖。
參照圖8,扇出型半導體封裝2100可經由焊球2170等安裝於電子裝置的主板2500上。亦即,如上所述,扇出型半導體封裝2100包括連接構件2140,連接構件2140形成於半導體晶片2120上且能夠將連接墊2122重佈線至半導體晶片2120的尺寸之外的扇出區域,進而使得標準化球佈局可照樣用於扇出型半導體封裝2100中。因此,扇出型半導體封裝2100無須使用單獨的球柵陣列基板等即可安裝於電子裝置的主板2500上。
如上所述,由於扇出型半導體封裝無須使用單獨的球柵陣列基板即可安裝於電子裝置的主板上,因此扇出型半導體封裝可在其厚度小於使用球柵陣列基板的扇入型半導體封裝的厚度的情況下實作。因此,可使扇出型半導體封裝小型化且薄化。另外,扇出型半導體封裝具有優異的熱特性及電性特性,進而使得扇出型半導體封裝尤其適合用於行動產品。因此,扇出型半導體封裝可被實作成較使用印刷電路板(PCB)的一般疊層封裝(package-on-package,POP)類型更小型的形式,且可解決因翹曲(warpage)現象出現而產生的問題。
同時,扇出型半導體封裝意指一種封裝技術,如上所述用於將半導體晶片安裝於電子裝置的主板等上且保護半導體晶片免受外部影響,且其與例如球柵陣列基板等的印刷電路板(PCB)在概念上是不同的,印刷電路板具有與扇出型半導體封裝的規格、目的不同的規格、目的等,且有扇入型半導體封裝嵌入其中。
在下文中,將參照圖式闡述引入具有藉由終止元件層而形成的盲凹陷部分的框架的一種扇出型半導體封裝。
圖9為示出扇出型半導體封裝的一實例的剖面示意圖。
圖10為沿圖9的扇出型半導體封裝的線I-I’所截取的平面示意圖。
參照圖9及圖10,根據本揭露中的例示性實施例的扇出型半導體封裝100可包括:框架110,具有凹陷部分110H,凹陷部分110H具有盲形式(blind form),凹陷部分110H的第一表面被終止元件層112aM覆蓋,凹陷部分110H的第二表面與所述第一表面相對且被敞露;半導體晶片120,具有主動面及與所述主動面相對的非主動面,所述主動面上配置有連接墊120P,所述非主動面配置於凹陷部分110H中以使所述非主動面貼附至終止元件層112aM;包封體130,包封框架110及半導體晶片120中的每一者的至少部分且填充凹陷部分110H的至少部分;以及連接構件140,配置於框架110、包封體130以及半導體晶片120的主動面上。另外,根據例示性實施例的扇出型半導體封裝100可更包括:第一鈍化層151,配置於連接構件140上且具有開口,所述開口暴露出連接構件140的重佈線層142c的至少部分;第二鈍化層152,配置於框架110上且具有開口,所述開口暴露出框架110的配線層112c的至少部分;凸塊下金屬層160,配置於第一鈍化層151的所述開口中且電性連接至被暴露出的重佈線層142c;以及電性連接結構170,配置於凸塊下金屬層160上且必要時經由凸塊下金屬層160電性連接至被暴露出的重佈線層142c。
同時,框架110可包括:經由連接通孔層113a、113b及113c而彼此電性連接的配線層112a、112b、112c及112d,連接構件140可包括經由連接通孔143a1、143a2、143b及143c而彼此電性連接的重佈線層142a、142b及142c,且半導體晶片120的連接墊120P可電性連接至配線層112a、112b、112c及112d以及重佈線層142a、142b及142c。
同時,須事先在半導體晶片的連接墊上形成銅凸塊等,以便引入具有簡單盲形式的凹陷部分的框架、在所述凹陷部分中配置並接著包封所述半導體晶片及在所述半導體晶片上形成連接構件。在此種情形中,需要進行研磨製程(grinding process)以形成用於形成連接構件的平坦表面。原因在於,須使各凸塊之間的台階部分的高度為恆定。然而,凸塊的研磨表面(ground surface)具有小的區域,且因此在研磨製程中可能出現構成所述凸塊的材料(例如銅(Cu)等)擴散的毛邊現象(burring phenomenon)。因此,可能出現未預期的電性短路。
另一方面,在根據例示性實施例的扇出型半導體封裝100中,如自以下將闡述的製程看出,可在於半導體晶片120的主動面上塗佈水溶性聚合物230以形成保護膜的狀態下將半導體晶片120配置於具有盲形式的凹陷部分110H中,且在包封半導體晶片120之後可藉由清潔製程等移除水溶性聚合物230。在此種情形中,半導體晶片120的主動面因被移除的水溶性聚合物230而暴露出,且因此連接構件140的絕緣層142可物理接觸半導體晶片120的主動面。因此,當連接構件140形成於半導體晶片120上時,連接墊120P可直接連接至連接構件140的穿透過連接構件140的絕緣層141的連接通孔143a1。亦即,無須形成單獨的凸塊。因此,可防止以上所述的毛邊現象等。
在下文中,將更詳細闡述根據例示性實施例的扇出型半導體封裝100中所包括的各個組件。
框架110可視特定材料而定改善扇出型半導體封裝100的剛性,且可用於確保包封體130的厚度均勻性。另外,框架110可包括配線層112a、112b、112c及112d以及連接通孔層113a、113b及113c,且因此充當連接構件。框架110可包括配置於半導體晶片120的非主動面上的配線層112c,且因此為半導體晶片120提供背側配線層而無需執行形成單獨的背側配線層的製程。框架110可具有使用終止元件層112aM作為終止元件而形成且具有盲形式的凹陷部分110H,且半導體晶片120的非主動面可藉由例如晶粒貼附膜(die attach film,DAF)等任何已知的黏合構件125而貼附至終止元件層112aM。凹陷部分110H可藉由如下所述的噴砂製程(sandblast process)形成。在此種情形中,凹陷部分110H可具有錐形形狀。亦即,凹陷部分110H的壁可相對於終止元件層112aM而具有預定梯度(gradient)。在此種情形中,半導體晶片120的對準製程可變得更容易,且因此半導體晶片120的良率(yield)可提高。
框架110可包括:第一絕緣層111a;第一配線層112a及第二配線層112b,分別配置於第一絕緣層111a的第一表面及第二表面上;第二絕緣層111b,配置於第一絕緣層111a的第一表面上且覆蓋第一配線層112a;第三配線層112c,配置於第二絕緣層111b上;第三絕緣層111c,配置於第一絕緣層111a的第二表面上且覆蓋第二配線層112b;以及第四配線層112d,配置於第三絕緣層111c上。另外,框架110可包括:第一連接通孔層113a,穿透過第一絕緣層111a且將第一配線層112a與第二配線層112b彼此電性連接;第二連接通孔層113b,穿透過第二絕緣層111b且將第一配線層112a與第三配線層112c彼此電性連接;以及第三連接通孔層113c,穿透過第三絕緣層111c且將第二配線層112b與第四配線層112d彼此電性連接。第一配線層至第四配線層112a、112b、112c及112d可彼此電性連接且可電性連接至半導體晶片120的連接墊120P。凹陷部分110H可穿透過第一絕緣層111a及第三絕緣層111c,但無法穿透過第二絕緣層111b。終止元件層112aM可配置於第一絕緣層111a的第一表面上且被第二絕緣層111b覆蓋。
終止元件層112aM可為包括例如銅(Cu)等金屬的金屬板。終止元件層112aM與第一配線層112a可由相同的材料製成。或者,終止元件層112aM可包括對於噴砂製程的蝕刻速率低於金屬對於噴砂製程的蝕刻速率的材料。舉例而言,可使用乾膜光阻(dry film photoresist,DFR)作為終止元件層。終止元件層112aM的第一表面可被第二絕緣層111b覆蓋,且終止元件層112aM與所述第一表面相對的第二表面的至少部分可藉由凹陷部分110H暴露出。終止元件層112aM與第一絕緣層111a物理接觸的邊緣區域的厚度可大於終止元件層112aM的藉由凹陷部分110H而自第一絕緣層111a暴露出的區域的厚度。原因在於,被暴露出的區域的部分亦可在噴砂製程中被移除。終止元件層112aM與第一絕緣層111a物理接觸的邊緣區域的上表面可位於與第一配線層112a的上表面的水平高度相同的水平高度上,且終止元件層112aM的下表面可位於與第一配線層112a的下表面的水平高度相同的水平高度上。
絕緣層111a、111b及111c中的每一者的材料可為絕緣材料。在此種情形中,所述絕緣材料可為熱固性樹脂,例如環氧樹脂;熱塑性樹脂,例如聚醯亞胺樹脂;將熱固性樹脂或熱塑性樹脂與無機填料混合的樹脂或是將熱固性樹脂或熱塑性樹脂與無機填料一起浸入例如玻璃纖維(或玻璃布,或玻璃纖維布)等的核心材料中的樹脂,例如預浸體(prepreg)、味之素增層膜(Ajinomoto Build up Film,ABF)、FR-4、雙馬來醯亞胺三嗪(Bismaleimide Triazine,BT)等。當使用例如包括玻璃纖維等的預浸體等具有高剛性的材料作為絕緣層111a、111b及111c中的每一者的材料時,框架110可用作控制扇出型半導體封裝100的翹曲的支撐構件。
第一絕緣層111a具有的厚度可大於第二絕緣層111b及第三絕緣層111c的厚度。第一絕緣層111a基本上可為相對較厚以維持剛性,且第二絕緣層111b及第三絕緣層111c可被引入以形成數量較多的配線層112c及配線層112d。第一絕緣層111a包括的絕緣材料可不同於第二絕緣層111b及第三絕緣層111c的絕緣材料。舉例而言,第一絕緣層111a可例如為絕緣樹脂與無機填料一起浸入玻璃纖維中的預浸體,且第二絕緣層111b及第三絕緣層111c可為包括無機填料及絕緣樹脂的味之素增層膜或感光成像介電膜。然而,第一絕緣層111a的材料以及第二絕緣層111b及第三絕緣層111c的材料並非僅限於此。相似地,穿透過第一絕緣層111a的第一連接通孔層113a具有的直徑可大於分別穿透過第二絕緣層111b及第三絕緣層111c的第二連接通孔層113b及第三連接通孔層113c的直徑。
配線層112a、112b、112c及112d可對半導體晶片120的連接墊120P與重佈線層142a、142b及142c一起進行重佈線。配線層112a、112b、112c及112d中的每一者的材料可為導電材料,例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金。配線層112a、112b、112c及112d可視對應層的設計而定執行各種功能。舉例而言,配線層112a、112b、112c及112d可包括接地(GND)圖案、電源(PWR)圖案、訊號(S)圖案等。終止元件層112aM可電性連接至接地。此處,訊號(S)圖案可包括除接地(GND)圖案、電源(PWR)圖案等之外的各種訊號,例如資料訊號等。另外,配線層112a、112b、112c及112d可包括各種接墊圖案等。
配線層112a、112b、112c及112d的厚度可大於連接構件140的重佈線層142a、142b及142c的厚度。由於框架110具有的厚度可等於或大於半導體晶片120的厚度,因此亦可形成具有較大尺寸的配線層112a、112b、112c及112d。另一方面,考量薄度,可形成尺寸相對較小的連接構件140的重佈線層142a、142b及142c。
連接通孔層113a、113b及113c可將形成於不同層上的配線層112a、112b、112c及112d彼此電性連接,從而在框架110中形成電性通路(electrical path)。連接通孔層113a、113b及113c中的每一者的材料可為導電材料。連接通孔層113a、113b及113c中的每一者可利用導電材料完全填充,或者導電材料亦可沿著通孔孔洞中的每一者的壁形成。第一連接通孔層113a可具有圓柱形形狀或沙漏形狀,且第二連接通孔層113b及第三連接通孔層113c可具有錐形形狀。在此種情形中,第二連接通孔層113b及第三連接通孔層113c可具有方向相對於第一絕緣層111a而彼此相反的錐形形狀。
半導體晶片120可為設置為將數百至數百萬個或更多數量的元件整合於單一晶片中的積體電路(IC)。半導體晶片120可為比如處理器晶片(更具體而言,應用處理器(AP)),例如中央處理器(比如中央處理單元)、圖形處理器(比如圖形處理單元)、場域可程式閘陣列(field programmable gate array,FPGA)、數位訊號處理器、密碼處理器、微處理器、微控制器等,但並非僅限於此。
半導體晶片120可以主動晶圓為基礎而形成。在此種情形中,半導體晶片120的本體的基礎材料(base material)可為矽(Si)、鍺(Ge)、砷化鎵(GaAs)等。在本體上可形成各種電路。連接墊120P可將半導體晶片120電性連接至其他組件。連接墊120P中的每一者的材料可為例如鋁(Al)等的導電材料。在本體上可形成暴露出連接墊120P的鈍化層,所述鈍化層例如是氧化物膜、氮化物膜等且可為氧化物層與氮化物層所構成的雙層。亦可在需要的位置中進一步配置絕緣層等。半導體晶片120可為裸露晶粒,但必要時可更包括形成於其主動面上的重佈線層。
包封體130可保護框架110、半導體晶片120等。包封體130的包封形式不受特別限制,但可為包封體130環繞框架110的至少部分、半導體晶片120的至少部分等的形式。舉例而言,包封體130可覆蓋框架110的至少部分,且可填充凹陷部分110H的壁與半導體晶片120的側表面之間的空間。包封體130可填充凹陷部分110H,藉以充當黏合劑,並視特定材料而定減少半導體晶片120的彎曲(buckling)情況。
包封體130的材料不受特別限制。舉例而言,可使用絕緣材料作為包封體130的材料。在此種情形中,所述絕緣材料可為熱固性樹脂,例如環氧樹脂;熱塑性樹脂,例如聚醯亞胺樹脂;將熱固性樹脂或熱塑性樹脂與無機填料混合的樹脂或是將熱固性樹脂或熱塑性樹脂與無機填料一起浸入例如玻璃纖維(或玻璃布,或玻璃纖維布)等的核心材料中的樹脂,例如預浸體、味之素增層膜、FR-4、雙馬來醯亞胺三嗪等。或者,亦可使用感光成像包封體(photoimagable encapsulant,PIE)樹脂作為所述絕緣材料。
連接構件140可對半導體晶片120的連接墊120P進行重佈線,且可將框架110的配線層112a、112b、112c及112d電性連接至半導體晶片120的連接墊120P。數十至數百萬個具有各種功能的連接墊120P可藉由連接構件140進行重佈線,且可視功能而定,藉由電性連接結構170與外部進行物理連接或電性連接。
連接構件140可包括:第一絕緣層141a,配置於框架110、包封體130以及半導體晶片120的主動面上;第一重佈線層142a,配置於第一絕緣層141a上;第一連接通孔143a1及143a2,穿透過第一絕緣層141a且將第一重佈線層142a電性連接至連接墊120P及第四配線層112d;第二絕緣層141b,配置於第一絕緣層141a上且覆蓋第一重佈線層142a;第二重佈線層142b,配置於第二絕緣層141b上;第二連接通孔143b,穿透過第二絕緣層141b且將第一重佈線層142a與第二重佈線層142b彼此電性連接;第三絕緣層141c,配置於第二絕緣層111b上且覆蓋第二重佈線層142b;第三重佈線層142c,配置於第三絕緣層141c上;以及第三連接通孔143c,穿透過第三絕緣層141c且將第二重佈線層142b與第三重佈線層142c彼此電性連接。連接構件140的絕緣層、重佈線層及通孔層的數量可大於或小於圖式中所示出的數量。
絕緣層141a、141b及141c中的每一者的材料可為絕緣材料。在此種情形中,除如上所述的絕緣材料之外,亦可使用例如感光成像介電(PID)樹脂等感光性絕緣材料作為所述絕緣材料。亦即,絕緣層141a、141b及141c可為感光性絕緣層。當絕緣層141a、141b及141c具有感光性質時,絕緣層141a、141b及141c可被形成為具有較小的厚度,且可更容易地達成連接通孔143a1、143a2、143b及143c的精密間距。絕緣層141a、141b及141c可為包括絕緣樹脂及無機填料的感光性絕緣層。當絕緣層141a、141b及141c為多層時,絕緣層141a、141b及141c的材料可為彼此相同,且必要時亦可為彼此不同。當絕緣層141a、141b及141c為所述多層時,絕緣層141a、141b及141c可視製程而定彼此整合,進而使得各絕緣層之間的邊界亦可為不明顯。
如自以下將闡述的製程看出,可在於半導體晶片120的主動面上塗佈水溶性聚合物230以形成保護膜的狀態下將半導體晶片120配置於具有盲形式的凹陷部分110H中,且在包封半導體晶片120之後可藉由清潔製程等移除水溶性聚合物230。在此種情形中,半導體晶片120的主動面因被移除的水溶性聚合物230而暴露出,且因此第一絕緣層141a可直接形成於半導體晶片120的主動面上。因此,第一絕緣層141a與包封體130之間的邊界表面可相對於第一絕緣層141a與半導體晶片120的主動面之間的邊界表面具有台階部分h。詳言之,第一絕緣層141a與包封體130之間的邊界表面可相較於第一絕緣層141a與半導體晶片120的主動面之間的邊界表面而言配置於距終止元件層112aM更遠的位置處。
重佈線層142a、142b及142c可用於對連接墊120P實質上進行重佈線。重佈線層142a、142b及142c中的每一者的材料可為導電材料,例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金。重佈線層142a、142b及142c可視對應層的設計而定執行各種功能。舉例而言,重佈線層142a、142b及142c可包括接地(GND)圖案、電源(PWR)圖案、訊號(S)圖案等。此處,訊號(S)圖案可包括除接地(GND)圖案、電源(PWR)圖案等之外的各種訊號,例如資料訊號等。另外,重佈線層142a、142b及142c可包括各種接墊圖案等。
連接通孔143a1、143a2、143b及143c可將形成於不同層上的重佈線層142a、142b及142c、連接墊120P、第四配線層112d等彼此電性連接,從而在扇出型半導體封裝100中形成電性通路。連接通孔143a1、143a2、143b及143c中的每一者的材料可為導電材料,例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金。連接通孔143a1、143a2、143b及143c中的每一者可利用導電材料完全填充,或者導電材料亦可沿著通孔孔洞中的每一者的壁形成。另外,連接通孔143a1、143a2、143b及143c中的每一者可具有錐形形狀等。第1-1連接通孔143a1中的每一者具有的高度因以上所述的台階部分h而可大於第1-2連接通孔143a2中的每一者的高度。另外,連接墊120P可在不使用單獨的凸塊的條件下物理接觸第1-1連接通孔143a1。
第一鈍化層151可保護連接構件140免受外部物理性或化學性損傷。第一鈍化層151可具有開口,所述開口暴露出連接構件140的重佈線層142c的至少部分。在第一鈍化層151中形成的開口之數量可為數十至數百萬個。第一鈍化層151的材料不受特別限制。舉例而言,可使用絕緣材料作為第一鈍化層151的材料。在此種情形中,所述絕緣材料可為熱固性樹脂,例如環氧樹脂;熱塑性樹脂,例如聚醯亞胺樹脂;將熱固性樹脂或熱塑性樹脂與無機填料混合的樹脂或是將熱固性樹脂或熱塑性樹脂與無機填料一起浸入例如玻璃纖維(或玻璃布,或玻璃纖維布)等的核心材料中的樹脂,例如預浸體、味之素增層膜、FR-4、雙馬來醯亞胺三嗪等。或者,亦可使用阻焊劑(solder resist)。
第二鈍化層152可保護框架110免受外部物理性或化學性損傷。第二鈍化層152可具有開口,所述開口暴露出框架110的第三配線層112c的至少部分。在第二鈍化層152中形成的開口之數量可為數十至數百萬個。第二鈍化層152的材料不受特別限制。舉例而言,可使用絕緣材料作為第二鈍化層152的材料。在此種情形中,所述絕緣材料可為熱固性樹脂,例如環氧樹脂;熱塑性樹脂,例如聚醯亞胺樹脂;將熱固性樹脂或熱塑性樹脂與無機填料混合的樹脂或是將熱固性樹脂或熱塑性樹脂與無機填料一起浸入例如玻璃纖維(或玻璃布,或玻璃纖維布)等的核心材料中的樹脂,例如預浸體、味之素增層膜、FR-4、雙馬來醯亞胺三嗪等。或者,亦可使用阻焊劑。
凸塊下金屬層160可提高電性連接結構170的連接可靠性,藉以提高扇出型半導體封裝100的板級可靠性。凸塊下金屬層160可連接至經由第一鈍化層151的開口而暴露出的連接構件140的重佈線層142c。可藉由任何已知的金屬化方法,使用任何已知的導電材料(例如金屬)以在第一鈍化層151的開口中形成凸塊下金屬層160,但並非僅限於此。
電性連接結構170可在外部物理連接或電性連接扇出型半導體封裝100。舉例而言,扇出型半導體封裝100可經由電性連接結構170安裝於電子裝置的主板上。電性連接結構170中的每一者可由例如焊料等的導電材料形成。然而,此僅為實例,且電性連接結構170中的每一者的材料並不特別受限於此。電性連接結構170中的每一者可為接腳(land)、球、引腳等。電性連接結構170可形成為多層結構或單層結構。當電性連接結構170形成為多層結構時,電性連接結構170可包括銅(Cu)柱及焊料。當電性連接結構170形成為單層結構時,電性連接結構170可包括錫-銀焊料或銅(Cu)。然而,此僅為實例,且電性連接結構170並非僅限於此。
電性連接結構170的數量、間隔、配置形式等不受特別限制,但可由熟習此項技術者視設計細節而定充分修改。舉例而言,電性連接結構170可根據連接墊120P的數量而設置為數十至數千的數量,亦或可設置為數十至數千或更多的數量或是數十至數千或更少的數量。當電性連接結構170為焊球時,電性連接結構170可覆蓋延伸至第一鈍化層151的一個表面上的凸塊下金屬層160的側表面,而連接可靠性可更加優異。
電性連接結構170中的至少一者可配置於扇出區域中。所述扇出區指代半導體晶片120所配置的區域之外的區域。扇出型封裝相較於扇入型封裝而言可具有優異的可靠性,可實作多個輸入/輸出(I/O)端子,且可有利於三維內連(3D interconnection)。另外,相較於球柵陣列(BGA)封裝、接腳柵陣列(land grid array,LGA)封裝等而言,扇出型封裝可被製造成具有較小的厚度,且可具有價格競爭力。
同時,儘管圖式中未示出,必要時,凹陷部分110H的壁上可形成金屬薄膜以散熱或阻擋電磁波。另外,必要時,凹陷部分110H中可配置執行彼此相同或彼此不同的功能的多個半導體晶片120。另外,必要時,凹陷部分110H中可配置單獨的被動組件,例如電感器、電容器等。另外,必要時,第一鈍化層151及第二鈍化層152的表面上可配置被動組件,例如包括電感器、電容器等的表面安裝技術(surface mounting technology,SMT)組件。
圖11至圖16為示出製造圖9的扇出型半導體封裝的製程的示意圖。
首先,參照圖11,可使用覆銅層壓板(copper clad laminate,CCL)等製備第一絕緣層111a,且可藉由任何已知的鍍敷製程在第一絕緣層111a上及第一絕緣層111a中形成第一配線層112a及第二配線層112b、終止元件層112aM及第一連接通孔層113a。可使用機械鑽孔(mechanical drill)、雷射鑽孔(laser drill)等形成用於第一連接通孔層113a的通孔孔洞。接著,可分別在第一絕緣層111a的相對兩表面上形成第二絕緣層111b及第三絕緣層111c。可藉由層壓及接著硬化味之素增層膜等形成第二絕緣層111b及第三絕緣層111c。接著,可藉由任何已知的鍍敷製程分別在第二絕緣層111b及第三絕緣層111c上及在第二絕緣層111b及第三絕緣層111c中形成第三配線層112c及第四配線層112d以及第二連接通孔層113b及第三連接通孔層113c。亦可使用機械鑽孔、雷射鑽孔等形成用於第二連接通孔層113b及第三連接通孔層113c的通孔孔洞。可將第二鈍化層152貼附至藉由一系列製程所製備的框架110的第一表面,且可將例如可拆載體膜(detachable carrier film,DCF)等包括絕緣層201及金屬層202的載體膜200貼附至第二鈍化層152。可使用GCP材料引入第二鈍化層152。另外,可將例如乾膜光阻(DFR)等乾膜250貼附至框架110的第二表面。
接著,參照圖12,可藉由噴砂製程形成穿透過第一絕緣層111a及第三絕緣層111c的凹陷部分110H。在此種情形中,終止元件層112aM可充當終止元件。所形成的凹陷部分110H可具有錐形形狀。在形成凹陷部分110H之後,可移除乾膜250。
接著,參照圖13,可在凹陷部分110H中配置半導體晶片120以使非主動面貼附至終止元件層112aM。可使用例如晶粒貼附膜等任何已知的黏合構件125將非主動面貼附至終止元件層112aM。同時,可在於主動面上塗佈水溶性聚合物230以形成保護膜的狀態下貼附半導體晶片120。接著,可使用包封體130對框架110的至少部分及半導體晶片120的至少部分進行包封。可藉由層壓及接著硬化味之素增層膜等形成包封體130。
接著,參照圖14,可對包封體130進行研磨,以使第四配線層112d的表面及所塗佈的水溶性聚合物230的表面暴露出。包封體130的表面可藉由研磨而變得平坦,且所塗佈的水溶性聚合物230的表面及第四配線層112d的表面可自包封體130暴露出。
接著,參照圖15,可執行清潔製程以移除所塗佈的水溶性聚合物230。因此,可形成以上所述的台階部分h。接著,可對包封體130以及半導體晶片120的被暴露出的主動面施加感光成像介電,且接著將所述感光成像介電硬化以形成第一絕緣層141a,且可藉由鍍敷製程在第一絕緣層141a上及第一絕緣層141a中形成第一重佈線層142a以及第一連接通孔143a1及143a2。可藉由光刻方法(photolithography method)、利用曝光及顯影形成通孔孔洞。
接著,參照圖16,可視設計而定,形成第二絕緣層141b及第三絕緣層141c、第二重佈線層142b及第三重佈線層142c以及第二連接通孔143b及第三連接通孔143c。可藉由一系列製程形成連接構件140。接著,可藉由層壓及接著硬化味之素增層膜等在連接構件140上形成第一鈍化層151,且可移除載體膜200。接著,可藉由任何已知的金屬化方法形成凸塊下金屬層160,且可使用焊球等藉由迴焊製程形成電性連接結構170。可使用一系列製程來製造根據例示性實施例的扇出型半導體封裝100。
如上所述,根據本揭露中的例示性實施例,可提供一種扇出型半導體封裝,即使引入具有盲凹陷部分的框架且半導體晶片配置於所述凹陷部分中,亦無需使用凸塊即可使所述半導體晶片的連接墊輕易地連接至連接構件的通孔。
儘管以上已示出及闡述例示性實施例,然而對於熟習此項技術者而言應顯而易見,在不背離如由隨附申請專利範圍所界定的本發明的範圍的條件下,可作出潤飾及變動。
100、2100‧‧‧扇出型半導體封裝
110‧‧‧框架
110H‧‧‧凹陷部分
111a‧‧‧絕緣層/第一絕緣層
111b‧‧‧絕緣層/第二絕緣層
111c‧‧‧絕緣層/第三絕緣層
112a‧‧‧配線層/第一配線層
112b‧‧‧配線層/第二配線層
112c‧‧‧配線層/第三配線層
112d‧‧‧配線層/第四配線層
112aM‧‧‧終止元件層
113a‧‧‧連接通孔層/第一連接通孔層
113b‧‧‧連接通孔層/第二連接通孔層
113c‧‧‧連接通孔層/第三連接通孔層
120、2120、2220‧‧‧半導體晶片
120P、2122、2222‧‧‧連接墊
125‧‧‧黏合構件
130、2130‧‧‧包封體
140、2140、2240‧‧‧連接構件
141a‧‧‧絕緣層/第一絕緣層
141b‧‧‧絕緣層/第二絕緣層
141c‧‧‧絕緣層/第三絕緣層
142a‧‧‧重佈線層/第一重佈線層
142b‧‧‧重佈線層/第二重佈線層
142c‧‧‧重佈線層/第三重佈線層
143a1‧‧‧連接通孔/第一連接通孔/第1-1連接通孔
143a2‧‧‧連接通孔/第一連接通孔/第1-2連接通孔
143b‧‧‧連接通孔/第二連接通孔
143c‧‧‧連接通孔/第三連接通孔
151‧‧‧第一鈍化層
152‧‧‧第二鈍化層
160、2160、2260‧‧‧凸塊下金屬層
170‧‧‧電性連接結構
200‧‧‧載體膜
201、2141、2241‧‧‧絕緣層
202‧‧‧金屬層
230‧‧‧水溶性聚合物
250‧‧‧乾膜
1000‧‧‧電子裝置
1010、2500‧‧‧主板
1020‧‧‧晶片相關組件
1030‧‧‧網路相關組件
1040‧‧‧其他組件
1050、1130‧‧‧照相機模組
1060‧‧‧天線
1070‧‧‧顯示器裝置
1080‧‧‧電池
1090‧‧‧訊號線
1100‧‧‧智慧型電話
1101、2121、2221‧‧‧本體
1110‧‧‧母板
1120‧‧‧電子組件
1121‧‧‧半導體封裝
2142‧‧‧重佈線層
2143、2243‧‧‧通孔
2150、2223、2250‧‧‧鈍化層
2170、2270‧‧‧焊球
2200‧‧‧扇入型半導體封裝
2242‧‧‧配線圖案
2243h‧‧‧通孔孔洞
2251‧‧‧開口
2280‧‧‧底部填充樹脂
2290‧‧‧模製材料
2301、2302‧‧‧球柵陣列基板
h‧‧‧台階部分
I-I’‧‧‧線
藉由結合所附圖式閱讀以下詳細說明,將更清楚地理解本揭露的上述及其他樣態、特徵及優點,在附圖中: 圖1為示出電子裝置系統的一實例的方塊示意圖。 圖2為示出電子裝置的一實例的立體示意圖。 圖3A及圖3B為示出扇入型半導體封裝在封裝前及封裝後狀態的剖面示意圖。 圖4為示出扇入型半導體封裝的封裝製程的剖面示意圖。 圖5為示出扇入型半導體封裝安裝於球柵陣列(ball grid array,BGA)基板上且最終安裝於電子裝置的主板上之情形的剖面示意圖。 圖6為示出扇入型半導體封裝嵌入球柵陣列基板中且最終安裝於電子裝置的主板上之情形的剖面示意圖。 圖7為示出扇出型半導體封裝的剖面示意圖。 圖8為示出扇出型半導體封裝安裝於電子裝置的主板上之情形的剖面示意圖。 圖9為示出扇出型半導體封裝的一實例的剖面示意圖。 圖10為沿圖9的扇出型半導體封裝的線I-I’所截取的平面示意圖。 圖11至圖16為示出製造圖9的扇出型半導體封裝的製程的示意圖。
Claims (23)
- 一種扇出型半導體封裝,包括: 框架,包括多個絕緣層、多個配線層及多個連接通孔層且具有凹陷部分及配置於所述凹陷部分的底表面上的終止元件層,所述多個配線層配置於所述多個絕緣層上,所述多個連接通孔層穿透過所述多個絕緣層且將所述多個配線層彼此電性連接; 半導體晶片,配置於所述凹陷部分中,且具有連接墊、主動面及與所述主動面相對的非主動面,所述主動面上配置有所述連接墊,所述非主動面配置於所述終止元件層上; 包封體,覆蓋所述半導體晶片的至少部分,且填充所述凹陷部分的至少部分;以及 連接構件,配置於所述框架上及所述半導體晶片的所述主動面上,且包括將所述框架的所述多個配線層與所述半導體晶片的所述連接墊彼此電性連接的重佈線層, 其中所述半導體晶片的所述主動面與所述包封體的上表面之間具有台階部分。
- 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述連接構件包括:絕緣層,配置於所述框架、所述包封體以及所述半導體晶片的所述主動面上;所述重佈線層,配置於所述絕緣層上;第一連接通孔,穿透過所述絕緣層且將所述重佈線層與所述連接墊彼此電性連接;以及第二連接通孔,穿透過所述絕緣層且將所述重佈線層與所述框架的所述多個配線層中的最上側配線層彼此電性連接,且 所述連接構件的所述絕緣層與所述包封體之間的邊界表面相對於所述連接構件的所述絕緣層與所述半導體晶片的所述主動面之間的邊界表面具有台階部分。
- 如申請專利範圍第2項所述的扇出型半導體封裝,其中所述第一連接通孔直接接觸所述連接墊。
- 如申請專利範圍第2項所述的扇出型半導體封裝,其中在與所述半導體晶片的所述主動面垂直的方向上,所述連接構件的所述絕緣層在扇入區域中的厚度不同於所述連接構件的所述絕緣層在扇出區域中的厚度。
- 如申請專利範圍第4項所述的扇出型半導體封裝,其中所述連接構件的所述絕緣層在所述扇入區域中的所述厚度大於所述連接構件的所述絕緣層在所述扇出區域中的所述厚度。
- 如申請專利範圍第2項所述的扇出型半導體封裝,其中所述第一連接通孔與所述第二連接通孔具有不同的高度。
- 如申請專利範圍第6項所述的扇出型半導體封裝,其中所述第一連接通孔具有的高度大於所述第二連接通孔的高度。
- 如申請專利範圍第2項所述的扇出型半導體封裝,其中所述連接構件的所述絕緣層包括感光成像介電。
- 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述多個絕緣層包括核心絕緣層、配置於所述核心絕緣層的下表面上的一或多個第一增層絕緣層及配置於所述核心絕緣層的上表面上的一或多個第二增層絕緣層,且 所述核心絕緣層具有的厚度大於所述第一增層絕緣層及所述第二增層絕緣層中的每一者的厚度。
- 如申請專利範圍第9項所述的扇出型半導體封裝,其中所述第一增層絕緣層的數量與所述第二增層絕緣層的數量彼此相同。
- 如申請專利範圍第9項所述的扇出型半導體封裝,其中所述凹陷部分穿透過至少所述核心絕緣層且穿透過所述一或多個第二增層絕緣層中的至少一者。
- 如申請專利範圍第11項所述的扇出型半導體封裝,其中所述一或多個第一增層絕緣層的數量是兩個或更多個,且 所述凹陷部分更穿透所述一或多個第一增層絕緣層中的一或多者,但不穿透過所述一或多個第一增層絕緣層中的最下側第一增層絕緣層。
- 如申請專利範圍第9項所述的扇出型半導體封裝,其中穿透過所述第一增層絕緣層的所述第一連接通孔與穿透過所述第二增層絕緣層的所述第二連接通孔在彼此相反的方向上呈錐形。
- 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述凹陷部分的壁呈錐形。
- 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述半導體晶片的所述非主動面藉由黏合構件貼附至所述終止元件層。
- 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述終止元件層是金屬層, 所述多個配線層中的至少一者包括接地,且 所述金屬層電性連接至所述接地。
- 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述終止元件層具有較所述半導體晶片的所述非主動面的平面區域大的平面區域。
- 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述凹陷部分的所述底表面具有較所述半導體晶片的所述非主動面的平面區域大的平面區域。
- 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述終止元件層的被所述凹陷部分暴露出的區域具有的厚度小於所述終止元件層的未被所述凹陷部分暴露出的邊緣區域的厚度。
- 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述框架的所述多個配線層中的最上側配線層的上表面或所述框架的所述多個連接通孔層中的最上側連接通孔層的上表面與所述包封體的所述上表面共面。
- 如申請專利範圍第1項所述的扇出型半導體封裝,更包括: 第一鈍化層,配置於所述連接構件上且具有開口,所述第一鈍化層的所述開口暴露出所述重佈線層的至少部分; 凸塊下金屬層,配置於所述第一鈍化層的所述開口中且連接至被暴露出的所述重佈線層的至少部分;以及 電性連接結構,配置於所述第一鈍化層上且連接至所述凸塊下金屬層。
- 如申請專利範圍第21項所述的扇出型半導體封裝,更包括第二鈍化層,所述第二鈍化層配置於所述框架之下且具有開口,所述第二鈍化層的所述開口暴露出所述多個配線層中的最下側配線層的至少部分。
- 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述半導體晶片的所述主動面不被所述包封體覆蓋。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2017-0141138 | 2017-10-27 | ||
??10-2017-0141138 | 2017-10-27 | ||
KR1020170141138A KR101901712B1 (ko) | 2017-10-27 | 2017-10-27 | 팬-아웃 반도체 패키지 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201917850A true TW201917850A (zh) | 2019-05-01 |
TWI702704B TWI702704B (zh) | 2020-08-21 |
Family
ID=63719511
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW107117262A TWI702704B (zh) | 2017-10-27 | 2018-05-21 | 扇出型半導體封裝 |
Country Status (4)
Country | Link |
---|---|
US (1) | US10410961B2 (zh) |
KR (1) | KR101901712B1 (zh) |
CN (1) | CN109727958B (zh) |
TW (1) | TWI702704B (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102513087B1 (ko) | 2018-11-20 | 2023-03-23 | 삼성전자주식회사 | 팬-아웃 반도체 패키지 |
KR102635183B1 (ko) * | 2018-11-20 | 2024-02-08 | 삼성전자주식회사 | 패키지 모듈 |
KR102595865B1 (ko) | 2019-03-04 | 2023-10-30 | 삼성전자주식회사 | 하이브리드 인터포저를 갖는 반도체 패키지 |
KR102609157B1 (ko) | 2019-06-28 | 2023-12-04 | 삼성전기주식회사 | 반도체 패키지 |
KR20210076583A (ko) | 2019-12-16 | 2021-06-24 | 삼성전기주식회사 | 전자부품 내장기판 |
KR20210082969A (ko) | 2019-12-26 | 2021-07-06 | 삼성전자주식회사 | 반도체 패키지 |
KR20220015011A (ko) * | 2020-07-30 | 2022-02-08 | 삼성전기주식회사 | 인쇄회로기판 및 전자부품 내장기판 |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5284155B2 (ja) | 2008-03-24 | 2013-09-11 | 日本特殊陶業株式会社 | 部品内蔵配線基板 |
JPWO2011016555A1 (ja) | 2009-08-07 | 2013-01-17 | 日本電気株式会社 | 半導体装置とその製造方法 |
US8901724B2 (en) | 2009-12-29 | 2014-12-02 | Intel Corporation | Semiconductor package with embedded die and its methods of fabrication |
TWI418003B (zh) * | 2011-04-28 | 2013-12-01 | Unimicron Technology Corp | 嵌埋電子元件之封裝結構及其製法 |
KR101422437B1 (ko) * | 2011-05-13 | 2014-07-22 | 이비덴 가부시키가이샤 | 배선판 및 그 제조 방법 |
US8703542B2 (en) * | 2012-05-18 | 2014-04-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Wafer-level packaging mechanisms |
JP6152254B2 (ja) | 2012-09-12 | 2017-06-21 | 新光電気工業株式会社 | 半導体パッケージ、半導体装置及び半導体パッケージの製造方法 |
JP6478309B2 (ja) | 2012-12-31 | 2019-03-06 | サムソン エレクトロ−メカニックス カンパニーリミテッド. | 多層基板及び多層基板の製造方法 |
KR101522786B1 (ko) | 2012-12-31 | 2015-05-26 | 삼성전기주식회사 | 다층기판 및 다층기판 제조방법 |
TWI503933B (zh) | 2013-01-03 | 2015-10-11 | 矽品精密工業股份有限公司 | 半導體封裝件及其製法 |
EP3036766A4 (en) * | 2013-08-21 | 2017-09-06 | Intel Corporation | Bumpless die-package interface for bumpless build-up layer (bbul) |
US9984979B2 (en) * | 2015-05-11 | 2018-05-29 | Samsung Electro-Mechanics Co., Ltd. | Fan-out semiconductor package and method of manufacturing the same |
KR20160132751A (ko) | 2015-05-11 | 2016-11-21 | 삼성전기주식회사 | 전자부품 패키지 및 그 제조방법 |
US10199337B2 (en) | 2015-05-11 | 2019-02-05 | Samsung Electro-Mechanics Co., Ltd. | Electronic component package and method of manufacturing the same |
KR20170043427A (ko) | 2015-10-13 | 2017-04-21 | 삼성전기주식회사 | 전자부품 패키지 및 그 제조방법 |
US10566289B2 (en) | 2015-10-13 | 2020-02-18 | Samsung Electronics Co., Ltd. | Fan-out semiconductor package and manufacturing method thereof |
KR101933409B1 (ko) | 2015-12-16 | 2019-04-05 | 삼성전기 주식회사 | 전자 부품 패키지 및 그 제조방법 |
KR102450576B1 (ko) * | 2016-01-22 | 2022-10-07 | 삼성전자주식회사 | 전자 부품 패키지 및 그 제조방법 |
US9704790B1 (en) | 2016-03-14 | 2017-07-11 | Micron Technology, Inc. | Method of fabricating a wafer level package |
KR102016491B1 (ko) * | 2016-10-10 | 2019-09-02 | 삼성전기주식회사 | 팬-아웃 반도체 패키지 |
-
2017
- 2017-10-27 KR KR1020170141138A patent/KR101901712B1/ko active IP Right Grant
-
2018
- 2018-05-14 US US15/978,727 patent/US10410961B2/en active Active
- 2018-05-21 TW TW107117262A patent/TWI702704B/zh active
- 2018-09-12 CN CN201811060832.7A patent/CN109727958B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
TWI702704B (zh) | 2020-08-21 |
US20190131226A1 (en) | 2019-05-02 |
CN109727958B (zh) | 2023-03-28 |
US10410961B2 (en) | 2019-09-10 |
KR101901712B1 (ko) | 2018-09-27 |
CN109727958A (zh) | 2019-05-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI689069B (zh) | 扇出型半導體封裝 | |
TWI684255B (zh) | 扇出型半導體封裝 | |
TWI673849B (zh) | 扇出型半導體封裝 | |
TWI674651B (zh) | 扇出型半導體封裝 | |
TWI673833B (zh) | 扇出型半導體封裝 | |
TWI689073B (zh) | 扇出型半導體封裝 | |
TW201917831A (zh) | 扇出型半導體封裝 | |
TWI772617B (zh) | 扇出型半導體封裝 | |
TWI667749B (zh) | 扇出型半導體封裝 | |
TWI702704B (zh) | 扇出型半導體封裝 | |
TW201917839A (zh) | 扇出型半導體封裝 | |
CN109509726B (zh) | 扇出型半导体封装件 | |
TW201841313A (zh) | 扇出型半導體封裝 | |
CN111199937B (zh) | 半导体封装件 | |
TWI702697B (zh) | 半導體封裝 | |
TWI684257B (zh) | 扇出型半導體封裝 | |
TW201839946A (zh) | 扇出型半導體封裝 | |
TW201824471A (zh) | 扇出型半導體封裝 | |
TW201919200A (zh) | 扇出型半導體封裝 | |
TW201916271A (zh) | 扇出型半導體封裝 | |
TW201929183A (zh) | 扇出型半導體封裝 | |
TWI689051B (zh) | 扇出型半導體封裝 | |
TW201816902A (zh) | 扇出型半導體封裝以及製造扇出型半導體封裝的方法 | |
TW201926604A (zh) | 扇出型半導體封裝 | |
TW201926616A (zh) | 扇出型半導體封裝 |