TW201813031A - 扇出型半導體封裝 - Google Patents

扇出型半導體封裝 Download PDF

Info

Publication number
TW201813031A
TW201813031A TW106105819A TW106105819A TW201813031A TW 201813031 A TW201813031 A TW 201813031A TW 106105819 A TW106105819 A TW 106105819A TW 106105819 A TW106105819 A TW 106105819A TW 201813031 A TW201813031 A TW 201813031A
Authority
TW
Taiwan
Prior art keywords
layer
redistribution layer
fan
semiconductor wafer
semiconductor package
Prior art date
Application number
TW106105819A
Other languages
English (en)
Other versions
TWI651823B (zh
Inventor
朴大賢
趙銀貞
鄭丞洹
金漢
韓美子
Original Assignee
三星電機股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三星電機股份有限公司 filed Critical 三星電機股份有限公司
Publication of TW201813031A publication Critical patent/TW201813031A/zh
Application granted granted Critical
Publication of TWI651823B publication Critical patent/TWI651823B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3114Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49822Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/525Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5389Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L24/09Structure, shape, material or disposition of the bonding areas after the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02372Disposition of the redistribution layers connecting to a via connection in the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02373Layout of the redistribution layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02379Fan-out arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06506Wire or wire-like electrical connections between devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/0651Wire or wire-like electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06517Bump or bump-like direct electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06548Conductive via connections through the substrate, container, or encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06582Housing for the assembly, e.g. chip scale package [CSP]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

一種扇出型半導體封裝包括:第一互連構件,具有貫穿孔;第一半導體晶片,安置於貫穿孔中且具有安置有連接墊的主動表面及被動表面;第一囊封體,囊封第一互連構件及第一半導體晶片的至少某些部分;第二互連構件,安置於第一互連構件及第一半導體晶片上;第二半導體晶片,安置於第一囊封體上且具有安置有連接墊的主動表面;以及第二囊封體,囊封第二半導體晶片的至少某些部分。第一互連構件及第二互連構件分別包括電性連接至第一半導體晶片的連接墊的重佈線層,且第二半導體晶片的連接墊藉由導線而電性連接至第一互連構件的重佈線層。

Description

扇出型半導體封裝
本發明是有關於一種半導體封裝,且更具體而言,有關於一種連接端子可在安置有半導體晶片的區之外延伸的扇出型半導體封裝。
近來,半導體晶片相關的技術發展中的近期顯著趨勢是減小半導體晶片的尺寸。因此,在封裝技術領域中,隨著對小尺寸半導體晶片等的需求的快速增加,對於在包括多個引腳的同時實作具有緊湊尺寸的半導體封裝的需求已增加。
為滿足如上所述的技術需求所建議的一種類型的封裝技術是扇出型封裝。此種扇出型封裝藉由在安置有半導體晶片的區之外對連接端子進行重佈線而具有緊湊的尺寸且可達成對多個引腳的實作。
本發明的態樣可提供一種能夠同時執行各種功能、被薄化且具有低的訊號損失的扇出型半導體封裝。
本發明中所建議的若干解決方式中的一者是在不使用單獨的插板的條件下,將第二半導體晶片安置於第一半導體晶片封裝上,並利用導線將所述第二半導體晶片連接至所述第一半導體晶片封裝的互連構件的重佈線層以對所述第二半導體晶片的連接墊進行重佈線。
根據本發明的態樣,一種扇出型半導體封裝可包括:第一互連構件,具有貫穿孔;第一半導體晶片,安置於所述第一互連構件的所述貫穿孔中且具有主動表面及被動表面,所述主動表面上安置有連接墊且所述被動表面與所述主動表面相對地安置;第一囊封體,囊封所述第一互連構件的至少某些部分及所述第一半導體晶片的所述被動表面的至少某些部分;第二互連構件,安置於所述第一互連構件上及所述第一半導體晶片的所述主動表面上;第二半導體晶片,安置於所述第一囊封體上且具有主動表面,所述主動表面上安置有連接墊;以及第二囊封體,囊封所述第二半導體晶片的至少某些部分,其中所述第一互連構件及所述第二互連構件各自包括電性連接至所述第一半導體晶片的所述連接墊的重佈線層,且所述第二半導體晶片的所述連接墊藉由導線而電性連接至所述第一互連構件的所述重佈線層。
在下文中,將參照附圖闡述本發明中的各示例性實施例。在所述附圖中,為清晰起見,可誇大或縮短各組件的形狀、尺寸等。
在本文中,下側、下部部分、下表面等用於指代相對於所述圖式的橫截面朝向扇出型半導體封裝的安裝表面的方向,而上側、上部部分、上表面等用於指代與下部方向相對的方向。然而,該些方向是出於解釋方便而進行界定的,且申請專利範圍並非特別受限於上述所界定的方向。
在說明中組件與另一組件的「連接」的意義包括經由黏合層的間接連接以及兩個組件之間的直接連接。另外,「電性連接」意為包括實體連接及實體斷開的概念。應理解,當以「第一」及「第二」來指代元件時,所述元件並非由此受到限制。使用「第一」及「第二」可能僅用於將所述元件與其他元件區分開的目的,且可不限制所述元件的順序或重要性。在某些情形中,在不背離本文中所提出的申請專利範圍的範圍的條件下,第一元件可被稱作第二元件。相似地,第二元件亦可被稱作第一元件。
本文中所使用的用語「示例性實施例」並不指代同一示例性實施例,而是為強調與另一示例性實施例的特定特徵或特性不同的特定特徵或特性而提供。然而,本文中所提供的示例性實施例被視為能夠藉由彼此整體地或部分地組合而實作。舉例而言,即使並未在另一示例性實施例中闡述在特定示例性實施例中闡述的一個元件,然而除非在另一示例性實施例中提供了相反或矛盾的說明,否則所述元件亦可被理解為與另一示例性實施例相關的說明。
使用本文中所使用的用語僅為了闡述示例性實施例而非限制本發明。在此種情形中,除非在上下文中另有解釋,否則單數形式包括複數形式。 電子裝置
圖1是說明電子裝置系統的實例的示意性方塊圖。
參照圖1,電子裝置1000可容置有主板1010。主板1010可包括實體地連接至或電性地連接至主板1010的晶片相關組件1020、網路相關組件1030、其他組件1040等。該些組件可連接至以下將闡述的其他組件,以形成各種訊號線1090。
晶片相關組件1020可包括:記憶體晶片,例如揮發性記憶體(例如動態隨機存取記憶體(dynamic random access memory,DRAM))、非揮發性記憶體(例如唯讀記憶體(read only memory,ROM))、快閃記憶體等;應用處理器晶片,例如中央處理器(例如中央處理單元(central processing unit,CPU))、圖形處理器(例如圖形處理單元(graphic processing unit,GPU))、數位訊號處理器、密碼處理器(cryptographic processor)、微處理器、微控制器等;及邏輯晶片,例如類比至數位轉換器、應用專用積體電路(application-specific integrated circuit,ASIC)等或類似晶片。然而,晶片相關組件1020並非僅限於此,而是可包括其他類型的晶片相關組件。另外,晶片相關組件1020可彼此組合。
網路相關組件1030可包括例如以下協定:無線保真(wireless fidelity,Wi-Fi)(電氣及電子工程師學會(Institute of Electrical And Electronics Engineers,IEEE)802.11家族等)、全球互通微波存取(worldwide interoperability for microwave access,WiMAX)(IEEE 802.16家族等)、IEEE 802.20、長期演進(long term evolution,LTE)、僅支援資料的演進(evolution data only,Ev-DO)、高速封包存取+(high speed packet access +,HSPA+)、高速下行封包存取+(high speed downlink packet access +,HSDPA+)、高速上行封包存取+(high speed uplink packet access +,HSUPA+)、增強型資料GSM環境(enhanced data GSM environment,EDGE)、全球行動通訊系統(global system for mobile communications,GSM)、全球定位系統(global positioning system,GPS)、通用封包無線電服務(general packet radio service,GPRS)、分碼多重存取(code division multiple access,CDMA)、分時多重存取(time division multiple access,TDMA)、數位增強型無線電訊(digital enhanced cordless telecommunications,DECT)、藍芽、3G協定、4G協定及5G協定以及繼上述協定之後指定的任何其他無線協定及有線協定。然而,網路相關組件1030並非僅限於此,而是可包括多種其他無線標準或協定或者有線標準或協定。另外,網路相關組件1030可與上述晶片相關組件1020一起彼此組合。
其他組件1040可包括高頻電感器、鐵氧體電感器(ferrite inductor)、功率電感器、鐵氧體珠粒、低溫共燒陶瓷(low temperature co-fired ceramic,LTCC)、電磁幹擾(electromagnetic interference,EMI)濾波器、多層陶瓷電容器(multilayer ceramic capacitor,MLCC)等。然而,其他組件1040並非僅限於此,而是可包括用於各種其他目的的被動組件等。另外,其他組件1040可與上述晶片相關組件1020或網路相關組件1030一起彼此組合。
端視電子裝置1000的類型,電子裝置1000可包括可實體地連接至或電性地連接至主板1010或可不實體地連接至或不電性地連接至主板1010的其他組件。該些其他組件可包括例如照相機模組1050、天線1060、顯示器裝置1070、電池1080、音訊編解碼器(圖中未示出)、視訊編解碼器(圖中未示出)、功率放大器(圖中未示出)、羅盤(圖中未示出)、加速度計(圖中未示出)、陀螺儀(圖中未示出)、揚聲器(圖中未示出)、大容量儲存單元(例如,硬碟驅動機)(圖中未示出)、光碟(compact disk,CD)驅動機(圖中未示出)、數位多功能光碟(digital versatile disk,DVD)驅動機(圖中未示出)等。然而,該些其他組件並非僅限於此,而是端視電子裝置1000等的類型可包括用於各種目的的其他組件。
電子裝置1000可為智慧型電話、個人數位助理(personal digital assistant,PDA)、數位攝影機、數位照相機(digital still camera)、網路系統、電腦、監視器、平板個人電腦(tablet PC)、膝上型個人電腦、隨身型易網機個人電腦(netbook PC)、電視、視訊遊戲機(video game machine)、智慧型手錶、汽車組件等。然而,電子裝置1000並非僅限於此,且可為能夠處理資料的任何其他電子裝置。
圖2是說明電子裝置的實例的示意性立體圖。
參照圖2,半導體封裝可出於各種目的而在如上所述的各種電子裝置1000中使用。舉例而言,主板1110可容置於智慧型電話1100的主體1101中,且各種電子組件1120可實體地連接至或電性地連接至主板1110。另外,可實體地連接至或電性地連接至主板1110或可不實體地連接至或不電性地連接至主板1110的其他組件(例如照相機模組1130)可容置於主體1101中。電子組件1120中的某些電子組件可為晶片相關組件,且半導體封裝100可為例如晶片相關組件中的應用處理器,但並非僅限於此。所述電子裝置不必僅限於智慧型電話1100,而是可為如上所述其他電子裝置。 半導體封裝
一般而言,在半導體晶片中整合有諸多精細的電路。然而,半導體晶片本身無法用作完成的半導體產品,且可能會因外部物理衝擊或化學衝擊而造成損壞。因此,半導體晶片無法單獨使用,而是被封裝於電子裝置等中且在電子裝置等中以封裝狀態使用。
由於在電性連接方面,半導體晶片與電子裝置的主板之間存在電路寬度差,因此需要進行半導體封裝。詳言之,半導體晶片的連接墊的尺寸及半導體晶片的各連接墊之間的間隔是非常精細的,但在電子裝置中使用的主板的組件安裝墊的尺寸及主板的各組件安裝墊之間的間隔顯著地大於半導體晶片的連接墊的尺寸及各連接墊之間的間隔。因此,可能難以將半導體晶片直接安裝於主板上,且需要用於緩衝半導體晶片與主板之間的電路寬度差的封裝技術。
端視半導體封裝的結構及目的,利用封裝技術製造的半導體封裝可被劃分成扇入型半導體封裝及扇出型半導體封裝。
將在下文中參照圖式更詳細地闡述所述扇入型半導體封裝及所述扇出型半導體封裝。 扇入型半導體封裝
圖3A及圖3B是說明扇入型半導體封裝在被封裝之前及被封裝之後的狀態的示意性剖視圖。
圖4是說明扇入型半導體封裝的封裝製程的示意性剖視圖。
參照所述圖式,半導體晶片2220可為例如處於裸露狀態下的積體電路(integrated circuit,IC),半導體晶片2220包括:主體2221,包含矽(Si)、鍺(Ge)、砷化鎵(GaAs)等;連接墊2222,形成於主體2221的一個表面上且包含例如鋁(Al)等導電材料;以及例如氧化物膜、氮化物膜等保護層2223,形成於主體2221的一個表面上且覆蓋連接墊2222的至少某些部分。此處,由於連接墊2222非常小,因此難以將積體電路(IC)安裝於中級印刷電路板(printed circuit board,PCB)上以及電子裝置的主板上等。
因此,端視半導體晶片2220的尺寸,可在半導體晶片2220上形成互連構件2240以對連接墊2222進行重佈線。可藉由以下步驟來形成互連構件2240:利用例如感光成像介電(photoimagable dielectric,PID)樹脂等絕緣材料在半導體晶片2220上形成絕緣層2241;形成使連接墊2222開口的介層窗孔2243h;且接著形成配線圖案2242及介層窗2243。接著,可形成保護互連構件2240的保護層2250、可形成開口2251及可形成凸塊下金屬層2260等。亦即,可藉由一系列製程來製造包括例如半導體晶片2220、互連構件2240、保護層2250及凸塊下金屬層2260的扇入型半導體封裝2200。
如上所述,所述扇入型半導體封裝可具有所述半導體晶片的所有的連接墊(例如輸入/輸出(input/output,I/O)端子)均安置於所述半導體晶片內的封裝形式,可具有極佳的電性特性且可以低成本進行生產。因此,已以扇入型半導體封裝形式製造出安裝於智慧型電話中的諸多元件。詳言之,已開發出安裝於智慧型電話中的諸多元件以使得能夠在具有緊湊尺寸的同時達成快速訊號轉移。
然而,由於所有的輸入/輸出端子均需要安置於扇入型半導體封裝中的半導體晶片內,因此,扇入型半導體封裝具有顯著的空間限制。因此,難以將此結構應用於具有大量輸入/輸出端子的半導體晶片或具有緊湊尺寸的半導體晶片。另外,由於上述缺點,扇入型半導體封裝無法在電子裝置的主板上直接安裝及使用。原因在於即使藉由重佈線製程增大了半導體晶片的輸入/輸出端子的尺寸及半導體晶片的各輸入/輸出端子之間的間隔,半導體晶片的輸入/輸出端子的尺寸及半導體晶片的各輸入/輸出端子之間的間隔仍不足以將扇入型半導體封裝直接安裝於電子裝置的主板上。
圖5是說明扇入型半導體封裝安裝於插板基板上且最終安裝於電子裝置的主板上的情形的示意性剖視圖。
圖6是說明扇入型半導體封裝嵌於插板基板中且最終安裝於電子裝置的主板上的情形的示意性剖視圖。
參照所述圖式,在扇入型半導體封裝2200中,半導體晶片2220的連接墊2222(即,輸入/輸出端子)可經由插板基板2301再次進行重佈線,且扇入型半導體封裝2200可在其中扇入型半導體封裝2200安裝於插板基板2301上的狀態下最終安裝於電子裝置的主板2500上。此處,可藉由底部填充樹脂2280等來固定焊料球2270等,且半導體晶片2220的外表面可被覆蓋以模製材料2290等。作為另外一種選擇,扇入型半導體封裝2200可嵌於單獨的插板基板2302中,半導體晶片2220的連接墊2222(即,輸入/輸出端子)可在扇入型半導體封裝2200嵌於插板基板2302中的狀態下藉由插板基板2302再次進行重佈線,且扇入型半導體封裝2200可最終安裝於電子裝置的主板2500上。
如上所述,可能難以在電子裝置的主板上直接安裝並使用扇入型半導體封裝。因此,扇入型半導體封裝可安裝於單獨的插板基板上且接著可藉由封裝製程安裝於電子裝置的主板上;或者扇入型半導體封裝可在扇入型半導體封裝嵌於插板基板中的狀態下在電子裝置的主板上安裝及使用。 扇出型半導體封裝
圖7是說明扇出型半導體封裝的示意性剖視圖。
參照所述圖式,在扇出型半導體封裝2100中,舉例而言,半導體晶片2120的外表面可被囊封體2130保護,且半導體晶片2120的連接墊2122可藉由互連構件2140而在半導體晶片2120之外進行重佈線。在此種情形中,在互連構件2140上可進一步形成保護層2150,且在保護層2150的開口中可進一步形成凸塊下金屬層2160。在凸塊下金屬層2160上可進一步形成焊料球2170。半導體晶片2120可為包括主體2121、連接墊2122、保護層(圖中未示出)等的積體電路(IC)。互連構件2140可包括絕緣層2141、形成於絕緣層2141上的重佈線層2142以及將連接墊2122與重佈線層2142電性連接至彼此的介層窗2143。
如上所述,所述扇出型半導體封裝可具有半導體晶片的輸入/輸出端子藉由形成於所述半導體晶片上的互連構件而在所述半導體晶片之外進行重佈線並安置於所述半導體晶片之外的形式。如上所述,在扇入型半導體封裝中,半導體晶片的所有輸入/輸出端子均需要安置於半導體晶片內。因此,當半導體晶片的尺寸減小時,需要減小球的尺寸及節距,以使得可能無法在扇入型半導體封裝中使用標準化球佈局。另一方面,所述扇出型半導體封裝具有半導體晶片的輸入/輸出端子如上所述藉由形成於半導體晶片上的互連構件而在半導體晶片之外進行重佈線並安置於半導體晶片之外的形式。因此,即使在半導體晶片的尺寸減小的情形中,實際上仍可在扇出型半導體封裝中使用標準化球佈局,以使得所述扇出型半導體封裝可在不使用單獨的插板基板的條件下安裝於電子裝置的主板上,如以下所闡述。
圖8是說明扇出型半導體封裝安裝於電子裝置的主板上的情形的示意性剖視圖。
參照所述圖式,扇出型半導體封裝2100可藉由焊料球2170等安裝於電子裝置的主板2500上。亦即,如上所述,扇出型半導體封裝2100包括互連構件2140,互連構件2140形成於半導體晶片2120上且能夠將連接墊2122重佈線至半導體晶片2120的尺寸外的扇出區,以使得實際上可在扇出型半導體封裝2100中使用標準化球佈局。因此,扇出型半導體封裝2100可在不使用單獨的插板基板等的條件下安裝於電子裝置的主板2500上。
如上所述,由於所述扇出型半導體封裝可在不使用單獨的插板基板的條件下安裝於電子裝置的主板上,因此所述扇出型半導體封裝可以較使用插板基板的扇入型半導體封裝的厚度小的厚度來實作。因此,所述扇出型半導體封裝可被微型化及薄化。另外,所述扇出型半導體封裝具有極佳的熱特性及電性特性,以使得所述扇出型半導體封裝尤其適合用於行動產品。因此,所述扇出型半導體封裝可被實作成較使用印刷電路板(PCB)的通用堆疊封裝(package-on-package,POP)型的形式更為緊湊的形式,且可解決因出現翹曲(warpage)現象而產生的問題。
同時,所述扇出型半導體封裝指代用於上述將半導體晶片安裝於電子裝置等的主板上且保護所述半導體晶片不受外部衝擊的封裝技術,且所述扇出型半導體封裝在概念上不同於具有與扇出型半導體封裝的規模、目的等不同的規模、目的等的印刷電路板(PCB)(例如插板基板等)的概念,且所述印刷電路板中嵌置有扇入型半導體封裝。
在下文中將參照所述圖式闡述能夠同時執行各種功能,被薄化的且具有低訊號損失的扇出型半導體封裝。
圖9是說明扇出型半導體封裝的實例的示意圖。
參照所述圖式,根據本發明中的示例性實施例的扇出型半導體封裝100A可包括:第一互連構件110,具有貫穿孔110H;第一半導體晶片120,安置於第一互連構件110的貫穿孔110H中且具有主動表面及與所述主動表面相對的被動表面,在所述主動表面上安置有連接墊122;第一囊封體130,囊封第一互連構件110的至少某些部分及第一半導體晶片120的被動表面的至少某些部分;第二互連構件140,安置於第一互連構件110上及第一半導體晶片120的主動表面上;第二半導體晶片180,安置於第一囊封體130上且具有主動表面,所述主動表面上安置有連接墊(圖中未示出);以及第二囊封體190,囊封第二半導體晶片180的至少某些部分。第一互連構件110及第二互連構件140可分別包括電性連接至第一半導體晶片120的連接墊122的重佈線層112a及重佈線層112b以及重佈線層142,且第二半導體晶片180的連接墊(圖中未示出)可藉由導線182而電性連接至第一互連構件110的重佈線層112a及重佈線層112b。根據示例性實施例的扇出型半導體封裝100A可更包括:保護層150,安置於第二互連構件140上;凸塊下金屬層160,安置於保護層150的開口151上;以及連接端子170,安置於凸塊下金屬層160上。
一般而言,可使用堆疊封裝(package-on-package,POP)型封裝作為實作例如處理器及記憶體的功能等多種功能的方法。可藉由例如以下方法來製造堆疊封裝型封裝:以晶圓級封裝形式將處理器晶片封裝為下部封裝;在插板上將記憶體晶片安裝成並封裝成上部封裝;以及利用焊料球將上部封裝堆疊於下部封裝上。然而,在此種情形中,整個封裝是藉由分別製造出下部封裝及上部封裝且接著將上部封裝堆疊於下部封裝上而配置成。因此,在減小整個封裝的厚度方面存在限制且在下部封裝與上部封裝之間的訊號特性方面可能會產生損失。
另一方面,在根據示例性實施例的扇出型半導體封裝100A中,具有重佈線層112a及重佈線層112b的第一互連構件110可安置於第一半導體晶片120的囊封區中,且第二半導體晶片180可利用導線182而電性連接至第一互連構件110的重佈線層112a及重佈線層112b,進而使得在不使用單獨的插板的條件下,可對第二半導體晶片180的連接墊(圖中未示出)充分進行重佈線。因此,可顯著減小整個扇出型半導體封裝100A的厚度。另外,可顯著減小第一半導體晶片120與第二半導體晶片180之間的訊號轉移路徑,進而使得可顯著減少訊號損失。
同時,第一半導體晶片120可包括處理器晶片,且第二半導體晶片180可包括記憶體晶片。如上所述,需要與彼此進行通訊的處理器晶片與記憶體晶片可安置於一個扇出型半導體封裝100A中且可電性連接至彼此,進而使得可實作具有各種功能的扇出型半導體封裝100A。
將在下文中更詳細地闡述根據示例性實施例的包含於扇出型半導體封裝100A中的相應組件。
第一互連構件110可包括對第一半導體晶片120的連接墊122及第二半導體晶片180的連接墊(圖中未示出)進行重佈線以因此減少第二互連構件140的層的數目的重佈線層112a及重佈線層112b。第一互連構件110可端視某些材料而維持扇出型半導體封裝100A的剛性,並用於確保第一囊封體130的厚度的均勻度。根據示例性實施例的扇出型半導體封裝100A可藉由第一互連構件110而用作堆疊封裝型封裝。第一互連構件110可具有貫穿孔110H。貫穿孔110H中可安置有第一半導體晶片120,以與第一互連構件110間隔開預定距離。第一半導體晶片120的側表面可被第一互連構件110環繞。然而,該種形式僅為實例且可進行各種修改而成為其他形式,且扇出型半導體封裝100A可端視該種形式而執行另一功能。
第一互連構件110可包括:絕緣層111,接觸第二互連構件140;第一重佈線層112a,接觸第二互連構件140且嵌於絕緣層111的第一表面中;以及第二重佈線層112b,安置於絕緣層111的與嵌有第一重佈線層112a的絕緣層111的第一表面相對的第二表面上。第一互連構件110可包括穿透過絕緣層111並將第一重佈線層112a與第二重佈線層112b電性連接至彼此的介層窗113。第一重佈線層112a及第二重佈線層112b可電性連接至第一半導體晶片120的連接墊122及第二半導體晶片180的連接墊(圖中未示出)。當第一重佈線層112a嵌於絕緣層111中時,可顯著地減少因第一重佈線層112a的厚度而產生的台階,且第二互連構件140的絕緣距離可因此變為恆定的。亦即,自第二互連構件140的重佈線層142至絕緣層111的下表面的距離與自第二互連構件140的重佈線層142至第一半導體晶片120的連接墊122的距離之差可小於第一重佈線層112a的厚度。因此,可有利於於第二互連構件140的高密度配線設計。
絕緣層111的材料不受特別限制。舉例而言,可使用絕緣材料作為絕緣層111的材料。在此種情形中,可使用以下材料作為所述絕緣材料:熱固性樹脂,例如環氧樹脂;熱塑性樹脂,例如聚醯亞胺樹脂;將熱固性樹脂或熱塑性樹脂與無機填料一起浸入於例如玻璃布(或玻璃纖維)等核心材料中的樹脂,例如預浸體(prepreg)、味之素構成膜(Ajinomoto Build up Film,ABF)、FR-4、雙馬來醯亞胺三嗪(Bismaleimide Triazine,BT)等。作為另外一種選擇,亦可使用感光成像介電(PID)樹脂作為所述絕緣材料。
重佈線層112a及重佈線層112b可用於對第一半導體晶片120的連接墊122及第二半導體晶片180的連接墊(圖中未示出)進行重佈線,且可使用例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等導電材料作為重佈線層112a及重佈線層112b中的每一者的材料。重佈線層112a及重佈線層112b可端視其對應層的設計而執行各種功能。舉例而言,重佈線層112a及重佈線層112b可包括接地(ground,GND)圖案、功率(power,PWR)圖案、訊號(signal,S)圖案等。此處,訊號(S)圖案可包括除接地(GND)圖案、功率(PWR)圖案等之外的各種訊號,例如資料訊號等。另外,重佈線層112a及重佈線層112b可包括介層窗墊、導線墊、連接端子墊等。
作為非限制性實例,第二重佈線層112b可包括導線墊112bP1及例如訊號線、功率線、接地線112bL或訊號墊、功率墊、接地墊121bP2等配線圖案112bL及配線圖案112bP2,導線墊112bP1連接至導線,配線圖案112bL及配線圖案112bP2連接至導線墊112bP1並至少對第二半導體晶片180的連接墊(圖中未示出)進行重佈線。另外,第一重佈線層112a可包括例如訊號墊、功率墊、接地墊112aP或平面112aG等配線圖案112aP及配線圖案112aG,配線圖案112aP及配線圖案112aG經由介層窗113而電性連接至第二重佈線層112b並至少對第二半導體晶片180的連接墊(圖中未示出)進行重佈線。同時,亦可藉由該些配線圖案對第一半導體晶片120的連接墊122進行重佈線。
第二重佈線層112b的某些部分可經由在第一囊封體130中形成的開口131而被暴露出,且暴露出的第二重佈線層112b可連接至導線182。亦即,暴露出的第二重佈線層112b可包括連接至導線的導線墊112bP1。同時,若需要,則在暴露出的第二重佈線層112b的表面上可形成表面處理層(圖中未示出)。所述表面處理層(圖中未示出)並不受特別限制,只要所述表面處理層在相關技術中是習知的即可,且所述表面處理層可利用例如電解鍍金、無電鍍金、有機可焊性保護(organic solderability preservative,OSP)或無電鍍錫、無電鍍銀、無電鍍鎳/置換鍍金、直接浸金(direct immersion gold,DIG)鍍覆、熱空氣焊料均塗(hot air solder leveling,HASL)等形成。
介層窗113可對在不同層上形成的重佈線層112a及重佈線層112b進行電性連接,從而在第一互連構件110中形成電性路徑。亦可使用導電材料作為介層窗113中的每一者的材料。介層窗113可被完全填充以導電材料;或者所述導電材料可沿介層窗孔的壁而形成。另外,介層窗113中的每一者可具有在相關技術中習知的所有形狀,例如錐形形狀、柱形形狀等。同時,當形成介層窗113的孔時,第一重佈線層112a的墊中的某些墊可充當塞子(stopper),且可因此在介層窗113中的每一者具有上表面的寬度較下表面的寬度大的錐形形狀的製程中為有利的。在此種情形中,介層窗113可與第二重佈線層112b的墊圖案進行整合。
第一半導體晶片120可為被設置成將數量為數百個至數百萬個的元件或更多元件整合於單個晶片中的應用專用積體電路(ASIC)。在此種情形中,所述應用專用積體電路可為例如處理器晶片(更具體而言,應用處理器(application processor,AP)),例如,中央處理器(例如中央處理單元)、圖形處理器(例如圖形處理單元)、現場可程式化閘陣列(field programmable gate array,FPGA)、數位訊號處理器、密碼處理器、微處理器、微控制器等,但並非僅限於此。第一半導體晶片120可基於主動晶圓而形成。在此種情形中,主體121的基材(base material)可為矽(Si)、鍺(Ge)、砷化鎵(GaAs)等。在主體121上可形成各種電路。連接墊122可將第一半導體晶片120電性連接至其他組件,且可使用例如鋁(Al)等導電材料作為連接墊122中的每一者的材料。在主體121上可形成暴露出連接墊122的保護層123,且保護層123可為氧化物膜、氮化物膜等或者包含氧化物膜與氮化物膜的雙層。藉由保護層123,連接墊122的下表面可具有相對於第一囊封體130的下表面的台階。結果,在某些程度上可防止其中第一囊封體130滲透入連接墊122的下表面中的現象。亦可在其他需要的位置處進一步安置絕緣層(圖中未示出)等。
第一囊封體130可保護第一互連構件110、第一半導體晶片120等。第一囊封體130的囊封形式不受特別限制,但可為第一囊封體130環繞第一互連構件110的至少某些部分、第一半導體晶片120的至少某些部分的形式等。舉例而言,第一囊封體130可覆蓋第一互連構件110及第一半導體晶片120的被動表面,且填充貫穿孔110H的壁與第一半導體晶片120的側表面之間的空間。另外,第一囊封體130亦可填充第一半導體晶片120的保護層123與第二互連構件140之間的空間的至少一部分。第一囊封體130可填充貫穿孔110H,以因此充當黏合劑並端視某些材料而減少第一半導體晶片120的彎曲(buckling)。
第一囊封體130的某些材料不受特別限制。舉例而言,可使用絕緣材料作為第一囊封體130的材料。在此種情形中,可使用例如以下包含無機填料及絕緣樹脂的材料作為絕緣材料:熱固性樹脂,例如環氧樹脂;熱塑性樹脂,例如聚醯亞胺樹脂;具有例如浸入於熱固性樹脂及熱塑性樹脂中的無機填料等加強材料的樹脂,例如味之素構成膜、FR-4、雙馬來醯亞胺三嗪等。作為另外一種選擇,可使用環氧模製化合物(epoxy molding compound,EMC)、感光成像介電質等。作為另外一種選擇,亦可使用其中將熱固性樹脂或熱塑性樹脂與無機填料一起浸入於例如玻璃布(或玻璃纖維)等核心材料中的材料作為所述絕緣材料。
第二互連構件140可對第一半導體晶片120的連接墊122及第二半導體晶片180的連接墊(圖中未示出)進行重佈線,並將第一半導體晶片120的連接墊122及第二半導體晶片180的連接墊(圖中未示出)電性連接至彼此。具有各種功能的數十至數百個連接墊122可藉由第二互連構件140而進行重佈線,且可端視各種功能經由連接端子170而實體地連接至或電性地連接至外源。第二互連構件140可包括:絕緣層141;重佈線層142,安置於絕緣層141上;以及介層窗143,穿透過絕緣層141並將各重佈線層142連接至彼此。在根據示例性實施例的扇出型半導體封裝100A中,第二互連構件140可包括單層,但亦可包括多個層。
可使用絕緣材料作為絕緣層141的材料。在此種情形中,除上述絕緣材料之外,亦可使用例如感光成像介電樹脂等感光性絕緣材料作為所述絕緣材料。亦即,絕緣層141可為感光性絕緣材料層。在其中絕緣層141具有感光性質的情形中,絕緣層141可被形成為具有較小的厚度,且可更容易地達成介層窗143的精細節距。絕緣層141可為包含絕緣樹脂及無機填料的感光性絕緣層。當絕緣層141為多個層時,絕緣層141的材料可彼此相同,且亦可彼此不同。當絕緣層141為多個層時,絕緣層141可端視製程而彼此整合,進而使得各絕緣層141之間的邊界可不輕易為明顯的。
重佈線層142可實質上用於對連接墊122進行重佈線,且可使用例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等導電材料作為重佈線層142中的每一者的材料。重佈線層142可端視其對應層的設計而執行各種功能。舉例而言,重佈線層142b可包括接地(GND)圖案、功率(PWR)圖案、訊號(S)圖案等。此處,訊號(S)圖案可包括除接地(GND)圖案、功率(PWR)圖案等之外的各種訊號,例如資料訊號等。另外,重佈線層142可包括介層窗墊、連接端子墊等。
視需要,則在暴露出的重佈線層142的表面上可形成表面處理層(圖中未示出)。所述表面處理層可藉由例如電解鍍金、無電鍍金、有機可焊性保護、或無電鍍錫、無電鍍銀、無電鍍鎳/置換鍍金、直接浸金鍍覆、熱空氣焊料均塗等來形成,但並非僅限於此。
介層窗143可對在不同的層上形成的重佈線層142、連接墊122等進行電性連接,從而在扇出型半導體封裝100A中形成電性路徑。可使用例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等導電材料作為介層窗143中的每一者的材料。介層窗143可完全填充以所述導電材料;或所述導電材料亦可沿所述介層窗的壁形成。另外,介層窗143可具有在相關技術中的習知所有形狀,例如錐形形狀、柱形形狀等。
第一互連構件110的重佈線層112a及重佈線層112b的厚度可較第二互連構件140的重佈線層142的厚度大。由於第一互連構件110可具有與第一半導體晶片120的厚度相等或較第一半導體晶片120的厚度大的厚度,因此端視第一互連構件110的規模,在第一互連構件110中形成的重佈線層112a及重佈線層112b可被形成為相對大的。另一方面,可以較第一互連構件110的重佈線層112a及重佈線層112b的尺寸相對小的尺寸來形成第二互連構件140的重佈線層142,以達成第二互連構件140的薄度。
保護層150可被另外地配置成保護第二互連構件140不受外部物理損壞或化學損壞。保護層150可具有開口151,開口151暴露出第二互連構件140的重佈線層142的至少某些部分。在保護層150中形成的開口151的數目可為數十至數千。
可使用彈性模數較第二互連構件140的絕緣層141的彈性模數大的材料作為保護層150的材料。舉例而言,可使用不包含玻璃布(或玻璃纖維)而是包含無機填料及絕緣樹脂的味之素構成膜等作為保護層150的材料。當使用味之素構成膜等作為保護層150的材料時,保護層150中所包含的無機填料的重量百分比可大於第二互連構件140的絕緣層141中所包含的無機填料的重量百分比。在此種條件下,可靠性可得以提高。當使用味之素構成膜等作為保護層150的材料時,保護層150可為包含無機填料的非感光性絕緣層,且可靠性可得以有效地提高,但並非僅限於此。
凸塊下金屬層160可另外地被配置成提高連接端子170的連接可靠性及提高扇出型半導體封裝100A的板級可靠性。凸塊下金屬層160可連接至經由保護層150的開口而暴露出的第二互連構件140的重佈線層142。凸塊下金屬層160可藉由使用習知導電金屬(例如金屬)的習知金屬化方法而形成於保護層150的開口151中,但並非僅限於此。
連接端子170可另外地被配置成在外部實體地或電性地對扇出型半導體封裝100A進行連接。舉例而言,扇出型半導體封裝100A可經由連接端子170而安裝於電子裝置的主板上。連接端子170中的每一者可由例如焊料等導電材料形成。然而,此僅為實例,且連接端子170中的每一者的材料並非僅限於此。連接端子170中的每一者可為焊盤(land)、球、引腳等。連接端子170可由多個層或單個層形成。當連接端子170由多個層形成時,連接端子170可包含銅柱及焊料。當連接端子17由單個層形成時,連接端子170可包含錫-銀焊料或銅。然而,此僅為實例,且連接端子170並非僅限於此。
連接端子170的數目、間隔、安置形式等不受特別限制,而是可由熟習此項技術者端視設計詳情而進行充分地修改。舉例而言,根據連接墊122的數目,連接端子170可被設置成數十至數千的數量,但並非僅限於此,且亦可被設置成數十至數千或更多的數量或者數十至數千或更少的數量。當連接端子170是焊料球時,連接端子170可覆蓋凸塊下金屬層160的延伸至保護層150的一個表面上的側表面,且連接可靠性可更加優異。
連接端子170中的至少一者可安置於扇出區中。所述扇出區為除安置有第一半導體晶片120的區之外的區。相較於扇入型封裝而言,所述扇出型封裝可具有極佳的可靠性,所述扇出型封裝可實作多個輸入/輸出(I/O)端子,且可有利於3D互連。另外,相較於球柵陣列(ball grid array,BGA)封裝、焊盤柵陣列(land grid array,LGA)封裝等而言,所述扇出型封裝可被製造成具有小的厚度,且可具有價格競爭力。
第二半導體晶片180亦可為被設置成將數量為數百個至數百萬個的元件或更多元件整合於單個晶片中的積體電路(IC)。在此種情形中,所述積體電路可為記憶體晶片,例如揮發性記憶體(例如,動態隨機存取記憶體(DRAM))、非揮發性記憶體(例如唯讀記憶體(ROM))、快閃記憶體等。第二半導體晶片180可具有主動表面及被安置成與所述主動表面相對的被動表面,所述主動表面上具有連接墊(圖中未示出)。第二半導體晶片180可被安置成使得第二半導體晶片180的被動表面面對第一囊封體130。連接墊(圖中未示出)可藉由導線182而電性連接至第一互連構件110的重佈線層112a及重佈線層112b。導線182可為例如金導線等習知金屬導線,但並非僅限於此。第二半導體晶片180亦可藉由對多個記憶體晶片進行堆疊而形成。
第二囊封體190可保護第二半導體晶片180。第二囊封體190的囊封形式不受特別限制,但可為第二囊封體190環繞第第二半導體晶片180的至少某些部分的形式等。舉例而言,第二囊封體190可覆蓋第二半導體晶片180的被動表面,且可覆蓋第二半導體晶片180的側表面。第二囊封體190的某些材料不受特別限制。舉例而言,可使用絕緣材料作為第二囊封體190的材料。在此種情形中,可使用例如以下包含無機填料及絕緣樹脂的材料作為所述絕緣材料:熱固性樹脂,例如環氧樹脂;熱塑性樹脂,例如聚醯亞胺樹脂;具有例如浸入於熱固性樹脂及熱塑性樹脂中的無機填料等加強材料的樹脂,例如味之素構成膜、FR-4、雙馬來醯亞胺三嗪等。作為另外一種選擇,可使用環氧模製化合物、感光成像介電質等。作為另外一種選擇,亦可使用其中將熱固性樹脂或熱塑性樹脂與無機填料一起浸入於例如玻璃布(或玻璃纖維)等核心材料中的材料作為所述絕緣材料。
圖10是說明扇出型半導體封裝的另一實例的示意圖。
參照所述圖式,根據本發明中的另一示例性實施例的扇出型半導體封裝100B可更包括:背側重佈線層132,安置於第一囊封體130上;背側介層窗133,穿透過第一囊封體130並將背側重佈線層132及第一互連構件110的重佈線層112a及重佈線層112b電性連接至彼此;以及保護層155,安置於第一囊封體130上且具有暴露出背側重佈線層132的至少某些部分的開口156。第二半導體晶片180可安置於保護層155上,且導線182可連接至經由開口156暴露出的背側重佈線層132。
背側重佈線層132可用於對第一半導體晶片120的連接墊122及第二半導體晶片180的連接墊(圖中未示出)進行重佈線,且可使用例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等導電材料作為背側重佈線層132的材料。背側重佈線層132可端視背側重佈線層132的設計而執行各種功能。舉例而言,背側重佈線層132可包括接地(GND)圖案、功率(PWR)圖案、訊號(S)圖案等。此處,訊號(S)圖案可包括除接地(GND)圖案、功率(PWR)圖案等之外的各種訊號,例如資料訊號等。另外,背側重佈線層132可包括介層窗墊、導線墊、連接端子墊等。
作為非限制性實例,背側重佈線層132可包括導線墊132P1及例如訊號線、功率線、接地線132L或訊號墊、功率墊、接地墊132P2等配線圖案132L及配線圖案132P2,導線墊132P1連接至導線,配線圖案132L及配線圖案132P2連接至導線墊132P1並至少對第二半導體晶片180的連接墊(圖中未示出)進行重佈線。同時,第二重佈線層112b可包括例如訊號墊、功率墊、接地墊112bP或平面112bG等配線圖案112bP及配線圖案112bG,配線圖案112bP及配線圖案112bG經由背側介層窗133而電性連接至背側重佈線層132並至少對第二半導體晶片180的連接墊(圖中未示出)進行重佈線。另外,第一重佈線層112a可包括例如訊號線、功率線、接地線112aL或訊號墊、功率墊、接地墊112aP等配線圖案112aL及配線圖案112aP,配線圖案112aL及配線圖案112aP經由介層窗113而電性連接至第二重佈線層112b並至少對第二半導體晶片180的連接墊(圖中未示出)進行重佈線。亦可對第一半導體晶片120的連接墊122進行重佈線。
背側重佈線層132的某些部分可經由在保護層155中形成的開口156而被暴露出,且暴露出的背側重佈線層132可連接至導線182。亦即,暴露出的背側重佈線層132可包括連接至導線的導線墊132P1。同時,若需要,則在暴露出的背側重佈線層132的表面上可形成表面處理層(圖中未示出)。所述表面處理層(圖中未示出)可由例如電解鍍金、無電鍍金、有機可焊性保護或無電鍍錫、無電鍍銀、無電鍍鎳/置換鍍金、直接浸金鍍覆、熱空氣焊料均塗等形成。
將不再對與先前所述配置重疊的配置予以贅述。
圖11是說明扇出型半導體封裝的另一實例的示意圖。
參照所述圖式,在根據本發明中的另一示例性實施例的扇出型半導體封裝100C中,第一互連構件110可包括:第一絕緣層111a,接觸第二互連構件140;第一重佈線層112a,接觸第二互連構件140且嵌於第一絕緣層111a中;第二重佈線層112b,安置於第一絕緣層111a的與第一絕緣層111a的嵌有第一重佈線層112a的一個表面相對的另一表面上;第二絕緣層111b,安置於第一絕緣層111a上且覆蓋第二重佈線層112b;以及第三重佈線層112c,安置於第二絕緣層111b上。第一重佈線層112a、第二重佈線層112b及第三重佈線層112c可電性連接至連接墊122。同時,第一重佈線層112a與第二重佈線層112b以及第二重佈線層112b與第三重佈線層112c可經由分別穿透過第一絕緣層111a及第二絕緣層111b的第一介層窗113a及第二介層窗113b而電性連接至彼此。
重佈線層112a、重佈線層112b及重佈線層112c可用於對第一半導體晶片120的連接墊122及第二半導體晶片180的連接墊(圖中未示出)進行重佈線,且可使用例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等導電材料作為重佈線層112a、重佈線層112b及重佈線層112c中的每一者的材料。重佈線層112a、重佈線層112b及重佈線層112c可端視對應層的設計而執行各種功能。舉例而言,重佈線層112a、重佈線層112b及重佈線層112c可包括接地(GND)圖案、功率(PWR)圖案、訊號(S)圖案等。此處,訊號(S)圖案可包括除接地(GND)圖案、功率(PWR)圖案等之外的各種訊號,例如資料訊號等。另外,重佈線層112a、重佈線層112b及重佈線層112c可包括介層窗墊、導線墊、連接端子墊等。
作為非限制性實例,第三重佈線層112c可包括導線墊112cP1及例如訊號線、功率線、接地線112cL或訊號墊、功率墊、接地墊112cP2等配線圖案112cL及配線圖案112cP2,導線墊112cP1連接至導線,配線圖案112cL及配線圖案112cP2連接至導線墊112cP1並至少對第二半導體晶片180的連接墊(圖中未示出)進行重佈線。另外,第二重佈線層112b可包括例如訊號墊、功率墊、接地墊112bP或平面112bG等配線圖案112bP及配線圖案112bG,配線圖案112bP及配線圖案112bG經由第二介層窗113b而電性連接至第三重佈線層112c並至少對第二半導體晶片180的連接墊(圖中未示出)進行重佈線。另外,第一重佈線層112a可包括例如訊號線、功率線、接地線112aL或訊號墊、功率墊、接地墊112aP等配線圖案112aL及配線圖案112aP,配線圖案112aL及配線圖案112aP經由第一介層窗113a而電性連接至第二重佈線層112b並至少對第二半導體晶片180的連接墊(圖中未示出)進行重佈線。亦可對第一半導體晶片120的連接墊122進行重佈線。
第三重佈線層112c的某些部分可經由在第一囊封體130中形成的開口131而被暴露出,且暴露出的第三重佈線層112c可連接至導線182。亦即,暴露出的第三重佈線層112c可包括連接至導線的導線墊112cP1。同時,若需要,則在暴露出的第三重佈線層112c的表面上可形成表面處理層(圖中未示出)。所述表面處理層(圖中未示出)並不受特別限制,只要所述表面處理層是相關技術中習知的即可,且所述表面處理層可利用例如電解鍍金、無電鍍金、有機可焊性保護或無電鍍錫、無電鍍銀、無電鍍鎳/置換鍍金、直接浸金鍍覆、熱空氣焊料均塗等形成。
由於在第一絕緣層111a中嵌置了第一重佈線層112a,因此如上所述,第二互連構件140的絕緣層141的絕緣距離可為實質上恆定的。由於第一互連構件110可包括大數目的重佈線層112a、重佈線層112b及重佈線層112c,因此可簡化第二互連構件140。因此,可改善因在形成第二互連構件140的製程中出現的缺陷而導致的良率的下降。第一重佈線層112a可凹陷於第一絕緣層111a中,進而使得第一絕緣層111a的下表面可具有相對於第一重佈線層112a的下表面的台階。結果,當形成第一囊封體130時,可防止其中第一囊封體130的材料滲出從而污染第一重佈線層112a的現象。
可在高於第一半導體晶片120的連接墊122的下表面的水平高度上安置第一互連構件110的第一重佈線層112a的下表面。另外,第二互連構件140的重佈線層142與第一互連構件110的第一重佈線層112a之間的距離可大於第二互連構件140的重佈線層142與第一半導體晶片120的連接墊122之間的距離。原因在於第一重佈線層112a可凹陷於第一絕緣層111a中。可在第一半導體晶片120的主動表面與被動表面之間的水平高度上安置第一互連構件110的第二重佈線層112b。可以與第一半導體晶片120的厚度對應的厚度形成第一互連構件110。因此,可第一在半導體晶片120的主動表面與被動表面之間的水平高度上安置形成於第一互連構件110中的第二重佈線層112b。
第一互連構件110的重佈線層112a、重佈線層112b及重佈線層112c的厚度可較第二互連構件140的重佈線層142的厚度大。由於第一互連構件110可具有與第一半導體晶片120的厚度相等或較第一半導體晶片120的厚度大的厚度,因此端視第一互連構件110的規模,重佈線層112a、重佈線層112b及重佈線層112c可被形成為相對大的。另一方面,第二互連構件140的重佈線層142可被形成為相對小的,以達成薄度。
將不再對與先前闡述的配置重疊的配置予以贅述。同時,扇出型半導體封裝100B的說明亦可被應用於扇出型半導體封裝100C。
圖12是說明扇出型半導體封裝的另一實例的示意圖。
參照所述圖式,在根據本發明中的另一示例性實施例的扇出型半導體封裝100D中,第一互連構件110可包括:第一絕緣層111a;第一重佈線層112a及第二重佈線層112b,分別安置於第一絕緣層111a的兩個表面上;第二絕緣層111b,安置於第一絕緣層111a上且覆蓋第一重佈線層112a;第三重佈線層112c,安置於第二絕緣層111b上;第三絕緣層111c,安置於第一絕緣層111a上且覆蓋第二重佈線層112b;以及第四重佈線層112d,安置於第三絕緣層111c上。第一重佈線層112a、第二重佈線層112b、第三重佈線層112c及第四重佈線層112d可電性連接至連接墊122。由於第一互連構件110可包括較大數目的重佈線層112a、重佈線層112b、重佈線層112c及重佈線層112d,因此可進一步簡化第二互連構件140。因此,可改善因在形成第二互連構件140的製程中出現的缺陷而導致的良率的下降。同時,第一重佈線層112a、第二重佈線層112b、第三重佈線層112c及第四重佈線層112d可經由分別穿透過第一絕緣層111a、第二絕緣層111b及第三絕緣層111c的第一介層窗113a、第二介層窗113b及第三介層窗113c而電性連接至彼此。
重佈線層112a、重佈線層112b、重佈線層112c及重佈線層112d可用於對第一半導體晶片120的連接墊122及第二半導體晶片180的連接墊(圖中未示出)進行重佈線,且可使用例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等導電材料作為重佈線層112a、重佈線層112b、重佈線層112c及重佈線層112d中的每一者的材料。重佈線層112a、重佈線層112b、重佈線層112c及重佈線層112d可端視其對應層的設計而執行各種功能。舉例而言,重佈線層112a、重佈線層112b、重佈線層112c及重佈線層112d可包括接地(GND)圖案、功率(PWR)圖案、訊號(S)圖案等。此處,訊號(S)圖案可包括除接地(GND)圖案、功率(PWR)圖案等之外的各種訊號,例如資料訊號等。另外,重佈線層112a、重佈線層112b、重佈線層112c及重佈線層112d可包括介層窗墊、導線墊、連接端子墊等。
作為非限制性實例,第四重佈線層112d可包括導線墊112dP1及例如訊號線、功率線、接地線112dL或訊號墊、功率墊、接地墊112dP2等配線圖案112dL及配線圖案112dP2,導線墊112dP1連接至導線,配線圖案112dL及配線圖案112dP2連接至導線墊112dP1並至少對第二半導體晶片180的連接墊(圖中未示出)進行重佈線。另外,第二重佈線層112b可包括例如訊號墊、功率墊、接地墊112bP或平面112bG等配線圖案112bP及配線圖案112bG,配線圖案112bP及配線圖案112bG經由第三介層窗113c而電性連接至第四重佈線層112d並至少對第二半導體晶片180的連接墊(圖中未示出)進行重佈線。另外,第一重佈線層112a可包括例如訊號線、功率線、接地線112aL或訊號墊、功率墊、接地墊112aP等配線圖案112aL及配線圖案112aP,配線圖案112aL及配線圖案112aP經由第一介層窗113a而電性連接至第二重佈線層112b並至少對第二半導體晶片180的連接墊(圖中未示出)進行重佈線。另外,第三重佈線層112c可包括例如訊號墊、功率墊、接地墊112cP或平面112cG等配線圖案112cP及配線圖案112cG,配線圖案112cP及配線圖案112cG經由第二介層窗113b而電性連接至第一重佈線層112a並至少對第二半導體晶片180的連接墊(圖中未示出)進行重佈線。亦可藉由該些配線圖案對第一半導體晶片120的連接墊122進行重佈線。
第四重佈線層112d的某些部分可經由在第一囊封體130中形成的開口131而被暴露出,且暴露出的第四重佈線層112d可連接至導線182。亦即,暴露出的第四重佈線層112d可包括連接至導線的導線墊112dP1。同時,若需要,則在暴露出的第四重佈線層112d的表面上可形成表面處理層(圖中未示出)。所述表面處理層(圖中未示出)並不受特別限制,只要所述表面處理層是相關技術中習知的即可,且所述表面處理層可利用例如電解鍍金、無電鍍金、有機可焊性保護或無電鍍錫、無電鍍銀、無電鍍鎳/置換鍍金、直接浸金鍍覆、熱空氣焊料均塗等形成。
第一絕緣層111a可具有較第二絕緣層111b及第三絕緣層111c的厚度大的厚度。第一絕緣層111a可基本上為相對厚的以維持剛性,而第二絕緣層111b及第三絕緣層111c可被引入以形成較大數目的重佈線層112c及重佈線層112d。第一絕緣層111a可包括與第二絕緣層111b及第三絕緣層111c的絕緣材料不同的絕緣材料。舉例而言,第一絕緣層111a可為例如包含核心材料、無機填料、及絕緣樹脂的預浸體,且第二絕緣層111b及第三絕緣層111c可為包含無機填料及絕緣樹脂的味之素構成膜或感光性絕緣膜。然而,第一絕緣層111a的材料以及第二絕緣層111b及第三絕緣層111c的材料並非僅限於此。
可在低於第一半導體晶片120的連接墊122的下表面的水平高度上安置第一互連構件110的第三重佈線層112c的下表面。另外,第二互連構件140的重佈線層142與第一互連構件110的第三重佈線層112c之間的距離可小於第二互連構件140的重佈線層142與第一半導體晶片120的連接墊122之間的距離。原因在於第三重佈線層112c可以突出的形式安置於第二絕緣層111b上,從而接觸第二互連構件140。可在第一半導體晶片120的主動表面與被動表面之間的水平高度上安置第一互連構件110的第一重佈線層112a及第二重佈線層112b。可以與第一半導體晶片120的厚度對應的厚度形成第一互連構件110。因此,可在第一半導體晶片120的主動表面與被動表面之間的水平高度上安置形成於第一互連構件110中的第一重佈線層112a及第二重佈線層112b。
第一互連構件110的重佈線層112a、重佈線層112b、重佈線層112c及重佈線層112d的厚度可大於第二互連構件140的重佈線層142的厚度。由於第一互連構件110可具有與第一半導體晶片120的厚度相等或較第一半導體晶片120的厚度大的厚度,因此重佈線層112a、重佈線層112b、重佈線層112c及重佈線層112d亦可被形成為相對大的。另一方面,第二互連構件140的重佈線層142可被形成為相對小的以達成薄度。
將不再對與先前闡述的配置重疊的配置予以贅述。同時,扇出型半導體封裝100B的說明亦可被應用於扇出型半導體封裝100D。
如上所述,根據本發明中的示例性實施例,可提供能夠同時執行各種功能、被薄化、且具有低訊號損失的扇出型半導體封裝。
儘管以上已示出並闡述了各示例性實施例,然而對於熟習此項技術者而言將顯而易見,在不背離由隨附申請專利範圍所界定的本發明的範圍的條件下,可作出修改及變型。
100‧‧‧半導體封裝
100A、100B、100C、100D、2100‧‧‧扇出型半導體封裝
110‧‧‧第一互連構件
110H‧‧‧貫穿孔
111、141、2141、2241‧‧‧絕緣層
111a‧‧‧第一絕緣層
111b‧‧‧第二絕緣層
111c‧‧‧第三絕緣層
112a、112b、112c、112d‧‧‧重佈線層
112aG、112aL、112aP、112bG、112bL、112bP2、112bP、112bG、112cL、112cP、112cP2、112cG、112dL、112dP2、132L、132P2、2242‧‧‧配線圖案
112bP1、112cP1、112dP1、132P1‧‧‧導線墊
113、143、2143、2243‧‧‧介層窗
113a‧‧‧第一介層窗
113b‧‧‧第二介層窗
113c‧‧‧第三介層窗
120‧‧‧第一半導體晶片
121、1101、2121、2221‧‧‧主體
122、2122、2222‧‧‧連接墊
123、150、155、2150、2223、2250‧‧‧保護層
130‧‧‧第一囊封體
131、151、156、2251‧‧‧開口
132‧‧‧背側重佈線層
133‧‧‧背側介層窗
140‧‧‧第二互連構件
142、2142‧‧‧重佈線層
160、2160、2260‧‧‧凸塊下金屬層
170‧‧‧連接端子
180‧‧‧第二半導體晶片
182‧‧‧導線
190‧‧‧第二囊封體
1000‧‧‧電子裝置
1010、1110、2500‧‧‧主板
1020‧‧‧晶片相關組件
1030‧‧‧網路相關組件
1040‧‧‧其他組件
1050、1130‧‧‧照相機模組
1060‧‧‧天線
1070‧‧‧顯示器裝置
1080‧‧‧電池
1090‧‧‧訊號線
1100‧‧‧智慧型電話
1120‧‧‧電子組件
2120、2220‧‧‧半導體晶片
2130‧‧‧囊封體
2140、2240‧‧‧互接構件
2170、2270‧‧‧焊料球
2200‧‧‧扇入型半導體封裝
2243h‧‧‧介層窗孔
2280‧‧‧底部填充樹脂
2290‧‧‧模製材料
2301、2302‧‧‧插板基板
藉由結合附圖閱讀以下詳細說明,將更清晰地理解本發明的以上及其他態樣、特徵及優點,在附圖中: 圖1是說明電子裝置系統的實例的示意性方塊圖。 圖2是說明電子裝置的實例的示意性立體圖。 圖3A及圖3B是說明扇入型半導體封裝在被封裝之前及被封裝之後的狀態的示意性剖視圖。 圖4是說明扇入型半導體封裝的封裝製程的示意性剖視圖。 圖5是說明扇入型半導體封裝安裝於插板基板上且最終安裝於電子裝置的主板上的情形的示意性剖視圖。 圖6是說明扇入型半導體封裝嵌於插板基板中且最終安裝於電子裝置的主板上的情形的示意性剖視圖。 圖7是說明扇出型半導體封裝的示意性剖視圖。 圖8是說明扇出型半導體封裝安裝於電子裝置的主板上的情形的示意性剖視圖。 圖9是說明扇出型半導體封裝的實例的示意圖。 圖10是說明扇出型半導體封裝的另一實例的示意圖。 圖11是說明扇出型半導體封裝的另一實例的示意圖。 圖12是說明扇出型半導體封裝的另一實例的示意圖。

Claims (19)

  1. 一種扇出型半導體封裝,包括: 第一互連構件,具有貫穿孔; 第一半導體晶片,安置於所述第一互連構件的所述貫穿孔中且具有主動表面及被動表面,所述主動表面上安置有連接墊且所述被動表面與所述主動表面相對地安置; 第一囊封體,囊封所述第一互連構件的至少某些部分及所述第一半導體晶片的所述被動表面的至少某些部分; 第二互連構件,安置於所述第一互連構件上及所述第一半導體晶片的所述主動表面上; 第二半導體晶片,安置於所述第一囊封體上且具有主動表面,所述主動表面上安置有連接墊;以及 第二囊封體,囊封所述第二半導體晶片的至少某些部分, 其中所述第一互連構件及所述第二互連構件各自包括電性連接至所述第一半導體晶片的所述連接墊的重佈線層,且 所述第二半導體晶片的所述連接墊電性連接至所述第一互連構件的所述重佈線層。
  2. 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述第一互連構件的所述重佈線層包括對所述第二半導體晶片的所述連接墊進行重佈線的導線墊及配線圖案。
  3. 如申請專利範圍第2項所述的扇出型半導體封裝,其中所述第一囊封體具有開口,所述開口暴露出所述第一互連構件的所述重佈線層的所述導線墊的至少某些部分。
  4. 如申請專利範圍第1項所述的扇出型半導體封裝,更包括: 背側重佈線層,安置於所述第一囊封體上;以及 背側介層窗,穿透過所述第一囊封體並將所述背側重佈線層與所述第一互連構件的所述重佈線層電性連接至彼此, 其中所述背側重佈線層連接至所述第二半導體晶片的所述連接墊且包括對所述第二半導體晶片的所述連接墊進行重佈線的配線圖案。
  5. 如申請專利範圍第4項所述的扇出型半導體封裝,更包括保護層,所述保護層安置於所述第一囊封體上並具有暴露出所述背側重佈線層的至少某些部分的開口, 其中所述第二半導體晶片安置於所述保護層上。
  6. 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述第一半導體晶片包括處理器晶片,且 所述第二半導體晶片包括記憶體晶片。
  7. 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述第一互連構件包括第一絕緣層、第一重佈線層以及第二重佈線層,所述第一重佈線層接觸所述第二互連構件並嵌於所述第一絕緣層的第一表面中,所述第二重佈線層安置於所述第一絕緣層的與所述第一絕緣層的所述第一表面相對的第二表面上。
  8. 如申請專利範圍第7項所述的扇出型半導體封裝,其中所述第一互連構件更包括第二絕緣層及第三重佈線層,所述第二絕緣層安置於所述第一絕緣層上且覆蓋所述第二重佈線層,所述第三重佈線層安置於所述第二絕緣層上。
  9. 如申請專利範圍第7項所述的扇出型半導體封裝,其中所述第二互連構件的所述重佈線層與所述第一重佈線層之間的距離大於所述第二互連構件的所述重佈線層與所述第一半導體晶片的所述連接墊之間的距離。
  10. 如申請專利範圍第7項所述的扇出型半導體封裝,其中所述第一重佈線層的厚度較所述第二互連構件的所述重佈線層的厚度大。
  11. 如申請專利範圍第8項所述的扇出型半導體封裝,其中所述第二重佈線層安置於所述第一半導體晶片的所述主動表面與所述被動表面之間的水平高度上。
  12. 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述第一互連構件包括第一絕緣層、各自安置於所述第一絕緣層的兩個表面上的第一重佈線層及第二重佈線層、安置於所述第一絕緣層上並覆蓋所述第一重佈線層的第二絕緣層以及安置於所述第二絕緣層上的第三重佈線層。
  13. 如申請專利範圍第12項所述的扇出型半導體封裝,其中所述第一互連構件更包括安置於所述第一絕緣層上並覆蓋所述第二重佈線層的第三絕緣層以及安置於所述第三絕緣層上的第四重佈線層。
  14. 如申請專利範圍第12項所述的扇出型半導體封裝,其中所述第一絕緣層的厚度較所述第二絕緣層的厚度大。
  15. 如申請專利範圍第12項所述的扇出型半導體封裝,其中所述第三重佈線層的厚度較所述第二互連構件的所述重佈線層的厚度大。
  16. 如申請專利範圍第12項所述的扇出型半導體封裝,其中所述第一重佈線層安置於所述第一半導體晶片的所述主動表面與所述被動表面之間的水平高度上。
  17. 如申請專利範圍第1項所述的扇出型半導體封裝,其中所述第二半導體晶片的所述連接墊藉由導線而電性連接至所述第一互連構件的所述重佈線層。
  18. 如申請專利範圍第17項所述的扇出型半導體封裝,其中所述第一互連構件的所述重佈線層包括連接至所述導線及配線圖案的導線墊,所述導線及所述配線圖案對所述第二半導體晶片的所述連接墊進行重佈線。
  19. 如申請專利範圍第4項所述的扇出型半導體封裝,其中所述背側重佈線層包括連接至所述第二半導體晶片的所述連接墊的導線墊。
TW106105819A 2016-09-12 2017-02-22 扇出型半導體封裝 TWI651823B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
??10-2016-0117476 2016-09-12
KR1020160117476A KR101994748B1 (ko) 2016-09-12 2016-09-12 팬-아웃 반도체 패키지

Publications (2)

Publication Number Publication Date
TW201813031A true TW201813031A (zh) 2018-04-01
TWI651823B TWI651823B (zh) 2019-02-21

Family

ID=61560998

Family Applications (2)

Application Number Title Priority Date Filing Date
TW107144666A TWI729332B (zh) 2016-09-12 2017-02-22 扇出型半導體封裝
TW106105819A TWI651823B (zh) 2016-09-12 2017-02-22 扇出型半導體封裝

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW107144666A TWI729332B (zh) 2016-09-12 2017-02-22 扇出型半導體封裝

Country Status (3)

Country Link
US (2) US10157886B2 (zh)
KR (1) KR101994748B1 (zh)
TW (2) TWI729332B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10734324B2 (en) 2018-04-18 2020-08-04 Samsung Electro-Mechanics Co., Ltd. Fan-out semiconductor package including stacked chips
TWI781334B (zh) * 2019-04-03 2022-10-21 南韓商三星電機股份有限公司 半導體封裝

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110050332A (zh) * 2016-12-31 2019-07-23 英特尔公司 电子器件封装
KR20200044497A (ko) * 2018-10-19 2020-04-29 삼성전기주식회사 팬-아웃 반도체 패키지
KR20200058055A (ko) * 2018-11-19 2020-05-27 삼성전자주식회사 반도체 패키지
KR20200062666A (ko) * 2018-11-27 2020-06-04 삼성전자주식회사 반도체 패키지
KR20200076778A (ko) 2018-12-19 2020-06-30 삼성전자주식회사 반도체 패키지의 제조방법
KR102411802B1 (ko) * 2019-09-09 2022-06-22 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드 휨 제어를 갖는 칩 패키지 구조물 및 그 형성 방법
KR102573573B1 (ko) * 2019-10-25 2023-09-01 삼성전자주식회사 반도체 패키지
KR20210108075A (ko) 2020-02-25 2021-09-02 삼성전자주식회사 반도체 패키지 및 반도체 패키지의 제조 방법

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001077301A (ja) 1999-08-24 2001-03-23 Amkor Technology Korea Inc 半導体パッケージ及びその製造方法
US8072059B2 (en) 2006-04-19 2011-12-06 Stats Chippac, Ltd. Semiconductor device and method of forming UBM fixed relative to interconnect structure for alignment of semiconductor die
KR101037229B1 (ko) * 2006-04-27 2011-05-25 스미토모 베이클리트 컴퍼니 리미티드 반도체 장치 및 반도체 장치의 제조 방법
US7550857B1 (en) 2006-11-16 2009-06-23 Amkor Technology, Inc. Stacked redistribution layer (RDL) die assembly package
US7993941B2 (en) * 2008-12-05 2011-08-09 Stats Chippac, Ltd. Semiconductor package and method of forming Z-direction conductive posts embedded in structurally protective encapsulant
US9385095B2 (en) 2010-02-26 2016-07-05 Taiwan Semiconductor Manufacturing Company, Ltd. 3D semiconductor package interposer with die cavity
KR20130015393A (ko) 2011-08-03 2013-02-14 하나 마이크론(주) 반도체 패키지 및 이의 제조 방법
US9842798B2 (en) * 2012-03-23 2017-12-12 STATS ChipPAC Pte. Ltd. Semiconductor device and method of forming a PoP device with embedded vertical interconnect units
US8658473B2 (en) * 2012-03-27 2014-02-25 General Electric Company Ultrathin buried die module and method of manufacturing thereof
KR101362396B1 (ko) 2012-05-08 2014-02-14 앰코 테크놀로지 코리아 주식회사 Tsv를 이용한 반도체 패키지 및 그 제조 방법
US9385006B2 (en) 2012-06-21 2016-07-05 STATS ChipPAC Pte. Ltd. Semiconductor device and method of forming an embedded SOP fan-out package
US9818734B2 (en) * 2012-09-14 2017-11-14 STATS ChipPAC Pte. Ltd. Semiconductor device and method of forming build-up interconnect structures over a temporary substrate
US9704780B2 (en) * 2012-12-11 2017-07-11 STATS ChipPAC, Pte. Ltd. Semiconductor device and method of forming low profile fan-out package with vertical interconnection units
US9312198B2 (en) * 2013-03-15 2016-04-12 Intel Deutschland Gmbh Chip package-in-package and method thereof
US9472533B2 (en) * 2013-11-20 2016-10-18 STATS ChipPAC Pte. Ltd. Semiconductor device and method of forming wire bondable fan-out EWLB package
EP3198644A4 (en) 2014-09-26 2018-05-23 Intel Corporation Integrated circuit package having wire-bonded multi-die stack
KR20160131170A (ko) * 2015-05-06 2016-11-16 에스케이하이닉스 주식회사 팬-아웃 메모리 패키지를 포함하는 패키지 온 패키지 타입의 반도체 장치
KR102566145B1 (ko) 2016-10-18 2023-08-16 삼성전자주식회사 반도체 패키지의 제조 방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10734324B2 (en) 2018-04-18 2020-08-04 Samsung Electro-Mechanics Co., Ltd. Fan-out semiconductor package including stacked chips
TWI781334B (zh) * 2019-04-03 2022-10-21 南韓商三星電機股份有限公司 半導體封裝

Also Published As

Publication number Publication date
TW201921619A (zh) 2019-06-01
US10304807B2 (en) 2019-05-28
TWI651823B (zh) 2019-02-21
US20180233489A1 (en) 2018-08-16
US10157886B2 (en) 2018-12-18
KR20180029483A (ko) 2018-03-21
TWI729332B (zh) 2021-06-01
US20180076178A1 (en) 2018-03-15
KR101994748B1 (ko) 2019-07-01

Similar Documents

Publication Publication Date Title
TWI689055B (zh) 半導體封裝
US10050016B2 (en) Fan-out semiconductor package
TWI651823B (zh) 扇出型半導體封裝
TWI651818B (zh) 扇出型半導體封裝
TWI669803B (zh) 扇出型半導體封裝
TW201904002A (zh) 扇出型半導體裝置
TW201820568A (zh) 扇出型半導體封裝
US20190189589A1 (en) Fan-out semiconductor package
TW201929106A (zh) 扇出型半導體封裝以及包含該封裝的封裝堆疊
US10741461B2 (en) Fan-out semiconductor package
TWI702697B (zh) 半導體封裝
TWI658560B (zh) 扇出型半導體封裝
TW201824467A (zh) 扇出型半導體封裝
US10622322B2 (en) Fan-out semiconductor package and method of manufacturing the fan-out semiconductor
TW201944560A (zh) 扇出型半導體封裝
TW202017122A (zh) 扇出型半導體封裝
TW202008533A (zh) 半導體封裝
TW201929107A (zh) 半導體封裝及堆疊型被動組件模組
TW201937672A (zh) 扇出型半導體封裝
TW201929183A (zh) 扇出型半導體封裝
TW201818517A (zh) 扇出型半導體封裝
TWI658553B (zh) 扇出型半導體封裝
TW201824468A (zh) 扇出型半導體封裝
TWI682505B (zh) 扇出型半導體封裝
US11205631B2 (en) Semiconductor package including multiple semiconductor chips