TWI336515B - Circuit substrate and semiconductor device - Google Patents
Circuit substrate and semiconductor device Download PDFInfo
- Publication number
- TWI336515B TWI336515B TW096103201A TW96103201A TWI336515B TW I336515 B TWI336515 B TW I336515B TW 096103201 A TW096103201 A TW 096103201A TW 96103201 A TW96103201 A TW 96103201A TW I336515 B TWI336515 B TW I336515B
- Authority
- TW
- Taiwan
- Prior art keywords
- circuit substrate
- layer
- conductive layer
- semiconductor device
- semiconductor element
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 234
- 239000000758 substrate Substances 0.000 title claims abstract description 171
- 239000011347 resin Substances 0.000 claims abstract description 101
- 229920005989 resin Polymers 0.000 claims abstract description 101
- 239000000463 material Substances 0.000 claims abstract description 73
- 239000000853 adhesive Substances 0.000 claims description 69
- 230000001070 adhesive effect Effects 0.000 claims description 69
- 239000010931 gold Substances 0.000 claims description 20
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 claims description 19
- 229910000679 solder Inorganic materials 0.000 claims description 16
- 239000010949 copper Substances 0.000 claims description 10
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 claims description 10
- 229910052737 gold Inorganic materials 0.000 claims description 10
- 239000002184 metal Substances 0.000 claims description 7
- 229910052751 metal Inorganic materials 0.000 claims description 7
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 6
- 229910052759 nickel Inorganic materials 0.000 claims description 6
- 229910052802 copper Inorganic materials 0.000 claims description 5
- 230000002093 peripheral effect Effects 0.000 claims 2
- 239000010410 layer Substances 0.000 description 234
- 238000000034 method Methods 0.000 description 25
- 230000032798 delamination Effects 0.000 description 14
- 238000012360 testing method Methods 0.000 description 10
- 230000007547 defect Effects 0.000 description 9
- 229920001187 thermosetting polymer Polymers 0.000 description 8
- 238000010438 heat treatment Methods 0.000 description 7
- 238000005452 bending Methods 0.000 description 6
- 239000011521 glass Substances 0.000 description 5
- 239000003822 epoxy resin Substances 0.000 description 4
- 229920002120 photoresistant polymer Polymers 0.000 description 4
- 229920000647 polyepoxide Polymers 0.000 description 4
- 230000035945 sensitivity Effects 0.000 description 4
- 238000011179 visual inspection Methods 0.000 description 4
- 239000004020 conductor Substances 0.000 description 3
- 238000001514 detection method Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 239000004744 fabric Substances 0.000 description 3
- 239000011229 interlayer Substances 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 229920001721 polyimide Polymers 0.000 description 2
- 239000009719 polyimide resin Substances 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- XQUPVDVFXZDTLT-UHFFFAOYSA-N 1-[4-[[4-(2,5-dioxopyrrol-1-yl)phenyl]methyl]phenyl]pyrrole-2,5-dione Chemical compound O=C1C=CC(=O)N1C(C=C1)=CC=C1CC1=CC=C(N2C(C=CC2=O)=O)C=C1 XQUPVDVFXZDTLT-UHFFFAOYSA-N 0.000 description 1
- 239000004925 Acrylic resin Substances 0.000 description 1
- 229920000178 Acrylic resin Polymers 0.000 description 1
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 1
- 229910001020 Au alloy Inorganic materials 0.000 description 1
- 229910000881 Cu alloy Inorganic materials 0.000 description 1
- XBDQKXXYIPTUBI-UHFFFAOYSA-M Propionate Chemical compound CCC([O-])=O XBDQKXXYIPTUBI-UHFFFAOYSA-M 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 229910052797 bismuth Inorganic materials 0.000 description 1
- JCXGWMGPZLAOME-UHFFFAOYSA-N bismuth atom Chemical compound [Bi] JCXGWMGPZLAOME-UHFFFAOYSA-N 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 230000007797 corrosion Effects 0.000 description 1
- 238000005260 corrosion Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000009713 electroplating Methods 0.000 description 1
- 230000007613 environmental effect Effects 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 238000011156 evaluation Methods 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- CNQCVBJFEGMYDW-UHFFFAOYSA-N lawrencium atom Chemical compound [Lr] CNQCVBJFEGMYDW-UHFFFAOYSA-N 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 229920003192 poly(bis maleimide) Polymers 0.000 description 1
- 239000005871 repellent Substances 0.000 description 1
- 238000007613 slurry method Methods 0.000 description 1
- 238000013517 stratification Methods 0.000 description 1
- 229910052718 tin Inorganic materials 0.000 description 1
- 239000011135 tin Substances 0.000 description 1
- 239000011800 void material Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/563—Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49838—Geometry or layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L24/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/74—Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies
- H01L24/75—Apparatus for connecting with bump connectors or layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/90—Methods for connecting semiconductor or solid state bodies using means for bonding not being attached to, or not being formed on, the body surface to be connected, e.g. pressure contacts using springs or clips
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/303—Surface mounted components, e.g. affixing before soldering, aligning means, spacing means
- H05K3/305—Affixing by adhesive
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/0401—Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05575—Plural external layers
- H01L2224/0558—Plural external layers being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05617—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
- H01L2224/05624—Aluminium [Al] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/11—Manufacturing methods
- H01L2224/113—Manufacturing methods by local deposition of the material of the bump connector
- H01L2224/1133—Manufacturing methods by local deposition of the material of the bump connector in solid form
- H01L2224/1134—Stud bumping, i.e. using a wire-bonding apparatus
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/13144—Gold [Au] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/13147—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/2612—Auxiliary members for layer connectors, e.g. spacers
- H01L2224/26152—Auxiliary members for layer connectors, e.g. spacers being formed on an item to be connected not being a semiconductor or solid-state body
- H01L2224/26175—Flow barriers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/2919—Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/3205—Shape
- H01L2224/32057—Shape in side view
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73203—Bump and layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73203—Bump and layer connectors
- H01L2224/73204—Bump and layer connectors the bump connector being embedded into the layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/74—Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
- H01L2224/75—Apparatus for connecting with bump connectors or layer connectors
- H01L2224/757—Means for aligning
- H01L2224/75743—Suction holding means
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/83053—Bonding environment
- H01L2224/83095—Temperature settings
- H01L2224/83096—Transient conditions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/8319—Arrangement of the layer connectors prior to mounting
- H01L2224/83192—Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/8319—Arrangement of the layer connectors prior to mounting
- H01L2224/83194—Lateral distribution of the layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/8338—Bonding interfaces outside the semiconductor or solid-state body
- H01L2224/83385—Shape, e.g. interlocking features
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/838—Bonding techniques
- H01L2224/8385—Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
- H01L2224/83855—Hardening the adhesive by curing, i.e. thermosetting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01013—Aluminum [Al]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01082—Lead [Pb]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/0132—Binary Alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/014—Solder alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/06—Polymers
- H01L2924/0665—Epoxy resin
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/095—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
- H01L2924/097—Glass-ceramics, e.g. devitrified glass
- H01L2924/09701—Low temperature co-fired ceramic [LTCC]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/102—Material of the semiconductor or solid state bodies
- H01L2924/1025—Semiconducting materials
- H01L2924/1026—Compound semiconductors
- H01L2924/1032—III-V
- H01L2924/10329—Gallium arsenide [GaAs]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19041—Component type being a capacitor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19043—Component type being a resistor
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09654—Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
- H05K2201/09772—Conductors directly under a component but not electrically connected to the component
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09654—Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
- H05K2201/09781—Dummy conductors, i.e. not used for normal transport of current; Dummy electrodes of components
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09818—Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
- H05K2201/09909—Special local insulating pattern, e.g. as dam around component
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10613—Details of electrical connections of non-printed components, e.g. special leads
- H05K2201/10621—Components characterised by their electrical contacts
- H05K2201/10674—Flip chip
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10613—Details of electrical connections of non-printed components, e.g. special leads
- H05K2201/10954—Other details of electrical connections
- H05K2201/10977—Encapsulated connections
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/22—Secondary treatment of printed circuits
- H05K3/28—Applying non-metallic protective coatings
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P70/00—Climate change mitigation technologies in the production process for final industrial or consumer products
- Y02P70/50—Manufacturing or production processes characterised by the final manufactured product
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Geometry (AREA)
- Wire Bonding (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Description
1336515 - , 九、發明說明: < 【發明所屬之技術領域3 發明領域 本發明大致有關於電路基板和半導體裝置,更特別 5 地,係有關於一種有半導體元件是以表面向下結構方式來 覆晶式連接的電路基板及一種在其中之半導體元件是以表 ' 面向下結構方式來覆晶式連接到該電路基板的半導體裝 置。 • 【先前技術】 10 發明背景 當一個半導體元件被安裝到一個電路基板來完成一個 半導體裝置時,該半導體元件可以是以是為一種半導體元 件安裝結構的表面向下結構方式來覆晶式連接到該電路基 板’其中,該半導體元件的主表面面向該電路基板。 15 為了實現這種結構,一種方法(例如,在日本未審查專 利申請案公告第9-97816號案中所揭露)是被使用,在其中, ® 該具有凸塊的半導體元件是朝該具有安裝焊墊的電路基板 靠近,黏著劑是設置在該半導體元件與該電路基板之間俾 " 可使該等凸塊與該等安裝焊墊對準以致於該等凸塊是與該 - 20 等安裝焊墊接觸;而且在該等凸塊與安裝焊墊接觸時該黏 著劑是受熱硬化俾可把該半導體元件固定到該電路基板來 完成該半導體裝置。 在由這方法製成的半導體裝置中,該半導體元件是藉 設置在該半導體元件與該電路基板之間的黏著劑來被固定 5 到該電路基板’而且半導體元件之凸塊是壓靠該電路基板 之安裝焊墊的一個狀態是被維持 。結果,該等凸塊與安裝 焊整的機械接觸被維持,而且它們的電氣接觸亦被得到與 維持。 在一些情況中,除了佈線圖案與安裝焊墊之外,立體 圖案是被設置在一個區域(於此後稱為元件安裝區域),在該 區域中’該半導體元件是被安裝到該電路基板(例如,見曰 本未審查專利申請案公告第2003-338666號案)。 已經被揭露的是,置放如此的立體圖案增加該電路基 板的硬度並且改進該半導體裝置的可靠度;而且除此之 外’以鎳(Ni)和金(Au)電鍍該等立體圖案的表面增加該等立 體圖案的硬度,藉此進一步改進該電路基板的硬度。 亦被提出的是,佈線圖案與假圖案是設置在該電路基 板中的元件安裝區域俾可消除圖案之密度的不均勻性以防 止由熱膨脹係數之差異所引起之電路基板的翹曲(例如,在 曰本未審查專利申請案公告第2006-32872號案中)。 在以上所述的習知情況中,該等佈線圖案與假圖案是 被鍍金(Au)俾可提升腐蝕抵抗性。然而,由於一個鍍金(Au) 層與黏著劑具有低的接觸性能,適足的接觸力無法被得 到。因此’要維持在佈線圖案與半導體元件之連接電極之 間的接觸是困難的。為了解決這個問題,在該等習知的情 況中,該等假圖案具有分岔形狀俾可形成細小的突出物, 即,數個凹陷部與凸出部,俾可藉錨栓效應(anch〇r effect) 增加接觸力。 1336515 ψ 如上所述,通常,一個低接觸'力是設置在像金(Au)般 的金屬與黏著劑之間。因此,在安裝之後,分層現象很可 能發生在設置於該等假圖案與立體圖案之表面之上之鍍金 (Au)層與黏著劑之間的界面。 5 • 結果,要維持半導體元件之凸塊是壓靠電路基板之安 裝焊墊的一個狀態是困難的,而且滿意的電氣連接無法在 它們之間維持。特別是當該半導體裝置是停留在高溫與高 濕的環境中時,分層現象是進一步發生而想要的可靠性無 法被得到。 10 一種方法會被考量,在其中,絕緣樹脂層,其與黏著 劑具有高的接觸性能,是設置在該等假圖案(立體圖案)之 上。當該等假圖案(立體圖案)在元件安裝區域具有一個大區 域時,該等絕緣樹脂層亦具有一個大區域。 因為具有一個大區域,該等絕緣樹脂層具有大的彈性 15 • 恢復力。因此,當該半導體元件被安裝到電路基板時,如 果是有在元件安裝區域具有大之區域的絕緣樹脂層的話, 該等絕緣樹脂層的彈性恢復力超過黏接負荷,縱使該黏接 負荷被施加到該半導體元件,使得在半導體元件之凸塊與 電路基板之安裝焊墊之間的連接不穩定。 • 20 如果增加的負荷是被施加到該半導體元件俾可使該黏 接製程可靠的話,位於在那裡有凸塊是形成於半導體元件 之部份的内部佈線或者電路元件會被損壞。 【發明内容3 發明概要 7 1336515 ψ 有鑑於前面所述,本發明.之目的是為提供一種具有高 可靠度之電路基板的結構和一種包括該電路基板的半導體 裝置,俾可防止在電極間的分層現象和在半導體元件方面 的損壞。 5 為了達成以上之目的,根據本發明,一種有半導體元 件被安裝到它那裡的電路基板是被提供。該電路基板包括 一個設置在一個於該電路基板之表面中之與半導體元件相 對之區域的佈線層、一個遠離該位於該在電路基板之表面 • 中之與半導體元件相對之區域之佈線層的導電層、及一個 10 設置在該導電層之上的樹脂層。 為了達成以上之目的,根據本發明,一種半導體裝置 被提供。該半導體裝置包括一個半導體元件;一個有該半 導體元件安裝到它那裡的電路基板,包括一個設置在一個 與該半導體元件相對之區域的佈線層、一個遠離該位於該 15 • 與半導體元件相對之區域之佈線層的導電層、和一個設置 在該導電層之上的樹脂層;及一個設置在該電路基板與該 半導體元件之間的黏著材料。 本發明之以上和其他目的、特徵和優點將會由於後面 配合該等附圖的說明而變得清楚明白,該等附圖描繪本發 20 明之舉例說明的較佳實施例。 圖式簡單說明 第1Α圖是為本發明之第一實施例之電路基板的平面 圖。第1Β圖是為當一個半導體元件被安裝到該電路基板時 所得到之一個主要部份的橫截面圖。 8 1336515 V 第2圖是為在一個用於安.裝該半導體元件到該電路基 板之製程中之第一階段中所使用之一個主要部份的橫截面 圖。 第3圖是為在該用於安裝該半導體元件到該電路基板 5 • 之製程中之第二階段中所使用之一個主要部份的橫截面 圖。 第4圖是為在該用於安裝該半導體元件到該電路基板 之製程中之第三階段中所使用之一個主要部份的橫截面 圖。 10 第5圖是為本發明之半導體裝置之主要部份的橫截面 圖。 第6A圖是為本發明之第二實施例之電路基板的平面 圖。第6B圖是為當一個半導體元件被安裝到該電路基板時 所得到之一個主要部份的橫截面圖。 15 • 第7A圖是為本發明之第三實施例之電路基板的平面 圖。第7B圖是為當一個半導體元件被安裝到該電路基板時 所得到之一個主要部份的橫截面圖。 第8A圖是為本發明之第四實施例之電路基板的平面 圖。第8B圖是為當一個半導體元件被安裝到該電路基板時 • 20 所得到之一個主要部份的橫截面圖。 第9A圖是為本發明之第五實施例之電路基板的平面 圖。第9B圖是為當一個半導體元件被安裝到該電路基板時 所得到之一個主要部份的橫截面圖。 【實施方式3 9 1336515 * » 較佳實施例之詳細說明 . ’ ψ 本發明的實施例將會配合該等圖式詳細地在下面作說 明。 第一實施例 5 本發明之第一實施例之一種電路基板和一種在其中之 半導體元件是安裝在該電路基板之上來完成一個半導體裝 * 置的方式將會作說明。 第1A圖顯示第一實施例之電路基板100的結構,而第 ® 1B圖顯示一個半導體元件21是覆晶式(表面向下)安裝在該 10 電路基板100之上來完成一個半導體裝置200的一個狀態。 第1B圖是為沿著在第1A圖中之線A-A的橫截面圖。 在第1A圖中,在該電路基板100中一個由虛線所包圍的 矩形區域S表示一個當該半導體元件21被安裝時由該半導 體元件21所佔用的平面位置。於此後,該矩形區域s是被稱 15 為一個元件安裝區域S。 在一個構成該電路基板100之絕緣基底元件1〇的表面 ® 之上’數個佈線層11是被選擇地設置在該元件安裝區域S的 四個側中之每一者。 在該元件安裝區域S中,寬電極連接段12是為了該數個 ’ 20在該區域S之邊緣附近的佈線層11來被設置。半導體元件21 的電極是連接到該等寬電極連接段12。 為了増加電路基板1〇〇的佈線密度,該等佈線層U的部 份11a疋延伸到該元件安裝區域s的中央附近,而且是經由 層間連接用的介層孔13來電氣連接到形成於該絕緣基底元 10 件10之後表面或者佈部的佈線層(圖中未示)電氣連接。在該 元件安裝區域S中該等佈線層ila不必以固定間距或者均稱 密度來延伸或者排列。 在本實施例中,島狀導電層14是選擇地設置在一個具 有低排列密度之佈線層1 la的區域中,遠離該等佈線層 11a。該等島狀導電層14通常是比該等佈線層11寬而且它們 的形狀未被指定。如果需要的話,該等島狀導電層14是電 氣連接到該電路基板100的地電位部份。該等島狀導電層14 在如同以上所述之相關技術(日本未審查專利申請案公告 第2006-32872號案)一樣的一些情況中是被稱為假圖案。 在本實施例中,絕緣樹脂層15是設置在該等島狀導電 層14的表面之上。一個防焊層16是被設置俾可覆蓋與該元 件安裝區域S有點距離、朝該元件安裝區域S外部延伸之佈 線層lib和該絕緣基底元件1〇的表面。 在該電路基板100中,其具有以上所述的結構,該絕緣 基底元件10是由像玻璃環氧樹脂、玻璃三氮雜笨雙馬來醯 亞胺(玻璃BT)樹脂、或者聚醯亞胺般的有機絕緣樹脂製 成。該絕緣基底元件10可以由無機絕緣材料製成,像是陶 瓷或者玻璃般。 端視其之應用而定’該絕緣基底元件1〇可以具有一個 單面佈線結構、一個雙面佈線結構或者一個多層佈線結 構。該電路基板100亦被稱為佈線基板或者中介器。 該等佈線層11、該等寬電極連接段12、和該等島狀導 電層14是由,例如,銅(Cu)製成,而且它們的表面是被電 1336515 瓤_ « / . 鍍有一個鎳(Ni)層和一個金(Au)層,·鎳層在下面,金層在上 面。這些金屬層是藉著該電路基板100之整個表面之上之形 成與選擇蝕刻(所謂的光刻法)的結合或者藉著選擇電鍍法 來被形成具有7到20 μηι的厚度。 5 如上所述,該等絕緣樹脂層15是被設置在該等被選擇 ' 地設置的島狀導電層14之上。 . 該等絕緣樹脂層15可以由與構成該防焊層16相同的材 料製成。這些層可以由顯影型光阻材料、熱固性光阻材料、 • 或者可紫外線硬化型光阻材料製成。更特別地,這些層能 10夠由像是環氧樹脂、丙浠酸樹脂、或者聚醯亞胺樹脂般的 樹脂製成’或者由這些樹脂的混合物製成。該等絕緣樹脂 層15和該防焊層16可以由不同的材料製成。 該等絕緣樹脂層15和該防焊層16可以藉著在目標層之 上形成這些層的組合及施加到該等目標層的光刻法處理來 15 被選擇地設置。這些層的厚度是大約5到30 μηι。 第1Β圖顯示的狀態為該半導體元件21是表面向下地覆 • 晶式安裝到該具有以上所述之結構的電路基板1〇〇俾可完 成半導體裝置200。 - 在該半導體裝置2〇〇中’該半導體元件21是藉著填注在 • 20半導體元件21與電路基板100之間的黏著材料(黏著劑)3ι 來固定到該電路基板1〇〇。該黏著材料31亦被稱為底勝特料 (underfill material)。 在該半導體元件21中,一種所謂晶圓製程是被施加到 一個由矽(Si)、砷化鎵(GaAs)、或其類似製成之半導體武底 12 1336515 « • ★件的主表面俾可形成—個Λ;有像電晶體般之主動元件、 像電谷器般之被動凡件'和用於連接這些元件之佈線層的 電子電路。 • 纟該半導體基底元件之形成有該電子電_該主表面 5之上,作為外部連接電極23的凸塊(突出電極)是被設置在被 連接到該等佈線層的電極焊塾22之上。該等電極焊墊22是 由-種具有雖1)或者銅作為主要成份的金屬製成。 該等仙如外部連接電極23的凸塊是由金(An)、銅 # (Cu)、金與銅的合金、錫、或其類似製成,而且是藉著使 10用金屬導線的球連接方法、電錄方法、印刷方法、轉移方 法及其他的方法來被形成。 該黏著材料31是為一種由環氧樹脂、聚醯亞胺樹脂、 丙烯酸樹脂、或其類似製成的熱固性黏著劑而且是為一個 絕緣體或者是為各向異性導電體。在硬化之前,該黏著材 15料31具有-個糊狀物形狀或者—個薄片形狀。 在黏著處理之後,該黏著材料31形成一個自該半導體 凡件21之侧表面延伸到該防焊層16之側表面的圓角(fillet) 32 ° 在該具有以上所述之結構的半導體裝置200中’該等佈 20線層11和該等島狀導電層14是如上所述選擇地設置於在該 電路基板100中的元件安裝區域S。 該等島狀導電層14的選擇排列改進在該電路基板100 之上之導電部份之密度的非均稱性並且增加該電路基板 100的硬度俾可減少電路基板1〇〇的翹曲或者彎曲。 13 在該半導體裝置2()0巾,肖於該等絕緣樹脂料是設置 讀等島狀導電層14的表面之上,該黏著材料_觸該等 /樹脂層15。該等島狀導電層師該黏著材料31是經由 ^等絕緣樹脂層15㈣固地連接,而分層現象不會發生在 §等島狀導電層14與該黏著材料3丨之間。 在相鄰的佈線扣之間和在該等佈線層u與該等島狀 電層14之間,該絕緣基底元㈣的表面制該黏著材料 1。當該躲基底元件1G是由有機材料製成時,在該絕緣 基底元件10與該黏著材料31之間的接觸性能是滿意的。 由於不平坦部份是端視在相鄰之佈線11之間和在該等 佈線層11與該等島狀導電層14之間之該等佈線層u和該等 島狀導電層14的厚度(高度)而定來被形成,由於有點著材料 31接觸的區域增加,一種所謂的錨栓效應出現,防止在該 等佈線層11與該黏著材料31之間的分層現象。 如上所述’根據本實施例,分層現象不會發生在該黏 著材料31 ’與該等佈線層η和該等島狀導電層14的界接 面;而且滿意的機械接觸和滿意的電氣接觸能夠被維持在 該電路基板1〇〇的電極連接段12與該半導體元件21的外部 連接電極23之間。 該等絕緣樹脂層15是選擇地僅設置在該等島狀導電層 14之上。 因此,在該元件安裝區域S中之由該等絕緣樹脂層15 所佔用的區域是實質上細小,而該等絕緣樹脂層15的彈性 恢復力,其是在半導體元件21被安裝到該電路基板1〇〇時產 1336515 ^ . * 、、· 生,是細小的。 . 因此’一個施加到該半導體元件21的負荷超過該等絕 緣樹脂層15的彈性恢復力,縱使該負荷不大,而且該電路 • 基板削的電極連接段1冰該半導體元件21的外部連接電 . 5 極23能夠被穩定地連接。 . 纽施加到該半導體^件2!的負荷不需大,在設置有 半導體元件21之外部連接電極Μ之部份的内部佈線或者功 能元件不會被損壞。 _ 0此’即使在解元件21是藉由被供應的負荷與 10熱經由該熱固性黏著材料31來被壓靠該電路基板1〇〇時,該 半導體元件21的佈部佈線或者内部元件不被損害,而且該 電路基板100的電極連接段12和該半導體元件21的外部連 接電極23疋被可罪地連接。換句話說,該半導體裝置2〇〇具 有高可靠度。 15 接著,一種包括—個用於把該半導體元件21安裝到該 電路基板100的半導體裝置製造方法將會配合第2圖至第5 圖來作說明。 第2圖顯示一個狀態為該半導體元件21是置放在該電 路基板100之上。 ’ 20 如上所述’該半導體元件21是表面向下地覆晶式安裝 到該電路基板100。 在該半導體元件21被安裝之前’糊狀物形狀或者薄片 形狀的黏著材料31是被供應和設置在該電路基板1〇〇的元 件安裝區域S。一種分配方法、一種印刷方法、或者一種漿 15 黏方法能夠被使用作為該供應.方法‘。 數個要設置有該電路基板100之外部連接電極的電極 焊墊(電極地)17是設置在該電路基板100的另一個主表面 之上,其是為與安裝有半導體元件21之表面相對的表面。 如果需要的話,在該數個電極焊墊17四周,佈線層11c 是被設置。該等佈線層11c是由一個防焊層16覆蓋》 設置在該電路基板100之兩個主表面之上的該等佈線 層、電極焊墊、及等等是選擇地經由形成在該電路基板100 内部的佈線層和層間連線段來連接。 由於該電路基板100的其他組件已配合第1B圖作說 明,其之描述於此是被省略。 該半導體元件21,有外部連接電極23設置在該等電極 焊塾22,是事先由一個被加熱的連接工具7〇吸住與固持。 該加熱溫度是被設定成大約150°C到250。〇。 該電路基板100是在一個連接台(圖中未示)之上被吸住 與固持’而且如果需要的話,該電路基板1〇〇和該黏著材料 31是被預備地加熱。該加熱溫度是被設定成大約5〇。(:到1〇〇 〇C。 該半導體元件21是被置放面向該電路基板1〇〇;該半導 體元件21的外部連接電極23是對應於該電路基板1〇〇的電 極連接段12來被定位;且該半導體元件21是在一個由箭頭 所表示的方向上朝該電路基板1〇〇降低。 該半導體元件21向該電路基板1〇〇下降俾可使該半導 體tl件21的外部連接電極23與該電路基板1〇〇的電極連接 段12接觸。 該連接工具70把壓力施加到該半導體元件21俾可施加 〜個負荷到該半導體元件21的外部連接電極23,其是與該 電路基板100的電極連接段12接觸。該負荷是被設定,例 如’成5到50 gf/凸塊。 藉著施加的負荷,在該半導體元件21與該電路基板1〇〇 之間的黏著材料31向外流動,即,朝該元件安裝區域s外 部,而且是藉著高溫(大約15〇ta25(Tc)來被硬化。 當該黏著材料31如上所述流動時,該防焊層丨6作用如 ° —個用於阻擋該黏著材料31之不必要流動的攔水場。藉著 這樣,該黏著材料31形成該圓角32,其是穩定的。 第3圖顯示以上所述的狀態。 然後’該連接工具7〇的抽吸被釋放俾可使該半導體元 件21與該連接工具7〇分離,而且該連接工具7〇被升高(圖中 15 未示)。 該電路基板100和該安裝到與固定到該電路基板10〇的 半導體元件21是在烤箱内經歷熱處理。該黏著材料31是被 完全硬化而把半導體元件21安裝到電路基板1〇〇是完成。 第4圖顯示以上所述的狀態。 20 在這處理中,加熱溫度被設定成,例如,12(TC到180 °C,而且加熱時間被設定成,例如,大約30到90分鐘。 於在第3圖中所示的製程中’當該黏著材料31是,例 如,以大約80%的硬化速率被硬化時,在第4圖中所示的製 程能夠被省略。 17 1336515 %
10 15
然後’藉著回焊法,作用如外·部連接電極18的錫球是 形成在該等設置於電路基板100之後表面之上的電極焊墊 17之上俾可使該半導體裝置200具有一個球形柵狀陣列 (BGA)封裝結構。 第5圖顯示以上所述的狀態。 該等錫球的佈置可以被省略俾可使該半導體裝置2〇〇 具有—個地柵狀陣列(LGA)封裝結構,其是以電極焊墊17 作為外部連接電極。料外部連接電極的形狀可以是其他 形狀’像是㈣職或者栓梢形狀般。 叹置有外部連接電極18的位置不被限制為在該電路基 板1〇0之與安裝有半導體^件21之表面相對之主表面之上 的那二。戎等外部連接電極18可以被設置在安裝有半導體 的主表面之上或者在該電路基板100的側表面之 上’如果需要的話。 的I^二實施例將會接著作描述。 第二實施例 20 、本發明之第二實施例之-種電路基板和-種在其中之 半導體兀件疋安裝在該電路基板之上來個半導體裝 置的方式將會作說明。 第6A圖顯不該第二實施例之電路基板101的結構,而第 6B圖顯7Γ-個半導體元件狀覆晶式(表面向下)安裝在該 電路基板101之上來完成—個半導體裝 置201的一個狀態。 第卿是為沿著在第6A®中之線a -A的橫截面圖。 在該I實施例的半導體裝置201中,曝露段l4a是設 18 1336515 % 5 • • 置在被選擇地設置於電路基feior之絕緣基底元件10之上 的島狀導電層14中俾可曝露該等島狀導電層14的上邊緣表 面。絕緣樹脂層15是選擇地設置在該等島狀導電層14的其 他段之上。 該等絕緣樹脂層15具有比該等島狀導電層14小的面 積。該等曝露段14a具有一個大約與佈線層11之寬度相同的 寬度。 除了該等絕緣樹脂層15是如何設置在該等島狀導電層 14之上之外,該第二實施例具有與該第一實施例相同的結 10 構,而因此,相同結構的詳細描述被省略。 在該具有以上所述之結構的半導體裝置201中,該等佈 線層11和該等島狀導電層14是選擇地設置於在該電路基板 101中的元件安裝區域S。 該等島狀導電層14的選擇佈置改進導電部份在電路基 15 板101之上之密度的非均稱性並且增加電路基板101的硬度 • 俾可減少電路基板101的翹曲或者彎曲。 在該半導體裝置201中,由於該等絕緣樹脂層15是設置 在該等島狀導電層14的表面之上,黏著材料31接觸該等絕 緣樹脂層15。該等島狀導電層14和該黏著材料31是經由該 20 等絕緣樹脂層15牢固地連接,而分層現象不會發生在該等 島狀導電層14與該黏著材料31之間。 由於在半導體裝置201中該等具有比島狀導電層14小 之面積的絕緣樹脂層15是選擇地部份設置在該等島狀導電 層14之上,階梯是形成在該等島狀導電層14與該等絕緣樹 19 月旨層15之間。 · 因此,當黏著材料31是置於該包括該等絕緣樹脂層15 的絕緣基底元件10之上時,該黏著材料31與該等絕緣樹脂 層15的接觸表現是由於在接觸面積方面之因該等階梯所引 致的增加而進一步被改進。 由於該等部份設置在島狀導電層14之上之絕緣樹脂層 U的面積是被限定在以上所述的結構’當半導體元件21被 安裝到電路基板101時,該等絕緣樹脂層15的彈性恢復力被 抑制到低位準。 因此,施加到半導體元件21的負荷超過該等絕緣樹脂 層15的彈性恢復力,縱使該負荷不大,而且電路基板101的 電極連接段12與半導體元件21的外部連接電極23能夠穩定 地連接。 由於施加到半導體元件21的負荷不必是大,位於設置 有半導體元件21之外部連接電極23之部份的内部佈線或者 功能元件不被損壞。 因此,即使在該半導體元件21是藉著被供應的高溫和 負荷經由熱固性黏著材料31來壓靠該電路基板1〇1時,該半 導體το件21的内部元件或者内部佈線不會被損壞,而且該 電路基板1G1的電極連接段12與該半導體元件_外部連 接電極23是可靠地連接^換句話說,該半導體裝置2〇1具有 高可靠度。 本發明的第三實施例將會接著作描述。 第三實施例 1336^15 ' 本發明之第三實施例之一種電路基板和一種在其中之 半導體元件是安裝在該電路基板之上來完成一個半導體裝 置的方式將會作說明。 第7A圖顯示該第三實施例之電路基板1〇2的結構’而第 5 7B圖顯示一個半導體元件21是覆晶式(表面向下)安裝在該 電路基板102之上來完成一個半導體裝置202的一個狀態。 第7B圖是為沿著在第7A圖中之線A-A的橫截面圖。 在該第三實施例的半導體裝置202中,絕緣樹脂層15 • 是以柵格形式分割而且是設置在選擇地設置於電路基板 10 102之絕緣基底元件10之上的島狀導電層14之上。換句話 說,每個絕緣樹脂層15被分割成數塊而且是設置在一個島 狀導電層14之上。如果一個島狀導電層14具有細小的面積 的話’其不會允許在其上置放數塊絕緣樹脂層15 » 除了絕緣樹脂層15是如何設置在島狀導電層14之上之 15 外’該第三實施例亦具有與該第一實施例相同的結構,而 因此’相同結構的詳細描述被省略。 ® 在該具有以上所述之結構的半導體裝置202中,佈線層 11和島狀導電層14是選擇地設置於在電路基板102中的元 件安裝區域S。 20 該等島狀導電層14的選擇佈置改進在電路基板102之 上之導電部份之密度的非均稱性並且增加電路基板102的 硬度俾可減少電路基板102的翹曲或者彎曲。 在該半導體裝置2〇2中,由於該等絕緣樹脂層15是設置 在該等島狀導電層14的表面之上,黏著材料31接觸該等絕 21
丄J丄J 緣樹脂層15。該裝ι#道. ㈣14和該黏著材料31是牢固地 ,·莖由該等絕緣樹脂層15來遠接^ 連接而且分層現象不會發生在 該專島狀導%層14與該黏著材料3ι之間。 ^於仙絕緣樹㈣U是被分割成數塊*且是設置於 ^導體裝置2〇2中的,料電層14之上階梯是形成 在該數塊樹脂層之間。
因此,當黏著材料31是置於該包括絕緣樹脂層15的絕 緣基底元件10之上時,黏著材料31與絕緣樹脂層⑽接觸 表現是由於在接觸面積方面因該等階梯所引致的增加而被 10 改進。 該黏著材料31因該等階梯而能夠在該數塊樹脂層之間 流動,該黏著材料M與該等絕緣樹脂層ls的接觸表現是由 於所謂的錨栓效應而進一步被改進。 該等絕緣樹脂層15是以柵格形式分割來形成數個階 15梯。本發明不被限制為這情況。該等絕緣樹脂層15可以以 線條與間隔形式(line and space manner)分割或者分割成具 有任何必要形狀的部份。或者,數個凹坑會平行地形成在 該等絕緣樹脂層15中》 該等絕緣樹脂層15的分割線會停止於在絕緣樹脂層15 20 之厚度方向的中間,不到達該等島狀導電層14的表面。 由於該等絕緣樹脂層15是以以上所述的結構分割成數 塊’當該半導體元件21被安裝到該電路基板102時該等絕緣 樹脂層15的彈性恢復力被限制。 因此,施加到半導體元件21的負荷超過該等絕緣樹脂 22 層15的彈性恢復力’即使該負·荷不大,而且該電路基板102 的電極連接段丨2和該半導體元件h的外料接電極^能夠 穩定地連接。 由於施加到該半導體元件21的負荷不必是大,在設置 5有半導體元件21之外部連接電極23之部份的内部佈線或者 功能元件不被損壞。 因此,縱使當半導體元件21是由於被供應的熱和負荷 來經由熱固性黏著材料31壓靠該電路基板1〇2時,該半導體 元件21的内部佈線或者内部元件不被損壞,而該電路基板 1〇 1〇2的電極連接段12與該半導體元件21的外部連接電極乃 是可靠地連接。換句話說,該半導體裝置202具有高可靠度。 本發明的第四實施例將會接著作說明。 第四實施例 本發明之第四實施例之一種電路基板和一種在其中之 I5半導體元件是安裝在該電路基板之上來完成一個半導體裝 置的方式將會作說明。 第8Α圖顯示該第四實施例之電路基板103的結構,而第 8Β圖顯示一個半導體元件21是覆晶式(表面向下)安農在該 電路基板103之上來完成一個半導體裝置203的〜個狀態。 20 第8Β圖是為沿著在第8Α圖中之線Α-Α的橫截面圖。 在該第四實施例的半導體裝置203中,絕緣樹脂層15 是設置於選擇地設置在電路基板1〇3之絕緣基底元件10之 上的島狀導電層14之上俾可亦覆蓋該等島狀導電層14的側 表面。換句話說,每個絕緣樹脂層15是設置在-'個島狀導 23 1336515 ' 電層14之上俾可覆蓋其之上表面和側表面並且到達該絕緣 ' 基底元件10。 該第四實施例亦具有與該第一實施例相同的結構,除 了該等絕緣樹脂層15是如何設置在該等島狀導電層14之上 5 之外,而因此,相同之結構的詳細描述是被省略。 ' 在該具有以上所述之結構的半導體裝置203中,佈線層 ' 11和島狀導電層14是選擇地設置於在電路基板103中的元 件安裝區域S。 • 該等島狀導電層14的選擇佈置改進在電路基板103之 10 上之導電部份之密度的非均稱性並且增加電路基板103的 硬度俾可減少電路基板103的翹曲或者彎曲。 在該半導體裝置203中,由於絕緣樹脂層15是設置在該 等島狀導電層14的表面之上,黏著材料31接觸該等絕緣樹 脂層15。該等島狀導電層14與該黏著材料31是經由該等絕 15 緣樹脂層15來牢固地連接,而且分層現象不會發生在該等 島狀導電層14與該黏著材料31之間。 ® 在具有以上所述之結構的半導體裝置203中,設置在該 等島狀導電層14之上的絕緣樹脂層15亦覆蓋其之側表面並 且到達該絕緣基底元件10的表面。 20 因此,當黏著材料31是置於該包括絕緣樹脂層15的絕 緣基底元件10之上時,該黏著材料31與該等絕緣樹脂層15 的接觸表現是由於在該等島狀導電層14之側表面之接觸面 積方面的增加而被進一步改進。 由於該等絕緣樹脂層15的面積在以上所述的結構中未 24 1336515 大大地增加,該等絕緣樹脂層15的彈性恢復力在半導體元 件21被安裝到電路基板1〇3時被限制。 因此,施加到該半導體元件21的負荷超過該等絕緣樹 脂層15的彈性恢復力,即使該負荷不大,而且電路基板1〇3 的電極連接段12和半導體元件21的外部連接電極23能夠穩 定地連接。 由於施加到半導體元件21的負荷不必是大,在設置有 半導體元件21之外部連接電極23之部份的内部佈線或者功 能元件不被損壞。 因此,縱使當半導體元件21是藉著被供應的熱和負荷 經由該熱固性黏著材料31來壓靠該電路基板1〇3時,該半導 體元件21的内部佈線或者内部元件不被損壞,而且電路基 板103的電極連接段12和半導體元件21的外部連接電極以 是可靠地連接。換句話說,該半導體裝置2〇3具有高可靠度。 本發明的第五實施例將會接著作說明。 第五實施例 本發明之第五實施例之一種電路基板和一種在其中之 半導體元件是安裝在該電路基板之上來完成一個半導體裝 置的方式將會作說明》 第9Α圖顯示該第五實施例之電路基板1〇4的結構,而第 9Β圖顯示一個半導體元件21是覆晶式(表面向下)安裝在該 電路基板104之上來完成一個半導體裝置2〇4的一個狀態。 第9Β圖是為沿著在第9Α圖中之線Α-Α的橫截面圖。 在該第五實施例的半導體裝置2〇4中,比在第—實施例 25 1336515 中薄的絕緣樹脂層15是設置於選擇地設置在電路基板104 之絕緣基底元件10之上的島狀導電層14之上。換句話說, 該等絕緣樹脂層15是相當薄地設置在該等島狀導電層14之 上0 5 從該絕緣基底元件10之表面1 〇 a到該等絕緣樹脂層15 之表面15a的高度是比設置在元件安裝區域S之周緣之防焊 層16的高度小。 更特別地,該等絕緣樹脂層15的厚度在本實施例中是 被設定為2到1〇 μπ1,而在第一至第四實施例中厚度是為5 10 到 30 μπι。 該第五實施例亦具有與第一實施例相同的結構,除了 該等絕緣樹脂層15是如何設置在該等島狀導電層14之上之 外’而因此,相同之結構的詳細說明是被省略。 在具有以上所述之結構的半導體裝置204中,佈線層11 15
20 和島狀導電層14是選擇地設置於在電路基板104中的元件 安裝區域S。 該等島狀導電層14的選擇佈置改進在電路基板1〇4之 上之導電部份之密度的非均稱性並且增加電路基板104的 硬度俾可減少電路基板104的翹曲或者彎曲。 >在該半導體裝置204中,由於該等絕緣樹脂層15是設置 在4等島料電層14的表面之上,轉材料Η接觸該等絕 =Γ。該等島狀導電層14和該黏著材料31是經由該 等島狀=層15來牢固地連接,而分層現象不會發生在該 等島狀導電層14與該黏著材繼之間。 26 1336515 在以上所述的結構中由於該等絕緣樹月旨層奴較薄, 當該半導體元件21被安裝_路基板1()4時該等絕緣樹脂 層15的彈性恢復力是被限制到低水平。 因此’施加到半導體元件h的負荷超過該等絕緣樹脂 5層15的彈性恢復力,使該負荷不大,而電路基板刚的電 極連接段η與半導體元件的外部連接電極23能夠穩定地 連接。 由於施加到半導體元件21的負荷不必是大,在設置有 半導體元件21之外部連接電極23之部份的内部佈線或者功 10 能元件不會被損壞。 因此,縱使當半導體元件21是藉著被供應的熱與負荷 經由熱固性黏著材料31來壓靠該電路基板1〇4時,半導體元 件21的内部佈線或者内部元件不會被損壞’而電路基板ι〇4 的電極連接段12與半導體元件21的外部連接電極23是可靠 15 地連接。 此外’由於該等絕緣樹脂層15是較薄,在絕緣樹脂層 15與半導體元件21之間的空間是被延伸俾可增加黏著材料 31的可流動性。氣泡空洞是被防止產生在該黏著材料31中 或者是被減少,而一個未填注黏著材料31的部份是被防止 20產生或者是被減少。 因此,該半導體裝置204的可靠度是被提升。 與習知技術比較 本發明與習知技術在優點方面的比較將會在下面作說 明。 27 1336515 習知技術之具有島狀導零層14但是在該等導電層14之 上沒有絕緣樹脂層15的一種半導體裝置A和本發明之具有 島狀導電層14且在該等導電層14之上亦具有絕緣樹脂層15 的一種半導體裝置B是在一個濕氣/回焊敏感性測試 5 (moisture/reflow sensitivity test)與一個壓熱器測試 (autoclave test)中被環境評價俾可比較該等半導體裝置的 可靠度。 作為要被安裝到該半導體裝置A和該半導體裝置B的 半導體元件21,一個具有6.57x6.57 mm之尺寸、50 μπι之電 10 極-焊墊間距(最小間距)、414個電極焊墊、和由金(Au)製成 之外部連接電極的邏輯積體電路元件是被使用。 除了絕緣樹脂層15之外,具有在第1圖中所示之結構的 電路基板是被使用。作為絕緣基底元件1〇,一個由玻璃BT 製成的四層增層佈線基板是被使用。 15 該等島狀導電層14是被設定具有地電位。一種膏狀熱 固性絕緣環氧樹脂是被使用作為黏著材料31。 在該半導體裝置A中,絕緣樹脂層15未設置在島狀導電 層14之上,但是先是一個鎳(Ni)層而後是一個金(Au)層是設 置在該等島狀導電層14之上。這些金屬層是由電鍍法形成。 20 相對地,在半導體裝置B中,由與光阻相同之材料製成 的絕緣樹脂層15是設置在該等島狀導電層14之上,而然 後,先是一個鎳(Ni)層而後是一個金(Au)層是設置在被曝露 的佈線圖案、電極連接段、以及島狀導電層14之上。 該等半導體裝置A和B是藉著中介型熱壓合法來覆晶 28 1336515 式安裝到該等電路基板。 在安裝條件中,負荷是被設定成17 gf/凸塊,半導體元 件的加熱溫度是被設定成280°C,而電路基板的加熱溫度是 被設定成70°C。接合時間為5秒。 5 具有與在第5圖中所示之結構相似之結構之半導體裝 置A和B中之每一者的十個樣本是以前述的方式製成而且 " 它們的表現是作比較。 該濕氣/回焊敏感性測試的結果將會首先作說明。 • 該等半導體裝置A和B中之每一者的十個樣本是置於 10 30°C之溫度和80%之相對濕度的環境中120個小時,而然後 是在一個紅外線回焊裝置中以260°C的峰值溫度進行加熱 處理。 然後,該十個樣本是置於30°C之溫度和80%之相對濕 度的環境中96個小時,而然後是在一個紅外線回焊裝置中 15 以260°C的峰值溫度進行加熱處理。 該等樣本的内部是被目測,而然後進一步進行電性檢 ® 測。 在内部目測中,是藉由使用超音波裂缝偵測器來檢測 ' 分層現象是否發生於在黏著材料31與半導體元件21之間的 ' 20 界面和於在黏著材料31與電路基板之基底元件10、島狀導 電層14、佈線圖案11、及外部連接電極23之間的界面。 在該内部目測中,於該等半導體裝置A和B中之每一者 的十個樣本中無找到任何缺陷。 在電性檢測中,根據預定的測試程式,該等樣本是被 29 1336515 電氣地運作,而且其之電氣特性是被測量俾可檢測預定的 特性是否被得到。 在該電性檢測中,於該等半導體裝置八和8中之每一者 的十個樣本中無找到任何缺陷。 5 在該濕氣/回焊敏感性測試之後,該壓熱器測試被實 施。其之結果將會在下面作說明。在該壓熱器測試中,該 • 等樣本是置於121。〇之溫度與99_8%之相對濕度的環境中— 段預定的時間。 ® 然後,該等樣品的電氣特性是被檢查。如果在電性檢 10 測中找到缺陷的話,那個樣本的内部被目測。 與在濕氣/回料敏感性測試中之那些相同的方法是被 用於在這測試中的電性檢測和内部目測。 在該電性檢測中,一直到504個小時在半導體裝置a之 十個樣本中都沒有發現任何缺陷而一直到840個小時在半 15導體裝置B之十個樣本中都沒有發現任何缺陷。 -直到672個小時在半導體裝置A之十個樣本中的五個 樣本中發現電氣特性方面的缺陷而—直到丨,〇〇8個小時在 半導體裝置B之十個樣本中的兩個樣本中發現電氣特性方 面的缺陷。 .20 在該内部目測中,於該等半導體裝置A*B中之被發現 有電氣特性方面之缺陷的全部樣本中皆發現分層現象。 在半導體裝置A的樣本中’分層現象是於半導體元件以 之周緣附近之在半導體元件21與黏著材料31之間的界面中 發現,以及是在島狀導電層14附近和之上之與黏著材料31 30 1336515 的界面中發現。 在半導體裝置B的樣本中,分層現象是於半導體元件21 之外角附近之在半導體元件21與黏著材料31之間的界面中 發現。無黏著材料31的分層現象發生在島狀導電層Η之上。 5 從以上所述的環境評價,確認的是本發明的半導體裝 置B比具有習知結構的半導體裝置A具有較高的可靠度。 本發明之第一至第五實施例中之任何的實施例能夠被 選擇和組合。 本發明不被限制為以上所述的情況,即,第一至第五 10 實施例中之一者是施加到數個設置於在電路基板中之元件 安裝區域之島狀導電層14中的全部。本發明能夠僅被施加 到具有較大面積的島狀導電層14。 此外’第一至第五實施例中之一者能夠施加到被設置 於數個島狀導電層14之上之絕緣樹脂層15中之一者。 15 在本發明的電路基板中,由於島狀導電層是獨立設置 且遠離在電路基板中之元件安裝區域的佈線層,於電路基 板中之導電部份之密度的非均稱性是被改進而且該電路基 板的硬度是被提升俾可減少電路基板的翹曲或者弯曲。 在本發明的電路基板與半導體裝置中,由於樹脂層是 2〇设置於在電路基板中之島狀導電層的表面之上,用於固定 半導體元件的黏著材料接觸該等樹脂層。藉著這結構,該 等島狀導電層和黏著材料是經由該等樹脂層來牢固地連 接,而分層現象不會發生在該等島狀導電層與該黏著材料 之間。 31 1336515 如上所述,根據本發明,.在半導體裝置内部之佈線層 的分層現象是被防止;而且在電路基板之電極連接段與半 導體元件之外部連接電極之間的連接缺陷是被防止。因 此,一種高度可靠電路基板和一種使用該電路基板的半導 5 體裝置能夠被實現。 上述是僅被視為舉例說明本發明的原理而已。此外, 由於若干的變化和改變對於那些熟知此項技術的人仕而言 是顯而易知,本發明是不被限制為被顯示與說明的確切結 構和應用,而據此,所有適當的變化與等效物會被視為被 10 涵蓋於在後附之申請專利範圍中之本發明的範圍以及它們 的等效物之内。 【圖式簡單說明3 第1A圖是為本發明之第一實施例之電路基板的平面 圖。第1B圖是為當一個半導體元件被安裝到該電路基板時 15 所得到之一個主要部份的橫截面圖。 第2圖是為在一個用於安裝該半導體元件到該電路基 板之製程中之第一階段中所使用之一個主要部份的橫截面 圖。 第3圖是為在該用於安裝該半導體元件到該電路基板 20 之製程中之第二階段中所使用之一個主要部份的橫截面 圖。 第4圖是為在該用於安裝該半導體元件到該電路基板 之製程中之第三階段中所使用之一個主要部份的橫截面 圖。 32 1336515 第5圖是為本發明之半導.體裝·置之主要部份的橫截面 圖。 第6A圖是為本發明之第二實施例之電路基板的平面 圖。第6B圖是為當一個半導體元件被安裝到該電路基板時 5 所得到之一個主要部份的橫截面圖。 第7A圖是為本發明之第三實施例之電路基板的平面 ' 圖。第7B圖是為當一個半導體元件被安裝到該電路基板時 所得到之一個主要部份的橫截面圖。 • 第8A圖是為本發明之第四實施例之電路基板的平面 10 圖。第8B圖是為當一個半導體元件被安裝到該電路基板時 所得到之一個主要部份的橫截面圖。 第9A圖是為本發明之第五實施例之電路基板的平面 圖。第9B圖是為當一個半導體元件被安裝到該電路基板時 所得到之一個主要部份的橫截面圖。 15 【主要元件符號說明】 100 電路基板 12 寬電極連接段 200 半導體裝置 13 介層孔 10 絕緣基底元件 14 島狀導電層 10a 表面 14a 曝露段 11 佈線層 15 絕緣樹脂層 11a 部份 15a 表面 lib 佈線層 16 防焊層 11c 佈線層 17 電極焊墊 33 1336515 18 外部連接電極 202 半導體裝置 21 半導體元件 103 電路紐 22 電極焊墊 203 半導體裝置 23 外部連接電極 104 電路基板 31 黏著材料 204 半導體裝置 32 圓角 70 連接工具 101 電路基板 S 元件安裝區域 201 半導體裝置 102 電路基板 34
Claims (1)
1336515 第96103201號申請案申請專利範圍修正本99.5 、申請專利範圍: T?年夂月Θ曰修正本 1.一種有半導體元件安裝於其上的電路基板,包含: 一個佈線層’該佈線層設置於該電路基板之表面上 之一個安裝有該半導體元件之元件安裝區域; 一個導電層,該導電層被設置在該元件安裝區域而 與該佈線層分離;及
10 一個設置於該導電層之上的樹脂層。 2. 如申請專利範圍第1項所述之電路基板,其中,該樹脂層 是僅設置於該元件安裝區域的該導電層之上。 3. 如申5青專利範圍第1項所述之電路基板,其中,該導電層 是由銅(Cu)製成,且由一個鎳(Ni)層與一個金(Au)層形成 的兩個金屬層是自下層起依該順序形成在該導電層的表 面之上。 15
20 4. 如申請專利範圍第1項所述之電路基板,其中,設置於該 導電層之上的該樹脂層亦覆蓋該導電層的側表面。 5. 如申請專利範圍第1項所述之電路基板,其中,設置於該 導電層之上的該樹脂層是被分割成數塊而且被配置。 6. 如申請專利範圍第1項所述之電路基板,其中,設置於該 導電層之上的該樹脂層是被形成具有比該導電層較小的 面積俾可曝露該導電層的上邊緣表面。 7. 如申請專利範圍第6項所述之電路基板,其中,該被曝露 的上邊緣表面具有與該佈線層相同的寬度。 8. 如申請專利範圍第1項所述之電路基板,其中,從構成該 電路基板之基底元件之表面起到該樹脂層之表面的高度 35 1336515
10 是比設置在該區域之周緣部份之、防焊劑的高度低。 9.一種半導體裝置,包含: 一個半導體元件; 一個電路基板,該半導體元件安裝於該電路基板 上,該電路基板包含一個設置於一個安裝有該半導體元件 之元件安裝區域的佈線層、一個被設置在該元件安裝區域 而與該佈線層分離的導電層、和一個設置於該導電層之上 的樹脂層;及 一個設置於該電路基板與該半導體元件之間的黏著 材料。 15
20 10. 如申請專利範圍第9項所述之半導體裝置,其中,該樹 脂層是僅設置於該元件安裝區域的該導電層之上。 11. 如申請專利範圍第9項所述之半導體裝置,其中,該導電 層是由銅(Cu)製成,且由一個錄(Ni)層與一個金(Au)層形 成的兩個金屬層是自下層起依該順序形成在該導電層的 表面之上。 12. 如申請專利範圍第9項所述之半導體裝置,其中,設置 於該導電層之上的該樹脂層亦覆蓋該導電層的側表面。 13. 如申請專利範圍第9項所述之半導體裝置,其中,設置 於該導電層之上的該樹脂層是被分割成數塊而且被配 置。 14. 如申請專利範圍第9項所述之半導體裝置,其中,設置 於該導電層之上的該樹脂層是被形成具有比該導電層小 的面積俾可曝露該導電層的上邊緣表面。 36 1336515 15. 如申請專利範圍第14項所述之半導體裝置,其中,該被 曝露的上邊緣表面具有與該佈線層相同的寬度。 16. 如申請專利範圍第9項所述之半導體裝置,其中,從構 成該電路基板之基底元件之表面起到該樹脂層之表面的 5 高度是比設置在該區域之周緣部份之防焊劑的高度低。 17. 如申請專利範圍第9項所述之半導體裝置,其中,該導 電層具有一個地電位。
37
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006222825A JP5186741B2 (ja) | 2006-08-18 | 2006-08-18 | 回路基板及び半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200812037A TW200812037A (en) | 2008-03-01 |
TWI336515B true TWI336515B (en) | 2011-01-21 |
Family
ID=39095957
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW096103201A TWI336515B (en) | 2006-08-18 | 2007-01-29 | Circuit substrate and semiconductor device |
Country Status (5)
Country | Link |
---|---|
US (1) | US7755203B2 (zh) |
JP (1) | JP5186741B2 (zh) |
KR (1) | KR100858456B1 (zh) |
CN (1) | CN101128087B (zh) |
TW (1) | TWI336515B (zh) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101376487B1 (ko) * | 2007-07-09 | 2014-03-20 | 삼성전자주식회사 | 인터포저 칩, 그의 제조 방법 및 인터포저 칩을 갖는멀티-칩 패키지 |
TW201025462A (en) * | 2008-12-17 | 2010-07-01 | United Test Ct Inc | Semiconductor device and method for fabricating the same |
JP2011060892A (ja) * | 2009-09-08 | 2011-03-24 | Renesas Electronics Corp | 電子装置、電子装置の製造方法 |
JP5290215B2 (ja) | 2010-02-15 | 2013-09-18 | ルネサスエレクトロニクス株式会社 | 半導体装置、半導体パッケージ、インタポーザ、及びインタポーザの製造方法 |
US20120085575A1 (en) * | 2010-10-08 | 2012-04-12 | Nobuhiro Yamamoto | Electronic Apparatus Manufacturing Method, Electronic Component, and Electronic Apparatus |
KR102235489B1 (ko) * | 2014-08-14 | 2021-04-02 | 삼성전자주식회사 | 인쇄 회로 기판 및 이를 이용한 반도체 패키지 |
DE112016006058T5 (de) * | 2015-12-25 | 2018-09-06 | Taiyo Yuden Co., Ltd. | Leiterplatte und Kameramodul |
JP2018056234A (ja) * | 2016-09-27 | 2018-04-05 | キヤノン株式会社 | プリント回路板、電子機器及びプリント回路板の製造方法 |
US11362068B2 (en) | 2019-10-11 | 2022-06-14 | Samsung Electronics Co., Ltd. | Semiconductor package including a fillet layer |
CN114340144B (zh) * | 2021-12-28 | 2024-02-02 | 昆山工研院新型平板显示技术中心有限公司 | 电路板组件、移动终端和电路板组件的制备方法 |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60262430A (ja) | 1984-06-08 | 1985-12-25 | Matsushita Electric Ind Co Ltd | 半導体装置の製造方法 |
JP3452678B2 (ja) * | 1995-03-03 | 2003-09-29 | 三菱電機株式会社 | 配線構成体の製造方法 |
JP2770821B2 (ja) | 1995-07-27 | 1998-07-02 | 日本電気株式会社 | 半導体装置の実装方法および実装構造 |
KR100218319B1 (ko) * | 1996-10-04 | 1999-09-01 | 구본준 | 반도체 패키지 및 그의 소켓 |
JP2000243831A (ja) * | 1999-02-18 | 2000-09-08 | Sony Corp | 半導体装置とその製造方法 |
JP2001313314A (ja) * | 2000-04-28 | 2001-11-09 | Sony Corp | バンプを用いた半導体装置、その製造方法、および、バンプの形成方法 |
JP2003124387A (ja) * | 2001-10-10 | 2003-04-25 | Sony Corp | 半導体装置及び該半導体装置に使用されるプリント基板 |
JP2003188210A (ja) * | 2001-12-18 | 2003-07-04 | Mitsubishi Electric Corp | 半導体装置 |
JP3889311B2 (ja) * | 2002-05-17 | 2007-03-07 | 三菱電機株式会社 | プリント配線板 |
US6919642B2 (en) * | 2002-07-05 | 2005-07-19 | Industrial Technology Research Institute | Method for bonding IC chips to substrates incorporating dummy bumps and non-conductive adhesive and structures formed |
JP3908689B2 (ja) * | 2003-04-23 | 2007-04-25 | 株式会社日立製作所 | 半導体装置 |
WO2004097916A1 (ja) * | 2003-04-30 | 2004-11-11 | Fujitsu Limited | 半導体装置の製造方法、半導体ウエハおよび半導体装置 |
JP2004342988A (ja) * | 2003-05-19 | 2004-12-02 | Shinko Electric Ind Co Ltd | 半導体パッケージの製造方法、及び半導体装置の製造方法 |
JP3916593B2 (ja) | 2003-07-11 | 2007-05-16 | シャープ株式会社 | Icモジュールの製造方法、icモジュール、及びicカード |
US7008820B2 (en) * | 2004-06-10 | 2006-03-07 | St Assembly Test Services Ltd. | Chip scale package with open substrate |
JP2006032872A (ja) | 2004-07-22 | 2006-02-02 | Sony Corp | 回路基板及び半導体装置 |
JP4058642B2 (ja) * | 2004-08-23 | 2008-03-12 | セイコーエプソン株式会社 | 半導体装置 |
JP2006253315A (ja) * | 2005-03-09 | 2006-09-21 | Matsushita Electric Ind Co Ltd | 半導体装置 |
JP2008263234A (ja) * | 2008-07-17 | 2008-10-30 | Hitachi Chem Co Ltd | 半導体チップ搭載基板及び半導体パッケージ、並びにそれらの製造方法 |
-
2006
- 2006-08-18 JP JP2006222825A patent/JP5186741B2/ja active Active
-
2007
- 2007-01-29 TW TW096103201A patent/TWI336515B/zh active
- 2007-02-14 KR KR1020070015506A patent/KR100858456B1/ko active IP Right Grant
- 2007-02-20 US US11/708,027 patent/US7755203B2/en active Active
- 2007-02-26 CN CN2007100847126A patent/CN101128087B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
JP5186741B2 (ja) | 2013-04-24 |
JP2008047741A (ja) | 2008-02-28 |
TW200812037A (en) | 2008-03-01 |
US7755203B2 (en) | 2010-07-13 |
CN101128087A (zh) | 2008-02-20 |
US20080042300A1 (en) | 2008-02-21 |
KR20080016418A (ko) | 2008-02-21 |
CN101128087B (zh) | 2011-12-21 |
KR100858456B1 (ko) | 2008-09-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI336515B (en) | Circuit substrate and semiconductor device | |
JP4361826B2 (ja) | 半導体装置 | |
TWI395274B (zh) | 製造電路基材的方法及製造電子部件封裝結構的方法 | |
US8080741B2 (en) | Printed circuit board | |
JP4828164B2 (ja) | インタポーザおよび半導体装置 | |
US6441500B1 (en) | Semiconductor device having resin members provided separately corresponding to externally connecting electrodes | |
US7394028B2 (en) | Flexible circuit substrate for flip-chip-on-flex applications | |
TW200834853A (en) | Wiring board and semiconductor device | |
JP2006049819A (ja) | 半導体搭載用配線基板、その製造方法、及び半導体パッケージ | |
KR101047485B1 (ko) | 전자소자 내장형 인쇄회로기판 | |
WO2001059839A1 (en) | Mounting structure for semiconductor chip, semiconductor device, and method of manufacturing semiconductor device | |
US9258890B2 (en) | Support structure for stacked integrated circuit dies | |
TWI452659B (zh) | 電路板及其製作方法與封裝結構 | |
JP2009004813A (ja) | 半導体搭載用配線基板 | |
JP3925752B2 (ja) | バンプ付き配線基板及び半導体パッケ−ジの製造法 | |
JP4465891B2 (ja) | 半導体装置 | |
US20110061907A1 (en) | Printed circuit board and method of manufacturing the same | |
JP3906914B2 (ja) | 半導体装置の製造方法、および半導体装置 | |
JP2003264257A (ja) | 半導体装置及びその製造方法、回路基板並びに電子機器 | |
JP3770321B2 (ja) | 半導体装置及びその製造方法、回路基板並びに電子機器 | |
TW201901821A (zh) | 半導體裝置及半導體裝置之製造方法 | |
TWI401777B (zh) | 具開口之基板之晶粒堆疊封裝結構及其封裝方法 | |
JP4429280B2 (ja) | 半導体搭載用配線基板の製造方法、及び半導体装置の製造方法 | |
JP4938346B2 (ja) | 半導体装置およびその製造方法 | |
JP2004063808A (ja) | 半導体装置のパッケージ構造とその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent |