TWI250600B - Sheet-shape connector, its manufacturing method and application - Google Patents

Sheet-shape connector, its manufacturing method and application Download PDF

Info

Publication number
TWI250600B
TWI250600B TW092129467A TW92129467A TWI250600B TW I250600 B TWI250600 B TW I250600B TW 092129467 A TW092129467 A TW 092129467A TW 92129467 A TW92129467 A TW 92129467A TW I250600 B TWI250600 B TW I250600B
Authority
TW
Taiwan
Prior art keywords
insulating
electrode
thin
metal layer
electrode portion
Prior art date
Application number
TW092129467A
Other languages
English (en)
Other versions
TW200423275A (en
Inventor
Katsumi Sato
Kazuo Inoue
Original Assignee
Jsr Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jsr Corp filed Critical Jsr Corp
Publication of TW200423275A publication Critical patent/TW200423275A/zh
Application granted granted Critical
Publication of TWI250600B publication Critical patent/TWI250600B/zh

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/02General constructional details
    • G01R1/06Measuring leads; Measuring probes
    • G01R1/067Measuring probes
    • G01R1/073Multiple probes
    • G01R1/07307Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card
    • G01R1/07314Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card the body of the probe being perpendicular to test object, e.g. bed of nails or probe with bump contacts on a rigid support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R11/00Individual connecting elements providing two or more spaced connecting locations for conductive members which are, or may be, thereby interconnected, e.g. end pieces for wires or cables supported by the wire or cable and having means for facilitating electrical connection to some other wire, terminal, or conductive member, blocks of binding posts
    • H01R11/01Individual connecting elements providing two or more spaced connecting locations for conductive members which are, or may be, thereby interconnected, e.g. end pieces for wires or cables supported by the wire or cable and having means for facilitating electrical connection to some other wire, terminal, or conductive member, blocks of binding posts characterised by the form or arrangement of the conductive interconnection between the connecting locations
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/02General constructional details
    • G01R1/06Measuring leads; Measuring probes
    • G01R1/067Measuring probes
    • G01R1/073Multiple probes
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/4007Surface contacts, e.g. bumps
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/02General constructional details
    • G01R1/06Measuring leads; Measuring probes
    • G01R1/067Measuring probes
    • G01R1/06711Probe needles; Cantilever beams; "Bump" contacts; Replaceable probe pins
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/02General constructional details
    • G01R1/06Measuring leads; Measuring probes
    • G01R1/067Measuring probes
    • G01R1/06711Probe needles; Cantilever beams; "Bump" contacts; Replaceable probe pins
    • G01R1/06733Geometry aspects
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/095Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
    • H01L2924/097Glass-ceramics, e.g. devitrified glass
    • H01L2924/09701Low temperature co-fired ceramic [LTCC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R12/00Structural associations of a plurality of mutually-insulated electrical connecting elements, specially adapted for printed circuits, e.g. printed circuit boards [PCB], flat or ribbon cables, or like generally planar structures, e.g. terminal strips, terminal blocks; Coupling devices specially adapted for printed circuits, flat or ribbon cables, or like generally planar structures; Terminals specially adapted for contact with, or insertion into, printed circuits, flat or ribbon cables, or like generally planar structures
    • H01R12/50Fixed connections
    • H01R12/51Fixed connections for rigid printed circuits or like structures
    • H01R12/52Fixed connections for rigid printed circuits or like structures connecting to other rigid printed circuits or like structures
    • H01R12/523Fixed connections for rigid printed circuits or like structures connecting to other rigid printed circuits or like structures by an interconnection through aligned holes in the boards or multilayer board
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/115Via connections; Lands around holes or via connections
    • H05K1/116Lands, clearance holes or other lay-out details concerning the surrounding of a via
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0364Conductor shape
    • H05K2201/0367Metallic bump or raised conductor not used as solder bump
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0388Other aspects of conductors
    • H05K2201/0394Conductor crossing over a hole in the substrate or a gap between two separate substrate parts
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09372Pads and lands
    • H05K2201/09436Pads or lands on permanent coating which covers the other conductors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09372Pads and lands
    • H05K2201/09481Via in pad; Pad over filled via
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/07Treatments involving liquids, e.g. plating, rinsing
    • H05K2203/0703Plating
    • H05K2203/0733Method for plating stud vias, i.e. massive vias formed by plating the bottom of a hole without plating on the walls
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • H05K3/423Plated through-holes or plated via connections characterised by electroplating method

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • General Engineering & Computer Science (AREA)
  • Measuring Leads Or Probes (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)
  • Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)
  • Connecting Device With Holders (AREA)
  • Non-Insulated Conductors (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)
  • Multi-Conductor Connections (AREA)
  • Pharmaceuticals Containing Other Organic And Inorganic Compounds (AREA)
  • Saccharide Compounds (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Adhesive Tapes (AREA)
  • Medicinal Preparation (AREA)
  • Professional, Industrial, Or Sporting Protective Garments (AREA)

Description

1250600 ⑴ 玫、發明說明 【發明所屬之技術領域】 本發明是例如在積體電路等電路的電性檢查中,有關 供以對該電路進行電性連接之探針裝置的薄板狀連接器及 其製造方法以及其應用。 【先前技術】 例如,形成有多數個積體電路的晶圓,或半導體元件 等的電子零件之電路裝置的電性檢查中,會使用具有按照 對應於被檢查電路裝置的被檢查電極的圖案之圖案而配置 的檢查電極之檢查用探針。就此檢查用探針而言,以往使 用配列有由針或刀所構成的檢查電極者。 然而,若被檢查電路裝置爲形成有多數個積體電路的 晶圓’則於製作供以檢查該晶圓的檢查用探針時,必須配 列非常多的檢查電極,因此該檢查用探針會形成極高價者 ,且當被檢查電極的間距爲較小時,將難以製作檢查用探 針。又,於晶圓中一般會產生彎曲,此彎曲的狀態也會依 各製品(晶圓)而有所差異,實際上難以安定且確實地使 檢查用探針的各個檢查電極接觸於該晶圓的多數個被檢查 電極。 基於以上的理由,近年來就供以檢查形成於晶圓的積 體電路之檢查用探針而言,例如具備:在一面按照對應於 被檢查電極的圖案之圖案而形成有複數個檢查電極之檢查 用電路基板,及配置於該檢查用電路基板的一面上之向異 -4- 1250600 (2) 導電性薄板,以及配置於該向異導電性薄板上, 絕緣性薄板中配列有貫通於其厚度方向而延伸的 極構造體之薄板狀連接器者被提案(例如參照專 )° 圖49是表示具備檢查用電路基板,向異導 及薄板狀連接器的以往電路檢查用探針之一例構 用剖面圖。在此電路檢查用探針中,設有一面具 應於被檢查電路裝置的被檢查電極的圖案之圖案 多數個檢查電極86之檢查用電路基板85,且於 電路基板85的一面上隔者向異導電性薄板80而 板狀連接器90。 向異導電性薄板80是具有只在厚度方向顯 ,或者被加壓於厚度方向時,只在厚度方向顯示 加壓導電性導電部,就向異導電性薄板而言,有 造,例如在專利文獻2中,將金屬粒子均一地分 橡膠中而取得的向異導電性薄板(以下稱爲「分 導電性薄板」),又,於專利文獻3中,使導電 粒子不均一地分布於合成橡膠中,藉此來形成有 度方向的多數個導電部及使互相絕緣的絕緣部之 性薄板(以下稱爲「偏在型向異導電性薄板」) 專利文獻4中,在導電部的表面與絕緣部之間形 之偏在型向異導電性薄板。 薄板狀連接器90具有柔軟的絕緣性薄板91 樹脂所構成),在此絕緣性薄板9 1上,延伸於 於柔軟的 複數個電 利文獻1 電性薄板 成的説明 有按照對 而形成的 此檢查用 配置有薄 示導電性 導電性的 各種的構 散於合成 散型向異 性磁性體 延伸於厚 向異導電 ,又,於 成有段差 (例如由 其厚度方 -5- 1250600 (3) 向的複數個電極構造體95會按照對應於被檢查電路裝置 的被檢查電極的圖案之圖案來配置。各個電極構造體95 露出於絕緣性薄板91的表面的突起狀的表面電極部96, 及露出於絕緣性薄板9 1的背面的板狀的背面電極部9 7會 經由貫通絕緣性薄板9 1的厚度方向而延伸的短路部9 8來 一體連結。 如此的薄板狀連接器90 —般是如以下所述製造。 首先,如圖5 0 ( a )所示,準備一於絕緣性薄板9 1 的一面形成有金屬層92的積層體90A,如圖50 ( b )所 示,在絕緣性薄板9 1形成貫通於其厚度方向的貫通孔 98H。 其次,如圖5 0 ( c )所示,在絕緣性薄板91的金屬 層92上形成光阻膜93,以金屬層92作爲共通電極,實 施電解電鍍處理,藉此於絕緣性薄板91的貫通孔98H的 内部充塡金屬的堆積體,而形成一體連結至金屬層92的 短路部98,且於該絕緣性薄板91的表面形成一體連結至 短路部98之突起狀的表面電極部96。 然後,從金屬層92去除光阻膜93,且如圖50 ( d ) 所示,在包含表面電極部96的絕緣性薄板91的表面形成 光阻膜94A,且於金屬層92上,按照對應於應形成背面 電極部的圖案之圖案來形成光阻膜94B,並針對該金屬層 92實施蝕刻處理,藉此如圖50 ( e)所示,金屬層92的 露出部份會被除去,而形成背面電極部97,進行形成電 極構造體95。 -6- 1250600 (4) 又’去除形成於絕緣性薄板9 1及表面電極部96上的 光阻膜94A,且去除形成於背面電極部97上的光阻膜 94B,藉此來取得薄板狀連接器90。 在上述檢查用探針中,於被檢查電路裝置例如晶圓的 表面,薄板狀連接器90之電極構造體95的表面電極部 96會以能夠位於該晶圓的被檢查電極上之方式來配置, 在此狀態下,晶圓會被檢查用探針所按壓,向異導電性薄 板8 0會被薄板狀連接器90之電極構造體95的背面電極 部97所按壓,藉此,於該向異導電性薄板80中,該背面 電極部9 7與檢查用電路基板8 5的檢查電極8 6之間,於 其厚度方向形成有導電路,其結果,會達成晶圓的被檢查 電極與檢查用電路基板85的檢查電極86之電性連接。然 後,在此狀態下,針對該晶圓執行所要的電性檢查。 又,若利用如此的檢查用探針,則當晶圓被檢查用探 針所按壓時,由於向異導電性薄板會按照該晶圓的彎曲而 變形,因此可分別對晶圓的多數個被檢查電極達成良好的 電性連接。 但,於上述檢查用探針中會有以下所述的問題。 上述薄板狀連接器的製造方法之形成短路部98及表 面電極部96的過程中’由於電解電鍍所形成的電鍍層會 等方性地成長’因此如圖5 1所示’在所取得的表面電極 部96中,從該表面電極部96的周縁至短路部98的周縁 爲止的距離w會形成與該表面電極部96的突出局度h同 等的大小。所以’所被取得的表面電極部9 6的徑R會超 1250600 (5) 過突出高度h的2倍,而形成相當大。因此,當被檢查電 路裝置的被檢查電極爲以極微小的間距來配置者時,無法 充分地確保隣接之電極構造體95間的離間距離,其結果 ,在所被取得的薄板狀連接器中,絕緣性薄板9 1的柔軟 性會喪失,難以對被檢查電路裝置達成安定的電性連接。 又,於電解電鍍處理中,實際上難以對金屬層92的 全面供給電流密度分布均一的電流,隨著此電流密度分布 的不均一性,每個絕緣性薄板9 1的貫通孔9 8 Η,由於電 鍍層的成長速度會有所差異,因此所形成的表面電極部 96的突出高度h,或從表面電極部96的周縁至短路部98 的周縁爲止的距離w,亦即徑R會產生較大的偏差。又, 表面電極部96的突出高度h具有較大的偏差時,將難以 對被檢查電路裝置進行安定的電性連接,另一方面,當表 面電極部96的徑具有較大的偏差時,隣接的表面電極部 96彼此恐會有短路之虞。 以上,就縮小所取得之表面電極部96的徑之手段而 言,例如有縮小該表面電極部96的突出高度h之手段, 或者縮小短路部9 8的徑(當剖面形狀非圓形時,表示最 短的長度)r,亦即縮小絕緣性薄板9 1的貫通孔9 8 Η的徑 之手段,但在藉由前者的手段所取得的薄板狀連接器中, 難以卻實地對被檢查電極達成安定的電性連接,另一方面 ’在後者的手段中,本身難以藉由電解電鍍處理來形成短 路部98及表面電極部96。 爲了解決此類的問題,在專利文獻5及專利文獻6中 -8 - 1250600 (6) 提案一種配置具有分別由基端往前端形成小徑的錐 面電極部的多數個電極構造體之薄板狀連接器。 記載於專利文獻5的薄板狀連接器如以下所述 如圖52 (a)所不,首先準備一積層體90B, 體90B是在絕緣性薄板9 1的表面依次形成有光阻 及表面側金屬層92 A,且於該絕緣性薄板9 1的背 有背面側金屬層92B。如圖52 ( b )所示,分別在 體90B的背面側金屬層92B,絕緣性薄板91及 93A形成彼此連通之延伸於厚度方向的貫通孔,藉 積層體90B的背面形成具有合適於應形成電極構造 路部及表面電極部的錐形狀形態之電極構造體形成 90K。其次,如圖52 ( c )所示,以該積層體90B 側金屬層92A作爲電極,利用電鍍處理,在電極 形成用凹處90K充塡金屬,而形成表面電極部96 部9 8。又,於此積層體的背面側金屬層實施蝕刻 而去除其一部份,藉此如圖52 ( d )所示,形成背 部97,進而取得薄板狀連接器。 又,記載於專利文獻6的薄板狀連接器如以下 形 製 η 膜 1ft 光 此 體 構 及 處 面 所
如圖53(a)所示,首先,準備一積層體90C, 層體90C是在比應形成薄板狀連接器的絕緣性薄板g 厚度的絕緣性薄板材9 1 A的表面上形成表面側金屬層 ,且於該絕緣性薄板材9 1 A的背面積層背面側金屬擇 ,如圖53 ( b )所示,分別在此積層體90C的背面俱 狀表 造。 積層 93 A 層疊 積層 阻膜 於該 的短 凹處 表面 造體 短路 理, 電極 述製 該積 要大 92 A 92B 金屬 1250600 (7) 層92B及絕緣性薄板材91A形成彼此連通之延伸於厚度 方向的貫通孔,藉此於該積層體90C的背面形成具有合適 於應形成電極構造體的短路部及表面電極部的錐形狀形態 之電極構造體形成用凹處90K。其次,以該積層體90C的 表面側金屬層92A作爲電極,利用電鍍處理,如圖53 (c )所示,在電極構造體形成用凹處90K充塡金屬,而形 成表面電極部96及短路部98。然後,去除此積層體90C 的表面側金屬層92A,且對絕緣性薄板材9 1 A進行蝕刻處 理,而來去除該絕緣性薄板的表面側部份,藉此如圖53 (d )所示,形成所要厚度的絕緣性薄板9 1,且使表面電 極部96露出。又,藉由對背面側金屬層92B進行蝕刻處 理來形成背面電極部,進而取得薄板狀連接器。 若利用如此的薄板狀連接器,則因爲表面電極部爲錐 形狀者,所以可在充分確保與所隣接之電極構造體的表面 電極部的離間距離的狀態下形成徑小且突出高度高的表面 電極部,且由於該電極構造體的各個表面電極部是以形成 於積層體的電極構造體形成用凹處來作爲模穴而成形,因 此可取得表面電極部的突出高度偏差小的電極構造體。 但,在該等的薄板狀連接器中,由於電極構造體的表 面電極部的徑與短路部的徑,亦即形成於絕緣性薄板的貫 通孔的徑相同或更小,因此電極構造體會從絕緣性薄板的 背面脫落,而導致難以實際使用該薄板狀連接器。 【專利文獻1】日本特開平7-231019號公報 【專利文獻2】日本特開昭5卜93 3 9 3號公報 •10- 1250600 (8) 【專利文獻3】日本特開昭5 3」4 7 7 7 2號公報 【專利文獻4】日本特開昭61-250906號公報 【專利文獻5】日本特開平11-326378號公報 【專利文獻6】日本特開2 0 0 2 - 1 9 6 0 1 8號公報 【發明內容】 (發明所欲解決的課題) 本發明是根據上述情事而硏發者,其第1目的是在於 提供一種可形成小徑的表面電極部的電極構造體,即使針 對以較小的間距來形成電極的電路裝置,照樣能夠確實地 達成安定的電性連接狀態,且電極構造體不會從絕緣性薄 板脫落,而可取得高耐久性之薄板狀連接器。 本發明的第2目的是在於提供一種可製造具有小徑且 突出高度偏差小的表面電極部的電極構造體,即使針對以 較小的間距來形成電極的電路裝置,照樣能夠確實地達成 安定的電性連接狀態,且電極構造體不會從絕緣性薄板脫 落,而可取得高耐久性之薄板狀連接器的製造方法。 本發明的第3目的是在於提供一種具備上述薄板狀連 接器的電路檢查用探針。 本發明的第4目的是在於提供一種具備上述電路檢查 用探針的電路裝置的檢查裝置。 (用以解決課題的手段) 本發明之薄板狀連接器具有: -11 - (9) 1250600 絕緣性薄板;及 複數個電極構造體,其係於該絕緣性薄板上彼此離間 配置於其面方向,且貫通延伸於該絕緣性薄板的厚度方向 其特徵爲上述電極構造體分別由: 表面電極部,其係露出於上述絕緣性薄板的表面,由 該絕緣性薄板的表面突出;及 背面電極部,其係露出於上述絕緣性薄板的背面;及 短路部,其係由上述表面電極部的基端開始連續使上 述絕緣性薄板·貫通延伸於其厚度方向,且連結至上述背面 電極部;及 保持部,其係由上述表面電極部的基端部份開始連續 沿著上述絕緣性薄板的表面而延伸至外方;所構成。 又,本發明之薄板狀連接器中,最好電極構造體的表 面電極部是由其基端往前端形成小徑的形狀者。 又,本發明之薄板狀連接器中,最好電極構造體之表 面電極部的前端的徑R2對表面電極部的基端的徑R!之比 R2/R】的値爲0.11〜0.55。 又,本發明之薄板狀連接器中,最好電極構造體之表 面電極部的突出高度h對表面電極部的基端的徑R!之比 h/Ri的値爲〇.2〜3。 又,本發明之薄板狀連接器中,最好電極構造體的短 路部是由絕緣性薄板的背面往表面形成小徑的形狀者。 又,本發明之薄板狀連接器中,最好絕緣性薄板是由 -12- 1250600 (10) 可蝕刻的高分子材料所構成。 又,本發明之薄板狀連接器中,最好絕緣性薄板是由 聚醯亞胺所構成。 又,本發明之薄板狀連接器的製造方法是在於製造上 述薄板狀連接器的方法,其特徵爲具有以下所述過程: 準備一積層體,該積層體至少具有:絕緣性薄板,形 成於該絕緣性薄板的表面之第1表面側金屬層,形成於該 第1表面側金屬層的表面之絕緣層,及形成於該絕緣層的 表面之第2表面側金屬層; 分別於該積層體的絕緣性薄板,第1表面側金屬層及 絕緣層中形成互相連通之延伸於厚度方向的貫通孔,藉此 於該積層體的背面形成電極構造體形成用凹處; 針對該積層體,以其第2表面側金屬層作爲電極,實 施電鍍處理,在電極構造體形成用凹處充塡金屬,藉此來 形成由絕緣性薄板的表面突出的表面電極部及由該基端開 始連續使該絕緣性薄板貫通延伸於其厚度方向的短路部; 由該積層體來去除上述第2表面側金屬層及上述絕緣 層,藉此使上述表面電極部及上述第1表面側金屬層露出 ,然後在該第1表面側金屬層實施蝕刻處理,藉此來形成 由上述表面電極部的基端部份開始連續沿著上述絕緣性薄 板的表面而延伸至外方的保持部。 又,本發明之薄板狀連接器的製造方法中’最好電極 構造體形成用凹處之絕緣層的貫通孔是由該絕緣層的背面 往表面形成小徑的形狀。 -13- (11) 1250600 又,本發明之薄板狀連接器的製造方法中,最好積層 體爲使用其絕緣層由可蝕刻的高分子材料所構成者,電極 構造體形成用凹處之絕緣層的貫通孔爲藉由蝕刻所形成。 又’本發明之薄板狀連接器的製造方法中,最好電極 構造體形成用凹處之絕緣性薄板的貫通孔是由該絕緣性薄 板的背面往表面形成小徑的形狀。 又,本發明之薄板狀連接器的製造方法中,最好積層 體爲使用其絕緣性薄板由可蝕刻的高分子材料所構成者, 電極構造體形成用凹處之絕緣性薄板的貫通孔爲藉由蝕刻 所形成。 又,本發明之薄板狀連接器的製造方法是在於製造上 述薄板狀連接器的方法,其特徵爲具有以下所述過程: 準備一積層體,該積層體至少具有:絕緣性薄板,形 成於該絕緣性薄板的表面之表面側金屬層,形成於該表面 側金屬層的表面之絕緣層,及形成於上述絕緣性薄板的背 面之背面側金屬層; 分別於該積層體的絕緣層,表面側金屬層及絕緣性薄 板形成互相連通之延伸於厚度方向的貫通孔,藉此於該積 層體的表面形成電極構造體形成用凹處; 針對該積層體,以背面側金屬層作爲電極,實施電鍍 處理,在電極構造體形成用凹處充塡金屬,藉此來形成由 絕緣性薄板的表面突出的表面電極部及由該基端開始連續 使該絕緣性薄板貫通延伸於其厚度方向的短路部; 由該積層體來去除絕緣層,藉此使上述表面電極部及 -14- 1250600 (12) 上述表面側金屬層露出,然後在該表面側金屬層實施蝕刻 處理,藉此來形成由上述表面電極部的基端部份開始連續 沿著上述絕緣性薄板的表面而延伸至外方的保持部。 又,本發明之電路檢查用探針是供以進行檢查對象之 電路裝置與測試器的電性連接,其特徵爲具備: 檢查用電路基板,其係對應於檢查對象之電路裝置的 被檢查電極而形成複數個檢查電極;及 向異導電性連接器,其係配置於該檢查用電路基板上 ;及 薄板狀連接器,其係配置於該向異導電性連接器上之 請求項1〜7項的其中任一項所記載者。 又,本發明之電路檢查用探針中,最好檢查對象之電 路裝置爲形成多數個積體電路的晶圓; 向異等電性連接器具有: 框板,其係對應於電極領域而形成複數個開口,該電 極領域爲配置有形成於檢查對象的晶圓的全體的積體電路 或部份的積體電路之被檢查電極;及 向異導電性薄板,其係以能夠阻塞該框板的各開口之 方式來配置。 又’本發明之電路裝置的檢查裝置的特徵爲具備上述 電路檢查用探針。 〔發明的效果〕 右利用本發明之薄板狀連接器,則由於在電極構造體 -15- 1250600 (13) 中形成有由表面電極部的基端部份開始連續沿著絕緣性薄 板的表面而延伸至外方的保持部,因此即使該表面電極部 的徑小,該電極構造體照樣不會從絕緣性薄板脫落,可取 得較高的耐久性。 又,可形成小徑的表面電極部,藉此隣接的表面電極 部之間的離間距離會被充分地確保,因此絕緣性薄板的柔 軟性會被充分地發揮,其結果,即使針對以較小的間距來 形成電極的電路裝置,照樣能夠確實地達成安定的電性連 接狀態。 又,若利用本發明之薄板狀連接器的製造方法,則由 於在具有絕緣性薄板的積層體中事先形成電極構造體形成 用凹處,而以該電極構造體形成用凹處作爲模穴而形成表 面電極部,因此可取得徑小且突出高度偏差小的表面電極 部。 又,藉由對形成於絕緣性薄板表面的表面側金屬層進 行蝕刻處理,可確實地形成由表面電極部的基端部份開始 連續沿著絕緣性薄板的表面而延伸至外方的保持部,因此 即使該表面電極部的徑小,該電極構造體照樣不會從絕緣 性薄板脫落,可製造具有高耐久性的薄板狀連接器。 又,若利用本發明之電路檢查用探針,則由於具備上 述薄板狀連接器,因此即使針對以較小的間距來形成電極 的電路裝置,照樣能夠確實地達成安定的電性連接狀態, 且薄板狀連接器的電極構造體不會脫落,所以可取得高耐 久性。 -16 - 1250600 (14) 又,若利用本發明之電路裝置的檢查裝置,則由於具 備上述電路檢查用探針,因此即使針對以較小的間距來形 成電極的電路裝置,照樣能夠確實地達成安定的電性連接 狀態,且在進行多數個電路裝置的檢查時,可執行長期間 可靠度高的檢查。 【實施方式】 以下,針對本發明的實施形態來詳細説明。 (薄板狀連接器) 圖1是表示本發明之薄板狀連接器的第1例構成的説 明用剖面圖。圖2是表示擴大第1例的薄板狀連接器的電 極構造體的説明用剖面圖。 此第1例的薄板狀連接器1 0是利用於供以進行電路 裝置的電性檢查的探針者,具有柔軟的絕緣性薄板1 1, 在此絕緣性薄板11中,由延伸於該絕緣性薄板1 1的厚度 方向的金屬所構成的複數個電極構造體15會按照對應於 檢查對象之電路裝置的被檢查電極的圖案之圖案來彼此離 間配置於該絕緣性薄板1 1的兩方向。 電極構造體1 5是分別由: 露出於絕緣性薄板11的表面,且從該絕緣性薄板1 1 的表面突出的突起狀表面電極部16;及 露出於絕緣性薄板1 1的背面之矩形平板狀的背面電 極部1 7 ;及 -17- 1250600 (15) 從表面電極部1 6的基端開始連續使上述絕緣性薄板 11貫通於其厚度方向而延伸,然後連結於背面電極部17 的短路部1 8 ;及 從表面電極部1 6的基端部份的周面開始連續沿著絕 緣性薄板1 1的表面而放射狀延伸於外方的圓形環板狀保 持部1 9 ;等所構成。 在此例的電極構造體1 5中,表面電極部1 6會連續於 短路部1 8而從基端往前端形成小徑的錐形狀,而全體會 形成圓錐台狀,連續於該表面電極部16的基端的短路部 1 8會從絕緣性薄板1丨的他面往一面形成小徑的錐形狀, 而全體會形成圓錐台狀,表面電極部16的基端的徑1^會 與連續於該基端的短路部18的一端的徑R3形成相同。 絕緣性薄板1 1只要爲具有絕緣性的柔軟者即可,並 沒有特別加以限定,例如可使用由聚醯亞胺樹脂,液晶聚 合物’聚酯,氟系樹脂等所構成的樹脂薄板,或者在編織 維的交叉含上述樹脂的薄板等,但爲了能夠更容易藉由 蝕刻來形成貫通孔(供以形成短路部丨8 ),最好是使用 可蝕刻的材料,特別是聚醯亞胺。 又’絕緣性薄板1 1的厚度d,只要該絕緣性薄板1 1 爲柔軟者即可,並沒有特別加以限定,但最好爲1 0〜5 0 //m,更理想爲1〇〜25//m。 構成電極構造體15的金屬可使用鎳、銅、金、銀、 鈀、鐵等,電極構造體15可爲全體單一金屬構成者,或 者由2種以上的金屬合金所構成者,或2種以上的金屬積 -18- 1250600 (16) 層者。 又,於電極構造體1 5的表面電極部1 6及背面電極部 17的表面,爲了防止該電極部的氧化,以及取得接觸電 阻小的電極部,而形成對金、銀、鈀等具有安定的化學性 且高導電性的金屬被膜。 在電極構造體15中,表面電極部16的前端的徑R2 對基端的徑R!的比()最好爲0.1 1〜0.55,更理想 爲0.1 5〜0.4。在符合如此的條件下,即使應連接的電路 裝置爲間距小,具有微小的電極者,照樣可確實地對該電 路裝置取得安定的電性連接狀態。 又,表面電極部16的基端的徑Ri最好爲該電極構造 體15的間距的30〜70%,更理想爲35〜60%。 又,表面電極部1 6的突出高度h對基端的徑R!的比 h/Ri最好爲 0.2〜0.8,更理想爲0.25〜0.6。在符合如此 的條件下,即使應連接的電路裝置爲間距小,具有微小的 電極者,照樣可容易形成對應於該電極的圖案的圖案之電 極構造體1 5,更可確實地對該電路裝置取得安定的電性 連接狀態。 表面電極部16的基端的徑1^是在考量上述條件或應 連接的電極直徑等來設定,例如爲30〜80um,更理想爲 3 0 〜5 0 // m 〇 表面電極部16的突出高度h的高度,爲了能夠對應 連接的電極達成安定的電性連接,最好爲15〜50//m,更 理想爲15〜30// m。 -19- 1250600 (17) 又’背面電極部1 7的外徑R5只要比連結至該背面電 極部17的短路部18的另一端的徑&還要大,且比電極 構造體1 5的間距還要小即可,但最好儘可能爲較大者, 藉此’例如即使對向異等電性薄板,照樣可以確實地達成 安定的電性連接。 又’背面電極部17的厚度D2,爲了取得強度夠高且 良好的重複耐久性,最好爲! 〇〜4 0 # m,更理想爲1 5〜 3 5 // m。 又’短路部1 8的一端的徑R3對另一端的徑R4的比 R3/R4最好爲0.45〜1,更理想爲〇·7〜0.9。 又’短路部18的一端的徑r3最好爲該電極構造體 1 5的間距的3 0〜7 0 %,更理想爲3 5〜6 0 %。 又,保持部1 9的徑r6最好爲該電極構造體1 5的間 距的30〜70%,更理想爲40〜60%。 又’保持部1 9的厚度D i最好爲3〜1 2 /i m,更理想 爲5〜9 // m。 若利用如此的薄板狀連接器1 0,則於電極構造體1 5 形成有由表面電極部1 6的基端部份開始連續沿著絕緣性 薄板11的表面而延伸至外方的保持部19,因此即使該表 面電極部1 6的徑小,該電極構造體1 6照樣不會自絕緣性 薄板1 1的背面脫落,可取得較高的耐久性。 又,因爲具有徑小的表面電極部16,所以隣接的表 面電極部1 6之間的離間距離會被充分地確保,因此絕緣 性薄板1 1的柔軟性會被充分地發揮,其結果,即使對小 -20- 1250600 (18) 間距形成電極的電路裝置,照樣可以確實地達成安定的電 性連接狀態。 上述第1例的薄板狀連接器1 〇,例如可如以下所述 製造。 首先,如圖3所示,準備一積層體10A,該積層體 1 〇 A是由:絕緣性薄板1 1,及形成於此絕緣性薄板1 1的 表面之第1表面側金屬層1 9 A,及形成於此第1表面側金 屬層1 9 A的表面之絕緣層1 6 B,及形成於此絕緣層1 6 B 的表面之第2表面側金屬層1 6 A,及形成於絕緣性薄板 1 1的背面之背面側金屬層1 7 A所構成。 在此積層體10A中,第1表面側金屬層19A係具有 與所應形成的電極構造體15的保持部19的厚度相同厚度 者,絕緣層16B係該絕緣層16B的厚度與第1表面側金 屬層19A的厚度的合計厚度與所應形成的電極構造體15 的表面電極部16的突出高度同等者,背面側金屬層17A 係具有比所應形成的電極構造體1 5的背面電極部1 7的厚 度還要小的厚度者。 又,構成絕緣性薄板1 1的材料,最好是使用可蝕刻 的高分子材料,更理想爲聚醯亞胺。 又’構成絕緣層1 6B的材料,最好爲使用可蝕刻的高 分子材料,更理想爲聚醯亞胺。 如此的積層體10A爲一般市面上所販賣的積層聚醯 亞胺薄板(在兩面例如積層有由銅所構成的金屬層),及 積層熱可塑性聚酿亞胺薄板(在一面例如積層有由銅所構 -21 - 1250600 (19) 成的金屬層),在積層聚醯亞胺薄板的一方金屬層的表面 ,以使積層熱可塑性聚醯亞胺薄板能夠與未積層金屬層的 面對接之方式來配置,藉由對兩者進行熱壓著處理來取得 〇 對如此的積層體1 〇 A ’如圖4所示,在其第2表面側 金屬層1 6A的表面全面形成蝕刻用的光阻膜丨2A,且於背 面側金屬層1 7 A的表面,按照對應於應該形成的電極構 造體15的圖案之圖案來形成蝕刻用的光阻膜13(形成有 複數個圖案孔1 3 K )。 在此,形成光阻膜1 2 A,1 3的材料,可使用蝕刻用 的光阻劑等。 其次,針對背面側金屬層1 7 A,在經由光阻膜1 3的 圖案孔1 3 K而露出的部份施以触刻處理,然後去除該部 份,藉此,如圖5所示,在背面側金屬層1 7 A形成連通 於各光阻膜1 3的圖案孔1 3 K的複數個貫通孔1 7 Η。然後 ,針對絕緣性薄板η,在經由光阻膜1 3的各圖案孔1 3 Κ 及背面側金屬層1 7 Α的各貫通孔1 7 Η而露出的部份施以 蝕刻處理,然後去除該部份,藉此,如圖6所示,在絕緣 性薄板1 1形成各連通於背面側金屬層1 7 Α的貫通孔1 7Η 之錐形狀的複數貫通孔U Η (由該絕緣性薄板1 1的背面 往表面而形成小徑者)。然後,針對第1表面側金屬層 1 9 A,在經由光阻膜1 3的各圖案孔1 3 Κ、背面側金屬層 17A的各貫通孔ΠΗ及絕緣性薄板11的各貫通孔11H而 露出的部份施以蝕刻處理,然後去除該部份,藉此,如圖 -22· 1250600 (20) 7所示,在第1表面側金屬層1 9 A形成連通於各絕緣性薄 板1 1的貫通孔1 1 Η的複數個貫通孔1 9H。又,針對絕緣 層1 6Β,在經由光阻膜1 3的各圖案孔1 3 Κ、背面側金屬 層1 7 Α的各貫通孔1 7Η、絕緣性薄板1 1的各貫通孔1 1 Η 及第1表面側金屬層19Α的各貫通孔19Η而露出的部份 施以蝕刻處理,然後去除該部份,藉此,如圖8所示,在 絕緣層16Β形成分別連通於第1表面側金屬層19Α的貫 通孔19Η之錐形狀的複數個貫通孔16Η (由絕緣層16Β 的背面往表面而形成小徑者)。藉此,在積層體1 〇 Α的 背面形成有分別連通背面側金屬層1 7 A的貫通孔17H、絕 緣性薄板1 1的貫通孔1 1 Η、第1表面側金屬層1 9 A的貫 通孔19H及絕緣層16B的貫通孔16H之複數個的電極構 造體形成用凹處10K。 以上,就供以蝕刻處理背面側金屬層1 7 A及第1表 面側金屬層的蝕刻劑而言,可按照構成該等金屬層的材料 來適當地予以選擇,當該等金屬層例如爲銅所構成時,可 使用氯化鐵水溶液。 又,供以蝕刻處理絕緣性薄板1 1及絕緣層1 6 B的蝕 刻液,可使用聯氨系水溶液,選擇蝕刻處理條件,分別在 絕緣性薄板1 1及絕緣層1 6B形成錐形狀的貫通孔1 1 Η, 16Η (由背面往表面而形成小徑者)。 由如此形成電極構造體形成用凹處10Κ的積層體ι〇Α 來去除光阻膜12Α,13,然後如圖9所示,在該積層體 10Α上,以能夠覆蓋其第2表面側金屬層16Α的表面全面 -23· 1250600 (21) 之方式形成電鍍用的光阻膜1 2B,且於背面側金屬層1 7A 的表面形成電鍍用的光阻膜1 4 A,其係按照對應於應該形 成電極構造體15的背面電極部17的圖案之圖案來形成複 數個圖案孔14K。 在此,就形成光阻膜12B,14A的材料而言,可使用 電鍍用的光阻劑等。 其次,針對積層體10A,以第2表面側金屬層16A爲 電極,施以電解電鍍處理,而於各電極構造體形成用凹處 10K及光阻膜14A的各圖案孔14K内充塡金屬,如圖10 所示,形成有自絕緣性薄板1 1的表面突出的突起狀的複 數個表面電極部16,及連續於該表面電極部16的各個基 端後使絕緣性薄板1 1貫通於其厚度方向而延伸的短路部 18,及連結至該短路部18的各其他端的背面電極部17。 在此,各背面電極部1 7會經由背面側金屬層1 7 A而彼此 呈連結的狀態。 由如此形成表面電極部1 6、短路部1 8及背面電極部 17的積層體10A來去除光阻膜12B,14A,然後以能夠覆 蓋背面電極部17的方式來形成蝕刻用的光阻膜14B (被 施以圖案形成處理),對第2表面側金屬層1 6 A及背面 側金屬層1 7 A實施蝕刻處理,如圖1 2所示,去除第2表 面側金屬層1 6 A的全部,且去除背面側金屬層的露出部 份,藉此來形成彼此分離的複數個背面電極部1 7。 其次,對絕緣層16B施以蝕刻處理,去除其全部,且 去除光阻膜14B,藉此,如圖13所示,露出表面電極部 -24- 1250600 (22) 1 6、第1表面側金屬層1 9 A及背面電極部1 7,然後如圖 1 4所示,以能夠覆蓋應形成表面電極部1 6及第1表面側 金屬層1 7 A的保持部1 9的部份之方式來形成蝕刻用的光 阻膜1 2C (被施以圖案形成處理),且以能夠覆蓋絕緣性 薄板1 1的背面及背面電極部1 7的全面之方式來形成蝕刻 用的光阻膜1 4C。然後,對第1表面側金屬層1 7 A施以蝕 刻處理,去除露出的部份,藉此來形成保持部1 9 (其係 從表面電極部1 6的基端部份的周面開始連續沿著該絕緣 性薄板1 1的表面而放射狀延伸至外方),而形成電極構 造體15。 然後,自表面電極部16及保持部19來去除光阻膜 1 2C,且自絕緣性薄板1 1的背面及背面電極部1 7來去除 光阻膜1 4C,藉此來取得圖1所示的薄板狀連接器1 0。 若利用如此的方法,則會在具有絕緣性薄板1 1的積 \ 層體10A事先形成電極構造體形成用凹處10K,以該電極 構造體形成用凹處10K作爲模穴來形成表面電極部16, 因此可取得徑小且突出高度偏差小的表面電極部1 6。 又,對形成於絕緣性薄板1 1的表面的第1表面側金 屬層1 9 A施以蝕刻處理,藉此可確實地形成由表面電極 ^ 1 6的基端部份開始連續沿著絕緣性薄板的表面而延伸 至外方的保持部1 9,因此即使該表面電極部1 6的徑小, 該電極構造體1 5照樣不會從絕緣性薄板1 1脫落,而能夠 製造具有高耐久性的薄板狀連接器10。 圖16是表示本發明之薄板狀連接器的第2例構成的 -25- 1250600 (23) 説明用剖面圖。 此第2例的薄板狀連接器1 0是供以進行電路裝置的 電性檢查之探針用者,具有柔軟的絕緣性薄板11,在此 絕緣性薄板1 1中,由延伸於該絕緣性薄板1 1的厚度方向 的金屬所構成的複數個電極構造體1 5會按照對應於檢查 對象之電路裝置的被檢查電極的圖案之圖案來彼此離間配 置於該絕緣性薄板1 1的面方向。 電極構造體1 5是分別由:露出於絕緣性薄板11的表 面,且由該絕緣性薄板11的表面突出之突起狀的表面電 極部1 6,及露出於絕緣性薄板1 1的背面之矩形平板狀的 背面電極部17,及由表面電極部的基端開始連續使上 述絕緣性薄板11貫通其厚度方向而延伸後連結至背面電 極部17之圓柱狀短路部18,及由表面電極部16的基端 部的周面開始連續沿著絕緣性薄板1 1的表面而放射狀延 伸至外方之圓形環板狀的保持部1 9所構成。在此例的電 極構造體15中’表面電極部16的前端部份會形成略半球 狀,表面電極部16的基端的徑會與連續於該基端的短路 部1 8的一端的徑形成相同。 上述第2例的薄板狀連接器3 0,例如可以下示方式 來製造。 首先,如圖17所示,準備一積層體10B,該積層體 ! 〇B是由:絕緣性薄板1 1 (由可蝕刻的高分子材料例如聚 醯亞胺所構成)’及形成於該絕緣性薄板Π的表面之表 面側金屬層19B’及形成於該表面側金屬層19B的表面之 -26- 1250600 (24) 絕緣層1 6B (例如由光阻劑所構成),及形成於絕 板1 1的背面之背面側金屬層1 7 A,及形成於該背 屬層1 7 A上的光阻膜1 3 A所構成。 在此積層體10B中,表面側金屬層19B是具有 成電極構造體15的保持部19的厚度相同的厚度者 層16B是形成該絕緣層16B的厚度與第1表面側 19A的厚度之合計的厚度與應形成電極構造體15 電極部1 9的突出高度相同,背面側金屬層1 7 A是 應形成電極構造體1 5的背面電極部1 7的厚度相同 者。 其次,對絕緣層1 6B施以光蝕刻微影處理(曝 及顯像處理),藉此如圖1 8所示,在絕緣層1 6B 照對應於應形成電極構造體15的表面電極部16的 圖案來形成複數個貫通孔1 6H。然後,針對表面側 19B,在經由絕緣層16B的各貫通孔16H而露出的 施蝕刻處理,而去除該部份,藉此如圖1 9所示, 側金屬層19B形成分別連通至絕緣層16B的貫通 之複數個的貫通孔1 9H。然後,針對絕緣性薄板 經由絕緣層1 6 B的各貫通孔1 6 Η及表面側金屬層 各貫通孔1 9Η而露出的部份實施蝕刻處理,而去 份,藉此如圖20所示,在絕緣性薄板1 1形成分別 表面側金屬層19Β的貫通孔19Η之複數個的貫通 。藉此’於積層體1 0Β的表面上形成分別連通絕緣 的貫通孔16Η,表面側金屬層19Β的貫通孔19Η 緣性薄 面側金 與應形 ,絕緣 金屬層 的表面 具有與 的厚度 光處理 上,按 圖案之 金屬層 部份實 在表面 孔 1 6Η 1 1,在 19Β的 除該部 連通至 孔1 1Η 層1 6Β 及絕緣 -27- 1250600 (25) 性薄板1 1的貫通孔1 1 Η之複數個的電極構造體形成用凹 處 1 0Κ。 又,以背面側金屬層1 7 Α爲電極,針對如此形成有 電極構造體形成用凹處10K的積層體10B施以電解電鍍 處理,而於各電極構造體形成用凹處10K内充塡金屬’ 藉此如圖2 1所示,形成有:由絕緣性薄板1 1的表面突出 之圓柱狀的複數個表面電極部用導體16M,及連續於該表 面電極部用導體1 6M的各個基端,使絕緣性薄板1 1貫通 於其厚度方向而延伸,連結至背面側金屬層1 7 A的短路 部1 8。 由形成有表面電極部用導體16M及短路部18及背面 電極部17的積層體10B來去除絕緣層16B,藉此如圖22 所示,使表面電極部用導體16M及表面側金屬層19B露 出,然後如圖23所示,以能夠覆蓋表面電極部用導體 16M及應表面側金屬層19B的保持部19的部份之方式來 形成光阻膜13B (被施以圖案形成處理)。然後,在表面 側金屬層1 9 A施以蝕刻處理,而去除露出的部份,藉此 如圖24所示,形成由表面電極部用導體16M的基端部份 的周面開始連續沿著該絕緣性薄板1 1的表面而放射狀延 伸至外方的保持部19。又,去除光阻膜13B,而使各表面 電極部用導體1 6M及各保持部1 9露出後,施以電解蝕刻 處理’分別形成該表面電極部用導體16M,藉此如圖25 所示’形成具有略半球狀的前端部份之表面電極部16。
其次,在形成於絕緣性薄板1 1的背面之光阻膜1 3 A -28- 1250600 (26) 實施光蝕刻微影處理,如圖26所示,以能夠覆蓋應形成 背面側金屬層1 7 A的背面電極部的部份之方式來形成光 阻膜1 3 D (被施以圖案形成處理),且以能夠覆蓋絕緣性 薄板1 1的表面,表面電極部1 6及保持部1 9之方式來形 成光阻膜1 3 C。然後,在背面側金屬層1 7 A實以蝕刻處理 ,而去除露出的部份,藉此如圖2 7所示,形成連結至短 路部1 8的另一端之背面電極部1 7,進而形成電極構造體 15。 又,由絕緣性薄板 η,表面電極部1 6及保持部1 9 來去除光阻膜13C,且由背面電極部17來去除光阻膜 1 3 D,藉此來取得圖1 6所示之第2例的薄板狀連接器1 0 〇 若利用如此第2例的薄板狀連接器,則可取得與第1 例的薄板狀連接器同樣的效果。 圖28是表示本發明之薄板狀連接器的第3例構成的 説明用剖面圖。 此第3例的薄板狀連接器1 〇是使用於供以進行電路 裝置的電性檢查的探針,具有柔軟的絕緣性薄板1 1,在 此絕緣性薄板1 1中,由延伸於該絕緣性薄板1 1的厚度方 向的金屬所構成的複數個電極構造體15會按照對應於檢 查對象的電路裝置的被檢查電極的圖案之圖案來彼此離間 配置於該絕緣性薄板1 1的兩方向。 電極構造體1 5分別由:露出於絕緣性薄板1 1的表面 ,且由該絕緣性薄板11的表面突出之突起狀的表面電極 •29- 1250600 (27) 部1 6,及露出於絕緣性薄板1 1的背面之背面電極部1 7, 及由表面電極部1 6的基端開始連續使上述絕緣性薄板1 1 貫通其厚度方向而延伸連結至背面電極部1 7之圓柱狀的 短路部1 8,及由表面電極部1 6的基端部份的周面開始連 續沿著絕緣性薄板1 1的表面而放射狀延伸至外方之圓形 環板狀的保持部1 9所構成。在此例的電極構造體1 5中, 表面電極部1 6具有:由基端側往前端側形成小徑之略半 球狀的中央部份,及由此中央部份突出,且具有比該中央 部份的徑還要小的徑,往前端形成小徑之略半球狀的前端 部份。表面電極部1 6的基端的徑會與連續於該基端的短 路部1 8的一端的徑形成相同。又,背面電極部1 7具有 :矩形平板狀的基端部份,及由該基端部份突出,且比該 基端部份還要小的尺寸之矩形平板狀的前端部份。 上述第3例的薄板狀連接器1 0,例如可以下示方式 來製造。 首先,如圖29所示,準備一積層體10A,該積層體 1 〇 A是由:絕緣性薄板1 1 (由可蝕刻的高分子材料例如 聚醯亞胺所構成),及形成於該絕緣性薄板1 1的表面之 第1表面側金屬層19 A,及形成於該第1表面側金屬層 1 9 A的表面之絕緣層1 6 B (由可蝕刻的高分子材料例如聚 醯亞胺所構成),及形成於該絕緣層16B的表面之第2表 面側金屬層1 6 A,及形成於絕緣性薄板1 1的背面之背面 側金屬層17A所構成。 在此積層體10A中,第1表面側金屬層19A是具有 -30- 1250600 (28) 與應形成電極構造體15的保持部19的厚度相同的厚 ,絕緣層16B是具有與應形成電極構造體15的表面 部19的中央部份的厚度(高度)相同的厚度者, 表面側金屬層1 6 A是具有與應形成電極構造體1 5的 電極部1 9的前端部份的厚度(高度)相同的厚度 背面側金屬層1 7 A是具有與應形成電極構造體1 5的 電極部1 7的基端部份相同的厚度者。 針對如此的積層體1 〇 A,如圖3 0 ( a )所示,在 2表面側金屬層1 6 A的表面全面形成蝕刻用的光阻膜 ,且於背面側金屬層1 7 A的表面,按照對應於應形 極構造體1 5的圖案之圖案來形成蝕刻用的光阻膜1 3 成有複數個圖案孔13K)。
其次,針對背面側金屬層1 7 A,在經由光阻膜1 各圖案孔1 3 K而露出的部份實施蝕刻處理,而去除 份,藉此如圖3 0 ( b )所示,在背面側金屬層1 7 A 有複數個貫通孔17H。然後,針對絕緣性薄板1 1,在 光阻膜1 3的各圖案孔1 3K及背面側金屬層1 7A的各 孔1 7H而露出的部份實施蝕刻處理,而去除該部份 此如圖3 0 ( c )所示,在此絕緣性薄板1 1形成分別 至背面側金屬層17A的貫通孔17H之複數個的貫 1 1 Η。然後,針對第1表面側金屬層1 9 A,在經由光 1 3的各圖案7L13K,背面側金屬層17A的各貫通孔 及絕緣性薄板1 1的各貫通孔1 1 Η而露出的部份實施 處理,而去除該部份,藉此如圖30(d)所示,在第 度者 電極 第2 表面 者, 背面 其第 1 2 A 成電 (形 3的 該部 形成 經由 貫通 ,藉 運通 通孔 阻膜 1 7H 蝕刻 1表 -31 - 1250600 (29) 面側金屬層1 9 A形成有分別連通至絕緣性薄板1丨的貫通 孔1 1H之複數個的貫通孔19H。又,針對絕緣層16B,在 經由光阻膜1 3的圖案孔;[3 K,背面側金屬層1 7 A的各貫 通孔17 Η,絕緣性薄板1丨的各貫通孔1 1 η及第1表面側 金屬層〗9 Α的各貫通孔1 9 Η而露出的部份實施蝕刻處理 ,而去除該部份,藉此如圖3 0 ( e )所示,在絕緣層1 6 B 形成分別連通至第1表面側金屬層19A的貫通孔19H之 複數個的貫通孔16H。藉此,分別於積層體10A的背面形 成連通背面側金屬層1 7 A的貫通孔17H,絕緣性薄板1 1 的貫通孔1 1H,第1表面側金屬層19A的貫通孔19H及 絕緣層16B的貫通孔16H之複數個的電極構造體形成用 凹處10K。 又,由如此形成有電極構造體形成用凹處1 0K的積 層體10A來去除光阻膜12A,13,然後如圖31所示,在 此積層體10A上,以能夠覆蓋其第2表面側金屬層16A 的表面全面之方式來形成電鍍用的光阻膜12B,且於背面 側金屬層17A的表面,按照對應於應形成電極構造體15 的背面電極部17的圖案之圖案來形成電鍍用的光阻膜 14A (形成有複數個的圖案孔14K)。 其次,以第2表面側金屬層16A爲電極,針對積層 體10A施以電解電鍍處理,而於各電極構造體形成用凹 處10K及光阻膜14A的各圖案孔14K内充塡金屬,藉此 如圖3 2所示,形成:由絕緣性薄板1 1的表面突出之突起 狀的複數個的表面電極部用導體16M,及連續於該表面電 -32- 1250600 (30) 極部用導體1 6 Μ的各個基端,使絕緣性薄板i i貫 度方向而延伸之複數個的短路部18,以及連結於 部18的各另一端之複數個的背面電極部17。在此 電極部用導體1 6 Μ會分別經由第2表面側金屬層 形成彼此連結的狀態,背面電極部1 7會分別經由 金屬層1 7 Α而形成彼此連結的狀態。 又,由如形成有表面電極部用導體1 6M,短g 及背面電極部17的積層體10A來去除光阻膜12B 然後如圖3 3所示,以能夠覆蓋背面電極部1 7及背 屬層17A之方式來形成蝕刻用的光阻膜14C,且於 面側金屬層1 6 A的表面,按照對應於應形成表面 1 6的前端部份的圖案之圖案來形成蝕刻用的光阻 (被施以圖案形成處理),在第2表面側金屬層 施鈾刻處理,而去除露出的部份,藉此如圖3 4所 成有彼此分離之複數個的表面電極部用導體16M, 個的表面電極部用導體 16M分別具有:圓柱狀的 份,及圓柱狀的前端部份(比該中央部份的徑還要 )° 其次,去除光阻膜12D,且對絕緣層16B實施 理,而去除其全部,藉此使表面電極部用導體16M 表面側金屬層1 9 A露出,然後如圖3 5所示’以能 表面電極部用導體16M及應形成第1表面側金屬 的保持部19的部份之方式來形成触刻用的光阻膜 被施以圖案形成處理)。然後,在第1表面側金屬
通其厚 該短路 ,表面 1 6 A而 背面側 &部18 ,14A, 面側金 第2表 電極部 膜12D 16A實 示,形 該複數 中央部 小的徑 蝕刻處 及第1 夠覆蓋 層1 7 A 12C ( 層1 9A -33- 1250600 (31) 實施蝕刻處理,而去除露出的部份,藉此如圖3 6所示, 形成分別由表面電極部用導體1 6 Μ的基端部份的周面開 始連續沿著該絕緣性薄板1 1的表面而放射狀延伸至外方 之複數個的保持部1 9。又,去除光阻膜1 2 C,而使表面電 極部用導體1 6Μ及保持部1 9 露出後,實施電解蝕刻處 理,而形成該表面電極部用導體16Μ,藉此如圖37所示 ,形成表面電極部16,該表面電極部16具有:略半球狀 的中央部份,及由中央部份突出之略半球狀的前端部份。 其次,在光阻膜1 4 C實施光蝕刻微影處理,藉此如圖 3 8所示,以能夠覆蓋背面電極部1 7之方式來形成蝕刻用 的光阻膜1 4Β (被施以圖案形成處理),且以能夠覆蓋絕 緣性薄板11的表面,表面電極部16及保持部19之方式 來形成蝕刻用的光阻膜1 2Ε,在背面側金屬層1 7Α實施蝕 刻處理,而去除露出的部份,藉此如圖3 9所示,形成彼 此分離的複數個背面電極部17,進行形成電極構造體15 〇 又,藉由去除光阻膜12E及光阻膜MB來取得圖28 所示之第3例的薄板狀連接器1 〇。 若利用如此第3例的薄板狀連接器,則可取得與第1 例的薄板狀連接器同樣的效果。 圖40是表示本發明之薄板狀連接器的第4例構成的 説明用剖面圖。 此第4例的薄板狀連接器1 0,除了電極構造體1 5爲 具有圓柱狀表面電極部1 6的這一點以外,其餘則與第2 •34- 1250600 (32) 薄板狀連接器同樣構成,又,除了不對表面電極部用導體 進行電解蝕刻處理以外,亦即原封不動地以表面電極部用 導體來作爲表面電極部1 6以外,其餘則與第2例的薄板 狀連接器的製造方法同樣製造。 右利用此弟4薄板狀連接器’則可取得與第1例的薄 板狀連接器同樣的效果。 (電路檢查用探針及電路裝置的檢查裝置) 圖41是表示本發明之電路裝置的檢查裝置的一例構 成的説明用剖面圖。此電路裝置的檢查裝置是供以在晶圓 的狀態下分別針對形成於晶圓的複數個積體電路進行該積 體電路的電性檢查。 此電路裝置的檢查裝置具有進行被檢查電路裝置(晶 圓6)的各個被檢查電極7與測試器的電性連接之電路檢 查用探針1。在此電路檢查用探針1中,如圖42所示, 具有:複數個的檢查電極2 1會按照對應於晶圓6中所形 成的所有積體電路的被檢查電極7的圖案之圖案而形成於 表面(圖中下面)之檢查用電路基板20,且於此檢查用 電路基板20的表面配置有向異導電性連接器30,並於此 向異導電性連接器30的表面(圖中下面)配置有:複數 個的電極構造體15會按照對應於晶圓6中所形成的所有 積體電路的被檢查電極7的圖案之圖案而配置之圖i所示 構成的薄板狀連接器1 0。 又,於電路檢查用探針1的檢查用電路基板20的背 -35- 1250600 (33) 面(圖中上面)設有使該電路檢查用探針1加壓於下方的 加壓板3,且於電路檢查用探針i的下方設有載置晶圔6 的晶圓載置台4,又’於加壓板3及晶圓載置台4分別連 接有加熱器5。 就構成檢查用電路基板20的基板材料而言,可使用 以往習知的各種基板材料,具體而言,例如可使用玻璃 維補強型環氧樹脂,玻璃維補強型苯酚樹脂,玻璃維 補強型聚醯亞胺樹脂,玻璃維補強型雙馬來醯亞胺三嗪 樹脂等的複合樹脂材料,玻璃,二氧化矽,氧化鋁等的陶 瓷材料。 又’在構成用以進行WLBI試驗的檢查裝置時,線熱 膨脹係數最好是使用3χ1(Γ5/Κ以下者,更理想爲1χ1(Γ7 〜1X10 ·5 / Κ,特別是以1X1 〇 _6〜6 χ丨0 · 6 / κ最爲理想。 就如此基板材料而言,例如有Pyrex (登録商標) 玻璃,石英玻璃,氧化鋁,貝里利耐火材料,碳化矽,氮 化鋁,氮化硼等。 如圖43所示’向異導電性連接器3 〇是由框板3 1及 複數個向異導電性薄板3 5所構成。該框板3 1是對應於配 置有形成於被檢查電路裝置(晶圓)的所有積體電路的被 檢查電極的電極領域來形成複數個開口 32。該複數個向 異導電性薄板3 5是在該框板3 1上以能夠分別姐塞一開口 32的方式來配置’且被固定支持於該框板31的開口緣部 〇 就構成框板3 1的材料而言,並無特別加以限定,只 -36- !25〇6〇〇 (34) 要該框板3 1不容易變形,其形狀可維持安定的剛性者即 可,例如可使用金屬材料,陶瓷材料,樹脂材料等各種的 材料’在例如使用金屬材料來構成框板3 1時,亦可於該 框板3 1的表面形成絕緣性被膜。 就構成框板3 1的金屬材料而言,例如可使用鐵、銅 、鎳、鉻、鈷、鎂、錳、鉬、銦、鉛、鈀、鈦、鎢、鋁、 金、鉑、銀等的金屬或組合該等金屬兩種以上的合金或合 金鋼等。 就構成框板3 1的樹脂材料而言,例如可使用液晶聚 合物,聚醯亞胺樹脂等。 又’當該檢查裝置爲用以進行WLBI(Wafer Lebel Burn-in)試驗者時,構成框板31的材料最好是使用線熱 膨脹係數爲3χ10·5/Κ以下者,更理想爲-1χ1〇_7〜ιχ1〇-5/Κ’特別是以1χ1〇_6〜8χ10·6/Κ最爲理想。 就如此的材料的具體例而言,例如有因瓦合金,鎳銘 恒彈性合金’超因瓦合金,科瓦鐵鎳銘合金,42合金等 的磁性金屬的合金或合金鋼等。 又,框板3 1的厚度並無特別加以限定,只要其形狀 能夠被維持,且可支持向異導電性薄板3 5即可,雖其具 體的厚度會隨著材質而有所不同,但最好爲45〜6〇0/im ,更理想爲40〜400// m。 向異導電性薄板3 5是分別由複數個的導電部3 6及絕 緣部3 7所構成。該複數個的導電部3 6是由彈性高分子物 質所形成,按照對應於被檢查電路裝置(晶圓6 )中所形 •37- 1250600 (35) 成的一電極領域的被檢查電極7的圖案之圖案來形成,且 分別延伸於厚度方向。該絕緣部3 7是用以互相絕緣各個 的導電部3 6。並且,就圖示的例子而言,在向異導電性 薄板3 5的兩面,於導電部3 6及其周邊部份所位置之處形 成有由除此以外的表面突出之突出部38。 在各個向異導電性薄板3 5的導電部3 6含有具磁性的 導電性粒子P,其係嚴密排列配向於厚度方向。相對的, 絕緣部3 7則完全或幾乎不含導電性粒子P。 向異導電性薄板3 5的全厚(就圖示例而言爲導電部 36的厚度)最好爲50〜2000#m,更理想爲70〜1000// m,特別是以 80〜500//m最爲理想。若此厚度爲50//m 以上,則該向異導電性薄板3 5可取得充分的強度。另一 方面,如此厚度爲2 0 0 0 // m以下,則可確實地取得具有 所要的導電性特性之導電部3 6。 突出部38的突出高度最好其合計爲該突出部38的厚 度的10%以上,更理想爲15%以上。藉由形成具有如此突 出高度的突出部38,只要以較小的加壓力,便可充分地 壓縮導電部3 6,因此可確實地取得良好的導電性。 又’突出部38的突出高度最好爲該突出部38的最短 寬度或直徑的100%以下,更理想爲70%以下。藉由形成 具有如此突出高度的突出部38,由於當該突出部38被加 壓時不會縱彎曲,因此可確實地取得所希望的導電性。 就形成向異導電性薄板3 5的彈性高分子物質而言, 最好爲具有架橋構造的耐熱性局分子物質。就可使用於供 -38- 1250600 (36) 以取得架橋高分子物質的硬化性高分子物質形成材料 ’雖可使用各種的材料,但最好是使用液狀矽膠。 液狀矽膠可爲附加型或縮合型,但最好爲附加型 矽膠。此附加型液狀矽膠是藉由乙烯基與Si-H結合 應而硬化者,具有:由含有乙烯基及Si-H結合的雙 聚矽氧烷所構成的一液型(一成分型),及由含有乙 的聚矽氧烷及含有Si-H結合的聚矽氧烷所構成的二 (二成分型),在本發明中最好是使用二液型的附加 狀矽膠。 在利用液狀矽膠的硬化物(以下稱爲「矽膠硬 」)來形成向異導電性薄板3 5時,該矽膠硬化物最 1 5 0°C的壓縮永久變形爲10%以下,更理想爲8%以下 以6 %以下最爲理想。若該壓縮永久變形超過10%, 多次重複使用所取得的向異導電性連接器時或高温環 重複使用時,容易在導電部36發生永久變形,藉此 電部3 6的導電性粒子P的鏈鎖會亂掉,其結果難以 所要的導電性。
在此,矽膠硬化物的壓縮永久變形是根據JIS K 來測定。 又,矽膠硬化物最好其2 3 °C的肖氏A硬度爲1 0 者,更理想爲15〜55,特別是以20〜50最爲理想。 若此肯氏A硬度未滿1 0,則於加壓時,使導電f 相互絕緣的絕緣部3 7會容易過度變形,而難以維持 部3 6間所要的絕緣性。另一方面,若此肖氏A硬度 而言 液狀 的反 方的 烯基 液型 型液 化物 好其 ,又 則於 境下 ,導 維持 6249 〜6 0 形36 導電 超過 -39- 1250600 (37) 6 0,則爲了對導電部3 6賦予適當的變形’而必須要有相 當大的荷重之加壓力,因此容易在被檢查電路裝置(晶圓 )產生較大的變形或破壞。 又,就矽膠硬化物而言,若使用肖氏 A硬度爲上述 範圍以外者,則於重複使用所取得的向異導電性連接器時 ,容易在導電部36產生永久變形,藉此’導電部36的導 電性粒子的鏈鎖會亂掉,其結果難以維持所要的導電性。 此外,在構成用以進行WLBI試驗的檢查裝置時,形 成向異導電性薄板3 5的矽膠硬化物最好其2 3 °C的肖氏A 硬度爲25〜40者。 就矽膠硬化物而言,若肯氏A硬度爲上述範圍以外 ,則於重複進行WLBI試驗時,容易在導電部36產生永 久變形,藉此,導電部3 6的導電性粒子的鏈鎖會亂掉, 其結果難以維持所要的導電性。 在此,矽膠硬化物的肖氏 A硬度是根據】IS K 6249 來測定。 又,就矽膠硬化物而言,其23 °C的撕裂強度最好爲 8kN/m以上,更理想爲10kN/m以上,又以 15kN/m以上 爲最佳,特別是20kN/m以上爲最理想。若此撕裂強度未 滿8 kN/m,則對向異等電性薄板35賦予過度的變形時, 容易產生耐久性降低。 在此,矽膠硬化物的撕裂強度是根據】IS K 6249來 測定。 在本發明中,爲了使附加型液狀矽膠硬化,可使用適 -40- 1250600 (38) 當的硬化觸媒。就此類的硬化觸媒而言,可使用餡系’例 如氯化鉑酸及其氯’鈿-含不飽和基之矽氧烷配位化合物 ,乙烯基矽氧烷與鉑之配位化合物,鉑與1,3 -二乙烯 基四甲基二矽氧烷之配位化合物,三有機基膦或磷酸酯與 鉑之配位化合物,乙醯基乙酸酯鉑螯合劑’環二嫌與鉑之 配位化合物等習知者。 硬化觸媒的使用量是在考量硬化觸媒的種類及硬化處 理條件之下予以適當選擇’通常對附加型液狀矽膠1 00重 量部而言爲3〜15重量部。 又,於附加型液狀矽膠中,爲了提高附加型液狀矽膠 的觸變性,粘度調整,導電性粒子的分散安定性,或取得 具有高強度的基材等目的’而可因應所需’使含有通常的 二氧化矽粉,膠體二氧化矽’氧化鋁等的無機充塡材。 就含於導電部3 6的導電性粒子P而言,最好是使用 在具磁性的芯粒子(以下稱爲「磁性芯粒子」)的表面被 覆高導電性金屬者。 在此,所謂「高導電性金屬」是意指〇 °C的導電率爲 5χ1〇6Ω dm·1 以上者。 供以取得導電性粒子P的磁性芯粒子,其數平均粒子 徑最好爲3〜40/im。 在此,磁性芯粒子的數平均粒子徑是根據雷射繞射散 亂法來測定。 若上述數平均粒子徑爲3 // m以上,則容易取得加壓 變形容易,且電阻値低,連接可靠度高的導電部3 6。另 -41 - 1250600 (39) 一方面,若上述數平均粒子徑爲40 // m以下,則可容易 形成微細的導電部3 6,且所取得的導電部3 6容易形成具 有安定的導電性者。 又,磁性芯粒子最好其 BET比表面積爲10〜 5 0 0m2/kg,更理想爲 20〜5 00m2/kg,特別是以 5〇〜 400m2/kg爲最理想。 若此BET比表面積爲l〇m2/kg以上,則該磁性芯粒 子可電鍍的領域夠大,所以可在該磁性芯粒子確實地進行 所要量的電鍍,因此可取得導電性大的導電性粒子P,且 於該導電性粒子P間,接觸面積夠大,因此可取得安定且 高的導電性。另一方面’若此BET比表面積爲5 00m2/kg 以下,則該磁性芯粒子不會形成脆弱者,在物理性的應力 施加時破壞少,可保持安定且高的導電性。又,磁性芯粒 子最好其粒子徑的變動係數爲5 0 %以下,更理想爲4 0 %以 下,又以3 0 %以下爲佳,特別是2 0 %以下最爲理想。 在此,粒子徑的變動係數是根據式:(σ/Dn) xlOO (^是表示粒子徑的標準偏差値,Dn是表示粒子的數平 均粒子徑)來求取。 若上述粒子徑的變動係數爲5 0 %以下,則會因爲粒子 徑的均一性大,所以可形成導電性偏差小的導電部3 6。 就構成磁性芯粒子的材料而言,例如可使用鐵,鎳, 鈷,及利用銅’樹脂來塗佈該等金屬者,但最好使用飽和 磁化爲0.1Wb/m2以上者,更理想爲〇.3Wb/m2以上,特別 是0· 5 Wb/m2以上最爲理想’具體而言,例如有鐵、鎳、 -42- 1250600 (40) 鈷或該等的合金等。 就覆蓋於磁性芯粒子的表面的高導電性金屬而言,可 使用金,銀,铑,鉑,鉻等’其中’以使用化學性安定且 具有高導電率的金最爲理想° 導電性粒子P係局導電性金屬#心粒子的比例〔(局 導電性金屬的質量/芯粒子的質量)x100〕最好爲15質量 %以上,更理想爲2 5〜3 5質量% 。 若高導電性金屬的比例未滿1 5質量% ’則於高温環 境下重複使用所取得的向異等電性連接器時’該導電性粒 子P的導電性會顯著降低,其結果無法維持所要的導電性 〇 又,導電性粒子 P的 B E T比表面積最好爲1 〇〜 5 0 0m2/kg ° 若此BET比表面積爲1 〇m2/kg以上,則會因爲被覆 層的表面積夠大,所以可形成高導電性金屬的總重量大的 被覆層,因此可取得導電性大的粒子,且於該導電性粒子 P間,接觸面積夠大,所以可取得安定且高的導電性。另 一方面,若此BET比表面積爲5 00m2/kg以下’則該導電 性粒子不會形成脆弱者,在物理性的應力施加時破壞少’ 可保持安定且高的導電性。 又,導電性粒子P的數平均粒子徑最好爲3〜4 0 # m ,更理想爲6〜25//m。 藉此形成如此的導電性粒子P,所取得的向異導電性 薄板3 5會形成容易加壓變形者,且於導電部3 6中’導電 -43- 1250600 (41) 性粒子P間可取得充分的電性接觸。 又,導電性粒子P的形狀並沒有特別加以限定,但s 了容易使分散於高分子物質形成材料中,最好爲球狀,M 形狀,或者予以凝集後的2次粒子所形成的塊狀者。 導電性粒子P的含水率最好爲5質量%以下,更理想 爲3質量%以下,又以2質量%以下爲佳,特別是1質量 %以下最爲理想。藉由符合如此的條件,可於向異導電个生 薄板35的形成中,防止或抑止硬化處理時產生氣泡。 又,導電性粒子P的表面可爲使用矽烷耦合劑等的奉禹 合劑來加以處理者。藉此,該導電性粒子P與彈性高分子 物質的接著性會變高,其結果,所取得的向異導電性薄板 3 5可形成重複使用之耐久性較高者。 耦合劑的使用量是在不影響導電性粒子P的導電性的 範圍內予以適當的選擇,其耦合劑對導電性粒子P的表面 之被覆比例(耦合劑對導電性粒子的表面積之被覆面積 的比例)最好爲形成5 %以上的量,上述被覆率更理想7 〜1 0 0 %,又以1 0〜1 0 0 %爲佳,特別是以2 0〜1 0 〇 %最爲 理想。 如此的導電性粒子P,例如可藉由以下的方法來取得 〇 首先’準備一藉由平常方法來使強磁性體材料粒子化 的強磁性體粒子或市售的強磁性體粒子,且對該粒子進行 分級處理,藉此來調製具有所要的粒子徑之磁性芯粒子。 在此,粒子的分級處理,例如可藉由空氣分級裝置, -44- 1250600 (42) 音波篩選裝置等的分級裝置來進行。 又,分級處理的具體條件可按照磁性芯粒子的數平均 粒子徑,分級裝置的種類等來予以適當地設定。 其次,藉由酸來處理磁性芯粒子的表面,且例如利用 純水來予以洗浄,藉此可去除存在於磁性芯粒子的表面的 污穢,異物,氧化膜等的雜質,然後在該磁性芯粒子的表 面被覆高導電性金屬,藉此來取得導電性粒子。 在此,就使用於用以處理磁性芯粒子的表面的酸而言 ,例如可使用鹽酸等。 在磁性芯粒子的表面被覆高導電性金屬的方法,可使 用無電解電鍍法,置換電鍍法等,但並非只限定於該等方 法。 若針對藉由無電解電鍍怯或置換電鍍法來製造導電性 粒子的方法進行説明,則首先會在電鍍液中添加被施以酸 處理及洗浄處理的磁性芯粒子,然後調製泥漿,一邊攪拌 該泥漿,一邊進行該磁性芯粒子的無電解電鍍或置換電鍍 。其次,從電鍍液分離泥漿中的粒子,然後利用純水來對 該粒子進行洗浄處理,藉此來取得於磁性芯粒子的表面被 覆高等電性金屬的導電性粒子。 又,亦可於磁性芯粒子的表面進行下層電鍍,而於形 成下層電鍍層之後,在該下層電鍍層的表面形成由高導電 性金屬所構成的電鍍層。就形成下層電鍍層及其表面的電 鍍層之方法而言,雖無特別加以限定,但最好是藉由無電 解電鍍法,在磁性芯粒子的表面形成下層電鍍層之後,利 -45- 1250600 (43) 用置換電鍍法,在下層電鍍層的表面形成 所構成的電鍍層。 又,就使用於無電解電鍍或置換電鍍 並無特別加以限定,可使用各種市售者。 又,於磁性芯粒子的表面被覆高導電 由凝集粒子來產生粒子徑較大的導電性粒 因應所需,進行導電性粒子的分級處理, 所希望的粒子徑的導電性粒子。 就供以進行導電性粒子的分級處理之 例如可爲使用於供以調製上述磁性芯粒子 級裝置。 就導電部3 6之導電性粒子P的含有 是體積分率爲10〜60 %,更理想是形成If 若該比例未滿1 0%,則會有可能無法取得 部36。另一方面,若該比例超過60%,I 部3 6會谷易形成脆弱者’無法取得必要的 以上的向異導電性連接器,例如可藉 開2002-324600號公報的方法來製造。 首先,在上述檢查裝置中,於晶圓載丨 查對象的晶圓6,其次,藉由加壓板3來 針1加壓至下方,藉此,該薄板狀連接器 體1 5的各個表面電極部1 6會分別接觸於 電極7,且分別藉由該表面電極部16來力 個被檢查電極7。在此狀態下,向異導電 由高導電性金屬 的電鍍液而言, 性金屬時,可藉 子,因此最好是 藉此可確實取得 分級裝置而言, 的分級處理之分 比例而言,最好 ;〜5 0 %的比例。 電阻値小的導電 則所取得的導電 彈性。 由記載於日本特 置台4上載置檢 使電路檢查用探 1 0的電極構造 晶圓6的被檢查 口壓晶圓6的各 性連接器3 0的 - 46- 1250600 (44) 向異導電性薄板3 5的各個導電部3 6會利用檢查用電路基 板20的檢查電極21及薄板狀連接器10的電極構造體15 的背面電極部17來予以夾壓,而壓縮於厚度方向,藉此 ,於該導電部3 6的厚度方向會形成有導電路,且結果可 達成晶圓6的被檢查電極7與檢查用電路基板20的檢查 電極2 1的電性連接。然後,利用加熱器5經由晶圓載置 台4及加壓板3來使晶圓6加熱至規定的温度,在此狀態 下,分別針對該晶圓6的複數個積體電路來執行所要的電 性檢查。 若利用上述電路檢查用探針,則因爲具備圖1所示的 薄板狀連接器1 0,所以即使針對以較小的間距來形成被 檢查電極7的晶圓6,照樣能夠確實地達成安定的電性連 接狀態,且因爲薄板狀連接器1 0的電極構造體1 5不會脫 落’所以可取得較高的耐久性。 又’若利用上述檢查裝置,則因爲具備電路檢查用探 針1 (具有圖1所示的薄板狀連接器1 〇 ),所以即使針對 以較小的間距來形成被檢查電極7的晶圓6,照樣能夠確 實地達成安定的電性連接狀態,且因爲電路檢查用探針1 具有較高的耐久性,所以即使進行多數個晶圓的檢查,照 樣能夠執行長期間可靠度高的檢查。 本發明之電路裝置的檢查裝置,並非只限於上述例, 亦可如以下所示追加各種的變更。 (1)圖41及圖42所示的電路檢查用探針1是一次 針對形,成於晶圓6的所有積體電路的被檢查電極7達成電 -47- 1250600 (45) 性連接,但亦可由形成於晶圓6的所有積體電路中所被選 擇的複數個積體電路的被檢查電極7進行電性連接。所被 選擇的積體電路的數量,可在考量晶圓6的尺寸’形成於 晶圓6的積體電路的數量,各積體電路的被檢查電極的數 量等之下來予以適當地選擇,例如1 6個,3 2個,64個, 128 個。 在具有如此電路檢查用探針的檢查裝置中,可在由形 成於晶圓6的所有積體電路中所被選擇的複數個積體電路 的被檢查電極7電性連接電路檢查用探針來進行檢查,然 後在由其他的積體電路中所被選擇的複數個積體電路的被 檢查電極7電性連接電路檢查用探針來進行檢查,藉此由 重複如此的過程來進行形成於晶圓6的所有積體電路的電 性檢查。 又,若利用如此的檢查裝置,則在針對直徑 8吋或 12吋的晶圓中高度集成的積體電路進行電性檢查時,與 一次針對所有積體電路進行檢查的方法相較之下,可減少 所被使用之檢查用電路基板的檢查電極數或配線數,藉此 可謀求檢查裝置之製造成本的低減化。 (2 )在向異導電性連接器3 0的向異導電性薄板3 5 中,除了按照對應於被檢查電極7的圖案之圖案而形成的 導電部36以外,亦可形成有未電性連接至被檢查電極7 的非連接用導電部。 (3)本發明之檢查裝置的檢查對象的電路裝置並非 只限於形成有多數個積體電路的晶圓,亦可爲半導體晶片 -48 - 1250600 (46) 或形成於BGA、CSP等的封裝LSI、CMC等的半導體積體 電路裝置等的電路的檢查裝置。 〔實施例〕 以下,針對本發明之具體的實施例來進行説明,但本 發明並非只限於該等的實施例。 〔試驗用晶圓的製作〕 如圖44所示,在直徑爲8吋的矽(線熱膨脹係數 3·3 X 1 (Γ6/Κ )製晶圓6上,合計形成5 96個各尺寸爲 6.5mm X 6.5mm的正方形積體電路L。形成於晶圓6的積 體電路L分別如圖45所示,在其中央具有被檢查電極領 域A,在此波檢查電極領域A中,如圖4 6所示,各縱方 向(圖46中,上下方向)的尺寸爲200//m,橫方向(在 圖46中,左右方向)的尺寸爲80//m之矩形的26個被 檢查電極7會以1 2 0 // m的間距,於横方向上配列成兩列 (一列的被檢查電極7的數量爲13個)。鄰接於縱方向 的被檢查電極7之間的離間距離爲450//m。又,於26個 被檢查電極7中,會兩個兩個地彼此電性連接。此晶圓6 全體的被檢查電極7的總數爲15496個。以下,將此晶圓 稱爲「試驗用晶圓W1」。 <實施例1 > 〔薄板狀連接器Μ ( 1-1 )〜Μ ( 1-5 )的製作〕 -49- 1250600 (47) 準備:在厚度爲的聚醯亞胺薄板的 積層有厚度爲5//m的銅層之積層聚醯亞胺薄板 可塑性聚醯亞胺薄板的一面積層有厚度爲 積層熱可塑性聚酷亞胺薄板’且在積層聚醯亞胺 方銅層的表面上,以能夠對接未被銅積層的面之 置積層熱可塑性聚醯亞胺薄板’藉由對兩者進行 理來製作圖3所示構成的積層體(10A)。 所取得的積層體(10A)是在由厚度爲12.5 醯亞胺所構成的絕緣性薄板(1 1 )的表面上依次 厚度爲5//m的銅所構成的第1表面側金屬層( 由厚度爲25//m的聚醯亞胺所構成的絕緣層(1 由厚度爲5 μ m的銅所構成的第2表面側金屬權 ,且於該絕緣性薄板(1 1 )的背面積層由厚度爲 銅所構成的背面側金屬層(1 7 A )。 又,針對上述積層體(10A),藉由厚度爲 乾薄膜光阻劑,在第2表面側金屬層(1 6 A )的 形成光阻膜(12A ),且於背面側金屬層(17A 形成光阻膜(1 3 ),該光阻膜(1 3 )會按照對應 晶圓W1中所形成的被檢查電極的圖案之圖案來 爲60/im的15496個圓形圖案孔(13K) (參 。在此,於光阻膜(13)的形成中,曝光處理是 水銀燈來照射80m:[的紫外線,顯像處理是在由 鈉水溶液所構成的顯像劑中浸漬40秒鐘2次。 其次,針對背面側金屬層(1 7 A ),利用氯 兩面分別 ,及在熱 的銅層之 薄板的一 方式來配 熱壓著處 // m的聚 積層:由 :19A), 6B ),及 f ( 16A) 5 // m 的 25 /i m 的 表面全面 )的表面 於試驗用 形成直徑 照圖4 ) 利用高壓 1 %氫氧化 化鐵系蝕 -50- 1250600 (48) 刻液,以5 0 °C,3 0秒鐘的條件來施以蝕刻處理,藉此於 背面側金屬層(1 7 A )中形成分別連通至光阻膜1 3 )的圖 案孔13K之15496個的貫通孔(17H) (參照圖5)。 然後,針對絕緣性薄板(1 1 ),利用聯氨系蝕刻液,以 6 0 °C,1 20分鐘的條件來施以蝕刻處理,藉此於絕緣性薄 板(11 )中形成分別連通至背面側金屬層(1 7 A )的貫通 孔(17H)之15496個的貫通孔(11H) (參照圖6)。 該貫通孔(1 1 Η )是分別由絕緣性薄板(1 1 )的背面往表 面形成小徑的錐形狀者,背面側的開口徑爲6 0 // m,表面 側的開口徑爲4 5 // m。 然後,針對第1表面側金屬層(1 9 A ),利用氯化鐵 系蝕刻液,以5 0 °C,3 0秒鐘的條件來施以蝕刻處理,藉 此於第1表面側金屬層(1 9 A )中分別形成連通至絕緣性 薄板(11)的貫通孔(11H)之15496個的貫通孔(19H ) (參照圖7 )。又,針對絕緣層(16B ),利用聯氨系 蝕刻液,以6 0 °C,1 2 0分鐘的條件來施以蝕刻處理,藉此 於絕緣層(1 6 B )中形成分別連通至第1表面側金屬層 (19A)的貫通孔19H之15496個的貫通孔(16H) (參 照圖8 )。該貫通孔(1 6 Η )是分別由絕緣層(1 6 B )的背 面往表面形成小徑的錐形狀者’背面側的開口徑爲4 5 # m ,表面側的開口徑爲1 7 A m。 如此一來,在積層體(1 〇 A )的背面形成分別連通背 面側金屬層(1 7A )的貫通孔(1 7H ) ’絕緣性薄板(1 1 )的貫通孔(1 1 Η ),第1表面側金屬層(1 9 A )的貫通 -51 - 1250600 (49) 孔(19H ),及絕緣層(16B )的貫通孔 (16H )之 15496個的電極構造體形成用凹處(ι〇Κ)。 其次,使形成有電極構造體形成用凹處(1 〇Κ )的積 層體(1 0 A )浸漬2分鐘於45 °C的氫氧化鈉溶液中,藉此 來由該積層體(10A)去除光阻膜(12A,13),然後針 對積層體(10 A ),利用厚度爲25 // m的乾薄膜光阻劑, 以能夠覆蓋第2表面側金屬層(16A)的表面全面之方式 來形成光阻膜 (12B ),且於背面側金屬層(17A)的表 面形成光阻膜(14A),該光阻膜(14A)形成有連通至 該背面側金屬層(17A )的貫通孔(17H )之尺寸爲150 // mx60//m的1 5 4 9 6個的矩形圖案孔(14 K ) (參照圖9 )。在此,於光阻膜(14A)的形成中,曝光處理是藉由 高壓水銀燈來照射80mJ的紫外線,顯像處理是在由1%氫 氧化鈉水溶液所構成的顯像劑中浸漬4 0秒鐘2次。 其次,將積層體(10A ) 浸漬於含有氨基磺酸鎳的 電鍍浴中,針對該積層體(10A),以第2表面側金屬層 (16A)作爲電極’實施電解電鍍處理,而於各電極構造 體形成用凹處(10K)及光阻膜(14A)的各圖案孔(14K )内充塡金屬,藉此來形成經由表面電極部(1 6 ),短路 部(1 8 )及背面側金屬層(1 7 A )而彼此連結的背面電極 部(1 7 )(參照圖1 0 )。 如此一來,使形成有表面電極部(16),短路部(18 )及背面電極部(1 7 )的積層體(1 〇 a ) 浸漬2分鐘於 45°C的氫氧化鈉溶液中,藉此由該積層體(1〇a)來去除 -52- 1250600 (50) 光阻膜(12B,14A),然後利用厚度爲25 μ m的乾薄膜 光阻劑,以能夠覆蓋背面電極部(1 7 )之方式來形成蝕刻 用的光阻膜(14B)(被施以圖案形成處理)(參照圖11 )。在此,於光阻膜 (14B )的形成中,曝光處理是藉 由高壓水銀燈來照射8 OmJ的紫外線,顯像處理是在由1 % 氫氧化鈉水溶液所構成的顯像劑中浸漬4 0秒鐘2次。然 後,針對第2表面側金屬層(1 6 A )及背面側金屬層( 1 7 A ),利用氨系蝕刻液,以5 0 °C,3 0秒鐘的條件來實 施蝕刻處理,藉此來去除第2表面側金屬層(1 6 A )的全 部,且去處背面側金屬層(1 7 A )的露出部份,藉此來分 別使背面電極部(1 7 )彼此分離(參照圖1 2 )。 其次,針對絕緣層(1 6B ),利用聯氨系蝕刻液,以 6 〇 °C,1 2 0分鐘的條件來實施蝕刻處理,藉此來去除絕緣 層(16B),且去處光阻膜(14B),而使表面電極部( 1 6 ),第1表面側金屬層(1 9 A )及背面電極部(1 7 )露 出(參照圖1 3 )。然後,利用厚度爲2 5 // m的乾薄膜, 以能夠覆蓋表面電極部(1 6 )及應形成第1表面側金屬層 (1 7 A )的保持部(1 9 )的部份之方式來形成光阻膜(
1 2 c )(被施以圖案形成處理),且以能夠覆蓋絕緣性薄 & ( U )的背面及背面電極部(1 7 )的全面之方式來形成 光阻膜(14C) (參照圖14)。在此,於光阻膜(12C )的形成中,曝光處理是藉由高壓水銀燈來照射80mJ的 ^ #線’顯像處理是在由1 %氫氧化鈉水溶液所構成的顯 像劑中浸漬40秒鐘2次。然後,針對第1表面側金屬層 -53- 1250600 (51) (1 9 A ),利用氯化鐵系蝕刻液,以5 0 °C,3 0秒鐘的條 件來實施蝕刻處理,藉此來形成由表面電極部(1 6 )的基 端部份的周面開始連續沿著絕緣性薄板(1 1 )的表面而放 射狀延伸至外方之圓板環狀的保持部(1 9 ),進而形成電 極構造體(1 5 )(參照圖1 5 )。 又,由表面電極部 (16)及保持部 (19)來去除 光阻膜 (1 2 C ),且由絕緣性薄板(1 1 )的背面及背面 電極部 (1 7 )去除光阻膜 (1 4C ),藉此來製造本發明 的薄板狀連接器 (1〇) (參照圖1 )。 所被取得的薄板狀連接器(1 〇 ),其絕緣性薄板(1 i )的厚度d爲12.5//m,電極構造體 (15)的表面電極 部 (16 )的形狀爲圓錐台狀,其基端的徑Rl爲45 “ m, 其前端的徑R2爲其突出高度h爲25#m,短路 部 (1 8 )的形狀爲圓錐台狀,其表面側一端的徑r3爲 45//111,背面側的另一端的徑R4爲60//m,背面電極部 (17 )的形狀爲矩形的平板狀,其橫寬(徑R5 )爲60 // m ’総:見爲 1 5 0 // πι ’厚度D 2爲 3 0 # ιχχ,保持部 (19 )的形狀爲圓形環板狀,其外徑R6爲50//m,宜厚度Di 爲 5 # m 〇 如此製造合計5個的薄板狀連接器。以該等的薄板狀 連接器作爲「薄板狀連接器M(l-l)」〜「薄板狀連胃 器Μ (卜5 )」。 〔向異導電性連接器的製作〕 -54- 1250600 (52) (1 )磁性芯粒子的調製: 使用市售的鎳粒子(Westaim公司製’ 「FC1000」) ,如以下所示來調製磁性芯粒子。 利用日淸工程技術株式會社製的空氣分級機「Turbo-Classify TC-15N」,以比重爲 8.9,風量爲 2.5m3/min,轉 子轉數爲1 600rpm,分級點爲25 // m,鎳粒子的供給速度 爲1 6 g / m i η的條件來對鎳粒子2 k g進行分級處理,捕集鎳 粒子1.8kg。又,以比重爲8.9,風量爲2.5m3/min,轉子 轉數爲3 0 0 0 r p m,分級點爲1 0 // m,鎳粒子的供給速度爲 14g/min的條件來對此鎳粒子1.8kg進行分級處理,捕集 鎳粒子1.5kg。 其次,利用筒井理化學機器株式會社製的音波篩選器 「SW-20AT形」,使利用空氣分級機而被分級的鎳粒子 1 2 0g更進行分級處理。具體而言,由上往下分別依次重 疊直徑爲 200mm,開 口徑爲 25//m’ 20//m,16//m 及 8 /im的4個篩子,在各個篩子中投入直徑爲2mm的陶瓷 球109,在最上段的篩子(開口徑爲25 // m )中投入鎳粒 子20g,以55Hz,12分鐘及125Hz,15分鐘的條件來進 行分級處理,回收被捕集於最下段的篩子(開口徑爲8 // m )中的鎳粒子。藉由進行合計2 5次的如此操作來調 製磁性芯粒。 所被取得之磁性芯粒子的數平均粒子徑爲1 〇 m ’粒 子徑的變動係數爲10%,BET比表面積爲0.2xl03m2/kg ,飽和磁化爲〇.6Wb/m2。 -55- 1250600 (53) 以此磁性芯粒子作爲「磁性芯粒子[A]」。 (2 )導電性粒子的調製: 在粉末電鍍裝置的處理槽内投入磁性芯粒子[A] 10 〇g ,更加入0.3 2N的鹽酸水溶液2 L,然後予以攪拌,取得 具有磁性芯粒子[A]的泥漿。並且,在常温下攪拌此泥漿 30分鐘,藉此來進行磁性芯粒子[A]的酸處理,然後靜置 1分鐘,使磁性芯粒子[A]沈殿,去除上淸澈液。 其次,在被施以酸處理的磁性芯粒子[A]中加入純水 2 L,於常温下攪拌2分鐘,然後靜置1分鐘,使磁性芯粒 子[A]沈殿,去除上淸澈液。重複操作此操作,藉此來進 行磁性芯粒子[A]的洗浄處理。 又,於被施以酸處理及洗浄處理的磁性芯粒子[A]中 加入金的含有比例爲20g/L的金電鍍液2L,將處理層內 的温度升溫至90 °C,藉由攪拌來調製泥漿。在此狀態下 ,一邊攪拌泥漿,一邊對磁性芯粒子[A]進行金的置換電 鍍。然後,一邊將泥漿放冷一邊靜置,而使粒子沈殿,去 除上淸澈液,藉此來調製導電性粒子。 在如此取得的導電性粒子中加入純水2L,於常温下 攪拌2分鐘,然後靜置1分鐘,使導電性粒子沈殿,去除 上淸澈液。再將此操作重複進行2次,然後加入加熱至 9 0 °C的純水2L,且予以攪拌,利用濾紙來過濾所取得的 泥漿,而回收導電性粒子。又,藉由設定成90 °C的乾燥 機來對此導電性粒子進行乾燥處理。 -56- 1250600 (54) 所被取得之導電性粒子的數平均粒子徑爲1 2 // m, BET比表面積爲〇.15xl03m2/kg,(形成被覆層的金的質 量)/(導電性粒子全體的質量)的値爲0.3。 以此導電性粒子作爲「導電性粒子 (a )」。 (3 )框板的製作: 按照圖4 7及圖4 8所示的構成,以及根據下記的條件 來製作具有對應於上述試驗用晶圓W 1的各被檢查電極領 域而形成的5 9 6個的開口( 3 2 )之直徑爲8吋的框板(3 1 )° 此框板(3 1 )的材質爲科瓦鐵鎳鈷合金(線熱膨脹係 數 5χ10·6/Κ),其厚度爲 60// m。 各個開口(32)的橫方向(在圖47及圖48中左右方 向)的尺寸爲1800 // m,縱方向(在圖47及圖48中上下 方向)的尺寸爲600//m。 在鄰接於縱方向的開口( 3 2 )之間的中央位置形成有 圓形的空氣流入孔(33),其直徑爲i〇〇〇#m。 (4 )向異導電性薄板用成形材料的調製: 在附加型液狀矽膠1 〇〇重量部添加混合導電性粒子 [a]30重量部,然後實施減壓的脫泡處理,藉此來調製向 異導電性薄板用的成形材料。 以上所使用的附加型液狀矽膠是分別由粘度爲2 5 0P2 • s的A液及B液所構成的二液型者,其硬化物的壓縮永 -57- 1250600 (55) 久變形爲5%,肖氏A硬度爲32,引裂強度爲 在此,附加型液狀矽膠及其硬化物的特性 述測定者。 (i )附加型液狀矽膠的粘度是藉由B型 定23±2°C的値。 (ii )矽膠硬化物的壓縮永久變形是如以 〇 首先,以等量的比例來攪拌混合二液型的 矽膠的A液及B液。其次,使此混合物流入 對該混合物進行減壓的脫泡處理後,在120 °C 條件下進行硬化處理,而製作成由厚度爲1 2 爲2 9mm的矽膠硬化物所構成的圓柱體,且對 行20 0 °C,4小時等條件的後硬化(成形後的 利用如此取得的圓柱體來作爲試驗片,以JI S 基準,測定150±2°C的壓縮永久變形。 (iii )矽膠硬化物的引裂強度是如以下所 在與上述(ii )同樣的條件下,進行附加 的硬化處理及後硬化(成形後的熱處理),藉 度爲2.5mm的薄板。由此薄板來沖切製作月 片,且以JIS K 6249爲基準,測定23±2t的弓I (iv)肖氏A硬度是使用重疊5片與上述 製作的薄板而取得的積層體爲試驗片,且以 爲基準,測定23±2t的値。 25kN/m ° 是如以下所 粘度計來測 下所述測定 附加型液狀 金屬鑄模, 、3 0分鐘的 .7mm 5 直徑 此圓柱體進 熱處理)。 K 6249 爲 述測定。 型液狀矽膠 此來製作厚 牙形的試驗 丨裂強度。 (iii )同樣 JIS K 6249 -58- l25〇600 (56) (5 )向異導電性連接器的製作: 利用上述(1 )所製作的框板(3 1 )及上述(4 )所調 製的成形材料,按照日本特開2002-3 24600號公報所記載 的方法’以能夠分別阻塞一開口( 3 2 )的方式來配置於框 板(3 1 ),形成固定支持於該框板(3 1 )的開口緣部之圖 42所示構成的5 96個向異導電性薄板(35 ),藉此來製 進向異導電性連接器。在此,成形材料層的硬化處理是一 邊藉由電磁石來使2T的磁場作用於厚度方向,一邊以 1 00 °C,1小時的條件來進行處理。 所取得的各個向異導電性薄板(3 5 ),具體而言,橫 方向的尺寸爲 2500//m,縱方向的尺寸爲 1400//m,26 個的導電部(36 )是以120 μ m的間距來兩列配置於横方 向(一列的導電部的數量爲13個,鄰接於縱方向的導電 部之間的離間距離爲4 5 0 // m ),各個導電部(3 6 )的橫 方向的尺寸爲60//m,縱方向的尺寸爲200//m’厚度爲 150//m,突出部(38)的突出高度爲 25//m,絕緣部( 3 7 )的厚度爲1 〇〇 // m。並且,在橫方向中位於最外側的 導電部(3 6 )與框板的開口縁之間配置有非連接用的導電 部。非連接用的各個導電部,其横方向的尺寸爲80//Π1’ 縱方向的尺寸爲,厚度爲150μπι。 在調查各向異導電性薄板(3 5 )的導電部(3 6 )中的 導電性粒子的含有比例時,所有導電部(3 6 )的體積分率 約爲3 0 %。 以所取得的向異等電性連接器作爲「向異導電性連接 -59- 1250600 (57) 器Cl」。 (6 )檢查用電路基板的製作’· 基板材料爲使用氧化鋁陶瓷(線熱膨脹係數4 · 8> 1(Γ6/Κ),按照試驗用晶圓W1的被檢查電極的圖案 案來製作形成有檢查電極(21)的檢查用電路基板( 。此檢查用電路基板(20 )係全體尺寸爲30cm X 30c 矩形,其檢查電極係橫方向的尺寸爲60 縱方向 寸爲200//m。以所取得的檢查用電路基板爲「檢查 路基板T1」。 (7 )連接安定性試驗: 針對各個薄板狀連接器Μ ( 1 -1 )〜薄板狀連接 (1 - 5 )進行以下所示的連接安定性試驗。 首先,將試驗用晶圓W1配置於試驗台,在此1ϊ 晶圓W1的表面上,以各個表面電極部能夠位於該_ 晶圓W1的被檢查電極上之方式來對位配置薄板狀3 ,且於此薄板狀連接器上,以各個導電部能夠位於g 狀連接器的背面電極部上之方式來對位配置向異導霄 接器C1,又,於此向異導電性連接器上,以各個杨 極能夠位於該向異導電性連接器的導電部上之方式并 配置檢查用電路基板T1,並以12.4kg的荷重(加_ 異導電性連接器的每1個導電部的荷重平均爲0.8g) 檢查用電路基板T1加壓至下方。 之圖 20 ) m的 的尺 用電 器Μ 驗用 驗用 接器 薄板 性連 查電 對位 於向 來使 -60- 1250600 (58) 又,於室温 (2 5 °C )下,針對檢查用電路基板T1 的1 5 4 9 6個檢查電極來依次測定經由向異導電性連接器 C1,薄板狀連接器及試驗用晶圓w 1而彼此電性連接的2 個檢查電極之間的電阻,且以所被測定的電阻値的2分之 1的値作爲檢查用電路基板T1的檢查電極與試驗用晶圓 W1的被檢查電極之間的電阻(以下稱爲「導通電阻」) 而予以記録,求取全測定點之導通電阻未滿1 Ω的測定點 的比例。 又,除了對檢查用電路基板 T1所施加的荷重由 12.4kg變更成31kg (加諸於向異導電性連接器的每1個 導電部的荷重平均爲2g )以外,其餘則與上述同樣,求 取全測定點之導通電阻未滿1 Ω的測定點的比例。 以上,將結果顯示於表1。 (8 )耐久性試驗: 針對各個薄板狀連接器M(l-l),薄板狀連接器Μ (1-2 )及薄板狀連接器Μ ( 1-4 )進行以下所示的耐久性 試驗。 首先,將試驗用晶圓W1配置於具備電熱加熱器的試 驗台,在該試驗用晶圓W1的表面上,以各個表面電極部 能夠位於該試驗用晶圓W1的被檢查電極上之方式來對位 配置薄板狀連接器,且於此薄板狀連接器上,以各個導電 部能夠位於該薄板狀連接器的背面電極部上之方式來對位 配置向異導電性連接器C1,又,於該向異導電性連接器 -61 - (59) 1250600 上,以各個檢查電極能夠位於該向異導電性連接器的導電 部上之方式來配置檢查用電路基板T1,並以31kg的胃重 (加諸於向異導電性連接器的每1個導電部的荷重平均爲 2 g )來使檢查用電路基板T1加壓至下方。然後,將;試驗 台加熱至8 5 °C,該試驗台的温度安定後,針對檢查用電 路基板T 1的1 5 4 9 6個檢查電極來依次檢測經由向異導電 性連接器C1,薄板狀連接器及試驗用晶圓Wi而彼此電性 連接的2個檢查電極之間的電阻,以所被測定的電阻値的 2分之1的値作爲檢查用電路基板T1的檢查電極與試驗 用晶圓W1的被檢查電極之間的電阻(以下稱爲「導通電 阻」)而予以記録,求取導通電阻爲1 Ω以上的測定點的 數量。又,於此狀態下,保持3 0秒鐘後,將試驗台的溫 度保持於85t,解除對檢查用電路基板T1的加壓,於此 狀態下,保持3 0秒鐘。以上操作爲1循環,共合計進行 5循環。 在此,將以上的操作結果顯示於表2。 在上述耐久性試驗終了後,分別觀察薄板狀連接器Μ (1-1 ),薄板狀連接器Μ ( 1-2 )及薄板狀連接器Μ ( 1 -4 )時,任何的電極構造體皆不會自絕緣性薄板脫落, 可確認出具有高耐久性。 <比較例1 > 在薄板狀連接器的製作中,藉由蝕刻處理來除去第1 表面側金屬層的全部,未形成保持部以外是與實施例1同 -62- (60) 1250600 樣製作薄t反狀連ί妾器。 所取得的薄板狀連接器,其絕緣性薄板的厚度d爲 12.5/im,電極構造體的表面電極部的形狀爲圓錐台狀, 其基端的徑爲45//m,其前端的徑爲l7//m,其突出高度 爲2 5 # ,短路部的形狀爲圓錐台狀,其表面側的一端的 徑爲4 5 μ m,背面側的另一端的徑爲6 0 // m,背面電極部 的形狀爲矩形的平板狀,其橫寬爲6 0 // m,縱寬爲1 5 0 //m,厚度爲者。 如此一來,可製造合計5個的薄板狀連接器。將該等 薄板狀連接器設爲「薄板狀連接器Μ (2-1)」〜「薄板 狀連接器Μ ( 2-5 )」。 針對各個薄板狀連接器Μ ( 2 -1 )〜薄板狀連接器Μ (2 - 5 )進行與實施例1同樣的連接安定性試驗。其結果 爲表 1所示。 又,針對各個薄板狀連接器Μ ( 2 -1 )及薄板狀連接 器Μ ( 2 - 3 )進行與實施例1同樣的耐久性試驗。其結果 爲表2所示。 又,於耐久性試驗終了後,觀察各個薄板狀連接器Μ (2-1)及薄板狀連接器Μ (2-3),在薄板狀連接器Μ (2-1)中,於15496個的電極構造體中,52個的電極構 造體會從絕緣性薄板脫落,在薄板狀連接器Μ (2-3)中 ’於15496個的電極構造體中,16個的電極構造體會從 絕緣性薄板脫落。 •63- 1250600 (61) <比較例2 > 如以下所述,按照圖5 0所示的過程來製造薄 接器。 首先,準備一積層材料(在由厚度12.5//m的 胺所形成的絕緣性薄板的一面積層厚度5 // m的銅 成者),且對此積層材料的絕緣性薄板施以雷射加 此可按照對應於試驗用晶圓W 1的被檢查電極的圖 別形成貫通絕緣性薄板的厚度方向之直徑爲3 0 1 5496個貫通孔。其次,對此積層材料施以光蝕刻 理及鎳電鍍處理,藉此可於絕緣性薄板的貫通孔内 體連結於銅層的短路部,且於該絕緣性薄板的表面 體連結於短路部的突起狀表面電極部。此表面電極 端的徑爲 70 // m,自絕緣性薄板的表面算起的 2 Oum。然後,對積層材料的銅層施以光蝕刻處理 其一部份,藉此來形成60//mxl50/im的矩形背面 ,又,於表面電極部及背面電極部施以鍍金處理, 形成電極構造體,而製造薄板狀連接器。 如此一來,會製造合計5個的薄板狀連接器。 板狀連接器爲「薄板狀連接器M(3-l)」〜「薄 接器Μ ( 3-5)」。 分別針對薄板狀連接器Μ ( 3 -1 )〜薄板狀連 (3-5)來進行與實施例1同樣的連接安定性試驗 ,將其結果顯示於表1。 又,分別針對薄板狀連接器Μ ( 3-1 ),薄板 板狀連 聚醯亞 層而形 工,藉 案來分 # m 的 微影處 开多成一 形成一 部的基 局度爲 ,去除 電極部 藉此來 該等薄 板狀連 接器Μ 。並且 狀連接 -64 - (62) 1250600 器Μ ( 3-2 )及薄板狀連接器Μ ( 3-4 )來進行與實施例1 同樣的耐久性試驗。並且,將其結果顯示於表2。 【表1】 全測定點之導通電阻 未滿1 Ω 的測 定點的比例(%) 荷重12. 4kg 荷重31 kg 薄 板 狀 連 接 器 M(l_ 1) 100 1 00 薄 板 狀 連 接 器 M( 1 _ _2) 100 100 實 施 例 1 薄 板 狀 連 接 器 M( 1 _ •3) 100 100 薄 板 狀 連 接 器 Μ(1· 4) 100 100 薄 板 狀 連 接 器 M(1 -5) 100 100 薄 板 狀 連 接 器 Μ(2- 1) 100 100 薄 板 狀 連 接 器 Μ(2_ 2) 96 96 比 較 例 1 薄 板 狀 連 接 器 Μ(2· •3) 100 100 薄 板 狀 連 接 器 Μ(2· _4) 99 99 薄 板 狀 連 接 器 Μ(2· .5) 92 95 薄 板 狀 連 接 器 Μ(3· •1) 89 100 薄 板 狀 連 接 器 Μ(3· 2) 93 100 比 較 例 2 薄 板 狀 連 接 器 Μ(3· 3) 77 97 薄 板 狀 連 接 器 Μ(3_ •4) 90 100 薄 板 狀 連 接 器 Μ(3· 5) 88 97 -65- (63) 1250600 【表2】 導通電H &爲1Ω以上的測定點的數量(數個) 循環數 1回 1000 回 5000 回 10000 回 30000 回 50000 回 實施例1 薄板連接器M(l-l) 0 0 0 0 0 0 薄板連接器M(l-2) 0 0 0 0 0 0 薄板連接器M(l-4) 0 0 0 0 0 0 比較例1 薄板連接器M(2-l) 0 2 4 38 74 128 薄板連接器M(2-3) 0 0 2 18 32 42 比較例2 薄板連接器M(3-l) 0 0 0 0 0 0 薄板連接器Μ(3·2) 0 0 0 0 4 16 薄板連接器Μ(3-4) 0 0 0 2 2 8 由表1的結果可明確得知,若使用實施例1的薄板狀 連接器Μ ( 1-1 )〜薄板狀連接器Μ ( 1-5 ),則對全體的 被檢查電極而言,可確實達成荷重小且安定的電性連接狀 育g 。 又’實施例1的薄板狀連接器爲具有高耐久性者。 【圖式簡單說明】 圖1是表示本發明之薄板狀連接器的第1例構成的説 明用剖面圖。 BI 2是表示擴大第i例的薄板狀連接器的電極構造體 的説明用剖面圖。 圖3是表示供以製造第丨例的薄板狀連接器的積層體 -66- (64) 1250600 的構成説明用剖面圖。 圖4是表示在圖3所示之積層體的兩面形成蝕刻用的 光阻膜的狀態説明用剖面圖。 圖5是表示在積層體的背面側金屬層形成貫通孔的狀 態説明用剖面圖。 圖6是表示在積層體的絕緣性薄板形成貫通孔的狀態 説明用剖面圖。 圖7是表示在積層體的第1表面側金屬層形成貫通孔 的狀態説明用剖面圖。 圖8是表示在積層體的絕緣層形成貫通孔後形成電極 構造體形成用凹處的狀態説明用剖面圖。 圖9是表示在形成有電極構造體形成用凹處的積層體 的兩面形成電鍍用的光阻膜的狀態説明用剖面圖。 圖1〇是表示在電極構造體形成用凹處充塡金屬後形 成表面電極部及短路部的狀態説明用剖面圖。 圖1 1是表示在背面電極部的表面形成光阻膜的狀態 説明用剖面圖。 圖1 2是表示在去除背面側金屬層後形成彼此分離的 複數個背面電極部的狀態説明用剖面圖。 圖1 3是表示從積層體去除絕緣層的狀態説明用剖面 圖。 圖14是表示在第1表面側金屬層及表面電極部的表 面上形成蝕刻用的光阻膜的狀態説明用剖面圖。 圖1 5是表示在蝕刻處理第1表面側金屬層後形成保 -67- (65) 1250600 持部的狀態説明用剖面圖。 圖16是表示本發明之薄板狀連接器的第2例的構成 説明用剖面圖。 圖1 7是表示供以製造第1例的薄板狀連接器的積層 體的説明用剖面圖。 圖18是表示在圖17所示之積層體的絕緣層形成貫通 孔的狀態説明用剖面圖。 圖19是表示在積層體的表面側金屬層形成貫通孔的 狀態説明用剖面圖。 圖20是表示在積層體的絕緣性薄板形成貫通孔後形 成電極構造體形成用凹處的狀態説明用剖面圖。 圖21是表示在電極構造體形成用凹處充塡金屬後形 成表面電極部用導體及短路部的狀態説明用剖面圖。 圖22是表示從積層體去除絕緣層的狀態説明用剖面 圖。 圖23是表示在表面側金屬層及表面電極部用導體的 表面上形成蝕刻用的光阻膜的狀態説明用剖面圖。 圖24是表示在蝕刻處理表面側金屬層後形成保持部 的狀態説明用剖面圖。 圖25是表示在電解鈾刻處理表面電極部用導體後形 成表面電極部的狀態説明用剖面圖。 圖26是表示在背面側金屬層的表面形成蝕刻用的光 阻膜,且於絕緣性薄板,表面電極部及保持部的表面形成 蝕刻用的光阻膜的狀態説明用剖面圖。 -68- (66) 1250600 圖2 7是表示在去除背面側金屬層後形成背面電極部 的狀態説明用剖面圖。 圖2 8是表示本發明之薄板狀連接器的第3例的構成 説明用剖面圖。 圖29是表示供以製造第3例的薄板狀連接器的積層 體的構成説明用剖面圖。 圖30是表示在圖29所示的積層體形成電極構造體形 成用凹處的過程説明用剖面圖。 圖31圖是表示在形成有電極構造體形成用凹處的積 層體的兩面形成電鍍用的光阻膜的狀態説明用剖面圖。 圖32是表示在電極構造體形成用凹處充塡金屬的狀 態説明用剖面圖。 圖3 3是表示分別在第2表面側金屬層,背面電極部 及表面側金屬層的表面上形成蝕刻用的光阻膜的狀態説明 用剖面圖。 圖3 4是表示在蝕刻處理第2表面側金屬層後形成具 有從中央部份突出的前端部份之表面電極部用導體的狀態 説明用剖面圖。 圖35是表示在第1表面側金屬層及表面電極部用導 體的表面上形成蝕刻用的光阻膜的狀態説明用剖面圖。 圖3 6是表示在蝕刻處理第1表面側金屬層後形成保 持部的狀態説明用剖面圖。 圖3 7是表示在電解蝕刻處理表面電極部用導體後形 成表面電極部的狀態説明用剖面圖。 -69- (67) 1250600 圖38是表示在背面電極部的表面形成鈾刻用的光阻 膜,且於絕緣性薄板,表面電極部及保持部的表面形成蝕 刻用的光阻膜的狀態説明用剖面圖。 圖3 9是表示在去除背面側金屬層後形成彼此分離的 背面電極部的狀態説明用剖面圖。 圖40是表示本發明之薄板狀連接器的第4例的構成 説明用剖面圖。 圖41是表示本發明之電路裝置的檢查裝置的一例構 成的説明用剖面圖。 圖42是表示擴大圖41所示之檢查裝置的電路檢查用 探針的説明用剖面圖。 圖43是表示圖42所示之電路檢查用探針的向異導電 性連接器的平面圖。 圖44是表示在實施例所製作的試驗用晶圓的平面圖 〇 圖45是表示形成於圖44所示的試驗用晶圓的積體電 路的被檢查電極領域的位置説明圖。 圖46是表示形成於圖44所示之試驗用晶圓的積體電 路的被檢查電極的配置圖案説明圖。 圖4 7是表示在實施例所製作的向異導電性連接器的 框板的平面圖。 圖48是表示擴大圖47所示之框板的一部份的説明圖 〇 圖4 9是表示以往的電路檢查用探針的一例的構成説 -70- (68) 1250600 明用剖面圖。 圖5 0是表示以往的薄板狀連接器的製造例的説明用 剖面圖。 圖5 1是表示擴大圖4 9所示之電路檢查用探針的薄板 狀連接器的説明用剖面圖。 圖5 2是表示以往的薄板狀連接器的其他製造例的說 明用剖面圖。 圖5 3是表示以往的薄板狀連接器的另外其他製造例 的説明用剖面圖。 〔符號之說明〕 1 :電路檢查用探針 3 :加壓板 4 :晶圓載置台 5 :加熱器 6 :晶圓 7 :被檢查電極 1 0 :薄板狀連接器 10A,10B :積層體 10K :電極構造體形成用凹處 1 1 :絕緣性薄板 1 1 Η :貫通孔 12Α,12Β,12C,12D,12Ε :光阻膜 13,13Α,13Β,13C,13D :光阻膜 -71 - (69) (69)1250600 1 3 K :圖案孔 14Α,14Β,14C:光阻膜 1 4 Κ :圖案孔 1 5 :電極構造體 1 6 :表面電極部 1 6 Β :絕緣層 1 6 A :第2表面側金屬層 1 6 Η :貫通孔 16Μ:表面電極部用導體 1 7 :背面電極部 17Α :背面側金屬層 17Η :貫通孔 1 8 :短路部 1 9 :保持部 19Α :第1表面側金屬層 19Β :表面側金屬層 19Η :貫通孔 20:檢查用電路基板 2 1 :檢查電極 3 〇 :向異導電性連接器 3 1 :框板 3 2 ··開□ 3 3 :空氣流入孔 3 5 :向異導電性薄板 -72- 1250600 (70) 3 6 :導電部 3 7 :絕緣部 38 :突出部 8 0 :向異導電性薄板 8 5 :檢查用電路基板 86 :檢查電極 90 :薄板狀連接器 90A,90B,90 C :積層體 90K :電極構造體形成用凹處 9 1 :絕緣性薄板 9 1 A :絕緣性薄板材 92,92 A,92B :金屬層 93,93 A :光阻膜 94A,94B :光阻膜 95 :電極構造體 9 6 :表面電極部 9 7 :背面電極部 98 :短路部 98H :貫通孔 L :積體電路 P :導電性粒子 -73-

Claims (1)

1250600 __ (1) 舛年&月/〇曰修(更)正本 拾、申請專利範圍 第92 1 29467號專利申請案 中文申請專利範圍修正本 民國94年8月1〇日修正 1·一種薄板狀連接器,係具有: 絕緣性薄板;及
複數個電極構造體,其係於該絕緣性薄板上彼此離間 配置於其面方向,且貫通延伸於該絕緣性薄板的厚度方向 其特徵爲上述電極構造體分別由: 表面電極部,其.係露出於上述絕緣性薄板的表面,由 該絕緣性薄板的表面突出;及
背面電極部,其係露出於上述絕緣性薄板的背面;及 短路部,其係由上述表面電極部的基端開始連續使上 述絕緣性薄板貫通延伸於其厚度方向,且連結至上述背面 電極部;及 保持部,其係由上述表面電極部的基端部份開始連續 沿著上述絕緣性薄板的表面而延伸至外方;所構成。 2.如申請專利範圍第1項之薄板狀連接器,其中電極 構造體的表面電極部係由其基端往前端形成小徑的形狀者 3 .如申請專利範圍第2項之薄板狀連接器,其中電極 構造體之表面電極部的前端的徑R2對表面電極部的基端 1250600 搏年分月丨〇曰修(更)正替換頁 (2) [_ ; 的徑Ri之比R2/R1的値爲0.1 1〜0.55。 4.如申請專利範圍第1〜3項的其中任一項所記載之 薄板狀連接器,其中電極構造體之表面電極部的突出高度 h對表面電極部的基端的徑R 1之比h/R i的値爲〇. 2〜3。 5 ·如申請專利範圍第1〜3項的其中任一項所記載之 薄板狀連接器,其中電極構造體的短路部係由絕緣性薄板 的背面往表面形成小徑的形狀者。
6 ·如申請專利範圍第1〜3項的其中任一項所記載之 薄板狀連接器,其中絕緣性薄板係由可蝕刻的高分子材料 所構成。 7.如申請專利範圍第6項之薄板狀連接器,其中絕緣 性薄板係由聚醯亞胺所構成。 8 . —種薄板狀連接器的製造方法,係製造申請專利範 圍第1項所記載之薄板狀連接器的方法,其特徵爲具有以 下所述過程:
準備一積層體,該積層體至少具有:絕緣性薄板,形 成於該絕緣性薄板的表面之第1表面側金屬層,形成於該 第1表面側金屬層的表面之絕緣層,及形成於該絕緣層的 表面之第2表面側金屬層; 分別於該積層體的絕緣性薄板,第1表面側金屬層及 絕緣層中形成互相連通之延伸於厚度方向的貫通孔,藉此 於該積層體的背面形成電極構造體形成用凹處; 針對該積層體,以其第2表面側金屬層作爲電極,實 施電鍍處理,在電極構造體形成用凹處充塡金屬,藉此來 -2- 1250600 ____ Ο) W年分月(σ日修(更)正替換頁 形成由絕緣性薄板的表面突出的表面電極部及由該基端開 始連續使該絕緣性薄板貫通延伸於其厚度方向的短路部; 由該積層體來去除上述第2表面側金屬層及上述絕緣 層,藉此使上述表面電極部及上述第1表面側金屬層露出 ,然後在該第1表面側金屬層實施蝕刻處理,藉此來形成 由上述表面電極部的基端部份開始連續沿著上述絕緣性薄 板的表面而延伸至外方的保持部。
9·如申請專利範圍第8項之薄板狀連接器的製造方法 ,其中電極構造體形成用凹處之絕緣層的貫通孔會由該絕 緣層的背面往表面形成小徑的形狀。 1 0 ·如申請專利範圍第9項之薄板狀連接器的製造方 法,其中積層體爲使用其絕緣層由可蝕刻的高分子材料所 構成者,電極構造體形成用凹處之絕緣層的貫通孔爲藉由 蝕刻所形成。
1 1 ·如申請專利範圍第8〜1 0項的其中任一項所記載 之薄板狀連接器的製造方法,其中電極構造體形成用凹處 之絕緣性薄板的貫通孔係由該絕緣性薄板的背面往表面形 成小徑的形狀。 12·如申請專利範圍第11項之薄板狀連接器的製造方 法,其中積層體爲使用其絕緣性薄板由可触刻的高分子材 料所構成者,電極構造體形成用凹處之絕緣性薄板的貫通 孔爲藉由蝕刻所形成。 1 3 · —種薄板狀連接器的製造方法,係製造申請專利 範圍第1項所記載之薄板狀連接器的方法,其特徵爲具有 1250600 —— _ 一....._ —· η —1 丨"_ rn__· __--_ W年&月日修(更)正替換頁 (4) ___ __ 以下所述過程·_ 準備一積層體,該積層體至少具有:絕緣性薄板,形 成於該絕緣性薄板的表面之表面側金屬層,形成於該表面 側金屬層的表面之絕緣層,及形成於上述絕緣性薄板的背 面之背面側金屬層;
分別於該積層體的絕緣層,表面側金屬層及絕緣性薄 板形成互相連通之延伸於厚度方向的貫通孔,藉此於該積 層體的表面形成電極構造體形成用凹處; 針對該積層體,以背面側金屬層作爲電極,實施電鍍 處理,在電極構造體形成用凹處充塡金屬,藉此來形成由 絕緣性薄板的表面突出的表面電極部及由該基端開始連續 使該絕緣性薄板貫通延伸於其厚度方向的短路部;
由該積層體來去除絕緣層,藉此使上述表面電極部及 上述表面側金屬層露出,然後在該表面側金屬層實施蝕刻 處理,藉此來形成由上述表面電極部的基端部份開始連續 沿著上述絕緣性薄板的表面而延伸至外方的保持部。 14.一種電路檢查用探針,係供以進行檢查對象之電 路裝置與測試器的電性連接,其特徵爲具備= 檢查用電路基板,其係對應於檢查對象之電路裝置的 被檢查電極而形成複數個檢查電極;及 向異導電性連接器,其係配置於該檢查用電路基板上 •,及 薄板狀連接器,其係配置於該向異導電性連接器上之 請求項1〜7項的其中任一項所記載者。 -4- 1250600 Γ---! 料年&月ί〇曰修(更)正替換頁 (5) 一晒 1 _丨丨 ................. 1 5 ·如申請專利範圍第1 4項之電路檢查用探針,其中 檢查對象之電路裝置爲形成多數個積體電路的晶圓; 向異等電性連接器具有: 框板,其係對應於電極領域而形成複數個開口,該電 極領域爲配置有形成於檢查對象的晶圓的全體的積體電路 或部份的積體電路之被檢查電極;及 向異導電性薄板,其係以能夠阻塞該框板的各開口之 方式來配置。 · 1 6 . —種電路裝置的檢查裝置,其特徵爲具備請求項 1 4或1 5項所記載的電路檢查用探針。 1250600 叫年丨月2-日修ι史)正替換頁 75Q499
17A η 圖4
TW092129467A 2002-10-28 2003-10-23 Sheet-shape connector, its manufacturing method and application TWI250600B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002313457 2002-10-28

Publications (2)

Publication Number Publication Date
TW200423275A TW200423275A (en) 2004-11-01
TWI250600B true TWI250600B (en) 2006-03-01

Family

ID=32171165

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092129467A TWI250600B (en) 2002-10-28 2003-10-23 Sheet-shape connector, its manufacturing method and application

Country Status (10)

Country Link
US (1) US7318729B2 (zh)
EP (1) EP1503216B1 (zh)
JP (3) JP2004172588A (zh)
KR (1) KR100595787B1 (zh)
CN (1) CN1692283A (zh)
AT (1) ATE464569T1 (zh)
AU (1) AU2003275649A1 (zh)
DE (1) DE60332106D1 (zh)
TW (1) TWI250600B (zh)
WO (1) WO2004038433A1 (zh)

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100921268B1 (ko) * 2003-11-17 2009-10-09 제이에스알 가부시끼가이샤 이방 도전성 시트, 그의 제조 방법 및 그의 응용 제품
EP1744166A1 (en) 2004-04-27 2007-01-17 JSR Corporation Sheet-like probe, method of producing the probe, and application of the probe
US20080048686A1 (en) * 2004-05-19 2008-02-28 Jsr Corporation Sheet-like Probe, Method of Producing the Probe, and Application of the Probe
JP4618633B2 (ja) * 2004-09-01 2011-01-26 Hoya株式会社 プローブ部材及びその製造方法
JP4852236B2 (ja) * 2004-10-08 2012-01-11 パナソニック株式会社 バンプ付きメンブレンおよびその製造方法およびウエハの検査方法
TW200624817A (en) * 2004-11-11 2006-07-16 Jsr Corp Sheet-form probe, probe card, and wafer inspection method
TW200619635A (en) * 2004-11-11 2006-06-16 Jsr Corp Sheet-like probe, its manufacturing method, and its application
FI20041525A (fi) * 2004-11-26 2006-03-17 Imbera Electronics Oy Elektroniikkamoduuli ja menetelmä sen valmistamiseksi
JP2006194620A (ja) * 2005-01-11 2006-07-27 Tokyo Electron Ltd プローブカード及び検査用接触構造体
CN101180545A (zh) * 2005-05-19 2008-05-14 Jsr株式会社 晶片检查用片状探测器及其应用
US7052290B1 (en) * 2005-08-10 2006-05-30 Sony Ericsson Mobile Communications Ab Low profile connector for electronic interface modules
WO2007043350A1 (ja) * 2005-10-11 2007-04-19 Jsr Corporation 異方導電性コネクター装置および回路装置の検査装置
JP4383487B2 (ja) * 2007-03-19 2009-12-16 古河電気工業株式会社 金属張積層体及び金属張積層体の製造方法
WO2008156162A1 (ja) * 2007-06-20 2008-12-24 Jsr Corporation ウエハ検査用プローブ部材およびプローブカード
US8097946B2 (en) * 2007-10-31 2012-01-17 Sanyo Electric Co., Ltd. Device mounting board, semiconductor module, and mobile device
JP5253972B2 (ja) * 2008-04-28 2013-07-31 富士フイルム株式会社 構造体およびその製造方法
JP5373809B2 (ja) 2008-10-21 2013-12-18 株式会社旭電化研究所 メスコネクタ、それに組付けるオスコネクタ、それらを用いた電気・電子機器
JP2010153263A (ja) * 2008-12-25 2010-07-08 Sumitomo Electric Ind Ltd 異方性導電シート、その製造方法、基板体、検査装置、部品モジュール、および電子製品
CN102273016B (zh) * 2009-01-15 2013-11-06 保力马科技株式会社 连接器
JP5435484B2 (ja) * 2010-03-24 2014-03-05 富士フイルム株式会社 金属充填微細構造体の製造方法
KR101688006B1 (ko) * 2010-11-26 2016-12-20 삼성전자주식회사 반도체 장치
CN104022378B (zh) * 2014-04-24 2016-04-27 东莞市宙辉电子科技有限公司 一种灯具连接装置的改良结构
KR102361639B1 (ko) 2017-07-10 2022-02-10 삼성전자주식회사 유니버설 테스트 소켓, 반도체 테스트 장비, 및 반도체 장치의 테스트 방법
IT201700100522A1 (it) * 2017-09-07 2019-03-07 Technoprobe Spa Elemento di interfaccia per un’apparecchiatura di test di dispositivi elettronici e relativo metodo di fabbricazione
JP2020027725A (ja) * 2018-08-10 2020-02-20 信越ポリマー株式会社 電気コネクター及びその製造方法
CN113168935B (zh) * 2018-11-21 2023-06-30 三井化学株式会社 各向异性导电片、各向异性导电复合片、各向异性导电片组、电气检查装置及电气检查方法
KR102280651B1 (ko) * 2018-12-26 2021-07-23 주식회사 아이에스시 전기접속용 커넥터 및 그 제조 방법
US11450626B2 (en) * 2020-08-25 2022-09-20 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor package
US11714105B2 (en) * 2021-03-30 2023-08-01 Enplas Corporation Socket and inspection socket
TW202413665A (zh) * 2022-06-02 2024-04-01 約翰奧瑟尼爾 麥克唐納 於維持多層半導體封裝高頻性能之同時減少銅熱膨脹之方法及裝置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5207585A (en) * 1990-10-31 1993-05-04 International Business Machines Corporation Thin interface pellicle for dense arrays of electrical interconnects
KR0140034B1 (ko) * 1993-12-16 1998-07-15 모리시다 요이치 반도체 웨이퍼 수납기, 반도체 웨이퍼의 검사용 집적회로 단자와 프로브 단자와의 접속방법 및 그 장치, 반도체 집적회로의 검사방법, 프로브카드 및 그 제조방법
US6064217A (en) * 1993-12-23 2000-05-16 Epi Technologies, Inc. Fine pitch contact device employing a compliant conductive polymer bump
JPH07288271A (ja) 1994-04-19 1995-10-31 Aging Tesuta Kaihatsu Kyodo Kumiai 集積回路用測定電極
US5531021A (en) * 1994-12-30 1996-07-02 Intel Corporation Method of making solder shape array package
JP2984205B2 (ja) 1996-01-10 1999-11-29 日東電工株式会社 異方導電フィルム
JPH1123615A (ja) * 1997-05-09 1999-01-29 Hitachi Ltd 接続装置および検査システム
DE59901657D1 (de) * 1998-08-17 2002-07-11 Infineon Technologies Ag Kontaktiervorrichtung, insbesondere zum ankontaktieren von elektrischen bauelementen und schaltungsträgern, sowie verfahren zu deren herstellung
IL128997A (en) * 1999-03-15 2002-12-01 Aprion Digital Ltd Install electrical connection
US6280207B1 (en) * 1999-05-10 2001-08-28 Hirose Electric Co., Ltd. Intermediate electrical connector
JP4288814B2 (ja) * 2000-01-28 2009-07-01 凸版印刷株式会社 半導体検査治具及びその製造方法
US6970005B2 (en) 2000-08-24 2005-11-29 Texas Instruments Incorporated Multiple-chip probe and universal tester contact assemblage
CN1246932C (zh) * 2001-02-09 2006-03-22 Jsr株式会社 各向异性导电性连接器、其制造方法以及探针构件
JP3788258B2 (ja) * 2001-03-27 2006-06-21 Jsr株式会社 異方導電性コネクターおよびその応用製品
US6551112B1 (en) * 2002-03-18 2003-04-22 High Connection Density, Inc. Test and burn-in connector
JP2004031203A (ja) * 2002-06-27 2004-01-29 Shin Etsu Polymer Co Ltd 導電接点素子及び電気コネクタ
JP2004259530A (ja) * 2003-02-25 2004-09-16 Shinko Electric Ind Co Ltd 外部接触端子を有する半導体装置及びその使用方法

Also Published As

Publication number Publication date
US20050215086A1 (en) 2005-09-29
JP2005108861A (ja) 2005-04-21
WO2004038433A1 (ja) 2004-05-06
ATE464569T1 (de) 2010-04-15
JP2004172589A (ja) 2004-06-17
JP2004172588A (ja) 2004-06-17
KR100595787B1 (ko) 2006-06-30
TW200423275A (en) 2004-11-01
CN1692283A (zh) 2005-11-02
KR20050040863A (ko) 2005-05-03
EP1503216A1 (en) 2005-02-02
JP3800235B2 (ja) 2006-07-26
DE60332106D1 (de) 2010-05-27
AU2003275649A1 (en) 2004-05-13
US7318729B2 (en) 2008-01-15
JP3649239B2 (ja) 2005-05-18
EP1503216A4 (en) 2008-03-26
EP1503216B1 (en) 2010-04-14

Similar Documents

Publication Publication Date Title
TWI250600B (en) Sheet-shape connector, its manufacturing method and application
TWI361894B (zh)
KR100756707B1 (ko) 이방 도전성 커넥터 및 도전성 페이스트 조성물, 프로우브 부재 및 웨이퍼 검사 장치
TWI276252B (en) Anisotropic conductive plate and manufacturing method and applications thereof
US20080048686A1 (en) Sheet-like Probe, Method of Producing the Probe, and Application of the Probe
KR100715751B1 (ko) 이방 도전성 커넥터 및 프로우브 부재 및 웨이퍼 검사장치 및 웨이퍼 검사 방법
KR20070046033A (ko) 웨이퍼 검사용 이방 도전성 커넥터 및 그의 제조 방법 및응용
KR100741228B1 (ko) 이방 도전성 커넥터 및 프로브 부재 및 웨이퍼 검사 장치및 웨이퍼 검사 방법
JP3736572B2 (ja) シート状プローブおよびその製造方法並びにその応用
KR101167748B1 (ko) 웨이퍼 검사용 탐침 부재, 웨이퍼 검사용 프로브 카드 및웨이퍼 검사 장치
JP3760950B2 (ja) シート状プローブの製造方法
JP4423991B2 (ja) 異方導電性コネクターおよびプローブ部材並びにウエハ検査装置およびウエハ検査方法
JP2009098065A (ja) プローブ部材およびその製造方法ならびにその応用
KR20070018064A (ko) 시트형 프로브, 그의 제조 방법 및 그의 응용
JP2006138777A (ja) シート状コネクターおよびその製造方法並びにその応用
JP2006098395A (ja) ウエハ検査用異方導電性コネクターおよびその製造方法並びにその応用
JP2006216502A (ja) 異方導電性コネクター、プローブカード並びにウエハ検査装置およびウエハ検査方法
TWI388843B (zh) Flaky probe and its manufacturing method, and its application
JP2006038874A (ja) シート状プローブおよびその応用
JP2004309465A (ja) 異方導電性コネクターおよび導電性ペースト組成物、プローブ部材並びにウエハ検査装置およびウエハ検査方法
JP2005327706A (ja) 異方導電性シート製造用型および異方導電性シートの製造方法
JP2006162606A (ja) シート状プローブおよびその製造方法ならびにその応用
JP2006140002A (ja) シート状プローブおよびその製造方法ならびにその応用
JP2006100391A (ja) ウエハ検査用プローブカードおよびウエハ検査装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees