TWI243422B - Semiconductor device producing method and semiconductor producing device - Google Patents

Semiconductor device producing method and semiconductor producing device

Info

Publication number
TWI243422B
TWI243422B TW092106644A TW92106644A TWI243422B TW I243422 B TWI243422 B TW I243422B TW 092106644 A TW092106644 A TW 092106644A TW 92106644 A TW92106644 A TW 92106644A TW I243422 B TWI243422 B TW I243422B
Authority
TW
Taiwan
Prior art keywords
substrate
plasma
oxide film
treatment
processing chamber
Prior art date
Application number
TW092106644A
Other languages
English (en)
Other versions
TW200307328A (en
Inventor
Unryu Ogawa
Naoya Yamakado
Tadashi Terasaki
Shinji Yashima
Original Assignee
Hitachi Int Electric Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Int Electric Inc filed Critical Hitachi Int Electric Inc
Publication of TW200307328A publication Critical patent/TW200307328A/zh
Application granted granted Critical
Publication of TWI243422B publication Critical patent/TWI243422B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/24Deposition of silicon only
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45563Gas nozzles
    • C23C16/45565Shower nozzles
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/50Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges
    • C23C16/505Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges using radio frequency discharges
    • C23C16/509Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges using radio frequency discharges using internal electrodes
    • C23C16/5093Coaxial electrodes
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/56After-treatment
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C8/00Solid state diffusion of only non-metal elements into metallic material surfaces; Chemical surface treatment of metallic material by reaction of the surface with a reactive gas, leaving reaction products of surface material in the coating, e.g. conversion coatings, passivation of metals
    • C23C8/06Solid state diffusion of only non-metal elements into metallic material surfaces; Chemical surface treatment of metallic material by reaction of the surface with a reactive gas, leaving reaction products of surface material in the coating, e.g. conversion coatings, passivation of metals using gases
    • C23C8/36Solid state diffusion of only non-metal elements into metallic material surfaces; Chemical surface treatment of metallic material by reaction of the surface with a reactive gas, leaving reaction products of surface material in the coating, e.g. conversion coatings, passivation of metals using gases using ionised gases, e.g. ionitriding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02126Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
    • H01L21/0214Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC the material being a silicon oxynitride, e.g. SiON or SiON:H
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/0223Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate
    • H01L21/02233Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate of the semiconductor substrate or a semiconductor layer
    • H01L21/02236Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate of the semiconductor substrate or a semiconductor layer group IV semiconductor
    • H01L21/02238Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate of the semiconductor substrate or a semiconductor layer group IV semiconductor silicon in uncombined form, i.e. pure silicon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02321Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment introduction of substances into an already existing insulating layer
    • H01L21/02329Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment introduction of substances into an already existing insulating layer introduction of nitrogen
    • H01L21/02332Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment introduction of substances into an already existing insulating layer introduction of nitrogen into an oxide layer, e.g. changing SiO to SiON
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02337Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour
    • H01L21/0234Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour treatment by exposure to a plasma
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28158Making the insulator
    • H01L21/28167Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation
    • H01L21/28202Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation in a nitrogen-containing ambient, e.g. nitride deposition, growth, oxynitridation, NH3 nitridation, N2O oxidation, thermal nitridation, RTN, plasma nitridation, RPN

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • General Chemical & Material Sciences (AREA)
  • Plasma & Fusion (AREA)
  • Inorganic Chemistry (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Formation Of Insulating Films (AREA)

Description

1243422 (發明說明應敘明:發明所屬之技術領域 '先前技術、內容、實施方式及圖式簡單說明) 【發明所屬之技術領域】 本發明係有關於一種使用電漿處理之半導體裝置之製造 方法及半導體製造裝置。 【先前技術】 例如,在以矽半導體基板爲基礎之MOS型半導體裝置 之製造中,爲必須將由氧化矽膜所形成之閘極氧化膜形成 在矽半導體基板上。此外,即使在薄膜電晶體(TFT)之製造 中’同樣的必須將閘極氧化膜形成在設於透明玻璃基板上 之矽層之表面上,此種閘極氧化膜係爲用以維持半導體裝 置之信賴度而在該種矽氧化膜上要求較高之耐絕緣破壞性 與長期信賴度。 近年來,在CMOS電晶體中,爲求低消費電力而要求低 電壓化,因此,對於PMOS半導體元件與NMOS半導體元 件係要求十分低、且對稱的臨界値電壓。爲了對應此種要 求,在PMOS半導體元件中,係形成爲由含有p形不純物 之矽層所形成之閘極電極來替換目前的含有η形不純物之 矽層所構成之閘極電極。不過,通常所採用之ρ形不純物 原子的硼原子(Β)係爲,在閘極電極形成後之半導體製造程 序中,藉由各種熱處理程序而由閘極電極通過閘極氧化膜, 到達至矽半導體基板,使PMOS半導體元件之臨界値電壓 產生變化。 一 6 - 1243422 此外,此種現象係因伴隨於半導體元件之設計規格的細 微化與低消費電力化的低電力化等,藉此,在已薄化閘極 氧化膜之情況下,係可更加顯著的表現而出。 爲了抑制朝上述作爲不純物原子之棚原子(B)的砂半導 體基板內之擴散,而考慮有將氮原子導入至閘極氧化膜中。 在使用熱氮化法之高溫中,係可將氮原子導入至氨環境氣 體中之閘極絕緣膜中。不過,在使用此種熱氮化法之情況 下,氮原子係通過閘極氧化膜、亦進入至矽半導體基板中, 而造成半導體元件之電流驅動能力之降低。 此外,將閘極氧化膜之形成以及閘極氧化膜之氮化處理 以個別的處理室來進行後,閘極氧化膜形成後因更加的形 成在大氣中或是真空度較低之搬送室之環境氣體中,故而 有機污染物質係被附與至閘極氧化膜表面上,而有使裝置 特性惡化之虞。 【發明內容】 從而’本發明之目的主要爲提供一種半導體裝置之製造 方法及半導體製造裝置,係爲抑制絕緣膜之洩漏電流,並 且可防止對於基板表面之有機污染物質之附著。 若藉由本發明之第1實施例時,係爲提供一種半導體裝 置之製造方法,其特徵在於:使用具有處理室、在該處理 室內支撐被處理基板之基板支撐體、配置在前述處理室周 圍之筒狀電極與磁力線處理裝置的電漿處理裝置,藉由切 換前述基板支撐體之高頻阻抗,而連續進行將氧化膜形成 在前述被處理基板上的第1處理、以及將以前述第1處理 一7 - 1243422 所形成之氧化膜藉由以電漿所活性化之活性氮而進行氮化 處理且形成氧化氮膜的第2處理。 若藉由本發明之第2實施例時,係爲提供一種半導體裝 置之製造方法,其特徵在於:使用具有處理室、在該處理 室內支撐被處理基板之基板支撐體、配置在前述處理室周 圍之筒狀電極與磁力線處理裝置的電漿處理裝置,藉由切 換前述基板支撐體之電位,而連續進行將氧化膜形成在前 述被處理基板上的第1處理、以及將以前述第1處理所形 成之氧化膜藉由以電漿所活性化之活性氮而進行氮化處理 且形成氧化氮膜的第2處理。 若藉由本發明之第3實施例時,係爲提供一種半導體裝 置之製造方法,其特徵在於:使用具有處理室、在該處理 室內支撐被處理基板之基板支撐體、以及配置在前述處理 室周圍之筒狀電極與磁力線處理裝置的電漿處理裝置、而 將電漿產生在前述處理室內之電漿產生區域並對於前述被 處理基板進行電漿處理之電漿處理裝置,藉由切換前述基 板支撐體與前述電漿產生區域之空間電位之間的差値,進 而將氧化膜形成在前述被處理基板上的第1處理、以及將 以前述第1處理所形成之氧化膜藉由以電漿所活性化之活 性氮而進行氮化處理且形成氧化氮膜的第2處理。 若藉由本發明之第4實施例時,係爲提供一種半導體製 造裝置,其特徵在於:使用具有處理室、在該處理室內支 撐被處理基板之基板支撐體、配置在前述處理室周圍之筒 狀電極與fe力線處理裝置、以及切換前述基板支撐體之局 -8 - 1243422 頻阻抗之切換裝置的電漿處理裝置,藉由以該切換裝置來 切換前述基板支撐體之高頻阻抗,而連續進行將氧化膜形 成在前述被處理基板上的第1處理、以及將以前述第1處 理所形成之氧化膜藉由以電漿所活性化之活性氮而進行氮 化處理且形成氧化氮膜的第2處理。 若藉由本發明之第5實施例時,係爲提供一種半導體裝 置之製造方法,其特徵在於:使用具有處理室、在該處理 室內支撐被處理基板之基板支撐體、配置在前述處理室周 圍之筒狀電極與磁力線處理裝置的電漿處理裝置,藉由切 換前述基板支撐體之高頻阻抗,而連續進行將氮化膜形成 在前述被處理基板上、以及將以前述第1處理所形成之氮 化膜藉由以電漿所活性化之活性氧而進行氧化處理且形成 氧化氮膜的第2處理。 【實施方式】 以下,參照圖式詳細說明本發明之實施例。 第2圖所示係爲使用在本實施例中之變形磁控型電漿處 理裝置(Modified Magnetron Typed System,以下稱爲 MMT 裝置)24。MMT裝置24係具有構成處理室26之真空容器 28。此種真空容器28係使上部容器30與下部容器32於上 下接合所構成。上部容器3 0係由氧化銘、石英等陶磁所形 成。下部容器32係爲金屬製。上部容器30之周圍係被蓋 部34所覆蓋。此外,上部容器3 0係爲具有圓頂狀之頂棚 部的圓筒形,在該頂棚部上係形成有上蓋部3 6與噴灑板部 3 8 ’該上蓋部3 6與噴灑板部3 8之間係構成有擴散室40。 -9 ~ 1243422 灑 之 爲 板 被 □ 〇 離 係 54 應 〇 久 永 爲 回 0 之 制 導 上蓋部36上係形成有導入處理氣體之導入口 42,在噴 板部38上則形成有多數之噴嘴44,由導入口 42所導入 例如2種處理氣體係在擴散室40內混合、擴散,而形成 由噴灑板部3 8之噴嘴4 4供給至處理室2 6中。 在處理室2 6中,係配置有用以支撐被處理基板之基 支撐體的磁導46。在此種磁導46中,係設有用以加熱 處理基板之加熱器。此外,在下部容器3 2中係設有排氣 48,而形成爲使處理室26之處理氣體由該排氣口 48排氣 筒狀電極50係配置在處理室26之周圍、亦即爲呈遠 上部容器30之外周1至3mm狀地配置。該筒狀電極50 經由整合器52而被連接至高頻電源54。該種高頻電源 係例如爲具有13.56MHz之頻率、且產生高頻電力,因 於來自控制裝置5 6之控制信號而使電力之大小受到調整 此外,磁力線形成裝置5 8係由例如爲形成環狀之2個永 磁鐵60、62所構成,並配置在處理室26之周圍。該等 久磁鐵60、62係被著磁呈在徑向爲相互逆向,而被形成 在處理室26爲由一方之永久磁鐵60延伸於中心方向、 到另一方之永久磁鐵6 2之磁力線。 在前述磁導46中係連接有高頻電路(阻抗可變電路)64 此種高頻電路64係呈,因應於來自前述之控制裝置56 控制信號而可調整磁導阻抗。 高頻電路64係由線圈或可變電容器所構成,藉由控 線圈之式樣或可變電容器之容量値,而形成爲可經由磁 4 6來控制基板W之電位。 -10- 1243422 第3圖所示係爲上述高頻電路64之內部電路。電 未包含有電源,而僅由被動元件所構成。具體而言, i 2 1與電容器1 2 3係呈串聯狀。在線圈1 2〗中係於多 有終端1 22而可將電感作爲可變。爲了可獲得目的之 値,而將終端1 22呈任意的短路以控制線圈之式樣數 電容器123中,爲使用有可隨時地將自我的靜電容進 變之可變電容。至少調整該線圏1 2 1與電容器1 23中 一方,將高頻電路64調整成所希望之阻抗値,而形成 控制基板W之電位。此外,雖可藉此來調整可變線圈 變電容器中之至少一方而可變更高頻電路64之阻抗 過,即使在使用固定之線圈或固定之電容器的情況下 然亦可切換阻抗相異之2個以上的電路。 在本發明實施例之MMT裝置24中,爲承受永久磁鐵 62之磁場的影響而產生磁控放電,於基板W之上方空 獲(trap)電荷、產生高密度電漿。並且,藉由已產生之 度電漿,而在磁導46上之基板W之表面上實施電漿 處理或電漿氮化處理。此外,表面處理之開始及結束 由高頻電力之施加及停止來進行。 在將基板W之表面或基底膜表面進行氧化處理或氮 理時,爲將夾設在磁導46與接地之間的高頻電路64 呈所希望之阻抗値。將高頻電路64調整成所希望之阻 後,藉此而使基板W之電位受到控制而可形成具有所 之膜厚以及具有面內膜厚均一性之氧化處理膜或氮化 膜。 路並 線圈 處設 電感 。在 行可 之任 爲可 或可 ,不 ,當 60 ^ 間捕 高密 氧化 係藉 化處 控制 抗値 希望 處理 - 11 - 1243422 在進行高頻電力之輸出値控制或偏移(bias)電力控制的 平行平板電極型電漿裝置中,係無法藉由如上所述之MMT 裝置而以阻抗控制來控制膜厚。於原理方面,係爲即使爲 平行平板電極型電漿裝置,若提昇磁導電壓時,則可形成 3 nm以上之氧化膜或氮化膜。不過,在平行平板電極型電 漿裝置中,放電用電壓與磁導電壓係無法獨力地控制,在 提昇磁導電壓後強力之電場便會施加於基板上,因此,起 因於電漿損傷而造成膜質惡化、膜厚均勻性亦爲惡化。在 本實施例之MMT裝置中,爲藉由放電用電極來施加電場, 更藉由磁力線來進行電荷之捕獲,相較於平行平板電極型 電漿裝置爲提昇電漿密度。再者,爲了提昇電漿處理效率, 並非控制產生電漿之放電用電極的電壓、而是控制可與電 漿之產生爲獨立控制之磁導電位,因此,在基板上不會有 電漿損傷,所成膜之膜質亦可維持呈良好狀。 其次,針對MMT裝置24之操作進行說明。首先,將被 處理基板載置於磁導46,由排氣口 48將真空容器28內之 氣體進行排氣以將真空容器28內形成爲真空狀態。其此, 加熱磁導46,將半導體基板之溫度加熱至例如爲4〇(rc。 其次,由導入口 42導入處理氣體。由該導入口 42所導入 之處理氣體係在擴散室4 0內被擴散、且由噴灑板部3 8之 噴嘴4 4供給至處理室2 6。同時,由高頻電源5 4而將高頻 電力供給至筒狀電極5 0。在處理室2 6內,爲藉由磁力線 开夕成裝置5 8而形成fe力線,且以筒狀電極5 0形成高頻電 場,因而產生電漿、使磁導46上之半導體基板受到處理。 -12- 1243422 在經過指定時間後’便停止來自高頻電源5 4之高頻電力之 供給,由排氣口 48將真空容器28內之氣體進行排氣,由 處理室26來取出磁導46上之被處理基板而結束處理。 在本發明之實施例中,藉由切換或調整基板支撐體(磁 導)46之高頻阻抗,而連續進行將氧化膜形成在被處理基 板上之第1處理、以及藉由電漿而將以該第1處理所形成 之氧化膜所活性化之活性氮來進行氮化處理、形成氧化氮 膜的第2處理。 第1處理雖可僅有氧氣,不過仍以將大量之氪(Kr)與少 量之氧導入前述處理室來進行者爲佳。在該第1處理中, 爲必須形成優良的氧化膜,因此,用以僅產生氧之單原子 自由基係將氧自由基、在第1激發中所具有同等之能帶的 Kr氣體與少量氧氣同時大量的置入、且用以產生電漿,而 以氧自由基氧化例如由矽所形成之基板。因此,調整基板 支撐體之高頻阻抗以使藉由筒狀電極以及磁力線形成裝置 所產生之電漿與基板支撐體之間的電位相位相合。藉此, 極力防止離子朝向基板支撐體上之被處理基板的進入,而 可藉由在電漿中之多量的氧自由基來進行氧化。 另一方面,在第2處理中,於進行氮化之情況下,氮之 激發能係爲較低者,故而在將氮原子以在氧化膜中形成爲 Si ON般地頡取方面,必須得使N2完全的進行解離。該種 用以解離之活性化能量係屬較高者。因此,用以使與第1 處理相反之電漿與基板支撐體之間的電位相位反轉、使電 漿與基板支撐體產生共鳴,而調整基板支撐體之高頻阻抗’ - 13- 1243422 以將朝向氧化膜之離子射入形成爲最大化。 在第2處理中,在處理氣體中更以附加有He氣體 行處理者爲佳。He之解離能係呈相當高之値,因此於 He氣體後,藉由與氮混和之氣體而可具有較n2之激 更高之狀態,進而可輔助(a s s i s t)氮之單原子化。 此外,在日本專利特開200 1 - 1 6〇5 5 5號公報中,雖 有使用電漿處理裝置、將氧化膜與氮化膜連續形成在 板上的半導體裝置之製造方法,然而,有關於形成氧 膜之點與氧化氮膜之形成方法係並未揭示。在該種習 中,例如爲將2.45 GHz之微波作爲電漿源,藉由該微 激發之電漿係形成爲電子溫度Teb呈較高(Teb>5eV), 發明之實施例所示,在欲形成氧化氮膜之情況下,爲 將氧化氮膜與基板之間界面的氮濃度抑制呈較低狀。 於此,於本發明之實施例中,因使用有上述之變形磁 電漿處理裝置,故而可降低電漿之電子溫度Tea(例 Tea<leV),而可將氧化氮膜與基板之間界面的氮濃度 呈例如1 · 5 %以下。在此,所謂的氮濃度係指將氧化膜 每單位體積之氮原子數除以氧化膜之每單位體積之總 數(係指矽、氧、氮之全數的原子數,係約爲6.6x10 値。此外,於上述習知例中,作爲用以氮化基板表面 理氣體者係爲使用NH3(或是N2與H2之混合氣體),相 在氧化氮膜中存在有Η原子、且不致有將不良影響波 耐壓、洩漏電流等之裝置特性,在本發明之實施例中 採用氮氣作爲處理氣體,故而半導體裝置之特性係呈 來進 置入 發爲 揭示 矽基 化氮 知例 波所 如本 難以 相對 控型 如, 降低 中之 電子 22)的 之處 對於 及至 ,因 良好 -14 - 1243422 狀。 在第1A圖至第1E圖中,係揭示於本發明之實施例之半 導體裝置之製造處理。首先,於第1A圖所示之矽基板等 半導體半導體基板10上,係藉由LOCOS(Local Oxidation Sillicon)處理或 STI(Shallow Trench Isolation)處理等習知 方法來形成如第1 B圖所示之元件分離區域1 2。 其次,藉由習知之方法而進行井離子注入、通道停止離 子注入、臨界値調整離子注入等之後,使用MMT裝置、在 半導體基板10上形成熱氧化膜同等以上之氧化膜14。在 MMT裝置之處理室中,爲導入大量的氪(Kr)與氧、產生Kr/02 離子1 6、形成氧化膜1 4。採用Kr係用以降低將Kr進行活 性化之能帶、且用以更加的將02之自由基激發能進行契合 (matching)。此時的氧化膜14之膜厚係以25A以下者爲佳。 其次,在MMT裝置中,爲將已形成氧化膜14之半導體 基板1 〇在相同處理室內排出Kr/02氣體,導入氮氣而進行 氣體置換,作爲氮氣環境氣體係如第1D圖所示產生氮氣 電漿18,藉由將配置在處理室內之表面爲已氧化的半導體 基板10進行氮化處理而形成氧化氮膜20。該氧化氮膜20 之膜厚較佳爲25人以下。此外,氧化氮膜20之氮氣濃度 之峰値係爲5至1 5 %,氧化氮膜20與半導體基板10之間 的界面之氮氣濃度係以調整呈1 .5 %以下者爲佳。氧化氮膜 20之氮氣濃度峰値雖具有作爲較高程度絕緣膜之洩漏電流 防止效果,不過,若氧化氮膜20之氮氣濃度峰値超過I5 %時,氧化氮膜20與半導體基板10之間的界面之氮氣濃 -15 - 1243422 度係超越1 · 5 %。當氧化氮膜2 0與半導體基板1 0之間的 面之氮氣濃度超越1 ·5%後,因半導體元件之動性(移動度 亦即爲半導體元件之電流驅動能力)惡化,故以1 . 5 %以 者爲佳。 此外,在添加氮氣而置入He氣體後係如前述,爲可 氧化氮膜20與半導體基板1 〇之間的界面之氮氣濃度更 的減低。 並且如第1E圖所示,藉由CVD等習知方法而形成由 晶矽等所形成的閘極電極22。在該閘極電極22中係包 有作爲不純物之硼原子(B)。之後,例如爲形成有字碼線 電容器,例如構成DRAM。如此,藉由在形成閘極電極 後之各種熱處理程序以擴散硼原子(B)、到達至半導體基 1〇,不過係可藉由氧化氮膜20之存在來進行防止。 其次,使用上述MMT裝置而針對形成上述氧化氮膜 實施例來進行說明。 〈實施例1〉 作爲第1處理而使用上述MMT裝置,將2.0nm之氧 膜形成在矽基板上。電漿氧化條件係如下述。在此,調 被連接於磁導46之高頻電路64,使磁導電位進行約0V -20V之振幅後電漿電位係約爲+20V前後,因此,磁導 電漿產生區域之間的電位差係形成爲約20V至50 V。此外 在此情況下,爲使磁導46與電漿產生區域之間的電位之 位差調整呈〇°附近。
RF 功率:1 50W 界 下 將 加 多 含 或 22 板 之 化 整 至 與 相 1243422
Kr 流量:250sccm 〇2 流量:l〇sccm 壓力:20Pa 基板溫度· 4 0 0 C 氧化時間:20sec 其次,作爲第2處理而在同樣的MMT裝置中進行氣體 置換,藉由連續地電漿氮化處理而形成2. Onm之氧化氮膜。 電漿氮化條件係如下述。在此,調整被連接於磁導4 6之高 頻電路64,使磁導電位進行約OV至-30 OV之振幅後電漿 電位係約爲+20V前後,因此,磁導與電漿產生區域之間的 電位差係形成爲約2 Ο V至3 3 Ο V。此外,在此情況下,爲使 磁導46與電漿產生區域之間的電位之相位差調整呈180。 附近。 RF 功率:5 00W 1流量 I 5 0 0 s c c m 壓力:30Pa 基板溫度:400°C 氧化時間:2 5 s e c 此外,在第4圖中係顯示出與比較例作比較之C-V特性。 比較例1係爲藉由熱氧化處理以形成1 . 7nm之矽氧化膜, 而爲未進行氮化處理之物。比較例2係爲,以熱氧化處理 來形成與實施例1同等之氧化膜,以將氧化氮膜之氮氣濃 度之峰値形成約7 %而將氧化膜進行氧化處理,以作爲氧 化氮膜。在實施例1中,與比較例1進行比較之下,閘極 - 17- 1243422 電壓在-3V之容量比並未降低’因而提昇閘極耐壓。此外’ 閘極電壓係與在-1 V中之提昇略爲相同’對於平能帶電壓 並未有所變化。再者,於實施例1中’在與比較例1進行 比較後因容量比爲較小,故而縮小實效膜厚(實效絕緣膜厚 Teff或等價氧化膜厚Eot)。從而,以實施例1所形成之絕 緣膜在與比較例1進行比較後可知在裝置特性方面爲屬優 越者。 〈實施例2〉 依據與上述實施例1相同之電漿氧化條件來形成氧化 膜,之後便進行氣體置換,藉由連續地電漿氮化處理而形 成2. Onm之氧化氮膜。將He氣體施加於氮氣中,進行接 下來的電漿氮化條件。與實施例1同樣的調整高頻電路6 4。 RF 功率:5 0 0W N2 流量:250sccm He 流量:250sccm 壓力:3 OPa 基板溫度:400°C 氧化時間:25sec 其結果,獲得具有於第5圖所示之氧化氮膜的矽基板。 第5圖所示係爲SIMS(二次離子質量分析裝置;Secondary Ion Mass Spectometry)分析流程圖,在分析裝置之一次加 速離子種中爲使用CS+,一次加速電壓係設爲0.75KV,噴 濺率係設爲0.01nm/sec,而進行+離子之定量。氧化氮膜之 氮氣濃度之峰値係約爲1 2 %,氧化氮膜與矽基板之間的界 1243422 面之氮濃度爲約1.2%。在置入He後,因He之質量較輕, 故可退避呈13.56MHz之高頻電場、並減少被形成在基板 表面之鞘電壓,亦可減少射入至基板表面之氮氣之離子能 量,故而在持有相同氮氣濃度峰値的情況下爲可更加減低 氧化氮膜與基板間之界面的氮氣濃度者。 氧化膜之厚度係可藉由改變Kr/02電漿產生條件而可自 由的控制在5至10A之範圍內。此外,氧化氮膜之表面氮 化濃度係可藉由改變氮氣產生條件等而可自由的控制在0 至120%之範圍內。此外,爲可將於第1處理中之壓力設 爲150Pa以下、可將於第2處理中之壓力設爲10至l〇〇pa。 此外,在電漿產生區域中,正離子之數目係多於電子, 空間電位係形成爲3 0至5 0V,一方磁導電位係被調整呈形 成負數百伏特。電漿產生區域之氧氣或氮氣之正離子係被 挪近磁導之負電位,而置入至基板中。若增大電漿空間電 位與磁導間之差便可增添有較厚膜厚。此外,爲有即使將 氧化膜進行電漿氮化,亦具有必須增大電漿空間電位與磁 導電位間之差的傾向。 在此,於上述實施例中,於電漿氧化中,磁導與電漿產 生區域間的電位差係形成爲最大,在電漿氮化中,磁導與 電漿產生區域間的電位差則形成爲最小。 不過,在電漿氧化與電漿氮化方面,係可因應目標膜厚 而在最大値與最小値之間來進行控制。 此外,於上述實施例中,首先爲藉由電漿氧化來形成氧 化膜,之後,藉由變更或切換基板支撐體之高頻阻抗,而 - 1 9- 1243422 可將該氧化膜藉由以電漿所活性化之氮氣主動種來進行氮 化處理、形成氧化氮膜,不過亦可同樣的實施、連續地進 行下列處理,即:藉由變更或切換基板支撐體之高頻阻抗, 而以電漿氮化來形成氮化膜的第1處理;以及將以該第1 處理所形成之氮化膜藉由以電漿所活性化之氧氣主動種而 進行氧化處理、形成氧化氮膜的第2處理。 在此情況下,電漿氮化與電漿氧化雙方均形成爲藉由目 標膜厚來將磁導電位控制在最大値至最小値之間。不過, 在此情況下亦將氮化膜進行電漿氧化,因此由如實施例1 所述的直接將基板進行電漿氧化之情況下,亦可發現到必 須降低磁導電位之傾向。 如上所述,若藉由本發明時,因將氮原子導入至氧化膜, 故而在將該氧化氮膜作爲絕緣膜的情況下爲可抑制洩漏電 流。此外,以切換基板支撐體之高頻阻抗而可藉由一個電 漿處理裝置來連續地進行氧化基板之第1處理、以及氮化 氧化膜之第2處理,因此,可在第1處理與第2處理之間 防止有機污染物質附著於基板表面,此外,爲可提昇在半 導體製造中之傳輸率,亦可提昇價格性能比(cost performance) ° 【圖式簡單說明】 第1 A圖至第1 E圖所示係用以說明關於本實施例之半導 體裝置之製造方法的槪略縱剖面圖。 第2圖所示係用以說明使用在有關本實施例之半導體裝 置之製造方法的MMT之槪略縱剖面圖。 -20- 1243422 胃3圖所示係用以說明使用在有關本實施例之半導體裝 置之製造方法的MMT之高頻電路之電路圖。 第4圖所示爲本發明第1實施例之結果的c-ν特性圖。 第5圖所示爲本發明第2實施例之結果的SIMS分析流 程圖。 · 【主要部分之代表符號說明】 · 1 0 :半導體基板 1 2 :元件分離區域 1 4 :氧化膜 _ 16 : Kr/02 電漿 1 8 :氮化電漿 2 0 :氧化氮膜 2 2 :閘極電極 24 : MMT裝置 2 6 :處理室 28 :真空容器 $ 3 0 :上部容器 32 :下部容器 34 :蓋部 3 6 :上蓋部 3 8 :噴灑板部 40 :擴散室 42 :導入口 44 :噴嘴 -2卜 1243422 4 6 :磁導 4 8 :排氣口 5 0 :筒狀電極 5 2 :整合器 5 4 :高頻電源 5 6 :控制裝置 5 8 :磁力線形成裝置
6 0 :永久磁鐵 6 2 :永久磁鐵 6 4 :高頻電路 1 1 5 :磁導 1 2 1 :線圈 122 :終端 123 :電容器 W :基板
-22 -

Claims (1)

1243422 拾、申請專利範匱 y:-:ν::·-V:;; ν'; . ^ - .; ;., 弟92 106644號「半導體裝置之製造方法及半導體製造裝置」 專利案 、 丨(9¾年Ml用傅曰亚》 κ一種半導體裝置之製造方法,其特kwtn…kww 理室、在該處理室內支撐被處理基板之基板支撐體、配 置在前述處理室周圍之筒狀電極與磁力線形成裝置的電 漿處理裝置’於同一處理室,連續進行藉由切換前述基 板支撐體之高頻阻抗、將氧化膜形成在前述被處理基板 上的第1處理,以及將以前述第1處理所形成之氧化膜 藉由以電發所活性化之活性氮而進行氮化處理且形成氧 化氮膜的第2處理。 2·—種半導體裝置之製造方法,其特徵在於:使用具有處 理室、在該處理室內支撐被處理基板之基板支撐體、配 置在前述處理室周圍之筒狀電極與磁力線形成裝置的電 漿處理裝置,於同一處理室,連續進行藉由切換前述基 板支撐體之電位、將氧化膜形成在前述被處理基板上的 第1處理,以及將以前述第1處理所形成之氧化膜藉由 以電漿所活性化之活性氮而進行氮化處理且形成氧化氮 膜的第2處理。 3·—種半導體裝置之製造方法,其特徵在於:使用具有處 理室、在該處理室內支撐被處理基板之基板支撐體、以 及配置在前述處理室周圍之筒狀電極與磁力線形成裝 置,而在前述處理室內之電漿產生區域產生電漿並對於 -1- 1243422 前述被處理基板進行電漿處理之電漿處理裝置, 處理室,連續進行藉由切換前述基板支撐體與前 產生區域之空間電位之間的差値、進而將氧化膜 前述被處理基板上的第1處理、以及將以前述第1 所形成之氧化膜藉由以電漿所活性化之活性氮而 化處理且形成氧化氮膜的第2處理。 4 ·如申請專利範圍第1至3項中任一項之半導體裝 造方法,係使用具有處理室、在該處理室內支撐 基板之基板支撐體、以及配置在前述處理室周圍 電極與磁力線形成裝置的電漿處理裝置,該電漿 置係在前述處理室內之電漿產生區域產生電漿並 述被處理基板進行電漿處理者,其中前述電漿之 度被設定爲1 eV以下,且氧化氮膜與基板間之界 氣濃度被設定爲1.5%以下者。 5 ·如申請專利範圍第1至3項中任一項之半導體裝 造方法,其中在第2處理中,爲藉由將氮氣予以 性化而獲得活性氮、進行氮化處理者。 6.如申請專利範圍第5項之半導體裝置之製造方法 在第1處理中所供給之氣體係爲以Kr與氧氣之混 來獲得活性氧、進行氧化處理者。 7·—種半導體製造裝置,其特徵在於:具有處理室 處理室內支撐被處理基板之基板支撐體、配置在 理室周圍之筒狀電極與磁力.線形成裝置、以及切 基板支撐體之高頻阻抗之切換裝置,於同一處理 於同一 述電漿 形成在 處理, 進行氮 置之製 被處理 之筒狀 處理裝 對於前 電子溫 面的氮 置之製 電漿活 ,其中 合氣體 、在該 前述處 換前述 室,連 -2- 1243422 續進行藉由以 阻抗、將氧化 以及將以前述 性化之活性氮 理者。 8 . —種半導體裝 理室、在該處 置在前述處理 漿處理裝置, 板支撐體之高 板上,以及將 漿所活性化之 第2處理。 該切換裝置來切換前述基板支撐體之高頻 膜形成在前述被處理基板上的第1處理, 第1處理所形成之氧化膜藉由以電漿所活 而進行氮化處理且形成氧化氮膜的第2處 置之製造方法,其特徵在於:使用具有處 理室內支撐被處理基板之基板支撐體、配 室周圍之筒狀電極與磁力線形成裝置的電 於同一處理室,連續進行藉由切換前述基 頻阻抗、而將氮化膜形成在前述被處理基 以前述第1處理所形成之氮化膜藉由以電 活性氧而進行氧化處理且形成氧化氮膜的 -3 -
TW092106644A 2002-03-26 2003-03-25 Semiconductor device producing method and semiconductor producing device TWI243422B (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2002085224 2002-03-26
JP2002101103 2002-04-03
JP2002145759 2002-05-21

Publications (2)

Publication Number Publication Date
TW200307328A TW200307328A (en) 2003-12-01
TWI243422B true TWI243422B (en) 2005-11-11

Family

ID=29587451

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092106644A TWI243422B (en) 2002-03-26 2003-03-25 Semiconductor device producing method and semiconductor producing device

Country Status (3)

Country Link
US (1) US7045447B2 (zh)
KR (1) KR20030077436A (zh)
TW (1) TWI243422B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10255936B4 (de) * 2002-11-29 2005-12-29 Advanced Micro Devices, Inc., Sunnyvale Verfahren zur Herstellung einer Isolationsschicht und Verfahren zum Steuern einer Stickstoffkonzentration während der Herstellung der Isolationsschicht
KR100800639B1 (ko) * 2003-02-06 2008-02-01 동경 엘렉트론 주식회사 플라즈마 처리 방법, 반도체 기판 및 플라즈마 처리 장치
JP2005150637A (ja) * 2003-11-19 2005-06-09 Canon Inc 処理方法及び装置
JP4579637B2 (ja) * 2004-10-01 2010-11-10 東京エレクトロン株式会社 半導体記憶装置及びその製造方法
CN100587923C (zh) * 2005-09-22 2010-02-03 东京毅力科创株式会社 选择性等离子体处理方法和等离子体处理装置
JP2007305827A (ja) * 2006-05-12 2007-11-22 Elpida Memory Inc 半導体装置及びその製造方法
KR100796742B1 (ko) * 2006-08-02 2008-01-22 삼성전자주식회사 반도체 장치의 제조 방법
US20080194091A1 (en) * 2007-02-13 2008-08-14 Taiwan Semiconductor Manufacturing Co., Ltd. Method for fabricating nitrided oxide layer
JP5388306B2 (ja) 2010-04-13 2014-01-15 富士フイルム株式会社 プラズマ酸化方法及びプラズマ酸化装置
JP6396822B2 (ja) * 2015-02-16 2018-09-26 東京エレクトロン株式会社 プラズマ処理装置のサセプタの電位を制御する方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0669527A1 (de) * 1994-01-21 1995-08-30 Elpatronic Ag Verfahren zum Ausscheiden von Mehrwegflaschen aus dem Mehrweg-Umlauf
JP3222404B2 (ja) 1997-06-20 2001-10-29 科学技術振興事業団 半導体基板表面の絶縁膜の形成方法及びその形成装置
JP4004146B2 (ja) 1997-07-30 2007-11-07 株式会社日立国際電気 プラズマ生成装置及び基板表面処理方法
US6861356B2 (en) * 1997-11-05 2005-03-01 Tokyo Electron Limited Method of forming a barrier film and method of forming wiring structure and electrodes of semiconductor device having a barrier film
JPH11279773A (ja) 1998-03-27 1999-10-12 Tomoo Ueno 成膜方法
JP4105353B2 (ja) 1999-07-26 2008-06-25 財団法人国際科学振興財団 半導体装置
JP4397491B2 (ja) 1999-11-30 2010-01-13 財団法人国際科学振興財団 111面方位を表面に有するシリコンを用いた半導体装置およびその形成方法
JP3348084B2 (ja) 1999-12-28 2002-11-20 キヤノン販売株式会社 成膜方法及び半導体装置
US6566186B1 (en) * 2000-05-17 2003-05-20 Lsi Logic Corporation Capacitor with stoichiometrically adjusted dielectric and method of fabricating same
JP2002045683A (ja) 2000-08-08 2002-02-12 Hitachi Kokusai Electric Inc 基板処理装置

Also Published As

Publication number Publication date
TW200307328A (en) 2003-12-01
KR20030077436A (ko) 2003-10-01
US7045447B2 (en) 2006-05-16
US20030224616A1 (en) 2003-12-04

Similar Documents

Publication Publication Date Title
US7759598B2 (en) Substrate treating method and production method for semiconductor device
US7820558B2 (en) Semiconductor device and method of producing the semiconductor device
CN1604278B (zh) 处理栅极结构的方法
US20040043570A1 (en) Semiconductor device and process for producing the same
TW200409238A (en) Method for fabricating a nitrided silicon-oxide gate dielectric
TWI243422B (en) Semiconductor device producing method and semiconductor producing device
JP2004356528A (ja) 絶縁膜の改質方法
TW201342445A (zh) 用以形成半導體裝置之方法
US20050255711A1 (en) Method for forming underlying insulation film
KR20040084749A (ko) 플라즈마 표면처리장치 및 플라즈마 표면처리방법
KR100627219B1 (ko) 반도체 장치의 제조 방법
TWI237313B (en) Method for manufacturing semiconductor device
JP2004047948A (ja) 半導体装置の製造方法及び半導体製造装置
JP2003282567A (ja) 半導体装置の製造方法及び半導体装置
CN1806319B (zh) 金属绝缘体半导体晶体管和互补金属氧化物半导体晶体管
JP2004266040A (ja) 半導体装置の製造方法及び半導体製造装置
KR100266021B1 (ko) 플라즈마 열처리장치 및 이를 이용한 캐패시터 형성방법
JPWO2004049423A1 (ja) 半導体装置の製造方法
JP3875906B2 (ja) アモルファス金属酸化膜の製造方法
JP2005045028A (ja) 半導体装置の製造方法
JP2004047950A (ja) 半導体装置の製造方法および半導体製造装置
JP2004128210A (ja) プラズマドーピング方法及び装置
JPH0689904A (ja) 絶縁ゲイト型電界効果半導体装置の作製方法
TWI238472B (en) Method of passivating semiconductor device
JP2002176053A (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees