TWI226034B - Bi-directional driving circuit of flat panel display device and method for driving the same - Google Patents

Bi-directional driving circuit of flat panel display device and method for driving the same Download PDF

Info

Publication number
TWI226034B
TWI226034B TW092117412A TW92117412A TWI226034B TW I226034 B TWI226034 B TW I226034B TW 092117412 A TW092117412 A TW 092117412A TW 92117412 A TW92117412 A TW 92117412A TW I226034 B TWI226034 B TW I226034B
Authority
TW
Taiwan
Prior art keywords
clock signal
block
mentioned
output
node
Prior art date
Application number
TW092117412A
Other languages
English (en)
Other versions
TW200411617A (en
Inventor
Jae-Deok Park
Du-Hwan Oh
Original Assignee
Lg Philips Lcd Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lg Philips Lcd Co Ltd filed Critical Lg Philips Lcd Co Ltd
Publication of TW200411617A publication Critical patent/TW200411617A/zh
Application granted granted Critical
Publication of TWI226034B publication Critical patent/TWI226034B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/18Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
    • G11C19/182Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
    • G11C19/184Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3666Control of matrices with row and column drivers using an active matrix with the matrix divided into sections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0283Arrangement of drivers for different directions of scanning
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Shift Register Type Memory (AREA)

Description

1226034 五、發明說明(1) 發明所屬之技術領域 本發明係論及一種平面面板顯 說,其係論及一種平面面板顯示舉w、裝置,以及更明確地 驅動方法。雖然本發明係適合廣“之雙向驅動電路及其 用於實現一雙向驅動,而毋須—韻之應用,其係特別適 信號。 貝外之輸入墊片和一輸入 先前技術 典型之液晶顯示(LCD)裝置 内之驅 動1C。 致彼等 不同之 第 參 括 * 一 極線G1 閘極線 第二移 分別位 之資料 輸出的 數藉由 輪出之 動電路’諸如一閘極驅動H :在-LCD面板 而且,此種LCD裝置係* Λ體-資料驅 系統製造業者,依據一相關口疋之驅九方向’以 面板。 伯關技藝,有時需要有各種 1圖係一相關技藝式液晶顯 照第1圖,一多曰放管胳^/、(LCD)面板之電路圖。 且有多勃* + μ曰曰溥M電晶體(TFT) 1X0面板係包 :有二數在安排上與多數 至Gm的圖素陳列·炙紅1 叫又入心「甲j 之m ^ Γ ^ ^ 數可供應一些掃瞄信號給每一 3;!=暫11和第-緩衝記憶體12;多數之 於自θ:: ΐ ΐ:緩衝記憶體14,彼等可驅動該等 線;夕:ΐ 1 ί ί割出之‘k’個區塊的每-區塊内 視1ί 1 貝料驅動電路之數位類比轉換器所 傳送至每1料線之信號'㈣至I和多 t^第一移位暫存器1 3和第二緩衝記憶體1 4所 動^將該等信號線SUSn之視訊信號循序地施 !226034 五、發明說明(2) 加至每一區塊之資料線的交換元件1 6。 不同於傳統式非晶矽電路,在上 j等閑極線係加以選擇,藉以減少一;:電二區一塊,而 料ί觸::數:#而使一顯示電壓能循序地供應至該ΐ二 位暫存等=ϊ:資料:*係循序地㈣ 中,出私兮t 以便此顯不一些畫面影像。在此一情況 餘制4移位暫存器僅能在一固定方向移位,使得糸 、、衣造業者所需驅動的方向被限制。 /、 存界茲將參照第2圖說明上述相關技藝式LCD面板之移位暫 圖。第2圖係上述相關技藝式LCD面板之移位暫存器的電路 有一間極脈波或一資料起始脈波Vst、一些第一至第 四具有不同相位之時鐘信號CLK1、CU2、CU3、和CL^、
和兩第一和第二電源電壓Vdd和Vss,係被輸入至上述朽 暫存器之一輸入端子。 U 上述移位暫存器之電路結構,係包括八個區塊。彼等 區塊除了有一時鐘信號被施加之部位外,係具有相似处 構。 μ 其第一區塊係包括:一第一p-M〇S電晶體TFT1、—第 二p-MOS電晶體TFT2、一第三p-MOS電晶體TFT3、一第四 P-MOS電晶體TFT4、一第五p —M0S電晶體TFT5、一第六 p-MOS電晶體TFT6、和一第七p —M〇s電晶體TFT7。 1226034 五、發明說明(3) 〃第、P 電晶體TFT1,係具有一些施以上述起始 ^ L ^\之拉源極和閘極端子。其第二P_M〇S電晶體TFT2,係 二#二連ί至上述第一 P —M〇S電晶體TFT1之汲極端子的源 ΪΓ _1一曰施以上述第四時鐘信號CLK4之閘極端子。其 曰XfT2之X:體二”3 ’係具有一連接至上述第二P-M〇S電 ^ π 2 ί 子的源極端子,和一連接至上述Vss端 / D鳊子。其第四p-M0S電晶體TFT4係具有:一連接 至上述Vdd端子之泝搞☆山工 ± 逆後 一連接至上述第三時鐘信號 n1 ^ ^、、、和一連接至上述第三P —M0S電晶體TFT3 女^ \而、汲極端子。其第五P — M0S電晶體TFT5係具 搞螘I連上述第四P —M〇S電晶體TFT4之汲極端子的源 和子、、、一連接至上述起始脈波Vst之閘極端子、和一連 Ϊ ί上端子之汲極端子。其第Ap — M〇S電晶體1776係 ^ :馇一至上述第一時鐘信號CLK1之源極端子、一連 / 一 t Ϊ f二PTM〇S電晶體TFT2之汲極端子的閘極端子、 口連接至上述輸出端子之汲極端子。其第七^^電曰 體TFT7係具有·· 一連接$ μ、十、仏山山八弟七P屬電日日 , 運接至上述輸出端子之源極端子、一連 J至上述第四p —M0S電晶體m4之汲極的閘極端子、和一 連接至上述Vss端子之汲極端子。 曰電晶MTFT1之汲極端子與其第二P —M0S電 曰日脰TFT2之源極端子間的接觸節點,係 C1,使連接至上述之Vss端+。1笛丄乐电合口口 門技#工^ . 鳊子其第六P-M0S電晶體TFT6之 二:而:楚透過一第二電容器C2,使連接至上述之Vss 而子。,、第六p-M0S電晶體TFT6之間極端子和汲極端子, 第9頁 1226034
係透過一第三電容器C 3 晶體TFT7之閘極端子, 上述之Vss端子。 ,使彼此相連接。其第七p-M0S電 係透過一第四電容器C4,使連接至 …ίϊ鐘信號係有差別地施加至分別對應於第二至第 / 5/^日P-M0S電晶體TFT6的每—源極端子、第四 =S電^體TFT4之每-閘極端子、和第十嶋電晶體 使連接U:端子。而且,其前列區塊之輸出端子,係 使連接至上述弟一P-M0S電晶體TFT1之源極和閘極端子。
換言之,該等時鐘信號如下文說明中之解釋,係使施 加至其第一區塊至第八區塊。 々上述之弟時知#號C L K1 ’係使施加至其第一區塊和 第五區塊内之每一第六P — M0S電晶體TFT6的源極端子。上 述之第二時鐘信號CLK2,係使施加至其第二區塊和第六區 塊兩者内之第六p —M0S電晶體TFT6的源極端子。上述之第 三時鐘信號CLK3,係使施加至其第三區塊和第七區塊兩者 内之TFT6的源極端子。上述之第四時鐘信號以^,係使施 加至其第四區塊和第八個區塊兩者内之第ap—m〇s電晶體 TFT6的源極端子。
此外’在該等第一和第五區塊内,上述之第三時鐘信 號CLK3,係使施加至其第四p_M〇s電晶體TFT4之閘極端 子。在該等第二和第六兩者區塊内、上述之第四時鐘信號 CLK4 ’係使施加至其第四p —M〇s電晶體TFT4之閘極端子。 在遠專第二和第七兩者區塊内,上述之第一時鐘信號 CLK1,係使施加至其第四p —m〇S電晶體TFT4之閘極端子。
第10頁 1226034 五、發明說明(5) 在該等第四和第 CLK2,係使施加 在該等第一 CLK4,係使施加 在該等第二和第 C L K 1,係使施加 在該等第三和第 CLK2,係使施加 在該等第四和第 C L K 3 ’係使施加 下文將說明 暫存器的運作。 八兩者 至其第 和第五 至其第 六兩者 至其第 七兩者 至其第 八兩者 至其第 上述相 區塊内’上述之第二時鐘信號 四P-M0S電晶體TFT4之間極端子。 兩者區塊内,上述之第四時鐘信號 一P — M0S電晶體TFT2之閘極端子。 區塊内,上述之第一時鐘信號 二ρ-MOS電晶體TFT2之閘極端子。 區塊内,上述之第二時鐘信號 二ρ-MOS電晶體TFT2之閘極端子。 區塊内,上述之第三時鐘信號 二p-M0S電晶體TFT2之閘極端子。 關技藝式LCD面板以上所述之移位 器的 第3圖係例示上述相關技藝式LCD面板之移位暫存 輸入和輸出波形。 首先將說明其第一區塊之運作。
當有一低位準之起始脈波V s t在一接通狀態中輸入 時’其第一p-M0S電晶體TFT1將會被啟通。此時,由於上 述之第四時鐘信號CLK4,在一接通狀態中,係在一低位準 下輸入’其第二p-M0S電晶體TFT2亦會被啟通。因此,其 節點Q在一接通狀態中,將會變為一低位準,因而會啟通 其第六p-M0S電晶體TFT6,以及將上述之第z時鐘信號 ChK 1 ’輸出至上述之輸出端子。此外,由於其一節點qB在 一斷接狀態中,係處於一高位準下,其第七p-MOS電晶體 TFT7將會被啟斷,因此,上述之vss電壓將不會施加至上
第11頁 五、發明說明(6) 述之輸出端子 同理’在其第二區塊内,由於其第一區塊之輸出,係 處於-低位準下:以及上述之第一時鐘㈣,係處於一低 位準下,上述之第一時鐘信號,將會被施加至 P-MOS電晶體TFT6之源極端子。 誠如第3圖中所示’該等輸出係循序地 至第八區塊產生出。 /、弟 L m 然而,此種具有上述驅動電路之相關技 板,係具有下列諸缺點。 ¢7 舉例而言,彼等畫面影像僅能在一原始設計之 被掃瞒,而無法在其相反之方向令進行掃晦。換古之, 述之輸出係在自其最後區塊至其第一區塊之順序^ 出’以及無法在自其第一區塊至最後區塊之順序中產生 出。在此一情況中,其將很難設定上述LC])面板之 向,舉例而言,在一風景或人像類型之方向;二 等系統製造章者,蔣兩i古丁门 口亥 關技蓺有面板,因而限制了此相 开:Ϊ 之用途。而且’每-級段所輸出之波 MD,面^,、、、法達至一希望之位準’因而會在上述相關技藝式 LCD面板之驅動中,造成一些問題。 發明内容 因此,本發明係針對 動電路及其驅動方法,其 和缺點所致的一項或多項 一種平面面板顯示裝置之 可大幅排除上述相關技藝 問題。 雙向驅 之限制
1226034 五、發明說明(7) 本發明之另一目 ^ ^ 之雙向驅動電路及发、 曰在長:供一種平面面板顯示裝置 器和一移位器,得到,動方法。其可藉由納入一移位暫存 入墊片下,在一順〜驅動波形,而可在毋須一額外之輸 本發明之額外特=反向之方向令掃瞄。 以及部份可由其之々$和優點,係闡明於下文之說明中, 而習得。本發明之°明而臻明確,或者可自本發明之實務 及其申請專利範圍加二和其他優黑占,將可藉由此書面說明 加以實現及完成所附諸圖中所特別指出之結構,來 意說優點,以及依據本發明所具現及廣 係具有多數兵到:面面板顯不裝置之雙向驅動電路, -至=t 脈波vst、一些具有不同相位之第 至=四時4里信號CLK1、CLK2、CU3、和clk4、和第— 蒋仿靳3電壓㈣和VSS之驅動的區塊,每-區塊係包括-:位暫存器和-移位器,前者係包括:一第一控制部分, ⑽可依據該等第一至第四時鐘信號中的一個或一第二節點 而使上述之起始脈波v s t或一前列區塊之輸出信號, 充電至第一郎點Q,一弟二控制部分,其可依據上述之 起始脈波Vst、或上述前列區塊之輸出作轳、澎盆呤一 塊之輸出信號、和該等第一至第四時=二二^ 控制上述之第二節點QB , 一第二控制部分,其可依據該等 第一至第四時鐘信號中的任何一個,而使上述之起始脈波 Vst,或其次一區塊之輸出信號,充電至上述之第一節點 Q,或者控制上述之第二節點QB ;和一緩衝記憶體,其可
第13頁 1226034 五、發明說明(8) 依據該等第一 麵k 5虎中的一 每一區塊内之 並且輸出此移 其第一控 及輸出上述之 一第二交換元 一個,而使其 點Q ;和一第二 而使上述之第 端子。 =第二節點Q和QB,輪出該等 個,而作為一移位至第四寺 弒你献—_ 反,以及其移位器可使 子态所輸出的移位脈波之位準移位, 位過之位準。 干砂说 制部分係包括:一第 ^ ^ 弟—父換兀件,其可接收 I σ脈波Vst,或其前列區塊之輸出信號; ,,其可依據該等第一至第四時鐘信號中的 第一交換元件之輸出,充電至上述之第一節 二交j奐元件,其可依據上述之第二節點⑽, 一節點Q,連接至上述之第二電源電壓Vss之 *、其第二控制部分係包括:一第四交換元件,其可依據 該等第一至第四時鐘信號中的一個,將上述之第〜電源電 壓Vdd ’輸出至上述之第二節點qB ; 一第五交換元件,其 可依據上述之起始脈波V s t,其前列區塊之輸出信號,或 其次一區塊之輸出信號,而使上述之第二節點qB,連接至 上述第一電源電壓Vss之一端子;和一第十八交換元件, 其可依據該等第一至第四時鐘信號中之一與其第四交換元 件之時鐘信號相同者,而使其第五交換元件之閘極,連接 至上述第二電源電壓Vss之端子。 其第二控制部分係包括:一第十六父換元件,其可接 收及輸出上述之起始脈波Vst,或其次一區塊之輸出信 號;和一弟十七交換元件,其可依據该專第一至弟四時鐘 信號中的一個,而使其第十六交換元件所輸出之信號,充
第14頁 1226034 五、發明說明(9) 電至上述之第一節點Q。 其緩衝記憶體係包括:一第^ & 述之第-節則,接收該㈣-至、/換元件’丨可依據上 個,以及輸出給其移位暫存器Λ第;7鐘信號中的' 元件,其可依據上述之第二節點9场知子,一第七父換 壓Vdd,輸出至上述移位暫存哭,將上述之第一電源電 第六交換元件之閘極與其輸厂端輪出端子;:連接在其 可藉由-搞合現象,來提昇上;以第-電容器CB,其 連接在其第二節點_上述第4;=之電壓;和- 換元件之電流漏茂所致的電壓失/。-即點qb因其弟五交 位暫==係K。::第:控制部分,其可依據上述移 :暫存為之第-即點Q,而輸出—一 中之一與其第三控制部分和第第四時鐘信號 位之位準,輸出至其移位器r 此移 八^ 平别出端子;一第一會罟却 二、可依據該等第一至第四時鐘號中之一盘一; : = =㈣,或該等第-至第四時鐘信號? 之與其第二控制部分之時鐘信號相同者, 三節點QL,連接至上述第二電源電壓仏之_端使子述一之第 :重置部A,其可依據該等第—至第四時鐘信號中之 八移位暫存器之第三控制部分或其移位暫 : = QB的時鐘信號相同* ’而使上述第三節點ql:電
1226034
五、發明說明(10) 據::::二,輸出端子者;和-第三重置部分,其可依 二第一控制部分或其移位暫存器之第二節 ' 、 時麵4號,而使其移位暫存之h Ψ # +,j 接至上述第二電源電獅s之端子暫存…出私子,連 順向部分係包括:一第八交換元件,其可在- 其可依據上】之is負電壓Vneg;和—第九交換元件, 鲁Ψ Bv a第—節點Q,將其第八交換元件所輸出之 負電壓Vneg,輸出至上述之第三節點QL。 其輸出部分係包括:一第十交換元 之第三節點QL,將上作夕备雪厥v I八T依據上迷 一 I 一上述之負電壓Vneg,輸出其移位器之輸 士一十交換元件,其可依據該等第一至第四時 里5〜中之一與其第三控制部分的時鐘信號相同者,將上 述之第二電源電壓Vss,輸出至其移位器之輸出端子;和 一電容器CL1,其可藉由一耦合現象,來提昇上述之 節點QL,而使其第十交換元件啟通。 其第一重置部分係包括:一第十五交換元件,其可依 據該等第一至第四時鐘信號中之一與其移位暫存器^ 控制部分的時鐘信號相同者,而使上述之第三節二以,連 接至上述第二電源電壓Vss之一端子;和一第十九 件,其可依據該等第一至第四時鐘信號中之一與其移位 存器之第三控制部分的時鐘信號相同者,而使上述之 節點QL,連接至上述第二電源電壓Vss之端子。 其第二重置部分係包括:一第十一交換元件,置可依 據該等第一至第四時鐘信號中之一與其移位暫存器^第三 1226034 五、發明說明(11) 控制:分的時鐘信號相同者,而使 〜 位,等於其移位器之輸出端子者;和郎點QL之電 其可依據其移位暫存器内之第第^交換元件, 祕之電位,等於其移位器之輪出端子者而使上述第三節 其第二重置部分係包括:一第十三六 據該等第-至第四時鐘信號中之一與:哭=依 控制部分的時鐘信號相同者,而使其移位器— 連接至上述第—電源電壓Vss之端子;和_ 四 , 件,其可依據其移位暫存p内 又換兀 於中☆山工唏从 予口門之弟一即點,而使其移位哭 之輸而子,連接至上述第二電源電壓Vss之端子。 該等多數區塊係有(4N)個區塊(其中 ακ4,係施加至其第一控制部分,其第三口唬 其第二控制分,以及其第一時鐘信號以£1,係施加至其缓 衝記憶體;第(4η-2)個區塊,其中之第一時鐘信號以^, 係施加至其第一控制部分,其第四時鐘信號“以,係施加 至其第二控制部分,其第三時鐘信號CLK3,係施加至其第 三控制部分’以及其第二時鐘信號C L K 2,係施加至其緩衝 記憶體,第(4n-1)個區塊,其中之第二時鐘信號“。,係 施加至其第一控制部分,其第一時鐘信號CLK1,係施加至 其第二控制部分,其第四時鐘信號CLK4,係施加至其第三 控制部分,以及其第三時鐘信號CLK3,係施加至其緩衝記 憶體,·和第(4N)個區塊,其中之第三時鐘信號CLK3,係施
第17頁 1226034
五、發明說明(12) :至J第-控制部分,其第二時鐘信號CLK2,係施加至農 第P控制部分,其第一時鐘信號CLK1,係施加至其第三控 ^ #分,以及其第四時鐘信號CLK4,係施加至其緩衝記憶 難發明之另一特徵中,有一種平面面板顯示裝置之 雙°驅動電路的驅動方法,此種電路係具有(4N)個(其 中’ η為一自然數)受到一起始脈波、一些具有不同相 位之第一至第四時鐘信號CLK1、CLK2、CLU、和cu4、和 第一和第二電源電壓Vdd和Vss之驅動的區塊,每一區塊 包括一移位暫存器和一移位器,前者係包括:一第一控制 邛刀,其可依據該等第一至第四時鐘信號中的一個或一 =節點QB,而使上述之起始脈波Vst或一前列區塊之輸出 #说’充電至一第一節點q ; 一第二控制部分,其可依據 上述之起始脈波Vst、其前列區塊之輸出信號、或其次一 區塊之輸出信冑、和該等第—至第四時鐘信號中的一個, 來控制上述之第二節點QB ; 一第三控制部盆 等第一至第四時鐘信铲中的徊,而姑,,Ί依據〇亥 π + + 1〇琥中的一個,而使上述之起始脈波
Vst,或其二人一區塊之輸出信號,充電至上 Q,或者控制上述之第二節點QB;和一緩衝記憶可 依據該等第一和第二節點Q和帅,輸出該等第一至 鐘信號中的-㈣’而作為一移位脈波;以及其移位哭可使 每一區塊内之移位暫存器所輸出的移位脈波之位^位, 並且輸出此移位過之位準,此種雙向驅動電路之驅動方法 係包括:施加上述之第四時鐘信號CLK4,使至其一第
第18頁 1226034 1、發明說明(13) " ' "~^ (4η-3)個區塊之第一控制部分;施加上述之第三時鐘信號 CLK3,使至此第(4η-3)個區塊之第二控制部分;施加上述 之第二時鐘信號CLK2,使至此第(4η-3)個區塊之第三控制 部分;施加上述之第一時鐘信號CLK1,使至此第(4η —3)個 區塊之緩衝記憶體;施加上述之第一時鐘信號(:1^丨,使至 其一第(4η-2)個區塊之第一控制部分;施加上述之第四時 鐘信號CLK4,使至此第(4η-2)個區塊之第二控制部分;施 加上述之第三時鐘信號CLK3,使至此第(4η —2)個區塊之第 二控制部分;施加上述之第二時鐘信號CLK2,使至此第 (4π-2)個區塊之緩衝記憶體;施加上述之第二時鐘信號 CLK2 ’使至其一第(4η-ΐ)個區塊之第一控制部分;施加上 述之第一時鐘信號CLK1,使至此第(4η-1 )個區塊之第二控 制部分;施加上述之第四時鐘信號CLK4,使至此第Un—i) 個區塊之第三控制部分;施加上述之第三時鐘信號CLK3, 使至此第(4n-l )個區塊之缓衝記憶體;施加上述之第三時 鐘化號CLK3,使至其一第(4n)個區塊之第一控制部分;施 加上述之第二時鐘信號CLK2,使至此第(4η)個區塊之第二 控制部分;施加上述之第一時鐘信號CLK1,使至此第(4η) 個區塊之第二控制部分丨以及施加上述之第四時鐘信號 CLK4 ’使至此第(4η)個區塊之緩衝記憶體,其中,在一順 向驅動中,該等第一時鐘信號CLK1、第二時鐘信號CLK2、 第二時鐘信號CLK3、和第四時鐘信號CLK4,係使循序地輸 入’以及係使一再重複,以及上述之第四時鐘信號CLK4, 係於上述之起始脈波輸入時方會輸入。
第19頁 1226034 五、發明說明(14) 在本發明之又一特徵中,有一種 中,η為一自然數)受到一起始脈波Vst、一验且 二 位之第一至第四時鐘信號CLK1、CU2、“Μ —二、 5目 ,二和第二電源電壓Vdd和Vss之驅動的區塊,每°一塊= 包括-移位暫存器和一移位器,前者係包括 二^ 部分,其可依據該等第一至第四時鐘 第—控制 -々々机』里Ί〇就中的一個或一篦 一即點QB,而使上述之起始脈波v 信[充電至-第-節點Q; 一第二= =之j始脈波Vst、其前列區塊據 區鬼之輸出#號、和該等第一至第四 而使上述之起始脈波 充電至上述之第一節點 和一緩衝記憶體,其可 輸出該等第一至第四時 來控制上述之第二節點〇R ·後^就中的一個, 等第-至第丄的:Γ控制部☆’其可依據該 V s t,或其次一區塊之輸出信號3 <3 ’或者控制上述之第二節點qB ; 依據該等第一和第二節點q和QB, ,信號中的一個,而作為一移位脈波; 一^^ - ^塊内之移位暫存器所輸出的移位脈波;::::使 並且輸出此移位過之位準,+锸雔 旱移位 係包括·施W = Ϊ 向驅動電路之驅動方法 (4n-3)個區塊之第一控制部分;施加 CLK3,# $拌筮r /in 〇、y & <第二時4里佗5虎 使至此第(4η-3)個區塊之第二控制 之第二時鐘信號CLK2,使至此第" ^ σ述 部分卜、十、々银便至此第(4η —3)個區塊之第三控制 #刀,施加上述之第—時鐘信號CLn,使至此第⑷_”個 第20頁 1226034 五、發明說明(15)
區塊之缓衝記憶體;施加上述之第一時鐘信號CLK1,使至 其一第(4n-2)個區塊之第一控制部分;施加上述之第四時 鐘信號CLK4,使至此第(4n-2)個區塊之第二控制部分;施 加上述之弟二時鐘信號C L K 3,使至此第(4 η - 2 )個區塊之第 三控制部分;施加上述之第二時鐘信號CLK2,使至此第 (4n-2)個區塊之缓衝記憶體;施加上述之第二時鐘信號 CLK2,使至其一第(4n-l )個區塊之第一控制部分;施加上 述之第一時鐘信號CLK1,使至此第(4η-1)個區塊之第二控 制部分;施加上述之第四時鐘信號以^,使至此第(4η_η 個區塊之第二控制部分;施加上述之第三時鐘信號CLK3, 使至此第(4n -1 )個區塊之緩衝記憶體;施加上述之第三時 鐘信號CLK3,使至其一第(4n)個區塊之第一控制部分;施 加上述之第二時鐘信號CLK2,使至此第(4n)個區塊之第二 控制部分;施加上述之第一時鐘信號以1(丨,使至此第(4n) 個區塊之第三控制部分;以及施加上述之第四時鐘信號 CLK4 ’使至此第(4n)個區塊之緩衝記憶體,其中,在一反 向驅動中’該等第四時鐘信號以^、第三時鐘信號cU3、 第一時鐘信號CLK2、和第一時鐘信號以^,係使循序地輸 入丄以及係使一再重複,以及上述之第一時鐘信號CLK1, 白驅動之障況中’係於上述之起始脈波V s t輸入時 方會輸入。 說明兩 張本發 理應,解的是,前述之一般說明和下文之詳細 者’係屬範例性和解釋性,以及係意在提供其所主 明之進一步解釋。
第21頁 1226034 五、發明說明(16) 實施方式 茲將詳細說明本發明之例示性實施例,其範例係例示 在所附諸圖中。只要可能,相同之參考數目,在遍及諸圖 中’係用以指稱相同或相似之零件。 一依據本發明之平面面板顯示裝置的雙向驅動電路及 其驅動方法,在說明上將參照所附諸圖。 第4圖係一依據本發明之第一實施例而包括一移位暫
存器和一移位器的平面面板顯示裝置之雙向驅動電路的電 路圖。 首先’一閘極或資料起始脈波V s t、一些不同相位之 第一至第四時鐘信號CLK1、CLK2、CLK3、和CLK4、和兩第 一和第二電源電壓Vdd ,係使輸入至一移位暫存器之 一輸入端子。 上述移位暫存器之電路結構,係包括(4N)個區塊( 中’ ‘ η’係表示一自然數,以及在第4圖中係顯示八個區 =而作為一範例),彼等區塊除了有—時鐘信號被施 之°卩位外,係具有相似結構。
各區塊將說明如下。 了 : ΐ ΐ係包括—移位暫存器S/R和-移位器L/s。 邻八21 楚說’其移位暫存器S/R係包括:-第-控讳 口P刀2 1、一第二控制部 蝥一 ^ 土丨w \ 衝記憶體24。其中包括:笛2 二控制部分23、和- Τ2 > TSa . tqk ^括—第—至第三P-M0S電晶體T1、 和3b之第—控制部分以,將會依據該等第一
第22頁 1226034 五、發明說明(17) 第四時鐘信號中的一個或一第二節點QB,將一起始脈波
Vst或其前列區塊之一輸出信號,輸出至一第一節點Q。其 包括一些第四P —M0S電晶體T4a和T4b、第五p-M0S電晶體 T5a和T5b、和一第十八P —M0S電晶體T18之第二控制部分 22,將會依據上述之起始脈波Vst、其前列區塊之輸出信 號、其次一^區塊之輸出號中的一個、和該等第一至第四 時鐘信號中的一個,來控制上述之第二節點qB。其包括一 第十六p-M0S電晶體Τ16和一第十七p-MOS電晶體Τ17之第二 控制部分2 3 ’將會依據該等第一至第四時鐘信號中的一 個,輸出上述之起始脈波Vst或下一區塊之輸出信號至上 述之第一節點Q,或控制上述之第二節點仙◦其包括一第 六p-M0S電晶體T6、一第七p-MOS電晶體T7、和一些電容哭 CB和CQB之緩衝記憶體24,將會依據該等第一節點^和 節點QB,輸出該等第一至第四時鐘信號中的一個, 一移位脈波。 作為 丹乐一徑制部分21係包括··」 的第一p-M0S電晶體 始脈波Vst或其前列區塊之輸出信她…木—p_M⑻電日日 第1二上M:可雷依據該等第一至第四時鐘信號中的-心it 从軒nR你计電日日體 和上述可依據上述第- 即點QB使其弟n〇s電晶體T2之輸出端子連接至上; 二子:Λ三P-M0S電晶體T3a和T3b。其第三口-_電日曰 、;;。、有一心和_之雙問極結構,藉以避免電流;
第23頁 1226034 五、發明說明(18) 其第二控制部分22係包括:兩個第四pMOS電晶體T4a 和T4b,彼等各係具有一施以第一至第四時鐘信號中之一 的閘極’以及係串聯連接而使上述之vdd輸出至其第二節 點QB ;兩個第五p —m〇S電晶體T5a和T5b,彼等可依據其前 一區塊或下一區塊之輸出信號,而使上述之第二節點qB連 接至上述之Vss端子;和上述之第十八p —m〇s電晶體T18, 其可依據上述與其第四p —M0S電晶體T4a和T4b者相同之時 鐘信號’而使該等第一p—M0S電晶體T1和第六p-M0S電晶體 T6之輸出’連接至上述之Vss端子。該等第四p-M〇s電晶體 T4a和T4b和第五p-M0S電晶體T5a和T5b,係具有上述之雙 閘極結構,藉以避免電流漏洩。 其第三控制部分23係包括:上述之第十六p — M〇s電晶 體T1 6 _ ’其可接收及輸出上述之起始脈波Vst,或其次一區 塊,,出信號;和上述之第十七?—M〇s電晶體T17,其可依 據4等第一至第四時鐘信號中的一個,而使其第十六 p M0S電晶體τΐ 6所輸出之信號,充電至上述之第一節點 Q Β 〇 其緩衝記憶體24係包括:上述之第六p —M〇s電晶體Τ6 ^據上述之第一節點Q接收並輸出第一至第四時鐘信號中 片:個至其輸出端子;上述之第七p —M〇s電晶體口,其可 a" #上述之第二節點⑽,將上述之Vss電源電壓,輸出至 存器之輸出端子(輸出1λ輸出2、···);上述 1 ^ Γ為⑶,其係連接在其第六p —M0S電晶體Τ6之閘極與 其輸出端子間的第一電衮 冲 电谷,可藉由一耦合現象啟動
第24頁 1226034
五、發明說明(19) (b〇〇tstraPPing)上述第一節點〇之 容卿,其係連接在該等第二節 、二之第;電 之間,而可避免上述第二節_ 冤原電壓VSs 中之電流漏茂所致的電心真Q 口其弟五13-鹏電晶體T5 25,=且i述i移位器L/s係包括:-第四控制部分 T9a和Τ9Γ,、ί i 3Γ電晶體Τ8和第九P_M〇S電晶體 彼4 了依據其移位暫存器S/R之第一節點 將一負電壓Vneg,輸出至一第一 r ”、 而 ^ ^ ^ 4- un〇 第一即點QL,一輸出部分26, ^ ^ / 晶體m、一第十三p_MOS電晶體 m、和-電容器CL1,其可依據上述之 體 ”其第-控制部分21者相同之時鐘信號,而使Q其移= 存為S/R之輸出位準移位,以及將此移位過之輸出位 輸出至一輸出端子0UT ; 一第一重置部分27,其係具有— 第十五p M0S電晶體丁15和一第十九p_M〇s電晶體丁19,复 依據上述與其移位暫存器S/R之第一控制部分21和第三押 制部分23者相同之時鐘信號,而使上述之第三節點儿,工連 接至上述之Vss端子;一第二重置部分28,其係具有一 十=p-M一0SJ1晶體T11和一第十二p — M〇s電晶體n2,其可使 上述第二節點QL之電位,等於其移位暫存器S/R之第三控 制部分23或此移位暫存器S/R之第二節點QB者;和一第= 重置部分29,其係包括一第十三p_M〇s電晶體n3和一第十 四P —M0S電晶體Τ14,其可依據上述與其移位暫存器S/R之 第一控制部分21或此移位暫存器S/R之第二節點QB者相同 的時鐘信號,而使其移位器L/S之輸出端子0ϋτ,連接至上
Η
第25頁 1226034 五、發明說明(20) 述之Vss端子。 其第四控制部分25係包括:上述之第八p — M〇s電晶體 T8,其可在一順向之方向中,輸出上述之負電壓Vneg ;和 兩個第九p-MOS電晶體T9a *T9b,彼等可依據上述移位暫 存器S/R之第一節點Q,將其第八pm〇s電晶體T8所輸出之負 電壓Vneg,輸出至上述之第三節點ql。其第九p —M〇s電晶、 體T9,係具有一T9a和T9b之雙閘極結構,藉以避免電流漏 洩。 其輸出部分26係包括:上述之第十p-M〇s電晶體T1〇, 其可依據上述之第三節點qL,將上述之負電壓Vneg,輸出 至其移位器L/S之輪出端子;上述之第二十p —M〇s電晶體 T 2 0 ’其_可依據上述與其移位暫存器s/r内之第三控制部分 23者相同的時鐘信號,將上述之電源電壓Vss,輸出至其 移位裔L/S之輸出端子;和上述之電容器孔1,其可藉由一 耦a現象啟動上述第三節點叶,而使其第十口―電晶體 丁 1 0啟通。 曰一"第 重置部分2 7係包括:上述之第十五p —M0S電 晶^Τ15 ’其可依據上述與其移位暫存器S/R内之第一控制 :二2 1者相同的時鐘信號,將上述之第三節點QL,連接至 j述之Vss端子;和上述之第十ApM〇s電晶體了19,其可依 其移位暫存器S/R内之第三控制部分23者相同的 日、知彳a 5虎’而使上述之第三節點QL,連接至上述之Vss端 子。 其一第 重置部分29係包括:上述之第十一 p-M0S電
第26頁 1226034 〜---- 五、發明說明(21) 晶體T11,其可依據上述與其移位暫 時鐘/號,而使上述第:節則L之: 夺於八移位!§L/S之輸出端子〇υτ者; P-M0S電晶體Τ12,1可依櫨立銘办把士 ^ Τ _ _,而使上述第内之第二節 輸出端子OUT者 電位’等於其移位器L/S之 晶财3,第盆一重置部分29係包括··上述之第十三P-M0S電 ::,/、可依據上述與其移位暫存器S/R内之第一控制 二分21者相同的時鐘信號,而使其移位器L/s之輸出端子制 連Ϊ至上述之VSS端子;和上述之第十四P_M〇S電晶 、其可依據其移位暫存器S/R内之第二節點帅,而使 ”移位器L/S之輸出端子OUT ’連接至上述之Vss端子。在 此一結構中,一些不同之時鐘信號,係使施加至彼等對應 之區塊。 當上述依據本發明之平面面板顯示裝置的雙向驅動電 路係由(4 11 )個區塊所組成時’此種雙向驅動電路之結構 將說明如下。 在其第(4n-3)個區塊(其中,‘ n,為一自然數)中, 上述之第四時鐘信號CLK4,係施加至其第一控制部分21, 上述之第三時鐘信號CLK3 ,係施加至其第二控制部分22, 上述之第二時鐘信號CLK2,係施加至其第三控制部分23, 以及上述之第一時鐘信號CLK1,係施加至其緩衝記憶體 24。在其第(4η-2)個區塊(其中,‘ n,為一自然數)中, 上述之第一時鐘信號CLK 1,係施加至其第一控制部分2 1,
第27頁 1226034 五、發明說明(22) 上述之第四時鐘信號CLU,係施加至其第二控制部分22, 上述之第三時鐘信號CLK3,係施加至其第三控制部分23, 以及上述之第二時鐘信號CLK2,係施加至其緩衝記憶體 24。在第(4n-l)個區塊(其中,‘n’為一自缺數)中,上 述之第二時鐘信號CLK2,係施加至其第_控制部分以,上 述之第一時鐘信號CLK1,係施加至其第二控制部分22,上 ^之第四時鐘信肌ju,係施加至其第三控制部分23,以 在ίrUf :時鐘信號CU3 ’係施加至其緩衝記憶體24。 在j (4η)個區塊(其中’ ‘n,為一自然數)中,上述之 二f鐘信號CLK3,係施加至其第__控制部州,上述之第 —^鐘信號CLK2,係施加至其第二控制部分22 —時鐘信號CLK1,係施加至j:第=抑 辻之第 :釦仏號CLK4,係施加至其緩衝記憶體24。 述依據本發明之平面面板顯干驻 路,係運作如下。 囱板』不裝置的雙向驅動電 的雙Γ二係雪1示/上述依據本發明之平面面板顯^ -第-:二笛之順向驅動期間,彼等輸入時鐘信號、 準,和:Γ移位一//節點QB、和一第三節點讥之電壓位 中,Γ存器和移位器之輸出波形。在本發明 r 5亥荨擺動於1 〇 v中(枭例而士 , Λ ^ ^ 第四時鐘信號CLK1、CU2、cl : 〇 ν—0 ν)之第一至 使其移位暫存器S/R運作位:lk4將會輸入,藉以 過其移位器L/S之位4,存器S/R之輸出,通 上(舉例而言,i"〜I :被移位至1〇V或以 ;之擺巾田電壓,以及接著會被 第28頁 1226034 五、發明說明(23) 輸出,藉以雙向地驅動彼等閘極和資料驅動器。 在上述順向驅動之情況中,誠如第5圖中所示,該等 第-時=號,、第二個時鐘信號CLK2、第三時鐘‘ ^ =4鐘信號CLK4,將會循序地輸人,以及係使 稷。虽上述之起始脈波Vst輸入時,上 鐘信號CLK4將會輸入。 矛四呀 上述之第一區塊之順方運作,將會說明如下。 其第一 P-M0S電晶體TFT1,係於上述之起始脈 -接通狀態(低位準,0V)中輸入時被啟通。此時/由在 於上述之第四時鐘信號CLK4,係在一接通狀態(低位準, 0 V )中輸入,其第:p-M〇s電晶體TFT2將會被啟通。因 此,上述之第一節點Q,在一接通狀態(低位準,〇 v) 中,將會變為一低位準。此將會使其第六P—M0S電晶體 TFT6啟通。結果,上述之第一時鐘信號以£1,將會被輸出 至其輸出端子outputl。其次,上述之第一時鐘信號 CLK1,將會處於一接通狀態(低位準,〇 v)中,以及上 述之第四時鐘信號CLK4,將會處於一斷接狀態(高位準, 1 0 V )中,以致上述之第一節點q,將會變為一浮接狀 態,藉以依據其電容器CB之耦合現象而引起電壓提昇。因 此,上述之第一節點Q,將會變得較高。結果,其移位器 L/S之第九p-M0S電晶體T9a和T9b,將會被啟通,以致其電 容為CL1和其第十p-MOS電晶體T1 〇之閘極,將會被上述之 負電壓Vn eg充電。因此’其移位器l/s之輸出端子out,將 會被上述之負電壓Vneg之充電。在此一結構中,該等第九 1226034 五、發明說明(24) =第十p M0S日電晶體T9和?1〇,將會因電壓提昇而快速地被 2 :使Ϊ上述之第一節點因該等薄臈電晶體在形成上 具有一兩6¾界電壓而失去。 因此,上述第一區塊之移位暫存器S/R1,係使與上述 之時鐘信號cui同步,藉以輸出上述1G v或以下(舉例而 V/"二?之擺幅電壓。而且,上述第-區塊之移位 益L/S,將會使上述移位暫存器“以之輸出的位準,移位 至上述之擺幅電壓(舉例而言,1〇 v一8 v),以及 輸出此移位過位準之電壓。 移位在ί述之第一區塊内,該等移位暫存器S/R2和 ί白^, 吏與上述之第二時鐘信號CLK2同步,藉以 電壓,和上、f】n ϋ 例而言’ 10 V〜〇 V)之擺幅 ^壓"或以上(舉例而言,丨"…)之擺 在此依據本發明之平面面板顯示裝置的雙向11動雷敗 中,將就該等對應之區塊内的順向驅動f =向㈣電路 詳細說明。 幻m向驅動和反向驅動,加以 第6圖係例示在上述依據本 此依據本發明之平面面板顯 圖係例不在 向驅動期間,每一區堍之蔣# # +的雙向驅動電路中之反 信號和輸出波形。 移位暫存器和移位器的輸入時鐘 誠如第6圖中所示,在上述順向驅動之情況中,該等 1226034 五、發明說明(25) 第一時釦仍唬CLK1、第二時鐘信號CLK2、第三時鐘信號 CLK3和第四時鐘信號CLK4,將會循序地輸入,以及係使 一再重複。當上述之起始脈波Vst輸入時,上述之第四 鐘信號CLK4將會輸入。同時,誠如第7圖所示,在上述反 向驅動之情況中,該等第四時鐘信號CL〇、第三時鐘信 CLK3、第一時鐘信號CLK2,和第一時鐘信號以以,將會^ 序地輸入,以及係使一再重複。當上述之起始脈波“七輪 入時,上述之第一時鐘信號CLn亦會輸入。 上述之順向驅動將說明如下。 當上述之起始脈波Vst作為一接通狀態(低位準,〇 v ),而施加至其第一區塊内之第一控制部分21的第一 P-M0S電晶體T1,和其末尾區塊内之第三控制部分23的第 十六p-M0S電晶體T16時,此等第一p — M〇s電晶體n和第十 六P-M0S電晶體T16,將會被啟通。此時,上述之第四 信號CLK4,係在一接通狀態(〇 v)中輸入,其第一區之 第二ρ-MOS電晶體T2將會被啟通。然而,其末尾區塊之第 十七p-M0S電晶體T17,將會被啟斷,因為上 信_,並未施加至其末尾區塊之時: 結果,在其第-區塊内,其第一節點Q係處於電:接體通 狀十V)中笛了其第六P-M〇SfB曰曰體T6將會被啟通,藉 以將上述之第-時鐘信號之CLK1,輸出至其輸 out put 1。同時,其末:诒+够丄 木尾&塊之第六Ρ-MOS電晶體T6將合枯 啟斷,以致上述之第四時鐘信號CLK4,並不會施加至: 出端子outpuU。換言之,料起始脈波Vst和第四時鐘信
第31頁 1226034
=Κ4二係在同_時刻下輸入,彼等脈波係自其第一區塊 八毛區塊循序地輸出,因而造成其順向驅動。 因此,其第_ ρ β m 、乐 £塊之順方驅動將說明如下。 ,第一控制部分21之第一p-M0S電晶體TFT1,係於上 =之,始脈波Vst在一接通狀態(〇 v)中輸入時被啟通。此 日寸座,於上述之第四時鐘信號CLK4,係在一接通狀態(低 位$ ’ 〇 v )中輸入,其第二p—M〇s電晶體TFT2將會被啟 通j因此,上述之第一節點Q,在一接通狀態(〇 中,將 會變$ 一低位準。此將會使其第六p-M0S電晶體TFT6啟 通^結果’上述之第一時鐘信號CLK1,將會被輸出至其輸肇 出知子〇1^口111:1。在此一狀態中,上述之起始脈波Vst,係 在接通狀悲(低位準,〇 V )中輸入,以致其第二控制 部分22之兩個第五p —M〇s電晶體T5a *T5b,將會被啟通, 以及其第二節點QB,將會被上述之電源電壓Vss充電。因 此’該等具有連接至此第二節點QB之對應閘極的兩個第三 p-MOS電晶體T3a和T3b和第七p-MOS電晶體T7,將會被啟 斷。結果,其第二節點,係處於一斷接狀態(1〇 V)中, 以致其第七p-M0S電晶體T7將會被啟斷,以及不會將上述 之電源電壓Vss,輸出至其輸出端子〇utputi。而且,其次 _ 一端子之輸出,係施加至其第三控制部分23之第十六 ρ-MOS電晶體T16,以及上述之第二時鐘信號CLK2,係施加 至其第十七p-M0S電晶體T17,以致該等第十六p-MOS電晶 體T16和第十七p-M0S電晶體T17將會被啟斷。 其次,當上述之第一時鐘信號CLK1,係處於一接通狀
第32頁 1226034 五、發明說明(27) ::」低位$ ’ 〇 V )中,以及上述之第四時鐘信號CLK4, ::2 一、:接狀,(高位準,1 0 ”中時,其第-節點Q 一汗接狀態中,以及一依據其電容器CB之耦合現 將曰引起其電壓提昇。因此,其第六ρ-MOS電晶體丁6 ^極:壓,將會變得較高。依據以上所述之閑極電壓6, 一移时$之第九p〜M0S電晶體T9a和T9b將會被啟通。έ士 果,其第十P-M0S電晶體T1〇之閘極和其電容器⑴,將會° =上述之負電壓Vneg充電,以及其移位器l/s之輸出端子 〇ϋΤ,將會被上述之負電壓Vneg充電。 66心,η第—區塊内,當其第一區塊内之移位暫存 v 、輸出,係處於一接通狀態(0 V)中,以及上述之 f-時鐘信號CLK1,係處於一接通狀態(〇 v)中時,該等 弟一和第一Ρ-MOS電晶體T1和72將會被啟通,以致豆第一 V) t 〇 , ^^^p:M0St 出至其輸出端子outputl。 誠如上文所述,纟其第二區塊之移位器L/s 之負電壓係輸出至其輸出端子。在相同之方式巾,誠如J 6圖中所不’該等輸出係自其第—區塊至第八區塊循序產 生出。 上述之反向驅動將說明如下。 當上述之起始脈波Vst作為一接通狀態(低位 V ),而施加至其第一區塊内之第—控制部分。 P-M0S電晶體T1,和其末尾區塊内之第三控制部分=的第 1226034
十六p-M0S電晶體T16,藉以啟通此等第一p —M〇s電晶_T1 和第十六P-M0S電晶體T16時。此時,上述之第一時%鐘% CLK1 ’係在一接通狀態(0 V)中輸入,其第一區塊之第^^ p-M0S電晶體T2將會被啟斷,以及其末尾區塊之第十七一 p-MOS電晶體T17將會被啟通,因此,在其第一區塊内 並 第一節點Q係處於一斷接狀態(1 〇 V )中,以致其第二p — 電晶體T6將會被啟斷,以及並不會將上述之第一時鐘作號 之(:1^1,輸出至其輸出端子0111;13111:1。同時,其末尾區^免" 之第六ρ-MOS電晶體T6將會被啟通,以致上述之第四時鐘 信號CLK4,將會施加至此第六p —m〇S電晶體T6之輸出端子 output 1。誠如上文所述,該等起始脈波Vst和第一時鐘信 號CLK1,係在同一時刻下輸入,以使彼等脈波循序地自其 末尾區塊至其第一區塊輸出,因而產生其反向驅動。 亦即,其末尾區塊之運作將說明如下。
當該等起始脈波Vst和第一時鐘信號CLK1,係在〆接 通狀態(0 V)中輸入時,其第一控制部分21之第二p — M〇S電 晶體T2將會被啟斷。然而,其第三控制部分23之第十六 p-MOS電晶體T1 6和第十七p-M0S電晶體T1 7,將會被啟通, 以致其第一節點Q係處於一接通狀態(〇 V)中。因此,其第 六p - Μ 0 S電晶體T 6將會被啟通,以及上述之第四時鐘信號 CLK4 ’係使輸出至其輸出端子〇1^口1^1。此時,上述之起 始脈波Vst,係透過其第十六p-M〇s電晶體Τ16,作為〆接 通狀態(低位準,〇 V )而被輸入,以致其第二控制部分 22之兩個第五p-MOS電晶體T5a和T5b,將會被啟通,以及
第34頁 1226034 五、發明說明(29) 其第二節點Q B ’將會被上述之電源電壓v s s充電。因此, 該等具有連接至此第二節點QB之對應閘極的兩個第三 p-M0S電晶體T3a和T3b和第七p-M0S電晶體T7,將會被啟 斷。結果,其第二節點QB,係處於一斷接狀態v)中, 以及其第七p-M0S電晶體T7將會被啟斷,以及並不會將上 述之電源電壓Vss,輸出至其輸出端子〇utputi。 其次,當上述之第四時鐘信號CLK4,係處於一接通狀 態(低位準,〇 v )中,以及上述之第一時鐘信號CLK1, 係處於一斷接狀態(高位準,1 〇 V )中時、其第一節點q 便係處於其浮接狀態中,以及一依據其電容器CB之耦合現 象,將會引起其電壓提昇。因此,其第六p —M〇s電晶體T6 之閘極電壓,將會變得較高。依據其閘極電壓,其移位器 L/S之弟九p-M0S電晶體T9a和T9b將會被啟通,以及其第十 p-M0S電晶體T1 0之閘極和其電容器CLi,將會被上述之負 電壓Vneg充電,以致其移位器L/s之輸出端子〇υτ,將會被 上述之負電壓Vneg充電。 同理,在其末尾區塊内之前列區塊内,當其末尾區塊 之移位暫存态S / R,係處於一接通狀態(〇 v)中,以及上述 ,第四時鐘信號CLK4,係處於一接通狀態(〇 v)中時,該 等第十六p-M0S電晶體T6和第十七p_M〇s電晶體T17將會被 啟通,以致其第一節點q係處於一接通狀態㈧ν)中。因 此,其第六p-M0S電晶體Τ6將會被啟通,藉以將上述之第 三時鐘信號CLK3、,輸出至其輸出端子〇utputl。 誠如上文所述,在其移位器L/S2中,上述之負電壓係
第35頁 1226034 五、發明說明(30) 輸出至其輸出端子。 在此-方式巾,誠如第7圖中所示,帛等輸 末尾區塊至其第一區塊反向地產生出。 ’、自其 因此,由於彼等順向和反向掃描可使具現,而 分開之信號或PIN,其將可提供一專屬該等系統選項一 板。亦即,如此之一面板係可應用至一、_面 像=顯示之兩者方向中。而且,此種依據:人 驅動電路,不僅可應用至上述之LCD裝置,而且亦之雙向 至一具有一類似上述LCD裝置者之驅動方法的豇 用 和PDP顯示裝置。 "、員不裝置 因此,此種平面平板顯示裝置之雙向驅動 有下列堵優點。 ’係具 該等依據本發明之移位暫存器和移位哭, 加二驅動,以致其液晶面板亦可雙向運作:而毋=雙向地 j入PIN。因此’彼等系統製造業者,將 ^員1外 2有驅動電路之LCD面板,而無關乎其面板之ς =二述 而且,此種驅動電路係包括一移位哭, 路之兀件數目將可使減少。特言之,在二酬其外在電 中,其外部時鐘信號係以一在0 ν和1〇 板之情況 =以及有-負時鐘信號,在其内部電路之間的電堡輪 低其電力消耗。 中產生,藉以降
第36頁 本技藝之專業人員,很顯然可在 或犯圍了,在*發明之平面平板顯示裝置^明之精神 _ 驅動電路 1226034
第37頁 1226034 圖式簡單說明 此等被納入用以表1供本發明之進一步瞭解及被合併而 構成此申請案之一部分的附圖,係例示本發明之實施例, 以及連同其之說明’係用以解釋本發明之原理。 諸圖中: 第1圖係一相關技藝式液晶顯示(LCD)面板之電路圖; 第2圖係上述相關技藝式液晶顯示(LCD)面板之移位暫 存器的電路圖; 第3圖係例示上述相關技藝式液晶顯示(LCD)面板之移 位暫存器的輸入和輸出波形; 第4圖係一依據本發明之第一實施例而具有一移位暫 存器和一移位器的平面面板顯示裝置之雙向驅動電路的電 路圖; 第5圖係例示在上述依據本發明之平面面板顯示裝置 的雙向驅動電路中之順向驅動期間,彼等輸入時鐘信號、 ^第一節點Q、一第二節點QB、和一第三節點qL之電壓位 準,和彼等移位器L/S和移位暫存器S/R之輸出波形; π#'例示在上述依據本發明之平面面板顯示裝置 存J向電路中之順向驅動期P[每_區塊之一移位暫 。。第圖二卢的輸入時鐘信號和輸出波形;而 置的Ϊ /Λ :示在上述依據本發明之平面面板顯示裝 :雙向驅動電路中之反向驅動期間,每一之 暫存器和-移位器的輸入時鐘信號和輸出波形; 圖式之標記說明
第38頁 1226034 圖式簡單說明 CB第一電容器 CL1 、 Cl-C4 電容器 CLK1-CLK4 第一至第四時鐘信號 CQB 第二電容器 Dl-Dn 資料線 G 1 _ G in 閘極線 L/S 移位器 L/S2 移位器 OUT輸出端子 Q第一節點 QB 第二節點 QL 第三節點 S/R移位暫存器 S/R1移位暫存器 S/R2移位暫存器 S 1 - S η信號線 Τ1第一P-M0S電晶體 Τ2第二p-MOS電晶體 Τ3第三p-M0S電晶體 T3a,T3b 第三p-M0S電晶體 T4a,T4b 第四p-MOS電晶體 T5a,T5b 第五p-MOS電晶體 T6第六p-M0S電晶體 T7第七p-M0S電晶體
第39頁 1226034 圖式簡單說明 T8 第八p-MOS電晶體 T9a,T9b 第九p-MOS電晶體 T10 第十p-MOS電晶體 T11第十一p-M0S電晶體 丁 12 第十二p-MOS電晶體 T13第十三p_M0S電晶體 T14 第十四p-M0S電晶體 T15第十五p-M0S電晶體 T16第十六p-M0S電晶體 丁 17第十七p-MOS電晶體 T18第十八p-M0S電晶體 T19第十九p-M0S電晶體 T20第二十p-M0S電晶體 TFT1-TFT7第一至第七p_M0S電晶體
Vdd 第一電源電壓
Vss第二電源電壓 V s ΐ 資料起始脈波
Vneg負電壓 11第一移位暫存器 12第一緩衝記憶體 1 3第二移位暫存器 1 4第二緩衝記憶體 1 6 交換元件 2 1第一控制部分
第40頁 1226034 圖式簡單說明 22第二控制部分 23第三控制部分 24緩衝記憶體 2 5第四控制部分 2 6輸出部分 27第一重置部分 28第二重置部分 29第三重置部分 11

Claims (1)

1226034 六、申請專利範圍 多數^ 一種平面面板顯示裝置之雙向驅動電路,其係具有 時铲二到一起始脈波、一些具有不同相位之第一至第四個 塊二‘ 5 :和第一和第二電源電壓之驅動的區塊,每一區 據該等Π ί器1其係包括:一第一控制部☆,其可依 上弟至弟四時鐘信號中的一個或一第二節點,而使 # κ之起始脈波或一先前區塊之輸出信號,充電至一第一 =點,一第二控制部分,其可依據上述之起始脈波、或其 區塊之輸出信號、或其次一區塊之輸出信號、和該等 々至第四時鐘信號中的一個,來控制上述之第二節點; 一第三控制部分,其可依據該等第一至第四時鐘信號中的 ,何個,而使上述之起始脈波,或其次一區塊之輸出信 號,充電至其第-節點,或者控制上述之第二節點;和: 緩衝^己憶體’其可依據該等第一和第二節點,輸出該 -至第四時,信號中的_個,而作為_移位脈波,·和 交二f位器、,其可使每—區塊内之移位暫存器所輸出的 移位脈波之位準移位,並且輸出此移位過之位準。 2·如申請專利範圍第丨項之雙向驅動電路,1 一控制部分係包括: /、T <弟 一第一交換元件,其可接收及輸出 或其前列區塊之輸出信號; 乩《(始脈波, 父換元件,其可依據該等第一至第四時鐘彳古铐 中的一個,而使其第一交換元#之於山 士办 1〇 ^ -節點Q,·和 &換兀件之輸出,充電至上述之第 第42頁 1226034 六、申請專利範圍 一第三交換元件,其可依據上述之第二節點,而使上 述之第一節點,連接至上述第二電源電壓之端子。 3. 如申請專利範圍第1項之雙向驅動電路,其中之第 三交換元件係具有一雙閘極結構,其係具有兩個可避免電 流漏茂之元件。 4. 如申請專利範圍第1項之雙向驅動電路,其中之第 二控制部分係包括: 一第四交換元件,其可依據該等第一至第四時鐘信號 中的一個,而將上述之第一電源電壓,輸出至上述之第二 節點; 一第五交換元件,其可依據上述之起始脈波、其前列 區塊之輸出信號、或其次一區塊之輸出信號,而使上述之 第二節點,連接至上述第二電源電壓之一端子;和 一第十八交換元件,其可依據該等第一至第四時鐘信 號中之一與其第四交換元件之時鐘信號相同者,而使其第 五交換元件之閘極,連接至上述第二電源電壓之端子。 5. 如申請專利範圍第4項之雙向驅動電路,其中之第 四和第五交換元件,係具有一些雙重閘極之結構,藉以避 免電流漏 。 6. 如申請專利範圍第1項之雙向驅動電路,其中之第 三控制部分係包括: 一第十六交換元件,其可接收及輸出上述之起始脈 波,或其次一區塊之輸出信號;和 一第十七交換元件,其可依據該等第一至第四時鐘信
第43頁 1226034 六、申請專利範圍 號中的一個,而使其第十六交換元件所輸出 至上述之第一節點。 尨唬,充電 7 ·如申請專利範圍第1項之雙向驅動電路,复 衝記憶體係包括: ^ 一第六交換元件,其可依據上述之第一節點,接收該 等第一至第四時鐘信號中的一個,以及輸出 器之一輸出端子; /、移位暫存 一第七交換元件,其可依據上述之第二節點, 述之第一電源電壓,輸出至上述移位暫存器之輪 ^上 一連接在其第六交換元件之閘極與其輸出端子=哲 -電容器,其可藉由-耦合現象,來提昇;:第 電壓;和 昂 即點之 一連接在其第二節點與上述第二電源 的第二電容器,其可避免上述第二節點因4;交:子間 之電流漏洩所致的電壓失真。 、弟五乂換7〇件 8.如申請專利範圍第1項之雙 位器係包括: 助冤路中之移 一第四控制部分,其可依據上述移位暫 點,而輸出一負電壓給一第三節點; 弟一節 —一輸出部分,其可依據該等第—至第四 一與其第三控制部分和第三節點之 時里仏旒中之 其移位暫存器之-輸出位準移位,以相同者,而使 準,輸出至其移位器之一輸出端子…將此移位之位 —第—重置部分,其可依據該等第-至第四時鐘信號 1226034 六、申請專利範圍 中之一與其第一控制部分之時鐘信號相同者, 至第四時鐘信號中之一與其第三控制部分之時 者,而使上述之第三節點,連接至上述第二電 端子; 一第二重置部分,其可依據該等第一至第 中之一與其移位暫存器之第三控制部分或其移 第二節點的時鐘信號相同者,而使上述第三節 等於其移位暫存器之輸出端子者;和 一第三重置部分,其可依據其移位暫存器 部分或其移位暫存器之第二節點的第一時鐘信 移位暫存器之輸出端子,連接至上述第二電源 子。 9.如申請專利範圍第8項之雙向驅動電路^ 四控制部分係包括: 一第八交換元件,其可在一順向方向中輸 電壓;和 一第九交換元件,其可依據上述之第一節 第八交換元件所輸出之負電壓,輸出至上述之 1 0.如申請專利範圍第9項之雙向驅動電路 九交換元件,係具有一雙重閘極之結構,藉以 、;曳。 11.如申請專利範圍第8項之雙向驅動電路 出部分係包括: 一第十交換元件,其可依據上述之第三節 或該等第一 鐘信號相同 源電壓之一 四時鐘信號 位暫存器之 點之電位, 之第一控制 號,而使其 電壓之端 其中之第 出上述之負 點,而將其 第三節點。 ,其中之第 避免電流漏 ,其中之輸 點,而將上
第45頁 1226034 六、申請專利範圍 述之負電壓’輸出其移位器之輸出端子; 一第二十交換元件,其可依據該等第一至第四 號中之一與其第三控制部分的時鐘信號相同者,而將了 4 之第二電源電壓,輸出至其移位器之輸出端子;和、述 -電容器’其可藉由-耦合現象,來提昇上 〜 點之電壓,而使其第十交換元件啟通。 弟二即 12·如申請專利範圍第8項之雙向驅動電路,复 一重置部分係包括: T <弟 一第十f交換元件,其可依據該等第一至第四時 號中之一與其移位暫存器之第一控制部分的時鐘 ^ =而使上述之第三節‘點,連接至上述 電 端子;和 电!之 一第十九交換元件,其可依據該等第一 铗Φ夕_也廿功 木 主弟四時鐘信 二中之/、其移位暫存器之第三控制部分的時鐘俨 者,而使上沭夕楚-~ ^ 刀们呀麵k號相同 子。 达之第二郎點,連接至上述第二電源電壓之端 -重1署3邱如、申請專利範圍第8項之雙向馬區動電路,|中之第 一重置部分係包括: 吩甲之第 一 第 4- _ 丄 ^ , 一交換元件,其可依據該等第一 5筮 士 a > 旒中之一鱼复 寸乐 至弟四時鐘信 者,二 ο”移位暫存器之第三控制部分的砗於户& i m 考而使上述笛一# 咏|刀的時知信號相同 可,和 徂為之輪出端子 ' 第+- 節點 二交換元件,其可依據其移位蕲士 便上述第三節點之電位,等於其 円之弟一
$仅之輪出端子 1226034 六、申請專利範圍 者。 1 4.如申請專利範圍第8項之雙向驅動電路,其中之第 三重置部分包係包括·· 一第十三交換元件,其可依據該等第一至第四時鐘信 號中之一與其移位暫存器之第一控制部分的時鐘信號相同 者,而使其移位器之輸出端子,連接至上述第二電源電壓 之端子;和 一第十四交換元件,其可依據其移位暫存器内之第二 節點,而使其移位器之輸出端子,連接至上述第二電源電 壓之端子。 1 5.如申請專利範圍第1項之雙向驅動電路,其中之多 數區塊係有(4N)個區塊(其中,η為一自然數),其係包 括: 第(4η-3)個區塊,其中之第四時鐘信號,係施加至其 第一控制部分,其第三時鐘信號,係施加至其第二控制部 分,其第二時鐘信號,施加至其第三控制分,以及其第一 時鐘信號,係施加至其緩衝記憶體; 第(4η-2)個區塊,其中之第一時鐘信號,係施加至其 第一控制部分,其第四時鐘信號,係施加至其第二控制部 分,其第三時鐘信號,係施加至其第三控制部分,以及其 第二時鐘信號,係施加至其缓衝記憶體; 第(4η-1)個區塊,其中之第二時鐘信號,係施加至其 第一控制部分,其第一時鐘信號,係施加至其第二控制部 分,其第四時鐘信號,係施加至其第三控制部分,以及其
第47頁 !226〇34 、申請專利範圍 第一 f鐘信號,係施加至其緩衝記憶體;和 —押=個區塊,其中之第三時鐘信號,係施加至其第 八 卩刀 其第二時鐘信號’係施加至其第二控制部 ί四鐘Π ’係:加至其第三控制部分,以及其 π麵^就,係施加至其缓衝記憶體。 法16· 種平面面板顯示裝置之雙向驅動電路的驅動方 ^ Y此種電路係具有(4N)個(其中,n為一自然數)受到 和起始脈波、一些具有不同相位之第一至第四時鐘信號、 一兩第 和第二電源電壓之驅動的區塊,每一區塊係包括 :移位暫存器和-移位器,前者係包括:-第一控制部 二其可依據該等第一至第四時鐘信號中的一個或一第二 5 Τ 一 3使f述之起始脈波或一前列區塊之輸出信號,充 舰 二即點;一第二控制部分,其可依據上述之起始 於二2列區塊之輸出信號、或其次一區塊之輸出信 第"—二〜第一至第四時鐘信號中的一個,來控制上述之 二:;一第三控制部分,其可依據該等第一至第四時 的-個,而使上述之起始脈波,《其次一區塊之 二 ^ k,充電至上述之第一節點,或者控制上述之第二 即點;和一緩衝記憶體,其可依據該等第一和第二節點, ,出該等第一至第四時鐘信號中的一個,而作為一移位脈 銘仞^ t其移位器可使每一區塊内之移位暫存器所輸出的 移位脈波之位準移位,並且輸出此移位過之位準,此 向驅動電路之驅動方法係包括: 雙 施加上述之第四時鐘信號,使至其一第(4^3)個區塊
1226034 六、申請專利範圍 之第一控制部分;施加上述之第三時鐘信號,使至此第 (4η-3)個區塊之第二控制部分;施加上述之第二時鐘信 號,使至此第(4 η - 3 )個區塊之第三控制部分;施加上述之 第一時鐘信號’使至此第(4 η - 3 )個區塊之緩衝記憶體; 施加上述之第一時鐘信號,使至其一第(4η — 2)個區塊 之第一控制部分;施加上述之第四時鐘信號,使至此第 (4 η 2 )個區塊之第一控制部分;施加上述之第三時鐘信 號,使至此第(4η-2)個區塊之第三控制部分;施加上述之 第二時鐘信號,使至此第(4η-2)個區塊之緩衝記憶體; 施加上述之第二時鐘信號,使至其一第(dn — 丨)個區塊 之第一控制部分;施加上述之第一時鐘信號,使至此第 (4 η 1 )個區塊之第一控制部分;施加上述之第四時鐘信 號,使至此第(4η-1)個區塊之第三控制部分,·施加上^之 第三時鐘信號,使至此第(4η—υ個區塊之緩衝記憶體; 施加上述之第三時鐘信號,使至其一第(4η)個區塊之 第一控制部分;施加上述之第二時鐘信號,使至此第(4η 個區塊之第二控制部分;施加上述之第一時鐘信號,使 此第(4η)個區塊之第三控制部分;以及施加上述之第四 鐘信號,使至此第(4η)個區塊之緩衝記憶體, 、 其中,在一順向驅動中,該等第一時鐘信號、第二 鐘信號、第三時鐘信號、和第四時鐘信號,係使循序私 入,以及係使一再重複,以及上述之第四時鐘信號,二 上述之起始脈波輸入時方會輸入。 ’、於 17· —種平面面板顯示裝置之雙向驅動電路的驅動方
第49頁 1226034 六、申請專利範圍 =,此種電路係具有(4N)個(其中,n為一自鈇數 = ί 具有不同相位之第一至第四時鐘:號、 :咐:器f —移位器,前者係包括::第 八可依據忒等第一至第四時鐘信號中的一個或一第二μ ί丄Γϋ之ϊί脈波或一!列區塊之輸出信號電 波、n丨‘,第一控制部分,其可依據上述之起始脈 ί該等ΓΓί之輸出信號、或其次一區塊之輸出信號、 節點四時鐘信號中的一個,來控制上述之第二 號中的一:制部分,其可依據該等第-至第四時鐘信 r虎’充電至上述之第一節,點,或者控制上述之第免::出 出該等σ第、l其可依據該等第-和第二節點,輸 波;以及复欽第ϋ時號中的一個,而作為一移位脈 移位脈波:位内之移位暫存器所輸出的 向驅動電路之:::法出此移位過之位準,此種雙 之第第四時鐘信號,使至其一第(4n_3)個區塊 (4n-3)^F ^刀,施加上述之第三時鐘信號,使至此第 號,使mi第二控制部分;施加上述之第二時鐘信 第一 Ϊ鐘作ί 3)個區塊之第三控制部分;施加上述之 浐士 〇犰,使至此第Un-3)個區塊之緩衝記憶體; 之第第一時鐘信號,使至其-第(4η_2)個區塊 工°卩勿;施加上述之第四時鐘信號,使至此第 1226034
(4 η 2 )個區塊之第一^控制部分;施加上述之^ . …丨·1·日等在苗4古 號,使至此第(4n-2)個區塊之第三控制部分;施加上、二 第二時鐘信號,使至此第(4n-2)個區塊之緩衝=^體述之 施加上述之第二時鐘信號,使至其一第(dn — D個區塊 之第一控制部分;施加上述之第一時鐘信號,使至此第 (4η-1)個區塊之第二控制部分;施加上述之第四時鐘信 號,使至此第(4η-1)個區塊之第三控制部分;施加上^之 第二時鐘信號’使至此第(4n- 1)個區塊之緩衝記憶體;
施加上述之第三時鐘信號,使至其一第(4η)個區塊之 第一控制部分;施加上述之第二時鐘信號,使至此第(4η) 個區塊之第一控制部分;施加上述之第一時鐘信號,使至 此第(4η)個區塊之第三控制部分;以及施加上述之第四時 名里is 5虎,使至此第(4 η )個區塊之緩衝記憶體,
其t,在一反向驅動中,上述之第一時鐘信號,係施 加至其第三控制部分,以及上述之第四時鐘信號,係施加 至其緩衝記憶體,該等第四時鐘信號、第三時鐘信號、第 二時鐘信號、和第一時鐘信號,係使循序地輸入,以及係 使一再重複,以及上述之第一時鐘信號,係於上述之起始 脈波輸入時方會輸入。
第51頁
TW092117412A 2002-12-31 2003-06-26 Bi-directional driving circuit of flat panel display device and method for driving the same TWI226034B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0087967A KR100487439B1 (ko) 2002-12-31 2002-12-31 평판표시장치의 양방향 구동 회로 및 구동 방법

Publications (2)

Publication Number Publication Date
TW200411617A TW200411617A (en) 2004-07-01
TWI226034B true TWI226034B (en) 2005-01-01

Family

ID=27656469

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092117412A TWI226034B (en) 2002-12-31 2003-06-26 Bi-directional driving circuit of flat panel display device and method for driving the same

Country Status (7)

Country Link
US (1) US7081890B2 (zh)
JP (1) JP4031414B2 (zh)
KR (1) KR100487439B1 (zh)
CN (1) CN1296882C (zh)
DE (1) DE10328387B4 (zh)
GB (1) GB2396948B (zh)
TW (1) TWI226034B (zh)

Families Citing this family (50)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2397710A (en) * 2003-01-25 2004-07-28 Sharp Kk A shift register for an LCD driver, comprising reset-dominant RS flip-flops
KR101012972B1 (ko) * 2003-12-30 2011-02-10 엘지디스플레이 주식회사 액티브 매트릭스 표시장치
TWI262469B (en) * 2004-03-04 2006-09-21 Tpo Displays Corp A driving circuit used in liquid crystal display (LCD) panels
KR101032945B1 (ko) * 2004-03-12 2011-05-09 삼성전자주식회사 시프트 레지스터 및 이를 포함하는 표시 장치
JP2006058770A (ja) * 2004-08-23 2006-03-02 Toshiba Matsushita Display Technology Co Ltd 表示装置の駆動回路
KR101074402B1 (ko) * 2004-09-23 2011-10-17 엘지디스플레이 주식회사 액정표시장치 및 그의 구동방법
JP2006106394A (ja) * 2004-10-06 2006-04-20 Alps Electric Co Ltd 液晶駆動回路および液晶表示装置
KR101127813B1 (ko) * 2004-12-29 2012-03-26 엘지디스플레이 주식회사 쉬프트 레지스터와 이를 이용한 액정 표시장치
KR101137880B1 (ko) * 2004-12-31 2012-04-20 엘지디스플레이 주식회사 쉬프트 레지스터 및 그 구동 방법
JP4475128B2 (ja) * 2005-02-01 2010-06-09 セイコーエプソン株式会社 シフトレジスタ、その制御方法、電気光学装置及び電子機器
JP4548133B2 (ja) * 2005-02-01 2010-09-22 セイコーエプソン株式会社 双方向シフトレジスタ
KR101107703B1 (ko) * 2005-05-26 2012-01-25 엘지디스플레이 주식회사 쉬프트 레지스터
DE102005030627A1 (de) * 2005-06-30 2007-01-04 Bundesdruckerei Gmbh Sicherheits- oder Wertdokument mit einer Einrichtung zur kontaktlosen Kommunikation mit einem externen Lese- und/oder Schreibgerät
KR100714003B1 (ko) * 2005-08-22 2007-05-04 삼성에스디아이 주식회사 쉬프트 레지스터 회로
KR101189273B1 (ko) * 2005-09-07 2012-10-09 삼성디스플레이 주식회사 표시 장치의 구동 장치 및 이를 포함하는 표시 장치
TW200802274A (en) * 2006-06-29 2008-01-01 Au Optronics Corp Organic light emitting diode (OLED) pixel circuit and brightness control method thereof
TWI430242B (zh) 2006-08-01 2014-03-11 Samsung Display Co Ltd 顯示器裝置及驅動顯示器裝置的方法
US8164562B2 (en) 2006-10-24 2012-04-24 Samsung Electronics Co., Ltd. Display device and driving method thereof
KR100844874B1 (ko) * 2006-12-27 2008-07-09 삼성전자주식회사 복수의 부스팅 전압들을 발생하는 전압 발생기 및 그것을 포함하는 액정 표시 장치
GB2446187A (en) * 2007-01-30 2008-08-06 Sharp Kk A bidirectional scan pulse generator for an active matrix LCD display
US8937614B2 (en) * 2007-11-06 2015-01-20 Nlt Technologies, Ltd. Bidirectional shift register and display device using the same
JP5224241B2 (ja) * 2007-11-06 2013-07-03 Nltテクノロジー株式会社 双方向シフトレジスタ、それを用いた表示装置
JP5287111B2 (ja) * 2007-11-14 2013-09-11 ソニー株式会社 表示装置及びその駆動方法と電子機器
CN101465165B (zh) * 2007-12-20 2011-05-25 胜华科技股份有限公司 移位寄存器
KR100893244B1 (ko) * 2007-12-21 2009-04-17 엘지디스플레이 주식회사 액정표시장치의 구동 장치 및 그 구동 방법
KR101423235B1 (ko) 2008-01-04 2014-07-25 삼성디스플레이 주식회사 화소 구동 회로 및 이를 갖는 표시 장치
US8023611B2 (en) * 2008-09-17 2011-09-20 Au Optronics Corporation Shift register with embedded bidirectional scanning function
EP2234100B1 (en) 2009-03-26 2016-11-02 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
US8872751B2 (en) 2009-03-26 2014-10-28 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device having interconnected transistors and electronic device including the same
JP5465916B2 (ja) * 2009-04-17 2014-04-09 株式会社ジャパンディスプレイ 表示装置
KR101250158B1 (ko) * 2009-11-04 2013-04-05 샤프 가부시키가이샤 시프트 레지스터, 그것을 구비한 주사 신호선 구동 회로 및 표시 장치
CN101783124B (zh) * 2010-02-08 2013-05-08 北京大学深圳研究生院 栅极驱动电路单元、栅极驱动电路及显示装置
KR101641171B1 (ko) 2010-02-17 2016-07-21 삼성디스플레이 주식회사 게이트 구동회로 및 이를 구비한 표시 장치
TWI415052B (zh) 2010-12-29 2013-11-11 Au Optronics Corp 開關裝置與應用該開關裝置之移位暫存器電路
TWI423217B (zh) * 2011-01-20 2014-01-11 Innolux Corp 顯示驅動電路與應用其之顯示面板
JP5774911B2 (ja) * 2011-06-01 2015-09-09 株式会社ジャパンディスプレイ 表示装置
US9501300B2 (en) * 2013-09-16 2016-11-22 General Electric Company Control system simulation system and method
CN103927960B (zh) 2013-12-30 2016-04-20 上海中航光电子有限公司 一种栅极驱动装置和显示装置
KR102207142B1 (ko) 2014-01-24 2021-01-25 삼성디스플레이 주식회사 표시 패널에 집적된 게이트 구동부
CN103928008B (zh) * 2014-04-24 2016-10-05 深圳市华星光电技术有限公司 一种用于液晶显示的goa电路及液晶显示装置
US9805693B2 (en) 2014-12-04 2017-10-31 Samsung Display Co., Ltd. Relay-based bidirectional display interface
TWI550590B (zh) * 2015-05-22 2016-09-21 天鈺科技股份有限公司 資料驅動器、資料驅動器之驅動方法及顯示面板之驅動方法
CN105336302B (zh) * 2015-12-07 2017-12-01 武汉华星光电技术有限公司 基于ltps半导体薄膜晶体管的goa电路
CN105609067B (zh) * 2016-01-04 2018-09-11 京东方科技集团股份有限公司 一种goa控制装置以及tft-lcd、显示设备
CN107644604B (zh) * 2016-07-22 2021-02-12 瀚宇彩晶股份有限公司 显示装置
CN106098002B (zh) * 2016-08-05 2018-10-19 武汉华星光电技术有限公司 扫描驱动电路及具有该电路的平面显示装置
KR101882435B1 (ko) 2016-10-05 2018-08-24 실리콘 디스플레이 (주) 시프트 레지스터
KR102526614B1 (ko) * 2017-10-31 2023-04-27 엘지디스플레이 주식회사 게이트 드라이버와 이를 포함한 전계 발광 표시장치
KR102631976B1 (ko) * 2017-12-18 2024-01-31 엘지디스플레이 주식회사 게이트 드라이버와 이를 포함한 표시장치
CN112735318A (zh) * 2021-01-08 2021-04-30 厦门天马微电子有限公司 移位寄存电路及其驱动方法、显示面板及显示装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6444178A (en) * 1987-08-12 1989-02-16 Hitachi Ltd Semiconductor integrated circuit device
JP3361925B2 (ja) * 1995-03-24 2003-01-07 シャープ株式会社 集積回路
JPH1074062A (ja) * 1996-08-30 1998-03-17 Sanyo Electric Co Ltd 双方向シフトレジスタ及び液晶表示装置
US5859630A (en) * 1996-12-09 1999-01-12 Thomson Multimedia S.A. Bi-directional shift register
JP3680601B2 (ja) * 1998-05-14 2005-08-10 カシオ計算機株式会社 シフトレジスタ、表示装置、撮像素子駆動装置及び撮像装置
JPH11339491A (ja) * 1998-05-22 1999-12-10 Denso Corp シフトレジスタ装置及びそのシフトレジスタ装置を利用した負荷駆動装置
JP4181710B2 (ja) * 1998-10-21 2008-11-19 エルジー ディスプレイ カンパニー リミテッド シフトレジスタ
JP2000235372A (ja) * 1999-02-16 2000-08-29 Seiko Epson Corp シフトレジスタ回路、電気光学装置の駆動回路、電気光学装置および電子機器
JP3588007B2 (ja) * 1999-05-14 2004-11-10 シャープ株式会社 双方向シフトレジスタ、および、それを用いた画像表示装置
JP2001228830A (ja) * 2000-02-17 2001-08-24 Seiko Epson Corp 電気光学装置の駆動装置、電気光学装置、及び電子機器
JP3822060B2 (ja) * 2000-03-30 2006-09-13 シャープ株式会社 表示装置用駆動回路、表示装置の駆動方法、および画像表示装置
JP2002008388A (ja) * 2000-06-20 2002-01-11 Fujitsu Ltd 液晶表示装置及びそれに用いるシフトレジスタ
KR100698239B1 (ko) * 2000-08-30 2007-03-21 엘지.필립스 엘시디 주식회사 쉬프트 레지스터 회로
JP4016605B2 (ja) * 2001-04-12 2007-12-05 セイコーエプソン株式会社 シフトレジスタ、電気光学装置、駆動回路および電子機器
JP4439761B2 (ja) * 2001-05-11 2010-03-24 株式会社半導体エネルギー研究所 液晶表示装置、電子機器
JP4460822B2 (ja) * 2002-11-29 2010-05-12 東芝モバイルディスプレイ株式会社 双方向シフトレジスタ、これを用いた駆動回路、平面表示装置
KR100493385B1 (ko) * 2002-12-17 2005-06-07 엘지.필립스 엘시디 주식회사 액정표시패널의 양 방향 구동 회로

Also Published As

Publication number Publication date
GB0314821D0 (en) 2003-07-30
JP2004212939A (ja) 2004-07-29
US20040125069A1 (en) 2004-07-01
GB2396948A (en) 2004-07-07
DE10328387A8 (de) 2005-04-07
DE10328387B4 (de) 2014-12-18
KR100487439B1 (ko) 2005-05-03
US7081890B2 (en) 2006-07-25
GB2396948B (en) 2004-11-17
KR20040061680A (ko) 2004-07-07
CN1514421A (zh) 2004-07-21
DE10328387A1 (de) 2004-07-22
CN1296882C (zh) 2007-01-24
JP4031414B2 (ja) 2008-01-09
TW200411617A (en) 2004-07-01

Similar Documents

Publication Publication Date Title
TWI226034B (en) Bi-directional driving circuit of flat panel display device and method for driving the same
JP6746768B2 (ja) 半導体装置
TWI491175B (zh) 移位暫存器
TWI292137B (en) Gate driving apparatus and method for liquid crystal display
CN105529009B (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN103187040B (zh) 移位寄存器及利用它的栅极驱动电路
CN104332181B (zh) 一种移位寄存器及栅极驱动装置
TWI422156B (zh) 具低功率損耗之移位暫存器
TWI338900B (en) Shift register array
TWI417847B (zh) 移位暫存器、具有移位暫存器之閘驅動電路與顯示面板,及其方法
WO2018040768A1 (zh) 移位寄存器单元、栅极扫描电路
US8421781B2 (en) Shift register capable of reducing coupling effect
CN105632562B (zh) 一种移位寄存器、栅极驱动电路、显示面板及显示装置
CN104900210B (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
TW200813918A (en) Shift register, shift register array, and display apparatus
CN106448536A (zh) 移位寄存器、栅极驱动电路、显示面板及驱动方法
CN106531048A (zh) 移位寄存器、栅极驱动电路、显示面板和驱动方法
TW200951937A (en) Shift register and shift register unit for diminishing clock coupling effect
TW201123730A (en) Shift register circuit
TWI357045B (en) Lcd driver integrated circuit having double column
TW200426769A (en) Display device and driving method thereof
TW200421248A (en) Shift register and driving method thereof
CN106782413B (zh) 移位寄存器、栅极驱动电路及显示面板
CN106601181A (zh) 移位寄存器、栅极驱动电路、显示面板及驱动方法
CN108962118A (zh) Goa单元、goa电路及其驱动方法、阵列基板

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees