TWI430242B - 顯示器裝置及驅動顯示器裝置的方法 - Google Patents

顯示器裝置及驅動顯示器裝置的方法 Download PDF

Info

Publication number
TWI430242B
TWI430242B TW096123258A TW96123258A TWI430242B TW I430242 B TWI430242 B TW I430242B TW 096123258 A TW096123258 A TW 096123258A TW 96123258 A TW96123258 A TW 96123258A TW I430242 B TWI430242 B TW I430242B
Authority
TW
Taiwan
Prior art keywords
gate
voltage
signal
switching element
lines
Prior art date
Application number
TW096123258A
Other languages
English (en)
Other versions
TW200809759A (en
Inventor
Jin-Young Choi
Jin Jeon
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of TW200809759A publication Critical patent/TW200809759A/zh
Application granted granted Critical
Publication of TWI430242B publication Critical patent/TWI430242B/zh

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only

Description

顯示器裝置及驅動顯示器裝置的方法 相關申請案之相互參照
本申請案主張2006年8月1日向韓國智慧財產局申請之韓國專利申請案第10-2006-0072698號的優先權和利益,茲將其完整內容在此列入參考。
發明領域
本發明有關於一種液晶顯示器。
發明背景
一般而言,液晶顯示器包括兩片具有像素電極和一個共用電極的顯示器面板,以及一個介於它們之間之具有一個各向異性電介質的液晶層。該等像素電極是以矩陣形式排列而且是連接到像是薄膜電晶體(TFT)般的切換裝置俾可連續地逐列接收資料電壓。該共用電極是設置在該顯示器面板的整個表面上而且是被施加有一個共用電壓。該像素電極、該共用電極、和介於它們之間的該液晶層構成一個液晶電容器。該液晶電容器與連接到它那裡的切換元件一起形成一個像素。
液晶顯示器可以被使用來藉由施加一個電場到一個在該兩片顯示器面板之間的液晶層以及藉由控制該電場強度來調整通過該液晶層之光線的穿透率來顯示影像。如果一個單方向電場被施加到該液晶層一段長時間的話,該液晶顯示器的降級會發生。為了防止如此的降級,資料電壓相 對於共用電壓的極性就每個圖框、像素列、或者像素而言是會被顛倒的。
然而,在垂直反轉(row inversion)的情況中,與會被用於像素反轉(即,點反轉)之資料電壓的範圍比較起來,會被用於影像顯示之資料電壓的範圍是小。因此,如果用於驅動液晶的臨界電壓是高的話,像是在垂直配向(VA)模式液晶顯示器中般,如果一個高臨界電壓是被要求用於驅動液晶的話,用來表示用於顯示影像之灰階的資料電壓範圍會是顯著地被縮減。結果,無法得到想要的亮度。
在液晶顯示器當中之像行動電話般之中尺寸或者小尺寸顯示器裝置的情況中,垂直反轉(例如,資料電壓相對於共用電壓的極性是按像素列的單位來被顛倒)可以被執行俾可減少電力消耗。然而,由於中尺寸或者小尺寸顯示器裝置的解析度是逐漸增加,該等裝置的電力消耗亦增加。
發明概要
根據本發明的實施例,一個顯示器裝置包括數條適於傳輸數個具有閘極-開啟電壓和閘極-關閉電壓之標準閘極訊號的閘極線、數條實質上與該等閘極線平行且適於傳輸數個儲存訊號的儲存電極線、數個以具有數個列之矩陣形式排列的像素,其中,每個像素包含一個連接至其中一條閘極線和其中一條資料線的切換元件、一個連接至該切換元件和一個共用電壓的液晶電容器、和一個連接至該切換元件和其中一條儲存電極線的儲存電容器、數個連接至該 等閘極線且適於根據該等標準閘極訊號來產生偽閘極訊號的偽閘極驅動電路、及數個連接至該等儲存電極線且適於根據該等偽閘極訊號來產生該等儲存訊號的儲存訊號產生電路。在相關之像素列的儲存電容器和液晶電容器業已由資料電壓充電之後,該等儲存訊號產生電路中之每一者是適於施加一個相關儲存訊號到相關的儲存電極線。
如果該等資料電壓具有一個正極性的話,該等儲存訊號產生電路中之每一者會適於把其相關之儲存訊號的電壓從低位準改變成高位準,而如果該等資料電壓具有一個負極性的話,從高位準改變成低位準。
該等偽閘極驅動電路會適於把該等標準閘極訊號延遲一個預定時間俾可產生該等偽閘極訊號。這時,該預定時間會是大約兩個水平周期(2H)。
該共用電壓可以具有一個固定電壓。
該顯示器裝置可以更包括一個連接至該等閘極線且適於產生該等標準閘極訊號的雙向閘極驅動器。
每個偽閘極驅動電路可以包括一個適於響應於一個與其中一條閘極線相關之標準閘極訊號來提供一個輸出電壓的輸入單元、一個適於根據該輸出電壓之狀態來從一個第一時鐘訊號供應該等偽閘極訊號中之一者的輸出單元、一個連接至該輸出單元且被供應有該閘極-關閉電壓、一個第二時鐘訊號、和該輸出電壓的穩定單元,其中,該穩定單元是適於響應於該第一時鐘訊號的狀態改變來穩定化該偽閘極訊號的狀態、及一個連接至該穩定單元且被供應有該 閘極-關閉電壓、與緊鄰該偽閘極驅動電路之下一個偽閘極驅動電路相關的下一個偽閘極訊號、與在該偽閘極驅動電路前面之前一個偽閘極驅動電路相關的前一個偽閘極訊號、和該輸出電壓的重置單元,其中,該重置單元是適於響應於該第一時鐘訊號的狀態改變來穩定該輸出電壓的狀態,而且更適於重置該偽閘極驅動電路的運作。
該第二時鐘訊號可以具有一個實質上與該閘極-開啟電壓相同的脈衝寬度,且該第二時鐘訊號相對於該第一時鐘訊號具有一個大約180度的相位差。
該第一時鐘訊號和該第二時鐘訊號各會具有一個實質上與該閘極-開啟電壓相等的高位準電壓和一個實質上與該閘極-關閉電壓相等的低位準電壓。
在該標準閘極訊號和該下一個偽閘極訊號或者該前一個偽閘極訊號之閘極-開啟電壓之施加時間之間的差異是為大約兩個水平周期(2H)。
該輸入單元可以包括一個具有連接至該標準閘極訊號之一個控制端子和一個輸入端子及適於供應該輸出電壓之一個輸出端子的第一切換元件。
該輸出單元可以包括一個具有連接至該第一時鐘訊號之一個輸入端子、連接至該輸出電壓之一個控制端子、和適於供應該偽閘極訊號之一個輸出端子的第二切換元件,及一個連接至該第二切換元件之控制端子和輸出端子的第一電容器。
該穩定單元可以包括一個具有連接至該第二切換元件 之輸出端子之一個輸入端子、連接至該第二時鐘訊號之一個控制端子、和連接至該閘極-關閉電壓之一個輸出端子的第三切換元件;一個具有連接至該第二切換元件之輸出端子之一個輸入端子和連接至該閘極-關閉電壓之一個輸出端子的第四切換元件;一個連接至該第一時鐘訊號和該第四切換元件之控制端子的第二電容器;及一個具有連接至該第四切換元件之控制端子之一個輸入端子、連接至該輸出電壓之一個控制端子、及連接至該閘極-關閉電壓之一個輸出端子的第五切換元件。
該重置單元可以包括一個具有連接至該輸出電壓之一個輸入端子、連接至該第四切換元件之控制端子之一個控制端子、和連接至該閘極-關閉電壓之一個輸出端子的第六切換元件、一個具有連接至該輸出電壓之一個輸入端子、連接至該下一個偽閘極訊號之一個控制端子、和連接至該閘極-關閉電壓之一個輸出端子的第七切換元件、及一個具有連接至該輸出電壓之一個輸入端子、連接至該前一個偽閘極訊號之一個控制端子、和連接至該閘極-關閉電壓之一個輸出端子的第八切換元件。
該顯示器裝置可以被構築來以數個圖框顯示影像,其中,每個儲存訊號產生電路是適於每一圖框顛倒其產生之儲存訊號的電壓位準。
根據本發明的另一個實施例,一種驅動顯示器裝置的方法是被提供。該顯示器裝置包括數個以具有數個列之矩陣形式排列的像素,其中,每個像素包含一個連接至其中 一條閘極線和其中一條資料線的切換元件、一個連接至該切換元件和一個共用電壓的液晶電容器、和一個連接至該切換元件和數條儲存電極線中之一者的儲存電容器。該方法包括把第一組資料電壓施加到該等資料線;產生一個第一標準閘極訊號;把該第一標準閘極訊號施加到一條與第一列像素連接的第一閘極線;以該第一組資料電壓把該第一列像素的儲存電容器和液晶電容器充電;根據該第一標準閘極訊號來產生一個第一偽閘極訊號;根據該第一偽閘極訊號來產生一個第一儲存訊號;把該第一儲存訊號施加到一條與該第一列像素連接的第一儲存電極線俾可維持在該第一列像素之儲存電容器上之第一儲存訊號的電壓;及對於第二組資料電壓、一個第二標準閘極訊號、一個第二偽閘極訊號、一條與第二列像素連接的第二閘極線、一條第二儲存電極線、和一個第二儲存訊號來重覆先前的運作。
產生該第一偽閘極訊號可以包括把該第一標準閘極訊號延遲一個預定時間,而產生該第二偽閘極訊號可以包括把該第二標準閘極訊號延遲該預定時間。
該預定時間可以是為大約兩個水平周期(2H)。
該方法可以更包括若該等資料電壓具有一個正極性的話把該第一和第二儲存訊號的電壓從低位準改變成高位準,而若該等資料電壓具有一個負極性的話從高位準改變成低位準。
根據本發明的另一個實施例,一種顯示器裝置包括數條適於傳輸數個具有閘極-開啟電壓和閘極-關閉電壓之標 準閘極訊號的閘極線;數條與該等閘極線相交且適於傳輸數個資料電壓的資料線;數條實質上與該等閘極線平行且適於傳輸數個儲存訊號的儲存電極線;數個以具有數列之矩陣形式排列的像素,其中,每個像素包含一個連接至其中一條閘極線和其中一條資料線的切換元件、一個連接至該切換元件和一個共用電壓的液晶電容器、和一個連接至該切換元件和其中一條儲存電極線的儲存電容器、用於根據該等標準閘極訊號來產生數個偽閘極訊號的裝置;用於根據該等偽閘極訊號來產生該等儲存訊號的裝置;及用於在相關之一列像素之儲存電容器和液晶電容器業已由該等資料電壓充電之後把一個相關之儲存訊號施加到一條相關之儲存電極線的裝置。
圖式簡單說明
為了本發明之優點的清楚理解,本發明之各式各樣的實施例將會配合該等附圖來詳細地作說明,在該等附圖中:第1圖是為本發明之實施例之液晶顯示器的方塊圖;第2圖是為在本發明之實施例之液晶顯示器中之一個像素的等效電路圖;第3圖是為本發明之實施例之訊號產生電路的電路圖;第4圖是為在本發明之實施例之包括在第3圖中所顯示之訊號產生電路之液晶顯示器中所使用之訊號的時序圖;第5圖是為本發明之實施例之液晶顯示器的方塊圖;第6圖是為本發明之實施例之偽閘極訊號產生電路的 電路;第7圖是為本發明之實施例之偽閘極驅動電路的電路圖;及第8圖是為在本發明之實施例之包括在第7圖中所顯示之偽閘極驅動電路之液晶顯示器中所使用之訊號的時序圖。
圖式中之元件符號的描述
3:液晶層
100,200:基板
191:像素電極
230:彩色濾光片
270:共用電極
300,301:液晶面板總成
400,401:閘極驅動器
400a,400b,401a,401b:閘極驅動電路
500:資料驅動器
600,601:訊號控制器
700,701:儲存訊號產生器
700a,700b,701a,701b:儲存訊號產生電路
710:訊號產生電路
720:偽閘極訊號產生器
720a,720b:偽閘極訊號產生電路
800:灰階電壓產生器
Tr1-Tr5,Q1-Q8:電晶體
C1,C2,Cc,Cb:電容器
PX:像素
G1 -G2n ,Gd :閘極線
D1 -Dm :資料線
S1 -S2n :儲存電極線
Clc:液晶電容器
Cst:儲存電容器
Q:切換元件
Vcom:共用電壓
CONT1:閘極控制訊號
CONT2:資料控制訊號
CONT3:儲存控制訊號
CONT4a,CONT4b:偽閘極控制訊號
STV1,STV2:掃描起動訊號
Von:閘極-開啟電壓
Voff:閘極-關閉電壓
OE:輸出致能訊號
LOAD:負載訊號
HCLK:資料時鐘訊號
RVS:反轉訊號
DAT:影像資料
CPV:閘極時鐘訊號
CK1,CK1B,CK2,CK3,CK3B,CK4,CK4B:時鐘訊號
DS11,DS12,DS21,DS22:虛擬訊號
較佳實施例之詳細說明
本發明將會於此後配合該等附圖更完整地作描述,在該等附圖中,本發明的實施例是被顯示。
在該等圖式中,層、薄膜、面板、區域等等的厚度為了清楚起見是被誇大的。說明書從頭到尾相同的標號標示相同的元件。將會了解的是,當一個像是層、薄膜、區域、或者基板般的元件是被提到”在另一個元件上”時,它可以是直接在另一個元件上或者中間元件亦可以存在。反之,當一個元件是被提到”直接在另一個元件上”時,無中間元件存在。
首先,本發明之實施例的一種液晶顯示器將會配合第1和2圖詳細地作說明。第1圖是為本發明之實施例之液晶顯示器的方塊圖,而第2圖是為在第1圖之液晶顯示器中之一個像素的等效電路圖。
如在第1圖中所示,一個液晶顯示器包括一個液晶(LC)面板總成300、一個閘極驅動器400、一個連接至該LC面板總成300的資料驅動器500、一個連接至該資料驅動器500的灰階電壓產生器800、一個儲存訊號產生器700、和一個控制這些組件的訊號控制器600。
該LC面板總成300包括數條訊號線G1 -G2n ,Gd ,D1 -Dm ,和S1 -S2n 及數個像素PX。如在第2圖中所示,該LC面板總成300包括彼此面對的下和上面板100和200及一個介於該等面板100與200之間的LC層3。
該等訊號線包括數條閘極線G1 -G2n 和Gd 、數條資料線D1 -Dm 、和數條儲存電極線S1 -S2n
該等閘極線G1 -G2n 和Gd 包括傳輸閘極訊號(於此後亦被稱為”掃描訊號”)的數條標準閘極線G1 -G2n 和一條額外閘極線Gd 。該等儲存電極線S1 -S2n 是交替地連接至該等標準閘極線G1 -G2n 並且傳輸儲存訊號。該等資料線D1 -Dm 傳輸資料電壓。
該等閘極線G1 -G2n 和Gd 以及該等儲存電極線S1 -S2n 實質上在列方向上延伸且實質上彼此平行,而該等資料線D1 -Dm 實質上在行方向上延伸且實質上彼此平行。如在第1圖中所示,該等像素PX是連接至該等標準閘極線G1 -G2n 和該等資料線D1 -Dm ,而且是實質上以矩陣形式排列。
請參閱第2圖所示,每個像素PX,例如,一個連接至第i條標準閘極線Gi (i=1,2,...,2n)和第j條資料線Dj (j=1,2,...,m)的像素PX,包括一個連接至該等訊號線Gi 和Dj 的切換元件Q,及連接至該切換元件Q的一個液晶電容器Clc和一個儲存電容器Cst。
該切換元件Q可以被實施為,例如,一個像是薄膜電晶體般的三端子元件,而且是設置在該下面板100上。該切換元件Q具有一個連接至標準閘極線Gi 的控制端子、一個連接至該資料線Dj 的輸入端子、和一個連接至該液晶電容器Clc和該儲存電容器Cst的輸出端子。
該液晶電容器Clc包括作為兩個端子之一個置於該下面板100上的像素電極191和一個置於該上面板200上的共 用電極270。在該兩個電極191與270之間的LC層3作用如LC電容器Clc的電介質。該像素電極191是連接至該切換元件Q,而該共用電極270是置於該上面板200的整個表面上而且是被供應有一個共用電壓Vcom。該共用電壓可以包括一個具有預定大小的DC電壓。或者,該共用電極270可以被置於該下面板100上,而在這情況中,該兩個電極191和270中之至少一者可以形成成線或者棒的形狀。
該儲存電容器Cst是為該LC電容器Clc的輔助電容器。該儲存電容器Cst包括該像素電極191和一條經由絕緣體來與該像素電極191重疊的儲存電極線Si
就彩色顯示器而言,每個像素可以獨特地表示一個原色(即,空間劃分)或者可以輪流表示該等原色(即,時間劃分)以致於該等原色的空間或者時間總和是被確認為一個想要的色彩。一組原色的例子包括紅色、綠色、和藍色。第2圖顯示空間劃分的例子,在其中,每個像素包括一個表示在該上面板200之面向該像素電極191之區域中之該等原色中之一者的彩色濾光片230。或者,該彩色濾光片230可以被設置於在該下面板100上的像素電極191上面或者下面。
一個或者多個偏光板(圖中未示)是連接至該LC面板總成300。
請再次參閱第1圖所示,該灰階電壓產生器800可以產生全數的灰階電壓或者與該等像素PX之穿透率有關之有限數目的灰階電壓(於此後稱為”參考灰階電壓”)。該等(參考) 灰階電壓中之一些具有與該共用電壓Vcom有關的正極性,而其他(參考)灰階電壓具有與該共用電壓Vcom有關的負極性。
該閘極驅動器400包括分別配置在該液晶面板總成300之兩側,例如,右和左側,的第一和第二閘極驅動電路400a和400b。
該第一閘極驅動電路400a是連接至該等以奇數編號的標準閘極線G1 ,G3 ,...,和G2n-1 及該額外閘極線Gd 。該第二閘極驅動電路400b是連接到該等以偶數編號的標準閘極線G2 ,G4 ,...,和G2n 。或者,該第二閘極驅動電路400b可以連接至該等以奇數編號的標準閘極線G1 ,G3 ,...,和G2n-1 及該額外閘極線Gd ,而該第一閘極驅動電路400a可以連接至該等以偶數編號的標準閘極線G2 ,G4 ,...,和G2n
該第一和第二閘極驅動電路400a和400b把一個閘極-開啟電壓Von和一個閘極-關閉電壓Voff合成俾可產生該等供施加到閘極線G1 -G2n 和Gd 的閘極訊號。
該閘極驅動器400是與該等訊號線G1 -G2n ,Gd ,D1 -Dm ,和S1 -S2n 及該等切換元件Q一起被整合至該液晶面板總成300內。在一個實施例中,該閘極驅動器400可以包括至少一個安裝在該LC面板總成300上或者在一個在連接至該面板總成300之捲帶式基板(TCP)中之撓性印刷電路(FPC)薄膜上的積體電路(IC)晶片。或者,該閘極驅動器400可以被安裝在一個獨立的印刷電路板(圖中未示)上。
該儲存訊號產生器700包括配置在液晶面板總成300兩 側,例如,而且是與該第一和第二閘極驅動電路400a和400b相鄰的第一和第二儲存訊號產生電路700a和700b。
該第一儲存訊號產生電路700a是連接到該等以奇數編號的儲存電極線S1 ,S3 ,...,和S2n-1 及以偶數編號的標準閘極線G2 ,G4 ,...,和G2n ,而且施加具有高位準電壓和低位準電壓的儲存訊號。
該第二儲存訊號產生電路700b是連接至該等以偶數編號的儲存電極線S2 ,S4 ,...,和S2n 及以奇數編號的標準閘極線G3 ,...,和G2n-1 (除了該第一標準閘極線G1 和該額外閘極線Gd 之外)而且把該等儲存訊號施加到該等儲存電極線S2 ,S4 ,...,和S2n
取代被供應有來自該條連接至閘極驅動器400之額外閘極線Gd 之訊號的儲存訊號產生器700,該儲存訊號產生器700可以被供應有一個來自一個像訊號控制器600般之獨立單元或者一個獨立訊號產生器(圖中未示)的訊號。在這情況中,該額外閘極線Gd 不需要形成在該液晶面板總成300上。
該儲存訊號產生器700是與該等訊號線G1 -G2n ,Gd ,D1 -Dm ,和S1 -S2n 和該切換元件Q一起被整合至該液晶面板總成300內。在一個實施例中,該儲存訊號產生器700可以包括至少一個安裝在該LC面板總成300上或者在一個在連接至該面板總成300之捲帶式基板(TCP)中之撓性印刷電路(FPC)薄膜上的積體電路(IC)晶片。或者,該儲存訊號產生器700可以被安裝在一個獨立的印刷電路板(圖中未示)上。
該資料驅動器500是連接至該面板總成300的資料線D1 -Dm 並且把從該等自灰階電壓產生器800供應之灰階電壓中選擇出來的電壓施加到該等資料線D1 -Dm 。然而,當該灰階電壓產生器800僅產生一些參考灰階電壓而不是所有的灰階電壓時,該資料驅動器500會分割該等參考灰階電壓俾可從該等參考灰階電壓當中產生該等資料電壓。
該訊號控制器600控制該閘極驅動器400、該資料驅動器500、和該儲存訊號產生器700。
在一個實施例中,驅動器500,600,和800中之每一者可以包括至少一個安裝在該LC面板總成300上或者在一個在連接至該面板總成300之捲帶式基板(TCP)中之撓性印刷電路(FPC)薄膜上的積體電路(IC)晶片。或者,該等驅動器500,600,和800中之至少一者可以與該等訊號線G1 -G2n ,Gd ,S1 -S2n ,和D1 -Dm 及該切換元件Q一起被整合至該面板總成300內。或者,所有的驅動器500,600,和800可以被整合成一個單一IC晶片,但是該等驅動器500,600,和800中之至少一者或者在該等驅動器500,600,和800中之至少一者中之至少一個電路元件可以被置於該單一IC晶片外部。
該液晶顯示器的運作是在下面作說明。
該訊號控制器600從外部圖像控制器(圖中未示)接收輸入影像訊號R,G,和B和用於控制其之顯示的輸入控制訊號。該等輸入影像訊號R,G,和B包含像素PX的亮度資訊,而且該亮度具有預定數目的灰階,例如,1024(=210 ),256(=28 ),或者64(=26 )個灰階。該等輸入控制訊號的例子是為垂直同 步訊號Vsync、水平同步訊號Hsync、主時鐘訊號MCLK、和資料致能訊號DE。
根據該等輸入控制訊號和該等輸入影像訊號R,G,和B,該訊號控制器600產生閘極控制訊號CONT1、資料控制訊號CONT2、和儲存控制訊號CONT3,而且它處理該等適於面板總成300和資料驅動器500之運作的影像訊號R,G,和B。該訊號控制器600把該等閘極控制訊號CONT1送到該閘極驅動器400、把經處理的影像訊號DAT和資料控制訊號CONT2送到該資料驅動器500、及把該等儲存控制訊號CONT3送到該儲存訊號產生器700。
該閘極控制訊號CONT1包括起動掃描的掃描起動訊號STV1和STV2,及至少一個用於控制該閘極-開啟電壓Von之輸出周期的時鐘訊號。該等閘極控制訊號CONT1亦可以包括一個用於界定該閘極-開啟電壓Von之持續期間的輸出致能訊號OE。
該等資料控制訊號CONT2包括一個用於表示一列像素PX之資料傳輸之起動的水平同步起動訊號STH、一個把資料電壓施加到該等資料線D1 至Dm 的負載訊號LOAD、和一個資料時鐘訊號HCLK。該等資料控制訊號CONT2可以更包括一個用於顛倒該等資料電壓之極性(相對於該共用電壓Vcom)的反轉訊號RVS。
響應於來自該訊號控制器600的資料控制訊號CONT2,該資料驅動器500接收該列像素PX之數位影像訊號DAT的封包、把該等數位影像訊號DAT變換成從該等灰 階電壓選擇出來的類比資料電壓、及把該等類比資料電壓施加到該等資料線D1 至Dm
響應於來自該訊號控制器600的閘極控制訊號CONT1,該閘極驅動器400把該閘極-開啟電壓Von施加到一條對應的閘極線G1 -G2n ,例如,第i條標準閘極線Gi ,藉此把連接至該標準閘極線Gi (除了該未連接至該等切換元件Q的額外閘極線Gd 之外)的切換元件Q打開。施加到該等資料線D1 -Dm 的資料電壓然後是經由被作動的切換電晶體Q來被供應到第i列像素PX以致於在該等像素PX中的液晶電容器Clc和儲存電容器Cst被充電。
在施加到一個像素PX之共用電壓Vcom與資料電壓之間的差是被表示為跨過該像素PX之液晶電容器Clc的電壓,其是被稱為像素電壓。在該LC電容器Clc中的LC分子具有端視該像素電壓之大小而定的配向,而且分子配向決定通過該LC層3之光線的偏振。該(等)偏光板把光線偏振變換成光線穿透率以致於該像素PX具有一個由資料電壓之灰階所表示的亮度。
藉著一個水平周期(亦被稱為”1H”而且是相等於水平同步訊號Hsync和資料致能訊號DE之一個周期)的逝去,該資料驅動器500把資料電壓施加到第(i+1)列的像素PX,而然後該閘極驅動器400把施加到該第i條標準閘極線Gi 的閘極訊號改變成一個閘極-關閉電壓Voff及把施加到下一條標準閘極線Gi+1 的閘極訊號改變成一個閘極-開啟電壓Von。
然後,第i列的切換元件Q是被關閉以致於該等像素電 極191是處於懸浮狀態。
該儲存訊號產生器700根據被施加到第(i+1)條閘極線Gi+1 的電壓變化和該等儲存控制訊號CONT3來改變施加到第i條儲存電極線S之儲存訊號的電壓位準。藉此,連接至該儲存電容器Cst之一個端子之像素電極191的電壓是根據連接至該儲存電容器Cst之另一個端子之儲存電極線Si 的電壓變化來作改變。
藉由對所有像素列重覆這程序,該液晶顯示器顯示一個圖框的影像。
當下一個圖框在一個圖框完成之後開始時,施加到該資料驅動器500的反轉訊號RVS是受控制以致於該等資料電壓的極性被顛倒(其是被稱為”圖框反轉”)。此外,施加到一個列之像素PX之資料電壓的極性是實質上相同,而施加到兩個相鄰之列之像素PX之資料電壓的極性是顛倒(例如,垂直反轉)。
在執行圖框反轉和垂直反轉之本發明的一個實施例中,施加到一個列之像素PX之所有資料電壓的極性是正或者負而且是按一個圖框的單位改變。這時,當該像素電極191是由正極性的資料電壓充電時,施加到一條儲存電極線S1 -S2n 的一個儲存訊號是從低位準電壓改變成高位準電壓。另一方面,當該像素電極191是由負極性的資料電壓充電時,該儲存訊號是從高位準電壓改變成低位準電壓。結果,在該像素電極191是由正極性之資料電壓充電的情況中,該像素電極191的電壓增加,而在該像素電極191是由 負極性之資料電壓充電的情況中,該像素電極191的電壓降低。結果,該像素電極191的電壓範圍是比是為資料電壓之基準之灰階電壓的範圍寬以致於利用低基本電壓的亮度範圍會被增加。
該第一和第二儲存訊號產生電路700a和700b可以包括數個分別連接至該等儲存電極線S1 -S2n 的訊號產生電路710。該等訊號產生電路710的例子是配合第3和4圖來作說明。
第3圖是為本發明之實施例之訊號產生電路的電路圖,而第4圖顯示在一個包括在第3圖中所示之訊號產生電路之液晶顯示器中所使用之訊號的時序圖。
請參閱第3圖所示,一個訊號產生電路710包括一個輸入端子IP和一個輸出端子OP。在第i個訊號產生電路中,該輸入端子IP是連接至第(i+1)條閘極線Gi+1 俾可被供應有第(i+1)個閘極訊號gi+1 (於此後稱為”輸入訊號”),而該輸出端子OP是連接至第i條儲存電極線Si 俾可輸出第i個儲存訊號Vsi 。同樣地,在第(i+1)個訊號產生電路中,該輸入端子IP是連接到第(i+2)條閘極線Gi+2 俾可被供應有作為輸入訊號的第(i+2)個閘極訊號gi+2 ,而該輸出端子OP是連接到第(i+1)條儲存電極線Si+1 俾可輸出第(i+1)個儲存訊號Vsi+1
該訊號產生電路710是被供應有來自該訊號控制器600之儲存控制訊號CONT3的第一、第二、和第三時鐘訊號CK1,CK1B,和CK2,而且亦被供應有來自該訊號控制器600或者外部裝置的一個高電壓AVDD和一個低電壓AVSS。
如在第4圖中所示,該第一、第二、和第三時鐘訊號CK1,CK1B,和CK2的周期會是大約2H,而其之工作比會是大約50%。該第一和第二時鐘訊號CK1和CK1B具有大約180度的相位差而且是彼此顛倒。該第二時鐘訊號CK1B和該第三時鐘訊號CK2具有實質上相同的相位。此外,該第一、第二、和第三時鐘訊號CK1,CK1B,和CK2是按一個圖框的單位來被顛倒。
該第一和第二時鐘訊號CK1和CK1B可以具有一個大約15V的高位準電壓Vh1和一個大約0V的低位準電壓Vl1。該第三時鐘訊號CK2可以具有一個大約5V的高位準電壓Vh2和一個大約0V的低位準電壓Vl2。該高電壓AVDD可以是大約5V而且大約相等於第三時鐘訊號CK2的高位準電壓Vh2,而該低電壓AVSS可以是大約0V而且是大約相等於該第三時鐘訊號CK2的低位準電壓Vl2。
該訊號產生電路710包括五個電晶體Tr1-Tr5和兩個電容器C1和C2,每個電晶體Tr1-Tr5具有一個控制端子、一個輸入端子、和一個輸出端子。
該電晶體Tr1的控制端子是連接至該輸入端子IP,該電晶體Tr1的輸入端子是連接至該第三時鐘訊號CK2,而該電晶體Tr1的輸出端子是連接至該輸出端子OP。
該等電晶體Tr2和Tr3的控制端子是連接至該輸入端子IP,而該等電晶體Tr2和Tr3的輸入端子是分別連接至該第一和第二時鐘訊號CK1和CK1B。
該等電晶體Tr4和Tr5的控制端子是分別連接至該等電 晶體Tr2和Tr3的輸出端子,而該等電晶體Tr4和Tr5的輸入端子是分別連接至該該低和高電壓AVSS和AVDD。
該等電容器C1和C2是分別連接在該等電晶體Tr4和Tr5的控制端子與該低和高電壓AVSS和AVDD之間。
在一個實施例中,該等電晶體Tr1-Tr5可以是非晶質矽電晶體或者多晶矽薄膜電晶體。
該訊號產生電路的運作將會在下面進一步作說明。
請參閱第4圖所示,施加到兩條相鄰之閘極線的閘極-開啟電壓Von是重疊一段時間,像大約1H般。結果,一個列的全部像素PX是由施加到緊在前面之列之像素的資料電壓充電大約1H,而然後是由本身的資料電壓充電餘下的1H俾可正常地顯示影像。
首先,第i個訊號產生電路會作說明。
當一個輸入訊號,即,一個施加到第(i+1)條閘極線Gi+1 的閘極訊號gi+1 ,是被改變成一個閘極-開啟電壓Von時,該第一、第二、和第三電晶體Tr1-Tr3被打開。被打開的第一電晶體Tr1把第三時鐘訊號CK2傳輸到該輸出端子OP。結果,第i個儲存訊號Vsi 會展現該第三時鐘訊號CK2的低位準電壓Vl2。另一方面,被打開的第二電晶體Tr2把該第一時鐘訊號CK1傳輸到該電晶體Tr4的控制端子,而被打開的電晶體Tr3把一個第二時鐘訊號CK1B傳輸到該電晶體Tr5的控制端子。
由於該第一和第二時鐘訊號CK1和CK1B展現一個顛倒關係,該等電晶體Tr4和Tr5是相反地運作。即,當電晶 體Tr4被打開時,電晶體Tr5被關閉,而相反地,當電晶體Tr4被關閉時,電晶體Tr5被打開。當電晶體Tr4被打開而電晶體Tr5被關閉時,一個低電壓AVSS被傳輸到該輸出端子OP,而當電晶體Tr4被關閉且該電晶體Tr5被打開時,一個高電壓AVDD被傳輸到該輸出端子OP。
閘極訊號g展現閘極-開啟電壓Von,例如,大約2H。大約1H的前半是由第一周期T1表示而大約1H的後半是被表示為後面的周期T2。
由於就該第一周期T1而言該第一時鐘訊號CK1維持一個高電壓Vh1而該第二和第三時鐘訊號CK1B和CK2分別維持低電壓Vl1和Vl2,該輸出端子OP是被供應有該低電壓AVSS,第三時鐘訊號CK2的低電壓Vl2是由電晶體Tr1傳輸到該輸出電極OP。結果,該儲存訊號Vs維持該低位準電壓V-,該低位準電壓V-具有一個與該低電壓AVSS和該低電壓Vl2之大小相同的大小。而且在該第一周期T1期間,一個在該第一時鐘訊號CK1之高位準電壓Vh1與該低電壓AVSS之間的電壓把該電容器C1充電,而一個在該第二時鐘訊號CK1B之低位準電壓Vl1與該高電壓AVDD之間的電壓把該電容器C2充電。
由於就後面的周期T2而言該第一時鐘訊號維持該低位準電壓,而該第二和第三時鐘訊號CK1B和CK2分別維持高位準電壓Vh1和Vh2,該電晶體Tr5被打開而該電晶體Tr4被關閉,與第一周期T1相反。
結果,該輸出端子OP被供應有經由被打開之電晶體Tr1 傳輸之第三時鐘訊號CK2的高位準電壓Vh2以致於該儲存訊號Vsi 的狀態是從低位準電壓V-改變成具有與高位準電壓Vh2之大小相同之大小的高位準電壓V+。此外,該輸出端子OP被供應有經由被打開之電晶體Tr5來被施加的高電壓AVDD,其具有與該高位準電壓V+之大小相同的大小。
另一方面,由於把電容器C1充電的電壓實質上是與在第一時鐘訊號CK1之低位準電壓Vl1與該低電壓AVSS之間的差相同,當該第一時鐘訊號CK1的低位準電壓Vl1與該低電壓AVSS是相同時該電容器C1被放電。由於把電容器C2充電的電壓是實質上與在第二時鐘訊號CK1B之高位準電壓Vh1與該高電壓AVDD之間的差相同,當該高位準電壓Vh1與該高電壓AVDD是彼此不同時,把該電容器C2充電的電壓不是0V。如上所述,當該第二時鐘訊號CK1B的高位準電壓Vh1是大約15V而該高電壓AVDD是大約5V時,一個大約10V的電壓將該電容器C2充電。
當該閘極訊號gi+1 的狀態在該後面的周期T2逝去之後是從閘極-開天電壓Von改變成閘極-關閉電壓Voff時,該等電晶體Tr1-Tr3被關閉。結果,在電晶體Tr1與輸出端子OP之間的電氣連接將會被隔離。該等電晶體Tr4和Tr5的控制端子亦將會被隔離。
由於該電容器C1未被充電,該電晶體Tr4維持在關閉狀態。然而,在該第二時鐘訊號CK1B之高位準Vh1與該高電壓AVDD之間的電壓業已對電容器C2充電。這時,當該充電電壓是比該電晶體Tr5的臨界電壓大時,該電晶體Tr5維 持在一個開啟狀態。結果,該高電壓AVDD被供應到該輸出端子OP作為一個儲存訊號Vsi 。據此,該儲存訊號Vsi 維持該高位準電壓V+。
接著,第(i+1)個訊號產生電路的運作將會作說明。
當一個具有一個閘極-開啟電壓Von的第(i+2)個閘極訊號gi+2 被施加到第(i+1)個訊號產生電路(圖中未示)時,該第(i+1)個訊號產生電路被運作。
如在第4圖中所示,當該第(i+2)個閘極訊號gi+2 切換到該閘極-開啟電壓Von時,該第一、第二、和第三時鐘訊號CK1,CK1B,和CK2的狀態是被顛倒以致於該第(i+1)個閘極訊號gi+1 具有一個閘極-開啟電壓Von。
即,該第(i+2)個閘極訊號gi+2 之第一閘極-開啟電壓周期T1的運作是與該第(i+1)個閘極訊號gi+1 之後面之閘極-開啟周期T2的運作相同以致於該等電晶體Tr1,Tr3,和Tr5被打開。據此,該第三時鐘訊號CK2的高位準電壓Vh2和該高電壓AVDD被施加到該輸出端子OP。結果,該儲存訊號Vsi+1 將會是處於一個高位準電壓V+。
然而,該第(i+2)個閘極訊號g之後面之閘極-開啟電壓周期T2的運作是與該第(i+1)個閘極訊號g之第一閘極-開啟周期T1的運作相同以致於該等電晶體Tr1,Tr2,和Tr4被打開。據此,該第三時鐘訊號CK2的低位準電壓Vl2和該低電壓AVSS是被施加到該輸出端子OP,而該儲存訊號Vsi+1 是從高位準電壓V+改變成低位準電壓V-。
如上所述,當一個輸入訊號維持該閘極-開啟電壓Von 時,該電晶體Tr1會施加該第三時鐘訊號CK2作為一個儲存訊號,而當該輸出端子OP是由於輸入訊號的閘極-關閉電壓Voff而與該電晶體Tr1的輸出端子隔離時,餘下的電晶體Tr2-Tr5會維持該儲存訊號的狀態直到下一個使用電容器C1和C2的圖框為止。即,該電晶體Tr1會施加一個儲存訊號到一條對應的儲存電極線,而餘下的電晶體Tr2-Tr5會均稱地維持該儲存訊號。在一個實施例中,該電晶體Tr1的尺寸是比該等電晶體Tr2-Tr5的尺寸大很多。
該像素電極電壓Vp會響應於該儲存訊號Vs的電壓變化來增加或者降低。於此後,該等電容器中之每一者以及其之電容是由相同的標號表示。
該像素電極電壓Vp是由後面的方程式1得到:Vp=VD ±△=VD ±(Cst /Cst +Clc )(V+-V-)
在方程式1中,VD 是為一個資料電壓,Clc和Cst分別表示一個LC電容器和一個儲存電容器的電容,V+表示一個儲存訊號Vs的高位準電壓,而V-表示一個儲存訊號Vs的低位準電壓。如在方程式1中所示,該像素電極電壓Vp是藉由從資料電壓VD 加上或者減去一個變化總數△來被界定,其是分別由該LC電容器和該儲存電容器的電容Clc和Cst,以及該儲存訊號Vs的電壓變化所界定。
據此,藉由把儲存訊號Vs的電壓變化加到資料電壓VD 或者把儲存訊號Vs的電壓變化從資料電壓VD 減去,當一個像素業已由正極性的資料電壓充電時,該像素電極電壓Vp增加該電壓變化,而反之,當一個像素業已由負極性的資 料電壓充電時,該像素電極電壓VP降低該電壓變化。結果,一個像素電壓的變化變成比一個灰階電壓的範圍寬了該增加或者降低的像素電極電壓Vp以致於所表示之亮度的範圍亦增加。
此外,由於該共用電壓被固定成一個固定電壓,與高和低電壓是交替地施加的情況比較起來,電力消耗是被降低。
根據本發明的實施例,在該共用電壓被固定在一個預定電壓之後,該等儲存訊號被施加到該等儲存電極線。該等儲存訊號的電壓位準能夠在一個預定周期中改變。結果,由於該像素電極電壓的範圍被加寬,該像素電壓的範圍亦被加寬。由於用於表示灰階之電壓的範圍被加寬,影像品質能夠被改進。
在具有相同大小之資料電壓被施加的情況中,比在固定儲存訊號被施加之情況中之像素電壓之較寬的範圍能夠響應於在儲存訊號電壓位準上的改變來被產生。結果,資料電壓的範圍會被縮減,藉此亦降低電力消耗。此外,由於該共用電壓被固定在一個固定電壓,電力消耗能夠被進一步降低。
請參閱第5至8圖所示,本發明之實施例之液晶顯示器將會作說明。第5圖是為本發明之實施例之液晶顯示器的方塊圖,第6圖是為本發明之實施例之偽閘極訊號產生電路的電路圖,第7圖是為本發明之實施例之偽閘極驅動電路的電路圖,而第8圖是為在包括在第7圖中所示之偽閘極驅動電 路之液晶顯示器中所使用之訊號的時序圖。
將會察覺到的是,在第5圖中所示的液晶顯示器具有與第1圖之液晶顯示器的相似點。據此,在第5圖中之執行與在第1圖中之那些相同之運作的元件是由相同的標號表示,而且不需要在下面作進一步說明。
請參閱第5圖所示,這實施例的液晶顯示器包括一個連接至標準閘極線G1 -G2n 的閘極驅動器401、一個連接至資料線D1 -Dm 的資料驅動器500、一個連接至儲存電極線S1 -S2n 的儲存訊號產生器701、一個連接至該資料驅動器500的灰階電壓產生器800、和一個連接至該閘極驅動器401和該資料驅動器500的訊號控制器601。
然而,這個實施例的閘極驅動器401是為一個雙向閘極驅動器,在其中,該等標準閘極線G1 -G2n 的掃描方向是根據一個來自外部裝置的選擇訊號來被改變。即,根據該選擇訊號的狀態,該閘極驅動器401連續地在向前方向上傳輸一個閘極-開啟電壓Von,即,從第一標準閘極線G1 到最後之標準閘極線線G2n 或者是在一個顛倒方向上,即,從該最後之標準閘極線G2n 到該第一標準閘極線G1 。就該閘極驅動器401的雙向驅動而言,該液晶顯示器可以更包括一個選擇開關(圖中未示),其輸出具有一個由使用者之選擇所界定之狀態的選擇訊號,而該訊號控制器601可以經由該等閘極控制訊號CONT1來傳輸該選擇訊號俾可控制該閘極驅動器401的掃描方向。
請參閱第5圖所示,該儲存訊號產生器701包括第一和 第二儲存訊號產生電路701a和701b。然而,與在第1圖中不同,該第一儲存訊號產生電路701a是連接至以偶數編號的儲存電極線S2 ,S4 ,...,S2n ,而該第二儲存訊號產生電路701b是連接至以奇數編號的儲存電極線S1 ,S3 ,...,S2n-1 。與在第1圖中所示的第一和第二儲存訊號產生電路700a和700b比較起來,在第5圖中所示的第一和第二儲存訊號產生電路701a和701b具有實質上相同的結構,除了至該等儲存電極線S1 -S2n 的連接關係之外。然而,在儲存電極線S1 -S2n 與第一和第二儲存訊號產生電路701a和701b之間的連接關係不被限制為在第5圖中所示的特定實施例而是若希望的話是可以被改變。
再者,與在第1圖中不同,在第5圖中所示之實施例的液晶顯示器更包括一個連接至該等標準閘極線G1 -G2n 和該儲存訊號產生器701的偽閘極訊號產生器720。該偽閘極訊號產生器720包括分別連接至該第一和第二儲存訊號產生電路701a和701b的第一和第二偽閘極訊號產生電路720a和720b。
該第一偽閘極訊號產生電路720a是連接至以奇數編號的標準閘極線G1 ,G3 ,...,和G2n-1 及該第一儲存產生電路701a。該第一偽閘極訊號產生電路720a把具有閘極-開啟電壓Von和閘極-關閉電壓Voff的偽閘極訊號傳輸到該第一儲存訊號產生電路700a的輸入端子IP。該第二偽閘極訊號產生電路720b是連接至以偶數編號的標準閘極線G2 ,G4 ,...,和G2n 及該第二儲存產生電路701b。該第二偽閘極訊號產生電 路720b把該等偽閘極訊號傳輸至該第二儲存訊號產生電路700b的輸入端子IP。
就第一和第二偽閘極訊號產生電路720a和720b的運作而言,該訊號控制器601更產生偽閘極控制訊號CONT4a和CONT4b。該偽閘極訊號產生器720可以被整合至該LC面板總成300內。在一個實施例中,該偽閘極訊號產生器720可以包括至少一個積體電路(IC)晶片安裝在該LC面板總成300上或者在連接至該面板總成300之捲帶式基板(TCP)中的撓性印刷電路(FPC)薄膜上。或者,該偽閘極訊號產生器720可以被安裝在一個獨立的印刷電路板(圖中未示)上。
如在第6圖中所示,該第一和第二偽閘極訊號產生電路720a和720b是被供應有該等偽閘極控制訊號CONT4a和CONT4b的第四、第五、第六、和第七時鐘訊號CK3、CK3B、CK4、和CK4B,及一個閘極-關閉電壓Voff。即,該第一偽閘極訊號產生電路720a被供應有該偽閘極控制訊號CONT4a的第四和第五時鐘訊號CK3和CK3B,而該第二偽閘極訊號產生電路720b被供應有該等偽閘極控制訊號CONT4b的第六和第七時鐘訊號CK4和CK4B。該第一和第二偽閘極訊號產生電路720a和720b各包括數個偽閘極驅動電路730。該等偽閘極驅動電路730是分別連接至第一和第二儲存訊號產生電路701a和701b的訊號產生電路710。
請參閱第6圖所示,該等偽閘極驅動電路730中之每一者包括一個輸入端子IN、時鐘端子CK和CKB、重置端子R1和R2、一個閘極電壓端子GV、和一個輸出端子OUT。
如上所述,該第一偽閘極訊號產生電路720a之偽閘極驅動電路730中之每一者被供應有以奇數編號的閘極訊號g1 ,g3 ,...,和g2n-1 ,而該第二偽閘極訊號產生電路720b之偽閘極驅動電路730中之每一者被供應有以偶數編號的閘極訊號g2 ,g4 ,...,和g2n
例如,在被包括於該第一偽閘極訊號產生電路720a內的第i個(在這例子中,i是為奇數)偽閘極驅動電路730中,該輸入端子IN是連接至要被供應有第i個閘極訊號gi 的第i條標準閘極線Gi ,該重置端子R1是連接至要被供應有第(i+2)個偽閘極訊號Pgi+2 的第(i+2)個偽閘極訊號產生電路720a,而該重置端子R2是連接至要被供應有第(i-2)個偽閘極訊號Pgi-2 的第(i-2)個偽閘極訊號產生電路720a。該等時鐘端子CK和CKB分別被供應有第四和第五時鐘訊號CK3和CK3B,而該輸出端子OUT是連接至被連接到第i條儲存電極線Si 之儲存訊號產生器701之第i個訊號產生電路710的輸入端子IP。與以上的說明相同,在被包括於該第二偽閘極訊號產生電路720b內的第(i+1)個偽閘極驅動電路730中,該輸入端子IN是連接至要被供應有第(i+1)個閘極訊號gi+1 的第(i+1)條標準閘極線Gi+1 ,該重置端子R1是連接至要被供應有第(i+3)個偽閘極訊號Pgi+3 的第(i+3)個偽閘極訊號產生電路720a,而該重置端子R2是連接至要被供應有第(i-3)個偽閘極訊號Pgi-3 的第(i-3)個偽閘極訊號產生電路720a該等時鐘端子CK和CKB分別被供應有第六和第七時鐘訊號CK4和CK4B,而該輸出端子OUT是連接至被連接到第(i+1)條儲 存電極線Si+1 之儲存訊號產生器701之第(i+1)個訊號產生電路710的輸入端子IP。
然而,取代該等偽閘極訊號,該第一和第二偽閘極訊號產生電路720a和720b之第一偽閘極驅動電路730的重置端子R2是分別連接至虛擬訊號DS11和DS12,而該第一和第二偽閘極訊號產生電路720a和720b之最後偽閘極驅動電路730的重置端子R1是分別連接至虛擬訊號DS21和DS22。該等虛擬訊號DS11,DS12,DS21,DS22能夠依據該等掃描起動訊號來在訊號控制器601中產生。或者,該等虛擬訊號DS11,DS12,DS21,和DS22可以由該閘極驅動器401透過連接至該閘極驅動器401的額外閘極線來供應。
請參閱第8圖所示,該等時鐘訊號CK3,CK3B,CK4,和CK4B包括一個高位準電壓Vh3和一個低位準電壓Vl3。該高位準電壓Vh3可以是與一個閘極-開啟電壓Von相同,而該低位準電壓Vl3可以是與一個閘極-關閉電壓Voff相同。再者,該等時鐘訊號CK3,CK3B,CK4,和CK4B的脈衝寬度是實質上與一個閘極-開啟電壓Von的脈衝寬度相同,而且該等時鐘訊號CK3,CK3B,CK4,和CK4B具有一個大約4H的周期和一個大約50%的工作比。該等時鐘訊號CK3和CK3B,與該等時鐘訊號CK4和CK4B相對於彼此具有一個大約180度的相位差,而因此相對於彼此是顛倒的。該等時鐘訊號CK3和CK4相對於彼此具有大約90度的相位差。
請參閱第7圖所示,該等偽閘極驅動電路730中之每一者包括數個電晶體Q1-Q8和兩個電容器Cc和Cb,該等電晶 體Q1-Q8各包括一個控制端子、一個輸入端子、和一個輸出端子。該等電晶體Q1-Q8在第7圖中是被描繪成NMOS電晶體,然而是可以被實現為PMOS電晶體。該等電容Cc和Cb可以是在製作時發生在閘極端子與源極/及極端子之閘的寄生電容。
該電晶體Q1的輸入端子是連接至該時鐘端子CK,而該電晶體Q1的輸出端子是連接至該輸出端子OUT。
該電晶體Q2的輸入和控制端子是連接至該輸入端子IN,而該電晶體Q2的輸出端子是經由節點n1來連接至該電晶體Q1的控制端子。
該電晶體Q3的輸入端子是經由節點n1來連接至電晶體Q2的輸出端子,該電晶體Q3的控制端子是連接至該重置端子R1,而該電晶體Q3的輸出端子是連接至該閘極電壓端子GV。
該電晶體Q4的輸入端子是經由節點n1來連接電晶體Q2的輸出端子,而該電晶體Q4的輸出端子是連接至該閘極-關閉電壓Voff。
該電晶體Q5的輸入端子是連接至電晶體Q1的輸出端子,該電晶體Q5的控制端子是連接至該電晶體Q4的控制端子,而該電晶體Q5的輸出端子是連接到該閘極-關閉電壓Voff。
該電晶體Q6的輸入端子是連接至電晶體Q1的輸出端子,該電晶體Q6的控制端子是連接至該時鐘端子CKB,而該電晶體Q6的輸出端子是連接至該閘極電壓端子GV。
該電晶體Q7的輸入端子是經由節點n2來連接至電晶體Q4和Q5的控制端子,該電晶體Q7的控制端子是經由節點n1來連接至電晶體Q2的輸出端子,而該電晶體Q7的輸出端子是連接至該閘極電壓端子GV。
該電晶體Q8的輸入端子是經由節點n1來連接至電晶體Q2的輸出端子,該電晶體Q8的控制端子是連接至該重置端子R2,而該電晶體Q8的輸出端子是連接至閘極電壓端子GV。
該電容器Cc是連接至該第三時鐘訊號CK2和該節點n2,而該電容器Cb是連接至該節點n1和該輸出端子OUT。
該偽閘極驅動電路730的運作現在將會作描述,初始地由選擇訊號之狀態所界定之閘極驅動器401的掃描方向是為向前方向。電晶體Q1-Q8是被假設初始地是由該閘極-開啟電壓Von或者該閘極-關閉電壓Voff打開或者關閉。
首先,第i個偽閘極驅動電路730的運作將會作說明。當該第四時鐘訊號CK3從高位準電壓Vh2改變成低位準電壓Vl3,且施加到輸入端子IN之第五時鐘訊號CK3B和閘極訊號gi 的電壓位準從閘極-關閉電壓Voff改變成閘極-開啟電壓Von時,該等電晶體Q2和Q6被打開。因此,該閘極-開啟電壓Von是經由電晶體Q2來傳輸到節點n1,而藉此該等電晶體Q4和Q5被關閉。這時,由於第(i+2)個偽閘極訊號Pgi+2 的電壓位準是為該閘極-關閉電壓Voff,該電晶體Q3維持一個關閉狀態。另一方面,該輸出端子OUT經由兩個被打開的電晶體Q1和Q6來把該閘極-關閉電壓Voff輸出到第i個訊 號產生電路710的輸入端子IP作為第i個偽閘極訊號Pgi
這時,該電容器Cb由該對應於在閘極-開啟電壓Von與閘極-關閉電壓Voff之間之差的電壓充電。節點n2的狀態由該第四時鐘訊號CK3的低位準電壓Vl3維持一個低位準電壓。
接著,當第i個閘極訊號g和第五時鐘訊號CK3B的電壓位準分別改變成閘極-關閉電壓Voff和低位準電壓Vl3,而第四時鐘訊號CK3從低位準電壓Vl3轉態成高位準電壓Vh3時,該等電晶體Q2和Q6被關閉。這時,由於該偽閘極訊號Pgi+2 維持低位準,電晶體Q3也維持一個關閉狀態。由於電晶體Q2被關閉,節點n1與第i個閘極訊號gi 斷接且變成處於懸浮狀態。據此,該等電晶體Q1和Q7維持一個打開狀態俾可把閘極-關閉電壓施加到節點n2,而藉此該等電晶體Q4和Q5各維持一個關閉狀態。由於電晶體Q5和Q6皆進入一個關閉狀態,傳送到輸出端子OUT的閘極-關閉電壓Voff被斷接。由於電晶體Q1維持一個打開狀態,僅該閘極-開啟電壓Von,其是為時鐘訊號CK3的高位準電壓Vh3,被傳輸到該輸出端子OUT且被輸出。這時,由於電容器Cb維持一個固定電壓,隨著輸出端子OUT的電壓增加到閘極-開啟電壓Von,處於懸浮狀態之節點n1的電壓展現在電壓方面之對應的增加。
電容器Cc是由該對應於在第四時鐘訊號CK3之閘極-開啟電壓Von與該是為節點n2之電壓之閘極-關閉電壓Voff之間之差的電壓充電。因此,節點n2維持該低電壓以致於 該電晶體Q5維持關閉狀態。據此,閘極-開啟電壓到輸出端子OUT的穩定輸出被維持。
當第四時鐘訊號CK3被移位到低位準電壓Vl3,而第五時鐘訊號CK3B和偽閘極訊號Pgi+2 分別被移位到高位準電壓Vh3和閘極-開啟電壓時,電晶體Q3和Q6被打開。這時,由於閘極訊號gi 維持該閘極-關閉電壓Voff,電晶體Q2維持一個關閉狀態。由於電晶體Q3被打開,該閘極-關閉電壓Voff被傳輸到節點n1,藉此把該等電晶體Q1和Q7關閉。
當電晶體Q7被關閉時,節點n2進入懸浮狀態。這時,由於電容器Cc維持一個固定電壓,隨著第四時鐘訊號CK3移位到低位準電壓Vl3,節點n2的電壓下降到在閘極-關閉電壓Voff下面。然而,如果節點n2的電壓下降到在閘極-關閉電壓Voff下面的話,電晶體Q7被再次打開俾可把該閘極-關閉電壓Voff傳輸到該節點n2。因此,在最後平衡狀態中,節點n2的電壓是幾乎與該閘極-關閉電壓Voff相同。隨後,電晶體Q4和Q5持續地維持該關閉狀態。
於此時,由於電晶體Q1被關閉而電晶體Q6被打開,閘極-關閉電壓Voff被傳輸到輸出端子OUT,而電容器Cb被放電。
其後,僅第四和第五時鐘訊號CK3和CK3B重覆高位準電壓Vh3和低位準電壓Vl3。然而,該第四時鐘訊號CK3的位準改變周期性地把該電晶體Q5打開和關閉,而第五時鐘訊號CK3B的位準改變周期性地把電晶體Q6打開和關閉。據此,由於閘極-關閉電壓Voff被持續地施加到該輸出端子 OUT,該輸出端子OUT的電壓位準一律地維持該閘極-關閉電壓Voff,不管該第四時鐘訊號CK3的改變。再者,當第四時鐘訊號CK3是為高位準電壓Vh3時,電晶體Q6被打開,而節點n1是藉此被供應有該閘極-關閉電壓Voff。因此,節點n1的狀態一律地是為該閘極-關閉電壓Voff。
在這情況中,連接至電晶體Q8之控制端子的重置端子R2被供應有先前之閘極訊號gi-2 閘極-關閉電壓Voff,藉此維持該關閉狀態。
如在第8圖中所示,在第i個偽閘極驅動電路730中,施加到輸入端子IN之標準閘極訊號gi 之閘極-開啟電壓Von的施加時間和來自輸出端子OUT之偽閘極訊號Pgi 之閘極-開啟電壓Von的施加時間具有大約2H的差異。因此,偽閘極訊號Pgi 實質上是與第(i+2)個閘極訊號gi+2 相同,而來自第(i+1)個偽閘極驅動電路730的偽閘極訊號Pgi+1 是實質上與第(i+3)個閘極訊號gi+3 相同。
然而,當由選擇訊號之狀態所界定的掃描方向是為顛倒方向時,第i個偽閘極驅動電路730藉著以上所述之電晶體Q1,Q2,和Q4-Q7以及電容器Cc和Cb的運作來產生第i個偽閘極訊號Pgi ,藉此經由輸出端子OUT輸出到第i個訊號產生電路710。然而,與向前方向的情況不同,被施加有偽閘極訊號Pgi+2 的電晶體Q8代替被施加有偽閘極訊號Pgi+2 之電晶體Q3的功能。
如上所述,代替如在第1圖中所示之直接連接的該儲存訊號產生器700和該等閘極線G1 -G2d ,和Gd ,這實施例的LCD 更包括該產生實質上與閘極訊號相等之偽閘極訊號的偽閘極訊號產生器。有利地,在這實施例中,在沒有像是多工器般的獨立選擇電路下,該偽閘極訊號產生器可以被使用來提供雙向閘極驅動。這實施例亦可以提供在第1至4圖中之實施例的優點。
即,當閘極驅動器是在具有一個選擇先前與下一個閘極訊號中之一者的獨立選擇電路(例如,多工器)下被實施如一個雙向閘極驅動器時,該選擇電路會引致製造困難。然而,以上所述的偽閘極訊號產生器可以與訊號線G1 -Gn ,D1 -Dm ,和S1 -Sn 一起被整合至該LC面板總成301內,而藉此被施加作為儲存訊號產生器之輸入訊號的偽閘極訊號被直接產生。結果,該儲存訊號產生器可以被實現在使用雙向閘極驅動器的LCD中。
有利地,該偽閘極訊號產生器可以利用比閘極驅動器之電晶體較小尺寸的電晶體來被製成以致於該LCD的冗餘物不會被不當改變。
在以上所述的實施例中,閘極驅動器400和401以及儲存訊號產生器700和701是分別設置在LC面板總成300和301的兩側。然而,會察覺到的是,本發明的實施例不被限制在那裡。在這點上,一個閘極驅動器和一個儲存訊號產生器被交替地設置在該等LC面板總成300和301的一側是可以被使用的。在這情況中,連接至儲存訊號產生器之偽閘極訊號產生器的數目可以是為壹。
根據本發明的實施例,兩個相鄰的閘極-開啟電壓重疊 一個預定周期,然而該儲存訊號產生器可以在兩個相鄰之閘極-開啟電壓不重疊的情況中被使用。在這情況中,該偽閘極訊號產生器可以控制第四和第五脈衝訊號以及第六和第七脈衝訊號的脈衝寬度來產生被施加到儲存訊號產生器的偽閘極訊號。
根據本發明的另一個實施例,在共用電壓被固定為一個預定電壓之後,位準是在一個預定周期中改變的儲存訊號是被施加到該等儲存電極線。藉此,由於像素電極電壓的範圍被加寬,像素電壓的範圍亦被加寬。由於用於表示灰階之電壓的範圍被加寬,影像品質能夠被改進。
再者,在具有相同大小之資料電壓是被施加的情況中,與固定儲存訊號被施加的實施比較起來,像素電壓的寬範圍能夠被產生。結果,電力消耗會被降低。此外,由於共用電壓會被固定為一個固定值,電力消耗能夠被進一步降低。
有利地,一個具有雙向閘極驅動器和儲存訊號產生器的LCD可以在沒有一個獨立選擇電路下被實施。
雖然本發明業已配合目前是為實際範例實施例的實施例作說明,對於熟知此項技術的人仕來說要了解的是,本發明不被限制為所揭露的實施例,而反之,是傾向於涵蓋被包括在後附之申請專利範圍之精神與範圍之內之各式各樣的變化和等效配置。
3‧‧‧LC層
100‧‧‧下面板
200‧‧‧上面板
300‧‧‧LC面板總成
301‧‧‧LC面板總成
400‧‧‧閘極驅動器
401‧‧‧閘極驅動器
500‧‧‧資料驅動器
600‧‧‧訊號控制器
700‧‧‧儲存訊號產生器
800‧‧‧灰階電壓產生器
191‧‧‧像素電極
270‧‧‧共用電極
230‧‧‧彩色濾光片
400a‧‧‧第一閘極驅動電路
400b‧‧‧第二閘極驅動電路
700a‧‧‧第一儲存訊號產生電路
700b‧‧‧第二儲存訊號產生電路
710‧‧‧訊號產生電路
701‧‧‧儲存訊號產生器
601‧‧‧訊號控制器
701a‧‧‧第一儲存訊號產生電路
701b‧‧‧第二儲存訊號產生電路
720‧‧‧偽閘極訊號產生器
720a‧‧‧第一偽閘極訊號產生電路
720b‧‧‧第二偽閘極訊號產生電路
730‧‧‧偽閘極驅動電路
PX‧‧‧像素
G1 -G2n ‧‧‧閘極線
Gd ‧‧‧閘極線
D1 -Dm ‧‧‧資料線
S1 -S2n ‧‧‧儲存電極線
Q‧‧‧切換元件
Clc‧‧‧LC電容器
Cst‧‧‧儲存電容器
Vcom‧‧‧共用電壓
Von‧‧‧閘極-開啟電壓
Voff‧‧‧閘極-關閉電壓
R‧‧‧輸入影像訊號
G‧‧‧輸入影像訊號
B‧‧‧輸入影像訊號
Vsync‧‧‧垂直同步訊號
Hsync‧‧‧水平同步訊號
MCLK‧‧‧主時鐘訊號
DE‧‧‧資料致能訊號
CONT1‧‧‧閘極控制訊號
CONT2‧‧‧資料控制訊號
CONT3‧‧‧儲存控制訊號
DAT‧‧‧經處理的影像訊號
STV1‧‧‧掃描起動訊號
STV2‧‧‧掃描起動訊號
OE‧‧‧輸出致能訊號
STH‧‧‧水平同步起動訊號
LOAD‧‧‧負載訊號
HCLK‧‧‧資料時鐘訊號
RVS‧‧‧反轉訊號
IP‧‧‧輸入端子
OP‧‧‧輸出端子
Vsi ‧‧‧儲存訊號
gi ‧‧‧閘極訊號
CK1‧‧‧第一時鐘訊號
CK1B‧‧‧第二時鐘訊號
CK2‧‧‧第三時鐘訊號
AVDD‧‧‧高電壓
AVSS‧‧‧低電壓
Vh1‧‧‧高位準電壓
Vl1‧‧‧低位準電壓
Vh2‧‧‧高位準電壓
Vl2‧‧‧低位準電壓
Vh3‧‧‧高位準電壓
Vl3‧‧‧低位準電壓
Tr1‧‧‧電晶體
Tr2‧‧‧電晶體
Tr3‧‧‧電晶體
Tr4‧‧‧電晶體
Tr5‧‧‧電晶體
C1‧‧‧電容器
C2‧‧‧電容器
T1‧‧‧周期
T2‧‧‧周期
V+‧‧‧高位準電壓
V-‧‧‧低位準電壓
CONT4a‧‧‧偽閘極控制訊號
CONT4b‧‧‧偽閘極控制訊號
CK3‧‧‧第四時鐘訊號
CK3B‧‧‧第五時鐘訊號
CK4‧‧‧第六時鐘訊號
CK4B‧‧‧第七時鐘訊號
IN‧‧‧輸入端子
CK‧‧‧時鐘端子
CKB‧‧‧時鐘端子
R1‧‧‧重置端子
R2‧‧‧重置端子
GV‧‧‧閘極電壓端子
OUT‧‧‧輸出端子
Pgi ‧‧‧偽閘極訊號
DS11‧‧‧虛擬訊號
DS12‧‧‧虛擬訊號
DS21‧‧‧虛擬訊號
DS22‧‧‧虛擬訊號
Q1‧‧‧電晶體
Q2‧‧‧電晶體
Q3‧‧‧電晶體
Q4‧‧‧電晶體
Q5‧‧‧電晶體
Q6‧‧‧電晶體
Q7‧‧‧電晶體
Q8‧‧‧電晶體
Cc‧‧‧電容器
Cb‧‧‧電容器
n1‧‧‧節點
n2‧‧‧節點
第1圖是為本發明之實施例之液晶顯示器的方塊圖; 第2圖是為在本發明之實施例之液晶顯示器中之一個像素的等效電路圖;第3圖是為本發明之實施例之訊號產生電路的電路圖;第4圖是為在本發明之實施例之包括在第3圖中所顯示之訊號產生電路之液晶顯示器中所使用之訊號的時序圖;第5圖是為本發明之實施例之液晶顯示器的方塊圖;第6圖是為本發明之實施例之偽閘極訊號產生電路的電路;第7圖是為本發明之實施例之偽閘極驅動電路的電路圖;及第8圖是為在本發明之實施例之包括在第7圖中所顯示之偽閘極驅動電路之液晶顯示器中所使用之訊號的時序圖。
301‧‧‧LC面板總成
401‧‧‧閘極驅動器
401a‧‧‧閘極驅動電路
401b‧‧‧閘極驅動電路
500‧‧‧資料驅動器
601‧‧‧訊號控制器
701‧‧‧儲存訊號產生器
701a‧‧‧儲存訊號產生電路
701b‧‧‧儲存訊號產生電路
720‧‧‧偽閘極訊號產生器
720a‧‧‧偽閘極訊號產生電路
720b‧‧‧偽閘極訊號產生電路
R,G,B‧‧‧輸入影像訊號
PX‧‧‧像素
CONT1‧‧‧閘極控制訊號
CONT2‧‧‧資料控制訊號
CONT3‧‧‧儲存控制訊號
CONT4a‧‧‧偽閘極控制訊號
CONT4b‧‧‧偽閘極控制訊號
DAT‧‧‧經處理的影像訊號
Hsync‧‧‧水平同步訊號
Vsync‧‧‧垂直同步訊號
MCLK‧‧‧主時鐘訊號
Von‧‧‧閘極-開啟電壓
Voff‧‧‧閘極-關閉電壓
D1-Dm‧‧‧資料線
G1-G2n‧‧‧閘極線
S1-S2n‧‧‧儲存電極線

Claims (18)

  1. 一種顯示器裝置,包含:數條閘極線,該數條閘極線適於傳輸數個具有閘極-開啟電壓和閘極-關閉電壓的標準閘極訊號;數條資料線,該數條資料線與該等閘極線相交且是適於傳輸數個資料電壓;數條儲存電極線,該數條儲存電極線實質上與該等閘極線平行且是適於傳輸數個儲存訊號;數個以具有數列之矩陣形式排列的像素,其中,每個像素包含一個連接至其中一條閘極線和其中一條資料線的切換元件、一個連接至該切換元件和一個共用電壓的液晶電容器、和一個連接至該切換元件和其中一條儲存電極線的儲存電容器;數個偽閘極驅動電路,該數個偽閘極驅動電路連接到該等閘極線且是適於根據該等標準閘極訊號來產生數個偽閘極訊號;及數個儲存訊號產生電路,該數個儲存訊號產生電路連接到該等儲存電極線且是適於依據該等偽閘極訊號來產生該等儲存訊號,其中,該等儲存訊號產生電路中之每一者是適於在一個相關列之像素之液晶電容器和儲存電容器業已由該等資料電壓所充電之後把一個相關儲存訊號施加到其中一條相關的儲存電極線,其中,若該等資料電壓具有一個正極性的話,該等儲存訊號產生電路中之每一者是適於把其之相關之儲存 訊號的電壓從低位準改變成高位準,而若該等資料電壓具有一個負極性的話則從高位準改變成低位準。
  2. 如申請專利範圍第1項所述之顯示器裝置,其中,該等偽閘極驅動電路是適於把該等標準閘極訊號延遲一個預定時間俾可產生該等偽閘極訊號。
  3. 如申請專利範圍第2項所述之顯示器裝置,其中,該預定時間是為大約兩個水平周期(2H)。
  4. 如申請專利範圍第3項所述之顯示器裝置,其中,該共用電壓是為一個固定電壓。
  5. 如申請專利範圍第4項所述之顯示器裝置,更包含一個連接至該等閘極線且適於產生該等標準閘極訊號的雙向閘極驅動器。
  6. 如申請專利範圍第4項所述之顯示器裝置,其中,每個偽閘極驅動電路包含:一個輸入單元,該輸入單元適於響應於一個與其中一條閘極線相關的標準閘極訊號來供應一個輸出電壓;一個輸出單元,該輸出單元適於依據該輸出電壓的狀態來從一個第一時鐘訊號供應其中一個偽閘極訊號;一個連接到該輸出單元且被供應有該閘極-關閉電壓、一個第二時鐘訊號、和該輸出電壓的穩定單元,其中,該穩定單元是適於響應於該第一時鐘訊號的狀態改變來使該偽閘極訊號的狀態穩定化;及一個連接至該穩定單元且被供應有該閘極-關閉電壓、一個與下一個緊鄰該偽閘極驅動電路之偽閘極驅動電 路相關之下一個偽閘極訊號、一個與先前之一個在該偽閘極驅動電路前面之偽閘極驅動電路相關之前一個偽閘極訊號、和該輸出電壓的重置單元,其中,該重置單元是適於響應於該第一時鐘訊號的狀態改變來使該輸出電壓的狀態穩定化,且更適於重置該偽閘極驅動電路的運作。
  7. 如申請專利範圍第6項所述之顯示器裝置,其中,該第二時鐘訊號具有一個實質上與該閘極-開啟電壓相同的脈衝寬度,而且該第二時鐘訊號相對於該第一時鐘訊號具有一個大約180度的相位差。
  8. 如申請專利範圍第6項所述之顯示器裝置,其中,該第一時鐘訊號和該第二時鐘訊號各具有一個實質上與該閘極-開啟電壓相等的高位準電壓和一個實質上與該閘極-關閉電壓相等的低位準電壓。
  9. 如申請專利範圍第6項所述之顯示器裝置,其中,在標準閘極訊號與下一個偽閘極訊號或者下一個偽閘極訊號之閘極-開啟電壓之施加時間之間的差是為大約兩個水平周期(2H)。
  10. 如申請專利範圍第6項所述之顯示器裝置,其中,該輸入單元包含一個第一切換元件,該第一切換元件具有各連接至該標準閘極訊號的一個輸入端子和一個控制端子,以及一個適於供應該輸出電壓的輸出端子。
  11. 如申請專利範圍第10項所述之顯示器裝置,其中,該輸出單元包含:一個第二切換元件,該第二切換元件包含一個連接 至該第一時鐘訊號的輸入端子、一個連接至該輸出電壓的控制端子、和一個適於供應該偽閘極訊號的輸出端子;及一個連接至該第二切換元件之控制端子和輸出端子的第一電容器。
  12. 如申請專利範圍第10項所述之顯示器裝置,其中,該穩定單元包含:一個第三切換元件,該第三切換元件包含一個連接至該第二切換元件之輸出端子的輸入端子、一個連接至該第二時鐘訊號的控制端子、和一個連接至該閘極-關閉電壓的輸出端子;一個第四切換元件,該第四切換元件包含一個連接至該第二切換元件之輸出端子的輸入端子和一個連接至該閘極-關閉電壓的輸出端子;一個連接至該第一時鐘訊號和該第四切換元件之控制端子的第二電容器;及一個第五切換元件,該第五切換元件包含一個連接至該第四切換元件之控制端子的輸入端子、一個連接至該輸出電壓的控制端子、和一個連接至該閘極-關閉電壓的輸出端子。
  13. 如申請專利範圍第10項所述之顯示器裝置,其中,該重置單元包含:一個第六切換元件,該第六切換元件包含一個連接至該輸出電壓的輸入端子、一個連接至該第四切換元件 之控制端子的控制端子、和一個連接至該閘極-關閉電壓的輸出端子;一個第七切換元件,該第七切換元件包含一個連接至該輸出電壓的輸入端子、一個連接至下一個偽閘極訊號的控制端子、和一個連接至該閘極-關閉電壓的輸出端子;及一個第八切換元件,該第八切換元件包含一個連接至該輸出電壓的輸入端子、一個連接至先前之偽閘極訊號的控制端子、和一個連接至該閘極-關閉電壓的輸出端子。
  14. 如申請專利範圍第1項所述之顯示器裝置,其中,該顯示器裝置是被構築來以數個圖框顯示影像,其中,每個儲存訊號產生電路是適於對每個圖框顛倒其所產生之儲存訊號的電壓位準。
  15. 一種驅動顯示器裝置的方法,該顯示器裝置具有數個以具有數個列之矩陣形式排列的像素,其中,每個像素包含一個連接至其中一條閘極線和其中一條資料線的切換元件、一個連接至該切換元件和一個共用電壓的液晶電容器、和一個連接至該切換元件和數條儲存電極線中之一者的儲存電容器,該方法包含:把第一組資料電壓施加到該等資料線;產生一個第一標準閘極訊號;把該第一標準閘極訊號施加到一條與第一列像素連接的第一閘極線; 以第一組資料電壓把第一列像素的液晶電容器和儲存電容器充電;依據該第一標準閘極訊號來產生一個第一偽閘極訊號;依據該第一偽閘極訊號來產生一個第一儲存訊號;把該第一儲存訊號施加到一條與第一列像素連接的第一儲存電極線俾可維持在第一列像素之儲存電容器上之第一儲存訊號的電壓;為第二組資料電壓、一個第二標準閘極訊號、一個第二偽閘極訊號、一條與第二列像素連接的第二閘極線、一條第二儲存電極線、和一個第二儲存訊號重覆先前的運作;及若該等資料電壓具有一個正極性的話,把該等第一和第二儲存訊號的電壓從低位準改變成高位準,而若該等資料電壓具有一個負極性的話,從高位準改變成低位準。
  16. 如申請專利範圍第15項所述之方法,其中,產生該第一偽閘極訊號包含把該第一標準閘極訊號延遲一個預定時間,且其中,產生該第二偽閘極訊號包含把該第二標準閘極訊號延遲該預定時間。
  17. 如申請專利範圍第16項所述之方法,其中,該預定時間是為大約兩個水平周期(2H)。
  18. 一種顯示器裝置,包含:數條閘極線,該數條閘極線適於傳輸數個具有閘極-開啟電壓和閘極-關閉電壓的標準閘極訊號; 數條與該等閘極線相交且適於傳輸數個資料電壓的資料線;數條實質上與該等閘極線平行且適於傳輸數個儲存訊號的儲存電極線;數個以具有數列之矩陣形式排列的像素,其中,每個像素包含一個連接至其中一條閘極線和其中一條資料線的切換元件、一個連接至該切換元件和一個共用電壓的液晶電容器、和一個連接至該切換元件和其中一條儲存電極線的儲存電容器;用於依據該等標準閘極訊號來產生數個偽閘極訊號的裝置;用於依據該等偽閘極訊號來產生該等儲存訊號的裝置;及用於在一個相關列之像素之液晶電容器和儲存電容器業已由該等資料電壓充電之後把一個相關之儲存訊號施加到其中一條相關之儲存電極線的裝置;其中,若該等資料電壓具有一個正極性的話,該等儲存訊號產生電路中之每一者是適於把其之相關之儲存訊號的電壓從低位準改變成高位準,而若該等資料電壓具有一個負極性的話則從高位準改變成低位準。
TW096123258A 2006-08-01 2007-06-27 顯示器裝置及驅動顯示器裝置的方法 TWI430242B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR20060072698 2006-08-01

Publications (2)

Publication Number Publication Date
TW200809759A TW200809759A (en) 2008-02-16
TWI430242B true TWI430242B (zh) 2014-03-11

Family

ID=39028637

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096123258A TWI430242B (zh) 2006-08-01 2007-06-27 顯示器裝置及驅動顯示器裝置的方法

Country Status (4)

Country Link
US (1) US8063860B2 (zh)
KR (1) KR101415565B1 (zh)
CN (1) CN101118357B (zh)
TW (1) TWI430242B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI567710B (zh) * 2015-11-16 2017-01-21 友達光電股份有限公司 顯示裝置及陣列上閘極驅動電路

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101219043B1 (ko) * 2006-01-26 2013-01-07 삼성디스플레이 주식회사 표시 장치 및 그 구동 장치
CN101431737B (zh) * 2007-11-05 2012-07-04 华为技术有限公司 多媒体会话呼叫控制的方法及应用服务器
RU2473977C1 (ru) * 2008-12-10 2013-01-27 Шарп Кабусики Кайся Схема возбуждения для линий сканирующего сигнала, сдвиговый регистр и способ возбуждения сдвигового регистра
KR101623160B1 (ko) * 2009-09-16 2016-05-23 삼성디스플레이 주식회사 액정 표시 장치
KR101654834B1 (ko) * 2009-11-05 2016-09-07 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
JP2012189752A (ja) * 2011-03-10 2012-10-04 Japan Display East Co Ltd 表示装置
TWI449988B (zh) * 2011-08-12 2014-08-21 Au Optronics Corp 陣列測試墊與源極驅動電路設置相異側之液晶顯示面板
US8952878B2 (en) * 2011-10-14 2015-02-10 Samsung Display Co., Ltd. Display device
TWI448885B (zh) * 2011-12-13 2014-08-11 Au Optronics Corp 顯示器的共用電壓供應電路、供應方法及其液晶顯示器
CN102622983B (zh) * 2012-03-30 2013-11-06 深圳市华星光电技术有限公司 显示器的闸极驱动电路
CN103278951B (zh) * 2012-07-24 2016-12-21 上海天马微电子有限公司 液晶显示装置及其驱动方法
CN103871384B (zh) * 2013-12-24 2016-03-30 北京燕东微电子有限公司 一种液晶材料交流驱动控制信号生成结构
KR20160021942A (ko) * 2014-08-18 2016-02-29 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR102566221B1 (ko) * 2015-12-29 2023-08-14 삼성디스플레이 주식회사 게이트 구동부 및 이를 포함하는 표시 장치
CN105976775B (zh) 2016-05-18 2019-01-15 武汉华星光电技术有限公司 基于ltps半导体薄膜晶体管的goa电路
CN105788553B (zh) * 2016-05-18 2017-11-17 武汉华星光电技术有限公司 基于ltps半导体薄膜晶体管的goa电路
CN106548745A (zh) * 2017-01-19 2017-03-29 京东方科技集团股份有限公司 一种阵列基板、显示面板及显示装置
CN109740565B (zh) * 2019-01-16 2021-06-22 北京集创北方科技股份有限公司 信号采集装置、屏幕信号采集装置及方法
CN110223656B (zh) * 2019-06-28 2022-05-06 信利(仁寿)高端显示科技有限公司 一种带复位功能的goa电路和阵列基板
CN110767192B (zh) 2019-11-07 2021-12-28 京东方科技集团股份有限公司 显示模组的控制装置、控制方法及显示装置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6545653B1 (en) * 1994-07-14 2003-04-08 Matsushita Electric Industrial Co., Ltd. Method and device for displaying image signals and viewfinder
JP3878195B2 (ja) 1997-11-10 2007-02-07 株式会社 日立ディスプレイズ 液晶表示装置
JP2000075840A (ja) 1998-08-31 2000-03-14 Sony Corp 液晶表示装置
JP4043112B2 (ja) 1998-09-21 2008-02-06 東芝松下ディスプレイテクノロジー株式会社 液晶表示装置およびその駆動方法
JP2001174784A (ja) 1999-12-16 2001-06-29 Hitachi Ltd 液晶表示装置
JP3899817B2 (ja) * 2000-12-28 2007-03-28 セイコーエプソン株式会社 液晶表示装置及び電子機器
KR100788391B1 (ko) 2001-02-27 2007-12-31 엘지.필립스 엘시디 주식회사 액정표시패널의 양 방향 구동 회로
KR100745406B1 (ko) 2002-06-10 2007-08-02 삼성전자주식회사 양방향 쉬프트 기능을 가지는 비정질-실리콘 박막트랜지스터 게이트 구동 쉬프트 레지스터
JP4460822B2 (ja) 2002-11-29 2010-05-12 東芝モバイルディスプレイ株式会社 双方向シフトレジスタ、これを用いた駆動回路、平面表示装置
KR100493385B1 (ko) 2002-12-17 2005-06-07 엘지.필립스 엘시디 주식회사 액정표시패널의 양 방향 구동 회로
KR100487439B1 (ko) 2002-12-31 2005-05-03 엘지.필립스 엘시디 주식회사 평판표시장치의 양방향 구동 회로 및 구동 방법
JP2004219682A (ja) 2003-01-15 2004-08-05 Hitachi Displays Ltd 液晶表示装置
TWI224427B (en) 2003-06-02 2004-11-21 Au Optronics Corp Shift register circuit capable of switching output signal sequence
JP2005004120A (ja) 2003-06-16 2005-01-06 Advanced Display Inc 表示装置及び表示制御回路
KR101002331B1 (ko) 2004-09-07 2010-12-17 엘지디스플레이 주식회사 액정표시장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI567710B (zh) * 2015-11-16 2017-01-21 友達光電股份有限公司 顯示裝置及陣列上閘極驅動電路

Also Published As

Publication number Publication date
TW200809759A (en) 2008-02-16
CN101118357A (zh) 2008-02-06
US8063860B2 (en) 2011-11-22
CN101118357B (zh) 2011-01-19
KR101415565B1 (ko) 2014-08-06
KR20080012153A (ko) 2008-02-11
US20080030445A1 (en) 2008-02-07

Similar Documents

Publication Publication Date Title
TWI430242B (zh) 顯示器裝置及驅動顯示器裝置的方法
JP5363007B2 (ja) 液晶表示装置およびその駆動方法
US7737935B2 (en) Method of driving liquid crystal display device
JP5229788B2 (ja) 表示装置の駆動装置及びこれを含む表示装置
US8704748B2 (en) Gate driving circuit having improved tolerance to gate voltage ripple and display device having the same
KR101160836B1 (ko) 시프트 레지스터 및 이를 포함하는 표시 장치
JP5376792B2 (ja) 表示装置及びその駆動方法
JP5483517B2 (ja) 液晶表示装置
US8279210B2 (en) Display apparatus and method of driving the same
JP2006171742A (ja) 表示装置及びその駆動方法
JP2006163401A (ja) 光センサーを内蔵する表示装置
KR101349781B1 (ko) 게이트 구동부 및 이를 포함하는 액정표시장치
JP2007058217A (ja) 表示装置及びその駆動方法
JP2007052396A (ja) 駆動回路、表示装置及び表示装置の駆動方法
JP2007034305A (ja) 表示装置
KR20080036912A (ko) 표시 장치 및 그의 구동 방법
TWI221269B (en) Liquid crystal display device
KR101354356B1 (ko) 액정표시장치
US8884862B2 (en) Display and method of driving the same
US9111499B2 (en) Liquid crystal display device
JP2008070880A (ja) 表示装置及びそのストレージ駆動回路
KR20080054549A (ko) 액정 표시 장치
JP5080894B2 (ja) 表示装置
TWI409769B (zh) 液晶顯示面板及其驅動方法
US20080150873A1 (en) Liquid crystal display device and driving method of the same

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees