CN110223656B - 一种带复位功能的goa电路和阵列基板 - Google Patents
一种带复位功能的goa电路和阵列基板 Download PDFInfo
- Publication number
- CN110223656B CN110223656B CN201910575898.8A CN201910575898A CN110223656B CN 110223656 B CN110223656 B CN 110223656B CN 201910575898 A CN201910575898 A CN 201910575898A CN 110223656 B CN110223656 B CN 110223656B
- Authority
- CN
- China
- Prior art keywords
- shift register
- reset
- selection switch
- register unit
- goa circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明公开了一种带复位功能的GOA电路和阵列基板,包括与显示面板的N行栅线相对应连接的N级移位寄存单元,N不小于3;每一级移位寄存单元都与第一时钟信号线CLK和第二时钟信号线CLKB相连;第N‑1级移位寄存单元的输出端连接第N级移位寄存单元的输入端,所述GOA电路还包括复位信号线RST,所述每一级移位寄存单元的复位端都连接复位信号线RST。本发明在现有的GOA架构基础之上,增加复位信号线RST来对每一级移位寄存单元输出的像素驱动信号进行RESET复位拉低操作,该复位是在单级输出之后就对本级进行复位操作,从而不受下一级输出的影响。本方案简化了像素驱动电路设计,减少了冗余线路的布线影响,对GOA电路复位拉低异常导致的输出显示异常等现象的缺陷有改善作用。
Description
技术领域
本发明涉及显示技术领域,特别是涉及一种带复位功能的GOA电路和阵列基板。
背景技术
薄膜晶体管的液晶显示屏(Thin film transistor liquid crystal display),简称TFT-LCD,是多数液晶显示屏的一种,其采用薄膜晶体管技术,使显示屏的影像质量得到很大提高。GOA(Gate Driver on Array,阵列基板行驱动) 是将面板驱动所用的栅极驱动电路,直接做在阵列基板上的一种面板制造技术。GOA技术广泛应用于TFT-LCD, 是TFT-LCD驱动器的重要组成部分。
在目前的TFT-LCD行业中,具有GOA架构的面板显示产品,因可做窄边框,省成本等各种优点而受到消费者的青睐。但目前业界常见的量产型号中,GOA电路驱动输出经常出现各种异常显示。其中一个原因是RST(RESET)复位信号输出异常而引起的,这导致量产型号良率降低。
申请人发现,传统的GOA栅极驱动电路多是使用后一级移位寄存单元的输出端连接前一级移位寄存单元的复位端,以此来对前一级输出进行复位,从而使像素区域的像素开关管TFT进行关闭,让其保留预设的灰阶电压。但有时因为面板成膜的不均匀性,致使不同区域以及远IC端的RC loading较大,或者异常,从而导致移位寄存单元的输出端的输出波形衰减较多,使TFT管的打开和关闭受到延迟等影响,在终端显示效果上会出现闪屏,波纹等各种异常现象。
发明内容
针对现有技术的不足,本申请提供一种带复位功能的GOA电路和阵列基板,可以减小显示异常出现的几率。
本发明提供的一种带复位功能的GOA电路,包括与显示面板的N行栅线相对应连接的N级移位寄存单元,N不小于3;每一级移位寄存单元都与第一时钟信号线CLK和第二时钟信号线CLKB相连;第N-1级移位寄存单元的输出端连接第N级移位寄存单元的输入端,所述GOA电路还包括复位信号线RST,所述每一级移位寄存单元的复位端都连接复位信号线RST。
进一步的,至少部分移位寄存单元在复位端和复位信号线RST之间设置有选择开关单元;所述选择开关单元的第一端连接复位信号线RST,第二端连接该移位寄存单元的复位端。
进一步的,所述选择开关单元包括TFT元器件。
进一步的,所述选择开关单元的控制端连接第三时钟时钟信号。
进一步的,所述选择开关单元的控制端连接所述选择开关单元的第二端。
进一步的,所述N级移位寄存单元的每一级移位寄存单元都连接有选择开关单元。
进一步的,每间隔一级的移位寄存单元连接有选择开关单元。
进一步的,所述GOA电路还包括低电平信号线VGL和触发信号线STV,所述每一级移位寄存单元都与低电平信号线VGL连接,所述第一级移位寄存单元的输入端连接触发信号线STV。
进一步的,所述复位信号线RST的一端连接移位寄存单元的复位端,另一端连接驱动IC。
本发明还提供了一种阵列基板,所述阵列基板包括显示区和位于阵列基板边框的非显示区,所述显示区设置有N行栅线,所述非显示区设置有如上所述的GOA电路。
与现有技术相比,本发明具有以下有益效果:
1、本发明在现有的GOA架构基础之上,增加复位信号线RST来对每一级移位寄存单元输出的像素驱动信号进行RESET复位拉低操作,该复位是在单级输出之后就对本级进行复位操作,从而不受下一级输出的影响。本方案简化了像素驱动电路设计,减少了冗余线路的布线影响,对GOA电路复位拉低异常导致的输出显示异常等现象的缺陷有改善作用。
在常规的GOA电路架构中增加由驱动IC单独引出的RESET复位信号,或者直接去掉常规GOA电路中的RESET,直接由驱动IC提供信号,即可改善由RESET信号异常而导致的面板显示缺陷。
2、进一步的,在移位寄存单元的复位端和复位信号线RST之间设置有选择开关单元,通过选择开关单元可以控制是否执行拉低的操作。若输出端信号为低电平,则不做复位拉低的操作;若输出端信号为高电平,则进行复位拉低的操作。通过增加选择开关单元,可以减轻多级移位寄存单元的面板电路布局压力,同时能够更加可靠地实现该复位功能。
附图说明
图1为本发明实施例所提供的第一种带复位功能的GOA电路的示意图;
图2为本发明实施例所提供的一种优选的带复位功能的GOA电路的示意图;
图3为本发明实施例所提供的另一种优选的带复位功能的GOA电路的示意图;
图4为本发明实施例所提供的一种优选的带复位功能的GOA电路中的选择开关单元的结构示意图;
图5为本发明实施例所提供的一种优选的带复位功能的GOA电路中的另一选择开关单元的结构示意图
图6为图1所示的一种带复位功能的GOA电路的部分时序图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
参见图1~5所示,本发明实施例提供了一种带复位功能的GOA电路。
如图1所示,一种带复位功能的GOA电路,包括分别与显示面板的N行栅线相一一对应连接的N级移位寄存单元。其中,N不小于3,一般来说,现有的显示面板栅线的数量一般为几百或者几千。
每一级移位寄存单元都与第一时钟信号线CLK和第二时钟信号线CLKB相连。第一时钟信号线CLK和第二时钟信号线CLKB均由驱动IC(Integrated Circuit,集成电路)输出时钟信号,驱动IC通过输出时钟信号,可以驱动GOA电路工作。
GOA电路的第N-1级移位寄存单元的输出端连接第N级移位寄存单元的输入端。如图1所示,GOA电路在显示区的相对两侧呈左右布置。左侧的GOA电路,依次包括移位寄存单元G1、G3、G5、G7…;右侧的GOA电路,依次包括移位寄存单元G2、G4、G6、G8…。
以下仅以左侧的GOA电路为例,对本申请的GOA电路进行说明。设G1为第一级移位寄存单元、G3为第二级移位寄存单元、G5为第三级移位寄存单元、G7为第四级移位寄存单元。
第一级移位寄存单元G1的输出端连接第2级移位寄存单元G3的输入端,第二级移位寄存单元G3的输出端连接第3级移位寄存单元G5的输入端。
在本实施例中,GOA电路还包括复位信号线RST,每一级移位寄存单元的复位端都连接复位信号线RST。
复位信号线RST由驱动IC引出,复位信号线RST的一端连接移位寄存单元的复位端,另一端连接驱动IC。
本实施例,在现有的GOA架构基础之上,增加复位信号线RST来对每一级移位寄存单元输出的像素驱动信号进行RESET复位拉低操作,这种复位结构是在单级输出之后就对本级移位寄存单元进行复位操作,从而不受下一级输出的影响。本申请的方案简化了像素驱动电路设计,减少了冗余线路的布线影响,对GOA电路复位拉低异常导致的输出显示异常等现象的缺陷有改善作用。
GOA电路还包括低电平信号线VGL和触发信号线STV。每一级移位寄存单元的都分别与低电平信号线VGL连接。第一级移位寄存单元G1的输入端连接触发信号线STV。
作为一种带复位功能的GOA电路优选的实施例,进一步的,本申请还在GOA电路中增加了选择开关单元。
在一个具体的实施结构中,如图2所示,在N级移位寄存单元的每一级移位寄存单元都连接有选择开关单元。选择开关单元R1与移位寄存单元G1对应,选择开关单元R3与移位寄存单元G3对应,选择开关单元R5与移位寄存单元G5对应,选择开关单元R7与移位寄存单元G7对应。选择开关单元的第一端1连接复位信号线RST,第二端2连接该移位寄存单元的复位端。
以下对选择开关单元进行说明:
选择开关单元可以是TFT(薄膜晶体管)元器件,如图4或者图5所示的结构。或者,选择开关单元还可以是其它具有选择性开关功能的TFT元器件。TFT元器件可以是单独的NTFT,可以是单独的PTFT,也可以是NTFT和PTFT组合的CMOS电路,本领域技术人员可以理解的,只要满足所述选择性开关功能即可。
如图5所示的选择开关单元,TFT元器件选择开关单元的控制端直接连接选择开关单元的第二端2。需要说明的是,本申请中未示意出移位寄存单元的内部结构,实际上,选择开关单元的第二端在移位寄存单元内部还连接OUT输出端。因此,当相应的移位寄存单元OUT输出端为低电平时, 选择开关单元的第二端与控制端为低信号。若移位寄存单元的输出端OUT信号为低电平时,说明已经有了拉低操作,可以不必进行RST信号复位拉低的操作,此时控制端为低信号,无法开启TFT元器件。若输出端OUT信号为高电平,则控制端为高信号,此时TFT元器件开启,进行复位拉低的操作。
如图4所示的选择开关单元,TFT元器件选择开关单元的控制端连接第三时钟时钟信号CLK。例如,选择开关单元的控制端为TFT元器件的栅极G,选择开关单元的第二端为TFT元器件的源极S,选择开关单元的第一端为TFT元器件的漏极D。当栅极G控制端不施加电压时,TFT元器件处于截止状态。当在栅极G控制端上施加一个大于其导通电压的正电压时,TFT元器件将处于导通状态。当前的移位寄存单元输出端信号为OUT,通过第三时钟时钟信号CLK选择,可以让复位信号RST输出到OUT信号,从而实现移位寄存单元输出端信号OUT从高变低的拉低操作。
第三时钟时钟信号CLK可以连接第一时钟信号线CLK和第二时钟信号线CLKB两者中的任意一个;或者,三时钟时钟信号还可以由驱动IC单独引出。
本实施例,通过增加选择开关单元,可以减轻多级移位寄存单元的面板电路布局压力,同时能够更加可靠地实现该复位功能。
实施例二
与实施例一不同的是,在本实施例中,部分移位寄存单元在复位端和复位信号线RST之间设置有选择开关单元。
如图3所示,优选的,每间隔一级的移位寄存单元连接有选择开关单元:移位寄存单元G1、G5的复位端连接有选择开关单元,选择开关单元R1与移位寄存单元G1对应,选择开关单元R5与移位寄存单元G5对应。而移位寄存单元G3、G7的复位端则不连接选择开关单元。
通过每间隔一级布置选择开关单元,可以省去一半的选择开关单元线路。现有显示产品的边框越来越窄,在显示面板的空间布局有限的情况下,这种布置方式更可靠、易于实现。
实施例三
本实施例还提供了一种阵列基板,阵列基板包括显示区和位于阵列基板边框的非显示区。在显示区设置有N行栅线,在非显示区设置有如上所述的GOA电路。N行栅线中的奇数行和偶数行输入端分别位于显示区的相对两侧。
与现有技术相比,本发明具有以下有益效果:
1、本发明在现有的GOA架构基础之上,增加复位信号线RST来对每一级移位寄存单元输出的像素驱动信号进行RESET复位拉低操作,该复位是在单级输出之后就对本级进行复位操作,从而不受下一级输出的影响。本方案简化了像素驱动电路设计,减少了冗余线路的布线影响,对GOA电路复位拉低异常导致的输出显示异常等现象的缺陷有改善作用。
在常规的GOA电路架构中增加由驱动IC单独引出的RESET复位信号,或者直接去掉常规GOA电路中的RESET,直接由驱动IC提供信号,即可改善由RESET信号异常而导致的面板显示缺陷。
2、进一步的,在移位寄存单元的复位端和复位信号线RST之间设置有选择开关单元,通过选择开关单元可以控制是否执行拉低的操作。来检测移位寄存单元的输出端信号是否为低电平。若输出端信号为低电平,则不做复位拉低的操作;若输出端信号为高电平,则进行复位拉低的操作。通过增加选择开关单元,可以减轻多级移位寄存单元的面板电路布局压力,同时能够更加可靠地实现该复位功能。
应当理解的是,对本领域普通技术人员来说,可以根据上述说明加以改进或变换,所有这些改进或变换都应属于本发明所附权利要求的保护范围之内。
Claims (6)
1.一种带复位功能的GOA电路,包括与显示面板的N行栅线相对应连接的N级移位寄存单元,N不小于3;每一级移位寄存单元都与第一时钟信号线CLK和第二时钟信号线CLKB相连;其特征在于,第N-1级移位寄存单元的输出端连接第N级移位寄存单元的输入端,所述GOA电路还包括复位信号线RST,所述每一级移位寄存单元的复位端都连接复位信号线RST;
至少部分移位寄存单元在复位端和复位信号线RST之间设置有选择开关单元;
所述选择开关单元包括TFT元器件;所述选择开关单元的第一端连接复位信号线RST,第二端连接该移位寄存单元的复位端;选择开关单元的第二端连接移位寄存单元的OUT输出端;所述选择开关单元的控制端连接所述选择开关单元的第二端。
2.根据权利要求1所述的GOA电路,其特征在于,所述N级移位寄存单元的每一级移位寄存单元都连接有选择开关单元。
3.根据权利要求1所述的GOA电路,其特征在于,每间隔一级的移位寄存单元连接有选择开关单元。
4.根据权利要求1所述的GOA电路,其特征在于,所述GOA电路还包括低电平信号线VGL和触发信号线STV,所述每一级移位寄存单元都与低电平信号线VGL连接,第一级移位寄存单元的输入端连接触发信号线STV。
5.根据权利要求1所述的GOA电路,其特征在于,所述复位信号线RST的一端连接移位寄存单元的复位端,另一端连接驱动IC。
6.一种阵列基板,所述阵列基板包括显示区和位于阵列基板边框的非显示区,所述显示区设置有N行栅线,其特征在于,所述非显示区设置有如权利要求1~5任一项所述的GOA电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910575898.8A CN110223656B (zh) | 2019-06-28 | 2019-06-28 | 一种带复位功能的goa电路和阵列基板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910575898.8A CN110223656B (zh) | 2019-06-28 | 2019-06-28 | 一种带复位功能的goa电路和阵列基板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110223656A CN110223656A (zh) | 2019-09-10 |
CN110223656B true CN110223656B (zh) | 2022-05-06 |
Family
ID=67815157
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910575898.8A Active CN110223656B (zh) | 2019-06-28 | 2019-06-28 | 一种带复位功能的goa电路和阵列基板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110223656B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022082773A1 (zh) | 2020-10-23 | 2022-04-28 | 京东方科技集团股份有限公司 | 一种显示面板及显示装置 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI430242B (zh) * | 2006-08-01 | 2014-03-11 | Samsung Display Co Ltd | 顯示器裝置及驅動顯示器裝置的方法 |
CN103927960B (zh) * | 2013-12-30 | 2016-04-20 | 上海中航光电子有限公司 | 一种栅极驱动装置和显示装置 |
CN104505044B (zh) * | 2014-12-29 | 2017-07-28 | 上海天马微电子有限公司 | 一种栅极驱动电路、阵列基板、显示面板和显示装置 |
CN105047120B (zh) * | 2015-06-30 | 2019-01-18 | 上海天马微电子有限公司 | 一种栅极驱动电路及其驱动方法、显示装置 |
CN108806571B (zh) * | 2017-05-04 | 2021-09-21 | 京东方科技集团股份有限公司 | 栅极驱动电路及其驱动方法、阵列基板及显示装置 |
KR102458156B1 (ko) * | 2017-08-31 | 2022-10-21 | 엘지디스플레이 주식회사 | 표시 장치 |
CN108257575A (zh) * | 2018-03-26 | 2018-07-06 | 信利半导体有限公司 | 一种栅极驱动电路及显示装置 |
CN108831401B (zh) * | 2018-08-21 | 2020-12-22 | 信利半导体有限公司 | 一种栅极驱动单元、栅极驱动电路及显示系统 |
CN109377934A (zh) * | 2018-12-27 | 2019-02-22 | 厦门天马微电子有限公司 | 移位寄存器单元、其驱动方法、栅极驱动电路及显示装置 |
-
2019
- 2019-06-28 CN CN201910575898.8A patent/CN110223656B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN110223656A (zh) | 2019-09-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7492853B2 (en) | Shift register and image display apparatus containing the same | |
US11222570B2 (en) | Display panel and driving method | |
KR101082909B1 (ko) | 게이트 구동 방법 및 그 장치와 이를 갖는 표시장치 | |
US9721674B2 (en) | GOA unit and method for driving the same, GOA circuit and display device | |
US7872506B2 (en) | Gate driver and method for making same | |
US9530370B2 (en) | Shift register unit and driving method thereof, gate driving circuit and display device | |
US20190108809A1 (en) | Shift Register and Driving Method Thereof, Gate Drive Circuit and Display Apparatus | |
JP5110680B2 (ja) | シフトレジスタ及びこれを有する表示装置 | |
US9501989B2 (en) | Gate driver for narrow bezel LCD | |
CN109473069B (zh) | 栅极驱动电路和显示面板 | |
US10008166B2 (en) | Gate driver on array circuit | |
US20180144811A1 (en) | Shift register units, gate driving circuit and driving methods thereof, and display apparatus | |
US20170178558A1 (en) | Shift register unit and method for driving the same, gate drive circuit and display device | |
US10755679B2 (en) | Gate driving circuit and display panel | |
KR101432717B1 (ko) | 표시 장치 및 이의 구동 방법 | |
US20070248204A1 (en) | Shift register circuit and image display apparatus equipped with the same | |
CN104732939A (zh) | 移位寄存器、栅极驱动电路、显示装置及栅极驱动方法 | |
US20060221042A1 (en) | Gate driver and display device having the same | |
CN110322854B (zh) | 一种goa驱动电路、阵列基板、和显示装置 | |
US20110102416A1 (en) | Gate Driving Circuit and Related LCD Device | |
WO2015163306A1 (ja) | アクティブマトリクス基板、及びそれを備えた表示装置 | |
KR20050121357A (ko) | 쉬프트 레지스터와, 이를 갖는 스캔 구동 회로 및 표시 장치 | |
KR101297241B1 (ko) | 액정표시장치의 구동장치 | |
US6563481B1 (en) | Active matrix liquid crystal display device, method of manufacturing the same, and method of driving the same | |
KR20090110483A (ko) | 쉬프트 레지스터 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |