CN105529009B - 移位寄存器及其驱动方法、栅极驱动电路和显示装置 - Google Patents

移位寄存器及其驱动方法、栅极驱动电路和显示装置 Download PDF

Info

Publication number
CN105529009B
CN105529009B CN201610078430.4A CN201610078430A CN105529009B CN 105529009 B CN105529009 B CN 105529009B CN 201610078430 A CN201610078430 A CN 201610078430A CN 105529009 B CN105529009 B CN 105529009B
Authority
CN
China
Prior art keywords
signal
module
shift register
output
voltage source
Prior art date
Application number
CN201610078430.4A
Other languages
English (en)
Other versions
CN105529009A (zh
Inventor
吕磊
徐飞
洪俊
杨杰
Original Assignee
京东方科技集团股份有限公司
合肥京东方光电科技有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 京东方科技集团股份有限公司, 合肥京东方光电科技有限公司 filed Critical 京东方科技集团股份有限公司
Priority to CN201610078430.4A priority Critical patent/CN105529009B/zh
Publication of CN105529009A publication Critical patent/CN105529009A/zh
Application granted granted Critical
Publication of CN105529009B publication Critical patent/CN105529009B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift register stack stores, push-down stores
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift register stack stores, push-down stores using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Abstract

一种移位寄存器及其驱动方法、栅极驱动电路和显示装置。该移位寄存器(300)包含两个信号输出端,还包括:预充电模块(301)、复位模块(302)、控制模块(303)、第一上拉模块(304)、第二上拉模块(305)、第一下拉模块(306)和第二下拉模块(307)。可以实现一个移位寄存器驱动两行栅线,减少晶体管使用数量,降低电路成本,消除移位寄存器输出端的噪声,提高工作的稳定性。

Description

移位寄存器及其驱动方法、栅极驱动电路和显示装置

技术领域

[0001] 本公开涉及一种移位寄存器及其驱动方法、栅极驱动电路和显示装置。

背景技术

[0002] 薄膜晶体管液晶显示器(TFT-LCD)广泛应用于生产生活的各个领域,其采用M*N点 排列的逐行扫描矩阵显示。在进行显示时,TFT-LCD通过驱动电路来驱动显示面板中的各个 像素进行显示。TFT-LCD的驱动电路主要包含栅极驱动电路和数据驱动电路。其中,数据驱 动电路用于依据时钟信号定时将输入的数据顺序锁存并将锁存的数据转换成模拟信号后 输入到显示面板的数据线。栅极驱动电路通常用移位寄存器来实现,所述移位寄存器将时 钟信号转换成开启/断开电压,分别输出到显示面板的各条栅线上。显示面板上的一条栅线 通常与一个移位寄存器(即移位寄存器的一级)对接。通过使得各个移位寄存器依序轮流输 出开启电压,实现对显示面板中像素的逐行扫描。像素的这种逐行扫描按照扫描方向可分 为单向扫描和双向扫描。目前,在移动产品中,考虑到移动产品产能和良率的提升,通常要 求能够实现双向扫描。

[0003] 随着移动产品例如手机,平板电脑等产品越来越轻薄化和精细化,窄边框成为发 展的趋势。传统的栅极驱动电路一级电路只能驱动一行栅线,开发出TFT数目更少的电路对 于实现超窄边框具有很重要的意义。

[0004] 另一方面,随着平板显示的发展,高分辨率、窄边框成为发展的趋势。针对这一趋 势,出现了阵列基板栅极驱动(Gate Driver on Array,G0A)技术。G0A技术直接将TFT-LCD 的栅极驱动电路集成制作在阵列基板上,由此来代替在面板外沿粘接的、由硅芯片制作的 驱动芯片。由于该技术可以将驱动电路直接做在阵列基板上,面板周围无需再粘接1C和布 线,减少了面板的制作程序,降低了产品成本,同时提高了 TFT-LCD面板的集成度,使面板实 现窄边框和高分辨率。但是G0A技术存在固有的使用寿命等方面的问题。在实际产品的G0A 设计中,如何使用较少的电路元器件来实现移位寄存功能、并且减小输出端噪声以保持栅 极驱动电路长期稳定工作,是G0A设计的关键问题。

发明内容

[0005] 本公开提供了一种移位寄存器及其驱动方法、栅极驱动电路和显示装置。可以实 现一个移位寄存器驱动两行栅线,减少晶体管使用数量,降低电路成本,消除移位寄存器输 出端的噪声,提高工作的稳定性。

[0006] 根据本公开的一方面,公开了一种移位寄存器,包含两个信号输出端,还包括:

[0007] 预充电模块,连接第一电压源和信号输入端,配置为在来自信号输入端的输入信 号的控制下将第一电压源的电压提供至第一节点,所述第一节点为预充电模块的输出节 占.

[0008] 复位模块,连接第二电压源、复位信号端和所述第一节点,配置为在来自复位信号 端的输入信号的控制下将第二电压源的电压提供至所述第一节点;

[0009]控制模块,连接第三电压源、第四电压源和所述第一节点,配置为在第一节点的电 压的控制下将来自第三电压源的电压提供给第二节点或者将来自第四电压源的电压提供 给第二节点,所述第二节点为控制模块的输出节点;

[0010]第一上拉模块,连接第一时钟信号端、第一信号输出端和所述第一节点,配置为在 第一节点的电压的控制下将来自第一时钟信号端的时钟信号提供给第一信号输出端;

[0011]第二上拉模块,连接第一时钟信号端、第二时钟信号端、第一节点和第二信号输出 端,配置为在第一时钟信号端的时钟信号和第一节点的电压的控制下将来自第二时钟信号 端的时钟信号提供给第二信号输出端;

[0012] 第一下拉模块,连接第四电压源、第一信号输出端和第二信号输出端,配置为在第 二信号输出端的输出信号的控制下将所述第四电压源的电压提供给第一信号输出端;

[0013] 第二下拉模块,连接第四电压源、第二信号输出端和第二节点,配置为在第二节点 的电压的控制下将所述第四电压源的电压提供给第二信号输出端。

[0014] 根据本公开的又一方面,公开了一种栅极驱动电路,包括多个串联的移位寄存器, 每个所述移位寄存器是上述移位寄存器,其中除最后一个移位寄存器外,其余每个移位寄 存器的第二信号输出端均和与其相邻的下一个移位寄存器的信号输入端相连;除第一个移 位寄存器外,其余每个移位寄存器的第一信号输出端均和与其相邻的上一个移位寄存器的 复位信号端相连;

[0015] 在正向扫描时,所述第一个移位寄存器的信号输入端输入帧起始信号;在反向扫 描时,所述最后一个移位寄存器的复位信号端输入帧起始信号。

[0016] 根据本公开的再一方面,公开了一种显示装置,包含上述栅极驱动电路。

[0017] 根据本公开的再一方面,公开了一种移位寄存器的驱动方法,该移位寄存器包含 预充电模块、复位模块、控制模块、第一上拉模块、第二上拉模块、第一下拉模块、第二下拉 模块、第一信号输出端和第二信号输出端,该驱动方法包含:

[0018] 由预充电模块在来自信号输入端的输入信号的控制下将第一电压源的电压提供 至预充电模块的输出节点;

[0019]由复位模块在来自复位信号端的输入信号的控制下将第二电压源的电压提供至 所述预充电模块的输出节点;

[0020]由控制模块在预充电模块的输出节点的电压的控制下将来自第三电压源的电压 提供给控制模块的输出节点或者将来自第四电压源的电压提供给控制模块的输出节点; [0021]由第一上拉模块在预充电模块的输出节点的电压的控制下将来自第一时钟信号 端的时钟信号提供给第一信号输出端;

[0022]由第二上拉模块在第一时钟信号端的时钟信号和预充电模块的输出节点的电压 的控制下将来自第二时钟信号端的时钟信号提供给第二信号输出端;

[0023]由第一下拉模块在第二信号输出端的输出信号的控制下将所述第四电压源的电 压提供给第一信号输出端;

[0024]由第二下拉模块在控制模块的输出节点的电压的控制下将所述第四电压源的电 压提供给第二信号输出端。

附图说明

[0025]图1示出了传统的移位寄存器的电路图;

[°026]图2中所示的是图1中的移位寄存器在进行正向扫描时各信号的时序图;

[0027]图3示出了根据本公开实施例的移位寄存器的框图;

[0028]图4示出了根据本公开实施例的图3的移位寄存器的一种电路结构图;

[0029]图5示出了图4中的移位寄存器在进行正向扫描时各信号的时序图;

[0030]图6示出了由根据本公开实施例的多个移位寄存器级联形成的栅极驱动电路的示 意图。

具体实施方式

[0031] 下面将结合本公开实施例中的附图,对本公开实施例中的技术方案进行清楚、完 整地描述,显然,所描述的实施例仅仅是本公开一部分实施例,而不是全部的实施例。基于 本公开中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他 实施例,都属于本公开保护的范围。

[0032] 本公开所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性 相同的器件。在本实施例中,每个晶体管的漏极和源极的连接方式可以互换,因此,本公开 实施例中各晶体管的漏极、源极实际是没有区别的。这里,仅仅是为了区分晶体管除栅极之 外的两极,而将其中一极称为漏极,另一极称为源极。

[0033]图1示出了传统的移位寄存器的电路图。如图1所示,该移位寄存器100包含第一至 第九晶体管Ml-M9以及第一电容C1。其中,第一晶体管Ml作为预充电模块,第二晶体管M2作 为复位模块,第三至第六晶体管M3-M6作为控制模块,第七晶体管M7和第一电容C1作为上拉 模块,第八晶体管M8作为下拉模块,第九晶体管M9作为放噪模块。

[0034]上述预充电模块,连接第一电压源VDD和信号输入端INPUT,配置为在来自信号输 入端INPUT的输入信号的控制下将第一电压源VDD的电压提供至第一节点PU,所述第一节点 TO为预充电模块的输出节点;

[0035]上述复位模块,连接第二电压源VSS、复位信号端RESET和所述第一节点PU,配置为 在来自复位信号端RESET的输入信号的控制下将第二电压源VSS的电压提供至所述第一节 点PU;

[0036] 上述控制模块,连接第三电压源GCH、第四电压源VGL和所述第一节点TO,配置为在 第一节点PU的电压的控制下将来自第三电压源GCH的电压提供给第二节点PD或者将来自第 四电压源VGL的电压提供给第二节点PD,所述第二节点PD为控制模块的输出节点,第三电压 源GCH为恒定高电压源,第四电压源VGL为恒定低电压源;

[0037] 上述上拉模块,连接时钟信号端CLK、信号输出端OUTPUT和所述第一节点PU,配置 为在第一节点PU的电压的控制下将来自时钟信号端CLK的时钟信号提供给信号输出端 OUTPUT;

[0038] 上述下拉模块,连接第四电压源VGL、信号输出端OUTPUT和第二节点PD,配置为在 第二节点PD的电压的控制下将所述第四电压源VGL的电压提供给信号输出端OUTPUT;

[0039] 上述放噪模块,连接第四电压源VGL、第一节点PU和第二节点PD。放噪模块在所述 移位寄存器的非工作时间(移位寄存器完成一帧输出直至下一帧到来之间的时间)内维持 所述第一节点PU为低电平。

[0040] 下面以上述晶体管均为N型晶体管为例进行说明。

[0041] 需要说明的是,上述移位寄存器100能够进行双向扫描。其中,在进行正向扫描和 反向扫描时,所述移位寄存器的结构不发生改变,只是信号输入端input和复位信号端 RESET的功能发生转变。例如,当正向扫描时,从第一电压源VDD输入高电平信号,从第二电 压源VSS输入低电平信号;当反向扫描时,从第一电压源VDD输入低电平信号,从第二电压源 VSS输入高电平信号。正向扫描时的信号输入端INPUT用作反向扫描时的复位信号端RESET, 而正向扫描时的复位信号端RESET则用作反向扫描时的信号输入端INPUT。

[0042] 图2中所示的是图1中的移位寄存器在进行正向扫描时各信号的时序图。下面参照 图2,说明图1中的移位寄存器的四个工作阶段。

[0043] 在第一阶段T1,本级移位寄存器信号输入端INPUT输入的信号为上一级移位寄存 器的信号输出端OUTPUT的输出信号,此时为高电平信号,使得第一晶体管Ml导通;从第一电 压源VDD输入的高电平信号对第一电容C1充电,第一节点的电平被拉高,使得第五晶体管 M5和第六晶体管M6导通;通过设计第五晶体管M5和第六晶体管M6的比例,使得第二节点pD 的电平为低电平,进而第八晶体管M8和第九晶体管M9截止,从而保证信号输出端OUTPUT稳 定地输出低电平。

[0044] 在第二阶段T2,本级移位寄存器信号输入端INPUT输入的信号为低电平信号,第一 晶体管Ml截止,第一节点PU继续保持高电平,第七晶体管M7保持导通状态。此时时钟信号端 CLK的时钟信号变为高电平信号,由于第一电容C1的自举效应,第一节点PU点电平升高,信 号输出端OUTPUT输出高电平;由于第五晶体管M5和第六晶体管M6仍然导通,第二节点TO点 仍保持低电平,第八晶体管M8和第九晶体管M9保持截止,保证信号输出端OUTPUT稳定地输 出高电平。

[0045]在第三阶段T3,下一级移位寄存器的信号输出端OUTPUT输出高电平信号给本级移 位寄存器的复位信号端RESET。第二晶体管M2导通,第一节点PU的电平被拉低,第五至第七 晶体管M5-M7截止;第三电压源GCH始终为高电平,第二节点的电平被拉高,第八晶体管M8 和第九晶体管M9导通,第二节点TO和信号输出端OUTPUT稳定地输出低电平,完成对一行栅 线的驱动。

[0046] 在第四阶段T4,复位信号端RESET变为低电平,第二晶体管M2截止,在下一帧到来 之前,第一节点PU—直处于低电平,第二节点PD—直处于高电平,第八晶体管M8和第九晶体 管M9—直处于导通状态,可以持续地对第二节点PU和信号输出端OUTPUT进行放噪,使得由 时钟信号端CLK产生的耦合噪声电压得以消除,从而保证信号输出端OUTPUT稳定地输出低 电平。

[0047]上述传统的移位寄存器只能驱动一行栅线,需要9个晶体管和1个电容。由这种移 位寄存器组成的栅极驱动电路的每一级只能驱动一行栅线,若要实现对两行栅线的驱动, 需要多达18个晶体管和2个电容,不利于实现窄边框的设计。

[0048] 针对上述问题本申请提出一种新的移位寄存器,可以实现一个移位寄存器驱动两 行栅线。

[0049]图3示出了根据本公开实施例的移位寄存器的框图。如图3所示,该移位寄存器3〇0 包含两个信号输出端0UTPUT1和0UTPUT2。该移位寄存器300还包括:

[0050]预充电模块301,连接第一电压源VDD和信号输入端INPUT,配置为在来自信号输入 端INPUT的输入信号的控制下将第一电压源VDD的电压提供至第一节点PU,所述第一节点PU 为预充电模块301的输出节点;

[0051] 复位模块302,连接第二电压源VSS、复位信号端RESET和所述第一节点PU,配置为 在来自复位信号端RESET的输入信号的控制下将第二电压源VSS的电压提供至所述第一节 点PU;

[0052] 控制模块303,连接第三电压源GCH、第四电压源VGL和所述第一节点PU,配置为在 第一节点PU的电压的控制下将来自第三电压源GCH的电压提供给第二节点PD或者将来自第 四电压源VGL的电压提供给第二节点PD,所述第二节点PD为控制模块303的输出节点,第三 电压源GCH为恒定高电压源,第四电压源VGL为恒定低电压源;

[0053]第一上拉模块304,连接第一时钟信号端CLK1、第一信号输出端OUTPUT1和所述第 一节点PU,配置为在第一节点ro的电压的控制下将来自第一时钟信号端CLK1的时钟信号提 供给第一信号输出端0UTPUT1;

[0054] 第二上拉模块305,连接第一时钟信号端CLK1、第二时钟信号端CLK2、第一节点TO 和第二信号输出端0UTPUT2,配置为在第一时钟信号端CLK1的时钟信号和第一节点PU的电 压的控制下将来自第二时钟信号端CLK2的时钟信号提供给第二信号输出端0UTPUT2;

[0055] 第一下拉模块306,连接第四电压源VGL、第一信号输出端OUTPUT1和第二信号输出 端0UTPUT2,配置为在第二信号输出端0UTPUT2的输出信号的控制下将所述第四电压源VGL 的电压提供给第一信号输出端0UTPUT1;

[0056] 第二下拉模块307,连接第四电压源VGL、第二信号输出端OUTPUT2和第二节点PD, 配置为在第二节点PD的电压的控制下将所述第四电压源VGL的电压提供给第二信号输出端 0UTPUT2。第二下拉模块307还在所述移位寄存器300的非工作时间(移位寄存器完成一帧输 出直至下一帧到来之间的时间)内维持所述第二信号输出端OUTPUT2为低电平。

[0057] 可选地,如图3所示,该移位寄存器300还包括:

[0058] 放噪模块308,连接第四电压源VGL、第一信号输出端OUTPUT1、第一节点PU和第二 节点PD。放噪模块308在所述移位寄存器300的非工作时间内维持所述第一节点RJ和第一信 号输出端OUTPUT1为低电平。

[0059]由图3可看出,该移位寄存器300具有两个信号输出端,因此可以驱动两行栅线,同 时保证各输出之间没有干扰。

[0060]图4示出了根据本公开实施例的图3的移位寄存器300的一种电路结构图。

[0061]如图4所示,预充电模块3〇1包括第一晶体管Ml,其漏极连接至第一电压源VDD,栅 极连接至信号输入端INPUT,源极连接至第一节点PU。

[0062]复位模块3〇2包括第二晶体管M2,其漏极连接至第一节点PU,栅极连接至复位信号 端RESET,源极连接至第二电压源VSS。

[0063]控制模块303包括:第三晶体管M3,其漏极和栅极连接至第三电压源GCH;第四晶体 管M4,其漏极连接至第三电压源GCH,栅极连接至第三晶体管M3的源极,源极连接至第二节 点PD;第五晶体管M5,其漏极连接至第三晶体管M3的源极,栅极连接至第一节点PU,源极连 接至第四电压源VGL;第六晶体管M6,其漏极连接至第二节点PD,栅极连接至第一节点PU,源 极连接至第四电压源VGL。

[00M]第一上拉模块3〇4包括:第七晶体管M7,其漏极连接至第一时钟信号端CLK1,栅极 连接至第一节点PU,源极连接至第一信号输出端0UTPUT1;第一电容C1,连接在第一节点PU 和第一信号输出端之间0UTPUT1。

[0065]第二上拉模块305包括:第八晶体管M8,其栅极连接至第一时钟信号端CLK1,源极 连接至第P点PU;桌一电谷C2,连接在弟八晶体管M8的漏极和第二信号输出端0UTPUT2之 间;第九晶体管M9,其漏极连接至第二时钟信号端CLK2,栅极连接至第八晶体管M8的漏极, 源极连接至第二信号输出端0UTPUT2。

[0066]第一下拉模块3〇6包括第十晶体管M10,其漏极连接至第一信号输出端ouTPUTl,栅 极连接至第二信号输出端0UTPUT2,源极连接至第四电压源VGL。

[0067]第二下拉模块307包括第十一晶体管Mil,其漏极连接至第二信号输出端0UTpUT2, 栅极连接至第二节点PD,源极连接至第四电压源VGL。

[0068]放噪模块308包括:第十二晶体管M12,其漏极连接至第一信号输出端0UTPUT1,栅 极连接至第一"Tt点PD,源极连接至弟四电压源VGL;第十二晶体管Ml3,其漏极连接至第一•节 点PU,栅极连接至第二节点ro,源极连接至第四电压源VGL。

[0069] 利用本公开的移位寄存器,可以实现一个移位寄存器驱动两行栅线,减少晶体管 使用数量,降低电路成本,消除移位寄存器输出端的噪声,提高工作的稳定性。

[0070] 由图4可看出,为了驱动两行栅线,根据本申请的移位寄存器仅需要13个晶体管, 与图1中已知的移位寄存器相比,减少了 5个晶体管的使用。对于一个需要一千多行栅线输 出的面板,采用本申请的移位寄存器,可减少几千个晶体管的使用,从而在更小的面积下实 现栅线驱动的功能,实现更窄的边框,降低栅极驱动电路成本。

[0071]能够理解,图4中所示出的各个模块的示例电路结构仅仅是一种示例,各个模块也 可以采用其他适当的电路结构,只要能分别实现各自的功能即可,本公开对此不做限制。 [0072]图5示出了图4中的移位寄存器在进行正向扫描时各信号的时序图。以下将参考图 5对根据本公开实施例的图4中的移位寄存器的具体工作过程进行描述。下面以上述晶体管 均为N型晶体管为例进行说明。

[0073]需要说明的是,根据本公开的移位寄存器能够进行双向扫描。在进行正向扫描和 反向扫描时,所述移位寄存器的结构不发生改变,只是信号输入端INPUT和复位信号端 RESET的功能发生转变。例如,当正向扫描时,从第一电压源VDD输入高电平信号,从第二电 压源VSS输入低电平信号;当反向扫描时,从第一电压源VDD输入低电平信号,从第二电压源 VSS输入高电平信号。正向扫描时的信号输入端INPUT用作反向扫描时的复位信号端RESET, 而正向扫描时的复位信号端RESET则用作反向扫描时的信号输入端INPUT。

[0074] 如图5所示,在一帧期间,该工作过程包括以下几个阶段。下面参照图4和图5对该 工作过程进行描述。

[0075] 第一阶段T1:本级移位寄存器信号输入端INPUT输入的信号为上一级移位寄存器 的信号输出端OUTPUT的输出信号,此时为高电平信号,使得第一晶体管Ml导通;从第一电压 源VDD输入的高电平信号对第一电容C1充电,第一节点PU的电平被拉高,使得第五晶体管M5 和第六晶体管M6导通;通过设计第五晶体管M5和第六晶体管M6的比例,使得第二节点的 电平为低电平,进而第十一至第十三晶体管MU—M13截止,此时第一时钟信号端CLK1输出的 时钟信号为低电平信号,第八晶体管M8和第九晶体管M9截止,第一信号输出端0UTPUT1和第 二信号输出端0UTPUT2稳定地输出低电平。

[0076]第二阶段T2:本级移位寄存器信号输入端INPUT输入的信号为低电平信号,第一晶 体管Ml截止,第一节点PU继续保持高电平,第七晶体管M7保持导通状态。此时第一时钟信号 端CLK1的时钟信号变为高电平信号,因此第一信号输出端OUTPUT!输出高电平;同时第八晶 体管M8导通,第一节点PU对第二电容C2充电,使得第三节点P0为高电平,第九晶体管M9导 通,由于此时第二时钟信号端CLK2的时钟信号为低电平信号,因此第二信号输出端0UTPUT2 输出低电平。第十晶体管M10截止,同时由于第五晶体管M5和第六晶体管M6仍然导通,第二 节点PD仍保持低电平,第十一至第十三晶体管Mil-M13保持截止,保证第一信号输出端 OUTPUT 1稳定输出高电平和第二信号输出端0UTPUT2稳定输出低电平。

[0077]第三阶段T3:第一时钟信号端CLK1的时钟信号为低电平信号,第二时钟信号端 CLK2的时钟信号为高电平信号,由于第三节点P0为高电平,第九晶体管M9导通,第二信号输 出端0UTPUT2输出高电平。同时,第十晶体管M10导通,第一信号输出端0UPUT1的输出被拉到 低电平,完成对第一行栅线的驱动。

[0078] 第四阶段T4:第一时钟信号端CLK1的时钟信号变为高电平,第八晶体管M8导通,同 时下一级移位寄存器的第一信号输出端输出高电平给本级移位寄存器的复位信号端 RESET,第二晶体管M2导通,第一节点PU和第三节点P0的电平被拉低,第七晶体管M7和第九 晶体管M9截止,同时第五晶体管M5和第六晶体管M6也截止,第二节点PD的电平被第三电压 源GCH拉高,第十一至第十三晶体管M11-M13导通,第二信号输出端0UTPUT2和第一信号输出 端0UTPUT1均稳定输出低电平,完成对第二行栅线的驱动。

[0079] 此后,复位信号端RESET变为低电平,第二晶体管M2截止,在下一帧到来之前,第一 节点ro点一直处于低电平,第二节点PD点一直处于高电平,第十一至第十三晶体管M11-M13 一直处于导通状态,可以持续地对第一节点HJ、第一信号输出端0UTPUT1和第二信号输出端 0UTTOT2进行放噪,同时第一时钟信号端CLK1通过不断打开第八晶体管MS,可不断对第三节 点P0进行放噪,从而保证第二信号输出端0UTPUT2和第一信号输出端0UTPUT1的低压信号输 出的稳定性。直至下一帧到来,所述移位寄存器接收到信号输入端input的高电平信号后, 重新执行上述第一阶段。

[0080] 由图5可以看出,第二时钟信号端CLK2的时钟信号与第一时钟信号端CLK1的时钟 信号反相。

[0081] 根据本公开实施例的移位寄存器在反向扫描时的具体工作过程与正向扫描时的 工作过程相似,在此不再赘述。

[0082] 本公开还提供了一种移位寄存器的驱动方法。下面结合图4对该方法进行说明。如 图4所示,移位寄存器包含预充电模块3〇 1、复位模块3〇2、控制模块303、第一上拉模块3〇4、 第二上拉模块305、第一下拉模块3〇6、第二下拉模块3〇7、第一信号输出端OUTPUT!和第二信 号输出端0UTPUT2,该驱动方法包含:

[0083] 由预充电模块301在来自信号输入端INPUT的输入信号的控制下将第一电压源VDD 的电压提供至预充电模块3〇1的输出节点PU;

[0084] 由复位模块302在来自复位信号端的输入信号的控制下将第二电压源vss的电压 提供至所述预充电模块3〇1的输出节点PU; _

[0085] 由控制模块303在预充电模块301的输出节点PU的电压的控制下将来自第三电压 源GCH的电压提供给控制模块3〇3的输出节点PD或者将来自第四电压源VGL的电压提供给控 制模块303的输出节点PD;

[0086] 由第一上拉模块304在预充电模块301的输出节点PU的电压的控制下将来自第一 时钟信号端CLK1的时钟信号提供给第一信号输出端0UTPUT1;

[0087] 由第二上拉模块305在第一时钟信号端CLK1的时钟信号和预充电模块3〇1的输出 节点PU的电压的控制下将来自第二时钟信号端CLK2的时钟信号提供给第二信号输出端 0UTPUT2;

[0088] 由第一下拉模块306在第二信号输出端0UTPUT2的输出信号的控制下将所述第四 电压源VGL的电压提供给第一信号输出端0UTPUT1;

[0089] 由第二下拉模块307在控制模块303的输出节点PD的电压的控制下将所述第四电 压源VGL的电压提供给第二信号输出端0UTPUT2。

[0090] 图6示出了由根据本公开实施例的多个移位寄存器级联形成的栅极驱动电路的示 意图。

[0091] 如图6所示,在该栅极驱装置中,多个图4中的上述移位寄存器串联连接。其中除最 后一个移位寄存器Rm外,其余每个移位寄存器Ri (1彡i<m)的第二信号输出端0UTPUT2均和 与其相邻的下一个移位寄存器Ri+1的信号输入端INPUT相连;除第一个移位寄存器R1外,其 余每个移位寄存器Ri 的第一信号输出端0UTPUI1均和与其相邻的上一个移位寄 存器Ri-1的复位信号端RESET相连。在正向扫描时,所述第一个移位寄存器R1的信号输入端 INPUT输入帧起始信号STV;在反向扫描时,所述最后一个移位寄存器Rm的复位信号端RESET 输入帧起始信号STV。

[0092] 如图6所示,在该栅极驱动电路中,相邻两级移位寄存器的第一时钟信号端输入的 时钟信号相同,第二时钟信号端输入的时钟信号相同。

[0093] 根据本公开实施例的栅极驱动电路在正向扫描时各移位寄存器的具体工作过程 与参照图4和图5描述的工作过程相似,在此不再赘述。

[0094] 根据本公开实施例的栅极驱动电路在反向扫描时的具体工作过程与正向扫描时 的工作过程相似,在此不再赘述。

[0095] 根据本公开实施例的栅极驱动电路可以采用G0A技术,用作显示装置的栅极驱动 电路,以提供逐行扫描功能,将扫描信号传送至显示区域。

[0096] 根据本公开实施例的栅极驱动电路可以减少晶体管使用数量,降低电路成本,消 除输出端的噪声,提高工作的稳定性。

[0097] 本公开还提供了一种包含上述栅极驱动电路的显示装置。

[0098] 这里的显示装置可以为:电子纸、手机、平板电脑、电视机、显示器、笔记本电脑、数 码相框、导航仪等任何具有显示功能的产品或部件。

[0099] 以上所述,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,任何 熟悉本技术领域的技术人员在本公开揭露的技术范围内,可轻易想到的变化或替换,都应 涵盖在本公开的保护范围之内。因此,本公开的保护范围应以所述权利要求的保护范围为 准。

Claims (18)

1. 一种移位寄存器,包含两个信号输出端,还包括: 预充电模块,连接第一电压源和信号输入端,配置为在来自信号输入端的输入信号的 控制下将第一电压源的电压提供至第一节点,所述第一节点为预充电模块的输出节点; 复位模块,连接第二电压源、复位信号端和所述第一节点,配置为在来自复位信号端的 输入信号的控制下将第二电压源的电压提供至所述第一节点; 控制模块,连接第三电压源、第四电压源和所述第一节点,配置为在第一节点的电压的 控制下将来自第三电压源的电压提供给第二节点或者将来自第四电压源的电压提供给第 二节点,所述第二节点为控制模块的输出节点; 第一上拉模块,连接桌一时钟伯号端、第一信号输出端和所述第一节点,配置为在第一 节点的电压的控制下将来自第一时钟信号端的时钟信号提供给第一信号输出端; 第二上拉模块,连接第一时钟信号端、第二时钟信号端、第一节点和第二信号输出端, 配置为在第一时钟信号端的时钟信号和第一节点的电压的控制下将来自第二时钟信号端 的时钟信号提供给第二信号输出端; 第一下拉模块,连接第四电压源、第一信号输出端和第二信号输出端,配置为在第二信 号输出端的输出信号的控制下将所述第四电压源的电压提供给第一信号输出端; 第二下拉模块,连接第四电压源、第二信号输出端和第二节点,配置为在第二节点的电 压的控制下将所述第四电压源的电压提供给第二信号输出端。
2. 根据权利要求1所述的移位寄存器,还包括: 放噪模块,连接第四电压源、第一信号输出端、第一节点和第二节点。
3. 根据权利要求1所述的移位寄存器,所述预充电模块包括: 第一晶体管,其漏极连接至第一电压源,栅极连接至信号输入端,源极连接至第一节 点。
4. 根据权利要求1所述的移位寄存器,所述复位模块包括: 第二晶体管,其漏极连接至第一节点,栅极连接至复位信号端,源极连接至第二电压 源。
5.根据权利要求1所述的移位寄存器,所述控制模块包括: 第三晶体管,其漏极和栅极连接至第三电压源; 第四晶体管,其漏极连接至第三电压源,栅极连接至第三晶体管的源极,源极连接至第 二节点; 第五晶体管,其漏极连接至第三晶体管的源极,栅极连接至第一节点,源极连接至第四 电压源; 第六晶体管,其漏极连接至第二节点,栅极连接至第一节点,源极连接至第四电压源。
6.根据权利要求1所述的移位寄存器,所述第一上拉模块包括: 第七晶体管,其漏极连接至第一时钟信号端,栅极连接至第一节点,源极连接至第一信 号输出端; 第一电容,连接在第一节点和第一信号输出端之间。
7.根据权利要求1所述的移位寄存器,所述第二上拉模块包括: 第八晶体管,其栅极连接至第一时钟信号端,源极连接至第一节点; 第二电容,连接在第八晶体管的漏极和第二信号输出端之间; 第九晶体管,其漏极连接至第二时钟信号端,栅极连接至第八晶体管的漏极,源极连接 至第二信号输出端。
8.根据权利要求1所述的移位寄存器,所述第一下拉模块包括: 第十晶体管,其漏极连接至第一信号输出端,栅极连接至第二信号输出端,源极连接至 第四电压源。
9.根据权利要求1所述的移位寄存器,所述第二下拉模块包括: 第^一晶体管,其漏极连接至第二信号输出端,栅极连接至第二节点,源极连接至第四 电压源。
10.根据权利要求2所述的移位寄存器,所述放噪模块包括: 第十二晶体管,其漏极连接至第一信号输出端,栅极连接至第二节点,源极连接至第四 电压源; 第十三晶体管,其漏极连接至第一节点,栅极连接至第二节点,源极连接至第四电压 源。
11. 根据权利要求1所述的移位寄存器, 在正向扫描时,第一电压源输出高电平信号,第二电压源输出低电平信号; 在反向扫描时,第一电压源输出低电平信号,第二电压源输出高电平信号; 其中,正向扫描时的信号输入端用作反向扫描时的复位信号端,正向扫描时的复位信 号端用作反向扫描时的信号输入端。
12. 根据权利要求3-10中任一所述的移位寄存器,其中,所述晶体管均为N型晶体管。
13. 根据权利要求1所述的移位寄存器,其中所述第二时钟信号端的时钟信号与第一时 钟信号端的时钟信号反相。
14. 根据权利要求1所述的移位寄存器,第三电压源为恒定高电压源,第四电压源为恒 定低电压源。
15. —种栅极驱动电路,包括多个串联的移位寄存器,每个所述移位寄存器是如权利要 求1-14中任一项所述的移位寄存器, 其中除最后一个移位寄存器外,其余每个移位寄存器的第二信号输出端均和与其相邻 的下一个移位寄存器的信号输入端相连;除第一个移位寄存器外,其余每个移位寄存器的 第一信号输出端均和与其相邻的上一个移位寄存器的复位信号端相连; 在正向扫描时,所述第一个移位寄存器的信号输入端输入帧起始信号;在反向扫描时, 所述最后一个移位寄存器的复位信号端输入帧起始信号。
16. 根据权利要求15所述的栅极驱动电路,其中 相邻两级移位寄存器的第一时钟信号端输入的时钟信号相同,第二时钟信号端输入的 时钟信号相同。
17. —种包含根据权利要求15-16中任一项所述的栅极驱动电路的显示装置。
18. —种移位寄存器的驱动方法,该移位寄存器包含预充电模块、复位模块、控制模块、 第一上拉模块、第二上拉模块、第一下拉模块、第二下拉模块、第一信号输出端和第二信号 输出端,该驱动方法包含: 由预充电模块在来自信号输入端的输入信号的控制下将第一电压源的电压提供至预 充电模块的输出节点; 由复位模块在来自复位信号端的输入信号的控制下将第二电压源的电压提供至所述 预充电模块的输出节点; 由控制模块在预充电模块的输出节点的电压的控制下将来自第三电压源的电压提供 给控制模块的输出节点或者将来自第四电压源的电压提供给控制模块的输出节点; 由第一上拉模块在预充电模块的输出节点的电压的控制下将来自第一时钟信号端的 时钟信号提供给第一信号输出端; 由第一上拉模块在第一时钟信号端的时钟信号和预充电模块的输出节点的电压的控 制下将来自第一时钟彳目号端的时钟信号提供给第二信号输出端; 在第二信号输出端的输出信号的控制下将所述第四电压源的电压提 供给第一丨目号输出端; 供给在控制模块的输出节点的电压的控制下将所述第四电压源的电压提
CN201610078430.4A 2016-02-04 2016-02-04 移位寄存器及其驱动方法、栅极驱动电路和显示装置 CN105529009B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610078430.4A CN105529009B (zh) 2016-02-04 2016-02-04 移位寄存器及其驱动方法、栅极驱动电路和显示装置

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201610078430.4A CN105529009B (zh) 2016-02-04 2016-02-04 移位寄存器及其驱动方法、栅极驱动电路和显示装置
PCT/CN2016/081699 WO2017133117A1 (zh) 2016-02-04 2016-05-11 移位寄存器及其驱动方法、栅极驱动电路和显示装置
US15/538,932 US9984642B2 (en) 2016-02-04 2016-05-11 Shift register, driving method thereof, gate driver circuit and display device

Publications (2)

Publication Number Publication Date
CN105529009A CN105529009A (zh) 2016-04-27
CN105529009B true CN105529009B (zh) 2018-03-20

Family

ID=55771189

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610078430.4A CN105529009B (zh) 2016-02-04 2016-02-04 移位寄存器及其驱动方法、栅极驱动电路和显示装置

Country Status (3)

Country Link
US (1) US9984642B2 (zh)
CN (1) CN105529009B (zh)
WO (1) WO2017133117A1 (zh)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105529009B (zh) * 2016-02-04 2018-03-20 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN105957556A (zh) * 2016-05-11 2016-09-21 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置
CN107516491A (zh) * 2016-06-17 2017-12-26 群创光电股份有限公司 显示设备
CN106023943A (zh) * 2016-08-02 2016-10-12 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN106326859B (zh) * 2016-08-23 2019-11-01 京东方科技集团股份有限公司 指纹识别驱动电路、阵列基板、显示装置及指纹识别方法
CN106448596B (zh) * 2016-10-31 2019-03-15 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN106601190B (zh) * 2017-03-06 2018-12-21 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN106611582A (zh) * 2017-03-08 2017-05-03 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路、显示面板及驱动方法
CN106683634B (zh) 2017-03-30 2019-01-22 京东方科技集团股份有限公司 一种移位寄存器、goa电路及其驱动方法、显示装置
CN107316600A (zh) * 2017-07-21 2017-11-03 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN107403602B (zh) * 2017-09-25 2020-05-19 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器电路和显示装置
CN107507556B (zh) * 2017-09-30 2020-06-12 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路以及显示装置
CN107633799A (zh) * 2017-10-13 2018-01-26 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路及显示装置
CN108154835B (zh) * 2018-01-02 2020-12-25 京东方科技集团股份有限公司 移位寄存器单元、其驱动方法、栅极驱动电路及显示装置
US10593416B2 (en) * 2018-01-02 2020-03-17 Boe Technology Group Co., Ltd. Shift register, driving method, gate driving circuit and display device
CN108233895A (zh) * 2018-02-06 2018-06-29 合肥京东方光电科技有限公司 一种反相器及其驱动方法、移位寄存器单元、显示装置
CN108364618B (zh) * 2018-03-14 2021-01-01 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
WO2019174309A1 (zh) * 2018-03-15 2019-09-19 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN110880304A (zh) * 2018-09-06 2020-03-13 合肥鑫晟光电科技有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN109686334B (zh) * 2019-02-18 2021-01-22 京东方科技集团股份有限公司 栅极驱动电路及其驱动方法、和显示装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060097819A (ko) * 2005-03-07 2006-09-18 삼성전자주식회사 쉬프트 레지스터 및 이를 구비한 표시 장치
KR101350635B1 (ko) * 2009-07-03 2014-01-10 엘지디스플레이 주식회사 듀얼 쉬프트 레지스터
CN102708799B (zh) * 2012-05-31 2014-11-19 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器电路、阵列基板及显示器件
CN103578433B (zh) * 2012-07-24 2015-10-07 北京京东方光电科技有限公司 一种栅极驱动电路、方法及液晶显示器
CN103208251B (zh) * 2013-04-15 2015-07-29 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示装置
CN103310755B (zh) * 2013-07-03 2016-01-13 深圳市华星光电技术有限公司 阵列基板行驱动电路
CN103761952B (zh) * 2013-12-31 2016-01-27 深圳市华星光电技术有限公司 一种液晶面板的扫描驱动电路、液晶面板和一种驱动方法
CN104157248A (zh) * 2014-05-08 2014-11-19 京东方科技集团股份有限公司 栅极驱动电路、栅极驱动方法和显示装置
CN104966506B (zh) 2015-08-06 2017-06-06 京东方科技集团股份有限公司 一种移位寄存器、显示面板的驱动方法及相关装置
CN105047228B (zh) * 2015-09-09 2018-11-23 京东方科技集团股份有限公司 一种移位寄存器及其驱动方法、驱动电路和显示装置
CN105244003B (zh) * 2015-11-12 2018-01-09 深圳市华星光电技术有限公司 栅极驱动电路以及移位寄存电路
CN105529009B (zh) * 2016-02-04 2018-03-20 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置

Also Published As

Publication number Publication date
WO2017133117A1 (zh) 2017-08-10
CN105529009A (zh) 2016-04-27
US20180082652A1 (en) 2018-03-22
US9984642B2 (en) 2018-05-29

Similar Documents

Publication Publication Date Title
CN105405417B (zh) 移位寄存器及使用移位寄存器的显示装置
CN105679262B (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
US10217428B2 (en) Output control unit for shift register, shift register and driving method thereof, and gate driving device
CN105047168B (zh) 移位寄存器、栅极驱动电路及显示装置
CN104715734B (zh) 移位寄存器、栅极驱动电路及显示装置
US9626922B2 (en) GOA circuit, array substrate, display device and driving method
CN104658466B (zh) 一种goa电路及其驱动方法、显示面板及显示装置
CN103345941B (zh) 移位寄存器单元及驱动方法、移位寄存器电路及显示装置
CN104700806B (zh) 一种移位寄存器、栅极驱动电路、显示面板及显示装置
CN103226981B (zh) 一种移位寄存器单元及栅极驱动电路
US10095058B2 (en) Shift register and driving method thereof, gate driving device
CN104766586B (zh) 移位寄存器单元、其驱动方法、栅极驱动电路及显示装置
US9984642B2 (en) Shift register, driving method thereof, gate driver circuit and display device
CN102682689B (zh) 一种移位寄存器、栅极驱动电路及显示装置
CN102592559B (zh) 显示面板及其中的栅极驱动器
CN102956213B (zh) 一种移位寄存器单元及阵列基板栅极驱动装置
CN105528985B (zh) 移位寄存器单元、驱动方法和显示装置
CN104978943B (zh) 一种移位寄存器、显示面板的驱动方法及相关装置
CN102708778B (zh) 移位寄存器及其驱动方法、栅极驱动装置与显示装置
US7924967B2 (en) Shift register
CN102651186B (zh) 移位寄存器及栅线驱动装置
CN104851383B (zh) 移位寄存器、栅极驱动电路和显示装置
CN105096889B (zh) 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
CN101064194B (zh) 移位寄存器电路及具备该电路的图像显示装置
CN104464600B (zh) 移位寄存器单元及其驱动方法、移位寄存器电路以及显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant