TW537945B - Polishing element, CMP polishing device and production method for semiconductor device - Google Patents

Polishing element, CMP polishing device and production method for semiconductor device Download PDF

Info

Publication number
TW537945B
TW537945B TW091116079A TW91116079A TW537945B TW 537945 B TW537945 B TW 537945B TW 091116079 A TW091116079 A TW 091116079A TW 91116079 A TW91116079 A TW 91116079A TW 537945 B TW537945 B TW 537945B
Authority
TW
Taiwan
Prior art keywords
honing
wafer
elastic member
pad
hard elastic
Prior art date
Application number
TW091116079A
Other languages
English (en)
Inventor
Susumu Hoshino
Yutaka Uda
Isao Sugaya
Original Assignee
Nikon Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nikon Corp filed Critical Nikon Corp
Application granted granted Critical
Publication of TW537945B publication Critical patent/TW537945B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/304Mechanical treatment, e.g. grinding, polishing, cutting
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B37/00Lapping machines or devices; Accessories
    • B24B37/11Lapping tools
    • B24B37/20Lapping pads for working plane surfaces
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24DTOOLS FOR GRINDING, BUFFING OR SHARPENING
    • B24D13/00Wheels having flexibly-acting working parts, e.g. buffing wheels; Mountings therefor
    • B24D13/20Mountings for the wheels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/31051Planarisation of the insulating layers
    • H01L21/31053Planarisation of the insulating layers involving a dielectric removal step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/32115Planarisation
    • H01L21/3212Planarisation by chemical mechanical polishing [CMP]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/32115Planarisation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)
  • Finish Polishing, Edge Sharpening, And Grinding By Specific Grinding Devices (AREA)

Description

537945 A7 _—----JB7 ____ 五、發明說明(丨) 發明說明 技術領域 本發明係關於在內部形成有半導體積體電路之晶圓的 硏磨上所使用之CMP硏磨裝置,其所使用之硏磨體,以及 使用此CMP硏磨裝置之半導體元件之製造方法。 背景技術 隨著半導體積體電路的高密集化、微細化,半導體製 造流程之製程也日益增加並趨於複雜。伴隨著此,半導體 元件的表面,必然會變得較不平坦。於半導體元件的表面 所存在的高低差,會導致線路的截斷及局部的電阻之增加 等’造成斷線及電容量的降低。又,於絕緣膜中會導致耐 電壓的變差或漏電之發生。 另一方面,隨著半導體積體電路的高密集化、微細化 ,用於光微影術之半導體曝光裝置的光源波長會變短,半 導體曝光裝置的投影透鏡的數値孔徑(即所謂的να)會變大 。因而,半導體曝光裝置的投影透鏡的焦點深度實質上會 變淺。爲了對應於焦點深度之變淺,對半導體元件的表面 之平坦化之要求須較現況者爲高。 具體而言,於半導體製造製程中,如圖9所示般的平 坦化技術逐漸成爲必須者。圖9,係半導體製造製程中之 平坦化技術的示意圖,爲半導體元件的截面圖。圖9中, 31爲较晶圓,32爲由Si〇2K構成之層間絕緣膜,33爲由 Cu所構成之金屬膜,34爲半導體元件。 圖9(a)爲使半導體元件的表面之層間絕緣膜32平坦化 -- -— 3 一 --------—— 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) (請先閱讀背面之注意事項再填寫本頁) 訂· -丨線· A7 537945 _ B7___ 一 五、發明說明(V ) 的例子。圖9(b)爲將半導體元件的表面之金屬膜33硏磨’ 即形成所謂之金屬鑲嵌(damascene)之例。作爲此等使半導 體元件的表面平坦化之方法,化學機械硏磨(Chemical
Mechanical Polishing 或 Chemical Mechanical Planarization ’ 以下稱爲CMP)技術廣爲受到使用。現在,CMP技術係可 使矽晶圓的全面平坦化之唯一的方法。 CMP係依據矽晶圓的鏡面硏磨法而發展者,用如圖1〇 所示般的CMP裝置來施行。於圖10中,35爲硏磨構件, 36爲硏磨對象物支撐部(以下,稱爲硏磨頭),37爲硏磨對 象物之矽晶圓,38爲硏磨劑供給部,39爲硏磨劑。硏磨構 件35係於硏磨盤40上張覆硏磨墊41而成者。作爲硏磨墊 41,多使用著片狀的發泡聚氨酯。 硏磨對象物37係由硏磨頭36所支撐,於一邊旋轉下 進行搖動,對硏磨構件35的硏磨墊41以既定的壓力壓住 。硏磨構件35亦旋轉著,與硏磨對象物37之間進行相對 運動。此狀態下,硏磨劑39係自硏磨劑供給部38供給到 硏磨墊41上。硏磨劑39於硏磨墊41上擴散,伴隨著硏磨 構件35與硏磨對象物37的相對運動而進入硏磨墊41與硏 磨對象物37之間,對硏磨對象物37的被硏磨面進行硏磨 。亦即,經由硏磨構件35與硏磨對象物37的相對運動之 機械硏磨與硏磨劑39的化學作用進行相乘作用而可進行良 好的硏磨。 然而,與空白狀態的晶圓相異,於內部形成有半導體 積體電路之晶圓的表面,並不平坦,尤其是形成有晶片之 _______4 ____ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) I' —線 537945 A7 ___B7 ____ 五、發明說明()) 部分與未形成有晶片之部分有高低差是常有的。因而,於 對此等晶圓進行硏磨之場合,順沿晶圓基板本身之大週期 性的凹凸(起伏),亦即一邊沿著凹凸(起伏)進行一樣的硏磨 (此乃稱爲晶圓全體磨除均一性)一邊將局部的凹凸消除(此 乃稱爲局部圖案平坦性)是所要求的。 作爲對應於此等要求者,以硏磨墊與軟質的墊張覆來 形成硏磨體,以其代替圖10之硏磨墊41來使用之方法曾 被開發著。亦即,如圖11所示般,使硏磨墊42與彈性係 數低且壓縮變形係數大的墊43黏合以形成硏磨體44,將 其組裝於硏磨盤40上。 於這樣的狀態下,進行圖10所說明般的硏磨,則對於 石夕晶圓37的大的起伏,,藉由透過硏磨墊42所施加之力量 ,襯墊43會壓縮變形,隨之硏磨墊42也跟著變形。藉此 ,可沿著矽晶圓37的表面的起伏以一定的硏磨量來進行硏 磨。另一方面,對於局部的凹凸,硏磨墊42的變形爲相對 地較少,故此等凹凸可經由硏磨而除去。 近年來,半導體積體電路的密集度日益增高,隨之使 用0.1//m以下之配線規則日漸成爲潮流所趨。又,系統 LSI之硏磨的需要正增加著,而於系統LSI中,圖案的疏密 度的分布亦日趨複雜。如此般,欲對在內部有以細的配線 規則決定所成的圖案或疏密度的分布複雜的圖案被形成之 晶圓進行硏磨的場合,即使使用前述般的硏磨體,「晶圓 全體磨除均一性」與「局部圖案平坦性」要同時得到滿足 是困難的。亦即,於此等晶圓中,會有局部的凹凸增大的 _____5_ 本紙張尺度適用中國國家標準(CNS)A4規格(21G X 297公爱)" ' (請先閱讀背面之注意事項再填寫本頁) 訂·. 537945 A7 ------ —____B7__ 五、發明說明(i ) 傾向,隨之,襯墊43會發生壓縮變形,硏磨墊42亦跟隨 者變形,其結果,欲確保「局部圖案平坦性」會有困難。 發明之 本發明係爲了解決上遮之問題而提出者,其目的在於、 提供一種硏磨體及使用其之CMP硏磨裝置以及使用此等 CMP裝置之半導體元件的製造方法,即使對於在內部形成 有使用0.1/zm以下的配線規則的圖案、疏密度的分布複雜 的圖案之晶圓進行硏磨,亦可同時滿足「晶圓全體磨除均 一性」與「局部圖案平坦性」^ 用以達成前述目的之第1的發明,爲一種硏磨體,其 係於內部形成有半導體積體電路之晶圓的硏磨上所使用之 CMP硏磨裝置用硏磨體,;其特徵在於,係依序積層硏磨墊 、硬質彈性構件、軟質構件而成,前述硬質彈性構件於硏 磨中受到施加之硏磨負荷之變形量,於相當於半導體積體 電路的最大圖案之間隔間,係較晶圓可容許的高低差爲小 :於相當於1晶片之間隔間,係較晶圓可容許的TTV爲大 〇 此處,所謂之 TTV(Total Thickness Vanation :總厚度變 化値),係晶圓全體之凹凸。圖1中圖示出相當於半導體積 體電路的最大圖案之間隔與相當於1晶片之間隔。 圖1U)爲顯示硏磨前的晶圓之截面圖,圖中,1爲晶圓 的基板,2爲電路、配線等之圖案,3爲層間絕緣層。於基 板1上係形成有電路及配線的圖案2,在其上形成有層間 ,絕緣層3,電路及配線的圖案2爲彼此絕緣著。所謂之相 6 __________ 國家標準_^5)1 規‘(210 X 297 公 (請先閱讀背面之注意事項再填寫本頁) -an ϋ ί ϋ ί 1— · n ϋ n n n 線一 537945 A7 p------ B7___ 五、發明說明(《) 當於半導體積體電路的最大圖案之間隔,係與在1個晶片 中’將相互距離最遠的電路或配線的圖案加以覆蓋之層間 絕緣層3的凹部的距離a相當的間隔。於現今,相當於半 導體積體電路的最大圖案之間隔約爲4mm程度。 圖1(b)爲顯示1片的晶圓之圖,於晶圓1上形成有複 數的晶片5。所謂相當於丨晶片的間隔,於晶片的形狀爲 正方形的場合,爲與其一邊b相當之間隔,於現今約爲 20mm程度。於晶片的形狀非爲正方形的場合,當相異的尺 寸之晶片形成在1片的晶圓上之場合,係指相當於其最大 的邊者。 又’所謂之硬質彈性構件,爲楊氏係數爲10000kg/mm2 以上的彈性構件,其典型的例子可舉出如金屬。所謂之軟 質構件,爲於施加lkg/mm2的壓力之時的壓縮率爲10%以 上的構件,作爲典型的例子可列舉例如內含著氣泡之氯丁 二烯橡膠、及彈性不織布。 於本方法中,係於硏磨墊與軟質構件之間包夾著硬質 彈性構件。且,此硬質彈性構件於硏磨中施加硏磨負荷時 之變形量,係設定爲於與前述半導體積體電路的最大圖案 相當之間隔間,較前述晶圓之可容許的高低差爲小。因而 ,於相當於最大圖案之間隔間,硬質彈性構件不會受到可 容許的高低差以上的變形,故可確保「局部圖案平坦性」 〇 另一方面,硬質彈性構件之硏磨中施加的硏磨負荷之 變形量,於相當於1晶片之間隔間,係設定爲較可容許的 ___ 7_ 本紙張尺度ίϋ中國國家標準(CNS)A4規格(210 x 297公爱) (請先閱讀背面之注意事項再填寫本頁)
i_i n 11 Ha 1 n n 一一口I Bail HI n· n Hi an I 537945 A7 ____ B7 ___ 五、發明說明(b ) TTV大。因而,於相當於1晶片的距離之高低差中,可依 於硬質彈性構件而變形,而硏磨墊也對應於此而依於高低 差變形,因此,可沿著此等高低差施行一樣硏磨量的硏磨 。因而,可確保「晶圓全體磨除均一性」。 用以達成前述目的之第2的發明,係於第1的發明之 硏磨體中,前述硬質彈性構件,係由不溶解於硏磨劑之金 屬板所構成。 於前述第1的發明中,關於前述硬質彈性構件的材質 並無特別限定。因此,可使用例如硬質塑膠及硬質橡膠等 。然而,由於硬質塑膠及硬質橡膠等之楊氏係數小,故欲 使用於前述第1的發明,則其厚度必須作成較厚。而厚度 若太厚,則除了其兩表面的平行度會惡化之外,也會引起 因於硏磨中所發生的熱的溫度參差導致之熱膨脹之不均一 ,而成爲平坦度變差的原因。 於本發明中,由於係以金屬作爲前述硬質彈性構件, 故其楊氏係數高,故厚度可作成較薄。因而,可使兩表面 的平行度良好地保持著,且由於熱膨脹不均一可減小,故 可使平坦度保持於良好的狀態。又,須將金屬的種類限定 爲不溶解於硏磨劑中者,理由在於,若金屬會溶解於硏磨 劑中,則會對形成於晶圓上之半導體積體電路有不良影響 之情形發生。作爲通常所使用之不溶解於硏磨劑中之金屬 ,可舉出如不銹鋼、鈦等。 用以達成本發明之前述目的之第3的發明,係於前述 第2的發明之硏磨體中,前述金屬板爲不銹鋼板,其厚度 ____ _____8__— 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公H ^-- (請先閱讀背面之注意事項再填寫本頁) -n I n n an It 一 c n HI I m Ml l n flai I - 537945 A7 ____B7 ___ 五、發明說明(,丨) 係作成爲 0.1mm<h<0.94mm。 依據本方法,針對通常作硏磨之晶圓’除了可發揮前 述第1的方法中所述之效果之外,亦可發揮前述第2的方 法中所述之效果。再者,不錶鋼板易於取得,且相封於其 他的材料較爲廉價。 如後面之實施形態的欄位中所說明般,將於〇.35em 的配線規則下之可容許的高低差假定爲〇.35//m,將TTV 假定爲2/zm,將相當於半導體積體電路的最大圖案之間隔 假定爲4mm,將相當於1晶片之間隔假定爲20mm ’於此 場合中,在100g/cm2〜700g/cm2的面壓下之可滿足前述第1 的發明所定的條件者,爲不銹鋼的厚度h爲O.lmmch <0.94mm。因而,不銹鋼的厚度須如上述般加以限定。 用以達成前述目的之第4的本發明’係於內部形成有 半導體積體電路之晶圓的硏磨上所使用之CMP硏磨裝置用 硏磨體;其特徵在於,係依序積層硏磨墊、硬質彈性構件 、軟質構件而成,於硏磨中受到硏磨負荷之此等硏磨墊、 硬質彈性構件、與軟質構件之合計的變形量,於相當於半 導體積體電路的最大圖案之間隔間,係較最大圖案的凹凸 的高度爲小;於相當於1晶片之間隔間,係較晶圓可容許 的TTV的5倍爲大。 所謂之「最大圖案的凹凸的高度」,於圖1(a)中,係 對應於a的部分之凹部的深度。 又’於本方法中,在硏磨墊與軟質構件之間夾入有硬 質彈性構件。且,於硏磨中施加硏磨負荷之此等硏磨墊、 _ . _ 9____ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) ------訂--------- ». A7 537945 五、發明說明(!) 硬質彈性構件、與軟質構件之合計變形量,於相當於前述 半導體積體電路的最大圖案之間隔間,係設定爲較前述最 大圖案的凹凸的高度爲小。因而,於相當於最大圖案之間 隔間,硏磨體不會受到最大圖案的凹凸的高度以上的變形 ,故可將硏磨後的圖案間之高低差抑制於最大圖案的凹凸 之高度以下。因而,可確保「局部圖案平坦性」。 另一方面,於硏磨中施加硏磨負荷之此等硏磨墊、硬 質彈性構件、與軟質構件之合計變形量’於相當於1晶片 之間隔間,係設定爲大於前述晶圓之可容許的TTV的5倍 。通常,於欲達成「晶圓全體磨除均一性」之場合中,硏 磨體的變形量設定爲所需之TTV的5倍以上是所習知者。 因而,藉由使硏磨墊、硬質彈性構件、與軟質構件之合計 的變形量,於相當於1晶片之間隔間,設定爲大於前述晶 圓之可容許的TTV的5倍以上,則於有著相當於1晶片的 距離之高低差之場合,硏磨墊亦會依於此等的高低差而變 形,故可沿著此等的高低差施行一樣的硏磨量之硏磨。因 而,可確保「晶圓全體磨除均一性」。 用以達成前述目的之第5的發明,爲於前述第4的發 明之硏磨體中,前述硬質彈性構件,係由不溶解於硏磨劑 之金屬板所構成。 於前述第4的發明中,有關前述硬質彈性構件的材質 ,並無特別限定。因而,可用例如硬質塑膠或硬質橡膠等 。然而,由於’硬質塑膠及硬質橡膠等之楊氏係數小,故欲 使用於前述第4的發明,則其厚度必須作成較厚。而厚度 _. _1Ό___ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁)
HI u ·ϋ n n n> ON I n 1^1 f ·ϋ m I an I A. 537945 A7 __B7___________ 五、發明說明() 若太厚,則除了其兩表面的平行度會惡化之外,也會引起 因於硏磨中所發生的熱的溫度參差導致之熱膨脹之不均一 ,而成爲平坦度變差的原因。 於本發明中,由於係以金屬作爲前述硬質彈性構件, 故其楊氏係數高,故厚度可作成較薄。因而,可使兩表面 的平f 了度良好地保持者’且由於熱膨脹不均一可減小,古夂 可使平坦度保持於良好的狀態。又,須將金屬的種類限定 爲不溶解於硏磨劑中者,理由在於,若金屬會溶解於硏磨 劑中,則會對形成於晶圓上之半導體積體電路有不良影響 之情形發生。作爲不溶解於通常所使用之硏磨劑中之金屬 ,可舉出如不銹鋼、鈦等。 用以達成前述目的之第6的發明,爲於前述第5發明 之硏磨體中,前述硏磨墊爲聚氨酯發泡材,前述金屬板爲 不銹鋼板,前述硏磨墊的厚度爲0.1〜3mm,前述金屬體的 厚度爲0.05〜0.6mm,前述軟質構件的厚度爲〇.5〜2.5mm。 聚氨酯發泡材爲作爲硏磨墊之優異者,不銹鋼板則易 於取得,且較其他的材料廉價。於使用此等材料之時,如 後面之實施例所說明般,經由將硏磨墊、金屬板、軟質構 件的厚度作成爲如前述般,可在有利的條件下同時滿足「 晶圓全體磨除均一性」與「局部圖案平坦性」。 硏磨墊的厚度若未滿0.1mm,則通常設置於硏磨墊之 漿料導通用槽會消失,故於本方法中,將硏磨墊的厚度定 爲0.1mm以上。又,硏磨墊的厚度即使超過3mm,亦無特 別的好處,且與不夾金屬板的硏磨體之間變得不太有差別 11 — 張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐)~^ (請先閱讀背面之注意事項再填寫本頁) 訂---------線. 537945 A7 ___B7___ 五、發明說明(〆) ,故於本方法中,將硏磨墊的厚度限定爲3mm以下。 於金屬體的厚度未滿〇.〇5mm的場合,隨著硏磨墊的厚 度之變薄,「局部圖案平坦性」會變差,且與不夾金屬板 的硏磨體之間變得不大有差別,故於本方法中,將金屬體 的厚度限定爲0.05mm以上。另一方面,金屬體的厚度若超 過0.6mm,則對於TTV爲l//m的晶_,前述第4的發明 之限制條件會無法實現,故於本方法中,將金屬體的厚度 限定於0.6mm以下。 軟質構件的厚度,由於軟質構件係在金屬體的後面, 故對於「晶圓全體磨除均一性」與「局部圖案平坦性」不 太有影響’惟,本發明之用以導出前述各限定數値之實驗( 模擬)係於0.5〜2.5mm的範圍中施行,故限定於此範圍中。 用以達成前述目的之第7的發明,爲前述第1的發明 至第6的發明中之任一者之硏磨體,其中之前述軟質構件 ’係具有於硏磨中施加負荷下旋轉之際不會破損之扭轉強 度(torsional strength) 〇 於本發明中,前述軟質構件,由於具有於硏磨中施加 負荷下旋轉之際不會破損之扭轉強度,故可順暢地進行硏 磨。 用以達成前述目的之第8的發明,爲前述第1的發明 至第7的發明中之任一者之硏磨體,其中,前述硬質彈性 構件與軟質構件,係經由接著而固定,前述硬質彈性構件 與硏磨墊,係經由真空吸引而固定,以此方式而構成。 於本發明中,由於硬質彈性構件與硏磨墊,係以經由 ______12 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂---------線 537945 A7 ^___B7_________ 五、發明說明(Μ ) 真空吸引而固定之方式而作成,故於硏磨墊磨損之場合, 可簡單地更換。 用以達成前述目的之第9的發明,爲第1的發明至第 7的發明中之任一者之硏磨體,其中,前述硬質彈性構件 與軟質構件,係以剝離強度較強的接著方法固定,前述硬 質彈性構件與硏磨墊,係以剝離強度較弱的接著方法固定 〇 於本發明中,由於前述硬質彈性構件與軟質構件,係 以剝離強度較強的接著方法(接著劑、雙面膠帶等)固定, 前述硬質彈性構件與硏磨墊,係以剝離強度較弱的接著方 法(接著劑、雙面膠帶)固定,故欲將此等剝離時,可在硬 質彈性構件與軟質構件接著的狀態下,將硏磨墊自硬質彈 性構件剝離。藉此,於硏磨墊磨損之場合,可以簡單地進 行更換。 用以達成前述目的之第10的發明,爲一種CMP硏磨 裝置,係於內部形成有半導體積體電路之晶圓的硏磨上所 使用者;其特徵在於,係具有申請專利範圍第1的發明至 第9的發明中之任一項之硏磨體。 於本發明中,由於係使用第1的發明至第9的發明中 之任一者之硏磨體,故可發揮於各硏磨體的說明中所述般 作用效果。 用以達成前述目的之第11的發明,爲一種CMP硏磨 裝置,其係於內部形成有半導體積體電路之晶圓的硏磨上 所使用者;其特徵在於,係具有前述第8的發明或第9的 ..______ 13____ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) *lajI. _丨線- 537945 A7 p_^---〜_ 五、發明說明(、> ) 發明之硏磨體,該硏磨墊的尺寸,係形成爲較所要硏磨之 晶圓的尺寸小。 CMP硏磨裝置,其硏磨墊的尺寸,有較要硏磨之晶圓 的尺寸大者及較小者的2種類。於本發明中’係使用後者 之前述第8的發明或第9的發明之硏磨體。因而,由於硏 磨墊的尺寸較小,故容易進行真空吸引,而可確實地使硏 、 磨墊固定於硬質彈性構件上。又,於此等CMP裝置中,由 於硏磨墊小,須要頻繁的更換。因此,經由使用硏磨墊更 換容易的前述第8的發明或第9的發明的硏磨體,尤其可 得到大的效果。 用以達成前述目的之第12的發明,爲一種CMP硏磨 裝置,其係於內部形成有半導體積體電路之晶圓的硏磨上 所使用者;其特徵在於,係具有前述第7的發明之硏磨體 ,該硏磨墊的尺寸,係形成爲較所要硏磨之晶圓的尺寸小 ,前述軟質構件的可容許剪切應力較〇.5kg/cm2大。 依據發明者等之發現,於通常之硏磨墊的尺寸形成爲 較所要硏磨之晶圓的尺寸小之CMP硏磨裝置中,經由使前 述軟質構件的可容許剪切應力較0.5kg/cm2大,前述軟質構 件可被賦予於硏磨中施加負荷下旋轉之際不會破損之扭轉 強度。 用以達成前述目的之第13的發明,爲一種半導體元件 之製造方法,其特徵在於,係具有使用前述第10的發明至 第12的發明中之任一項之CMP硏磨裝置來施行晶圓硏磨 之製程。 —_____ _]4______ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) · -丨線- 537945 A7 五、發明說明(6 ) (請先閱讀背面之注意事項再填寫本頁) 於本發明中,在內部形成有半導體裝置之晶圓的硏磨 中所要求之「晶圓全體磨除均一性」與「局部圖案平坦性 」,可在同時滿足之下進行晶圓硏磨。因而,使用焦點深 度較淺的半導體曝光裝置成爲可能,而可在較高的良率之 下製造具有微細的圖案之半導體元件。 圖式之簡單的說明 圖1爲顯示相當於半導體積體電路的最大圖案之間隔 與相當於1晶片之間隔之圖。 圖2顯示本發明之實施形態的1例之CMP硏磨裝置、 及硏磨體的槪要之圖。 圖3爲顯示本發明之1個實施形態中之軟質構件的面 壓(硏磨壓力)P與最大剪切力r max的關係之圖。 -線 圖4爲顯示本發明之其他的實施形態之硏磨體的槪要( 截面圖)之圖。 圖5爲本發明之實施形態的一例之半導體元件製造程 序之流程圖。 圖6爲顯示本發明之實施例與比較例之模擬模型中所 使用之硏磨體的槪略之圖。 圖7爲顯示模擬「局部圖案平坦性」之結果的1例之 圖。 圖8爲顯示模擬「晶圓全體磨除均一性」之結果的1 例之圖。 圖9爲半導體製造程序中之平坦化技術之示意圖。 圖10爲顯示CMP裝置的槪要之圖。 ____15_ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱^ "' A7 537945 __B7___ 五、發明說明(A) 圖11爲將硏磨墊與軟質墊黏合以形成硏磨體之例子的 圖。 用以實施發明之最佳形態 以下·,就本發明之實施形態的例子,用圖加以說明, 惟,本發明的範圍並非限定於此。 以下,就本發明之實施形態的例子,用圖加以說明。 圖2(a)爲用以顯示本發明之實施形態的1例之CMP硏磨裝 置、及硏磨體的槪要之圖,圖2(b)爲⑷中之A部分的放大 圖。 於此實施形態中,係與圖10所示之習知的CMP裝置 相異,硏磨墊的尺寸係作成爲較晶圓小。 硏磨對象物之晶圓,11係由硏磨頭12所保持,與硏磨 頭12 —起旋轉。於硏磨構件13中,硏磨體14係經由使用 接著劑或雙面接著膠帶而組裝於其上。硏磨體14,如(b)所 示般,係由軟質構件15、硬質彈性構件16、硏磨墊17所 積層而構成。於此實施形態中,此等軟質構件15、硬質彈 性構件16、硏磨墊17,係經由接著劑、雙面接著膠帶等而 接著。 硏磨體14,與硏磨構件13 —起進行旋轉並同時搖動 ’藉此,硏磨墊17可對晶圓11的全面進行硏磨。於此 CMP裝置中,硏磨劑亦供給到晶圓11與硏磨墊17之間, 惟’圖示中將其省略。 作爲硬質彈性構件16,於本實施形態中係使用不銹鋼 且硬質彈性構件16之硏磨時的因於負荷的變形量,於相 —-_____16 ____ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂---------線 丨籲· 537945 A7 _______B7____ 五、發明說明(6) 當於半導體積體電路的最大圖案之間隔間,較晶圓之可容 許的高低差爲小,於相當於1晶片之間隔間,以較晶圓之 可容許的TTV爲大之方式來決定其厚度。 使硬質彈性構件16'近似於兩端固定的長方形的樑’以 其長度作爲L、厚度作爲h、楊氏係數作爲E,面壓p係作 爲均等地施加之情況,則經由周知的樑的計算,其最大變 形量w可用 w=pL4/(32Eh3) 來表示。將相當於最大圖案之間隔値設爲4mm,將相當於 1晶片之間隔値設爲20ιηηι ’兀件配線規則爲0· 1 // πι之日寸 ,假定可容許的高低差爲0.1 v m,TTV爲2 // m,則 L=4mm時的w必須較CU // m小,L=20mm時的w必須較2 μ m大。 將面壓P設爲200g/mm2,將不鏡鋼的楊氏係數E設爲 21000kg/mm2,則可滿足上述的厚度h爲0.20mm< h<0.62mm 。若使用楊氏係數爲400kg/mm2的硬質塑膠,則厚度h成 爲0.74mm<h<2.32mm。厚度若厚,則如前述般,不佳的情 形變多,故以厚度較薄之金屬來作爲硬質彈性構件使用爲 佳。 表1係表示以不銹鋼作爲硬質彈性構件16使用之場合 之硏磨時的面壓與厚度h的限制條件的關係。惟,於0.35 配線規則之時的可容許的高低差係設爲〇.35//m ’ TTV 係設爲5 /z m。 (請先閱讀背面之注意事項再填寫本頁) -tr°J·- -線· _17______ 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) 537945 A7 __Bl 五、發明說明(少) 材質 不銹鋼 (E=21000kg/mm2) 硬質片1 _度11 0.35 // m配線規則 (可容許的高低差二0.35/im ; TTV=5wm) 0.10//m配線規則 (可容許的高低差=0.10vm ; TTV=2//m) L=4mm L=20mm L=4mm L=20mm 面壓負荷 (w<0.35 β m) (w>5 β m) (w<0.1 //m) (w>2 β m) 100kg/mm2 0.10mm 0.36mm 0.16mm 0.49mm 200kg/mm2 0.13mm 0.46mm 0.20mm 0.62mm 300kg/mm2 0.15mm 0.52mm 0.23mm 0.71mm 400kg/mm2 0.16mm 〇.58mm 0.25mm 0.76mm 5〇0kg/mm2 0.18mm 〇.62mm 0.27mm 0.84mm 600kg/mm2 0.19mm 0.66mm 0.28mm 0.89mm 700kg/mm2 0.20mm 0.69mm 0.30mm 0.94mm 請 先 閱 讀 背 δ 意 事 項 再 填 寫 本 頁 作爲軟質構件15,以壓縮變形大且塑性變形不易發生 者爲佳,可使用例如於內部有氣泡的氯丁二烯橡膠等。惟 ,以具有於硏磨中施加負荷進行旋轉之際不會破損之扭轉 強度者爲佳。 如此作法,則硏磨墊π會依循相當於1晶片之大的起 伏進行硏磨量爲一定的硏磨,對於相當於配線圖案的最大 間隔的間隔般的局部的凹凸,硏磨墊17幾乎不會變形,故 可同時滿足「晶圓全體磨除均一性」與「局部圖案平坦性 J 0 又,作爲此實施形態之另一考量方法爲,作爲硬質彈 性構件16,於本實施形態中係使用不銹鋼,又將硏磨墊17 、硬質彈性構件16、軟質構件15視爲一體時因於硏磨時 的負荷之變形量’可用下述之方式來分別決定其厚度。S亥 決定方式,係相當於半導體積體電路的最大圖案之間隔間 18 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 537945 ΚΙ ____Β7_ 五、發明說明(^ ) ,使厚度較最大圖案的凹凸之高度爲小,於相當於1晶片 之間隔間,使厚度較晶圓之可容許的TTV的5倍爲大。 作爲軟質構件15,以壓縮變形大,且不易發生塑性變 形者爲佳,可使用例如內部有氣泡的氯丁二烯橡膠、或彈 性不織布等。惟,以具有於硏磨中施加負荷進行旋轉之際 不會破損之扭轉強度爲佳。 如此作法,則硏磨墊17會依循於相當於1晶片之大的 起伏進行硏磨量爲一定的硏磨,對於相當於配線圖案的最 大間隔的間隔般的局部的凹凸,硏磨體14幾乎不會變形, 故可同時滿足「晶圓全體磨除均一性」與「局部圖案平坦 性」。 圖2中,於硏磨墊的形狀係外徑D、內徑d的圓環型 之場合,將硏磨中的晶圓與硏磨墊之間的摩擦係數設爲k ,面壓P係設爲均一地施加於硏磨墊全面之下,經由公知 的計算,施加於軟質構件15之最大扭矩T與最大剪切應力 rmax可由下述式子表示: T=kp;r (D3-d3)/12 r max=16DT/{ π (D4-d4)} 二 4kpD(D3-d3)/{3(D4-d4)} 圖2的CMP硏磨裝置係使用外徑D爲170mm,內徑d爲 60mm的硏磨墊,於摩擦係數k爲0.35之場合,就面壓(硏 磨壓力)P(kg/cm2)與最大剪切應力r max(kS/cm2)之關係’經 由計算求出之結果,示如圖3的曲線圖。依據圖3,於圖2 般的CMP硏磨裝置中,軟質構件15所可容許的契切應力 ____ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公$ } (請先閱讀背面之注意事項再填寫本頁) 訂---------線· 537945 A7 B7 ---------------- 五、發明說明(β ) (請先閱讀背面之注意事項再填寫本頁) I max若較0.5kg/cm2大,於通常的硏磨條件(硏磨壓力!·〇 kg/cm2)以下時’可使軟質構件15具有不會破損之扭轉強度 〇 圖4中,顯示本發明之其他的實施形態之硏磨體的槪 要(截面圖)。於圖4中’與圖2所示之構成要素相同之構成 要素,係賦予相同符號’其說明從略。於圖4之實施形態 中,其基本的構成,及軟質構件15、硬質彈性構件16、硏 磨墊17的材質亦與圖1所示者相同。 於圖4所示之實施形態中,軟質構件15係經由接著劑 或雙面接著膠帶而接著於硏磨構件13上’硬質彈性構件 16則經由接著劑或雙面接著膠帶而接著於軟質構件15 ’而 硬質彈性構件16與硏磨墊17則未接著。且,設有用以連 通硏磨構件13、軟質構件15、硬質彈性構件16的孔,於 將硏磨墊17壓接在硬質彈性構件16之狀態下,藉由將此 孔18內作成爲近於真空的低壓狀態,可使硏磨墊17藉由 真空吸引而固定於硬質彈性構件16。 如此之作法下,於硏磨墊Π磨損而須更換之場合’只 須解除真空狀態即可容易地卸下硏磨墊17,更換甚容易。 尤其是,於使用較晶圓尺寸小的小直徑之硏磨墊之場合’ 只須少數的孔18即可,真空吸引機構之設置容易且有效。 再者,於小直徑之硏磨墊的場合,由於更換的頻率較高’ 就此方面而言,作成爲圖4般的構成是有效的。 又,於將軟質構件15、硬質彈性構件16、硏磨墊17 即使只經由接著劑或雙面接著膠帶等之接著方法進行接著 ___20__ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) A7 537945 五、發明說明(β ) 之場合,經由在硏磨構件13與軟質構件15之間及軟質構 件15與硬質彈性構件16之間使用剝離強度較強的接著方 法,而在硬質彈性構件16與硏磨墊π之間使用剝離強度 較弱的接著方法,則硏磨墊17可自硬質彈性構件16容易 地剝離。藉此,與前述設有真空吸引機構之實施形態同樣 地,可容易地更換已磨損的硏磨墊17。 又,以硏磨構件13與軟質構件15之間及軟質構件15 與硬質彈性構件16之間的接著層之180°剝離接著力較 15〇0g/25mm大,硬質彈性構件16與硏磨墊17之間的接著 層之180°剝離接著力較1000g/25mm小爲佳。 圖5爲顯示本發明之實施形態的一例之半導體元件製 造程序之流程圖。半導體元件製造程序之開始之後,首先 爲步驟S100,接著於列舉出之步驟S101〜S104之中選擇適 當的處理步驟。依於所選擇者,進行步驟S101〜S104之任 一者。 步驟S101爲使砂晶圓表面氧化之氧化製程。步驟 S102爲經由CVD等在矽晶圓表面形成絕緣膜之CVD製程 。步驟S103爲在矽晶圓上以蒸鍍等製程形成電極之電極形 成製程。步驟S104爲對矽晶圓植入離子之離子植入製程。 於CVD製程或電極形成製程之後,進入到步驟S105。 於步驟S105對於是否要施行CMP製程作判斷,若要施行 則進入S106的CMP製程。於不施行CMP製程的場合,則 跳過S106。於CMP製程中經由本發明之硏磨裝置,藉由層 間絕緣膜之平坦化,及半導體元件的表面的金屬膜之硏磨 ______21 ___ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ~ (請先閱讀背面之注意事項再填寫本頁) ---訂·--------· 537945 A7 ___________ 五、發明說明(>4)) ’可施行金屬鑲嵌(damascene)的形成。 、〃於CMP製程或氧化製程後進入步驟sl〇7。步驟S1〇7 爲光微影製程。於光微影製程中,係對矽晶圓塗佈光阻劑 、使用曝光裝置之曝光以對矽晶圓作電路圖案的燒成,並 對經曝光的矽晶圓進行顯影。接著,步驟S108係對經顯影 之光阻圖像以外的部分進行蝕刻,然後進行光阻劑之剝離 ,將蝕刻後不要之光阻劑去除。 其次’於步驟S109中就必須的全部製程是否完成作判 斷,若尙未完成,再回到S100,反覆先前的步驟,於矽晶 圓上形成電路圖案。於步驟Sl〇9中若判斷爲全部製程已完 成,則製程到此結束。 【實施例】 ,. 以下’關於本發明之硏磨體的實施例與比較例,依據 其有限元素法就模擬的結果加以說明。圖6(a)顯示作爲模 擬模型使用之硏磨體。作爲硏磨體,係假定爲直方體,如 圖所示般,於由鋁所構成之基座21上黏合SUBA(彈性不織 布)22,再於其上積層不銹鋼板23,再於其上黏合IC1000( 發泡聚氨酯)24而作成。IC1⑻0係相當於硏磨墊,不銹鋼 係相當於硬質彈性構件,SUBA係相當於軟質構件。其係 假定硏磨面爲邊長2L的正方形,將此等硏磨體以通常所使 用之200gf/cm2的壓力下,壓接於硏磨對象物上。 於硏磨對象物中,係作成爲在硏磨體的中央部開設有 邊長爲L的正方形的孔。爲了進行與其等效的模擬,係作 成爲:如圖6(a)中,施有影線之IC1000的最表面部分,只 ______22____ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) «- 丨線 A7 537945 五、發明說明( >丨) 於z方向之自由度受到限制,只有設於其中央之邊長爲L 的正方形部分於z方向亦可位移(亦即,可將其壓陷入邊長 爲L的架空之正方形的孔中)的模型。 且,使IC1000、不銹鋼板、SUBA的厚度變化,就圖 5(b)所不之IC1000的凹陷量(墊的凹陷量)Ah進行計算。又 ,於將銘的厚度固定爲15mm,進行「晶圓全體磨除均一性 」之評價的場合,係設定爲L=20mm。此係將典型的晶片 的圖案假定爲全體成爲凹部的極端情形者。又,於進行「 局部圖案平坦性」之評價的場合,係設定爲L=4mm。此乃 假定之最大圖案間隔爲4mm程度之故。 圖7係顯示就「局部圖案平坦性」進行模擬的結果之 1例。圖中的橫軸爲ICI'000的厚度,縱軸爲IC1000的凹陷 量(硏磨墊的凹陷量)Z\h。圖中的曲線,以a表示者爲,未 設置SUS板與SUBA,直接使IC1000黏合到鋁基座上的場 合(單層)的數據。以b表示者爲,在鋁基座上黏合SUBA, 不設置SUS板,於SUBA上直接黏合IC1000之場合(2層) 的數據。以c(x)表示者爲,在鋁基座上黏合SUBA,在其上 黏合厚度爲xmm的SUS板,再於其上黏合IC1000之場合 (3層)的數據。又,於設有SUBA之場合,任一者其厚度皆 爲 1.27mm 〇 又,C(0.94)與a中,於此次的計算之有效數字的範圍 內,看不出兩者的差異,因而,圖7的曲線圖上的C(0.94) 與a之兩曲線係爲一致的。因而,將此一致之曲線以 a&C(0.94)表示。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公~ ~ (請先閱讀背面之注意事項再填寫本頁)
-n n n n fll n n 一 δτ · ϋ n n n n ϋ n I 537945 A7 _B7 ____ 五、發明說明(β) 「局部圖案平坦性」,以硏磨墊凹陷量愈少爲佳。於 單層的場合,可得到非常良好的數據,而另一方面’於2 層的場合,硏磨墊之凹陷量大,尤其是隨著κιοοο的厚度 變薄會急遽地變大,非爲良好。於3層的場合,硏磨墊之 凹陷量隨著SUS板的厚度加厚而減小。 由此圖可知,於3層的場合中,作爲可較2層的場合 明顯地得到良好的數據之範圍,係以使SUS板的厚度作爲 〇.〇5mm以上爲佳。又可知,於作成3層之場合,IC1000的 厚度若超過3mm,則硏磨墊之凹陷量會達到飽和,故以設 定在3mm以下爲佳。 圖8顯示「晶圓全體磨除均一性」之模擬的結果之1 例。圖中之橫軸、縱軸以及圖中之曲線的說明意思係與圖 7者相同。又,於設置SUBA之場合,任一者之厚度皆爲 1.27mm 〇 於「晶圓全體磨除均一性」,係以硏磨墊的凹陷量大 者爲佳,通常須爲TTV的5倍程度。因而,於採用 作爲現今所考量之TTV之場合,硏磨墊之凹陷量必須爲5 "m以上。 如上述般’就1C 1000的厚度爲3mm以下的場a考量 ,於單層的場合,顯然地無法滿足此基準,即使於作成爲 3層之場合’若SUS板的厚度非爲〇.6mm以下,於ια〇〇〇 的厚度作成較薄之場合也會無法滿足此基準。因而,sus 板的厚度以作成爲0·6ιτπιι以下爲佳。 圖7、圖8的數據,係如前述般將SUBa的厚度 (請先閱讀背面之注意事項再填寫本頁)
I 丨線 24 537945 A7 -------------^_ 五、發明說明(4 ) 1.27mm時者。於模擬試驗中,雖使suBa的厚度於 0·5〜2.5mm的範圍中變化,惟,硏磨墊之凹陷量之變化因於
厚度的變化者甚少。其原因,據推測係在於,由於SUBA 爲軟質材料,故即使其厚度作變化,對於凹陷量之影響亦 小0 產業上之 本發明之硏磨體、CMP硏磨裝置,於半導體元件之製 造製程中,可使用於具有半導體的電路圖案之晶圓的硏磨 中。又,本發明之半導體之製造方法’可使用於用以製造 具有微細的圖案之半導體元件。
Ttmmmm (請先閱讀背面之注意事項再填寫本頁) 訂·- 線· 1 基板(或晶圓) 2 圖案 3 層間絕緣層 5 晶片 11 晶圓 12,36 硏磨頭 13,35 硏磨構件 14,44 硏磨體 15 . 軟質構件 16 硬質彈性構件 17,41,42,43 硏磨墊 18 孔 21 基座 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 537945 A7 B7 五、發明說明(7山) 22 23 24 31 32 33 34 35 37 38 39 40 42 43 SUBA(彈性不織布) SUS板(不銹鋼板) IC1000(發泡聚氨酯) 矽晶圓 層間絕緣膜 金屬膜 半導體元件 硏磨構件 矽晶圓(或硏磨對象物) 硏磨劑供給部 硏磨劑 硏磨盤 硏磨墊 襯墊 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)

Claims (1)

  1. 537945 - C8 D8 六、申請專利範圍 1. 一種硏磨體,其係於內部形成有半導體積體電路之 晶圓的硏磨上所使用之CMP硏磨裝置用硏磨體;其特徵在 於,係依序積層硏磨墊、硬質彈性構件、軟質構件而成; 該硬質彈性構件於硏磨中受到施加之硏磨負荷之變形 量,於相當於該半導體積體電路的最大圖案之間隔間,係 較該晶圓可容許的高低差爲小;於相當於1晶片之間隔間 ,係較該晶圓可容許的TTV爲大。 2. 如申請專利範圍第1 ·項之硏磨體,其中,該硬質彈 性構件,係由不溶解於硏磨劑之金屬板所構成。 3. 如申請專利範圍第2項之硏磨體,其中,該金屬板 爲不銹鋼板,其厚度h爲0.1mm<h<0.94mm。 4. 一種硏磨體,其係於內部形成有半導體積體電路之 晶圓的硏磨上所使用之CMP硏磨裝置用硏磨體;其特徵在 於,係依序積層硏磨墊、硬質彈性構件、軟質構件而成; 於硏磨中受到施加之硏磨負荷之此等硏磨墊、硬質彈 性構件、與軟質構件之合計的變形量,於相當於該半導體 積體電路的最大圖案之間隔間,係較該最大圖案的凹凸的 高度爲小;於相當於1晶片之間隔間,係較該晶圓可容許 的TTV的5倍爲大。 5. 如申請專利範圍第4項之硏磨體,其中,該硬質彈 性構件,係由不溶解於硏磨劑之金屬板所構成。 6. 如申請專利範圍第5項之硏磨體,其中,該硏磨墊 爲聚氨酯發泡材,該金屬板爲不銹鋼板,該硏磨墊的厚度 爲0.1〜3mm,該金屬體的厚度爲0.05〜0.6mm,該軟質構件 _____ 1________ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) f (請先閲讀背面之注意事項再塡寫本頁) 、\έ 線 537945 Λ8 B8 C8 D8 、申請專利範圍 的厚度爲0.5〜2.5mm。 7·如申請專利範圍第、丨〜6項中任一項之硏磨體,其中 ’ g亥i欠質構件,係具有於硏磨中施加負荷下旋轉之際不會 破損之扭轉強度。 8.如申請專利範圍第1〜6項中任一項之硏磨體,其中 ’該硬質彈性構件與軟質構件,係經由接著而固定,該硬 質彈性構件與硏磨墊,係經由真空吸引而固定。 9·如申請專利範圍第7項之硏磨體,其中,該硬質彈 性構件與軟質構件,係經由接著而固定,該硬質彈性構件 與硏磨墊,係經由真空吸引而固定。 10·如申請專利範圍第1〜6項中之任一項之硏磨體,其 中,該硬質彈性構件與軟質構件,係以剝離強度較強的接 著方法固定,該硬質彈性構件與硏^1,係以剝離強度較 弱的接著方法固定。
    |利丨 ------ (請先閲讀背面之注意事項再塡寫本頁) 、-口 11 .如申請專利範圍第7項申=老之硏磨體,其中 ’該硬質彈性構件與軟質構件,係过褰$龜強度較強的接著 方法固定’該硬質彈性構件與硏磨墊,係以剝離強度較弱 的接著方法固定。 12. —種CMP硏磨裝置,其係於內部形成有半導體積 體電路之晶圓的硏磨上所使用者;其特徵在於,係亘有申 請專利範圍第1〜11項中任一項之硏磨體。 13. —種CMP硏磨裝置,其係於內部形成有半導體積 體電路之晶圓的硏磨上所使用者;其特徵在於,係具有申 請專利範圍第項中任-項之—體,__的尺寸 線 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 537945 Λ8 B8 C8 D8 六、申請專利範圍 ’係形成爲較所硏磨之晶圓的尺寸小。 14·一種CMP硏磨裝置,其係於內部形成有半導體積 體電路之晶圓的硏磨上所使用者;其特徵在於,係具有申 請專利範圍第7項之硏磨體,該硏磨墊的尺寸,係形成爲 較所硏磨之晶圓的尺寸小,該軟質構件的可容許剪切應力 較 0.5kg/cm2 大。 15·—種半導體兀件之製造方法,其特徵在於,係具有 •使用申5R專利範@桌12〜14項中任〜項之cmp硏磨裝置 來施行晶圓硏磨之製程。 (請先閲讀背面之注意事項再塡寫本頁) 、一0!* 線 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)
TW091116079A 2001-07-19 2002-07-19 Polishing element, CMP polishing device and production method for semiconductor device TW537945B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001219431 2001-07-19

Publications (1)

Publication Number Publication Date
TW537945B true TW537945B (en) 2003-06-21

Family

ID=19053436

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091116079A TW537945B (en) 2001-07-19 2002-07-19 Polishing element, CMP polishing device and production method for semiconductor device

Country Status (7)

Country Link
US (1) US20040242132A1 (zh)
EP (1) EP1408538A4 (zh)
JP (1) JPWO2003009362A1 (zh)
KR (1) KR100564125B1 (zh)
CN (1) CN1224082C (zh)
TW (1) TW537945B (zh)
WO (1) WO2003009362A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI381906B (zh) * 2006-01-30 2013-01-11 Memc Electronic Materials 雙面晶圓研磨器及評估工作件奈米布局之方法

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004023009A (ja) 2002-06-20 2004-01-22 Nikon Corp 研磨体、研磨装置、半導体デバイス及び半導体デバイス製造方法
US7348276B2 (en) 2005-03-30 2008-03-25 Fujitsu, Limited Fabrication process of semiconductor device and polishing method
JP4937538B2 (ja) * 2005-07-13 2012-05-23 ニッタ・ハース株式会社 研磨布固定用の両面粘着テープおよびこれを備えた研磨布
DE202006004193U1 (de) * 2006-03-14 2006-06-08 Richter, Harald Adapterplatte für einen Vakuumsauger
JP4998824B2 (ja) * 2007-06-12 2012-08-15 株式会社ニコン 研磨パッドのサイズ設定方法
KR100901982B1 (ko) * 2007-07-12 2009-06-08 주식회사 실트론 접착강도 시험장치
JP2011507720A (ja) * 2007-12-31 2011-03-10 イノパッド,インコーポレイテッド 化学的機械的平坦化パッド
DE102010040512B4 (de) 2010-09-09 2016-03-10 Infineon Technologies Ag Chip mit einer Hochfrequenzschalteranordnung und Schaltungsanordnung, Verfahren zur Herstellung einer Hochfrequenzschaltungsanordnung
KR101596561B1 (ko) * 2014-01-02 2016-03-07 주식회사 엘지실트론 웨이퍼 연마 장치
CN105500186A (zh) * 2016-01-21 2016-04-20 苏州新美光纳米科技有限公司 晶片抛光用抛光垫及抛光垫的自吸附方法
JP6765267B2 (ja) * 2016-09-28 2020-10-07 株式会社ディスコ 研磨ユニット
JP6986930B2 (ja) 2017-11-07 2021-12-22 株式会社荏原製作所 基板研磨装置および研磨方法
WO2020115867A1 (ja) * 2018-12-06 2020-06-11 三菱電機株式会社 Osr貼り付け装置及びosr貼り付け方法
CN109648463B (zh) * 2018-12-14 2021-04-23 厦门大学 一种半导体晶片光电化学机械抛光加工方法
CN113414717A (zh) * 2021-08-05 2021-09-21 燕山大学 一种复合杯形抛光轮及其抛光方法

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5287663A (en) * 1992-01-21 1994-02-22 National Semiconductor Corporation Polishing pad and method for polishing semiconductor wafers
US5938504A (en) * 1993-11-16 1999-08-17 Applied Materials, Inc. Substrate polishing apparatus
US5564965A (en) * 1993-12-14 1996-10-15 Shin-Etsu Handotai Co., Ltd. Polishing member and wafer polishing apparatus
JP2891083B2 (ja) * 1993-12-14 1999-05-17 信越半導体株式会社 シート状研磨部材およびウエーハ研磨装置
US6099954A (en) * 1995-04-24 2000-08-08 Rodel Holdings, Inc. Polishing material and method of polishing a surface
JPH0950974A (ja) * 1995-08-07 1997-02-18 Sony Corp 研磨布及び半導体装置の製造方法
US5692950A (en) * 1996-08-08 1997-12-02 Minnesota Mining And Manufacturing Company Abrasive construction for semiconductor wafer modification
JPH10156705A (ja) * 1996-11-29 1998-06-16 Sumitomo Metal Ind Ltd 研磨装置および研磨方法
US5921856A (en) * 1997-07-10 1999-07-13 Sp3, Inc. CVD diamond coated substrate for polishing pad conditioning head and method for making same
US5931724A (en) * 1997-07-11 1999-08-03 Applied Materials, Inc. Mechanical fastener to hold a polishing pad on a platen in a chemical mechanical polishing system
US5882251A (en) * 1997-08-19 1999-03-16 Lsi Logic Corporation Chemical mechanical polishing pad slurry distribution grooves
JP3152188B2 (ja) * 1997-11-28 2001-04-03 日本電気株式会社 研磨パッド
JP2000077366A (ja) * 1998-08-28 2000-03-14 Nitta Ind Corp 研磨布及びその研磨布の研磨機定盤への脱着方法
JP2001054859A (ja) * 1999-08-20 2001-02-27 Nikon Corp 研磨装置及び研磨部材
JP2001160545A (ja) * 1999-12-02 2001-06-12 Okamoto Machine Tool Works Ltd 半導体基板上の白金層の化学機械研磨方法
US6402591B1 (en) * 2000-03-31 2002-06-11 Lam Research Corporation Planarization system for chemical-mechanical polishing
US6561889B1 (en) * 2000-12-27 2003-05-13 Lam Research Corporation Methods for making reinforced wafer polishing pads and apparatuses implementing the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI381906B (zh) * 2006-01-30 2013-01-11 Memc Electronic Materials 雙面晶圓研磨器及評估工作件奈米布局之方法

Also Published As

Publication number Publication date
KR20040010566A (ko) 2004-01-31
KR100564125B1 (ko) 2006-03-27
WO2003009362A1 (fr) 2003-01-30
EP1408538A4 (en) 2008-07-09
CN1224082C (zh) 2005-10-19
CN1494734A (zh) 2004-05-05
JPWO2003009362A1 (ja) 2004-11-11
EP1408538A1 (en) 2004-04-14
US20040242132A1 (en) 2004-12-02

Similar Documents

Publication Publication Date Title
TW537945B (en) Polishing element, CMP polishing device and production method for semiconductor device
TW576772B (en) Two step chemical mechanical polishing process
US6402591B1 (en) Planarization system for chemical-mechanical polishing
JP4575539B2 (ja) 化学的機械研磨プロセス及びその構成要素
TWI321141B (en) Multi-layer polishing pad for low-pressure polishing
JP3152188B2 (ja) 研磨パッド
JPH10138123A (ja) 半導体装置の研磨装置及び研磨方法
KR20020072293A (ko) 반도체 웨이퍼의 개선된 균일성을 달성하기 위한 평탄화방법
JP2005531930A (ja) 部分的に膜であるキャリアヘッド
JP2004189846A (ja) 研磨材固定用両面粘着テープ
TWI285581B (en) Polishing body, polishing device, semiconductor device, and method of manufacturing the semiconductor device
JP2900777B2 (ja) 研磨部材およびウエーハ研磨装置
JPH0950974A (ja) 研磨布及び半導体装置の製造方法
WO2001063655A1 (fr) Dispositif de polissage chimiomecanique, dispositif formant un cablage damasquine et procede de formation d'un cablage damasquine
KR100307276B1 (ko) 폴리싱 방법
JP3047904B1 (ja) 研磨装置
JP2000354952A (ja) 研磨部材、研磨方法、研磨装置、半導体デバイス製造方法、及び半導体デバイス
US20040235398A1 (en) Chemical mechanical planarization method and apparatus for improved process uniformity, reduced topography and reduced defects
JP2002059357A (ja) 研磨パッドおよび研磨装置ならびに研磨方法
JP2003086549A (ja) 研磨工具、研磨装置、半導体デバイス及び半導体デバイス製造方法
US20040259480A1 (en) [polishing pad and process of chemical mechanical use thereof]
JPH09260318A (ja) ウェハ研磨方法
TWI314763B (en) Carrier head with flexible membrane
TW440497B (en) Method and apparatus for automatically adjusting the contour of a wafer carrier surface
JP2007305745A (ja) 研磨体、研磨装置、これを用いた半導体デバイス製造方法およびこの方法により製造される半導体デバイス

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MK4A Expiration of patent term of an invention patent