TW202245276A - 半導體元件記憶裝置 - Google Patents

半導體元件記憶裝置 Download PDF

Info

Publication number
TW202245276A
TW202245276A TW111101303A TW111101303A TW202245276A TW 202245276 A TW202245276 A TW 202245276A TW 111101303 A TW111101303 A TW 111101303A TW 111101303 A TW111101303 A TW 111101303A TW 202245276 A TW202245276 A TW 202245276A
Authority
TW
Taiwan
Prior art keywords
aforementioned
word line
voltage
layer
line
Prior art date
Application number
TW111101303A
Other languages
English (en)
Other versions
TWI813133B (zh
Inventor
作井康司
原田望
Original Assignee
新加坡商新加坡優尼山帝斯電子私人有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 新加坡商新加坡優尼山帝斯電子私人有限公司 filed Critical 新加坡商新加坡優尼山帝斯電子私人有限公司
Publication of TW202245276A publication Critical patent/TW202245276A/zh
Application granted granted Critical
Publication of TWI813133B publication Critical patent/TWI813133B/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4096Input/output [I/O] data management or control circuits, e.g. reading or writing circuits, I/O drivers or bit-line switches 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/408Address circuits
    • G11C11/4085Word line control circuits, e.g. word line drivers, - boosters, - pull-up, - pull-down, - precharge
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4091Sense or sense/refresh amplifiers, or associated sense circuitry, e.g. for coupled bit-line precharging, equalising or isolating
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4094Bit-line management or control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/40EEPROM devices comprising charge-trapping gate insulators characterised by the peripheral circuit region

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Databases & Information Systems (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Dram (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Abstract

一種使用半導體元件的記憶裝置,係進行下列動作:控制施加於板線PL、字元線WL0至WL2、源極線SL、位元線BL0至BL3的電壓,而在通道半導體層的內部保持因為撞擊游離化現象、或閘極引發汲極洩漏電流所形成之電洞群的資料寫入動作;及控制施加於前述板線PL、前述字元線WL0至WL2、前述源極線SL、前述位元線BL0至BL3的電壓,而將前述電洞群從前述通道半導體層的內部予以去除的資料抹除動作。記憶單元排列成行列狀的區塊係在將前述區塊內之所選擇之第一字元線所連接之前述記憶體單元之記憶資料讀取至前數位元線BL0至BL3之際,對於前述第一字元線施加第一電壓、對於鄰接於前述第一字元線的第二字元線施加第二電壓。

Description

半導體元件記憶裝置
本發明係關於一種使用了半導體元件的半導體記憶裝置。
近年來,在LSI(Large Scale Integration,大型積體電路)技術開發上,已要求記憶體元件的高集積化和高性能化。
在通常的平面型MOS(Metal Oxide semiconductor,金屬氧化物半導體)電晶體中,其通道(channel)係朝沿著半導體基板之上表面的水平方向延伸。相對於此,SGT的通道係朝相對於半導體基板之上表面為垂直的方向延伸(例如參照專利文獻1、非專利文獻1)。因此,相較於平面型MOS電晶體,SGT更可達成半導體裝置的高密度化。使用此SGT作為選擇電晶體,可進行連接有電容器之DRAM(Dynamic Random Access Memory,動態隨機存取記憶體。例如參照非專利文獻2)、連接有電阻變化元件的PCM(Phase Change Memory,相變化記憶體。例如參照非專利文獻3)、RRAM(Resistive Random Access Memory,電阻式隨機存取記憶體。例如參照非專利文獻4)、及藉由電流使磁自旋的方向變化而使電阻變化的MRAM(Magnetoresistive Random Access,磁阻式隨機存取記憶體。例如參照非專利文獻5)等的高集積化。此外,有一種由無電容器單一MOS 電晶體所構成的DRAM記憶單元(參照非專利文獻7)等。本案係關於一種可僅由無電阻變化元件或電容器MOS電晶體所構成的動態快閃記憶體。
圖7(a)至圖7(d)係顯示前述由無電容器單一MOS電晶體所構成之DRAM記憶單元的寫入動作,圖8(a)和圖8(b)係顯示動作上的問題點,圖9(a)至圖9(d)係顯示讀取動作(例如參照非專利文獻7至10)。圖7(a)係顯示“1”寫入狀態。在此,記憶單元係形成於SOI基板100,且藉由供源極線SL連接的源極N+層103(以下將含有高濃度供體(donor)雜質的半導體區域稱為「N+層」)、供位元線BL連接的汲極N+層104、供字元線WL連接的閘極導電層105、及MOS電晶體110的浮體(Floating Body)102所構成,而由無電容器單一MOS電晶體110構成了DRAM的記憶單元。另外,在浮體102的正下方,連接有SOI基板的SiO2層101。在進行以單一MOS電晶體110構成之記憶單元之“1”寫入之際,係使MOS電晶體110在飽和區域動作。亦即,在從源極N+層103延伸之電子的通道107中具有夾止點(pinch off)108,不會到達連接有位元線的汲極N+層104。如此,若將連接於汲極N+層之位元線BL和連接於閘極導電層105的字元線WL都設為高電壓,使閘極電壓以汲極電壓的約1/2左右使MOS電晶體110動作,則在汲極N+層104附近的夾止點108中,電場強度會變為最大。結果,從源極N+層103朝向汲極N+層104流動之加速後的電子,會與Si的晶格撞擊,而會因為在該時點所失去的運動能量而產生電子、電洞對。所產生之大部分的電子(未圖示)係到達汲極N+層104。此外,極小部分之極熱的電子,係越過閘極氧化膜109而到達閘極導電層105。並且,同時產生的電洞106則將浮體102充電。此時,由於浮體102為P型Si所以產生 的電洞會有助於作為多數載子的增量。浮體102係被所產生的電洞106所充滿,若浮體102的電壓比源極N+層103更高達Vb以上,則進一步產生的電洞會放電於源極N+層103。在此,Vb係源極N+層103與P層之浮體102之間之PN接面(junction)的內建(built in)電壓,約0.7V。圖7(b)係顯示浮體102已被所產生之電洞106飽和充電的情形。
接著使用圖7(c)來說明記憶單元110的“0”寫入動作。對於共通的選擇字元線WL,隨機地存在有“1”寫入的記憶單元110和“0”寫入的記憶單元110。在圖7(c)中,係顯示了從“1”寫入狀態改寫為“0”寫入狀態的情形。在“0”寫入時,係設位元線BL的電壓為負偏壓,且將汲極N+層104與P層之浮體102之間的PN接面設為順向偏壓。結果,預先於前一週期產生於浮體102的電洞106,係流動至連接於位元線BL的汲極N+層104。若寫入動作結束,則會獲得被所產生之電洞106充滿的記憶單元110(圖7(b))、和所產生之電洞已被排出之記憶單元110(圖7(c))之兩個記憶單元的狀態。被電洞106所充滿之記憶單元110之浮體102的電位係比沒有經產生之電洞的浮體102更高。因此,“1”寫入之記憶單元110的臨限值電壓,係比“0”寫入之記憶單元110的臨限值電壓更低。其情形如圖7(d)所示。
接著,使用圖8(a)和圖8(b)來說明由此單一MOS電晶體110所構成之記憶單元之動作上的問題點。如圖8(a)所示,浮體的電容CFB係供字元線連接之閘極與浮體之間的電容CWL、供源極線連接之源極N+層103與浮體102之間的PN接面的接面電容CSL、供位元線連接之汲極N+層104與浮體102之間的PN接面的接面電容CBL的總和,且以:
CFB=CWL+CBL+CSL (8)來表示。此外,供字元線連接的閘極與浮體之間的電容耦合比βWL係以:
βWL=CWL/(CWL+CBL+CSL) (9)來表示。因此,若在讀取時或寫入時字元線電壓VWL起伏變動,則成為記憶單元之記憶節點(接點)之浮體102的電壓亦會受到起伏變動的影響。其情形如圖8(b)所示。若在讀取時或寫入時字元線電壓VWL從0V上升至VWLH,則浮體102的電壓VFB會因受與從字元線電壓變化之前之初始狀態之電壓VFB1變化為VFB2之字元線的電容耦合而上升。該電壓變化量△VFB以:
△VFB=VFB2-VFB1WL×VWLH (10)來表示。
在此,於式(9)的βWL中,CWL的貢獻率較大,例如CWL:CBL:CSL=8:1:1。此時,β=0.8。若字元線例如從寫入時的5V,於寫入結束後成為0V,則浮體102會因受字元線WL與浮體102的電容耦合,會受到起伏變動雜訊達5V×βWL=4V。因此,會有無法充分取得寫入時之浮體102之“1”電位和“0”電位的電位差餘裕(margin)的問題點。
圖9(a)至圖9(c)係顯示讀取動作。圖9(a)係顯示“1”寫入狀態,圖9(b)係顯示“0”寫入狀態。然而,實際上,即使在“1”寫入狀態下寫入了Vb於浮體102中,當字元線因為寫入結束而返回0V,浮體102即會降低為負偏壓。在被寫入“0”之際,由於會變得更負偏壓,因此如圖9(c)所 示在寫入之際無法充分地增大“1”與“0”的電位差餘裕,故實際上無電容器DRAM記憶單元之製品化窒礙難行。
此外,還有一種在SOI(Silicon on Insulator,絕緣層覆矽)層上,使用兩個MOS電晶體來形成一個記憶單元而成的記憶體元件(例如參照專利文獻4、5,which are incorporated herein by these references)。在此等元件中,係以區分兩個MOS電晶體的浮體通道之成為源極、或汲極之N+層接觸絕緣層之方式形成。藉由此N+層接觸絕緣層,兩個MOS電晶體的浮體通道即電性分離。因此,蓄積有屬於信號電荷之電洞群之被分離之浮體通道的電壓,係如前所述,會因為脈衝電壓施加給各個MOS電晶體的閘極電極而與(16)式所示同樣地大幅地變化。由於此,會有無法充分地增大寫入之際之“1”與“0”之電位差餘裕的問題。
[先前技術文獻]
[專利文獻]
專利文獻1:日本特開平2-188966號公報
專利文獻2:日本特開平3-171768號公報
專利文獻3:日本特許第3957774號公報
專利文獻4:US2008/0137394A1
專利文獻5:US2003/0111681A1
[非專利文獻]
非專利文獻1:Hiroshi Takato, Kazumasa Sunouchi, Naoko Okabe, Akihiro Nitayama, Katsuhiko Hieda, Fumio Horiguchi, and Fujio Masuoka: IEEE Transaction on Electron Devices, Vol.38, No.3, pp.573-578 (1991)
非專利文獻2:H. Chung, H. Kim, H. Kim, K. Kim, S. Kim, K. Dong, J. Kim, Y.C. Oh, Y. Hwang, H. Hong, G. Jin, and C. Chung: “4F2 DRAM Cell with Vertical Pillar Transistor(VPT),” 2011 Proceeding of the European Solid-State Device Research Conference, (2011)
非專利文獻3:H. S. Philip Wong, S. Raoux, S. Kim, Jiale Liang, J. R. Reifenberg, B. Rajendran, M. Asheghi and K. E. Goodson: “Phase Change Memory,” Proceeding of IEEE, Vol.98, No 12, December, pp.2201-2227 (2010)
非專利文獻4:T. Tsunoda, K. Kinoshita, H. Noshiro, Y. Yamazaki, T. Iizuka, Y. Ito, A. Takahashi, A. Okano, Y. Sato, T. Fukano, M. Aoki, and Y. Sugiyama: “Low Power and high Speed Switching of Ti-doped NiO ReRAM under the Unipolar Voltage Source of less than 3V,” IEDM (2007)
非專利文獻5:W. Kang, L. Zhang, J. Klein, Y. Zhang, D. Ravelosona, and W. Zhao: “Reconfigurable Codesign of STT-MRAM Under Process Variations in Deeply Scaled Technology,” IEEE Transaction on Electron Devices, pp.1-9 (2015)
非專利文獻6:M. G. Ertosum, K. Lim, C. Park, J. Oh, P. Kirsch, and K. C. Saraswat: “Novel Capacitorless Single-Transistor Charge-Trap DRAM (1T CT DRAM) Utilizing Electron,” IEEE Electron Device Letter, Vol. 31, No.5, pp.405-407 (2010)
非專利文獻7:J. Wan, L. Rojer, A. Zaslavsky, and S. Critoloveanu: “A Compact Capacitor-Less High-Speed DRAM Using Field Effect-Controlled Charge Regeneration,” Electron Device Letters, Vol. 35, No.2, pp.179-181 (2012)
非專利文獻8:T. Ohsawa, K. Fujita, T. Higashi, Y. Iwata, T. Kajiyama, Y. Asao, and K. Sunouchi: “Memory design using a one-transistor gain cell on SOI,” IEEE JSSC, vol.37, No.11, pp1510-1522 (2002).
非專利文獻9:T. Shino, N. Kusunoki, T. Higashi, T. Ohsawa, K. Fujita, K. Hatsuda, N. Ikumi, F. Matsuoka, Y. Kajitani, R. Fukuda, Y. Watanabe, Y. Minami, A. Sakamoto, J. Nishimura, H. Nakajima, M. Morikado, K. Inoh, T. Hamamoto, A. Nitayama: “Floating Body RAM Technology and its Scalability to 32nm Node and Beyond,” IEEE IEDM (2006).
非專利文獻10:E. Yoshida: “A Capacitorless 1T-DRAM Technology Using Gate-Induced Drain-Leakage (GIDL) Current for Low-Power and High-Speed Embedded Memory,” IEEE IEDM (2006).
非專利文獻11:J.Y. Song, W. Y. Choi, J. H. Park, J. D. Lee, and B-G. Park: “Design Optimization of Gate-All-Around (GAA) MOSFETs,” IEEE Trans. Electron Devices, vol. 5, no. 3, pp.186-191, May 2006.
非專利文獻12:N. Loubet, et al.: “Stacked Nanosheet Gate-All-Around Transistor to Enable Scaling Beyond FinFET,” 2017 IEEE Symposium on VLSI Technology Digest of Technical Papers, T17-5, T230-T231, June 2017.
非專利文獻13:H. Jiang, N. Xu, B. Chen, L. Zeng1, Y. He, G. Du, X. Liu and X. Zhang: “Experimental investigation of self heating effect (SHE) in multiple-fin SOI FinFETs,” Semicond. Sci. Technol. 29 (2014) 115021 (7pp).
非專利文獻14:E. Yoshida, and T. Tanaka: “A Capacitorless 1T-DRAM Technology Using Gate-Induced Drain-Leakage (GIDL) Current for Low-Power and High-Speed Embedded Memory,” IEEE Transactions on Electron Devices, Vol. 53, No. 4, pp. 692-697, Apr. 2006.
在去除電容器後單一電晶體型DRAM(增益單元)中,字元線和浮體的電容結合耦合較大,當在資料讀取時或寫入時使字元線的電位起伏變動時,即會有直接被作為對於浮體的雜訊而被傳遞的問題。結果,引起誤讀取或記憶資料之誤改寫的問題,而難以達到無電容器單一電晶體型DRAM(增益單元)的實用化。
為了解決上述問題,本發明之半導體記憶裝置係具備由複數個半導體記憶單元排列成行列狀而成的區塊,
前述各半導體記憶單元係具有:
半導體基體,係在基板上相對於前述基板朝垂直方向豎立或朝水平方向延伸;
第一雜質層和第二雜質層,係位於前述半導體基體的兩端;
第一閘極絕緣層,係包圍前述第一雜質層與前述第二雜質層之間之前述半導體基體之側面的一部分或全部,且接觸或接近前述第一雜質層;
第二閘極絕緣層,係包圍前述半導體基體之側面的一部分或全部,且與前述第一閘極絕緣層相連,且接觸或接近前述第二雜質層;
第一閘極導體層,係覆蓋前述第一閘極絕緣層;
第二閘極導體層,係覆蓋前述第二閘極絕緣層;及
通道半導體層,為前述半導體基體被前述第一閘極絕緣層和前述第二閘極絕緣層所覆蓋而成者;
前述半導體記憶裝置係控制施加於前述第一閘極導體層、前述第二閘極導體層、前述第一雜質區域和前述第二雜質區域的電壓,而在前述通道半導體層的內部保持因為撞擊游離化現象或閘極引發汲極洩漏電流所形成的電洞群,
將前述通道半導體層之電壓設為第一資料保持電壓,以進行記憶體寫入動作;
控制施加於前述第一雜質層、前述第二雜質層、前述第一閘極導體層和前述第二閘極導體層的電壓,而從前述第一雜質層和前述第二雜質層的一方或兩方移除前述電洞群中的殘存電洞群,而進行記憶體抹除動作;
將前述通道半導體層的電壓設為比前述第一資料保持電壓低的第二資料保持電壓;
在前述區塊內,
於前述各半導體記憶單元中,前述第一雜質層係與源極線連接,前述第二雜質層係與位元線連接,前述第一閘極導體層和前述第二閘極導體層中的一方係與字元線連接,另一方係與第一驅動控制線連接,
在以前述字元線中之所選擇的字元線作為第一字元線、且以鄰接於前述第一字元線的前述字元線作為第二字元線時,藉由施加於前述源極線、前述位元線及前述第一驅動控制線的電壓、施加於前述第一字元線的第一電壓、和施加於前述第二字元線的第二電壓,將前述第一字元線所選擇之複數個前述半導體記憶單元的記憶資料讀取至前述位元線,以進行記憶體讀取動作。
在上述的第一發明中,係在以鄰接於前述第一字元線且位於前述第二字元線之相反側的前述字元線作為第三字元線時,藉由施加於前述源極線、前述位元線及前述第一驅動控制線的電壓、施加於前述第一字元線的前述第一電壓、和施加於前述第二字元線及前述第三字元線之一方或兩方的前述第二電壓,將前述第一字元線所選擇之複數個前述半導體記憶單元的記憶資料讀取至前述位元線,以進行記憶體讀取動作(第二發明)。
在上述的第一發明中,前述半導體基體的前述記憶資料係被讀取至前述位元線,且以感測放大器電路判定是寫入資料還是抹除資料(第三發明)。
在上述的第一發明中,前述第一電壓係正電壓,前述第二電壓係負電壓(第四發明)。
在上述的第二發明中,前述第二字元線和前述第三字元線中的一方或兩方係於第一時刻變為第二電壓,前述第一字元線係於從前述第一時刻經過一段時間後的第二時刻變為第一電壓,且將前述第一字元線所選擇之複數個前述半導體記憶單元的記憶資料讀取至前述位元線,以進行記憶體讀取動作(第五發明)。
在上述的第五發明中,前述第二字元線和前述第三字元線的一方或兩方係於前述第一時刻變為前述負電壓,前述第一字元線係於前述第二時刻變為前述正電壓,且將前述第一字元線所選擇之複數個前述半導體記憶單元的記憶資料讀取至前述位元線,以進行記憶體讀取動作(第六發明)。
在上述的第一發明中,構成前述區塊之所有前述半導體記憶單元的前述第一驅動控制線係形成為共通者(第七發明)。
在上述的第一發明中,前述第一閘極導體層與前述通道半導體層之間的第一閘極電容係比前述第二閘極導體層與前述通道半導體層之間的第二閘極電容大(第八發明)。
1:基板
2:Si柱(具有P型或i型(本徵型)導電型的Si柱、矽半導體柱)
2F:節距
3a,3b:雜質層(N+層)
4a,4b:閘極絕緣層
5a,5b:閘極導體層、閘極
6:絕緣層(用以分離二層閘極導體層的絕緣層)
7:通道區域
7a:第一通道半導體層(第一通道Si層、第一通道區域)
7b:第二通道半導體層(第二通道Si層、第二通道區域)
9:電洞群
10:動態快閃記憶單元
12a,12b:反轉層
13:夾止點
100:SOI基板
101:SiO2層(SOI基板的SiO2膜)
102:浮體
103:源極N+
104:汲極N+
105:閘極導電層
106:電洞
107:通道(反轉層、電子的通道)
108:夾止點
109:閘極氧化膜
110:記憶單元(無電容器的DRAM記憶單元、MOS電晶體)
BL0,BL1,BL2,BL3,BL:位元線
FB:浮體
PL:板線
SL:源極線
WL,WL0,WL1,WL2:字元線
CBL,CFB,CPL,CSL,CWL:電容
T0,T1,T2,T3,T4,T5,T6,T2A:時刻
Vb,VBLH,VBLL,VBRA,VFB,VPLL,VWL,VWLH,VWLL:電壓
VFBH:高電壓狀態
VFBL:低電壓狀態
VSS:位元線重置電壓
βBLPLSLWL:耦合率
圖1係第一實施型態之具有SGT之記憶裝置的構造圖。
圖2係用以說明第一實施型態之具有SGT之記憶裝置之連接於板線PL之第一閘極導體層5a之閘極電容,設為比連接有字元線WL之第二閘極導體層5b之閘極電容還大之情形之功效的圖。
圖3係用以說明第一實施型態之具有SGT之記憶裝置之寫入動作機制的圖。
圖4A係用以說明第一實施型態之具有SGT之記憶裝置之抹除動作機制的圖。
圖4B係用以說明第一實施型態之具有SGT之記憶裝置之抹除動作機制的圖。
圖5A係用以說明第一實施型態之具有SGT之記憶裝置之讀取動作機制的圖。
圖5B係用以說明第一實施型態之具有SGT之記憶裝置之讀取動作的圖。
圖5C係用以說明第一實施型態之具有SGT之記憶裝置之讀取動作的圖。
圖5D係用以說明第一實施型態之具有SGT之記憶裝置之讀取動作的圖。
圖6係用以說明第二實施型態之具有SGT之記憶裝置之讀取動作的圖。
圖7係用以說明習知例之無電容器之DRAM記憶單元之寫入動作的圖。
圖8係用以說明習知例之無電容器之DRAM記憶單元之動作上之問題點的圖。
圖9係顯示習知例之無電容器之DRAM記憶單元之讀取動作的圖。
以下一面參照圖式一面說明本發明之半導體記憶裝置(以下稱為動態快閃記憶體)的實施型態。
(第一實施型態)
茲使用圖1至圖6來說明本發明之第一實施型態之動態快閃記憶單元的構造和動作機制。茲使用圖1來說明動態快閃記憶單元的構造。再者,使用圖2來說明連接於板線PL之第一閘極導體層5a的閘極電容設為比連接有字元線WL之第二閘極導體層5b之閘極電容還大之情形的功效。再者,使用圖3來說明資料寫入動作機制,使用圖4來說明資料抹除動作機制,使用圖5來說明資料讀取動作機制。
圖1係顯示本發明之第一實施型態之動態快閃記憶單元的構造。在形成於基板1(申請專利範圍之「基板」的一例)上之具有P型或i型(本徵型)導電型之矽半導體柱2(以下將矽半導體柱稱為「Si柱」)(申請專利範圍之「半導體基體」的一例)內的上下位置,形成有N+層3a、3b(申請專利範圍之「第一雜質層」、「第二雜質層」的一例),該N+層3a、3b係當一方成為源極時則另一方成為汲極。成為此源極、汲極之N+層3a、3b間之Si柱2的部分即成為通道區域7(申請專利範圍之「通道半導體層」的一例)。以包圍此通道區域7之方式形成有第一閘極絕緣層4a(申請專利範圍 之「第一閘極絕緣層」的一例)、第二閘極絕緣層4b(申請專利範圍之「第二閘極絕緣層」的一例)。此第一閘極絕緣層4a、第二閘極絕緣層4b係分別接觸或接近成為此源極、汲極的N+層3a、3b。以包圍此第一閘極絕緣層4a、第二閘極絕緣層4b之方式分別形成有第一閘極導體層5a(申請專利範圍之「第一閘極導體層」的一例)、第二閘極導體層5b(申請專利範圍之「第二閘極導體層」的一例)。再者,第一閘極導體層5a、第二閘極導體層5b係藉由絕緣層6(申請專利範圍之「第一絕緣層」的一例)而分離。再者,N+層3a、3b間之通道區域7,係由被第一閘極絕緣層4a所包圍的第一通道Si層7a(申請專利範圍之「第一通道半導體層」的一例)、和被第二閘極絕緣層4b所包圍的第二通道Si層7b(申請專利範圍之「第二通道半導體層」的一例)所構成。藉此,形成由成為源極、汲極之N+層3a、3b、通道區域7、第一閘極絕緣層4a、第二閘極絕緣層4b、第一閘極導體層5a、第二閘極導體層5b所構成的動態快閃記憶單元10。再者,成為源極的N+層3a係與源極線SL(申請專利範圍之「源極線」的一例)連接、成為汲極的N+層3b係與位元線BL(申請專利範圍之「位元線」的一例)連接、第一閘極導體層5a係與屬於第一驅動控制線(申請專利範圍之「第一驅動控制線」的一例)的板線(plate line)PL連接、第二閘極導體層5b係與字元線WL(申請專利範圍之「字元線」的一例)連接。連接有板線PL之第一閘極導體層5a的閘極電容,較理想為具有比連接有字元線WL之第二閘極導體層5b之閘極電容還大的構造。
另外,在圖1中,係將第一閘極導體層5a的閘極長度伸長得比第二閘極導體層5b的閘極長度更長,而將連接於板線PL之第一閘極導 體層5a的閘極電容設為比連接有字元線WL之第二閘極導體層5b的閘極電容還大。然而,除此之外,亦可不將第一閘極導體層5a的閘極長度伸長得比第二閘極導體層5b的閘極長度更長,而是以改變各個閘極絕緣層之膜厚之方式,將第一閘極絕緣層4a之閘極絕緣層的膜厚設為比第二閘極絕緣層4b之閘極絕緣層的膜厚更薄。此外,亦可改變各個閘極絕緣層之材料的介電常數,而將第一閘極絕緣層4a之閘極絕緣層的介電常數設為比第二閘極絕緣層4b之閘極絕緣層的介電常數更高。此外,亦可將閘極導體層5a、5b的長度、閘極絕緣層4a、4b的膜厚、介電常數的任一者予以組合,而將連接於板線PL之第一閘極導體層5a的閘極電容設為比連接有字元線WL之第二閘極導體層5b的閘極電容還大。
圖2(a)至圖2(c)係說明連接於板線PL之第一閘極導體層5a之閘極電容設為比連接有字元線WL之第二閘極導體層5b之閘極電容還大之情形之功效的圖。
圖2(a)係僅將主要部分予以簡化而顯示本發明之第一實施型態之動態快閃記憶單元的構造圖。在動態快閃記憶單元中連接有位元線BL、字元線WL、板線PL、源極線SL,藉由其電壓狀態而決定通道區域7的電位狀態。
圖2(b)係用以說明各個電容關係的圖。通道區域7的電容CFB係供字元線WL連接之閘極5b與通道區域7之間的電容CWL、供板線PL連接之閘極5a與通道區域7之間的電容CPL、供源極線SL連接之源極N+層3a與通道區域7之間的PN接面的接面電容CSL、供位元線BL連接之汲極N+層3b與通道區域7之間的PN接面的接面電容CBL的總和,以:
CFB=CWL+CPL+CBL+CSL (1)來表示。
因此,字元線WL與通道區域7之間之耦合率βWL、板線PL與通道區域7之間之耦合率βPL、位元線BL與通道區域7之間之耦合率βBL、源極線SL與通道區域7之間之耦合率βSL係分別以下式來表示。
βWL=CWL/(CWL+CPL+CBL+CSL) (2)
βPL=CPL/(CWL+CPL+CBL+CSL) (3)
βBL=CBL/(CWL+CPL+CBL+CSL) (4)
βSL=CSL/(CWL+CPL+CBL+CSL) (5)
在此,由於CPL>CWL,故βPLWL
圖2(c)係用以說明字元線WL之電壓VWL因為讀取動作和寫入動作而上升,且之後下降時之通道區域7之電壓VFB之變化的圖。在此,於字元線WL之電壓VWL從0V上升至高電壓狀態VWLH時,通道區域7之電壓VFB從低電壓狀態VFBL變為高電壓狀態VFBH時的電位差△VFB係如下所示。
△VFB=VFBH-VFBLWL×VWLH (6)
由於字元線WL與通道區域7之間的耦合率βWL較小,且板線PL與通道區域7之間的耦合率βPL較大,故△VFB較小,即使字元線WL的電壓VWL因為讀取動作和寫入動作而上下,通道區域7的電壓VFB亦幾乎不會變化。
圖3(a)至圖3(d)係顯示本發明之第一實施型態之動態快閃記憶單元的寫入動作。圖3(a)係顯示寫入動作的機制,圖3(b)係顯示位元線BL、源極線SL、板線PL、字元線WL和成為浮體FB之通道區域7的動作波形。在時刻T0,動態快閃記憶單元係處於“0”抹除狀態,通道區域7的電壓係成為VFB“0”。此外,對於位元線BL、源極線SL、字元線WL施加有Vss,對於板線PL則施加有VPLL。在此,例如,Vss係0V,VPLL係2V。接著,於時刻T1至T2,當位元線BL從Vss上升至VBLH,例如當Vss為0V的情形下,通道區域7的電壓係因為位元線BL與通道區域7的電容耦合而成為VFB“0”+βBL×VBLH
接著,使用圖3(a)和圖3(b)來說明動態快閃記憶單元的寫入動作。於時刻T3至T4,字元線WL從Vss上升至VWLH。藉此,若將連接有字元線WL之第二閘極導體層5b包圍通道區域7之第二N通道MOS電晶體區域之“0”抹除的臨限值電壓設為VtWL“0”,則伴隨著字元線WL的上升,從Vss至VtWL“0”為止,通道區域7的電壓係因為字元線WL與通道區域7之間的電容耦合而成為VFB“0”+βBL×VBLHWL×VtWL“0”。當字元線WL上升至VtWL“0”以上時,在第二閘極導體層5b之內側的通道區域7形成有環狀的反轉層12b,遮蔽字元線WL與通道區域7之間的第二電容耦合。
接著,使用圖3(a)和圖3(b)來說明動態快閃記憶單元的寫入動作。於時刻T3至T4,對於連接有板線PL的第一閘極導體層5a固定輸入例如VPLL=2V,使連接有字元線WL的第二閘極導體層5b上升至例如VWLH=4V。結果,如圖3(a)所示,在連接有板線PL之第一閘極導體層5a 的內側的通道區域7形成有環狀的反轉層12a,且於該反轉層12a存在有夾止點13。結果,具有第一閘極導體層5a之第一N通道MOS電晶體區域係在飽和區域動作。另一方面,具有連接有字元線WL之第二閘極導體層5b之第二N通道MOS電晶體區域係於線性區域動作。結果,在連接有字元線WL之第二閘極導體層5b之內側的通道區域7不存在夾止點而於整面形成有反轉層12b。在連接有此字元線WL之第二閘極導體層5b的內周整面形成的反轉層12b,係作為具有第二閘極導體層5b之第二N通道MOS電晶體區域之實質的汲極而產生作用。結果,在具有串聯連接之第一閘極導體層5a之第一N通道MOS電晶體區域、與具有第二閘極導體層5b之第二N通道MOS電晶體區域之間之通道區域7的第一交界區域,電場成為最大,在此區域產生撞擊游離(impact ion)化現象。由於此區域係從具有連接有字元線WL之第二閘極導體層5b之第二N通道MOS電晶體區域觀看到之源極側的區域,故將此現象稱為源極側撞擊游離化現象。藉由此源極側撞擊游離化現象,電子從連接有源極線SL的N+層3a朝向連接有位元線的N+層3b流動。被加速的電子會撞擊晶格Si原子,且藉由該運動能量而產生電子、電洞對。所產生之電子的一部分雖會流動於第一閘極導體層5a和第二閘極導體層5b,但大部分會流動於連接有位元線BL的N+層3b(未圖示)。
再者,如圖3(c)所示,所產生的電洞群9(申請專利範圍之「電洞群」的一例)係通道區域7的多數載子,將通道區域7充電為正偏壓。由於連接有源極線SL的N+層3a為0V,故通道區域7係充電至連接有源極線SL之N+層3a與通道區域7之間之PN接面之內建電壓Vb(約0.7V)。 當通道區域7被充電為正偏壓時,第一N通道MOS電晶體區域和第二N通道MOS電晶體區域的臨限值電壓即會因為基板偏壓效應而變低。
接著使用圖3(b)來說明動態快閃記憶單元的寫入動作。在時刻T6至T7,字元線WL的電壓從VWLH降低至Vss。此時字元線WL與通道區域7雖會進行第二電容耦合,但反轉層12b直到字元線WL之電壓VWLH變為通道區域7之電壓為Vb時之第二N通道MOS電晶體區域之臨限值電壓VtWL“1”以下為止會遮蔽該第二電容耦合。因此,字元線WL與通道區域7之實質的電容耦合,只在字元線WL為VtWL“1”以下且下降至Vss的時候。結果,通道區域7的電壓變為Vb-βWL×VtWL“1”。在此,VtWL“1”係比前述VtWL“0”更低,βWL×VtWL“1”較小。
接著使用圖3(b)來說明動態快閃記憶單元的寫入動作。在時刻T8至T9,位元線BL從VBLH降低至Vss。由於位元線BL與通道區域7係電容耦合,故最終通道區域7的“1”寫入電壓VFB“1”將如下式。
VFB“1”=Vb-βWL×VtWL“1”-βBL×VBLH (7)
在此,位元線BL與通道區域7的耦合比βBL亦較小。藉此,如圖3(d)所示,連接有字元線WL之第二通道區域7b之第二N通道MOS電晶體區域的臨限值電壓變低。進行將此通道區域7之“1”寫入狀態設為第一資料保持電壓(申請專利範圍之「第一資料保持電壓」的一例)的記憶體寫入動作(申請專利範圍之「記憶體寫入動作」的一例),且分配於邏輯記憶資料“1”。
另外,亦可於寫入動作時,替代第一交界區域,在第一雜質層3a與第一通道半導體層7a之間的第二交界區域、或第二雜質層3b與第 二通道半導體層7b之間的第三交界區域,藉由撞擊游離化現象產生電子、電洞對,且以所產生的電洞群9將通道區域7予以充電。
圖4A(a)至圖4A(c)和圖4B係說明記憶體抹除動作(申請專利範圍之「記憶體抹除動作」的一例)機制。N+層3a、3b間的通道區域7係從基板電性分離而成為浮體。圖4A(a)係顯示在抹除動作前,於之前的週期經由撞擊游離化所產生的電洞群9蓄積於通道區域7的狀態。再者,如圖4A(b)所示,在抹除動作時,係將源極線SL的電壓設為負電壓VERA。在此,VERA係例如為-3V。結果,與通道區域7之初始電位的值無關,連接有源極線SL之成為源極的N+層3a與通道區域7的PN接面會成為正偏壓。結果,於之前的週期經由撞擊游離化所產生之蓄積於通道區域7中的電洞群9被吸入至源極部的N+層3a,且通道區域7的電位VFB係成為VFB-=VERA+Vb,而此電壓值成為第二資料保持電壓(申請專利範圍之「第二資料保持電壓」的一例)。在此,Vb係PN接面的內建電壓,約為0.7V。因此,當VERA=-3V的情形下,通道區域7的電位成為-2.3V。此值成為抹除狀態之通道區域7的電位狀態。因此,若浮體之通道區域7的電位成為負的電壓,N通道MOS電晶體區域的臨限值電壓則會因為基板偏壓效應而變高。由此之故,如圖4A(c)所示,連接有字元線WL之第二閘極導體層5b的臨限值電壓變高。此通道區域7的抹除狀態係成為邏輯記憶資料“0”。另外,圖4B係顯示上述抹除動作時之各主要節點接點的電壓條件例。
圖5A(a)至圖5A(c)係用以說明本發明之第一實施型態之動態快閃記憶單元之讀取動作的圖。如圖5A(a)所示,當通道區域7充電至內建電壓Vb(約0.7V)時,具有連接有字元線WL之第二閘極導體層5b之 第二N通道MOS電晶體區域的臨限值電壓即會因為基板偏壓效應而降低。將此狀態分配給邏輯記憶資料“1”。如圖5A(b)所示,在進行寫入之前選擇的記憶區塊,預先為抹除狀態“0”,通道區域7的電壓VFB成為VFB“0”。藉由寫入動作隨機地記憶寫入狀態“1”。結果,對於字元線WL作成邏輯“0”和“1”的邏輯記憶資料。如圖5A(c)所示,利用對於此字元線WL的兩個臨限值電壓的高低差,以感測放大器(sense amplifier)進行讀取。
圖5B(a)至圖5B(c)係用以說明本發明之第一實施型態之動態快閃記憶單元之排列成複數個行列狀(申請專利範圍之「複數個行列狀」的一例)的區塊(申請專利範圍之「區塊」的一例)的圖。
圖5B(a)和圖5B(b)係分別顯示由一個半導體基體所構成之一位元之動態快閃記憶單元的鳥瞰圖和剖面圖。在圖5B(a)和圖5B(b)中,於動態快閃記憶單元中連接有位元線BL、源極線SL、板線PL和字元線WL。此外,圖5B(c)係顯示動態快閃記憶單元排列成3×4個複數個行列狀的區塊的俯視圖。動態快閃記憶單元係可用位元線BL之節距2F、字元線WL之節距2F,以2F×2F=4F2來排列一位元的記憶單元大小。在此,F係稱為接地規則(Ground Rule)、或特徵尺寸(F:Feature Size),在微細化的動態快閃記憶單元中,例如,F=15nm。因此,鄰接之字元線WL間的電容耦合較大。例如,當屬於第一字元線(申請專利範圍之「第一字元線」的一例)的字元線WL被選擇,連接於字元線WL1之記憶體單元的記憶資料被讀取至位元線BL0至BL3時,與字元線WL1鄰接的第三字元線WL0(申請專利範圍之「第三字元線」的一例)和第二字元線WL2(申請專利範圍之「第二字元線」的一例)的電壓亦會因為與字元線WL1的電容耦合而變動。 結果,會有連接於字元線WL0與WL2之記憶體單元的記憶資料亦被讀取至位元線BL0至BL3,難以對記憶體單元的記憶資料(申請專利範圍之「記憶資料」的一例)藉由感測放大器電路(申請專利範圍之「感測放大器電路」的一例)來判斷記憶體單元的記憶資料是寫入資料(申請專利範圍之「寫入資料」的一例)還是抹除資料(申請專利範圍之「抹除資料」的一例)之情形。需要完善讀取方法,以下使用圖5C和圖5D來說明解決該問題的讀取方法。
圖5C係顯示本發明之第一實施型態之動態快閃記憶單元之讀取時之主要節點的動作波形圖。茲說明圖5B(c)所示之動態快閃記憶單元排列成3×4個行列狀之區塊的讀取動作。例如,假設字元線WL1被選擇,且連接於其的記憶體單元被讀取的情形。開始記憶體讀取動作(申請專利範圍之「記憶體讀取動作」的一例),於時刻T1,位元線BL0至BL3從位元線的重置電壓Vss上升至位元線之讀取用的高電壓VBLH。在此,例如Vss可為0V,VBLH可為0.4V左右。此外,位元線BL0至BL3的上升亦可為時刻T2之後。
接著,於圖5C的時刻T2,當字元線WL1被選擇時,字元線WL1的電壓係從字元線的重置電壓Vss變為屬於第一電壓(申請專利範圍之「第一電壓」的一例)的正電壓(申請專利範圍之「正電壓」的一例)VWLH,而鄰接於字元線WL1的字元線WL0和WL2的電壓,從字元線的重置電壓Vss變為屬於第二電壓(申請專利範圍之「第二電壓」的一例)之負電壓(申請專利範圍之「負電壓」的一例)VWLL。因此,在與字元線WL1被選擇而成為高電壓的同時,鄰接於字元線WL1的字元線WL0和WL2的電壓 變為低電壓。結果,關於字元線WL0與字元線WL2的記憶體單元不會因為與字元線WL1的電容耦合而被誤讀取至位元線BL0至BL3。
接著,於圖5C的時刻T3,字元線WL1的電壓成為第一電壓VWLH。結果,當關於字元線WL1之記憶體單元的記憶資料被讀取至位元線BL0至BL3,該記憶資料為寫入資料的情形下,位元線BL0至BL3即成為低電壓VBLL,當該記憶資料為抹除資料時,位元線BL0至BL3係保持高電壓VBLH。接著於時刻T4,感測放大器電路被活化,位元線BL0至BL3的讀取資料係以感測放大器電路來判定記憶體單元的記憶資料是寫入資料還是抹除資料(未圖示)。之後,於時刻T5,字元線WL0至WL2恢復為重置電壓Vss,於時刻T6,位元線BL0至BL3恢復為重置電壓Vss,結束讀取動作。
圖5D係不同於圖5C,係假設圖5B(c)所示之動態快閃記憶單元排列成3×4個行列狀之區塊端之例如字元線WL0被選擇,且與其連接的記憶體單元被讀取的情形。在此情形下,在字元線WL0之鄰接字元線WL1,於時刻T2字元線WL0從字元線重置電壓Vss變為正電壓的第一電壓VWLH時,字元線WL1從字元線重置電壓Vss變為負電壓的第二電壓VWLL。結果,關於字元線WL1之記憶體單元的記憶資料不會因為與字元線WL0的電容耦合而被誤讀取至位元線BL0至BL3。另外,其他動作係與圖5C中所說明的內容相同。
茲使用圖5C和圖5D來說明防止本發明之第一實施型態之動態快閃記憶單元之讀取時之鄰接字元線WL間之電容耦合所導致之誤讀取的方法。藉由此讀取方法,可高可靠性地讀取記憶體單元大小4F2之極微 小的動態快閃記憶單元。此外,可抑制鄰接字元線間的雜訊干擾,且可藉由感測放大器電路進行高速的讀取動作。
另外,在圖5B(c)中,可使本發明之第一實施型態之動態快閃記憶單元排列成複數個行列狀而構成之區塊的板線PL共通。此外,板線PL係可固定為任意的電壓。結果,藉由板線PL與字元線WL間的電容耦合,可大幅地減低鄰接字元線間之電容耦合所導致的干擾雜訊。
另外,在圖5C、圖5D、和後述的圖6中,雖將字元線WL重置電壓、位元線BL重置電壓、和源極線SL電壓記載為Vss,但亦可將各者設為不同的電壓。
另外,在圖1中,將板線PL所連接之第一閘極導體層5a之垂直方向的長度,設為比字元線WL所連接之第二閘極導體層5b之垂直方向的長度更長,較理想為設為CPL>CWL。然而,只要附加板線PL,字元線WL相對於通道區域7之電容耦合的耦合比(CWL/(CPL+CWL+CBL+CSL))就會變小。結果,浮體之通道區域7的電位變動△VFB變小。
此外,板線PL的電壓VPLL在藉由區塊抹除動作選擇抹除之以外的各動作模式中,例如可施加2V的固定電壓。
此外,在圖1中,Si柱2的水平剖面形狀即使為圓形、橢圓形、長方形,亦可進行本實施型態中所說明的動態快閃記憶體動作。此外,亦可在相同晶片上混合著圓形、橢圓形、長方形的動態快閃記憶單元。
此外,在圖1中,係以設置包圍著在基板1上朝垂直方向豎立之Si柱2之側面整體的第一閘極絕緣層4a、第二閘極絕緣層4b,且以包圍著第一閘極絕緣層4a、第二閘極絕緣層4b之整體之方式具有第一閘 極導體層5a、第二閘極導體層5b的SGT為例說明了動態快閃記憶體元件。如本實施型態之說明所示,本動態快閃記憶體元件係滿足因為撞擊游離化現象所產生之電洞群9被保持於通道區域7之條件的構造即可。為此之故,通道區域7係與基板1分離之浮體構造即可。藉此,即使使用例如屬於SGT之一的GAA(Gate All Around,閘極全環電晶體,例如參照非專利文獻10)技術、Nanosheet技術(例如參照非專利文獻11),將通道區域的半導體基體相對於基板1水平地形成,亦可進行前述的動態快閃記憶體動作。此外,亦可為使用了SOI(Silicon On Insulator)的元件構造(例如參照非專利文獻7至10)。在此元件構造中,通道區域的底部係接觸SOI基板的絕緣層,而且以包圍其他通道區域之方式被閘極絕緣層和元件分離絕緣層所包圍。在此構造中,通道區域亦成為浮體構造。如此,在本實施型態所提供的動態快閃記憶體元件中,滿足通道區域為浮體構造的條件即可。此外,即使是將Fin電晶體(例如參照非專利文獻13)形成於SOI基板上的構造,若通道區域為浮體構造則可進行本動態快閃動作。
此外,亦可在“1”寫入中,使用GIDL(Gate Induced Drain Leakage,閘極引發汲極洩漏電流)電流(例如參照非專利文獻14)而產生電子、電洞對,且以所產生的電洞群填滿通道區域7內。
此外,本說明書和圖式之式(1)至(10)係為了定性地說明現象所使用之式,現象不受到該等式所限定。
此外,圖4B係顯示了抹除動作條件的一例。相對於此,若可實現從N+層3a、N+層3b的任一者或兩方去除位於通道區域7之電洞群9 的狀態,則亦可變更施加於源極線SL、板線PL、位元線BL、字元線WL的電壓。
此外,在圖1中,於垂直方向上,在被屬於第一絕緣層的絕緣層6所包圍之部分的通道區域7中,係以相連之方式形成有第一通道區域7a、第二通道區域7b的電位分布。藉此,在垂直方向上於被屬於第一絕緣層之絕緣層6所包圍的區域相連有第一通道區域7a、第二通道區域7b的通道區域7。
此外,亦可如圖1所示,將第一閘極導體層5a分割為兩個以上,且將各者設為板線的導體電極,以同步或非同步之方式利用相同的驅動電壓或不同的驅動電壓使之動作。同樣地,將第二閘極導體層5b分割為兩個以上,且將各者設為字元線的導體電極,以同步或非同步之方式利用相同的驅動電壓或不同的驅動電壓使之動作。藉此,亦可進行動態快閃記憶體動作。再者,當將第一閘極導體層5a分割為兩個以上時,所分割之第一閘極導體層的至少一者,係進行上述之第一閘極導體層5a的作用。此外,在所分割的第二閘極導體層5b中,所分割之第二閘極導體層的至少一者亦進行上述之第二閘極導體層5b的作用。
此外,上述之施加於位元線BL、源極線SL、字元線WL、板線PL的電壓條件、和浮體的電壓,係用以進行抹除動作、寫入動作、讀取動作之基本動作的一例,若可進行本發明的基本動作,亦可為其他電壓條件。
本實施型態係提供下列特徵。
(特徵一)
在本實施型態的動態快閃記憶單元中,係由成為源極、汲極的N+層3a、3b、通道區域7、第一閘極絕緣層4a、第二閘極絕緣層4b、第一閘極導體層5a、第二閘極導體層5b整體形成為柱狀。此外,成為源極的N+層3a係與源極線SL連接,成為汲極的N+層3b係與位元線BL連接,第一閘極導體層5a係與板線PL連接,第二閘極導體層5b係與字元線WL連接。連接有板線PL之第一閘極導體層5a的閘極電容,其特徵為比連接有字元線WL之第二閘極導體層5b之閘極電容大的構造。在本動態快閃記憶單元中,係朝垂直方向層積有第一閘極導體層、第二閘極導體層。因此,即使設為連接有板線PL之第一閘極導體層5a的閘極電容比連接有字元線WL之第二閘極導體層5b之閘極電容還大的構造,亦不會使俯視觀察時記憶單元面積增大。藉此,即可同時實現動態快閃記憶單元的高性能化和高集積化。
(特徵二)
本發明之第一實施型態之動態快閃記憶單元之字元線間距雖微細至2F,但可完全地防止因為鄰接字元線間之電容耦合所導致的誤讀取,且可提供高可靠性之動態快閃記憶單元。此外,可降低鄰接字元線間的干擾雜訊,因此可實現高速的讀取動作。
(特徵三)
若注意本發明之第一實施型態之動態快閃記憶單元之板線PL所連接之第一閘極導體層5a的作用,在動態快閃記憶單元進行寫入、讀取動作之際,字元線WL的電壓會上下起伏變動。此時,板線PL係負擔減低字元線WL與通道區域7之間之電容耦合比的作用。結果,可顯著地抑制字元線 WL之電壓上下起伏變動之際之通道區域7之電壓變化的影響。藉此,可將顯示邏輯“0”和“1”之字元線WL之SGT電晶體的臨限值電壓差增大。此將關係到動態快閃記憶單元之動作餘裕的擴大。
(特徵四)
可使圖5B(c)所示之本發明之第一實施型態之動態快閃記憶單元排列成複數個行列狀之區塊而構成的板線PL共通。此外,板線PL係可固定為任意的電壓。結果,藉由板線PL與字元線WL間的電容耦合,可大幅地減低鄰接字元線間之電容耦合所導致的干擾雜訊。
(第二實施型態)
茲參照圖6來說明第二實施型態之動態快閃記憶單元的讀取動作。
圖6係顯示本發明之第二實施型態之動態快閃記憶單元之讀取時之主要節點的動作波形圖。在此,係假設圖5B(c)所示之動態快閃記憶單元排列成3×4個行列狀之區塊的例如字元線WL1被選擇,且連接於其的記憶體單元被讀取的情形。開始記憶體讀取動作,於時刻T1,位元線BL0至BL3從位元線的重置電壓Vss上升至位元線之讀取用的高電壓VBLH。在此,例如Vss可為0V,VBLH可為0.4V左右。此外,位元線BL0至BL3的上升亦可為時刻T2之後。
接著使用圖6來說明本發明之第二實施型態之動態快閃記憶單元之記憶體讀取動作。於第一時刻(申請專利範圍之「第一時刻」之一例)T2A,鄰接於字元線WL1之字元線WL0與WL2的電壓,係從字元線的重置電壓Vss變為第二電壓的負電壓VWLL。再者,於經過時間△T後之第二時刻(申請專利範圍之「第二時刻」的T2,字元線WL1的電壓係從字 元線的重置電壓Vss變為第一電壓(申請專利範圍之「第一電壓」的一例)的正電壓(申請專利範圍之「正電壓」的一例)VWLH。因此,即使字元線WL1被選擇成為高電壓,鄰接於字元線WL1的字元線WL0和WL2亦會在此之前變為低電壓。結果,關於字元線WL0與字元線WL2的記憶體單元不會因為與字元線WL1的電容耦合而被誤讀取至位元線BL0至BL3。之後的讀取動作係與圖5C所說明的內容相同。
(特徵)
在本發明之第二實施型態之動態快閃記憶單元的讀取動作中,在為了讀取所選擇之字元線WL從字元線重置電壓Vss上升至高電壓VWLH之前,鄰接字元線WL從字元線重置電壓Vss下降至低電壓VWLL。結果,可完全地防止因為鄰接字元線間之電容耦合所導致的誤讀取,且可提供高可靠性之動態快閃記憶單元。此外,可降低鄰接字元線間的干擾雜訊,因此可實現高速的讀取動作。
(其他實施型態)
另外,在本發明中雖形成了Si柱,但亦可為由Si以外之半導體材料所構成的半導體柱。此點在本發明之其他實施型態中亦復相同。
此外,在本發明之第一和第二實施型態之動態快閃記憶單元中,鄰接位元線BL間節距亦為2F。鄰接位元線BL間之寫入動作時和讀取動作時之鄰接位元線BL間之電容耦合所導致的干擾雜訊,係可使用位元線屏障技術來完全地抑制。所謂位元線屏障技術係指在寫入動作時或讀取動作時,例如當第奇數條位元線BLo為寫入動作或讀取動作時,使該鄰 接之第偶數條位元線Ble接地,使之作為對於第奇數條之位元線Blo的屏障線產生作用。結果,可完全地抑制鄰接位元線間的干擾雜訊。
此外,在本發明之第一和第二實施型態之動態快閃記憶單元中,係針對該讀取動作說明鄰接字元線間之電容耦合所導致之干擾雜訊的降低方法。亦可在該寫入動作中,例如,選擇字元線WL1,從字元線重置電壓Vss成為字元線寫入用的高電壓VWLHW,於經過某時間之後,使位元線BL0至BL3從位元線重置電壓Vss成為位元線寫入用的高電壓VBLHW。如此一來,鄰接於字元線WL1之字元線WL0和WL2,即使字元線WL0與WL2的電壓因為在上升至字元線WL1的高電壓VWLHW時因為與字元線WL1的電容耦合而從字元線重置電壓Vss若干地上升,位元線BL0至BL3因尚未成為位元線寫入用的高電壓VBLHW,故不會發生關於字元線WL0和WL2之記憶體單元的誤寫入。此外,在字元線WL上升且經過某時間之後使位元線BL0至BL3成為高電壓的方法,在讀取動作中亦具功效。在此情形下,從對於鄰接字元線WL0和WL1的雜訊結束後,需要將位元線BL0至BL3設為讀取電壓VBLH,若要將此方法應用於讀取動作上,則會有讀取速度的取捨(trade off)。另外,在寫入動作的情形下,字元線之寫入用的高電壓VWLHW係遠高於字元線WL1之讀取用的高電壓VWLH,故即使鄰接字元線WL0和WL2稍高亦不會產生誤寫入。
此外,在縱型NAND(反及)型快閃記憶體電路中,係以半導體柱為通道,朝垂直方向形成複數段由包圍該半導體柱之通道氧化層、電荷蓄積層、層間絕緣層、控制導體層所構成的記憶單元。在此等記憶單元之兩端的半導體柱中,具有對應源極的源極線雜質層、及對應汲極的位元 線雜質層。此外,相對於一個記憶單元,若該兩側之記憶單元的一方為源極,則另一方則發揮作為汲極的作用。如此,縱型NAND型快閃記憶體電路係SGT電路的一種。因此,本發明亦可應用於與NAND型快閃記憶體電路的混合電路。
此外,亦可在“1”寫入中,藉由非專利文獻14所記載之使用閘極引發汲極洩漏電流的撞擊游離化現象而產生電子、電洞對,且以所產生的電洞群充滿浮體FB內。此點在本發明之其他實施型態中亦復相同。
此外,在圖1中,即使是在使N+層3a、3b、P層Si柱2之各個導電型之極性相反的構造中,亦進行動態快閃記憶體動作。此時,在屬於N型的Si柱2中,多數載子係成為電子。因此,因為撞擊游離化所產生的電子群被蓄積於通道區域7中而設定“1”狀態。
此外,本發明在不脫離本發明之廣義的精神與範圍下,亦可進行各種實施型態及變更。此外,上述的實施型態,係用以說明本發明之一實施例者,非限定本發明的範圍。上述實施例及變形例係可任意地組合。再者,視需要,除上述實施型態之構成要件的一部分以外,亦均屬本發明之技術思想的範圍內。
[產業上的可利用性]
依據本發明之半導體記憶裝置,可獲得高密度而且高性能之使用了SGT之記憶裝置的動態快閃記憶體。
BL0,BL1,BL2,BL3,BL:位元線
PL:板線
SL:源極線
WL,WL0,WL1,WL2:字元線

Claims (8)

  1. 一種半導體記憶裝置,係具備由複數個半導體記憶單元排列成行列狀而成的區塊,
    前述各半導體記憶單元係具有:
    半導體基體,係在基板上相對於前述基板朝垂直方向豎立或朝水平方向延伸;
    第一雜質層和第二雜質層,係位於前述半導體基體的兩端;
    第一閘極絕緣層,係包圍前述第一雜質層與前述第二雜質層之間之前述半導體基體之側面的一部分或全部,且接觸或接近前述第一雜質層;
    第二閘極絕緣層,係包圍前述半導體基體之側面的一部分或全部,且與前述第一閘極絕緣層相連,且接觸或接近前述第二雜質層;
    第一閘極導體層,係覆蓋前述第一閘極絕緣層;
    第二閘極導體層,係覆蓋前述第二閘極絕緣層;及
    通道半導體層,為前述半導體基體被前述第一閘極絕緣層和前述第二閘極絕緣層所覆蓋而成者;
    前述半導體記憶裝置係控制施加於前述第一閘極導體層、前述第二閘極導體層、前述第一雜質區域和前述第二雜質區域的電壓,而在前述通道半導體層的內部保持因為撞擊游離化現象或閘極引發汲極洩漏電流所形成的電洞群,
    將前述通道半導體層之電壓設為第一資料保持電壓,以進行記憶體寫入動作;
    控制施加於前述第一雜質層、前述第二雜質層、前述第一閘極導體層和前述第二閘極導體層的電壓,而從前述第一雜質層和前述第二雜質層的一方或兩方移除前述電洞群中的殘存電洞群,而進行記憶體抹除動作;
    將前述通道半導體層的電壓設為比前述第一資料保持電壓低的第二資料保持電壓;
    在前述區塊內,
    於前述各半導體記憶單元中,前述第一雜質層係與源極線連接,前述第二雜質層係與位元線連接,前述第一閘極導體層和前述第二閘極導體層中的一方係與字元線連接,另一方係與第一驅動控制線連接,
    在以前述字元線中之所選擇的字元線作為第一字元線、且以鄰接於前述第一字元線的前述字元線作為第二字元線時,藉由施加於前述源極線、前述位元線及前述第一驅動控制線的電壓、施加於前述第一字元線的第一電壓、和施加於前述第二字元線的第二電壓,將前述第一字元線所選擇之複數個前述半導體記憶單元的記憶資料讀取至前述位元線,以進行記憶體讀取動作。
  2. 如請求項1所述之半導體記憶裝置,其中,係在以鄰接於前述第一字元線且位於前述第二字元線之相反側的前述字元線作為第三字元線時,藉由施加於前述源極線、前述位元線及前述第一驅動控制線的電壓、施加於前述第一字元線的前述第一電壓、和施加於前述第二字元線及前述第三字元線之一方或兩方的前述第二電壓,將前述第一字元線所選擇之複數個前述半導體記憶單元的記憶資料讀取至前述位元線,以進行記憶體讀取動作。
  3. 如請求項1所述之半導體記憶裝置,其中,前述半導體基體的前述記憶資料係被讀取至前述位元線,且以感測放大器電路判定是寫入資料還是抹除資料。
  4. 如請求項1所述之半導體記憶裝置,其中,前述第一電壓係正電壓,前述第二電壓係負電壓。
  5. 如請求項2所述之半導體記憶裝置,其中,前述第二字元線和前述第三字元線中的一方或兩方係於第一時刻變為第二電壓,前述第一字元線係於從前述第一時刻經過一段時間後的第二時刻變為第一電壓,且將前述第一字元線所選擇之複數個前述半導體記憶單元的記憶資料讀取至前述位元線,以進行記憶體讀取動作。
  6. 如請求項5所述之半導體記憶裝置,其中,前述第二字元線和前述第三字元線的一方或兩方係於前述第一時刻變為前述負電壓,前述第一字元線係於前述第二時刻變為前述正電壓,且將前述第一字元線所選擇之複數個前述半導體記憶單元的記憶資料讀取至前述位元線,以進行記憶體讀取動作。
  7. 如請求項1所述之半導體記憶裝置,其中,構成前述區塊之所有前述半導體記憶單元的前述第一驅動控制線係形成為共通者。
  8. 如請求項1所述之半導體記憶裝置,其中,前述第一閘極導體層與前述通道半導體層之間的第一閘極電容係比前述第二閘極導體層與前述通道半導體層之間的第二閘極電容大。
TW111101303A 2021-02-02 2022-01-12 半導體元件記憶裝置 TWI813133B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
WOPCT/JP2021/003725 2021-02-02
PCT/JP2021/003725 WO2022168158A1 (ja) 2021-02-02 2021-02-02 半導体メモリ装置

Publications (2)

Publication Number Publication Date
TW202245276A true TW202245276A (zh) 2022-11-16
TWI813133B TWI813133B (zh) 2023-08-21

Family

ID=82741248

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111101303A TWI813133B (zh) 2021-02-02 2022-01-12 半導體元件記憶裝置

Country Status (3)

Country Link
US (1) US20230377635A1 (zh)
TW (1) TWI813133B (zh)
WO (1) WO2022168158A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024079816A1 (ja) * 2022-10-12 2024-04-18 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 半導体素子を用いたメモリ装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3898715B2 (ja) * 2004-09-09 2007-03-28 株式会社東芝 半導体装置およびその製造方法
JP4791986B2 (ja) * 2007-03-01 2011-10-12 株式会社東芝 半導体記憶装置
TWI492432B (zh) * 2009-12-17 2015-07-11 Hitachi Ltd Semiconductor memory device and manufacturing method thereof

Also Published As

Publication number Publication date
US20230377635A1 (en) 2023-11-23
WO2022168158A1 (ja) 2022-08-11
TWI813133B (zh) 2023-08-21

Similar Documents

Publication Publication Date Title
TWI799069B (zh) 半導體元件記憶裝置
US20230377635A1 (en) Semiconductor element memory device
US11990204B2 (en) Memory device using semiconductor element
TWI815350B (zh) 半導體元件記憶裝置
TWI795233B (zh) 半導體元件記憶裝置
TWI806492B (zh) 半導體元件記憶裝置
TWI794046B (zh) 半導體元件記憶裝置
TWI795167B (zh) 半導體元件記憶裝置
TWI787046B (zh) 半導體元件記憶裝置
TWI806354B (zh) 半導體元件記憶裝置
TWI806510B (zh) 具有記憶元件的半導體裝置
TWI806427B (zh) 半導體元件記憶裝置
TWI807584B (zh) 半導體元件記憶單元及半導體元件記憶裝置
TWI806582B (zh) 使用半導體元件的記憶裝置
TWI806598B (zh) 使用半導體元件的記憶裝置
TWI823293B (zh) 半導體元件記憶裝置
TWI824574B (zh) 使用半導體元件的記憶裝置
TWI807874B (zh) 使用半導體元件的記憶裝置
TWI806346B (zh) 半導體元件記憶裝置
TWI813346B (zh) 使用半導體元件的記憶裝置
WO2023199474A1 (ja) 半導体素子を用いたメモリ装置
WO2023170755A1 (ja) 半導体素子を用いたメモリ装置
TW202247177A (zh) 半導體元件記憶裝置
TW202236636A (zh) 半導體元件記憶裝置