TWI806510B - 具有記憶元件的半導體裝置 - Google Patents
具有記憶元件的半導體裝置 Download PDFInfo
- Publication number
- TWI806510B TWI806510B TW111110594A TW111110594A TWI806510B TW I806510 B TWI806510 B TW I806510B TW 111110594 A TW111110594 A TW 111110594A TW 111110594 A TW111110594 A TW 111110594A TW I806510 B TWI806510 B TW I806510B
- Authority
- TW
- Taiwan
- Prior art keywords
- conductor layer
- aforementioned
- gate conductor
- layer
- gate
- Prior art date
Links
- 230000015654 memory Effects 0.000 title claims abstract description 109
- 239000004065 semiconductor Substances 0.000 title claims description 56
- 239000004020 conductor Substances 0.000 claims abstract description 287
- 239000000758 substrate Substances 0.000 claims abstract description 31
- 239000012535 impurity Substances 0.000 claims description 29
- 239000011159 matrix material Substances 0.000 claims description 16
- 230000001360 synchronised effect Effects 0.000 claims description 7
- 239000010410 layer Substances 0.000 description 427
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 41
- 238000007667 floating Methods 0.000 description 41
- 239000003990 capacitor Substances 0.000 description 10
- 238000010586 diagram Methods 0.000 description 10
- 230000007246 mechanism Effects 0.000 description 9
- 238000005516 engineering process Methods 0.000 description 8
- 239000000463 material Substances 0.000 description 8
- 229910004298 SiO 2 Inorganic materials 0.000 description 7
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 7
- 239000012212 insulator Substances 0.000 description 7
- 229910052710 silicon Inorganic materials 0.000 description 7
- 239000010703 silicon Substances 0.000 description 7
- 230000008859 change Effects 0.000 description 6
- 230000008878 coupling Effects 0.000 description 6
- 238000010168 coupling process Methods 0.000 description 6
- 238000005859 coupling reaction Methods 0.000 description 6
- 239000002356 single layer Substances 0.000 description 6
- 230000000694 effects Effects 0.000 description 5
- 230000002093 peripheral effect Effects 0.000 description 5
- 230000010354 integration Effects 0.000 description 4
- 239000002184 metal Substances 0.000 description 4
- 238000000034 method Methods 0.000 description 4
- 101100083853 Homo sapiens POU2F3 gene Proteins 0.000 description 3
- 101100058850 Oryza sativa subsp. japonica CYP78A11 gene Proteins 0.000 description 3
- 101150059175 PLA1 gene Proteins 0.000 description 3
- 102100026466 POU domain, class 2, transcription factor 3 Human genes 0.000 description 3
- 102100026918 Phospholipase A2 Human genes 0.000 description 3
- 101710096328 Phospholipase A2 Proteins 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 239000002135 nanosheet Substances 0.000 description 3
- 101001096022 Homo sapiens Phospholipase B1, membrane-associated Proteins 0.000 description 2
- -1 PLb1 Proteins 0.000 description 2
- 102100037883 Phospholipase B1, membrane-associated Human genes 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 238000010494 dissociation reaction Methods 0.000 description 2
- 230000005593 dissociations Effects 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000009471 action Effects 0.000 description 1
- 230000004323 axial length Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000018109 developmental process Effects 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 239000002784 hot electron Substances 0.000 description 1
- 238000011835 investigation Methods 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 238000005457 optimization Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000008929 regeneration Effects 0.000 description 1
- 238000011069 regeneration method Methods 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 229920006395 saturated elastomer Polymers 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 239000002344 surface layer Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/20—DRAM devices comprising floating-body transistors, e.g. floating-body cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/403—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration common to a multiplicity of memory cells, i.e. external refresh
- G11C11/404—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration common to a multiplicity of memory cells, i.e. external refresh with one charge-transfer gate, e.g. MOS transistor, per cell
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4096—Input/output [I/O] data management or control circuits, e.g. reading or writing circuits, I/O drivers or bit-line switches
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C14/00—Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down
- G11C14/0009—Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down in which the volatile element is a DRAM cell
- G11C14/0036—Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down in which the volatile element is a DRAM cell and the nonvolatile element is a magnetic RAM [MRAM] element or ferromagnetic cell
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/03—Making the capacitor or connections thereto
- H10B12/036—Making the capacitor or connections thereto the capacitor extending under the transistor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/05—Making the transistor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
- H10B12/33—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells the capacitor extending under the transistor
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Databases & Information Systems (AREA)
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
Abstract
本發明係設有與豎立於基板1上之Si柱2的底部相連的N+層3a、以及與Si柱2的頂部相連的N+層3b。N+層3a與N+層3b,當其中一者為源極時,另一者為汲極。並且,Si柱2的N+層3a與N+層3b之間成為通道區域7。而且,形成有圍繞該Si柱2之下部的第一閘極絕緣層4a、與圍繞Si柱2之上部的第二閘極絕緣層4b。此第一閘極絕緣層4a、第二閘極絕緣層4b係分別與作為此源極、汲極之N+層3a,3b接觸或是靠近。而且,圍繞此第一閘極絕緣層4a而形成有第一閘極導體層5a、第二閘極導體層5b。並且,第一閘極導體層5a、第二閘極導體層5b係分離且圍繞此第一閘極絕緣層4a而形成。並且,形成有圍繞第二閘極絕緣層4b的第三閘極導體層5c。藉此,形成動態快閃記憶單元。
Description
本發明係關於一種具有記憶元件的半導體裝置。
近年來,於LSI(Large Scale Integration:大型積體電路)技術開發中,要求具有記憶元件的半導體裝置的高積體化與高性能化。
一般的平面型MOS(Metal-Oxide-Semiconductor:金屬氧化物半導體)電晶體中,其通道(channel)朝沿著半導體基板的上表面之水平方向延伸。相對於此,SGT(Surrounding Gate Transistor:環繞閘電晶體)的通道係朝相對於半導體基板的上表面為垂直的方向延伸(例如參照專利文獻1、非專利文獻1)。因此,SGT與平面型MOS電晶體相比較,可達到半導體裝置的高密度化。使用此SGT作為選擇電晶體,能夠進行連接有電容器的DRAM(Dynamic Random Access memory:動態隨機存取記憶體,例如參照非專利文獻2)、連接有電阻變化元件的PCM(Phase change Memory:相變化記憶體,例如參照非專利文獻3)、RRAM(Resistive Random Access memory:電阻式隨機存取記憶體,例如參照非專利文獻4)、藉由電流改變磁自旋方向而改變電阻之MRAM(Magneto-resistive
Random Access memory:磁阻式隨機存取記憶體,例如參照非專利文獻5)等的高積體化。此外,尚有由不具有電容器的一個MOS電晶體所構成之DRAM記憶單元(參照非專利文獻6)等。本案係關於一種半導體裝置,其具有可僅由不具有電阻變化元件或電容器的MOS電晶體所構成的動態快閃記憶體。
圖7顯示由上述之不具有電容器的一個MOS電晶體所構成的DRAM記憶單元之寫入操作;圖8顯示操作上的問題點;圖9顯示讀取操作(參照非專利文獻6至10)。
圖7顯示DRAM記憶單元的寫入操作。圖7(a)顯示“1”寫入狀態。此處,記憶單元係由一個不具有電容器的MOS電晶體110a所構成的DRAM記憶單元,該MOS電晶體110a係形成於SOI(Silicon on Insulator,絕緣體上矽)基板101,且藉由連接源極線SL的源極N+層103(以下,將包含高濃度施體雜質的半導體區域稱為「N+層」)、連接位元線BL的汲極N+層104、連接字元線WL的閘極導電層105、以及MOS電晶體110a的浮體(Floating Body)102所構成。另外,浮體102正下方與SOI基板的SiO2層101接觸。當進行由該一個MOS電晶體110a所構成之記憶單元的“1”寫入時,係使MOS電晶體110a在飽和區域中操作。也就是,從源極N+層103所延伸的電子通道107中具有夾止點(pinch-off point)108,且未到達連接位元線的汲極N+層104。如此,將與汲極N+層104連接的位元線BL、及與閘極導電層105連接的字元線WL都設為高電壓,並使閘極電壓為約1/2汲極電壓左右來使MOS電晶體110a操作時,電場強度在汲極N+層104附近的夾止點108成為最大。結果,從源極N+層103往
汲極N+層104流動之加速的電子會撞擊Si的晶格,並藉由此時失去的動能而產生電子-電洞對。大多數產生的電子(未圖示)會到達汲極N+層104。此外,極小部分之非常熱的電子會穿越閘極氧化膜109,而到達閘極導電層105。並且,同時產生的電洞106會對浮體102充電。此時,浮體102為P型Si,因此產生的電洞會有助於作為多數載體的增加部分。浮體102會被產生的電洞106所充滿,當浮體102的電壓比源極N+層103高出Vb以上,進一步產生的電洞會對源極N+層103放電。此處,Vb為源極N+層103與P層的浮體102之間的PN接面的內建電壓(built-in voltage),約0.7V。圖7(b)顯示由產生的電洞106將浮體102飽和充電的情況。
接著,使用圖7(c)來說明記憶單元110之“0”寫入操作。“1”寫入的記憶單元110a與“0”寫入的記憶單元110b係相對於共同的選擇字元線WL隨機地存在。圖7(c)中,顯示從“1”寫入狀態改寫為“0”寫入狀態的情況。在“0”寫入時,將位元線BL的電壓設為負偏壓,且將汲極N+層104與P層的浮體102之間的PN接面設為順偏壓。結果,預先在前週期(cycle)中產生在浮體102的電洞106會往與位元線BL連接的汲極N+層104流動。當寫入操作結束時,會獲得:被產生的電洞106充滿的記憶單元110a(圖7(b))、以及排出產生的電洞的記憶單元110b(圖7(c))的兩個記憶單元的狀態。被電洞106充滿的記憶單元110a的浮體102的電位會變得比不具有產生的電洞的浮體102還高。因此,記憶單元110a的閾值電壓會變得比記憶單元110b的閾值電壓還低。其情況係顯示於圖7(d)。
接著,使用圖8來說明由上述的一個MOS電晶體所構成之記憶單元的操作上的問題點。如圖8(a)所示,浮體102的電容CFB為連接
字元線的閘極與浮體102之間的電容CWL、連接源極線的源極N+層103與
浮體102之間的PN接面的接面電容CSL、以及連接位元線的汲極N+層103
與浮體102之間的PN接面的接面電容CBL的總和,且以下述式來表示:
CFB=CWL+CBL+CSL (1)。
因此,在寫入時若字元線電壓VWL震盪,成為記憶單元的記憶節點(接點)的浮體102的電壓也會受其影響。其情況顯示於圖8(b)。在寫入時,當字元線電壓VWL從0V上升至VProgWL時,浮體102的電壓VFB會藉由與字元線之間的電容耦合而從字元線電壓變化之前的初期狀態電壓VFB1上升至VFB2。其電壓變化量△VFB係以下述式來表示:
△VFB=VFB2-VFB1=CWL/(CWL+CBL+CSL)×VProgWL (2)。此處,以下述式來表示:
β=CWL/(CWL+CBL+CSL) (3)
其中,將β稱為耦合率。在如上述的記憶單元中,CWL的貢獻率較大,例如CWL:CBL:CSL=8:1:1。此情形,β=0.8。例如,當字元線從寫入時之5V變成寫入結束後之0V時,由於字元線與浮體102之間的電容耦合,使得浮體102會接收到達5V×β=4V程度之振幅雜訊。因此,存在無法充分獲得寫入時的浮體102的“1”電位與“0”電位之間的電位差裕度(margin)的問題點。
圖9顯示讀取操作。圖9(a)係顯示“1”寫入狀態,而圖9(b)係顯示“0”寫入狀態。然而,實際上,即使藉由“1”寫入將Vb寫入至浮體102,當寫入結束而字元線回復成0V時,浮體102仍會下降至負偏壓。於寫入
“0”時,由於會形成更深的負偏壓,因此於寫入時無法充分增加“1”與“0”之間的電位差裕度。這種較小的操作裕度為本DRAM記憶單元的深切問題。並且,還存在有如何將用以驅動此DRAM記憶單元的周邊電路形成在同一基板上的課題。
此外,還有一種在SOI(Silicon On Insulator,絕緣體上矽)層使用兩個MOS電晶體來形成一個記憶單元的雙電晶體(Twin-Transistor)記憶元件(例如參照專利文獻4,5)。該等元件係使區分兩個MOS電晶體的浮體通道(Floating body channel)之作為源極或汲極的N+層接觸絕緣層而形成。藉由該N+層接觸絕緣層,使兩個MOS電晶體之浮體通道電性分離。屬於信號電荷之電洞群係被蓄積於一方的電晶體之浮體通道。如前述,蓄積有電洞之浮體通道之電壓會對於鄰接之MOS電晶體之閘極電極的脈衝電壓施加,因此與式(2)所示同樣地大幅變化。據此,如使用圖7至圖9所說明,會有無法使寫入時的“1”與“0”之間的操作裕度充分增加的問題(例如參照非專利文獻15、圖8)。
(先前技術文獻)
(專利文獻)
[專利文獻1]日本特開平2-188966號公報
[專利文獻2]日本特開平3-171768號公報
[專利文獻3]日本特許第3957774號公報
[專利文獻4]US2008/0137394 A1
[專利文獻5]US2003/0111681 A1
(非專利文獻)
非專利文獻1:Hiroshi Takato, Kazumasa Sunouchi, Naoko Okabe, Akihiro Nitayama, Katsuhiko Hieda, Fumio Horiguchi, and Fujio Masuoka: IEEE Transaction on Electron Devices, Vol.38, No.3, pp.573-578 (1991)
非專利文獻2:H. Chung, H. Kim, H. Kim, K. Kim, S. Kim, K. Dong, J. Kim, Y.C. Oh, Y. Hwang, H. Hong, G. Jin, and C. Chung: “4F2 DRAM Cell with Vertical Pillar Transistor(VPT),” 2011 Proceeding of the European Solid-State Device Research Conference, (2011)
非專利文獻3:H. S. Philip Wong, S. Raoux, S. Kim, Jiale Liang, J. R. Reifenberg, B. Rajendran, M. Asheghi and K. E. Goodson: “Phase Change Memory,” Proceeding of IEEE, Vol.98, No 12, December, pp.2201-2227 (2010)
非專利文獻4:T. Tsunoda, K. Kinoshita, H. Noshiro, Y. Yamazaki, T. Iizuka, Y. Ito, A. Takahashi, A. Okano, Y. Sato, T. Fukano, M. Aoki, and Y. Sugiyama: “Low Power and high Speed Switching of Ti-doped NiO ReRAM under the Unipolar Voltage Source of less than 3V,” IEDM (2007)
非專利文獻5:W. Kang, L. Zhang, J. Klein, Y. Zhang, D. Ravelosona, and W. Zhao: “Reconfigurable Codesign of STT-MRAM Under Process Variations in Deeply Scaled Technology,” IEEE Transaction on Electron Devices, pp.1-9 (2015)
非專利文獻6:M. G. Ertosum, K. Lim, C. Park, J. Oh, P. Kirsch, and K. C. Saraswat: “Novel Capacitorless Single-Transistor Charge-Trap DRAM (1T CT DRAM) Utilizing Electron,” IEEE Electron Device Letter, Vol. 31, No.5, pp.405-407 (2010)
非專利文獻7:J. Wan, L. Rojer, A. Zaslavsky, and S. Critoloveanu: “A Compact Capacitor-Less High-Speed DRAM Using Field Effect-Controlled Charge Regeneration,” Electron Device Letters, Vol. 35, No.2, pp.179-181 (2012)
非專利文獻8:T. Ohsawa, K. Fujita, T. Higashi, Y. Iwata, T. Kajiyama, Y. Asao, and K. Sunouchi: “Memory design using a one-transistor gain cell on SOI,” IEEE JSSC, vol.37, No.11, pp1510-1522 (2002).
非專利文獻9:T. Shino, N. Kusunoki, T. Higashi, T. Ohsawa, K. Fujita, K. Hatsuda, N. Ikumi, F. Matsuoka, Y. Kajitani, R. Fukuda, Y. Watanabe, Y. Minami, A. Sakamoto, J. Nishimura, H. Nakajima, M. Morikado, K. Inoh, T. Hamamoto, A. Nitayama: “Floating Body RAM Technology and its Scalability to 32nm Node and Beyond,” IEEE IEDM (2006).
非專利文獻10:E. Yoshida: “A Capacitorless 1T-DRAM Technology Using Gate-Induced Drain-Leakage (GIDL) Current for Low-Power and High-Speed Embedded Memory,” IEEE IEDM (2006).
非專利文獻11:E. Yoshida, and T. Tanaka: “A Capacitorless 1T-DRAM Technology Using Gate-Induced Drain-Leakage (GIDL) Current
for Low-Power and High-Speed Embedded Memory,” IEEE Transactions on Electron Devices, Vol. 53, No. 4, pp. 692-697,Apr. 2006.
非專利文獻12:J. Y. Song, W. Y. Choi, J. H. Park, J. D. Lee, and B-G. Park: “Design Optimization of Gate-All-Around (GAA) MOSFETs,” IEEE Trans. Electron Devices, vol. 5, no. 3, pp.186-191, May 2006.
非專利文獻13:N. Loubet, et al.: “Stacked Nanosheet Gate-All-Around Transistor to Enable Scaling Beyond FinFET,” 2017 IEEE Symposium on VLSI Technology Digest of Technical Papers, T17-5, T230-T231, June 2017.
非專利文獻14:H. Jiang, N. Xu, B. Chen, L. Zeng1, Y. He, G. Du, X. Liu and X. Zhang: “Experimental investigation of self heating effect (SHE) in multiple-fin SOI FinFETs,” Semicond. Sci. Technol. 29 (2014) 115021 (7pp).
非專利文獻15:F. Morishita, H. Noda, I. Hayashi, T. Gyohten, M. Oksmoto, T. Ipposhi, S. Maegawa, K. Dosaka, and K. Arimoto: “Capacitorless Twin-Transistor Random Access Memory (TTRAM) on SOI,”IEICE Trans. Electron., Vol. E90-c., No.4 pp.765-771 (2007)
在使用SGT的記憶裝置且為去除電容器的一個電晶體型的DRAM(增益單元)中,會有當字元線與浮動狀態的SGT主體的電容結合耦合較大,而在資料讀取時或寫入時使字元線的電位震盪時,作為雜訊直接
傳遞給SGT主體的問題點。結果會引起誤讀取或記憶資料的誤改寫的問題,使得去除電容器的一個電晶體型的DRAM(增益單元)實用化變得困難。於是,必須解決上述問題,並且以高密度且低成本將記憶單元與用以驅動記憶單元的周邊電路形成在同一基板上。
為解決上述課題,本發明之記憶裝置係包含:
第一半導體母體,相對於基板位於垂直方向或水平方向;
第一雜質層與第二雜質層,係與前述第一半導體母體的兩端相連;
前述第一雜質層側的第一閘極絕緣層,係圍繞前述第一半導體母體的局部;
前述第二雜質層側的第二閘極絕緣層,係圍繞前述第一閘極絕緣層與前述第二雜質層之間的前述第一半導體母體;
第一閘極導體層,係在前述第一半導體母體的水平剖面中圍繞前述第一閘極絕緣層之外周的第一區域;
第二閘極導體層,係在水平剖面中與前述第一閘極導體層分離,且包圍前述第一閘極絕緣層之外周的與前述第一區域不同的第二區域;
第三閘極導體層,係圍繞前述第二閘極絕緣層;以及
第一絕緣層,係位於前述第一閘極導體層與前述第三閘極導體層之間,以及前述第二閘極導體層與前述第三閘極導體層之間;並且
前述記憶裝置係進行如下運作:
控制施加至前述第一雜質層、前述第二雜質層、前述第一閘極導體層、前述第二閘極導體層及前述第三閘極導體層的電壓,而在前述第一半導體
柱內藉由流動於前述第一雜質層與前述第二雜質層之間的電流引起的撞擊游離現象或閘極引發汲極漏電流而產生電子群及電洞群,並將所產生的前述電子群與前述電洞群當中的前述電子群從前述第一半導體母體去除,且使前述電洞群的局部或全部殘留在前述第一半導體柱內,以進行記憶體寫入操作,以及將前述電洞群當中的殘留電洞群從前述第一半導體母體去除的記憶體抹除操作。(第一發明)
上述第一發明中,係進行:將比前述第一閘極導體層更低的電壓施加至前述第二閘極導體層,使藉由前述撞擊游離現象或前述閘極引發汲極漏電流而產生的前述電洞群蓄積於靠近前述第二閘極導體層的前述第一半導體母體的動作。(第二發明)
上述第一發明中,與前述第一雜質層及前述第二雜質層中的一方相連的配線為源極線、與另一方相連的配線為位元線,與前述第一閘極導體層相連的配線為第一驅動控制線,與前述第二閘極導體層相連的記線為第二驅動控制線,與前述第三閘極導體層相連的配線為字元線;藉由施加至前述源極線、前述位元線、前述第一驅動控制線、前述第二驅動控制線及前述字元線之電壓,而進行前述記憶體抹除操作及前述記憶體寫入操作。(第三發明)
上述第一發明中,前述第一閘極導體層與前述第一半導體母體之間的閘極電容、以及前述第二閘極導體層與前述第一半導體母體之間
的閘極電容合計而得的第一閘極電容,係比前述第三閘極導體層與前述第一半導體母體之間的第二閘極電容還大。(第四發明)
為解決上述課題,本發明之記憶裝置係包含分別由相對於前述基板形成於垂直方向之第一發明所述之記憶裝置所構成的至少第一至第四記憶裝置,前述第一及第二記憶裝置在俯視觀看時係排列於第一直線上,前述第三記憶裝置在俯視觀看時係排列於與前述第一直線平行的第二直線上,且與前述第一記憶裝置鄰接,而且,前述第四記憶裝置係在前述第二直線上排列成與前述第三記憶裝置及前述第二記憶裝置鄰接;且該記憶裝置係具有:第四閘極導體層,係連接前述第一記憶裝置之前述第一閘極導體層與前述第二記憶裝置之前述第一閘極導體層,且該第四閘極導體層係與前述第一直線平行地延伸;第五閘極導體層,係連接前述第一記憶裝置之前述第二閘極導體層與前述第二記憶裝置之前述第二閘極導體層,且該第五閘極導體層係與前述第一直線平行地延伸;第六閘極導體層,係連接前述第三記憶裝置之前述第一閘極導體層與前述第四記憶裝置之前述第一閘極導體層,且該第六閘極導體層係與前述第一直線平行地延伸;
第七閘極導體層,係連接前述第三記憶裝置之前述第二閘極導體層與前述第四記憶裝置之前述第二閘極導體層,且該第七閘極導體層係與前述第一直線平行地延伸;第八閘極導體層,係連接前述第一記憶裝置之前述第三閘極導體層與前述第二記憶裝置之前述第三閘極導體層,且該第八閘極導體層係與前述第一直線平行地延伸;以及第九閘極導體層,係連接前述第三記憶裝置之前述第三閘極導體層與前述第四記憶裝置之前述第三閘極導體層,且該第九閘極導體層係與前述第一直線平行地延伸。(第五發明)
上述第五發明中,供給至前述第四閘極導體層、前述第六閘極導體層的驅動電壓係與供給至前述第一閘極導體層的驅動電壓同步;供給至前述第五閘極導體層、前述第七閘極導體層的驅動電壓係與供給至前述第二閘極導體層的驅動電壓同步。(第六發明)
上述第五發明中,前述第五閘極導體層與前述第六閘極導體層係相連而成為第十閘極導體層;前述第四閘極導體層、前述第七閘極導體層係與供給至前述第一閘極導體層的驅動電壓同步,前述第十閘極導體層係與供給至前述第二閘極導體層的驅動電壓同步。(第七發明)
上述第一發明中,前述第一閘極導體層係包含覆蓋前述第一閘極絕緣層的前述第一區域的第一導體層,以及覆蓋前述第一導體層的第一配線導體層;前述第二閘極導體層係包含覆蓋前述第一閘極絕緣層的前述第二區域的第二導體層,以及覆蓋前述第二導體層的第二配線導體層。(第八發明)
上述第五發明中,前述第三閘極導體層係包含覆蓋前述第二閘極絕緣層的第三導體層,以及覆蓋前述第三導體層的第三配線導體層。(第九發明)
1:基板
2,22a,22b,22c,22d:Si柱
3a,3b,21,23a,23b,23c,23d,103,104:N+層
4a:第一閘極絕緣層
4b:第二閘極絕緣層
5a:第一閘極導體層
5b:第二閘極導體層
5c:第三閘極導體層
6:絕緣層
7:通道區域
7a:第一通道層(第一通道區域)
7b:第二通道層(第二通道區域)
9:動態快閃記憶單元
11:電洞群
12a,12b:反轉層
13:夾止點
20:P層
26,33,37:SiO2層
27a,27b:HfO2層
28a1,28a2,28b1,28b2,28A1,28B1,28A2,36a,36b:TiN層
40a,40b:配線金屬層
101:基板(SiO2層)
102:浮體
105:閘極導電層
106:電洞
107:電子通道
109:閘極氧化膜
110,110b:記憶單元
110a:記憶單元(MOS電晶體)
BL,BL1,BL2:位元線
PL1:第一板線(板線,第一PL線)
PL2:第二板線(板線,第二PL線)
PLa1,PLb1,PLA1,PLA2:第一板線
PLa2,PLb2,PLB1:第二板線
SL:源極線
WL,WL1,WL2:字元線
圖1係顯示第一實施型態之動態快閃記憶裝置的結構的圖。
圖2係用於說明第一實施型態之動態快閃記憶裝置的抹除操作機制的圖。
圖3係用於說明第一實施型態之動態快閃記憶裝置的寫入操作機制的圖。
圖4A係用於說明第一實施型態之動態快閃記憶裝置的讀取操作機制的圖。
圖4B係用於說明第一實施型態之動態快閃記憶裝置的讀取操作機制的圖。
圖5係說明第二實施型態之動態快閃記憶單元的結構的圖。
圖6係說明第三實施型態之動態快閃記憶單元的結構的圖。
圖7係顯示習知例之不具有電容器的DRAM記憶單元的寫入操作的圖。
圖8係用於說明習知例之不具有電容器的DRAM記憶單元的操作上之問題點的圖。
圖9係顯示習知例之不具有電容器的DRAM記憶單元的讀取操作的圖。
在下文中,一面參照圖式一面說明本發明之使用半導體元件之記憶裝置(以下稱為動態快閃記憶體)之實施型態的結構、及操作。
(第一實施型態)
使用圖1至圖4A、圖4B來說明本發明之第一實施型態的動態快閃記憶單元的結構及操作機制。使用圖1來說明動態快閃記憶單元的結構。並且,使用圖2來說明資料抹除機制、使用圖3來說明資料寫入機制、使用圖4A、圖4B來說明資料讀取機制。
圖1顯示本發明之第一實施型態的動態快閃記憶單元的結構,(a)為立體圖,(b)為後述之第一及第二閘極導體層5a,5b之部分的水平剖面圖。如圖1(a)所示,在基板1(申請專利範圍之「基板」的一例)上形成有:具有P型或i型(本徵型)的導電型之矽柱2(申請專利範圍之「第一半導體柱」的一例)(以下將矽柱稱為「Si柱」)、與Si柱2的底部相連的N+層3a(申請專利範圍的「第一雜質層」的一例)、與Si柱2的頂部相連的N+層3b(申請專利範圍的「第二雜質層」的一例)。N+層3a與N+層3b,當其
中一者為源極時,另一者為汲極。並且,Si柱2的N+層3a與N+層3b之間成為通道區域7。而且,形成有圍繞該Si柱2之下部的第一閘極絕緣層4a(申請專利範圍的「第一閘極絕緣層」的一例)、與圍繞Si柱2之上部的第二閘極絕緣層4b(申請專利範圍的「第二閘極絕緣層」的一例)。此第一閘極絕緣層4a、第二閘極絕緣層4b係分別與此作為源極、汲極之N+層3a,3b接觸或是靠近。而且,圍繞此第一閘極絕緣層4a而形成有第一閘極導體層5a(申請專利範圍的「第一閘極導體層」的一例)、第二閘極導體層5b(申請專利範圍的「第二閘極導體層」的一例)。如圖1(b)所示,第一閘極導體層5a與第二閘極導體層5b係分離並圍繞第一閘極絕緣層4a而形成。並且,個別地形成有圍繞第二閘極絕緣層4b的第三閘極導體層5c。並且,第一閘極導體層5a與第三閘極導體層5c、第二閘極導體層5b與第三閘極導體層5c係藉由絕緣層6來分離。並且,通道區域7係包含:被第一閘極絕緣層4a所圍繞的第一通道區域7a;以及被第二閘極絕緣層4b所圍繞的第二通道區域7b。藉此形成動態快閃記憶單元9,其中包含:作為源極、汲極之N+層3a,3b;通道區域7;第一閘極絕緣層4a;第二閘極絕緣層4b;第一閘極導體層5a;第二閘極導體層5b;以及第三閘極導體層5c。並且分別地,N+層3a係與源極線SL(申請專利範圍的「源極線」的一例)連接;N+層3b係與位元線BL(申請專利範圍的「位元線」的一例)連接;第一閘極導體層5a係與第一板線PL1(申請專利範圍的「第一驅動控制線」的一例)連接;第二閘極導體層5b係與第二板線PL2(申請專利範圍的「第二驅動控制線」的一例)連接;第三閘極導體層5c係與字元線WL(申請專利範圍的「字元線」的一例)連接。
另外,動態快閃記憶單元亦可相對於基板1為水平。此時,圖1(b)所示之第一閘極導體層5a、第二閘極導體層5b之聯繫各者的兩端之缺口的A-A’線可相對於基板1為水平,亦可相對於基板1為垂直。此外,基板1亦可由SOI(Silicon On Insulator,絕緣體上矽)、由單層或複數層所構成之Si或其他的半導體材料來形成。此外,基板1亦可為:由N層、或P層之單層、或複數層所構成的井層。此外,圖1(b)中,第一閘極導體層5a與第二閘極導體層5b圍繞第一閘極絕緣層4a之圓周方向的長度(外周長)係相同,但各自之外周長亦可不同。
使用圖2說明抹除操作機制。N+層3a,3b間的通道區域7係電性與基板分離,且形成浮體。圖2(a)顯示:在抹除操作前於通道區域7蓄積有在前週期中藉由撞擊游離而產生的電洞群11的狀態。此處,使第二PL線PL2的電壓比第一PL線PL1的電壓還低,藉此將電洞群11蓄積於與、PL線PL2相連的第二閘極導體層側的通道區域7。並且,如圖2(b)所示,在抹除操作時,將源極線SL的電壓設為負電壓VERA。此處,VERA例如為-3V。結果,會與通道區域7的初始電位值無關地,使連接源極線SL之作為源極的N+層3a與通道區域7的PN接面成為順偏壓。結果,在前週期中藉由撞擊游離所產生之蓄積在通道區域7的電洞群11會被吸引至源極部的N+層3a,使得通道區域7的電位VFB成為VFB=VERA+Vb。此處,Vb為PN接面的內建電壓,且約為0.7V。因此,VERA=-3V的情形,通道區域7的電位係成為-2.3V。此值為抹除狀態的通道區域7之電位狀態。因此,若浮體的通道區域7的電位成為負電壓,則動態快閃記憶單元9之N通道MOS電晶體的閾值電壓會因為基板偏壓效應而變高。因此,如圖2(c)所示,連接該字元線WL的第二閘極導體層5b的閾值電壓會變高。此通道區域7的抹除狀態會形成邏輯記憶資料“0”。在資料讀取中,藉由將施加
至與板線PL1相連的第一閘極導體層5a的電壓設定為比邏輯記憶資料“1”時的閾值電壓還要高且比邏輯記憶資料“0”時的閾值電壓還要低,可得到如圖2(c)所示,即使因邏輯記憶資料“0”讀取而將字元線WL的電壓提高也不會有電流流通的特性。另外,施加至上述之位元線BL、源極線SL、字元線WL、板線PL1,PL2的電壓條件僅為用以進行抹除操作的一例,亦可為其他可進行抹除操作的操作條件。
圖3顯示本發明之第一實施型態的動態快閃記憶單元的寫入操作。如圖3(a)所示,對源極線SL所連接的N+層3a例如輸入0V,而對位元線BL所連接的N+層3b例如輸入3V,且對板線PL1,PL2所連接的第一閘極導體層5a、第二閘極導體層5b例如輸入2V,而對字元線WL所連接的第三閘極導體層5c例如輸入5V。結果,如圖3(a)所示,在板線PL1所連接的第一閘極導體層5a及板線PL2所連接的第二閘極導體層5b的內側形成反轉層12a,且使由被第一閘極導體層5a、第二閘極導體層5b包圍的通道區域7a所構成的第一N通道MOS電晶體區域在飽和區域中進行操作。結果,在板線PL1,PL2所連接的第一閘極導體層5a、第二閘極導體層5b之內側的反轉層12a存在夾止點13。另一方面,使由被字元線WL所連接之第三閘極導體層5c包圍的通道區域7b所構成的第二N通道MOS電晶體區域在線性區域中進行操作。結果,在字元線WL所連接的第三閘極導體層5c的內側不存在夾止點而全面地形成反轉層12b。全面地形成在該字元線WL所連接的第三閘極導體層5c的內側的反轉層12b係作為具有第一閘極導體層5a、第二閘極導體層5b的第一N通道MOS電晶體區域之實質的汲極而運作。結果,在被串聯連接之具有第一閘極導體層5a、
第二閘極導體層5b的第一N通道MOS電晶體區域、與具有第三閘極導體層5c的第二N通道MOS電晶體區域之間的通道區域7的境界區域(第一境界區域)電場會變成最大,且在此區域產生撞擊游離現象。該區域屬於從具有字元線WL所連接之第三閘極導體層5c的第二N通道MOS電晶體區域觀看的源極側的區域,因此將該現象稱為源極側撞擊游離現象。藉由此源極側撞擊游離現象,電子會從源極線SL所連接的N+層3a往位元線所連接的N+層3b流動。加速的電子會撞擊晶格Si原子,並藉由其動能而產生電子-電洞對。產生的電子有大部分往位元線BL所連接的N+層3b流動。此外,亦可在“1”寫入時,使用閘極引發汲極漏電流(GIDL:Gate Induced Drain Leakage)而產生電子-電洞對(參照非專利文獻11),且藉由所產生的電洞群來充滿浮體FB內。
並且,如圖3(b)所示,所產生的電洞群11屬於通道區域7的多數載子,其將通道區域7充電為正偏壓。源極線SL所連接的N+層3a為0V,因此通道區域7會被充電至源極線SL所連接的N+層3a與通道區域7之間的PN接面的內建電壓Vb(約0.7V)。當通道區域7被充電為正偏壓時,第一N通道MOS電晶體區域與第二N通道MOS電晶體區域的閾值電壓會因為基板偏壓效應而變低。藉此,如圖3(c)所示,字元線WL所連接的第二通道區域7b之N通道MOS電晶體的閾值電壓會變低。將此通道區域7的寫入狀態分配為邏輯記憶資料“1”。
另外,在寫入操作時,亦可取代第一境界區域,而於第一雜質層與第一通道半導體層之間的第二境界區域、或者第二雜質層與第二通道半導體層之間的第三境界區域中,藉由撞擊游離現象、或者GIDL電流來使電子-電洞對產生,且藉由產生的電洞群11來對通道區域7進行充電。另外,亦可對第一閘極導體層5a施加使其在飽和區域中進行操作的電壓,對第二閘極導體層5b、第三閘極導體層5c施加使其在線性區域中進行操
作的電壓。此情形中,撞擊游離現象係在靠近第一閘極導體層5a的通道區域7的表層發生。施加至上述之位元線BL、源極線SL、字元線WL、板線PL1,PL2的電壓條件僅為用以進行寫入操作的一例,亦可為其他可進行寫入操作的操作條件。
使用圖4A、圖4B,說明本發明之第一實施型態的動態快閃記憶單元的讀取操作,以及與此相關聯的記憶單元結構。使用圖4A(a)至圖4A(c)來說明動態快閃記憶單元的讀取操作。如圖4A(a)所示,當通道區域7被充電至內建電壓Vb(約0.7V)時,N通道MOS電晶體的閾值電壓會因為基板偏壓效應而降低。將該狀態分配為邏輯記憶資料“1”。如圖4A(b)所示,在進行寫入之前所選擇的記憶區塊為預先處於抹除狀態“0”的情形中,通道區域7的浮體電壓VFB係形成為VERA+Vb。藉由寫入操作而隨機地記憶寫入狀態“1”。結果,對字元線WL作成邏輯“0”與“1”的邏輯記憶資料。如圖4A(c)所示,係利用兩個閾值電壓相對於該字元線WL的高低差,並由感測放大器(sense amplifier)來進行讀取。在資料讀取中,藉由將施加至與板線PL1相連的第一閘極導體層5a的電壓設定為比邏輯記憶資料“1”時的閾值電壓還要高且比邏輯記憶資料“0”時的閾值電壓還要低,可得到如圖2(c)所示,即使因邏輯記憶資料“0”讀取而將字元線WL的電壓提高也不會有電流流通的特性。
使用圖4B(d)至圖4B(g),說明本發明之第一實施型態的動態快閃記憶單元的讀取操作時之第一閘極導體層5a、第二閘極導體層5b與第三閘極導體層5c三者之閘極電容的大小關係、以及與此相關聯的操作。較佳為:字元線WL所連接之第三閘極導體層5c的閘極電容係設計為比板線PL1,PL2所連接之第一閘極導體層5a、第二閘極導體層5b合計而得的閘極電容還小。如圖4B(d)所示,將板線PL1,PL2所連接之第一閘極導體層5a、第二閘極導體層5b的垂直方向的長度設為比字元線WL所連接之第三閘極導體層5c的垂直方向的長度還長,而使字元線WL所連接之第三閘極導體層5c的閘極電容比板線PL1,PL2所連接之第一閘極導體層5a、
第二閘極導體層5b合計而得的閘極電容還小。圖4B(e)顯示圖4B(d)之動態快閃記憶體的一單元的等效電路。並且,圖4B(f)顯示動態快閃記憶體的耦合電容關係。此處,CWL為第三閘極導體層5c的電容,CPL為第一閘極導體層5a的電容CPL1與第二閘極導體層5b的電容CPL2合計而得的電容,CBL為作為汲極之N+層3b與第二通道區域7b之間的PN接面的電容,CSL為作為源極之N+層3a與第一通道區域7a之間的PN接面的電容。如圖4B(g)所示,當字元線WL電壓震盪時,其操作會作為雜訊而對通道區域7造成影響。此時的通道區域7的電位變動△VFB會成為:
△VFB=CWL/(CPL+CWL+CBL+CSL)×VReadWL (4)
此處,VReadWL為字元線WL之讀取時的振幅電位。從式(4)可得知,若將CWL的貢獻率設為相較於通道區域7的整體電容CPL+CWL+CBL+CSL較小,△VFB就會變小。CBL+CSL為PN接面的電容,為了將其增大,例如增大Si柱2的直徑。然而,這不適於記憶單元的細微化。對此,將板線PL1,PL2所連接之第一閘極導體層5a、第二閘極導體層5b之軸方向的長度設為比字元線WL所連接之第三閘極導體層5c之軸方向的長度還長,藉此,可使△VFB進一步變小,而不會使俯視觀看時之記憶單元的積體度降低。另外,施加至上述之位元線BL、源極線SL、字元線WL、板線PL1,PL2的電壓條件僅為用以進行讀取操作的一例,亦可為其他可進行讀取操作的操作條件。
此外,圖1中,係以設置圍繞沿垂直方向豎立於基板1上的第一Si柱2a的側面整體的第一閘極絕緣層4a、第二閘極絕緣層4b,且圍繞第一閘極絕緣層4a、第二閘極絕緣層4b整體而具有第一閘極導體層5a、
第二閘極導體層5b、第三閘極導體層5c的SGT為例,說明動態快閃記憶元件。如本實施型態之說明中所示,本動態快閃記憶元件只要為滿足將藉由撞擊游離現象、或者閘極引發汲極漏電流所產生的電洞群保持於通道區域7之條件的結構即可。為此,通道區域7只要為與基板1分離的浮體結構即可。由此,使用例如屬於SGT之其中之一的GAA(Gate All Around,環繞式閘極:例如參照非專利文獻12)技術、Nanosheet(奈米片:例如參照非專利文獻13)技術而相對於基板1水平地形成通道區域的半導體母體,亦可進行前述的動態快閃記憶體操作。此外,亦可為使用SOI(Silicon On Insulator,絕緣體上矽)的裝置結構。在該裝置結構中,通道區域的底部接觸SOI基板的絕緣層,且圍繞其他通道區域而被閘極絕緣層及元件分離絕緣層圍繞。即使在此結構中,通道區域亦為浮體結構。如此,本實施型態所提供的動態快閃記憶元件中,只要滿足通道區域屬於浮體結構的條件即可。此外,即使為將Fin電晶體(例如參照非專利文獻14)形成於SOI基板上的結構,若通道區域屬於浮體結構,即可進行本動態快閃操作。
再者,在圖1中係鄰接於與源極線SL相連的N+層3a而設置了與第一板線PL1相連的第一閘極導體層5a、及與第二板線PL2相連的第二閘極導體層5b,但亦可鄰接於N+層3a而設置與字元線WL相連的第三閘極導體層5c,且鄰接於與位元線BL相連的N+層3b而設置第一閘極導體層5a、第二閘極導體層5b。
本實施型態係提供下列特徵。
(特徵1)
本發明之第一實施型態的動態快閃記憶單元於進行寫入、讀取操作時,字元線WL的電壓會上下震盪。此時,連接於板線PL1,PL2的第一閘極導體層5a、第二閘極導體層5b係發揮使字元線WL與通道區域7之間的電容耦合比降低的作用。結果,可顯著抑制字元線WL的電壓上下震盪時之
通道區域7的電壓變化的影響。藉此,可增大用以表示邏輯“0”與“1”之字元線WL的SGT電晶體的閾值電壓差。此與動態快閃記憶單元的操作裕度的擴大相關聯。再者,在資料讀取中,藉由將施加至與板線PL1相連的第一閘極導體層5a的電壓設定為比邏輯記憶資料“1”時的閾值電壓還要高且比邏輯記憶資料“0”時的閾值電壓還要低,可得到即使因邏輯記憶資料“0”讀取而將字元線WL的電壓提高也不會有電流流通的特性。此係進一步與動態快閃記憶單元的操作裕度的擴大相關聯。
(特徵2)
本發明之第一實施型態中,與板線PL1連接的第一閘極導體層5a、以及與板線PL2連接的第二閘極導體層5b係分離並圍繞第一閘極絕緣層4a而形成。藉由將施加至板線PL2的電壓設為比施加至板線PL1的電壓還低,使電洞群蓄積於靠近與板線PL2連接的第二閘極導體層5b的通道區域7a。藉此,與以一個閘極電極圍繞通道區域7a的結構相比,可蓄積較多的電洞群。此外,在讀取操作中,可藉由施加至第二閘極導體層5b的電壓來控制通道區域7a的浮體電壓。藉此,在讀取操作中,可維持更穩定的回授偏壓(back bias)效果。藉由以上所述,實現具備更廣的操作裕度之動態快閃記憶單元。
使用圖5,說明本實施型態之動態快閃記憶體之記憶單元的結構。圖5(a)為將動態快閃記憶體之第一板線導體層橫切而成的俯視圖。圖5(b)為沿著圖5(a)的X-X’線的剖面圖。圖5(c)為沿著圖5(a)的Y-Y’線的剖面圖。
設有P層20(以下,將包含受體(acceptor)雜質的半導體區域稱為「P層」)、以及與P層20相連的N+層21。並且,在N+層21上設有Si柱22a,22b,22c,22d。並且,在Si柱22a至22d的頂部設有N+層23a,23b,23c,23d(未圖示)。並且,在Si柱22a至22d的外周部的N+層21上設有SiO2層26。並且,圍繞Si柱22a至22d的下方側面而設有HfO2層27a。並且,設有:圍繞HfO2層27a,且以在Si柱22a,22b的側面分離
狀態相連,且在X-X’線方向延伸的TiN層28a1,28a2;以及,以在Si柱22c,22d的側面分離狀態相連,且在X-X’線方向延伸的TiN層28b1,28b2。並且,設有覆蓋TiN層28a1,28a2,28b1,28b2的SiO2層33。並且,圍繞Si柱22a至22d的上方側面而在SiO2層33上設有HfO2層27b。並且,覆蓋整體而設有SiO2層37。並且,設有與N+層23a,23c相連的配線金屬層40a、以及與N+層23b,23d相連的配線金屬層40b。
圖5中,N+層21係與源極線SL連接。並且,TiN層28a1,28b1係與第一板線PLa1,PLb1相連,TiN層28a2,28b2係與第二板線PLa2,PLb2相連。並且,TiN層36a,36b係與字元線WL1,WL2相連。並且,N+層23a,23c係與位元線BL1相連,N+層23b,23d係與位元線BL2相連。藉此,於基板20上形成複數個動態快閃記憶單元。
另外,圖5中,說明的是TiN層28a1,28b1與第一板線PLa1,PLb1相連,TiN層28a2,28b2與第二板線PLa2,PLb2相連的例子。相對於此,TiN層28a1,28b1亦可與第二板線PLa2,PLb2,TiN層28a2,28b2亦可與第一板線PLa1,PLb1相連。此外,即使TiN層28a1,28b2與第一板線PLa1,PLb1相連,且TiN層28a2,28b2與第二板線PLa2,PLb2相連,亦可使TiN層28a1,28a2,28b1,28b2之各者仍可發揮圖1中之第一閘極導體層5a、第二閘極導體層5b的作用。
此外,圖5中,係顯示TiN層28a1,28a2,28b1,28b2由單一的TiN材料形成的例子。相對於此,亦可藉由具備閘極導體層之作用的導體層與具備配線導體層之作用的導體層形成。此等閘極導體層、配線導體層亦可藉由單層或複數層材料層而構成。同樣地,閘極導體層36a,36b亦
可藉由具備閘極導體層之作用的導體層與具備配線導體層之作用的導體層形成。此等閘極導體層及配線導體層亦可藉由單層或複數層材料層而構成。
本實施型態係提供下列特徵。
(特徵1)
本實施型態中,係設有與第一板線PLa1相連的TiN層28a1、以及與第二板線PLa2相連的TiN層28a2,該TiN層28a1與TiN層28a2係以分離狀態圍繞Si柱22a,22b的外周部,且在X-X’線方向相連。同樣地,設有與第一板線PLb1相連的TiN層28b1、以及與第二板線PLb2相連的TiN層28b2,該TiN層28b1與TiN層28b2係以分離狀態圍繞Si柱22c,22d的外周部,且在X-X’線方向相連。並且,藉由將施加至第二板線PLa2,PLb2的電壓設為比施加至第一板線PLa1,PLb1的電壓還小,可將藉由撞擊游離所產生的電洞群蓄積於靠近第二TiN層28a2,28b2的Si柱22a至22d。藉此,可使蓄積電洞群的量比被板線導體層圍繞Si柱22a至22d的外周整體而成的動態快閃記憶單元還大。藉此,可擴大動態快閃記憶單元的動作裕度。
(特徵2)
例如,在將脈衝電壓施加至字元線WL1、板線PLa1以進行與字元線WL1相連的記憶單元的讀取的操作中,藉由固定對於板線PLa2的施加電壓,可抑制通道區域7的電位變動,而可擴大動態快閃記憶單元的動作裕度。
使用圖6,說明第三實施型態之動態快閃記憶體之記憶單元的結構。圖6(a)為將動態快閃記憶體之第一板線導體層橫切而成的俯視圖。圖6(b)為沿著圖6(a)的X-X’線的剖面圖。圖6(c)為沿著圖6(a)的Y-Y’線的剖面圖。圖6中,對與圖5的同一構成部分附加同一符號。
圍繞HfO2層27a側面而設有在俯視觀看時與相向的Si柱22a,22b行與Si柱22c,22d行之側面相連的TiN層28B1。並且,設有與TiN層28B1分離而圍繞Si柱22a,22b的外周部,且沿著X-X’線相連的TiN層28A1。並且,設有與TiN層28B1分離而圍繞Si柱22c,22d的外周部,且沿著X-X’線相連的TiN層28A2。並且,TiN層28A1,28A2係與第一板線PLA1,PLA2連接。並且,TiN層28B1係與第二板線PLB1連接。其他係與使用圖5所說明的第二實施型態相同。
本實施型態係提供下列特徵。
(特徵1)
第二實施型態中,TiN層28a2與TiN層28b1係分離而形成。相對於此,本實施型態中,係形成為未設置TiN層28a2與TiN層28b1之分離區域的構造。藉此,可將單元面積設為比第二實施型態的動態快閃記憶單元還小,謀求動態快閃記憶單元的高積體化。
(其他實施型態)
另外,第一實施型態中,係形成Si柱2,惟亦可為由此以外的半導體材料所構成的半導體柱。此點在本發明的其他實施型態中亦復相同。
此外,第一實施型態的N+層3a,3b亦可藉由包含施體雜質的Si或其他半導體材料層來形成。此外,亦可由不同的半導體材料層來形成。
此外,上述者的形成方法,亦可由磊晶成長法、或者由其他的方法來形成N+層。此點在本發明的其他實施型態中亦復相同。
此外,第二實施型態中,係使用TiN層28a1,28a2,28b1,28b2作為與板線PLa1,PLa2,PLb1,PLb2相連的閘極導體層。相對於此,亦可使用單層或組合複數層之導體材料層來取代TiN層28a1,28a2,28b1,28b2。同樣地,使用TiN層36a,36b作為與字元線WL,WL2相連的閘極導體層。相對於此,亦可使用單層或組合複數層之導體材料層來取代TiN層36a,36b。此外,閘極TiN層28a1,28a2,28b1,28b2,36a,36b亦可為其外側與例如W等之配線金屬層相連。此點在本發明的其他實施型態中亦復相同。
第二實施型態、第三實施型態中,係說明在P層10上形成四個Si柱22a至22d的例子,但亦可為四個以上。
此外,第一實施型態中,Si柱2的俯視觀看時的形狀為圓形形狀。相對於此,Si柱2的俯視觀看時的形狀亦可為橢圓形、朝一方向伸長的形狀等。並且,亦可混合存在俯視觀看形狀不同的Si柱而形成動態快閃記憶單元。此點在本發明的其他實施型態中亦復相同。
此外,圖1中係使用具有矩形形狀的垂直剖面的Si柱2進行說明,惟垂直剖面亦可為梯形形狀。此外,動態快閃記憶單元的Si柱2中之被第一閘極絕緣層4a圍繞的Si柱2的剖面、與被第二閘極絕緣層4b圍繞的Si柱2的剖面亦可分別為矩形形狀、梯形形狀而不同。此點在本發明的其他實施型態中亦復相同。
此外,亦可與第二實施形態中之Si柱22a至22d的底部的N+層21連接而使用例如W層等導體層。此點在本發明的其他實施型態中亦復相同。
此外,在圖1中,將第一閘極導體層5a、第二閘極導體層5b的閘極長度設為比第三閘極導體層5c的閘極長度還長,以使與板線PL1,PL2連接的第一閘極導體層5a、第二閘極導體層5b的閘極電容比與字元線WL連接的第三閘極導體層5c的閘極電容還大,藉此,可進一步使第一閘極導體層5a、第二閘極導體層5b合計而得的閘極電容比第三閘極導體層5c的閘極電容還大。此外,在將第一閘極導體層5a、第二閘極導體層5b的閘極長度設為或不設為比第三閘極導體層5c的閘極長度還長的結構中,即使例如將第一閘極絕緣層4a的閘極絕緣膜的膜厚設為比第二閘極絕緣層4b的閘極絕緣膜的膜厚還薄,亦可使第一閘極導體層5a、第二閘極導體層5b合計而得的閘極電容比第三閘極導體層5c的閘極電容還大。此外,還可改變各個閘極絕緣層的材料的介電常數,將第一閘極絕緣層4a的閘極絕緣膜的介電常數設為比第二閘極絕緣層4b的閘極絕緣膜的介電常數還高。此外,還可組合閘極導體層5a,5b,5c的長度、閘極絕緣層4a,4b的膜厚、介電常數的任意者,以進一步使第一閘極導體層5a、第二閘極導體層5b合計而得的閘極電容比第三閘極導體層5c的閘極電容還大。此點在本發明的其他實施型態中亦復相同。
另外,第二實施型態中,係顯示使Si柱22a至22d在俯視觀看時配置為正方形格狀的例子,惟亦可為配置為斜方格狀。此點在本發明的其他實施型態中亦復相同。
此外,圖1中,第三閘極導體層5c亦可在水平面、垂直剖面中分割為複數層導體層。藉由將驅動電壓施加至各個分割的導體層,可進行動態快閃記憶體操作。
此外,S已說明了在圖1中係鄰接於與源極線SL相連的N+層3a而設置了與第一板線PL1相連的第一閘極導體層5a、及與第二板線PL2相連的第二閘極導體層5b,但亦可鄰接於N+層3a而設置與字元線WL相連的第三閘極導體層5c,且鄰接於與位元線BL相連的N+層3b而設置第一閘極導體層5a、第二閘極導體層5b。此點在本發明的其他實施型態中亦復相同。
此外,本發明在不脫離本發明之廣義的精神與範圍下,亦可進行各種實施型態及變更。此外,上述的各實施型態,係用以說明本發明之一實施例者,非限定本發明的範圍。上述實施例及變形例係可任意地組合。再者,即使視需要而去除上述實施型態之構成要件的一部分,亦均屬本發明之技術思想的範圍內。
依據本發明之具有記憶元件的半導體裝置,可獲得具有高密度而且高性能的動態快閃記憶體之半導體裝置。
1:基板
2:Si柱
3a,3b:N+層
4a:第一閘極絕緣層
4b:第二閘極絕緣層
5a:第一閘極導體層
5b:第二閘極導體層
5c:第三閘極導體層
6:絕緣層
7:通道區域
7a:第一通道層(第一通道區域)
7b:第二通道層(第二通道區域)
9:動態快閃記憶單元
BL:位元線
PL1:第一板線(板線,第一PL線)
PL2:第二板線(板線,第二PL線)
SL:源極線
WL:字元線
Claims (9)
- 一種具有半導體元件的記憶裝置,該記憶裝置係包含:第一半導體母體,其中心軸相對於基板位於垂直方向或水平方向;第一雜質層與第二雜質層,係與前述第一半導體母體的兩端相連;前述第一雜質層側的第一閘極絕緣層,係圍繞前述第一半導體母體的局部;前述第二雜質層側的第二閘極絕緣層,係圍繞前述第一閘極絕緣層與前述第二雜質層之間的前述第一半導體母體;第一閘極導體層,係圍繞前述第一閘極絕緣層之外周的第一區域;第二閘極導體層,係在水平剖面中與前述第一閘極導體層分離,且包圍前述第一閘極絕緣層之外周的與前述第一區域不同的第二區域;第三閘極導體層,係圍繞前述第二閘極絕緣層;以及第一絕緣層,係位於前述第一閘極導體層與前述第三閘極導體層之間,以及前述第二閘極導體層與前述第三閘極導體層之間;並且前述記憶裝置係進行如下運作:控制施加至前述第一雜質層、前述第二雜質層、前述第一閘極導體層、前述第二閘極導體層及前述第三閘極導體層的電壓,而在前述第一半導體母體內藉由流動於前述第一雜質層與前述第二雜質層之間的電流引起的撞擊游離現象或閘極引發汲極漏電流而產生電子群及電洞群,並將所產生的前述電子群與前述電洞群當中的前述電子群從前述第一半導體母體去除,且使前述電洞群的局部或全部殘留在前述第一半導體母體內,以進行記憶體寫入操作;以及 將前述電洞群當中的殘留電洞群從前述第一半導體母體去除的記憶體抹除操作。
- 如請求項1所述之具有半導體元件的記憶裝置,其係進行:將比前述第一閘極導體層更低的電壓施加至前述第二閘極導體層,使藉由前述撞擊游離現象或前述閘極引發汲極漏電流而產生的前述電洞群蓄積於靠近前述第二閘極導體層的前述第一半導體母體的動作。
- 如請求項1所述之具有半導體元件的記憶裝置,其中,與前述第一雜質層及前述第二雜質層中的一方相連的配線為源極線、與另一方相連的配線為位元線,與前述第一閘極導體層相連的配線為第一驅動控制線,與前述第二閘極導體層相連的配線為第二驅動控制線,與前述第三閘極導體層相連的配線為字元線;藉由施加至前述源極線、前述位元線、前述第一驅動控制線、前述第二驅動控制線及前述字元線之電壓,而進行前述記憶體抹除操作及前述記憶體寫入操作。
- 如請求項1所述之具有半導體元件的記憶裝置,其中,前述第一閘極導體層與前述第一半導體母體之間的閘極電容、以及前述第二閘極導體層與前述第一半導體母體之間的閘極電容合計而得的第一閘極電容,係比前述第三閘極導體層與前述第一半導體母體之間的第二閘極電容還大。
- 一種具有半導體元件的記憶裝置,該記憶裝置係包含分別由相對於前述基板形成於垂直方向之請求項1所述之記憶裝置所構成的至少第一至第四記憶裝置,前述第一及第二記憶裝置在俯視觀看時係排列於 第一直線上,前述第三記憶裝置在俯視觀看時係排列於與前述第一直線平行的第二直線上,且與前述第一記憶裝置鄰接,而且,前述第四記憶裝置係在前述第二直線上排列成與前述第三記憶裝置及前述第二記憶裝置鄰接;且該記憶裝置係具有:第四閘極導體層,係連接前述第一記憶裝置之前述第一閘極導體層與前述第二記憶裝置之前述第一閘極導體層,且該第四閘極導體層係與前述第一直線平行地延伸;第五閘極導體層,係連接前述第一記憶裝置之前述第二閘極導體層與前述第二記憶裝置之前述第二閘極導體層,且該第五閘極導體層係與前述第一直線平行地延伸;第六閘極導體層,係連接前述第三記憶裝置之前述第一閘極導體層與前述第四記憶裝置之前述第一閘極導體層,且該第六閘極導體層係與前述第一直線平行地延伸;第七閘極導體層,係連接前述第三記憶裝置之前述第二閘極導體層與前述第四記憶裝置之前述第二閘極導體層,且該第七閘極導體層係與前述第一直線平行地延伸;第八閘極導體層,係連接前述第一記憶裝置之前述第三閘極導體層與前述第二記憶裝置之前述第三閘極導體層,且該第八閘極導體層係與前述第一直線平行地延伸;以及 第九閘極導體層,係連接前述第三記憶裝置之前述第三閘極導體層與前述第四記憶裝置之前述第三閘極導體層,且該第九閘極導體層係與前述第一直線平行地延伸。
- 如請求項5所述之具有半導體元件的記憶裝置,其中,供給至前述第四閘極導體層、前述第六閘極導體層的驅動電壓係與供給至前述第一閘極導體層的驅動電壓同步;供給至前述第五閘極導體層、前述第七閘極導體層的驅動電壓係與供給至前述第二閘極導體層的驅動電壓同步。
- 如請求項5所述之具有半導體元件的記憶裝置,其中,前述第五閘極導體層與前述第六閘極導體層係相連而成為第十閘極導體層;前述第四閘極導體層、前述第七閘極導體層係與供給至前述第一閘極導體層的驅動電壓同步,前述第十閘極導體層係與供給至前述第二閘極導體層的驅動電壓同步。
- 如請求項1所述之具有半導體元件的記憶裝置,其中,前述第一閘極導體層係包含覆蓋前述第一閘極絕緣層的前述第一區域的第一導體層,以及覆蓋前述第一導體層的第一配線導體層;前述第二閘極導體層係包含覆蓋前述第一閘極絕緣層的前述第二區域的第二導體層,以及覆蓋前述第二導體層的第二配線導體層。
- 如請求項1所述之具有半導體元件的記憶裝置,其中,前述第三閘極導體層係包含覆蓋前述第二閘極絕緣層的第三導體層,以及覆蓋前述第三導體層的第三配線導體層。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2021/014601 WO2022215157A1 (ja) | 2021-04-06 | 2021-04-06 | メモリ素子を有する半導体装置 |
WOPCT/JP2021/014601 | 2021-04-06 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202247351A TW202247351A (zh) | 2022-12-01 |
TWI806510B true TWI806510B (zh) | 2023-06-21 |
Family
ID=83450170
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111110594A TWI806510B (zh) | 2021-04-06 | 2022-03-22 | 具有記憶元件的半導體裝置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20220320098A1 (zh) |
JP (1) | JP7381145B2 (zh) |
TW (1) | TWI806510B (zh) |
WO (1) | WO2022215157A1 (zh) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20150325444A1 (en) * | 2013-05-16 | 2015-11-12 | Unisantis Electronics Singapore Pte. Ltd. | Method for producing an sgt-including semiconductor device |
US20170330623A1 (en) * | 2016-05-12 | 2017-11-16 | Korea University Research And Business Foundation | Dual gate semiconductor memory device with vertical semiconductor column |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3808763B2 (ja) * | 2001-12-14 | 2006-08-16 | 株式会社東芝 | 半導体メモリ装置およびその製造方法 |
JP4919767B2 (ja) * | 2006-11-10 | 2012-04-18 | 株式会社東芝 | 半導体記憶装置 |
JP5078338B2 (ja) * | 2006-12-12 | 2012-11-21 | ルネサスエレクトロニクス株式会社 | 半導体記憶装置 |
US7919800B2 (en) | 2007-02-26 | 2011-04-05 | Micron Technology, Inc. | Capacitor-less memory cells and cell arrays |
US8576628B2 (en) * | 2008-01-18 | 2013-11-05 | Sharp Kabushiki Kaisha | Nonvolatile random access memory |
JP2011165815A (ja) * | 2010-02-08 | 2011-08-25 | Toshiba Corp | 不揮発性半導体記憶装置 |
US20160013312A1 (en) * | 2013-03-05 | 2016-01-14 | PS4 Luxco S.A.R.L | Semiconductor device and manufacturing method therefor |
WO2016110981A1 (ja) * | 2015-01-08 | 2016-07-14 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッド | 柱状半導体装置と、その製造方法 |
WO2016162927A1 (ja) * | 2015-04-06 | 2016-10-13 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッド | 柱状半導体メモリ装置と、その製造方法 |
CN107592943B (zh) | 2015-04-29 | 2022-07-15 | 芝诺半导体有限公司 | 提高漏极电流的mosfet和存储单元 |
US20220367474A1 (en) * | 2020-12-25 | 2022-11-17 | Unisantis Electronics Singapore Pte. Ltd. | Memory device using semiconductor element |
WO2022239099A1 (ja) * | 2021-05-11 | 2022-11-17 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッド | メモリ素子を有する半導体装置 |
-
2021
- 2021-04-06 WO PCT/JP2021/014601 patent/WO2022215157A1/ja active Application Filing
- 2021-04-06 JP JP2022556246A patent/JP7381145B2/ja active Active
-
2022
- 2022-03-22 TW TW111110594A patent/TWI806510B/zh active
- 2022-04-05 US US17/713,839 patent/US20220320098A1/en active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20150325444A1 (en) * | 2013-05-16 | 2015-11-12 | Unisantis Electronics Singapore Pte. Ltd. | Method for producing an sgt-including semiconductor device |
US20170330623A1 (en) * | 2016-05-12 | 2017-11-16 | Korea University Research And Business Foundation | Dual gate semiconductor memory device with vertical semiconductor column |
Also Published As
Publication number | Publication date |
---|---|
JP7381145B2 (ja) | 2023-11-15 |
WO2022215157A1 (ja) | 2022-10-13 |
US20220320098A1 (en) | 2022-10-06 |
JPWO2022215157A1 (zh) | 2022-10-13 |
TW202247351A (zh) | 2022-12-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI799069B (zh) | 半導體元件記憶裝置 | |
TWI808752B (zh) | 使用柱狀半導體元件的記憶裝置 | |
TWI813133B (zh) | 半導體元件記憶裝置 | |
TWI815350B (zh) | 半導體元件記憶裝置 | |
TWI807689B (zh) | 半導體元件記憶裝置 | |
TWI806492B (zh) | 半導體元件記憶裝置 | |
TW202316435A (zh) | 使用半導體元件的記憶裝置 | |
TW202305797A (zh) | 半導體元件記憶裝置 | |
TWI806510B (zh) | 具有記憶元件的半導體裝置 | |
TWI806598B (zh) | 使用半導體元件的記憶裝置 | |
TWI813279B (zh) | 使用半導體元件的記憶裝置 | |
TWI813346B (zh) | 使用半導體元件的記憶裝置 | |
TWI824574B (zh) | 使用半導體元件的記憶裝置 | |
TWI806354B (zh) | 半導體元件記憶裝置 | |
TWI823293B (zh) | 半導體元件記憶裝置 | |
TWI807584B (zh) | 半導體元件記憶單元及半導體元件記憶裝置 | |
TWI813280B (zh) | 使用半導體元件的記憶裝置 | |
TWI787046B (zh) | 半導體元件記憶裝置 | |
TWI838745B (zh) | 使用半導體元件的記憶裝置 | |
TWI823289B (zh) | 具有記憶元件的半導體裝置 | |
TWI807874B (zh) | 使用半導體元件的記憶裝置 | |
TWI807586B (zh) | 半導體元件記憶裝置 | |
TW202301688A (zh) | 使用半導體元件的記憶裝置 | |
TW202236638A (zh) | 使用半導體元件的記憶裝置 | |
TW202303931A (zh) | 使用半導體元件的記憶裝置及其製造方法 |