TWI795167B - 半導體元件記憶裝置 - Google Patents

半導體元件記憶裝置 Download PDF

Info

Publication number
TWI795167B
TWI795167B TW111101301A TW111101301A TWI795167B TW I795167 B TWI795167 B TW I795167B TW 111101301 A TW111101301 A TW 111101301A TW 111101301 A TW111101301 A TW 111101301A TW I795167 B TWI795167 B TW I795167B
Authority
TW
Taiwan
Prior art keywords
layer
aforementioned
gate
impurity layer
semiconductor element
Prior art date
Application number
TW111101301A
Other languages
English (en)
Other versions
TW202236637A (zh
Inventor
作井康司
原田望
Original Assignee
新加坡商新加坡優尼山帝斯電子私人有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 新加坡商新加坡優尼山帝斯電子私人有限公司 filed Critical 新加坡商新加坡優尼山帝斯電子私人有限公司
Publication of TW202236637A publication Critical patent/TW202236637A/zh
Application granted granted Critical
Publication of TWI795167B publication Critical patent/TWI795167B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/20DRAM devices comprising floating-body transistors, e.g. floating-body cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/403Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration common to a multiplicity of memory cells, i.e. external refresh
    • G11C11/404Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration common to a multiplicity of memory cells, i.e. external refresh with one charge-transfer gate, e.g. MOS transistor, per cell
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4091Sense or sense/refresh amplifiers, or associated sense circuitry, e.g. for coupled bit-line precharging, equalising or isolating
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4096Input/output [I/O] data management or control circuits, e.g. reading or writing circuits, I/O drivers or bit-line switches 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/002Isolation gates, i.e. gates coupling bit lines to the sense amplifier
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/005Transfer gates, i.e. gates coupling the sense amplifier output to data lines, I/O lines or global bit lines
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/02Disposition of storage elements, e.g. in the form of a matrix array
    • G11C5/025Geometric lay-out considerations of storage- and peripheral-blocks in a semiconductor storage device

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Databases & Information Systems (AREA)
  • Dram (AREA)
  • Semiconductor Memories (AREA)

Abstract

本發明之半導體元件記憶裝置中,於基板1上之立於垂直方向或延伸於水平方向且剖面形狀為圓形或長方形的半導體基體(Si柱)10的兩端之第一雜質層3a與第二雜質層3b之間,具有包圍半導體基體10的第一閘極絕緣層4a、第二閘極絕緣層4b、第一閘極導體層5a、及第二閘極導體層5b。並且,本發明之半導體元件記憶裝置係進行記憶體寫入動作及記憶體抹除動作。該記憶體寫入動作係對於第一雜質層3a、第二雜質層3b、第一閘極導體層5a、第二閘極導體層5b施加電壓,藉由流動於第一雜質層3a與第二雜質層3b之間的電流而於通道區域7產生撞擊游離化現象,且對於所產生之電子群及電洞群,將電子群從通道區域7去除,而將電洞群的一部分保持於通道區域7。該記憶體抹除動作係將保持於通道區域7的電洞群從第一雜質層3a、第二雜質層3b的任一者或兩者去除而進行。一個記憶體單元係由二個半導體元件構成。記憶體單元之第一半導體元件的雜質層3a係與源極線SLA連接,雜質層3b係與位元線BLA連接,閘極導體層5a及5b係一者與字元線WLA連接,另一者與驅動控制線PLA連接。記憶體單元之第二半導體元件的雜質層3a係與源極線SLA連接,雜質層3b係與位元線/BLA連接,閘極導體層5a及5b係一者與字元線WLA連接,另一者與驅動控制線PLA連接。

Description

半導體元件記憶裝置
本發明係關於使用半導體元件的半導體記憶裝置。
近年來,LSI(Large Scale Integration,大型積體電路)技術開發上,有記憶體元件的高密集化與高性能化已要求。
通常的平面型MOS電晶體中,其通道係朝沿著半導體基板之上表面的水平方向延伸。相對於此,SGT(Surrounding Gate Transistor,環繞式閘極電晶體)的通道係相對於半導體基板之上表面沿垂直的方向延伸(例如參照專利文獻1、非專利文獻1)。因此,相較於平面型MOS電晶體,SGT更可達成半導體裝置的高密度化。使用此SGT作為選擇電晶體,可進行連接有電容器之DRAM(Dynamic Random Access Memory,動態隨機存取記憶體。例如參照非專利文獻2)、連接有電阻可變元件的PCM(Phase Change Memory,相變化記憶體。例如參照非專利文獻3)、RRAM(Resistive Random Access Memory,電阻式隨機存取記憶體。例如參照非專利文獻4)、及藉由電流使自旋磁矩的方向變化而使電阻變化的MRAM(Magnetoresistive Random Access,磁阻式隨機存取記憶體。例如參照非專利文獻5)等的高密集化。此外,亦有不具有電容器之由一個MOS 電晶體所構成的DRAM記憶單元(參照非專利文獻7)等。本案係關於不具有電阻可變元件、電容器等之僅由MOS電晶體所構成的動態快閃記憶體。
圖10(a)至(d)係顯示前述不具有電容器之由一個MOS電晶體構成之DRAM記憶單元的寫入動作,圖11(a)與(b)係顯示動作上的問題點,圖12(a)至(d)係顯示讀取動作(例如參照非專利文獻7至10)。圖10(a)係顯示”1”寫入狀態。在此,記憶單元係形成於SOI(Silicon on Insulator,絕緣層覆矽)基板100,藉由連接有源極線SL的源極N+層103(以下將含有高濃度供體雜質的半導體區域稱為「N+層」)、連接有位元線BL的汲極N+層104、連接有字元線WL的閘極導電層105、及MOS電晶體的浮動體(Floating Body)102而構成,不具有電容器,以一個MOS電晶體構成DRAM的記憶單元。在此,浮動體102的正下方係與SOI基板的SiO2層101相接。以一個MOS電晶體構成之記憶單元進行“1”的寫入之際,係使MOS電晶體在飽和區域動作。亦即,從源極N+層103延伸之電子的通道107中具有夾止點(pinch off)108而不會到達連接有位元線的汲極N+層104。如此,若連接於汲極N+層104之位元線BL與連接於閘極導電層105的字元線WL皆設為高電壓,使閘極電壓為汲極電壓的約1/2左右而使MOS電晶體動作,則在汲極N+層104附近的夾止點108中,電場強度成為最大。結果,從源極N+層103朝向汲極N+層104流動之經加速的電子會與Si的晶格撞擊,而會因為在該時點所失去的運動能量而產生電子、電洞對。所產生之大部分的電子(未圖示)係到達汲極N+層104。此外,極小部分之極熱的電子係越過閘極氧化膜109而到達閘極導電層105。並且,同時產生的電洞106則將浮動體102充電。此時,由於浮動體102為P型 Si,故所產生的電洞係有助於作為多數載子的增量。浮動體102係被所產生的電洞106所充滿,若浮動體102的電壓比源極N+層103更提高至Vb以上,則進一步產生的電洞會對源極N+層103放電。在此,Vb係源極N+層103與P層之浮動體102之間之PN接合的內建電壓,約0.7V。圖10(b)係顯示浮動體102已被所產生之電洞106飽與充電的情形。
接著使用圖10(c)來說明記憶單元110的“0”的寫入動作。對於共通的選擇字元線WL,隨機地存在有寫入“1”的記憶單元110及寫入“0”的記憶單元110。圖10(c)係顯示從“1”的寫入狀態改寫為“0”的寫入狀態的情形。寫入“0”時,使位元線BL的電壓為負偏壓,使汲極N+層104與P層之浮動體102之間的PN接合為順向偏壓。結果,先前的周期產生於浮動體102的電洞106係流向連接於位元線BL的汲極N+層104。若寫入動作結束,則會獲得被所產生之電洞106充滿的記憶單元110(圖10(b))以及所產生之電洞已被排出之記憶單元110(圖10(c))之二個記憶單元的狀態。被電洞106所充滿之記憶單元110之浮動體102的電位係高於已無所產生之電洞的浮動體102。因此,寫入“1”之記憶單元110的臨限值電壓係低於寫入“0”之記憶單元110的臨限值電壓,成為如圖10(d)所示的情形。
接著,使用圖11(a)與(b)來說明此種由一個MOS電晶體所構成之記憶單元之動作上的問題點。如圖11(a)所示,浮動體102的電容CFB係電容CWL、接合電容CSL、接合電容CBL的總和,以
CFB=CWL+CBL+CSL (8)
來表示。其中,電容CWL係連接有字元線之閘極與浮動體間的電容。接合電容CSL係連接有源極線之源極N+層103與浮動體102之間之PN接 合的接合電容。接合電容CBL係連接有位元線之汲極N+層104與浮動體102之間之PN接合的接合電容。此外,連接有字元線的閘極與浮動體之間的電容耦合比βWL係以
βWL=CWL/(CWL+CBL+CSL) (9)來表示。因此,若讀取時或寫入時字元線電壓VWL振盪,則成為記憶單元之記憶節點(接點)之浮動體102的電壓亦會受到其影響,成為如圖11(b)所示的情形,若讀取時或寫入時字元線電壓VWL從0V上升至VWLH,則浮動體102的電壓VFB係從字元線電壓變化之前之初始狀態之電壓VFB1,因字元線的電容耦合而上升至VFB2。其電壓變化量△VFB
△VFB=VFB2-VFB1WL×VWLH (10)來表示。
在此,式(9)的βWL中,CWL的貢獻率較大,例如CWL:CBL:CSL=8:1:1。此時,β=0.8。若字元線例如寫入時為5V而寫入結束後成為0V,則浮動體102會因為字元線WL與浮動體102的電容耦合而承受振盪雜訊達5V×βWL=4V。因此,會有無法充分取得寫入時之浮動體102之“1”電位與“0”電位的電位差的差分邊限的問題點。
圖12(a)至(c)係顯示讀取動作。圖12(a)係顯示“1”的寫入狀態,圖12(b)係顯示“0”的寫入狀態。然而,實際上,即使以“1”寫入對浮動體102寫入了Vb,字元線因寫入結束而返回0V時,浮動體102即會降低為負偏壓。要寫入“0”之際,由於會變得更負偏壓,因此如圖12(c)所示, 在寫入之際無法充分地增大“1”與”0”的電位差的差分邊限,故實際上處於難以將不具有電容器之DRAM記憶單元製品化的狀況。
此外,亦有在SOI(Silicon on Insulator,絕緣層覆矽)層上使用二個MOS電晶體來形成一個記憶單元而成的記憶體元件(例如參照專利文獻4、5,which are incorporated herein by these references)。此等元件中,區分二個MOS電晶體的浮動體通道之成為源極或汲極之N+層係接觸絕緣層而形成。藉由此N+層接觸於絕緣層,二個MOS電晶體的浮動體通道即電性分離。因此,積蓄有屬於信號電荷之電洞群之經分離之浮動體通道的電壓係如前所述,會因為施加於各個MOS電晶體之閘極電極的脈衝電壓而與(10)式所示同樣地大幅地變化。因此,會有無法充分地增大寫入之際之”1”與”0”之電位差的差分邊限的問題。
[先前技術文獻]
[專利文獻]
專利文獻1:日本特開平2-188966號公報
專利文獻2:日本特開平3-171768號公報
專利文獻3:日本特許第3957774號公報
專利文獻4:日本特許第3210355號公報
專利文獻5:US2008/0137394A1
專利文獻6:US2003/0111681A1
[非專利文獻]
非專利文獻1:Hiroshi Takato, Kazumasa Sunouchi, Naoko Okabe, Akihiro Nitayama, Katsuhiko Hieda, Fumio Horiguchi, and Fujio Masuoka: IEEE Transaction on Electron Devices, Vol.38, No.3, pp.573-578 (1991)
非專利文獻2:H.Chung, H. Kim, H. Kim, K. Kim, S. Kim, K. Dong, J. Kim, Y.C. Oh, Y. Hwang, H. Hong, G. Jin, and C. Chung: “4F2 DRAM Cell with Vertical Pillar Transistor(VPT),” 2011 Proceeding of the European Solid-State Device Research Conference, (2011)
非專利文獻3:H. S. Philip Wong, S. Raoux, S. Kim, Jiale Liang, J. R. Reifenberg, B. Rajendran, M. Asheghi and K. E. Goodson: “Phase Change Memory,” Proceeding of IEEE, Vol.98, No 12, December, pp.2201-2227 (2010)
非專利文獻4:T. Tsunoda, K. Kinoshita, H. Noshiro, Y. Yamazaki, T. Iizuka, Y. Ito, A. Takahashi, A. Okano, Y. Sato, T. Fukano, M. Aoki, and Y. Sugiyama: “Low Power and high Speed Switching of Ti-doped NiO ReRAM under the Unipolar Voltage Source of less than 3V,” IEDM (2007)
非專利文獻5:W. Kang, L. Zhang, J. Klein, Y. Zhang, D. Ravelosona, and W. Zhao: “Reconfigurable Codesign of STT-MRAM Under Process Variations in Deeply Scaled Technology,” IEEE Transaction on Electron Devices, pp.1-9 (2015)
非專利文獻6:M. G. Ertosum, K. Lim, C. Park, J. Oh, P. Kirsch, and K. C. Saraswat: “Novel Capacitorless Single-Transistor Charge-Trap DRAM (1T CT DRAM) Utilizing Electron,” IEEE Electron Device Letter, Vol. 31, No.5, pp.405-407 (2010)
非專利文獻7:J. Wan, L. Rojer, A. Zaslavsky, and S. Critoloveanu: “A Compact Capacitor-Less High-Speed DRAM Using Field Effect-Controlled Charge Regeneration,” Electron Device Letters, Vol. 35, No.2, pp.179-181 (2012)
非專利文獻8:T. Ohsawa, K. Fujita, T. Higashi, Y. Iwata, T. Kajiyama, Y. Asao, and K. Sunouchi: “Memory design using a one-transistor gain cell on SOI,” IEEE JSSC, vol.37, No.11, pp1510-1522 (2002).
非專利文獻9:T. Shino, N. Kusunoki, T. Higashi, T. Ohsawa, K. Fujita, K. Hatsuda, N. Ikumi, F. Matsuoka, Y. Kajitani, R. Fukuda, Y. Watanabe, Y. Minami, A. Sakamoto, J. Nishimura, H. Nakajima, M. Morikado, K. Inoh, T. Hamamoto, A. Nitayama: “Floating Body RAM Technology and its Scalability to 32nm Node and Beyond,” IEEE IEDM (2006).
非專利文獻10:E. Yoshida: “A Capacitorless 1T-DRAM Technology Using Gate-Induced Drain-Leakage (GIDL) Current for Low-Power and High-Speed Embedded Memory,” IEEE IEDM (2006).
非專利文獻11:J.Y. Song, W. Y. Choi, J. H. Park, J. D. Lee, and B-G. Park: “Design Optimization of Gate-All-Around (GAA) MOSFETs,” IEEE Trans. Electron Devices, vol. 5, no. 3, pp.186-191, May 2006.
非專利文獻12:N. Loubet, et al.: “Stacked Nanosheet Gate-All-Around Transistor to Enable Scaling Beyond FinFET,” 2017 IEEE Symposium on VLSI Technology Digest of Technical Papers, T17-5, T230-T231, June 2017.
非專利文獻13:H. Jiang, N. Xu, B. Chen, L. Zeng1, Y. He, G. Du, X. Liu and X. Zhang: “Experimental investigation of self heating effect (SHE) in multiple-fin SOI FinFETs,” Semicond. Sci. Technol. 29 (2014) 115021 (7pp).
非專利文獻14:E. Yoshida, and T. Tanaka: “A Capacitorless 1T-DRAM Technology Using Gate-Induced Drain-Leakage (GIDL) Current for Low-Power and High-Speed Embedded Memory,” IEEE Transactions on Electron Devices, Vol. 53, No. 4, pp. 692-697, Apr. 2006.
無電容器的一個電晶體型DRAM(增益單元)中,字元線與浮動體間的電容結合耦合較大,在資料讀取時、寫入時等時候字元線的電位振盪時,即會有直接被作為是對於浮動體傳遞的雜訊的問題。結果,引起誤讀取、記憶資料之誤改寫的問題,而難以達到無電容器的一電晶體型的DRAM(增益單元)的實用化。
為了解決上述問題,本發明之半導體元件記憶裝置係具備複數個第一記憶單元排列成矩陣狀的第一區塊;
前述第一記憶單元係包含第一半導體元件及第二半導體元件;前述第一半導體元件及第二半導體元件係具有:半導體基體,係在基板上相對於前述基板立於垂直方向或延伸於水平方向;第一雜質層與第二雜質層,係位於前述半導體基體的兩端;第一閘極絕緣層,係包圍前述第一雜質層與前述第二雜質層之間的前述半導體基體之側面的一部分或全部,且相接或靠近於前述第一雜質層;第二閘極絕緣層,係包圍前述半導體基體之側面的一部分或全部與前述第一閘極絕緣層相連,且相接或靠近於前述第二雜質層;第一閘極導體層,係覆蓋前述第一閘極絕緣層;第二閘極導體層,係覆蓋前述第二閘極絕緣層;及通道半導體層,係前述半導體基體被前述第一閘極絕緣層與前述第二閘極絕緣層所被覆的部分;前述半導體元件記憶裝置係控制施加於前述第一閘極導體層、前述第二閘極導體層、前述第一雜質層、及前述第二雜質層的電壓,而將藉由撞擊游離化現象或閘極引發汲極漏電流而形成的電洞群保持於前述通道半導體層的內部;前述第一記憶單元之第一半導體元件的前述第一雜質層係與源極線連接,前述第二雜質層係與第一位元線連接,前述第一閘極導體層及前述第二閘極導體層係一者與字元線連接,另一者與驅動控制線連接;前述第一記憶單元之第二半導體元件的前述第一雜質層係與前述源極線連接,前述第二雜質層係與第二位元線連接,前述第一閘極導體層及前述第二閘極導體層係一者與前述字元線連接,另一者與前述驅動控制線連接(第一發明)。
上述第一發明中,前述第一半導體元件的前述通道半導體層的電壓及前述第二半導體元件的前述通道半導體層的電壓,於資料寫入動作中,一者為第一資料保持電壓,而另一者為第二資料保持電壓(第二發明)。
上述第一發明中,前述第一記憶單元係具有一位元的容量(第三發明)。
上述第一發明中,前述第一位元線與前述第二位元線係連接於動態感測放大器電路,藉由前述動態感測放大器電路進行前述第一記憶單元的資料讀取動作及對前述第一記憶單元的資料寫入動作(第四發明)。
上述第一發明中,前述第一位元線與前述第二位元線係連接於差動放大電路,藉由前述差動放大電路進行前述第一記憶單元之資料的讀取動作(第五發明)。
上述第一發明中,前述第一區塊係混載於邏輯晶片(第六發明)。
上述第一發明更具備複數個第二記憶單元排列成矩陣狀的第二區塊;
前述第二記憶單元係包含前述第一半導體元件或第二半導體元件之任一者作為半導體元件;
前述第二記憶單元之前述半導體元件的第一雜質層係與源極線連接,前述第二雜質層係與位元線連接,前述第一閘極導體層及前述第二閘極導體層係一者與字元線連接,另一者與驅動控制線連接;
前述第二區塊係連同前述第一區塊混載於記憶體晶片(第七發明)。
1:基板
2:Si柱
3a:N+層(第一雜質層)
3b:N+層(第二雜質層)
4a,4b:閘極絕緣層
5a,5b:閘極導體層
6:絕緣層
7:通道區域
7a:第一通道Si層(第一通道半導體層)
7b:第二通道Si層(第二通道半導體層)
9:電洞群
10:第二記憶單元
32:邏輯物理轉換表
33:控制器電路
34:區塊位址解碼器電路
91:記憶體晶片
92,96:第二區塊(動態快閃記憶單元)
93,98:第一區塊(高速動態快閃記憶單元)
94:周邊電路
95:邏輯晶片
97:CPU或GPU
100:SOI基板
101:SiO2
102:浮動體
103:源極N+
104:汲極N+
105:閘極導電層
106:電洞
107:反轉層、電子的通道
108:夾止點
109:閘極氧化膜
110:記憶單元
200:第一記憶單元
201:第一半導體基體
202:第二半導體基體
BL:位元線
BLA:第一位元線
/BLA:第二位元線
35,BLK00,BLK01,BLK02,BLK03,BLK10,BLK11,BLK12,BLK13,BLK20,BLK21,BLK22,BLK23,BLK30,BLK31,BLK32,BLK33:區塊
BL0,BL1:第一位元線
/BL0,/BL1:第二位元線
C00,C01,C02,C10,C11,C12:記憶單元
CSL0,CSL1:縱列選擇線
FB:浮動體
FT:轉送信號
FP:預充電信號
IO,/IO:輸出入線
PL0,PL1,PL2:金屬板線
PLA:金屬板線(驅動控制線)
SA0,SA1:感測放大器電路
SLA:源極線
SAN,SAP:活性化信號
Tr1,Tr2,Tr0A,Tr0B,Tr1A,Tr1B,Tr2A,Tr2B,Tr3A,Tr3B,Tr4A,Tr4B,T1,T2,T3,T4,T5:MOS電晶體
WL0,WL1,WL2:字元線
WLA:字元線
CFB:電容
CWL:電容
CPL:電容
CSL:接合電容
CBL:接合電容
VWL:字元線電壓
VFB:浮動體的電壓
VB:偏壓電壓
Vcc:供給電壓
Vss:接地電壓
圖1係第一實施型態之具有SGT之記憶裝置的構造圖。
圖2係用以說明第一實施型態之具有SGT之記憶裝置之連接於金屬板線PL之第一閘極導體層5a的閘極電容大於連接於字元線WL之第二閘極導體層5b的閘極電容時之功效的圖。
圖3係用以說明第一實施型態之具有SGT之記憶裝置之寫入動作機制的圖。
圖4A係用以說明第一實施型態之具有SGT之記憶裝置之抹除動作機制的圖。
圖4B係用以說明第一實施型態之具有SGT之記憶裝置之抹除動作機制的圖。
圖5係用以說明第一實施型態之具有SGT之記憶裝置之讀取動作機制的圖。
圖6A係用以說明第一實施型態之具有SGT之記憶裝置之高速動態快閃記憶單元技術的圖。
圖6B係用以說明第一實施型態之具有SGT之記憶裝置之高速動態快閃記憶單元技術的圖。
圖6C係用以說明第一實施型態之具有SGT之記憶裝置之高速動態快閃記憶單元技術的圖。
圖6D係用以說明第一實施型態之具有SGT之記憶裝置之高速動態快閃記憶單元技術的圖。
圖6E係用以說明第一實施型態之具有SGT之記憶裝置之高速動態快閃記憶單元技術的圖。
圖6F係用以說明第一實施型態之具有SGT之記憶裝置之高速動態快閃記憶單元技術的圖。
圖6G係用以說明第一實施型態之具有SGT之記憶裝置之高速動態快閃記憶單元技術的圖。
圖6H係用以說明第一實施型態之具有SGT之記憶裝置之高速動態快閃記憶單元技術的圖。
圖7A係用以說明第二實施型態之具有SGT之記憶裝置之高速動態快閃記憶單元之感測放大器電路的圖。
圖7B係用以說明第二實施型態之具有SGT之記憶裝置之高速動態快閃記憶單元之感測放大器電路的圖。
圖8A係用以說明第三實施型態之具有SGT之記憶裝置之記憶體陣列的圖。
圖8B係用以說明第三實施型態之具有SGT之記憶裝置之記憶體陣列的圖。
圖9A係用以說明第四實施型態之具有SGT之記憶裝置之高速動態快閃記憶單元之應用晶片的圖。
圖9B係用以說明第四實施型態之具有SGT之記憶裝置之高速動態快閃記憶單元之應用晶片的圖。
圖10係用以說明習知例之不具有電容器之DRAM記憶單元之寫入動作的圖。
圖11係用以說明習知例之不具有電容器之DRAM記憶單元之動作上之問題點的圖。
圖12係顯示習知例之不具有電容器之DRAM記憶單元之讀取動作的圖。
以下參照圖式來說明本發明之使用半導體元件的記憶裝置(以下稱為動態快閃記憶體)。
(第一實施型態)
使用圖1至圖6來說明本發明第一實施型態之動態快閃記憶單元的構造及動作機制。使用圖1來說明動態快閃記憶單元的構造。並且,使用圖2來說明連接於金屬板線PL之第一閘極導體層5a的閘極電容大於連接於字元線WL之第二閘極導體層5b的閘極電容時之功效。並且,使用圖3來說明資料寫入動作機制,使用圖4來說明資料抹除動作機制,使用圖5來說明資料讀取動作機制。
圖1係顯示本發明第一實施型態之動態快閃記憶單元的構造。在形成於基板1(申請專利範圍之「基板」的一例)上之具有P型或i型(本徵型)導電型之矽半導體柱2(以下將矽半導體柱稱為「Si柱」)(申請專利範圍之「半導體基體」的一例)內的上下位置,形成有當一方成為源極時則另一方成為汲極的N+層3a、3b(申請專利範圍之「第一雜質層」、「第 二雜質層」的一例)。成為此源極、汲極之N+層3a、3b間之Si柱2的部分即成為通道區域7。以包圍此通道區域7之方式形成有第一閘極絕緣層4a(申請專利範圍之「第一閘極絕緣層」的一例)、第二閘極絕緣層4b(申請專利範圍之「第二閘極絕緣層」的一例)。此第一閘極絕緣層4a、第二閘極絕緣層4b係分別相接或靠近成為此源極、汲極的N+層3a、3b。以包圍此第一閘極絕緣層4a、第二閘極絕緣層4b之方式分別形成有第一閘極導體層5a(申請專利範圍之「第一閘極導體層」的一例)、第二閘極導體層5b(申請專利範圍之「第二閘極導體層」的一例)。並且,第一閘極導體層5a、第二閘極導體層5b係藉由絕緣層6(申請專利範圍之「第一絕緣層」的一例)而分離。再者,N+層3a、3b間之Si柱2之部分的通道區域7(申請專利範圍之「通道半導體層」的一例),係由被第一閘極絕緣層4a包圍的第一通道Si層7a(申請專利範圍之「第一通道半導體層」的一例)以及被第二閘極絕緣層4b包圍的第二通道Si層7b(申請專利範圍之「第二通道半導體層」的一例)所構成。藉此,形成由成為源極、汲極之N+層3a、3b、通道區域7、第一閘極絕緣層4a、第二閘極絕緣層4b、第一閘極導體層5a、第二閘極導體層5b所構成的動態快閃記憶單元10。再者,成為源極的N+層3a係連接於源極線SL(申請專利範圍之「源極線」的一例),成為汲極的N+層3b係連接於位元線BL,第一閘極導體層5a係連接於屬於驅動控制線(申請專利範圍之「驅動控制線」的一例)的金屬板線(plate line)PL,第二閘極導體層5b係連接於字元線WL(申請專利範圍之「字元線」的一例)。連接於金屬板線PL之第一閘極導體層5a的閘極電容以具有大於連接於字元線WL之第二閘極導體層5b的閘極電容的構造為佳。
在此,圖1中係第一閘極導體層5a的閘極長度大於第二閘極導體層5b的閘極長度,以使連接於金屬板線PL之第一閘極導體層5a的閘極電容大於連接於字元線WL之第二閘極導體層5b的閘極電容。然而,除此之外,第一閘極導體層5a的閘極長度亦可不大於第二閘極導體層5b的閘極長度,而是改變各個閘極絕緣層之膜厚,使第一閘極絕緣層4a之閘極絕緣層的膜厚小於第二閘極絕緣層4b之閘極絕緣層的膜厚。此外,亦可改變各個閘極絕緣層之材料的介電常數,使第一閘極絕緣層4a之閘極絕緣層的介電常數大於第二閘極絕緣層4b之閘極絕緣層的介電常數。此外,亦可任意組合閘極導體層5a、5b的長度、閘極絕緣層4a、4b的膜厚、介電常數,以使連接於金屬板線PL之第一閘極導體層5a的閘極電容大於連接於字元線WL之第二閘極導體層5b的閘極電容。
圖2(a)至(c)係說明連接於金屬板線PL之第一閘極導體層5a的閘極電容大於連於有字元線WL之第二閘極導體層5b的閘極電容時之功效的圖。
圖2(a)係僅將本發明第一實施型態之動態快閃記憶單元的主要部分簡化顯示的構造圖。動態快閃記憶單元係連接有位元線BL、字元線WL、金屬板線PL、及源極線SL,藉由其電壓狀態而決定通道區域7的電位狀態。
圖2(b)係用以說明各個電容關係的圖。通道區域7的電容CFB係連接有字元線WL之閘極導體層5b與通道區域7之間之電容CWL、連接有金屬板線PL之閘極導體層5a與通道區域7之間的電容CPL、連接有源極線SL之源極N+層3a與通道區域7之間之PN接合之接合電容CSL、 及連接有位元線BL之汲極N+層3b與通道區域7之間之PN接合之接合電容CBL的總和,以
CFB=CWL+CPL+CBL+CSL (1)來表示。
因此,字元線WL與通道區域7之間之耦合率βWL、金屬板線PL與通道區域7之間之耦合率βPL、位元線BL與通道區域7之間之耦合率βBL、及源極線SL與通道區域7之間之耦合率βSL係分別以下式來表示。
βWL=CWL/(CWL+CPL+CBL+CSL) (2)
βPL=CPL/(CWL+CPL+CBL+CSL) (3)
βBL=CBL/(CWL+CPL+CBL+CSL) (4)
βSL=CSL/(CWL+CPL+CBL+CSL) (5)
在此,由於CPL>CWL,故βPLWL
圖2(c)係用以說明字元線WL之電壓VWL因讀取動作與寫入動作而上升,且於其之後下降時,通道區域7之電壓VFB變化的圖。在此,字元線WL之電壓VWL從0V上升至高電壓狀態VWLH時,通道區域7之電壓VFB從低電壓狀態VFBL變為高出壓狀態VFBH時的電位差△VFB係如下所示。
△VFB=VFBH-VFBLWL×VWLH (6)
由於字元線WL與通道區域7之間的耦合率βWL較小,而金屬板線PL與通道區域7之間的耦合率βPL較大,故△VFB較小,即使字元線WL的電 壓VWL因為讀取動作與寫入動作而上下變化,通道區域7的電壓VFB亦幾乎不變。
圖3(a)至(d)係顯示本發明第一實施型態之動態快閃記憶單元的寫入動作。圖3(a)係顯示寫入動作的機制,圖3(b)係顯示位元線BL、源極線SL、金屬板線PL、字元線WL、以及成為浮動體FB之通道區域7的動作波形。時刻T0時,動態快閃記憶單元係處於“0”抹除狀態,通道區域7的電壓係成為VFB“0”。此外,對於位元線BL、源極線SL、字元線WL施加Vss,對於金屬板線PL則施加VPLL。在此,例如,Vss係0V,VPLL係2V。接著,時刻T1至T2之間,位元線BL從Vss上升至VBLH時,例如Vss為0V時,通道區域7的電壓係因位元線BL與通道區域7的電容耦合而成為VFB“0”+βBL×VBLH
接著,使用圖3(a)與(b)來說明動態快閃記憶單元的寫入動作。時刻T3至T4之間,字元線WL之電壓從Vss上升至VWLH。藉此,若將連接有字元線WL之第二閘極導體層5b包圍通道區域7之第二N通道MOS電晶體區域之“0”抹除的臨限值電壓設為VtWL“0”,則伴隨著字元線WL的電壓上升,從Vss至VtWL”0”為止,通道區域7的電壓係因字元線WL與通道區域7之間的電容耦合而成為VFB“0”+βBL×VBLHWL×VtWL“0”。字元線WL的電壓上升至VtWL“0”以上時,在第二閘極導體層5b的內側,會在通道區域7形成環狀的反轉層12b,遮蔽字元線WL與通道區域7之間的電容耦合。
接著,使用圖3(a)與(b)來說明動態快閃記憶單元的寫入動作。時刻T3至T4之間,對於連接有金屬板線PL的第一閘極導體層5a固定輸 入例如VPLL=2V,並使連接有字元線WL的第二閘極導體層5b上升至例如VWLH=4V。結果,如圖3(a)所示,在連接有金屬板線PL之第一閘極導體層5a之內側,會在通道區域7形成環狀的反轉層12a,且其反轉層12a存在有夾止點13。結果,具有第一閘極導體層5a之第一N通道MOS電晶體區域係在飽與區域動作。另一方面,具有連接有字元線WL之第二閘極導體層5b之第二N通道MOS電晶體區域係於線性區域動作。結果,在連接有字元線WL之第二閘極導體層5b之內側的通道區域7不存在夾止點,而於整面形成反轉層12b。形成於連接有此字元線WL之第二閘極導體層5b的內周整面的反轉層12b係作為具有第二閘極導體層5b之第二N通道MOS電晶體區域之實質的汲極而作用。結果,電場係在串聯連接之具有第一閘極導體層5a之第一N通道MOS電晶體區域與具有第二閘極導體層5b之第二N通道MOS電晶體區域之間之通道區域7的第一交界區域成為最大,在此區域產生撞擊游離現象。由於此區域係從具有連接於字元線WL之第二閘極導體層5b之第二N通道MOS電晶體區域觀看時之源極側的區域,故將此現象稱為源極側撞擊游離現象。藉由此源極側撞擊游離現象,電子係從連接於源極線SL的N+層3a朝向連接於位元線的N+層3b流動。經加速的電子係撞擊晶格Si原子而藉由其運動能量而產生電子、電洞對。所產生之電子的一部分會流向第一閘極導體層5a與第二閘極導體層5b,但大部分會流向連接於位元線BL的N+層3b(未圖示)。
再者,如圖3(c)所示,所產生的電洞群9(申請專利範圍之「電洞群」的一例)係通道區域7的多數載子,將通道區域7充電為正偏壓。由於連接於源極線SL的N+層3a為0V,故通道區域7係充電至連接於源極 線SL之N+層3a與通道區域7之間之PN接合之內建電壓Vb(約0.7V)。當通道區域7被充電為正偏壓時,第一N通道MOS電晶體區域與第二N通道MOS電晶體區域的臨限值電壓即會因基板偏壓效應而變低。
接著使用圖3(b)來說明動態快閃記憶單元的寫入動作。時刻T6至T7之間,字元線WL的電壓從VWLH降低至Vss。此時字元線WL與通道區域7會進行電容耦合,但字元線WL之電壓VWLH至變為通道區域7之電壓為Vb時之第二N通道MOS電晶體區域之臨限值電壓VtWL“1”以下為止,反轉層12b會遮蔽此電容耦合。因此,字元線WL與通道區域7之實質的電容耦合,只在字元線WL為VtWL“1”以下且下降至Vss的時候。結果,通道區域7的電壓變為Vb-βWL×VtWL“1”。在此,VtWL“1”係比前述VtWL“0”更低,βWL×VtWL”1”較小。
接著使用圖3(b)來說明動態快閃記憶單元的寫入動作。時刻T8至T9之間,位元線BL從VBLH降低至Vss。由於位元線BL與通道區域7係電容耦合,故最終通道區域7的“1”寫入電壓VFB“1”將如下式。
VFB“1”=Vb-βWL×VtWL“1”-βBL×VBLH (7)
在此,位元線BL與通道區域7的耦合比βBL亦較小。藉此,如圖3(d)所示,連接於字元線WL之第二通道Si層7b之第二N通道MOS電晶體區域的臨限值電壓變低。進行將此通道區域7之“1”寫入狀態設為第一資料保持電壓(申請專利範圍之「第一資料保持電壓」的一例)的記憶體寫入動作(申請專利範圍之「資料寫入動作」的一例),且分配於邏輯記憶資料”1”。
在此,寫入動作時,亦能夠以第一雜質層3a與第一通道半導體層7a之間的第二交界區域或第二雜質層3b與第二通道半導體層7b之 間的第三交界區域來取代第一交界區域,以撞擊游離化現象產生電子、電洞對,且以所產生的電洞群9將通道區域7充電。
使用圖4A(a)至(c)與圖4B來說明記憶體抹除動作機制。N+層3a、3b間的通道區域7係從基板電性分離而成為浮動體。圖4A(a)係顯示在抹除動作前,於先前的周期經由撞擊游離所產生的電洞群9積蓄於通道區域7的狀態。並且,如圖4A(b)所示,抹除動作時,使源極線SL的電壓為負電壓VERA。在此,VERA係例如-3V。結果,連接於源極線SL之成為源極的N+層3a與通道區域7的PN接合成為正偏壓而無關於通道區域7之初始電位的值。結果,於先前的周期經由撞擊游離所產生之積蓄於通道區域7中的電洞群9被吸入至源極部的N+層3a,而通道區域7的電位VFB成為VFB-=VERA+Vb,而此電壓值成為第二資料保持電壓(申請專利範圍之「第二資料保持電壓」的一例)。在此,Vb係PN接合的內建電壓,約0.7V。因此,VERA=-3V時,通道區域7的電位成為-2.3V。此值係成為抹除狀態之通道區域7的電位狀態。因此,若浮動體之通道區域7的電位成為負的電壓,則N通道MOS電晶體區域的臨限值電壓會因基板偏壓效應而變高。藉此,如圖4A(c)所示,連接於字元線WL之第二閘極導體層5b的臨限值電壓變高。此通道區域7的抹除狀態係成為邏輯記憶資料“0”。另外,圖4B係顯示上述抹除動作時之各主要節點接點的電壓條件例。
圖5(a)至(c)係用以說明本發明第一實施型態之動態快閃記憶單元之讀取動作的圖。如圖5(a)所示,通道區域7充電至內建電壓Vb(約0.7V)時,具有連接於字元線WL之第二閘極導體層5b之第二N通道MOS電晶體區域的臨限值電壓即因基板偏壓效應而降低。將此狀態分配於邏輯 記憶資料“1”。如圖5(b)所示,在進行寫入之前選擇的記憶區塊原為抹除狀態“0”,通道區域7的電壓VFB成為VFB“0”。藉由寫入動作隨機地記憶寫入狀態“1”。結果,對於字元線WL作成邏輯“0”與“1”的邏輯記憶資料。如圖5(c)所示,利用對於此字元線WL的二個臨限值電壓的高低差,能夠以感測放大器進行讀取。資料讀取中,將對金屬板線PL連接之第一閘極導體層5a施加之電壓設定為高於邏輯記憶資料“1”時的臨限值且低於邏輯記憶資料“0”時的臨限值,藉此,即使提高字元線WL電壓,亦可獲得電流不流動之特性。
圖6A至圖6H係用以說明本發明第一實施型態之高速動態快閃記憶單元技術的圖。
圖6A係顯示本發明第一實施型態之高速動態快閃記憶單元的構造。高速動態快閃記憶單元係使用二個圖1中所說明之本發明第一實施型態之動態快閃記憶單元的半導體基體來構成一個第一記憶單元200(申請專利範圍之「第一記憶單元」的一例)。第一記憶單元200之第一半導體基體201之第一雜質層3a係與源極線SLA(申請專利範圍之「源極線」的一例)連接,第二雜質層3b係與第一位元線BLA(申請專利範圍之「第一位元線」的一例)連接,第一閘極導體層5a係與屬於驅動控制線之金屬板線PLA(申請專利範圍之「驅動控制線」的一例)連接,第二閘極導體層5b係與字元線WLA(申請專利範圍之「字元線」的一例)連接。第一記憶單元200之第二半導體基體202的第一雜質層3a係與源極線SLA連接,第二雜質層3b係與位元線/BLA(申請專利範圍之「第二位元線」的一例)連接,第一閘極導體層5a係與屬於驅動控制線的金屬板線PLA連接,第二閘極導體層5b係與字元線WLA連接。
圖6B(a)至(c)係分別顯示由二個半導體基體所構成之一位元(申請專利範圍之「一位元」的一例)之高速動態快閃記憶單元的立體、剖面 圖、及等效電路圖。圖6B(a)至(c)中,於高速動態快閃記憶單元中連接有第一位元線BLA、第二位元線/BLA、源極線SLA、金屬板線PLA、及字元線WLA。
此外,圖6C係顯示高速動態快閃記憶單元排列成3×2個複數個矩陣狀(申請專利範圍之「矩陣狀」的一例)的第一區塊(申請專利範圍之「第一區塊」的一例)的俯視圖。高速動態快閃記憶單元之第一位元線BLA與第二位元線/BLA的合計的間距為4F,字元線WLA之間距為2F時,一位元的記憶單元大小可排列成為4F×2F=8F2。在此,F係稱為面規範(Ground Rule)或設計規範(F:Feature Size),微細化的動態快閃記憶單元中,例如,F=15nm。此例中,第一位元線BLA與第二位元線/BLA的間隔僅15nm,但第一位元線BLA與第二位元線/BLA係將互補的信號傳遞至感測放大器電路,故可進行高速的讀取動作。
圖6D係顯示圖6C之高速動態快閃記憶單元C00至C12排列成3×2個矩陣狀之第一區塊的電路區塊圖。並且,此高速動態快閃記憶單元C00至C12係連接有第一位元線BL0與BL1、第二位元線/BL0與/BL1、源極線SLA、字元線WL0至WL2、及金屬板線PL0至PL2。此外,各個位元線對係連接有感測放大器電路SA0與SA1。並且,感測放大器電路SA0與SA1係經由電晶體Tr0A至Tr1B連接於輸出入線IO與/IO,且電晶體Tr0A至Tr1B的閘極係分別連接有縱列選擇線CSL0與CSL1。此外,在圖6D所示的第一區塊中,例如,進行圖4中所說明的“0”抹除動作,所有記憶單元之通道區域7不存在因撞擊游離所產生的電洞群9。
首先說明“0”抹除動作、資料“1”寫入動作、及資料“0”寫入動作的差異。首先,“0”抹除動作係例如進行圖4A、圖4B中所說明的“0”抹除動作,故構成第一記憶單元200的第一半導體基體201與第二半導體基體202之通道區域7中不存在電洞群9。接著,從此“0”抹除動作狀態起進行資料“1”的寫入動作及資料“0”的寫入動作。資料“1”的寫入動作中,使第一位元線BLA從低電壓Vss成為高電壓VBLH,例如藉由撞擊游離現象而於第一記憶單元200之第一半導體基體201的通道區域7積蓄電洞群9。另一方面,資料“0”的寫入動作中,使第二位元線/BLA從低電壓Vss成為高電壓VBLH,例如藉由撞擊游離現象而於第一記憶單元200之第一半導體基體202的通道區域7積蓄電洞群9。如此,資料“1”的寫入動作係進行對於第一位元線BLA的寫入,資料“0”的寫入動作係進行對於第二位元線/BLA的寫入。
接著說明此高速動態快閃記憶單元的資料寫入動作(申請專利範圍之「資料寫入動作」的一例)。圖6E係高速動態快閃記憶單元C00至C12排列成3×2個矩陣狀之第一區塊之寫入動作的電路區塊圖,圖6F係顯示高速動態快閃記憶單元之寫入動作的動作波形圖。寫入動作係例如以圖3中所說明的方法進行。此外,以例如選擇字元線WL2,對於記憶單元C02進行資料“0”的資料寫入動作,且對於記憶單元C12進行資料“1”的資料寫入動作的情形進行說明。此外,感測放大器電路SA0與SA1係動態感測放大器電路(申請專利範圍之「動態感測放大器電路」的一例),預先從輸出入線IO與/IO載入了寫入資料。
接著使用圖6E與圖6F繼續說明高速動態快閃記憶單元的資料寫入動作例。時刻T1至T2之間,第二位元線/BL0與第一位元線BL1從低電壓Vss上升至高電壓VBLH。在此,例如Vss為0V,VBLH為2V。接著,時刻T3至T4之間,字元線WL2的電壓從低電壓Vss上升至高電壓VWLH。此時,金屬板線PL2係施加有VPLL的固定電壓,電流流於記憶單元C02之第二半導體基體202的通道區域7以及記憶單元C12之第一半導體基體201的通道區域7。結果,由於撞擊游離化現象使得電洞群9積蓄於兩通道區域7,成為如圖6F的FB“1”及圖6E所示的情形。之後,與圖3所說明之“1”寫入動作同樣地,字元線WL2的電壓從高電壓VWLH下降至低電壓Vss,且第二位元線/BL0與第一位元線BL1從高電壓VBLH下降至低電壓Vss,結束對記憶單元C02之資料“0”的寫入動作以及對記憶單元C12之資料“1”的寫入動作。
接著使用圖6G與圖6H來說明高速動態快閃記憶單元的資料讀取動作(申請專利範圍之「資料讀取動作」的一例)。如圖6G所示,於記憶單元C01、C11、C12中進行資料“1”的寫入,於其各者的第一半導體基體201的通道區域7積蓄例如藉由撞擊游離現象而產生的電洞群9。並且,於記憶單元C00、C02、C10中進行資料“0”的寫入,於其各者的第二半導體基體202的通道區域7積蓄例如藉由撞擊游離現象而產生的電洞群9。
接著使用圖6G與圖6H來說明高速動態快閃記憶單元的資料讀取動作。於時刻T1,第一位元線BL0與BL1以及第二位元線/BL0與/BL1係從低電壓Vss預充電(precharge)至讀取用的高電壓VBLR。此時,第一位元線BL0與BL1以及第二位元線/BL0與/BL1亦可於預充電至讀取 用的高電壓VBLR之後浮動。此外,例如將P通道MOS電晶體的負載電晶體連接於第一位元線BL0與BL1以及第二位元線/BL0與/BL1,施加讀取用之高電壓VBLR的DC電壓。此時,負載電晶體電流與記憶單元電流係相抗衡。
接著使用圖6G與圖6H說明高速動態快閃記憶單元的資料讀取動作。於時刻T2,選擇例如字元線WL2,使其從低電壓Vss上升至讀取用的高電壓VWLR。藉此,由於記憶單元C02之第二半導體基體202的通道區域7以及記憶單元C12之第一半導體基體201的通道區域7積蓄有電洞群9,故記憶單元電流流動。結果,第二位元線/BL0與第一位元線BL1放電,從讀取用的高電壓VBLR降低至低電壓Vss。
接著使用圖6G與圖6H繼續說明高速動態快閃記憶單元的資料讀取動作。例如,於時刻T4,將感測放大器電路SA0與SA1活性化,偵測第一位元線與第二位元線的電位差而進行資料讀取。被讀取至感測放大器電路SA0與SA1的資料,依序選擇縱列選擇線CSL0與CSL1,通過輸出入線而轉送至輸出緩衝器(未圖示)。最後,進行資料讀取動作的重設,於時刻T5,使字元線WL2從讀取用的高電壓VWLR恢復為低電壓Vss,且於時刻T6,使第一位元線BL0與第二位元線/BL1從讀取用高電壓VBLR恢復為低電壓Vss,結束資料讀取動作。在此,即使結束讀取動作,所有金屬板線PL的電壓亦維持VPLL而等待下一個動作周期。
另外,圖1中,金屬板線PL所連接之第一閘極導體層5a之垂直方向的長度大於字元線WL所連接之第二閘極導體層5b之垂直方向的長度以使CPL>CWL為佳。然而,只要附加金屬板線PL,字元線WL相 對於通道區域7之電容耦合的耦合比(CWL/(CPL+CWL+CBL+CSL))就會變小。結果,浮動體之通道區域7的電位變動△VFB變小。
此外,金屬板線PL的電壓VPLL,在區塊抹除動作之選擇抹除以外的各動作模式中,例如可施加2V的固定電壓。
此外,圖1中,不論Si柱2的水平剖面形狀為圓形、橢圓形、長方形,皆可進行本實施型態中說明的動態快閃記憶體動作。此外,相同晶片上亦可混合有圓形、橢圓形、長方形的動態快閃記憶單元。
此外,圖1中,係以SGT為例說明了動態快閃記憶體元件,此SGT係對於以垂直方向立於基板1上之Si柱2之側面整體包圍設置第一閘極絕緣層4a、第二閘極絕緣層4b,且具有分別包圍第一閘極絕緣層4a、第二閘極絕緣層4b之整體之第一閘極導體層5a、第二閘極導體層5b。惟,如本實施型態之說明所示,本動態快閃記憶體元件若為滿足可將撞擊游離現象所產生之電洞群9保持於通道區域7之條件的構造即可。因此,通道區域7若為與基板1分離之浮動體構造即可。藉此,即使使用例如屬於SGT之一的GAA(Gate All Around,閘極全環電晶體,例如參照非專利文獻10)技術、Nanosheet技術(例如參照非專利文獻11),將通道區域的半導體基體相對於基板1水平地形成,亦可進行前述的動態快閃記憶體動作。並且,亦可為使用了SOI的元件構造(例如參照非專利文獻7至10)。此種元件構造中,通道區域的底部接觸於SOI基板的絕緣層,且藉由閘極絕緣層及元件分離絕緣層的包圍而包圍其他通道區域。即使是此種構造,通道區域亦成為浮動體構造。如此,本實施型態提供的動態快閃記憶體元件若滿足通道區域為浮動體構造的條件即可。此外,即使是於SOI基板上形成 Fin電晶體(例如參照非專利文獻13)的構造,若通道區域為浮動體構造則亦可進行本動態快閃動作。
此外,“1”寫入中,亦可使用GIDL(Gate Induced Drain Leakage,閘極引發汲極漏電流)電流而產生電子、電洞對(例如參照非專利文獻14),且以所產生的電洞群填滿通道區域7內。
此外,本說明書與圖式之數式(1)至(10)係為了定性地說明現象所使用之數式,現象不受該等數式所限制。
此外,圖4B顯示了抹除動作條件的一例。惟相對於此,若可實現從N+層3a、N+層3b的任一者或兩者去除位於通道區域7之電洞群9的狀態,則亦可變更施加於源極線SL、金屬板線PL、位元線BL、字元線WL的電壓。
此外,圖1中,垂直方向上被屬於第一絕緣層的絕緣層6包圍之部分的通道區域7中,第一通道半導體層7a、第二通道半導體層7b的電位分布係相連地形成。藉此,通道區域7的第一通道半導體層7a及第二通道半導體層7b係在垂直方向上藉由被屬於第一絕緣層之絕緣層6包圍的區域而相連。
此外,圖1中,可將第一閘極導體層5a分割為二個以上而分別作為金屬板線的導體電極,以同步或非同步,以相同驅動電壓或不同驅動電壓來動作。同樣地,可將第二閘極導體層5b分割為二個以上而分別作為字元線的導體電極,以同步或非同步,以相同驅動電壓或不同驅動電壓來動作。即使如此,動態快閃記憶體亦會動作。再者,將第一閘極導體層5a分割為二個以上時,所分割之第一閘極導體層的至少一者係進行上述第 一閘極導體層5a的動作。並且,就所分割之第二閘極導體層5b而言,所分割之第二閘極導體層的至少一者亦進行上述第二閘極導體層5b的動作。
此外,上述之施加於位元線BL、源極線SL、字元線WL、金屬板線PL的電壓條件、以及浮動體的電壓係用以進行抹除動作、寫入動作、讀取動作之基本動作的一例,若可進行本發明的基本動作,則亦可為其他電壓條件。
此外,圖1中,第一閘極導體層5a亦可連接於字元線WL,第二閘極導體層5b亦可連接於金屬板線PL,即使如此,亦可進行上述本動態快閃記憶體動作。
本實施型態係提供下列特徵。
(特徵一)
本實施型態的動態快閃記憶單元中,成為源極、汲極的N+層3a、3b、通道區域7、第一閘極絕緣層4a、第二閘極絕緣層4b、第一閘極導體層5a、第二閘極導體層5b皆形成為柱狀。此外,成為源極的N+層3a係連接於源極線SL,成為汲極的N+層3b係連接於位元線BL,第一閘極導體層5a係連接於金屬板線PL,第二閘極導體層5b係連接於字元線WL。本動態快閃記憶單元係具有連接於金屬板線PL之第一閘極導體層5a的閘極電容大於連接於字元線WL之第二閘極導體層5b的閘極電容的構造。本動態快閃記憶單元中,第一閘極導體層、第二閘極導體層係沿垂直方向層積。因此,即使為連接於金屬板線PL之第一閘極導體層5a的閘極電容大於連接於字元線WL之第二閘極導體層5b的閘極電容的構造,俯視觀察時,記憶單元面積亦不會增大。藉此,即可同時實現動態快閃記憶單元的高性能化及高密集化。並且,資料讀取中,將對金屬板線PL連接之第一閘極導體層5a施加之電壓設定為高於邏輯記憶資料“1”時的臨限值且低於邏輯記憶資料“0”時的臨限值,藉此,即使提高字元線WL電壓,亦可獲得電流不流動之特性。此係致使動態快閃記憶單元之動作的差分邊限的擴大。
(特徵二)
本發明第一實施型態之高速動態快閃記憶單元中的主要動作模式係由抹除動作、資料寫入動作、資料讀取動作之三種動作模式所構成。並且,資料寫入動作係同時進行“1”資料寫入與“0”資料寫入。位元線BL係由互補的二條一組構成,具體而言,在“1”資料寫入動作中,使第一位元線BLA成為高電壓VBLH,而於所選擇之記憶單元之第一半導體基體201的通道區域7積蓄電洞群9。並且,在“0”資料寫入動作中,使第二位元線/BLA成為高電壓VBLH,而於所選擇之記憶單元之第二半導體基體202的通道區域7積蓄電洞群9。如此,以二個半導體基體201與202構成一個記憶單元,且對於此等通道區域7寫入互補的資料,藉此可實現更高速的讀取動作。
(特徵三)
若注目於本發明第一實施型態之動態快閃記憶單元之金屬板線PL所連接之第一閘極導體層5a時,在動態快閃記憶單元進行寫入、讀取動作之際,字元線WL的電壓會上下振盪。此時,金屬板線PL係負擔減低字元線WL與通道區域7之間之電容耦合比的作用。結果,可顯著地抑制字元線WL之電壓上下振盪之際之通道區域7之電壓變化的影響。藉此,可將顯示邏輯“0”與“1”之字元線WL之SGT電晶體的臨限值電壓差增大。此係致使動態快閃記憶單元之動作的差分邊限的擴大。
(第二實施型態)
參照圖7A、圖7B來說明第二實施型態之具有SGT之記憶裝置的讀取動作。
圖7A係更具體地顯示圖6E與圖6G之高速動態快閃記憶單元之電路區塊圖之包含感測放大器電路SA0的電路。在此,就感測放大器 電路SA0而言,顯示了例如動態感測放大器電路(申請專利範圍之「動態感測放大器電路」的一例)。N通道MOS電晶體Tr1A與Tr1B以及P通道MOS電晶體Tr2A與Tr2B係構成觸發器(flip flop)電路。並且,藉由將N通道感測放大器活性化信號SAN輸入閘極的N通道MOS電晶體Tr1以及將P通道感測放大器活性化信號SAP輸入閘極的P通道MOS電晶體Tr2A,使觸發器電路活性化。結果,在資料寫入動作中,從輸出入線IO與/IO載入的寫入資料係通過以縱列選擇線CSL0輸入閘極的N通道MOS電晶體Tr0A與Tr0B而鎖存於觸發器電路。此外,在資料讀取動作中,記憶單元C00的寫入資料係因字元線WL0的選擇而被讀取至第一位元線BL0與第二位元線/BL0,且經由對於其閘極輸入轉送信號FT的N通道MOS電晶體Tr4A與Tr4B,被讀取至觸發器電路而鎖存。此外,在正要進行資料寫入動作與資料讀取動作之前,藉由對於其閘極輸入預充電信號FP的N通道MOS電晶體Tr3A與Tr3B進行觸發器電路的重設以及第一位元線BL0與第二位元線/BL0的預充電。另外,在此資料寫入動作與資料讀取動作中,金屬板線PL0的電壓係設定為低電壓VPLL。如此,可藉由動態感測放大器電路鎖存寫入資料及讀取資料,執行高速的資料寫入動作及讀取動作。
此外,圖7B係顯示差動放大器(申請專利範圍之「差動放大器」的一例)。此差動放大器係用於資料讀取動作,可進行更高速的資料讀取。記憶單元C00的寫入資料被讀取至第一位元線BL0與第二位元線/BL0時,會於兩位元線產生電位差。將其電位差輸入N通道MOS電晶體T3與T4的閘極,而從流入兩者的電流將資料靜態地由輸出入線IO輸出。在此, 以P通道MOS電晶體T1與T2來構成電流鏡電路,且對於N通道MOS電晶體T5的閘極輸入偏壓電壓VB,並且,輸入供給電壓Vcc與接地電壓Vss。
如此,將讀取位元線對輸入於差動放大器,可進行高速的讀取。然而,由於位元線對係輸入於差動放大器的閘極,亦即輸出入分離,故就供資料寫入動作的感測放大器電路而言,例如需要動態感測放大器電路與差動放大器並聯。因此,此種高速讀取的差動放大器可對於各個成對的位元線對分別並聯連接一組差動放大器,但就位元線對而言,亦可例如每四對設置一組、每八對設置一組等,每複數對設置一組差動放大器。
(特徵)
藉由圖7A所示之動態感測放大器電路,即可高速地進行高速動態快閃記憶單元的資料寫入動作與資料讀取動作。
(第三實施型態)
圖8A與圖8B係顯示第三實施型態之高速動態快閃記憶單元之晶片的電路區塊圖。
圖8A中,恆常地藉由控制器電路33、與邏輯物理區塊位址轉換、查找表電路(簡稱邏輯物理轉換表)32來管理記憶於邏輯區塊位址的資料對應於高速動態快閃記憶體的何物理區塊位址。為了使高速動態快閃記憶體能夠與快閃記憶體同樣地可使用已抹除的區塊進行區塊的資料改寫,故需要恆常地管理邏輯物理區塊位址與物理區塊位址的對應關係。此控制器電路33及邏輯物理轉換表32可設於高速動態快閃記憶單元的晶片內,亦可如圖8A所示,設於晶片外。來自邏輯物理轉換表32的命令係輸 入區塊位址解碼器電路34,而從區塊BLKI00至BLK33之中選擇要進行抹除、寫入、讀取動作的區塊。
圖8A中係假設控制器電路33發出了要從高速動態快閃記憶體之區塊BLK00至BLK33之4×4=16區塊之中,讀取區塊BLK21之記憶資料之命令的情形。此外,圖8B係假設控制器電路33發出了要讀取三個區塊BLK11、BLK21、BLK33之記憶資料之命令的情形。如此,區塊選擇不限於一個,亦可同時選擇複數個區塊進行讀取。此外,例如亦可同時進行區塊BLK11的抹除動作,區塊BLK21的“1”寫入動作,區塊BLK33的讀取動作。如此,不僅使複數個區塊進行相同動作,還可同時選擇執行抹除動作、寫入動作、讀取動作之相異的動作模式,可效率良好地使用大容量的高速動態快閃記憶體。
在此,區塊改寫與區塊抹除動作中,會有需要暫時保管要進行改寫之區塊之記憶資料的快取記憶體(未圖示)的情形。其快取記憶體設於本實施型態之高速動態快閃記憶體之晶片內或晶片外皆可。
此外,邏輯物理轉換表32或前述快取記憶體能夠以高速動態快閃記憶單元來構成,且區塊BLK00至BLK33能夠以動態快閃記憶單元來構成。
此外,為了保持區塊內的記憶資料,亦可依各個區塊分別進行重新整理動作。此時,由於在該物理位址的區塊內進行重新整理,故亦可不進行區塊改寫動作或區塊抹除動作。
(特徵)
第三實施型態的高速動態快閃記憶單元係可依各個區塊分別獨立地控制,可選擇複數個區塊,且可同時進行相異動作模式之抹除動作、寫入動作、讀取動作。藉此,可實現高速動態快閃記憶單元的高速化與效率良好的使用。
(第四實施型態)
圖9A、圖9B係顯示用以說明第四實施型態之高速動態快閃記憶單元之應用例的圖。
圖9A(a)、(b)係分別顯示屬於第二記憶單元(申請專利範圍之「第二記憶單元」的一例)之由一個半導體基體所構成之一位元的動態快閃記憶單元的立體圖與剖面圖。圖9A(a)、(b)中,動態快閃記憶單元連接有位元線BL、源極線SL、金屬板線PL、及字元線WL。此外,圖9A(c)係顯示動態快閃記憶單元排列成3×4個複數個矩陣狀的第二區塊(申請專利範圍之「第二區塊」的一例)的俯視圖。動態快閃記憶單元之位元線BL之間距為2F,字元線WL之間距為2F時,一位元的記憶單元大小可排列成為2F×2F=4F2。在此,F係稱為面規範(Ground Rule)或設計規範(F:Feature Size),微細化的動態快閃記憶單元中,例如,F=15nm。結果,鄰接的位元線BL在讀取“1”寫入狀態的記憶單元以及“0”抹除狀態的記憶單元之際,位元線間的電容耦合較大,而需要有更完善的讀取方法。圖6A(第一實施型態)中,第一記憶單元200之高速動態快閃記憶單元係以第一半導體基體201與第二半導體基體202來構成一位元的記憶體單元,且使互補資料記憶於第一半導體基體201與第二半導體基體202,進行靜態的讀取,故具有耐雜訊、可高速讀取的特點。另一方面,以可高密集化之由一個半導體 基體構成一位元之記憶體單元的動態快閃記憶單元時,例如可使用位元線屏蔽技術。所謂位元線屏蔽技術係指資料讀取動作或資料寫入動作或此等二動作中,使中隔一條位元線之一方的位元線群組接地來作為屏蔽線,而從成為中膈的位元線之另一方的位元線群組中的位元線來讀取或寫入資料。
圖9B(a)與(b)係顯示混載有由屬於第二記憶單元之動態快閃記憶單元所構成的第二區塊以及由屬於第一記憶單元之高速動態快閃記憶單元所構成的第一區塊的記憶體晶片91(申請專利範圍之「記憶體晶片」的一例)與邏輯晶片95(申請專利範圍之「邏輯晶片」的一例)。圖9B(a)中,記憶體晶片91之所佔面積的大部分係由動態快閃記憶單元所構成的第二區塊92,一部分混載有由屬於第一記憶單元之高速動態快閃記憶單元所構成的第一區塊93,其餘則分配有周邊電路94。可進行高速讀取的第一區塊係作為快取記憶體來應用,或者作為加速用的資料記憶體來使用,又或者,亦可儲存邏輯物理轉換表。
並且,圖9B(b)所示的邏輯晶片95中,包含由動態快閃記憶單元所構成的第二區塊96、CPU或GPU97、以及由屬於第一記憶單元之高速動態快閃記憶單元所構成的第一區塊98。如此,能夠以由屬於第一記憶單元之高速動態快閃記憶單元所構成的第一區塊98置換習知之作為CPU或GPU97的快取記憶體來使用的SRAM區域達某種程度。
(特徵)
由於比以往的DRAM更高速,尤其是可更快地同時寫入、讀取多位元,故第四實施型態之高速動態快閃記憶單元的應用領域的範圍極廣。此外, 記憶體單元的大小僅8F2,比習知的SRAM記憶體單元更小一位數,可開發混載有大容量之高速動態快閃記憶單元的記憶體晶片、邏輯晶片等。
(其他實施型態)
另外,本發明中係形成Si柱,但亦可為由Si以外之半導體材料所構成的半導體柱。本發明之其他實施型態中此亦相同。
此外,第三實施型態之圖8之邏輯物理轉換表係設於半導體記憶裝置晶片外,但亦可設於半導體記憶裝置內的晶片內。本發明之其他實施型態中此亦相同。
此外,亦可對於第三實施型態之圖8之各個區塊BLK00至BLK33分別設置計時器電路,而依據其計時器電路的指示來重新整理各區塊。本發明之其他實施型態中此亦相同。
此外,縱型NAND型快閃記憶體電路係以半導體柱為通道,沿垂直方向形成複數段要構成記憶單元之包圍該半導體柱之通道氧化層、電荷積蓄層、層間絕緣層、控制導體層。此等記憶單元的兩端的半導體柱係具有對應源極的源極線雜質層及對應汲極的位元線雜質層。並且,就一個記憶單元而言,此記憶單元的兩側之中,一方作為源極時,則另一方則發揮作為汲極來動作。如此,縱型NAND型快閃記憶體電路係SGT電路的一種。因此,本發明亦可應用於混合NAND型快閃記憶體電路的電路。
此外,圖1中,即使N+層3a、3b、P層Si柱2之各個導電型之極性為相反的構造,亦可進行動態快閃記憶體動作。此時,屬於N型的Si柱2中,多數載子成為電子。因此,將藉由撞擊游離所產生的電子群積蓄於通道區域7的狀態設定為“1”狀態。
此外,本發明在不脫離本發明之廣義的精神與範圍下,亦可進行各種實施型態及變更。此外,上述的實施型態,係用以說明本發明之一實施例者,非用以限定本發明的範圍。上述實施例及變形例可任意地組合。再者,即使視需要將上述實施型態之構成要件的一部分除外者,亦包含於本發明之技術思想的範圍內。
[產業上的可利用性]
依據本發明之使用SGT的半導體記憶裝置,可獲得高密度而且高性能之使用SGT之記憶裝置的高速動態快閃記憶體。
2:Si柱
3a,3b:N+
4a,4b:閘極絕緣層
5a,5b:閘極導體層
6:絕緣層
7:通道區域
7a:第一通道Si層
7b:第二通道Si層
200:第一記憶單元
201:第一半導體基體
202:第二半導體基體
BLA:第一位元線
/BLA:第二位元線
PLA:金屬板線
SLA:源極線
WLA:字元線

Claims (7)

  1. 一種半導體元件記憶裝置,係具備複數個第一記憶單元排列成矩陣狀的第一區塊;前述第一記憶單元係包含第一半導體元件及第二半導體元件;前述第一半導體元件及第二半導體元件係具有:半導體基體,係在基板上相對於前述基板立於垂直方向或延伸於水平方向;第一雜質層與第二雜質層,係位於前述半導體基體的兩端;第一閘極絕緣層,係包圍前述第一雜質層與前述第二雜質層之間的前述半導體基體之側面的一部分或全部,且相接或靠近於前述第一雜質層;第二閘極絕緣層,係包圍前述半導體基體之側面的一部分或全部,與前述第一閘極絕緣層相連,且相接或靠近於前述第二雜質層;第一閘極導體層,係覆蓋前述第一閘極絕緣層;第二閘極導體層,係覆蓋前述第二閘極絕緣層;及通道半導體層,係前述半導體基體被前述第一閘極絕緣層與前述第二閘極絕緣層所被覆的部分;控制施加於前述第一閘極導體層、前述第二閘極導體層、前述第一雜質層、及前述第二雜質層的電壓,而將藉由撞擊游離化現象或閘極引發汲極漏電流而形成的電洞群保持於前述通道半導體層的內部;前述第一記憶單元之第一半導體元件的前述第一雜質層係與源極線連接,前述第二雜質層係與第一位元線連接,前述第一閘極導體層及前述第二閘極導體層係一者與字元線連接,而另一者與驅動控制線連接;前述第一記憶單元之第二半導體元件的前述第一雜質層係與前述源極線連接,前述第二雜質層係與第二位元線連接,前述第一閘極導體層及前 述第二閘極導體層係一者與前述字元線連接,而另一者與前述驅動控制線連接。
  2. 如請求項1所述之半導體元件記憶裝置,其中,前述第一半導體元件的前述通道半導體層的電壓及前述第二半導體元件的前述通道半導體層的電壓,於資料寫入動作中,一者為第一資料保持電壓,而另一者為第二資料保持電壓。
  3. 如請求項1所述之半導體元件記憶裝置,其中,前述第一記憶單元係具有一位元的容量。
  4. 如請求項1所述之半導體元件記憶裝置,其中,前述第一位元線與前述第二位元線係連接於動態感測放大器電路,藉由前述動態感測放大器電路進行前述第一記憶單元的資料讀取動作及對前述第一記憶單元的資料寫入動作。
  5. 如請求項1所述之半導體元件記憶裝置,其中,前述第一位元線與前述第二位元線係連接於差動放大電路,藉由前述差動放大電路進行前述第一記憶單元的資料讀取動作。
  6. 如請求項1所述之半導體元件記憶裝置,其中,前述第一區塊係混載於邏輯晶片。
  7. 如請求項1所述之半導體元件記憶裝置,更具備複數個第二記憶單元排列成矩陣狀的第二區塊;前述第二記憶單元係包含前述第一半導體元件或前述第二半導體元件之任一者作為半導體元件;前述第二記憶單元之前述半導體元件的第一雜質層係與源極線連接,前述第二雜質層係與位元線連接,前述第一閘極導體層及前述第二閘極導體層係一者與字元線連接,而另一者與驅動控制線連接; 前述第二區塊係連同前述第一區塊混載於記憶體晶片。
TW111101301A 2021-02-02 2022-01-12 半導體元件記憶裝置 TWI795167B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
PCT/JP2021/003694 WO2022168148A1 (ja) 2021-02-02 2021-02-02 半導体メモリ装置
WOPCT/JP2021/003694 2021-02-02

Publications (2)

Publication Number Publication Date
TW202236637A TW202236637A (zh) 2022-09-16
TWI795167B true TWI795167B (zh) 2023-03-01

Family

ID=82741226

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111101301A TWI795167B (zh) 2021-02-02 2022-01-12 半導體元件記憶裝置

Country Status (3)

Country Link
US (1) US20240023309A1 (zh)
TW (1) TWI795167B (zh)
WO (1) WO2022168148A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20230363138A1 (en) * 2022-05-06 2023-11-09 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and fabricating methods thereof
WO2024079818A1 (ja) * 2022-10-12 2024-04-18 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 半導体素子を用いたメモリ装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201803030A (zh) * 2014-01-10 2018-01-16 東芝記憶體股份有限公司 半導體記憶體裝置及其製造方法
US20190067325A1 (en) * 2017-08-24 2019-02-28 Winbond Electronics Corp. Nor flash memory
TW202010093A (zh) * 2018-08-30 2020-03-01 日商東芝記憶體股份有限公司 半導體記憶裝置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3898715B2 (ja) * 2004-09-09 2007-03-28 株式会社東芝 半導体装置およびその製造方法
JP4791986B2 (ja) * 2007-03-01 2011-10-12 株式会社東芝 半導体記憶装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201803030A (zh) * 2014-01-10 2018-01-16 東芝記憶體股份有限公司 半導體記憶體裝置及其製造方法
US20190067325A1 (en) * 2017-08-24 2019-02-28 Winbond Electronics Corp. Nor flash memory
TW202010093A (zh) * 2018-08-30 2020-03-01 日商東芝記憶體股份有限公司 半導體記憶裝置

Also Published As

Publication number Publication date
US20240023309A1 (en) 2024-01-18
WO2022168148A1 (ja) 2022-08-11
TW202236637A (zh) 2022-09-16

Similar Documents

Publication Publication Date Title
TWI806597B (zh) 使用半導體元件的記憶裝置
TWI799069B (zh) 半導體元件記憶裝置
TWI795167B (zh) 半導體元件記憶裝置
TWI806582B (zh) 使用半導體元件的記憶裝置
TWI793973B (zh) 半導體元件記憶裝置
TW202245147A (zh) 半導體元件記憶裝置
TWI793968B (zh) 半導體元件記憶裝置
TWI806346B (zh) 半導體元件記憶裝置
TWI813280B (zh) 使用半導體元件的記憶裝置
TWI806510B (zh) 具有記憶元件的半導體裝置
TWI806492B (zh) 半導體元件記憶裝置
TWI813133B (zh) 半導體元件記憶裝置
TWI794046B (zh) 半導體元件記憶裝置
TWI823293B (zh) 半導體元件記憶裝置
TW202247177A (zh) 半導體元件記憶裝置
TWI799077B (zh) 半導體元件記憶裝置
TWI807584B (zh) 半導體元件記憶單元及半導體元件記憶裝置
TWI806427B (zh) 半導體元件記憶裝置
TWI807586B (zh) 半導體元件記憶裝置
TWI824574B (zh) 使用半導體元件的記憶裝置
TWI787046B (zh) 半導體元件記憶裝置
TWI813346B (zh) 使用半導體元件的記憶裝置
TWI806354B (zh) 半導體元件記憶裝置
WO2023248415A1 (ja) 半導体素子を用いたメモリ装置
TW202405809A (zh) 使用半導體元件的記憶裝置