TW200947656A - Lead frame, electronic component with the same, and manufacturing method thereof - Google Patents

Lead frame, electronic component with the same, and manufacturing method thereof Download PDF

Info

Publication number
TW200947656A
TW200947656A TW097131717A TW97131717A TW200947656A TW 200947656 A TW200947656 A TW 200947656A TW 097131717 A TW097131717 A TW 097131717A TW 97131717 A TW97131717 A TW 97131717A TW 200947656 A TW200947656 A TW 200947656A
Authority
TW
Taiwan
Prior art keywords
terminal
lead frame
electronic component
connection terminal
terminal portion
Prior art date
Application number
TW097131717A
Other languages
English (en)
Inventor
Toshiyuki Fukuda
Yoshihiro Tomita
Hisashi Umeda
Yasutake Yaguchi
Original Assignee
Panasonic Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp filed Critical Panasonic Corp
Publication of TW200947656A publication Critical patent/TW200947656A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49548Cross section geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4821Flat leads, e.g. lead frames with or without insulating supports
    • H01L21/4828Etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4821Flat leads, e.g. lead frames with or without insulating supports
    • H01L21/4842Mechanical treatment, e.g. punching, cutting, deforming, cold welding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/568Temporary substrate used as encapsulation process aid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49548Cross section geometry
    • H01L23/49551Cross section geometry characterised by bent parts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/4501Shape
    • H01L2224/45012Cross-sectional shape
    • H01L2224/45014Ribbon connectors, e.g. rectangular cross-section
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/4501Shape
    • H01L2224/45012Cross-sectional shape
    • H01L2224/45015Cross-sectional shape being circular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45147Copper (Cu) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/494Connecting portions
    • H01L2224/4943Connecting portions the connecting portions being staggered
    • H01L2224/49433Connecting portions the connecting portions being staggered outside the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/85053Bonding environment
    • H01L2224/85095Temperature settings
    • H01L2224/85099Ambient temperature
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/852Applying energy for connecting
    • H01L2224/85201Compression bonding
    • H01L2224/85205Ultrasonic bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/852Applying energy for connecting
    • H01L2224/85201Compression bonding
    • H01L2224/85205Ultrasonic bonding
    • H01L2224/85207Thermosonic bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01028Nickel [Ni]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01322Eutectic Alloys, i.e. obtained by a liquid transforming into two solid phases
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/07802Adhesive characteristics other than chemical not being an ohmic electrical conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/146Mixed devices
    • H01L2924/1461MEMS
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1532Connection portion the connection portion being formed on the die mounting surface of the substrate
    • H01L2924/1533Connection portion the connection portion being formed on the die mounting surface of the substrate the connection portion being formed both on the die mounting surface of the substrate and outside the die mounting surface of the substrate
    • H01L2924/15331Connection portion the connection portion being formed on the die mounting surface of the substrate the connection portion being formed both on the die mounting surface of the substrate and outside the die mounting surface of the substrate being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49121Beam lead frame or beam lead device

Description

200947656 九、發明說明: 【發明所屬之技術區域j 技術領域 本發明係有關於一種導線框、具有該導線框之電子零 5 件及其製造方法,特別係有關於使用於元件之封震件之内 部配線以連接前述元件與外部配線的導線框、具有該導線 框之電子零件及其製造方法。 【先前技術3 背景技術 10 近年來,隨著行動電話、DVD機器及數位!^等數位家 電製品的小型化、高性能化、及多機能化,正在尋求數位 家電製品所使用之半導體裝置或電子零件的薄型化、小型 化、及高密度化,與半導體裝置或電子零件所使用之封裝 件的低成本化。 15 半導體裝置或電子零件所使用之封裝件,可舉例如, _ 使用數層地積層半導體晶片或電子零件的多層配線基板之 封裝件。 第1圖係使用積層有元件之多層配線基板的封裝件8〇〇 的截面圖。 20 封裝件800係由金屬細線806、密封樹脂807、元件809、 配線基板813、及外部端子816所構成。 配線基板813係由多層構成,内層具有複數層之内部配 線層817及複數通孔819。此處,内部配線層817與經導通之 孔,即通孔819連接。 5 200947656 配線基板813於其上面積層有元件809。 外部端子816形成於配線基板813之表面作為上下端 子。外部端子816係例如,焊料凸塊(solder bump)。又,外 部端子816透過通孔819與内部配線層817電連接。 5 元件809係例如,半導體晶片。元件809透過金屬細線 806與内部配線層817電連接。又,配線基板813表面之元件 809與金屬細線806被密封樹脂807覆蓋。密封樹脂8〇7周圍 之配線基板813表面,形成有成為上端子之外部端子816。 然而,當為有機基板時,配線基板813配線之配設自由 10 度佳,但相較於導線框,因耐濕性等而連接可靠性不佳。 又’當使用多層配線基板時,則因成本高等而無法期待低 成本化。 因此,有人提出了各種使用導線框之具有上下外部端 子的封裝件(例如,專利文獻1〜3)。 15 專利文獻1中,提出了使用導線框或配線基板,於封裝 件之下面形成成為外部端子之端子,並於端子之上面形成 柱狀凸塊(stud bump),並且,因形成於封裝件上面之柱狀 凸塊的前端露出,故柱狀凸塊之前端成為封裝件上面的外 部端子,此種具有上下端子之半導體裝置的封裝及製造方 20 法。 專利文獻2中,提出了於接著膠帶上配置L形導線部並 固疋,於該導線部上裝載有半導體晶片,且以樹脂密封導 線部及半導體晶片,並且,具有藉將導線之上部與下部自 密封樹脂露出,而成為封裝件上下端子的外部端子之半導 200947656 體裝置的封裝件。 專利文獻3中,提出了使用導線框,並具有上下端子之 半導體裝置的封裝件。又’封裝件上側之外部端子係於相 - 當於半導體裝置的區域切下端子後加工之構造。 ^ 5 【專利文獻1】特開2007-27526號公報 【專利文獻2】專利3388609號公報 【專利文獻3】特開2007-141994號公報 C發明内容3 0 發明揭示 10 發明所欲解決之課題 然而,習知封裝件有以下問題。 專利文獻1中,柱狀凸塊形成於半導體裝置封裝件之下 面侧所形成之端子的上面。然而,柱狀凸塊所形成之端子 上面的面積小。又,控制柱狀凸塊之高度,使自封裝件上 15面露出之外部端子面積均勻是困難的。因此,封裝件上部 之外部端子面積變得不均勻。於是,連接於封裝件上部之 〇 外部端子的基板或元件的連接可靠性降低,且強度不穩 定。此外’使用基板之實施例中,於基板内部形成有用以 電導通之基板内配線與通孔墊⑽land)。然而該實施例 20自具有連接基板内配線與通孔墊之複數連接部,而有可靠 性T降的疑慮。 專利文獻2巾,L科線部在㈣職置之封裝件内於 鉛直方向上直線地貫通而形成,且封裝件上積層有複數封 裝件或兀件。封裝件與其上複數之封裝件或元件透過L形導 7 200947656 線部積層,並且,透過L形導線部電連接。由於積層封震件 或凡件並將該等電連接者係冰導線部,故L形導線部係由 金屬等堅硬材質所形成。因此,無《和絲於[形導線部 5之弯曲應力或熱應力’故積層有封裝件或元件之製品的冑 接可靠性顯著地下降。又,由於積層之封袭件的[形導線部 之積層方向均配置於相同位置,故改變積層之封裝件的°l - 形導線部’即端子位置之設計是困難的。 工專利文獻3中,揭示了成為上下端子之外部端子的加 ;而,封裝件上侧之外部端子係於相當於半導體裝置 ◎ 1〇的區域中由導線框切下後加工而成。加工後,封裝件上側 端子會懸浮於半空中,由於上側端子之端係開放端,故 組裝疋困難的。即’不易製造。又’由於成為被樹脂密封 之封裝件的外部端子之上側端子並未固定,而有被埋入樹 脂的疑慮。又,由被樹脂密封之點來看,尚未詳細揭示實 15際之製造方法。 此處’使用 QFN(Quad Flat Non-Lead Package :四面扁 平無導線封裝)說明一般之導線框。 〇 第2圖係顯示集體密封(c〇uective seaHng)成形用qfn 所使用之一般導線框的圖。此處,QFN係指以焊線接合…丨代 bond)將半導體晶片等元件連接於金屬導線且模製後之來 自本體的導線於封裝件之4個側面、底面、或底面之各邊僅 . 有1列以作為安裝用之外部端子的半導體裝置之封裝件。 第2(a)圖係qfn所使用之一般導線框的平面圖。第2(b) 圖係經樹脂密封、分離前之QFN的戴面圖。 8 200947656 分離前之QFN係由晶片塾903、金屬細線906、密封樹 脂907、及元件909構成。 導線框900係由晶片墊903、分離框914、懸吊導線915、 及端子916構成。 第2(a)圖中以1點鏈線顯示之區域係成為1半導體裝置 的區域。 鲁 10 導線框900係使用集體密封成形用q F N,並縱橫向地配 置複數個在成為半導體裝置之區域中。 分離框914形成於鄰接之半導體裝置區域間的邊界附 近,作成金屬區域。分離框914連接固持晶片墊903之懸吊 導線915、及端子916等。 第2(b)圖對應導線框9〇〇之A-A,截面的圖。 分離前之QFN中’晶片墊903上裝載有元件909,且元 件909之電極係以端子916與金屬細線906電連接。 又’分離前之QFN中,在端子916連接金屬細線906之 〇 側’元件909與金屬細線906被密封樹脂907覆蓋。 QFN中,沿著分離線9〇8,以刀片切斷分離框914。然 而’當以刀片切斷分離框914時,因分離框914均為金屬, 會施加負載於刀片。因此,有產生刀片破損等刀片壽命減 20短、及浪費無謂之成本的問題。又,於以刀片切斷分離框 914之切斷面會產生金屬毛邊(metal burr)。於是,有於鄰接 之端子916產生接觸不良等可靠性下降的問題。 本發明係有鑑於前述問題而作成者,目的係提供可防 止可靠性下降,且製造簡易、可低成本化之導線框、電子 200947656 零件及其製造方法。 解決課題之手段 為解決前述課題,本發明之導線框係使用於元件之 裝件之内部配線,用卩連接前述元件與外部酉己線之線 框丄本發明之導線框包含有:外框;及電子轉區域,係 於前述外框内鄰接者,且各電子零件區域包含有.曰 ' 係裝載前述元件者;第1連接端子部,佩置於^ 10 15 周圍,並與前述晶片墊電絕緣,且下面成為外部端:者. 第2連接端子部’係配置於前述晶#糾圍,並與前述晶片 墊電絕緣,且上面成為外部端子者;及彎曲部係於^前述 第1連接端子部與前述第2連接端子部之間,連接前述第= 接端子部與前述第2連接端子部者,又,前述彎㈣係在相 對前述晶片墊之面’於垂直方向上經彎曲加工且鄰接之 複數前述電子零件區域透過第丨或第2連接端子部連接,並 且前述導線框巾縣職包圍前述電子零龍域且連結固 定之分離框。 又’前述第2連接端子部之上面亦可位於較前述第崎 接端子部及前述晶片塾上面高的位置。 藉由此構造具有彎曲部,並藉將彎曲部彎曲加工,可 2〇輕易地調節成為外部端子之第2連接端子部的高度,故不需 使用配線基板,即可則片導線框,實現具有上下外部端子 的導線框。又,因可自由設計外部端子的位置、面積,故 可碟保設計之多樣性。又,複數電子零件區域之邊界無分 離框,故可大幅削減於各電子零件區域切斷導線框時施加 200947656 5 Ο 10 15 20 之刀片負載,可延長刀片壽命。又,因複數電子零件區域 之邊界並無分離框’故與具有分離框之習知導線框不同, 可大幅消除因刀片產生之金屬切斷面,並可防止因於切斷 鄰接之電子零件區域之截面產生的金屬毛邊造成接觸不 良。藉此,可防止可靠性下降,並可實現製造簡易,可低 成本化之導線框。 又,前述彎曲部之厚度較前述第2連接端子部薄,且前 述彎曲部亦可形成為連接前述第2連接端子部之下部。 又,前述彎曲部之厚度亦可為前述第2連接端子部之一 半以下。 藉由該構造,連接於第2連接端子之彎曲部可輕易地被 彎曲加工,故可輕易地調節成為外部端子之第2連接端子的 高度。 又,前述彎曲部之厚度較前述第丨連接端子部薄,且前 述彎曲部亦可形成為連接前述第〗連接端子部之上部。 又,前述彎曲部之厚度亦可為前述第1連接端子部之一 半以下。 藉由該構造,連接於第1連接端子之f曲料輕易地被 =曲加工,故可輕易地調節成為外部端子之第2連接端子的 入 科弟1連接端子部之下面與前述外框之下面接著 於膠帶並固定。 按者 藉由該構造,因以固定膠帶固持並固定導線框之下 面,即’第1連接端子部之下叫外框之下面,不僅可穩定 11 200947656 地運送導_,村财地騎電子零件之㈣步驟。 又,為解決前述課題,本發明電子零件包含有··申請 5 專㈣1〜7項中任1項之導線框;及裝载於前述導線框 之則述曰曰片墊’且具有電極之元件’ χ,前述電極以金屬 配線與前述第!連接端子部之上面電連接,前述導線框與前 述元件被樹脂覆蓋而密封,且前述第!連接端子部之下面自 前述樹脂露出。
藉由該構造具有彎曲部,並藉將彎曲部彎曲加工,可 輕易地調節成為外部端子之第2連接端子部的高度,故不需 Π)使用配線基板’即可以丨片導線框,實現包含有具上下外部 端子之導線框的電子零件。又,因可自由設計外部端子的 位置面積故可確保设計之多樣性。又,複數電子零件 區域之邊界無分離框,故可大幅削減於各電子零件區域切 斷具有導線框之電子零件時施加的刀片負載,可延長刀片 15壽命。又’因複數電子零件區域之邊界並無分離框,故與 具有分離框之習知導線框不同’可大幅消除因刀片產生之 金屬切斷面,並可防止因於切斷鄰接之電子零件之截面產 生的金屬毛邊造成接觸不良。藉此,可防止可靠性下降, 並可實現製造簡易,可低成本化之電子零件。 又A述第2連接端子部之上面亦可自前述樹脂露出。 藉由該構造’利用對彎曲部之彎曲加工,第2連接端子 部之上面會自樹脂露出,成為上側之外部端子。 又’透過第2連接端子部連接鄰接之複數前述電子零件 區域的連接部係被切斷,且被切斷之前述連接部的截面亦 12 200947656 可自前述樹脂露出。 此時,前述彎曲部亦可經彎曲加工成使自前述樹脂露 出且被切斷之前述連接部的截面高度為前述電子零件之一 半南度。 5 藉此,以密封樹脂挾持與經切斷之第2連接端子連接之 連接4上下產生夾心效果,藉此可防止樹脂裂縫或連接部 截面產生之金屬毛邊到達電子零件之上下面。 φ 又,為解決4述課題,本發明之導線框之製造方法係 形成使用於元件之封褒件之内部配線,用以連接前述元件 10與外部配線之導線框的導線框之製造方法,包含有:形成 步驟,係藉由切割金屬板,形成外框、裝載前述元件之晶 片塾、及於前述晶片墊之周圍與前述晶片墊一體連接成為 外部端子的第1及第2連接端子部;薄化步驟,係使連接前 述第1連接端子部及前述晶片墊之連結部、及在前述第m 15接端子與前述第2連接端子部之間一體連接於前述W連接 ® 端子與前述第2連接端子部之彎曲部的厚度變薄;f曲加工 步驟,係將前述薄化步驟中厚度變薄之前述彎曲部相對於 .前述晶片墊之面,於垂直方向上彎曲加工;固定步驟係 ' α膠帶㈣前述外框與前述第1連接端子部之下端部;及切 20斷步驟,係於前述固定步驟後,切斷在前述薄化步驟中厚 度變薄之前述連結部’使前述第1連接端子部與前述晶片勢 電絕緣。 藉此,可防止可靠性下降,並可實現製造簡易,可低 成本化之製造方法。 13 200947656 此時,前述薄化步驟令,前述彎曲部亦可經薄化且連 接於前述第2連接端子部之下部。 此時’别述薄化步驟中,前述弯曲部亦可經薄化且連 接於前述第1連接端子部之上部區域。 5 此時’則述彎曲加卫步驟中,藉由將經薄化後之前述 f曲部管曲加工,使前述第2連接端子部之上面亦可位於較 月'J述第1連接端子部及前述晶片墊上面高之位置。 此時,前述固定步驟中,前述第2連接端子部亦可在與 前述膠帶分離並懸浮於空中之狀態下固定。 10 此時,前述導線框係複數,且前述形成步驟中,前述 導線框更形成有具複數個鄰接之以前述晶片墊前述第1連 接端子部及前述第2連接端子部作為丨個電子零件區域的外 框,在前述外框内,形成複數個鄰接之包含前述晶片墊、 前述第1連接端子部及前述第2連接端子部之區域的電子零 15件區域,且鄰接之複數前述電子零件區域亦可透過第1或第 2連接端子部連接,而前述導線框中並未形成有包圍前述電 子零件區域且連結固定之分離框。 發明效果 依據本發明,可提供可防止可靠性下降,且製造簡易、 20可低成本化之導線框、電子零件及其製造方法。 圖式簡單說明 第1圖係使用習知積層有元件之多層配線基板的封裝 件之截面圖。 第2(a)〜(b)圖係顯示習知集體密封成形用QFN所使用 200947656 之一般導線框的圖。 第3(a)〜(c)圖係顯示本發明第1實施形態完成前之導線 框。 ' 第4(a)〜(c)圖係概念地顯示本發明第1實施形態之彎曲 5 部11的彎曲加工程序之圖。 第5(a)〜(c)圖係顯示本發明第1實施形態組裝步驟完成 前之導線框1的圖。 ^ 第6(a)〜(d)圖係用以說明本發明第1實施形態使用導線 框組裝電子零件之組裝步驟的圖。 苐7(e)〜(g)圖係用以說明本發明第1實施形態使用導線 框組裝電子零件之組裝步驟的圖。 第8(a)〜(c)圖係顯示本發明第丨實施形態組裝步驟後完 成之電子零件的圖。 第9(a)〜(d)圖係顯示本發明第丨實施形態組裝步驟後完 15 成之電子零件外形的圖。 〇 第10(a)〜(c)圖係顯示本發明第2實施形態完成前之導 線框的圖。 第11(a)〜(c)圖係顯示本發明第2實施形態組裝步驟前 完成之導線框的圖。 2〇 第12⑻〜⑻圖係用以說明本發明第2實施形態導線框 之製造步驟的圖。 第13(a)〜(c)圖係、顯示本發明第2實施形態組裂步驟後 完成之電子零件的圖。 第H(a)〜(d)圖係顯示本發明第2實施形態組裝步驟後 15 200947656 完成之電子零件外形的圖。 c資施方式j 實施發明之最佳形態 以下、參照圖式說明本發明之實施形態。 5 然而,本發明並未受以下實施形態所限定。 (第1實施形態) 第3圖係顯示本發明第1實施形態完成前之導線框丨的 圖。 第3(a)圖係連接完成前之端子的狀態下導線框丨之平面 幻 1〇圖。第3(b)圖係第3(a)圖A-A,之導線框1的截面圖。第3(e) 圖係第3(a)圖B-B,之導線框1的截面圖。 如第3(a)圖所示,導線框丨係由外框2、晶片墊3、第工 端子4 '及第2端子5所構成。導線和之下面接著有用以固 持導線框1之膠帶13。 15 外框2係為金屬,且為形成於導雜1最外周之框。 外框2之内部形成有複數電子零件區域21。此處,形成 有鄰接之2列χ2行的4個電子零件區域2卜分別之電子零件 q 區域21於其_央形成有晶片墊3,並形成有包圍晶片塾3外 周之框狀的伽義。獅棒31之周圍形成有連接於獅 2〇棒31之第1端子4及第2端子5。此處,外框2内鄰接之電子零 件區域21係例如,透過第2端子5以連接部連接。 _ 另外,電子零件區域21雖以2列χ2行鄰接地形成,但只 要是Ν列ΧΜ列,且Ν、Μ=2以上的話,以任何組合形成= 為有效係自不待言。又’鄰接之電子零件區域21亦可為例 16 200947656 5 Ο 15 鲁 20 如,透過第1端子4以連接部連接。 第1端子4於各外框2内部之電子零件區域別,形成於 包圍晶片墊3外周之辅助棒31的周圍。第】端子4之下面於封 裝後會成為外部端子。如第3(a)圖之圓形區域所示,第】端 子4於各電子零件區域21中,在辅助棒31與電子零件區_ 之邊界之間,开彡成錢數之列。又,各⑽由2個第】端子4 構成,且2個第1端子4係連接地形成。 此處,將各列之内側,即,將晶片墊3側之第!端子4 記為内側第1端子41,並將各列之外側,即,電子零件區域 21之邊界側之第i端子4記為外側第i端子43。 另外’各列之2個第1端子4,即,内侧仏端子41與外 侧第i端子43 ’於以後之步驟中,會使用打孔機等,切斷連 接内側第1端子41與外㈣1端子43的部分,使其分離。 又,外側第1端子43並未與外框2連接,且電絕緣。 於各外框2内部之電子零件區域以中,第2端子5形成於 包圍晶片墊则之輔助棒3丨的。第2端子5與第i端子4 同樣地如第3(a)圖之圓形區域所示,於各電子零件區域^ 中,在輔助棒31與電子零件區域21之邊界之間形成有複數 J又各列係由2個第2端子5構成,且2個第2端子$係 連接地形成。 …此處,將各列之内侧,即,將晶片墊3側之第2端子5 為内侧第2端子5卜並將各列之外侧即,電子零件區域 之邊界側之第2端子5記為外側第2端子53。又,將内側第 端子51與外側第2端子53連接之部分記為彎曲部U。 17 200947656 又’外框2與外㈣2端子53透過連結部12連接。另外, =接但鄰接之電子零件區域21透過外側第2端子加 "端子53則作為封裝後之==内部連接’而外側第 將連接各列内側第2端子51與外侧幻端子批彎曲部 及連接外側第2端子53與外框2之連結部12彎曲加工。 料經彎曲加工後之彎曲部u與連結和,職後成為外
,子之外側第2端子53被固定於較晶片塾3上面更高之位 10 置。
又’將透過外側第2端子53連接外框2⑽接之電子零 件區域21的連接部彎曲加工。藉由經寶曲加工之連接部與 彎曲部11,封裝後成為外部端子之電子零件區域u側的外 側第2端子53被蚊於較晶片墊3上面更高之位置。此處, Μ内側第2端子51因經弯曲加工之.彎曲部u而未改變位置,且 被固定於與第1端子4大致相同之高度。又,外側第2端子53 之高度可藉由施加於彎曲部u之彎曲加工程度任意調節。 例如,外側第2端子53之高度可藉由經彎曲加工之 彎曲部 U,調節成封裝後自封裝件露出之高度。 2〇 第3(b)圖係第3(a)圖A-A’之截面圖,顯示第1端子4的截 面。第3(c)圖係第3〇)圖3_丑’之截面圖,顯示第2端子5截的 面圖。 由第3(b)圖可知’第3(a)圖之分離線8的部分,即,鄰 接電子零件區域21之邊界附近的區域係完全「無」金屬之 18 200947656 區域。未於分離線8形成金屬,不僅於以後之組裝步驟中, 不會對用以分離鄰接之電子零件區域21進行切斷之切割刀 (dicing blade)81有負載’且於切斷後不會產生金屬毛邊,故 可發揮很大的效果。 5 又,由第3(c)圖可知,位於電子零件區域21侧與外框2 側,即,位於分離線8側之外側第2端子53係呈懸浮於空中 之狀態。外側第2端子53之上面位於較晶片墊3上面高的位 0 置’並未接觸外側第2端子53之下面。 又,導線框1之下面,即,外框2之下面、晶片墊3之下 10面、第1端子4之下面、内侧第2端子51之下面被固持並固定 於膠帶13上。如此,因導線框丨之下面被膠帶13強力地支 持,故於以後之組裝步驟中,即使外側第2端子53懸浮於空 中’仍可穩定地進行運送或組裝。 此處,雖未圖示,但膠帶13係由膠帶基材與其表面之 15接著層所構成。膠帶13藉由接著層與導線框1之下面接著。 Ο 又,膠帶13之膠帶基材係由具有可承受組裝步驟之熱經歷 的耐熱性(具體而言係15(rc〜23(rc)之材料構成,係由例 如,環氧樹脂、聚醯亞胺等構成。 ' 另外,導線框1中,於其表面形成有例如,鍍鎳(Ni)層、 20鍍鉑(Pd)層、及閃鍍金(Au)層構成之3層電鍍層。 又,亦可於晶片墊3、第1端子4及内侧第2端子51,部 分地施行例如,Ag電鍍,於成為外部端子之外側第2端子53 部分地施行例如,錫·銀(Sn-Ag)、錫-鉍(sn_Bi)等焊錫電鍍。 又,電鍍之厚度,以例如,Au閃鍍為〇.2μϊη以下,Pd 19 200947656 電鍍為Ιμηι以下、及Ag電鍍為數μηι以下為佳。導線框1之 厚度’以例如,50μιη~200μιη為佳。 第4圖係概念地顯示彎曲部η的彎曲加工程序的圖。第 4(a)圖係與第3(c)圖Β-Β,截面圖相同。第4(a)圖特別以外側 5第2端子53、内侧第2端子51、連接外側第2端子53與内側第 2端子51之彎曲部u、及連接外側第2端子53與外框2之連結 4 12作為AQ域部。第4(b)圖係顯不包含彎曲加工前之彎曲 部11的A區域之狀態的圖,第4(b)係顯示包含彎曲加工後之 彎曲部11的A區域之狀態的圖。 ° 第4(a)圖之狀態中,為可輕易彎曲加工連接外側第2端 子53與内側第2端子51之彎曲部丨丨,與連接外侧第2端子53 與外框2之連結部12,將彎曲部〗〗與連結部12之厚度變薄 (以下,S己為薄化。)。具體而言,如第4(a)圖所示,彎曲部 $ 11連接於封裝後成為外部端子之外侧第2端子兄的下部。 5又,彎曲部11連接於内側第2端子51之上部。連結部12連接 於封裝後成為外部端子之外側第2端子Μ的下部。又,連結 12連接於外框2之上部。 2〇
另外’將彎曲部U之厚度薄化,使寶曲部此厚度較 夕山卜側第2端子53及内側第2端子叫度更薄,並成為外側第] +及内側第2端子51厚度之—半以下。將連結部12之厚 度4化’使連結部12之厚度較外側第2端子^及外框2厚度 更薄’並成為外側第2端子53及外框2厚度之 一半以下。藉 i b〜十,於以後之組裝步驟中以密封樹脂覆蓋後,成 4端子之外側第2端子53之上面會完整地露出。 20 200947656 第4 (b)圖係顯示彎曲部11與連結部丨2彎曲加工後的狀 態。 於由第4(a)圖之狀態彎曲加工成第4(b)圖之狀態時,因 彎曲部11及連結部12係如前述業經薄化,故可較輕易地彎 5 曲加工。 此處,彎曲加工後導線框丨之厚度係設計為配合成為樹 脂密封後電子零件之厚度。即,彎曲部11及連結部12可配 合樹脂密封後電子零件之厚度來調節彎曲加工之程度。此 處,例如,於形成導線框1之前,原先之金屬板厚度為200μιη 10時,彎曲加工後之導線框1的厚度可於其1〜3倍之 200μιη〜600μιη的厚度範圍内調節彎曲加工的程度。換言 之’可於樹脂密封後電子零件之厚度為2〇〇μηι〜600μηι之間 自由地設計上下之外部端子的位置。 第5圖係顯示本發明第1實施形態組裝步驟前完成之導 15線框1的圖。第5(a)圖係對電子零件進行組裝前之組裝步驟 前的導線框1之平面圖。第5(b)圖係第5(a)圖A-A’之導線框1 的截面圖。第5(c)圖係第5(a)圖B-B,之導線框1的截面圖。 第5圖中,去除了第3圖顯示之輔助棒31。又,第5圖中,去 除了連接内側第1端子41與外側第1端子43的部分,且内側 2〇第1端子41與外側第1端子43係電絕緣。 至第5圖之步驟係如下述。 首先,將彎曲部11與連結部12彎曲加工。 其次,將導線框1之下面,即外框2之下面、晶片墊3 之下面、第1端子4之下面、及内側第2端子51之下面固持並 21 200947656 固定於膠帶13(第3圖)。 接著,去除輔助棒31、及連接内側第1端子41與外側第 1端子43之部分’以成為第5圖之端子分離狀態。 另外,於不去除輔助棒31且與導線框1内一部分之端子 . 5連接之狀態下,辅助棒31亦可活用作為電源環(power ―)。此時,輔助棒31與導線框〗内之複數或單數的任意端 子連接,之後與元件9及金屬細線6、或元件9之裡面電極(與 晶片墊3 <{:連接之側)電連接即可。 又,由第5(b)圖可知,第5(a)圖之分離線8的部分,即, 〇 1〇鄰接電子零件區域21之邊界附近的區域均為「無」金屬區 域。又,由第5(c)圖可知,於電子零件區域21側與外框2側, 即分離線8侧,外側第2端子53係為懸浮於空中之狀態。外 側第2端子53之上面係位於較晶片墊3上面高之位置,且並 未接觸外側第2端子53之下面。 15 第6圖與第7圖係用以說明本發明第1實施形態中使用 導線框1組裝電子零件之組裝步驟的圖。第6圖與第7圖於左 側顯示第1端子4,右侧顯示第2端子5之組裝步驟。 © 第6⑻圖係顯示第5圖電子零件區域21之導線框!的平 面圖。 2〇 第吵)圖〜第6⑷圖與第化)圖〜第7(g)圖係第3⑷圖 A-A’與Β·Β’之截面圖’並顯示第丨端子4與第2端子5之喊 步驟。 如第5圖所說明,第6剛係顯示彎曲加工與端子分離 完成後之狀態的導線框1固定於膠帶13的狀離。 22 200947656 接著,第6(c)圖之步驟中,元件9被裴載於晶片墊3並固 定接著。元件9與晶片墊3係以DAF(Die Attach Film)、Ag 糊、環氧樹脂系之絕緣接著材、矽氧樹脂接著材、Au_Si共 晶、及焊料等固定接著。 5 ❹ 10 15 20 DAF(Die Attach Film)係用以安裝、積層元件之特殊黏 著薄膜元件。又,元件9係主動元件、被動元件、半導體元 件、MEMS及電池等,此處可舉例如,半導體晶片。又, 元件9之厚度係30μιη〜150μηι,特別是當為半導體元件時係 50μηι 〜ΙΟΟμιη 左右。 接著,第6(d)圖之步驟中,元件9與導線框丨之端子内部 連接。即,以金屬細線6電連接元件9之電極部(未圖示)、第 1端子4之上面、内側第2端子51之上面。 此處,金屬細線6係由Α卜An、或Cu等材料構成之線。 當金屬細線6之材料係由Au構成時,金屬細線6係使用經超 曰波熱壓接合方法球形結著(baii bonding)且直徑為φ 18μιη〜φ30μιη之線。當金屬細線6之材料係由A1構成時,金 屬細線6係使用經常溫、超音波方法楔結合(wedge bonding)’並使用直徑為03〇卿〜01〇〇哗之線。當金屬-細 線6之材料係由Cu構成時’可使用於氧化還原環境氣體内被 覆蓋之Cu線。料,亦可使用义或以帶代替金屬細線6電 連接兀件9與導線框1之端子,以内部連接元件9與導線幻 之端子。 然後’第7(e)圖之步驟中,以密封樹脂7樹脂密封導線 框1、元件9及金屬細線6。樹脂密封為成為外部端子之第[ 23 200947656 5 10 15 20 端子4下面與外側第2端子53上面自密封樹脂?露出。 此處’藉由調整彎曲部此彎曲加 η之厚度薄化程度,使蠻曲邱以心度或考曲部 出。 a ”曲仙不會自密封樹脂7表面露 此處,亦可適當地露出晶片塾3之下面。又 線6連接於第2端子5之區域的對向面,即,内㈣= 之下面雖自密封樹腊7之表面露出,但只要將内側第2端子 51之下面薄化並以樹脂覆蓋内賺端子51之下面的話 可以密封樹脂7覆蓋不需要之端子。 然而’ -般之LGA(Land Grid Array :基板柵格陣列) 多為圓形端子。因此,導線框1之端子,即,第1端子4與第 2端子5之上下面係圓形。以刻加工或壓印加工等,將非 外部端子部之”端子4與第2端子5薄化,使非外部端子邛 面之第1端子4與第2端子5於厚度方向上產生高度差,再以 密封樹脂7覆蓋。樹脂密封後之電子零件(半導體裝置)中, 由外部可見之端子’只有成為外部端子之第1端子4與第2端 子5之上面或下面的圓形。又,藉將第1端子4與第2端子5之 上下面作為圓形,可增大其上下面之面積。因此,有可穩 定地進行經内部連接之元件9與導線框1之端子的金屬細線 6之連接的優點,且成為外部端子之第丨端子4與第2端子5之 上面或下面側的安裝,因用於安裝之焊料的連接面積變 大’亦有增強安裝強度之效果。 接著’第7(f)之步驟中’將於前步驟中經密封樹脂7集 體後封之導線框1、元件9及金屬細線6之密封體,隨各電子 〇 ❹ 24 200947656 零件區域2i切割成各個電子零件。一般係使用以黏合材固 定鑽石顆粒之切割刀81切斷密封體。如前述,本發明中於 切割刀81切割之分離線8並未存在帶狀之分離框。即,如第 7_所示,第丨端子4之分割線並未存在「金屬部分」(只 • 5 #在樹脂),故可大幅降低切割刀81之破裂或磨損。 另外,密封體之切割方法亦可為不使用切割刀81之切 斷方法。例如,當電子零件之厚度為20_以下時,亦可 ❹ 使用㈣(YAG、⑽)靖㈣體,科離成各個電子零件。 又外框2内透過外侧第2端子53連接之鄰接電子零件 1〇區域21的連接部、及連接外側第2端子53與外框2之連結部 12被切割刀81切斷。被切割刀81切斷,而殘留於外側第城 子53之連接部與連結部12之殘料分,自電子零件之侧面 路出然而’即使於外側第2端子53殘留有連接部與連結部 12之殘渣部分,對改變相第2端子53高度之電子零件完成 15度並無任何問題。其係因,藉於電子零件侧面之中心附近 〇 露出殘留於外側第2端子53之連接部與連結部12的殘渣部 分,於外側第2端子53殘留之連接部與連結部12的殘渣部分 之上下有密封樹脂7造成的炎心效果,可使樹脂之裂縫或金 屬毛邊不會到達電子零件之上下面。 2〇 然後,第7(幻圖之步驟中,由各電子零件區域21之電子 零件,即,由以切割刀81分離成為電子零件之以密封樹脂7 密封的各電子零件區域21之導線框卜元件9及金屬細線6剝 除膠帶13。 此處,膠帶13之接著層係使用例如,熱硬化型之uv硬 25 200947656 化型接著材。熱硬化型之uv硬化型接著材因可藉由照射 UV使黏著力下降’故可輕易地自電子零件剝離膠帶13。 第8圖係顯示本發明第1實施形態之組裝步驟後完成的 電子零件之圖。第8(a)圖係組裝步驟後完成之電子零件的密 5封樹脂7為透明時之平面圖。第8(b)圖係第8(a)圖之組裝步 驟後完成的電子零件A-A,戴面圖。第8(c)係第8(a)圖之組裝 步驟後完成的電子零件B-B,截面圖。特徵在於第8(b)圖。換 言之,外側第1端子43外側之侧面,即電子零件之側面側並 無金屬被切斷之痕跡。其係因導線框丨之構造階段中,設計 10成無透過第1端子4連接鄰接之電子零件區域21之故。 第9圖係顯示本發明第丨實施形態之組裝步驟後完成的 電子零件之外形的圖。第9(a)圖係由組裝步驟後完成之電子 零件上方所見之外形圖。第9(b)圖係第9(a)圖之組裝步驟後 凡成的電子零件A-A,截面圖。第9(c)圖係第9(a)圖之組裝步 I5驟後疋成的電子零件B B,截面圖。第9⑷圖係由組裝步驟後 完成之電子零件下方所見之外形圖。 由第9(a)圖與第9(d)圖之外形圖、及第9(b)圖與第9(c) 圖=截面圖可知,由電子零件表裡面露出之部分係設計成 卜端子之。卩分,即僅第1端子4之下面與外侧第2端子53之 20 上面。 另外’可配合制變更設計上下端子之端子數或構造。 又亦可將内側第2端子51之下面設計成由電子零件裡 面露出之外部端子。 、 本發明之第1實施形態中,具有彎曲部11及連結 26 200947656 部12,且藉由將彎曲部11及連結部12彎曲加工,可輕易地 調節成為外部端子之外側第2端子53的高度。因此,不需使 用配線基板,即可以1片導線框,實現具有上下外部端子的 導線框。又,因可自由設計成為外部端子之外側第2端子53 - 5 的位置、面積,故可確保設計之多樣性。即,製造變得簡 易。又,複數電子零件區域21之邊界無分離框,故可大幅 削減切斷導線框1時施加於各電子零件區域21之切割刀81 的負載’可延長切割刀81之壽命。又,因複數電子零件區 域21之邊界並無分離框’故相較於具有分離框之習知導線 10框,可大幅減少因切割刀81產生之金屬切斷面,並可防止 因於具有導線框1之電子零件產生的金屬毛邊造成的接觸 不良。 藉此,可防止可靠性的下降’且實現製造簡易、可低 成本化之導線框。 15 另外,本發明之第1實施形態中,第1端子4與第2端子5 φ 雖交互地配置’但並未被限定。第1端子4與第2端子5之位 置即使為例如’連續、或跳躍之位置關係,仍適用於本發 明。 又,因可自由設計成為外部端子之外側第2端子53之位 20置、面積,故可充分設計成為外部端子之外側第2端子53的 面積。藉此,可提升並穩定成為外部端子之外侧第2端子53 的上面與積層於其上部之電子零件的電極連接可靠性。 (第2實施形態) 第10圖係顯示本發明第2實施形態完成前之導線框1〇 27 200947656 的圖。第10(a)圖係於連接完成前端子之狀態下導線框1〇的 平面圖。第10(b)圖係第10(a)圖A-A’之導線框1〇的截面圖。 第10(c)圖係第10(a)圖B-B’之導線框1〇的截面圖。本發明之 第1實施形態中顯示了以多列端子(2〇〜2〇〇銷(pin))為對象, 5 即適合LGA(Land Grid Array)或BGA(Ball Grid Array)封震 之實施形態’第2實施形態中則顯示以小銷(2銷〜6〇銷)為對 象之適合SON或QFN形態封裝的實施形態。第丨實施形態之 導線框1中第1端子4及第2端子5雖與辅助棒31連接,但因本 第2實施形態中端子數較少,故如第1〇圖所示,導線框1〇中 0 10不形成輔助棒而直接將第1端子60及第2端子70連接於晶片 塾 30。另外、SON(Small Outline Non-l.eaded Package)或 QFN(Quad Flat Non-leaded Package)等外部端子之形狀— 般係砲彈形、橢圓、四角、或長方形。因此、作為外部端 子之自密封樹脂1〇〇露出之第1端子60及第2端子70的面係 15配置成试周邊(邊緣tC 1列)或鑛齒狀配置。 如第11(a)圖所示,導線框1〇係由外框2〇、晶片墊3〇、 第1端子60、及第2端子70構成。導線框1〇之下面接著有用 〇 以固持導線框10之朦帶13〇。 外框20係金屬’且為形成於導線框1〇最外周之框。 20 外框20之内部形成有複數電子零件區域210。此處,形 成有鄰接之2列χ2行的4個電子零件區域21〇。各電子零件區 _ 域210於其中央形成有晶片墊30,並於晶片墊30之周圍形成 有連接於晶片墊3〇之第1端子60及第2端子70 。此處,外框 20内鄰接之電子零件區域210係例如,透過第2端子70以連 28 200947656 接部連接。 5 ❹ 10 15 20 =外框20内部之電子零件區咖,第㈣子卿成 於曰曰片墊3〇周圍,端子60之下面於封錢會成為外部端 子。如第10⑻圖之長方形區域所示’第丨端子6〇於電子零件 區域2H)中,在晶片墊3績電子零件區域训之邊 成複數之列。又,各㈣叫目第i端子的構成。1 又’第1端子6G並未與外框2G連接,絕緣。 於各外框20内部之電子零件區域21()中第2端子獅 成於晶片墊30之周圍。如第1()⑷圖之長方形區域所示第2 端子7〇於各電子零件區域2附,在晶片㈣與電子零件區 域210之邊界之間形成複數之列。又,各列係由2個第2端子 70構成,且2個第2端子观連接地形成。 此處,將各列之内側,即,將晶片墊30側之第2端子7〇 記為内側第2端子71 ’並將各列之外側,即,電子零件區域 210之邊界側的第2端子7〇記為外側第2端子73。又將連接 内侧第2端子71與外側第2端子73之部分記為彎曲部11〇。 又’外框20與外側第2端子73透過連結部120連接。另 外’雖已提及’但鄰接之電子零件區域2iQ透過外側第2端 子73以連接部連接。 又内側第2端子71主要用以作為内部連接,而外側第 2端子则作為料後之外部端子使用。 將連接各列内側第2端子71與外側第2端子73之彎曲部 110及連接外側第2端子b與外框2〇之連結部u〇彎曲加 工。藉由經彎曲加工之青曲部11〇與連結部12〇,封裝後成 29 200947656 為外部端子之外側第2端子73被固定於較晶片墊3〇上面更 高之位置。 第11圖係顯示本2發明第實施形態組裝步驟前完成之 導線框10的圖。第11 (a)圖係對電子零件進行組裝前之組裝 · 5步驟刚導線框的平面圖。第11(b)圖係第1丨⑷圖八_八,之導 線框10的截面圖。第11(c)圖係第11(a)圖B-B,之導線框1〇的 截面圖。與第10圖不同的是,晶片替30與第1端子6〇及内側 第2端子71分離。 第12圖係用以說明本發明第2實施形態導線框1〇之製 © 10造步驟的圖。為易於理解,第12圖中於左側顯示第丨端子 60、右側顯示第2端子70之製造步驟。 第12(a)圖係顯示第n圖電子零件區域21〇之導線框⑺ 的平面圖與其截面圖。 首先,準備作為導線框10之金屬板l〇a(第12(b)圖)。金 15屬板10a係由例如,Cu合金' Fe-Ni材(例如:42alloy)、A1 材·#構成,且板厚係5〇μιη〜200μηι。可依電子零件之厚产、 或用途,適當地選擇金屬板1〇3之材料或板厚。 ◎ 其次,準備導線框10(第12(c)圖)。具體而言,藉由蝕 刻等,由金屬板l〇a形成晶片墊3〇、第丨端子6〇、第2端子%、 2〇及外框2〇等。該步驟中,與第4⑷中之說明同樣地,將成為 連接晶片墊30與第1端子60之連接部的部分下面、或連接晶 片墊30與内側第2端子71之連接部分的下面薄化。又,將: 接内側第2端子71與外側第2端子73而成為f曲部11〇之部 分、或連接外側第2端子73與外框20而成為連結部12〇之^ 30 200947656 分薄化。之後,以下個步驟將經薄化之彎曲部11〇與連結部 120彎曲加工。 5 ❹ 10 15 ❹ 20 此處,與第1實施形態同樣地,彎曲部110連接封裝後 成為外部端子之外侧第2端子73之下部、及内侧第2端子71 之上部。又,連結部120連接封裝後成為外部端子之外側第 2端子73的下部、及外框20之上部。 另外’彎曲部110之厚度係薄化成較外側第2端子73及 内侧第2端子71之厚度薄,且成為外侧第2端子73及内側第2 端子71厚度之一半以下。連結部丨2〇之厚度係薄化成較外側 第2端子73及外框20之厚度薄,且成為外侧第2端子73及外 框20厚度之一半以下。 又’薄化可藉由姓刻加工施行,亦可藉由壓印加工施 行0 接著’將經金屬鑄模薄化之彎曲部11〇與連結部12〇彎 曲加工(第12(d)圖)。 換言之,由第12(c)圖之第2端子7〇(右圖)的狀態加工成 第12(d)圖(右圖)的狀態。_曲部11〇及連結部,因薄化成 前述,故可輕易_曲加工。又,彎曲加工後之導線框1〇 的厚度可配合樹脂密封後電子零件之厚錢計。 此處例如虽原、先之金屬板l〇a的板厚為80μιη時, 彎曲加工後導線框1G之厚度可於其U倍即卿W卿爪 之厚度範圍内輕易地調節彎曲加工之程度。換言之,可於 Γ密封後電子零件之厚度為^之間自由地設 °十上下之外部端子的位置。. 31 200947656 接著,將導線框ίο貼附於膠帶130(第12(幻圖)。 '、體而s,將導線框10之下面,即,將外框2〇之下面、 晶片墊30之下面、第丨端子6〇之下面固持並固定於膠帶13〇 上。 5 其次,以打孔機18切斷晶片墊30與第!端子60、及晶片 墊30與第2端子70之經薄化的連接部分(第12⑴圖)。 此處,被打孔機18之4端切斷的經薄化之連接部分的 截面形狀係如第12(f)圖所示之「屋層」或「菌傘」的形狀。 另外,當以打孔機18等金屬鑄模進行切斷時,其截面雖會 1〇形成為前述,但當以雷射等進行切斷時,會於切斷之處殘 留熔斷之痕跡(浮渣)。 之後,於電子零件區域210形成導線框1〇(第12(g)圖)。 第13圖係顯示本發明第2實施形態組裝步驟後完成之 電子零件的圖。第13(a)圖係組裝步驟後完成之電子零件的 15密封樹脂100為透明時之平面圖。第13(b)圖係第13(a)圖組 裝步驟後完成之電子零件的A-A,截面圖。第13(c)圖係第 13(a)圖組裝步驟後完成之電子零件的Β·Β,截面圖。與第12 圖不同的是’元件90裝載於晶片墊3〇上,且以金屬細線80 内部連接元件90與導線框1〇之端子,並以密封樹脂1〇〇覆蓋 20全體。此處,内部連接係指以金屬細線80電連接元件90之 電極部、第1磚子60之上面、及内側第2端子71之上面。此 處,特徵在於第13(b)圖。換言之,第1端子6〇外側之侧面, 即電子零件之侧面側並未有經金屬切斷的痕跡。其係因於 導線框10之構成階段中,並未設計有透過第1端子60鄰接之 32 200947656 電子零件區域210之故。 另外’第2實施形態中,元件9〇雖為較晶片塾3〇小的構 造,但亦可為較晶片塾30大之構造,亦適用於元件9〇之主 面的電極透過凸塊(未圖示)直接連接於端子的叱型。 ' 5 帛14圖係顯示本發明第2實施形態組裝步職完成之 電子零件的外形之圖。第14⑻圖係由組裝步驟後完成之電 子零件上方所見的外形圖。 β 第14(b)圖係第14(相裝步驟後完成之電子零件的 Α-Α’截面圖。第14(c)圖係第14(a)圖組裝步驟後完成之電子 1〇零件的B-B’截面圖。第14⑷圖係由組裝步驟後完成之電子 零件下所見的外形圖。 由第14(a)與第14(d)圖之外形圖、及第丨4(b)圖與第丨4(c) 圖之截面圖可知,於電子零件之表裡面露出之部分係設計 成為外部端子的部分,即僅為第丨端子6〇之下面,與外侧第 15 2端子73之上面。 φ 另外’可配合應用變更設計上下端子之端子數或構造。 又,亦可將内側第2端子71之下面設計成由電子零件裡 面露出之外部端子。 又,第14(d)圖中’成為外部端子之第丨端子6〇與外側第 20 2端子73之配置雖為鋸齒狀配置但亦可為並列或排成丨列。 又,外部端子之形狀,即,第1端子6〇之下面,與外側第2 端子73之上面的形狀亦可適當地選擇砲彈形、橢圓、四角、 長方形、或圓形等。 以上,本發明之第2實施形態中,具有彎曲部u及連結 33 200947656 部12,且藉由將彎曲部11及連結部12彎曲加工,可ι 調節成為外部端子之外側第2端子73的高度。因此, 不需使 用配線基板,即可以1片導線框’實現具有上下外者15# 喂子的 導線框10及具備該導線框10之電子零件。又,因可自由^ 5 計成為外部端子之外側第2端子73的位置、面積,故可確保 設計之多樣性。換言之’製造具有上下外部端子之導線框 10及具有該導線框10之電子零件變得簡易。 又,複數電子零件區域210之邊界無分離框,故可大幅 削減在切斷導線框10時施加於各電子零件區域21〇之切割 10刀81的負載’可延長切割刀81之壽命。又,因複數電子零 件區域210之邊界並無分離框,故相較於具有分離框之習知 導線框,可大幅減少因切割刀81產生之金屬切斷面,並可 防止因於具有導線框10之電子零件產生的金屬毛邊造成的 接觸不良。藉此,可防止可靠性下降,且實現製造簡易、 I5可低成本化之導線框、具有該導線框之電子零件及其製造 方法。 又,因本發明之導線框及具有該導線框之電子零件可 自由選擇作為上下外部端子之外側第2端子乃的位置,故可 設計成用以緩和施加於本發明之導線框及具有該導線框之 2〇電子零件的各種應力。 又
因本發明之導線框及具有該導線框之電子零件可 自由選擇作為上下外部端子之外側第㈣子⑽面積故可 明之導線框及具有該導線框之電子零件所積載的 電子零件的連接強度,並可防止可靠性下降。 34 200947656 ,可撓曲導線框以自由地設計組裝後電子零件上下 端子之位置’藉此可緩和各種應力,並可確保連接可 靠性 ❹ 10 15 ❹ 20 又’本發明之具有導線框的電子零件之製造方法,因 於習知集體成形用導線框中所需之電子零件區域間 、刀框,故可改善品質與低成本化。 、又本發明之導線框及具有該導線框之電子零件,係 ^下形成外部端子時不需使用配線基板,而使用導線框 ^ 不需於電子零件之組裝步驟後對上部的外 Ρ端子面進行研肖彳步驟或研磨步驟。 又’以1片導線框可實現具有上下外部端子之導線框 可降低不需之材料費,並可低成本化。 又,因以1片導線框可輕易地製作具有上下端子之電子 零件或半導體裝置,故於電子料裝載零件之 容易的 ^ π °又’亦具有安裝基板上之設計多樣性,亦可於低 成本下進行安裝。 又’具有本發明導線框之電子零件的應用例,可廣泛 應用於例如:2銷、3銷之電池、二極體、機能零件或被動 零件、4銷至200銷之MEMS、或半導體裝置。 又’於具有本發明導線框之電子零件的封裝件形狀方 藉由改變端子形狀或位置,可廣泛使用於TO或MINI 等離散封裝、S0N、QFN、LGA、BGA等。又,使用本發 明之製造方法,亦可將外部端子外部端子3列化或4列化。 又,藉於具有本發明之導線框的電子零件直上部設置 35 200947656 複數被動或主動晶片,相較於以往,於電子零件周圍配置 被動或主動晶片之情形,可改善電子零件之電特性。又, 例如,安裝母板等電子零件之安裝基板的安裝面積亦可縮 小化。又,藉由上下區分被動及主動晶片之電連接,可改 5 善電子零件内複雜之配線等,亦具有穩定機器等製造產率 的效果。 以上,依據實施型態說明本發明之導線框、具有該導 線框之電子零件及其製造方法,但本發明並未受該實施形 態限定。只要不脫離本發明旨趣,發明所屬技術領域中具 10 通常知識者將所想之各種變形施行於本實施形態者、或於 不同實施形態中組合構造要素所構築之形態,亦包含於本 發明範圍内。 產業上利用之可能性 本發明可利用於導線框、具有該導線框之電子零件及 15 其製造方法,特別可利用於,行動電話、個人數位助理、 DVD機器、數位TV等數位家電製品。 E:圖式簡單說明3 第1圖係使用習知積層有元件之多層配線基板的封裝 件之截面圖。 20 第2(a)〜(b)圖係顯示習知集體密封成形用QFN所使用 之一般導線框的圖。 第3 (a)〜(c)圖係顯示本發明第1實施形態完成前之導線 框。 第4(a)〜(c)圖係概念地顯示本發明第1實施形態之彎曲 36 200947656 部11的彎曲加工程序之圖。 第5(a)〜(c)圖係顯示本發明第1實施形態組裝步驟完成 前之導線框1的圖。 第6(a)〜(d)圖係用以說明本發明第1實施形態使用導線 5 框組裝電子零件之組裝步驟的圖。 第7(e)〜(g)圖係用以說明本發明第1實施形態使用導線 框組裝電子零件之組裝步驟的圖。 第8(a)〜(c)圖係顯示本發明第1實施形態組裝步驟後完 成之電子零件的圖。 10 第9(a)〜(d)圖係顯示本發明第1實施形態組裝步驟後完 成之電子零件外形的圖。 第10(a)〜(c)圖係顯示本發明第2實施形態完成前之導 線框的圖。 第11(a)〜(c)圖係顯示本發明第2實施形態組裝步驟前 15 完成之導線框的圖。 第12(a)〜(g)圖係用以說明本發明第2實施形態導線框 之製造步驟的圖。 第13(a)〜(c)圖係顯示本發明第2實施形態組裝步驟後 完成之電子零件的圖。 20 第14(a)〜(d)圖係顯示本發明第2實施形態組裝步驟後 完成之電子零件外形的圖。 【主要元件符號說明】 1,10,900. ·.導線框 3,30,903...晶片墊 2,20…外框 4,60…第1端子 37 200947656 5,70...第2端子 43...外側第1端子 6,80,806,906…金屬細線 51,71...内側第2端子 7,100,807,907…密封樹脂 53,73…外側第2端子 8,908…分離線 81...切割刀 9,90,809,嫩"元件 800...封裝件 10a...金屬板 813…配線基板 11,110...彎曲部 816...外部端子 12,120".連結部 817...内部配線層 13,130...膠帶 819...通孔 18".打孔機 914…分雑 21210...電子零件區域 915...懸吊導線 31…輔助棒 916...端子 41...内侧第1端子 930...懸吊晶片墊 〇 38

Claims (1)

  1. 200947656 十、申請專利範圍·· 導線框’係使帛於元件之封I件之内部配線,用以 連接前述元件與外部配線者,該導_包含有: 外框;及 5 電子零件區域,係於前料㈣鄰接者, 且各電子零件區域包含有: 晶片墊,係裝載前述元件者; ® 第1連接端子部,係配置於前述晶片墊周圍,與前 述曰B片塾電絕緣,且下面成為外部端子者; 10 第2連接端子部,係配置於前述晶片塾周圍,虚前 述晶片塾電絕緣,且上面成為外部端子者;及 彎曲部’係於前述第1端子部與前述第2連接端子部 間連接則述第1連接端子部與前述第2連接端子部 者, 15 又’前述料部係在相對前述晶片墊之©,於垂直 〇 方向上經彎曲加工,且鄰接之複數前述電子零件區域透 過第1或第2連接料部連接,並且前料線框中並未形 成包圍前述電子零件區域且連結固定之分離框。 2·如申請專利範圍第1項之導線框,其中前述第2連接端子 20 部之上面位於較前述第1連接端子部及前述晶片 塾上面 南的位置。 3.如申請專利範圍第1項之導線框,其中前述彎曲部之厚 二較則述帛2料端子部冑且前述料料成為連接 前述第2連接端子部之下部。 39 200947656 4. 如申請專利範圍第3項之導線框,其中前述彎曲部之厚 度為前述第2連接端子部之一半以下。 5. 如申請專利範圍第3項之導線框,其中前述彎曲部之厚 度較前述第1連接端子部薄,且前述彎曲部形成為連接 5 前述第1連接端子部之上部。 6. 如申請專利範圍第5項之導線框,其令前述彎曲部之厚 度為前述第1連接端子部之一半以下。 7. 如申請專利範圍第1項之導線框,其中前述第1連接端子 部之下面與前述外框之下面接著於膠帶並固定。 10 8. —種電子零件,包含有: 申請專利範圍第1〜7項中任1項之導線框;及 裝載於前述導線框之前述晶片墊,且具有電極之元 件, 又,前述電極以金屬配線與前述第1連接端子部之 15 上面電連接,前述導線框與前述元件被樹脂覆蓋而密 封,且前述第1連接端子部之下面自前述樹脂露出。 9. 如申請專利範圍第8項之電子零件,其中前述第2連接端 子部之上面自前述樹脂露出。 10. 如申請專利範圍第9項之電子零件,其中透過第2連接端 20 子部連接鄰接之複數前述電子零件區域的連接部係被 切斷,且被切斷之前述連接部的截面自前述樹脂露出。 11. 如申請專利範圍第10項之電子零件,其中前述彎曲部係 經彎曲加工成使自前述樹脂露出且被切斷之前述連接 部的截面高度為前述電子零件之一半高度。 200947656 12. —種導線框之製造方法,係形成使用於元件之封裝件之 内部配線,用以連接前述元件與外部配線之導線框的導 線框之製造方法,包含有: 形成步驟,係藉由切割金屬板,形成外框、裝載前 5 述元件之晶片墊、及於前述晶片墊之周圍與前述晶片墊 一體連接成為外部端子的第1及第2連接端子部; 薄化步驟,係使連結前述第1連接端子部及前述晶 片墊之連結部、及在前述第1連接端子與前述第2連接端 子部之間一體連接於前述第1連接端子與前述第2連接 10 端子部之彎曲部的厚度變薄; 彎曲加工步驟,係將前述薄化步驟中厚度變薄之前 述彎曲部相對於前述晶片墊之面,於垂直方向上彎曲加 工; 固定步驟,係以膠帶固定前述外框與前述第1連接 15 端子部之下端部;及 切斷步驟,係於前述固定步驟後,切斷在前述薄化 步驟中厚度變薄之前述連結部,使前述第1連接端子部 與前述晶片墊電絕緣。 13. 如申請專利範圍第12項之配線框之製造方法,其中前述 20 薄化步驟中,前述彎曲部係經薄化且連接於前述第2連 接端子部之下部。 14. 如申請專利範圍第13項之導線框之製造方法,其中前述 薄化步驟中,前述彎曲部係經薄化且連接於前述第1連 接端子部之上部區域。 41 200947656 15.如申請專利範圍第12項之配線框之製造方法,其中前述 彎曲加工步驟中,藉由將經薄化之前述彎曲部彎曲加 工,使前述第2連接端子部之上面位於較前述第1連接端 子部及前述晶片墊上面高之位置。 5 16.如申請專利範圍第12項之配線框之製造方法,其中前述 固定步驟中,前述第2連接端子部係在與前述膠帶分離 並懸浮於空中之狀態下固定。 17.如申請專利範圍第12項之配線框之製造方法,其中前述 導線框有複數個, 10 且前述形成步驟中,前述導線框更形成具有複數個 鄰接之以前述晶片墊、前述第1連接端子部及前述第2 連接端子部作為1個電子零件區域的外框, 在前述外框内,形成複數個鄰接之包含前述晶片 墊、前述第1連接端子部及前述第2連接端子部之區域的 15 電子零件區域, 且鄰接之複數前述電子零件區域透過第1或第2連 接端子部連接,而前述導線框中並未形成包圍前述電子 零件區域且連結固定之分離框。
TW097131717A 2007-10-04 2008-08-20 Lead frame, electronic component with the same, and manufacturing method thereof TW200947656A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007260634A JP2009094118A (ja) 2007-10-04 2007-10-04 リードフレーム、それを備える電子部品及びその製造方法

Publications (1)

Publication Number Publication Date
TW200947656A true TW200947656A (en) 2009-11-16

Family

ID=40522556

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097131717A TW200947656A (en) 2007-10-04 2008-08-20 Lead frame, electronic component with the same, and manufacturing method thereof

Country Status (4)

Country Link
US (2) US7993980B2 (zh)
JP (1) JP2009094118A (zh)
CN (1) CN101477972A (zh)
TW (1) TW200947656A (zh)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2451077A (en) * 2007-07-17 2009-01-21 Zetex Semiconductors Plc Semiconductor chip package
TWI392065B (zh) * 2009-06-08 2013-04-01 Cyntec Co Ltd 電子元件封裝模組
DE102009045911A1 (de) * 2009-10-22 2011-04-28 Robert Bosch Gmbh Koppelvorrichtung, Anordnung mit einer Koppelvorrichtung, Verfahren zur Herstellung einer Anordnung mit einer Koppelvorrichtung
US8547709B2 (en) * 2010-02-12 2013-10-01 Cyntec Co. Ltd. Electronic system with a composite substrate
US9269691B2 (en) 2010-05-26 2016-02-23 Stats Chippac, Ltd. Semiconductor device and method of making an embedded wafer level ball grid array (EWLB) package on package (POP) device with a slotted metal carrier interposer
US8349658B2 (en) * 2010-05-26 2013-01-08 Stats Chippac, Ltd. Semiconductor device and method of forming conductive posts and heat sink over semiconductor die using leadframe
US8497697B2 (en) 2010-06-14 2013-07-30 Analog Devices, Inc. Apparatus and method for testing multiple integrated circuit devices on a film frame handler
CN102110666B (zh) * 2010-11-23 2012-12-12 威盛电子股份有限公司 集成电路芯片封装及实体层介面排列
US9425139B2 (en) 2012-09-12 2016-08-23 Marvell World Trade Ltd. Dual row quad flat no-lead semiconductor package
JP6352009B2 (ja) 2013-04-16 2018-07-04 ローム株式会社 半導体装置
JP6204088B2 (ja) * 2013-07-02 2017-09-27 エスアイアイ・セミコンダクタ株式会社 半導体装置
KR101538543B1 (ko) * 2013-08-13 2015-07-22 앰코 테크놀로지 코리아 주식회사 반도체 디바이스 및 그 제조 방법
JP6421478B2 (ja) * 2014-07-10 2018-11-14 大日本印刷株式会社 半導体装置用リードフレームおよび樹脂封止型半導体装置
CN105895610B (zh) * 2014-11-18 2019-11-22 恩智浦美国有限公司 半导体装置以及具有竖直连接条的引线框
US9728510B2 (en) 2015-04-10 2017-08-08 Analog Devices, Inc. Cavity package with composite substrate
JP6597499B2 (ja) * 2016-06-29 2019-10-30 三菱電機株式会社 半導体装置およびその製造方法
TWI596729B (zh) * 2016-12-15 2017-08-21 南茂科技股份有限公司 晶片封裝結構
JP7057727B2 (ja) 2018-07-12 2022-04-20 株式会社三井ハイテック リードフレームおよび半導体装置
CN112071645B (zh) * 2020-09-10 2022-03-08 闽江学院 一种引线框式电子元器件封装方法

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR960005042B1 (ko) * 1992-11-07 1996-04-18 금성일렉트론주식회사 반도체 펙케지
JPH06252334A (ja) * 1993-02-26 1994-09-09 Hitachi Constr Mach Co Ltd 半導体装置
JPH0722567A (ja) * 1993-07-01 1995-01-24 Fujitsu Miyagi Electron:Kk モールド樹脂封止型半導体装置とその製造方法
KR0179803B1 (ko) * 1995-12-29 1999-03-20 문정환 리드노출형 반도체 패키지
JP3478139B2 (ja) * 1998-09-02 2003-12-15 松下電器産業株式会社 リードフレームの製造方法
US20030038347A1 (en) * 2001-08-22 2003-02-27 Walton Advanced Electronics Ltd Stackable-type semiconductor package
JP2003124421A (ja) * 2001-10-15 2003-04-25 Shinko Electric Ind Co Ltd リードフレーム及びその製造方法並びに該リードフレームを用いた半導体装置の製造方法
US6841854B2 (en) * 2002-04-01 2005-01-11 Matsushita Electric Industrial Co., Ltd. Semiconductor device
JP2004055765A (ja) * 2002-07-18 2004-02-19 Renesas Technology Corp Icパッケージの製造方法およびリードフレーム
JP3736516B2 (ja) * 2002-11-01 2006-01-18 松下電器産業株式会社 リードフレームおよびその製造方法ならびに樹脂封止型半導体装置およびその製造方法
US7405468B2 (en) * 2003-04-11 2008-07-29 Dai Nippon Printing Co., Ltd. Plastic package and method of fabricating the same
KR100585100B1 (ko) * 2003-08-23 2006-05-30 삼성전자주식회사 적층 가능한 리드 프레임을 갖는 얇은 반도체 패키지 및그 제조방법
CN100514580C (zh) * 2003-08-26 2009-07-15 宇芯(毛里求斯)控股有限公司 可颠倒无引线封装及其堆叠
JP3910598B2 (ja) * 2004-03-04 2007-04-25 松下電器産業株式会社 樹脂封止型半導体装置およびその製造方法
JP2006086273A (ja) * 2004-09-15 2006-03-30 Dainippon Printing Co Ltd 樹脂封止型半導体装置
JP4635202B2 (ja) 2005-07-20 2011-02-23 国立大学法人九州工業大学 両面電極パッケージの製造方法
JP3941877B2 (ja) 2005-11-16 2007-07-04 国立大学法人九州工業大学 両面電極パッケージ及びその製造方法
US8310060B1 (en) * 2006-04-28 2012-11-13 Utac Thai Limited Lead frame land grid array
US7816769B2 (en) * 2006-08-28 2010-10-19 Atmel Corporation Stackable packages for three-dimensional packaging of semiconductor dice
US7517733B2 (en) * 2007-03-22 2009-04-14 Stats Chippac, Ltd. Leadframe design for QFN package with top terminal leads

Also Published As

Publication number Publication date
CN101477972A (zh) 2009-07-08
US20110291253A1 (en) 2011-12-01
US20090091013A1 (en) 2009-04-09
JP2009094118A (ja) 2009-04-30
US7993980B2 (en) 2011-08-09

Similar Documents

Publication Publication Date Title
TW200947656A (en) Lead frame, electronic component with the same, and manufacturing method thereof
US6909168B2 (en) Resin encapsulation semiconductor device utilizing grooved leads and die pad
US8525307B2 (en) Semiconductor device, lead frame assembly, and method for fabricating the same
US8836101B2 (en) Multi-chip semiconductor packages and assembly thereof
US20090127682A1 (en) Chip package structure and method of fabricating the same
TW200818458A (en) Stackable packages for three-dimensional packaging of semiconductor dice
CN1490870A (zh) 引线框及其制造方法,以及用该引线框制造的半导体器件
US20100193922A1 (en) Semiconductor chip package
JP2017147272A (ja) 半導体装置およびその製造方法、ならびに、半導体装置の製造に使用されるリードフレーム中間体
TW200947654A (en) Stacked type chip package structure and method of fabricating the same
JP2000243887A (ja) 半導体装置とその製造方法
WO2007148782A1 (ja) 樹脂封止型半導体装置とその製造方法、半導体装置用基材および積層型樹脂封止型半導体装置
US6692991B2 (en) Resin-encapsulated semiconductor device and method for manufacturing the same
JP2003017524A (ja) 樹脂封止型半導体装置の製造方法
JP2007287762A (ja) 半導体集積回路素子とその製造方法および半導体装置
US20100244210A1 (en) Lead frame and method for manufacturing circuit device using the same
US8378467B2 (en) Semiconductor device and method of manufacturing the same
US11538734B2 (en) Power semiconductor package with highly reliable chip topside
US9418920B2 (en) Integrated circuit (IC) package with thick die pad functioning as a heat sink
JP4979661B2 (ja) 半導体装置の製造方法
US7732259B2 (en) Non-leaded semiconductor package and a method to assemble the same
CN107017221B (zh) 集成电路组合件
JP2005057099A (ja) 半導体装置およびその製造方法
JP2001284370A (ja) 半導体装置の製造方法
US20160190045A1 (en) Semiconductor device and method of making the same