TW200915520A - Semiconductor device and manufacturing method of the same - Google Patents

Semiconductor device and manufacturing method of the same Download PDF

Info

Publication number
TW200915520A
TW200915520A TW097121800A TW97121800A TW200915520A TW 200915520 A TW200915520 A TW 200915520A TW 097121800 A TW097121800 A TW 097121800A TW 97121800 A TW97121800 A TW 97121800A TW 200915520 A TW200915520 A TW 200915520A
Authority
TW
Taiwan
Prior art keywords
wires
wire
wafer
semiconductor device
common
Prior art date
Application number
TW097121800A
Other languages
English (en)
Other versions
TWI452663B (zh
Inventor
Noriyuki Takahashi
Original Assignee
Renesas Tech Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Tech Corp filed Critical Renesas Tech Corp
Publication of TW200915520A publication Critical patent/TW200915520A/zh
Application granted granted Critical
Publication of TWI452663B publication Critical patent/TWI452663B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29338Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29339Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45139Silver (Ag) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48095Kinked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48599Principal constituent of the connecting portion of the wire connector being Gold (Au)
    • H01L2224/486Principal constituent of the connecting portion of the wire connector being Gold (Au) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/48638Principal constituent of the connecting portion of the wire connector being Gold (Au) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/48639Silver (Ag) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83192Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/8538Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/85399Material
    • H01L2224/854Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/85438Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/85439Silver (Ag) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/922Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
    • H01L2224/9222Sequential connecting processes
    • H01L2224/92242Sequential connecting processes the first connecting process involving a layer connector
    • H01L2224/92247Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00011Not relevant to the scope of the group, the symbol of which is combined with the symbol of this group
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/157Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2924/15738Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950 C and less than 1550 C
    • H01L2924/15747Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Lead Frames For Integrated Circuits (AREA)
  • Wire Bonding (AREA)

Description

200915520 九、發明說明: 【發明所屬之技術領域】 本發明係與半導體裝置及其製造技術有關,尤其與應用 於使用導線架而組裝之半導體裝置且有效的技術有關。 【先前技術】 • 已知一技術’其具有接地連接部,而其係配置於半導體 • 晶片與内部導線之間,且以配線接合而與半導體晶片之接 地用之塾作電性連接者;前述接地連接部係藉由與承載部 (懸吊導線作電性連接且被其支持,而達成接地電位的穩定 化(譬如,參考專利文獻1)。 又已知一技術,其係使用具有比半導體晶片之尺寸更小 尺寸之晶粒墊的導線架,以絕緣性之膠帶將導線架之懸吊 導線與内部導線部相互連接者(譬如,參考專利文獻2)。 [專利文獻1 ]曰本特開平1丨_丨68丨69號公報 [專利文獻2]日本特開平u_224929號公報 【發明内容】 〇 [發明所欲解決之問題] 近年來,伴隨半導體裝置的高性能化,譬如用於在半導 ' 冑裝置與外部電子機11之間進行資料信號之授受的外部端 - 子之數(引腳數)亦有增加的傾向。作為實現如此般多引腳 的半導體裝置之構成,譬如BGA(Ball Grid Array:球橋陣 列)已為一般所知。BGA由於為如下構造,因此適合於多 引腳化’而該構造係在布線基板之主面上搭載半導體晶片 且在背面設外部端子(球狀電極)者。然、而,由於布線基板 132025.doc 200915520 係具有形成為多層之布線層與絕緣層的結構,因此,材料 費比導線架為高,BGA之製造成本亦相對較高。因而,近 年來,作為減低BGA之製造成本的機構,係以所謂MAp (Multi Array Paekage:多陣列封裝)方式被視為有效,而 其係在1個布線基板上設構成複數之半導體裝置之區域, 在複數之區域之各個搭載半導體晶片冑,將複數之區域作 統括樹脂密封者。
二而,如藉由多引腳化而^個之BGA的製品尺寸變 大,則來自每1片布線基板之製品的取得數僅能取得Η 個’因使用、统括塑形型《多個取得基板(MAp用基板)之 故,反而使得製造成本變高。因而,$ 了實現低成本化, 係以採用QFP (Quad Flat Package :四方形扁平封幻等之 導線架型為有效。 如使用導線架,因並非如同使用於BGA之布線基板般, 將布線層與絕緣層以多層進行舖設之故,所以製造成本亦 可減低。 然而,QFP係可搭載半導體晶片之承载部、與在此承載 部之周圍配置複數之導線的構成。亦即,由於在半導體裝 置的周緣部配置成為外部端子之導線,因此如多引腳化^ 進展,則半導體裝置的外形尺寸亦變大。 因而’作為實現半導體裝置之小型化且以導線架型之半 導體裝置達成多引腳化的丨個機構,係以如下者為有效: 如前述專利文獻1(日本特開平u_168169號公報)所示般, 將電源及GND(接地)共通化後往外部拉出的端子(外部端 132025.doc 200915520 子)之數予以減少。亦即,設被稱為匯流導線或棒導線等 之共通導線’藉由在此匯流導線連接電源或gnd等之配 線,而達成導線之共通化”咸低往外部拉出的端子之數而 達成多弓丨腳化。 然而,由於導線架係由金屬所構成,因此,因進行搭載 半導體晶片之晶粒接合步驟、或以配線將半導體晶片與導 線作電性連接之配線接合步料之熱㈣f^在導線架 容易發生膨脹•收縮作用(熱歪斜)。此膨脹.收縮作用係 在導線架由銅合金等金屬所構成之情%,特別容易引起。 在配線接合步驟上,係在以按壓治具(夾具)將導線之一部 刀(比連接配線之部分更外側的區域)固定之狀態下,進行 配線接合,但與形成配線的區域呈平面性重疊的匯流導 線,並無法以按壓治具進行按壓,而配線係連接半導體晶 片與導線者。基於此因,當膨脹作用對導線架發揮作用, 由於匯流導線之兩端部係固定於支持承載部之懸吊導線, 因此,往水平方向並無法完全膨脹,而使匯流導線撓曲。 在如此般狀態下,如將匯流導線與配線連接,則未被以按 壓治具按壓之2nd側係彈上,而發生配線未壓接。又,此 配線未壓接為原因,而有配線呈剝離之虞(斷線)。 又,就進行固定匯流導線之方法而言,亦可考慮以真空 吸附予以固定,但即使進行真空吸附,亦難以將導線架之 撓曲作充分抑制;再者,在配線接合步驟上所使用之加熱 平台之溫度係因抽為真空而參差不齊,同樣容易發生配線 連接不良。 132025.doc 200915520 又由於與導線連接之配線係有跨匯流導線而 之必要,因μ <〜恢〇 此’如匯流導線因熱歪斜而呈撓曲,則引 生配線短路的問題。
再者,士 W 、 σ則述專利文獻1所述般,如僅將匯流導線單純 配=為%狀’ Μ同步於匯流導線之熱變動,而發生承載部 之變動,亦成為問題。 又於藉由多引腳化而内部導線之條數亦增加,内部 導線之月j端的形狀係呈尖細,内部導線之剛性變低係成為 問題。 , 在藉由多引腳化而内部導線之條數增加的情形時, 由於導線間間隙亦變小,因&,樹脂塑形化時之塑形樹脂 的流動性降低係成為問題。 ,在$述專利文獻1中,有針對如下構造之記载: ^承^部構造且在承载部與内部導線之間設有接地連接 邻。又,在前述專利文獻2(日本特開平u_224929號公報) 中’有針對如下構造之記載:小承載部構造且在懸吊導線 已施行折彎加工。 然而,在前述專利文獻】及2中,針對藉由膨脹·收縮而 撓曲的匯机導線之對策卻完全未記載,而膨脹.收縮係藉 由導線架之熱之影響者。 本發月之目的在於提供—種技術,其係可實現在導線架 之多引腳的半導體裝置之製造者。 本發明之其他目的在於提供一種技術,其係可達成半導 體裝置之低成本化者。 132025.doc 200915520 本心明之其他目的在於提供一種 許狀要一— 裡孜術,其係可達成半導 體裝置之可靠度的提昇者。 本發明之其他目的在於提供— 體裝置之品質的提昇者。 #係可達成半導 本發明之前述及其他目的與新型特徵 明書之記述及附圖應可充分理解。 ,說 [解決問題之技術手段] 以下’針對在本發㈣請所 概要作簡單說明。 "中具代表性者之 二p::發明具有:晶片搭载部,其係 置於C 為小者;複數之導線,其係配 罝於曰曰片搭載部之周圍者; 搭載部之曰Η ± 牛導體曰曰片’其係搭载於晶片 片:: 持面上者;複數之懸吊導線,其係支持曰 片搭載部者;及棒狀之共 、寺日日 :父而配置於晶片搭載部之外側,連結懸,導線者而 在則迷共通導線係形成第i細縫。 巾導線者,而 又’本發明包含如 有:晶片搭載部;複數之備導線架之步驟,其具 部分別形成為一體導線,其係與前述晶片搭載 係設於前过… 設有細縫者;複數之導線,其 係分別位於俞曰Η 周圍者;及複數之共通導線,其 於月,J述晶片搭葡私 述複數之科品道姑 前述複數之導線之間,與前 之電極的形成為—體者;將具有已形成複數 將前述半導體曰t晶片搭栽於前述晶片搭載部上者; 曰曰之則述複數之電極與前述複數之共通導 I32025.doc 200915520 線,經由複數之共通導線用配線,分別作電性連接者;將 前述半導體晶片之前述複數之電極與前述複數之導線,經 由複數之導線用配線,分別作電性連接者;及將前述半導 體晶片、前述晶片搭載部、前述複數之共通導線用配線及 岫述複數之導線用配線,以樹脂予以密封者。 【實施方式】 [發明之效果]
以下,針對在本發明申請中所揭示的發明之中,藉由代 表性者所獲付之效果作簡單說明。 將與懸吊導線連結之棒狀之共通導線,以圍繞晶片搭載 部之方式配置於晶片搭載部的外側,#由在前述共通導線 形成細縫’即使當因熱之影響的膨脹·收縮作用對丘通導 線發揮作用’亦可藉由細縫而緩和膨脹·收縮作用,而可 減低因共通導線之膨脹.收縮的撓曲(變形)。 可預防配線剝離的發生,往共通導線之配 線接a亦成為可能。其結果為,可 的半導體裝置之製造。 守❻之夕引腳 之使用導線架進行製造,達成半導體裝置 … 導線之膨脹·收縮的撓曲,故可 減低配線短路的發生。其結果 靠度及品質的提昇。 了達成何體裝置之可 在以下之實施型態中,在權 成複數之區段或實施型態作說明上二有其必要時,係區分 ° 但除特別明示之情形 132025.doc 200915520 外,該等並非彼此無關係者,而係一方為另一方之一部分 或全部之變形例、詳細内容、補充說明等之關係。又,在 以下=實施型態中,當言及要素之數等(包含數目、數 值、置、範圍等)之情形,除特別明示之情形及在原理上 明顯限定特定之數的情形等外,並不限定於該特定之數, 如设為特定之數以上或以下均可。 再者在以下之實施型態中,其構成要素(包含要素步 驟等1係除特別明示之情形及在原理上明顯可能為必須的 it形等外,則並非一定為必須,此點毋庸置疑。 同樣的,在以下之實施型態中,當言及構成要素等之形 狀、位置關係、等時,除特別明示之情形及在原理上明顯並 非如此的情形等外,則設為實質上包含與該形狀等近似或 類似者等。此事係與前述數值及範圍方面為同樣。 以下,根據圖式,針對本發明之實施型態作詳細說明。 又’在用於說明實施型態之全圖中,對具有同一功能者賦 予同一符號,但省略其重複之說明。 (實施I心)圖1係顯示本發明之實施型態的半導體裝 置之構造之一例的平面圖;圖2係顯示沿著圖1之A_A線而 斷之構U的一例之剖面圖;圖3係顯示沿著圖^之b線 而切斷之構造的一例之剖面圖;圖4係顯示圖1所示半導體 妒置之且裝中之至配線接合完成的製造製程的一例之剖面 圖;圖5係顯示圖丨所示半導體裝置之組裝中之配線接合後 的製造製程的-例之剖面圖。又,圖6A係顯示使用於圖i 所不半導體裝置之組裝的導線架之構造的一例之部分平面 132025.doc 200915520 圖;圖6B係顯示使用於圖6A所示半導體裝置之組裝的導 線架之一部分之部分放大平面圖;圖7係顯示使用於圖1所 示半導體裝置之組裝的導線架之第2偏移部之構造的一例 之部为平面圖,圖8係顯示沿著圖7之a - A線而切斷之構造 的一例之剖面圖。再者,圖9係顯示圖丨所示半導體裝置之 組裝中之配線接合時之夾緊區域的一例之平面圖;圖丨〇係 顯示圖1所示半導體裝置之組裝中之配線接合時之夾緊構 造的一例之剖面圖;圖11係穿透密封體顯示圖丨所示半導
體裝置之組裝中之樹脂塑形化後之構造的一例之部分平面 圖。 又,圖12係顯示使用於本發明之實施型態的變形例之半 導體裝置的組裝的導線架之構造的剖面圖;圖⑽穿透密 封體顯示本發明之實施型態的變形例之半導體裝置的組裝 中之樹脂塑形化後之構造的部分平面圖;圖Μ係顯示本發 明之實施型態的變形例之半導體裝置的構造之剖面圖。 本實施型態之半導體纟置係使用導線架而組裝之面安裝 型、且為多引腳者’具有連接著電源及GND等之共通導 線;作為其一例,係舉出QFP6作說明。 使用圖1〜圖3,針對前述半導體裝置(QFp6)之構成作說 明由承載部(晶片搭載部)lc、複數之導線、半導體晶片2 及複數之^吊導線le所構成’而承載部(晶片搭載部)1。具 有可支持半導體晶片2之晶片支持面丄d,且此晶片支持面 ld之外形尺寸係比半導體晶片2之背面2b為小者;而複數 之導線係配置於之承載部le之周圍者;而半導體晶片2係 132025.doc 200915520 搭載於承載部ie之晶片支持面ld上者;而複數之懸吊導線 le係支持承載部1〇者。再者,QFp6具有:棒狀之共通導 線,其係以圍繞承載部lc之方式而配置於承載部k之外 側、且與懸吊導線le作連結者;第丨配線4a,其係將半導 體晶片2之墊(電極)2c與前述導線作電性連接者;第]配線 4b,其係將半導體晶片2之墊2c與前述共通導線作電性連 接者;及密封體3,其係將半導體晶片2、第1配線乜及第2 配線4b進行樹脂密封者。 又,使用圖0A、圖6B,針對前述半導體裝置(QFp6)i 構成,以別的表現作說明,包含晶片搭載部(承載部、晶 粒墊)lc,其係具有可支持半導體晶片2之晶片支持面id’ 且此晶片支持面Id之外形尺寸係比半導體晶片2之背面儿 為小者。又,包含複數之懸吊導線“,其係與此晶片搭載 部分別形成為一體,在各個設有細縫(第丨細縫者。 又,包含半導體晶片2,其係具有已形成複數之墊(電極)2c 之主面2a,搭載於此晶片搭載部lc上者。又,包含複數之 導線(内部導線la),其係設於此半導體晶片2之周圍者。 又,包含複數之棒狀之共通導線(匯流導線、棒導線)if, 其係分別位於此晶片搭載部丨〇與此複數之導線(内部導線 1 a)之間,與此複數之懸吊導線} e分別形成為一體者丨 又,包含複數之配線(第1配線4a、導線用配線)4,其係將 此半導體阳片2之複數之電極2C與此複數之導線(内部導線 1 a)为別作電性連接者。又,包含配線(第2配線4b、共通導 線用配線)4,其係將此半導體晶片2之複數之電極2c與此 132025.doc 13 200915520 複數之棒狀之共通導㈣分別作電性連接者。χ,包含密 封體3,其係將此半導體晶片2、晶片搭载部Ic及複數之配 線(第1配線4a、第2配線4b)4予以密封者。再者,包含複數 之外部導線!b,其係與此複數之導線(内部導線⑷分別形 成為一體’從此密封體3分別露出者。 此外’前述複數之導線的各個係具有:複數之内部導線 U,其係'埋入於密封體3之内部者;及複數之外部導線 lb ’其係露出於密封體3之外部的外部端子,且作彎曲成 %為翅膀狀者。内部導線la與外部導線lb係連繫為一體。 又’在QFP6中,如圖6A、圖6B所示般,在承載部 複數之内部導線13的前端之間的區域,係設有棒狀之細長 的共通導線(棒導線1 f)。 又,本實施型態中之細縫(貫通孔、孔)係指,排除導線 架(懸吊導線le)1之一部分後的構成;藉由此方式,具有緩 和施加於導線架1之應力的效果。 又,在本實施型態令,棒狀之共通導線(棒導線)lf之寬 度係形成得比懸吊導線16之寬度(包含第丨細縫lg及第2細 縫In之總寬度)更細。基於此因,相較於共通導線lf之寬度 比懸吊導線le之寬度為粗之情形,可使第i配線私之長度 變短,而其係將半導體晶片2之墊(電極如、及與此對應之 内部導㈣作電性連接者。其結果為,可使信號之傳搬速 度高速化。又,在樹脂密封步驟上,可抑制配線4因樹脂 流動所產生的配線之短絡不良。 棒導線if係可將可達成電源及GND等共通化之墊2c之配 132025.doc -14- 200915520 線4作複數連接的導線。又’棒導線(共通導線、匯流導 線)If之兩端部係與鄰接之懸吊導線卜形成為一體。因此, 在半導體晶片2中’係將來自增加之電源及gnd等之墊的 信號在封裝内予以共通化,藉由此方式’相較於墊數,可 使導線(内部導線、外部導線)之數減低,因此,作為用於 抑制封裝尺寸變大的機構,係非常有效。而半導體晶片2 係以電性特性之提昇為目的,而需要多個電源及gnd用之 墊者。
在QFP6十,棒導線1f係對應於半導體晶片2之4個邊的各 個而°又有4條,在各邊上係分別沿著複數之内部導線j a 的前端之排列方向延伸’且各自之棒導線lf的兩端係連結 於懸吊導線1e’而其係沿著半導體晶片2之主面2a的對角 、、在方向而认者。因此,棒導線丨f係在承載部1 〇之周圍形成 四角形之框狀。 ’而可將電源或GND之 使4方向之塑形樹脂的 藉由棒導線1 f形成四角形之框狀 配線4對4方向進行連接。再者,可 流動均衡成為約略均—。 又在QFP6中,如圖6A、圖6B所示般,在各棒導線η 系升7成第1細縫lg。亦即’在棒導線if之與懸吊導線^的 第1連結部lj形成第i細縫lg。 在懸吊導線le,作為结知麻& 乍為緩和應力之機構,係形成複數之細
縫(第1細縫1 g、第2細紱1 „、. L ' ,如針對第1細縫1 g作詳細說明 係如下所述。亦即,如圖 圖B所不般’第1細縫lg係以在縣 吊導線le中’延伸至連結 、兴通導線(棒導線、匯流導 Ϊ 32025.doc 200915520 線)1 f之端部的部分之方 刀I万式δ又置。換s之,作為緩和應力之 機構的細缝(第1細縫lg),係在懸吊導線le中形成於以圖 6B之2點短劃線l(假想線)所示之共通導線lf的延長線上。 又,本實施型態之細縫(貫通孔、孔)係將懸吊導線卜作 部分切取後之構成。如作詳細說明,係如圖3所示般,從 懸吊導線le之主面(與半導體晶片2之主面2a為相同側之面) 朝背面(與半導體晶片2之背面2b為相同侧之面)貫通之貫通 孔(孔)。 如此方式般,與懸吊導線le連結之棒導線丨f係以圍繞承 載部lc之方式而配置於承載部lc之外側,且在棒導線if之 與懸吊導線le的第1連結部形成第!細縫lg,藉由此方 式,即使因熱之影響的膨脹.收縮(熱歪斜)作用對棒導線 1 f發揮作用,但藉由設有第丨細縫丨g,而可將膨脹•收縮 作用予以緩和。 如將作簡略說明’係如下所述。亦即,共通導線lf在配 線接合步驟上’即使藉由加熱後之接合平台1〇之熱的影響 而使共通導線膨脹’由於在懸吊導線le中,於連結共通導 線(棒導線、匯流導線)1 f之端部的部分形成細縫(第1細縫 1 g) ’因此’懸吊導線1 e呈變形’但不妨礙懸吊導線丨e之 膨脹。 藉由此方式,可減低棒導線1 f呈變形,經由懸吊導線1 e 而連結之承載部1 c之變動亦可減低。 又’在内部導線1 a之則端的配線接合區域之外侧部位, 係黏貼著環狀之薄膜的膠帶材1 q ’而其係用於預防内部導 I32025.doc 16 200915520 線la之黏附及變形者。 本實施型態之QFP6係小承載部構造(比半導體晶片2之外 开> 尺寸為小之承載部1 c) ’因此’可使搭載之半導體晶片2 的大小具有泛用性且可提昇耐迴焊性。 又’在QFP6之組裝之際,譬如,係使用由銅合金所構 成之導線架(參考圖6A、圖6B) 1而組裝者。因此,承載部 複數之内部導線la及外部導線lb、4條懸吊導線“及 棒導線if係由銅合金所構成。此外,在複數之内部導線ia 及4條棒導線“之各個上,於連接著配線4之區域,係施行 鑛銀,而形成電鍍臈(電鍍層)lf,。 藉由形成電鍍膜(電鍍層)lf,則可提昇由金所構成之配 線4與由銅所構成之内部導線“的連接性。又,雖未作圖 不’但在内部導線la之連接著前端部(配線4)的部分,亦同 樣施行鍍銀,而形成電鍍膜(電鍍層)lf,。 千導體晶片2係譬如㈣所構成,在其主面&係形 成成為電極的複數之墊2C。背面孔係經由晶粒接合材而接 合於承載部U,半導體晶片2係藉由承載部u而被支持。 又,包含第1配線4a及帛2配線4b之配線4係譬如為金 線。再者,形成密封體3之密封用樹脂係譬 :環氧系樹脂。接著,針一其他特徵部分:; 如圖3及圖6A、圖⑽所示般在卩㈣中,在續各
:::線le比與棒導線lf之第〗連結部U 由¥曲加工而形成第】偏移部im。 係藉 132025.doc 200915520 藉由形成此第!偏移部lm,則可防止承載部lc之場所(位 置)的變動,而其係藉由料糾之熱歪斜或熱變形者。亦 即,即使在棒導線lft產生熱歪斜或熱變形,由於其影響 被以第1偏移部lm所緩和•吸收,因此並不傳遞至承載部 lc,其結果為,可防止承載部1(:之場所(位置)的變動。 再者,藉由形成第i偏移部lm,則對半導體晶片2之厚 度不同的晶片厚度差異品具有泛用性。亦即,#由調整第 1偏移部lm之偏移量,而可調整半導體晶片2之上側與下側 的樹脂之量’使得調整樹脂均衡成為可能。 在此,針對第1偏移部lm與共通導線(棒導線、匯流導 線)if之位置關係的詳細内容作以下說明。圖15係顯示在本 發明之實施型態中使用無偏移之導線架之情形的藉由塑形 模之模夾緊時的構造之一例的部分剖面圖。 首先,S使用在懸吊導線1 e未形成第i偏移部丨m之導線 架1的情形時,如圖15所示般,塑形模14(樹脂成形模)中之 從上模14a的腔面14b至半導體晶片2之主面2a的間隔χ,係 比塑形模14(樹脂成形模)中之從下模14c的腔面Md至承載 部lc之背面的間隔γ更窄。 基於此因,在樹脂密封步驟上,轉入承載部1(:之背面側 的树月曰之置,係比轉入半導體晶片2之主面2a上的樹脂之 量為多’因而樹脂均衡產生參差不齊。藉由此樹脂均衡的 參差不齊,搭載半導體晶片2之承載部1 c係被往上方推 上’而發生配線4之一部分從密封體3之上面露出的問題、 或發生配線4斷線的問題。 132025.doc -18- 200915520 因而,在本實施型態中,如圖3及圖6A、圖⑼所示般, 在懸吊導線U形成第!偏移部lm。簡言之,係從懸吊導線 le之主面朝背面施行折f加工。#由此方式,可使樹脂均 衡成為約略均一。 在此’在本實施型態中’此約偏移部㈤系形成於··在 懸吊導線中,比連結著共通導線lf之端部的部分往承载部 _。此係藉由在承載部lc與共通導線lf之間形成第磉
移部即使在共通導線咐產生熱歪斜或熱變形,由於 其影響被以第1偏移部lm所緩和•吸收,因此難以傳遞至 承載部1c,其結果為,可抑制承載部卜之場所(位置)的變 動0 此外,第1偏移部lm之偏移量係譬如為〇 24 mm。 又’在QFP6中,如圖6A、圖6B所示般,在複數之内部 導線la之中,具有連繫於棒導線lf的複數之内部導線1&。 連繫於棒導線lf的複數之内部導線la具有:第1内部導線 1 h,第2内部導線1 i,其係與此第i内部導線丨h呈鄰接者·, 及第2連結部1 r,其係在棒導線丨f側的端部將第i内部導線 lh與第2内部導線li連結者。 亦即,連繫於棒導線If的内部導線la係由第1内部導線 1 h、第2内部導線11及第2連結部1 r所構成。此第2連結部i Γ 係配置於第1内部導線lh及第2内部導線1 i各自之棒導線i f 側的前端、與棒導線1 f之間。 如此方式般,藉由將第2連結部1 r配置於各自之内部導 線1 a之棒導線1 f側的前端、與棒導線丨f之間,在此,由於 132025.doc 200915520 内部導線1 a之前端係成為呈尖細的區域,因此’藉由設有 第2連結部lr,則可確保第1内部導線lh及第2内部導線li之 前端側的剛性;而第2連結部1 r係連結第1内部導線1 h與第 2内部導線li者。 又,如圖6A、圖6B所示般,第1内部導線1 h與第2内部 導線li各自之外側(外部導線側)的端部係彼此呈分歧,並 未如棒導線1 f側般呈連結。 藉由此方式’在樹脂密封步驟上,可使通過如下區域之
塑形樹脂的流動性(流速)成為約略均等:已形成第1内部導 線lh與第2内部導線li之區域,及已形成其他内部導線u 之區域。亦即,從呈分歧的第1内部導線1}1與第2内部導線 li之間,塑形樹脂與流動於其他内部導線la之間的樹脂係 呈約略均一流入,因此,可確保塑形樹脂之流動性成為約 略均等。#由此方式,則可預防配線浮動、承載部卜之變 形、空隙的發生等。 入,如圖3及圖 一…’丨,丨、万又,甘n來憋币導線“之 各個’於比與棒導線lf之第!連結部”更外側部位,係形成 第2細縫ln。藉由此方式,可使樹脂注入時所流入之塑形 樹脂的流速成為均等,可預防配線浮動、承載心之變 形、空隙的發生等。 作更詳細說明,4條懸吊導線丨李 0 深1e係為了支持承載部lc而 δ 又然而,如本實施型態般,當承载部u之外 小)比半導體晶片2之外形尺 , Μ, (小)為小之情形(小承載部 構&),相較於承載部lc之外形 承載Ρ J ϋ千导體晶片2之外形 132025.doc -20. 200915520 尺寸為大之情形(大承載部構造),各自之懸吊導線^之長 度亦變長。如使懸吊導線le之形狀單純變為細長之情形, 則在樹脂密封步驟上,會因樹脂之注入壓力而在懸吊導線 ie產生撓曲,產生承載部之場所(位置)的變動。 因而,如圖6A、圖6B所示般,藉由將懸吊導線^之寬 度形成較粗,而使懸带導線1 e之剛性提昇。再者,如 及圖6A、圖6B所示般,在懸吊導線le係形成第2細縫(貫通 孔、孔)ln。其理由係如下所述。 、 本實施型態之導線架丨係譬如由銅合金所構成之薄板構 件,導線架1與塑形樹脂(密封體3、樹脂)之密合性相較 於譬如由矽所構成之半導體晶片2與塑形樹脂之密合性^ 較低。基於此因,如單純使懸吊導線K寬度形成得較 粗,則在藉由樹脂密封步驟所形成之密封體3與導線架(尤 其’懸吊導線le)之界面發生剝離,使半導體裝置之可靠 度下降。因而’藉由在懸吊導線le先形成細縫(第2細縫 ⑻’則形成於細縫内之樹脂係成為錨定效果,可提昇密 封體3與導線架(懸吊導線⑽的密合性。又,藉由在懸吊 ^線1e設細縫,而可使半導體晶片2之各邊近旁之導線的 =、與半導體晶片2之角部近旁之導線的密度成為約略 " 而半導體晶片2係平面形狀為由四角形所構成者。 ^由此方式’由於可使流動於懸吊導線le附近時之樹脂的 *速、與流動於複數之導線(内部導線⑻附近時之樹脂的 流速成為約略均—,因此,纟自之流速 可抑制樹脂均衡的下降。 大差八 132025.doc -21 - 200915520 在此’如僅著眼於上述抑制樹脂均衡的下降的話,則僅 將圖6八所示各自之細縫(第1細縫lg、第2細縫In)更大的 1個細縫形成於懸吊導線1e亦可。然而,如本實施型態 般’當承載部之外形尺寸(大小)比半導體晶片2之外形尺 寸(大小)為小之情形,相較於大承載部構造,各自之懸吊 導線le之長度亦變長。基於此因,在如此般小承載部構造 之導線架1方面’如將較大之細縫形成於懸吊導線卜的 情形,則具有懸吊導線le之剛性下降的可能性。因而,如 圖6A所不般,藉由將細縫分成複數個並形成於懸吊導線 1 e ’則可抑制懸吊導線1 e之剛性下降。 此外,細縫(第!細縫lg、第2細縫ln)係具有比藉由此細 縫所分割之懸吊導線le的各自之寬度更粗的寬度。藉由此 方式,可將被分割之懸吊導線le的各自之形狀配合鄰接之 内部導線la的形狀。基於此因,可抑制從内部導線u朝懸 吊導線le(或從懸吊導線16朝内部導線la)而流動的樹脂之 流速的大幅度變動。 又’在棒導線1 f之表面’係藉由施行鍍銀作為配線4之 壓接用’而形成電鑛膜(電鍍層)lfi,但並未在棒導線丨f之 全面施行,僅形成於各自之一部分(譬如,圖6A、圖6B之 棒導線1 f中之外側部分)。前述鍍銀雖與塑形樹脂密合性 低,但如圖6A、圖6B所示般,在棒導線1 f中並非全面,而 將電鍍膜1 f僅先形成於配線4連接的區域,藉由此方式, 可提昇塑形樹脂與棒導線1 f之密合性,可達成半導體裝置 之可靠度及品質的提昇。 132025.doc -22- 200915520 亦即,鍍銀與塑形樹脂之密合性雖比由銅合金所構成之 導線架1與塑形樹脂的密合性為低’但藉由僅形成於配線4 連接的區域,則可抑制塑形樹脂與導線架1(共通導線If)之 密合性的下降。 如圖7所不般,在配置於四角形之框狀的4條棒導線1 f之 中於如下棒導線1 f係形成如圖8所示般之第2偏移部1P, 而边棒導線1 f係在兩端以外的部分且未與内部導線1 a之前 呈連繫者。 此第2偏移邛1 ρ係在配線接合時藉由夾具11 (參考圖4 及圖10)而夾緊内部導線1&之際的歪斜緩衝。亦即,如圖9 所不般’在配線接合時,棒導線^並未藉由夾具u而被夹 緊’僅内部導線1a被夾緊。該情況,在内部導線la之夾緊 時,於4條棒導線lf之中,由於與内部導線“呈連結之棒 導線1 f係被固$,因此難以受到歪斜的影響;#結果為, 歪斜係集中於未與内部導線la連繫之棒導線if,使棒導線 1 f變形,而使此棒導線1 f從圖1 0所示接合平台丨〇浮上。 口此作為棒導線1 f之浮上對策,係對在兩端以外的部 刀且未與内部導線13呈連繫的棒導線If,施行如圖8所示 身又的偏移加工,II由此方式,在酉己線接合時,可使此棒導
線1 f^; D於接合平台丨〇。亦即,可確保棒導線1 [與接合平 台10之密合性D 此外,就作為施行偏移加工之部位的一例而言,係以在 棒導線if之未與内部導線la連繫之區域形成第2偏移部ip 為佳’在圖7所示例方S ’係形成於棒導線If之兩端附近 132025.doc -23- 200915520 或約略靠内。 又,在本實施型態之QFP6中,在兩端以外的部分未與 内部導線1 a之前端連繫的棒導線丨f,係4條棒導線1 f中之1 條。 此外,圖8所示棒導線if之第2偏移部ip的偏移量(T),係 譬如以壓印加工可形成之〇·〇5 mm程度。因此,棒導線1 f 之弟2偏移部1 p的偏移量(〇.〇5 mm)係遠比懸吊導線1 e之第1 偏移部lm的偏移量(0.24 mm)為小。
又’在QFP6中,棒導線If之未與内部導線1&連繫之區域 的内部導線la,係信號用之導線群,在此區域係配置著與 外部連接的導線群。因此,在此區域中棒導線“與内部導 線1 a之連結係變得困難。 又,如圖2所示般,在QFP6中,在連接於鄰接之内部導 線la、或棒導線“與内部導線la的鄰接之配線4方面,該 等之迴路高度係不相同。亦# ’在QFp6中,由於越過棒 導線If而將配線4(第i配線4a)連接於内部導線1&,配線長 度係變長’故容易引起配線接觸不良。 因此,藉由在鄰接之配線間將其迴路高度改變,則可預 防配線接觸的發生。 接著’遵照圖4及圖5所示製程流程圖, U >!·王團,將本實施型態之 QFP6之組裝作說明。 〜 首先,進行圖4之步驟S1所示導線架之準備。導線⑹係 如圖6A、圖68所示般,在小承載部(承栽部w之周圍、 4條棒導線(共通導線)lf,分別以兩端部與㈣導線^連 132025.doc -24- 200915520 結,且在與懸吊導線le之第丨連結部 ,A 2 糸形成第1細縫lg。 如作洋細說明,係準備導線架丨, 6Π. ^ ^ ^ 如圖6Α、圖6Β所示 叙,其包含:晶片搭載部(承載部、晶粒墊
吊導線^其係與此晶片搭編分別形成為一體,在: 個設有細縫(第1細縫1g)者;複數之導線⑺部導線la),A 係设於此晶片搭載部le之周圍者;及共通導線(棒導線、 匯流導線)lf’其係分靠於此晶片搭載部L與此複數之導 線(内部導線⑷之間,與此複數之懸吊導線Μ 一體者。 再者’在此導線架1方面’作為緩和應力之機構的細縫 (第i細縫lg)’係設於:在此懸吊導線㈣,連結共通導線 if之端部的部分。換言之,作為緩和應力之機構的細縫(第 1細縫1 g) ’係在懸吊導線i e中,形成於以圖6B之虛線(假 想線)所示之共通導線丨f的延長線上。 又,在各内部導線la上,在各自之配線接合部的外側之 區域’係黏貼著環狀之膠帶材丨q。 又’ 4條棒導線1f之中,在3條棒導線If方面,係非在各 自之端部而在中央附近,經由第2連結部lr而與複數之内 部導線la呈連結;在其以外之1條棒導線lf方面,係在其 中央附近並未與内部導線1 a連結。在於此中央附近並未與 内部導線1 a連結的棒導線1 f中,係形成圖8所示般之第2偏 移部lp。 又,複數之内部導線1 a係在與棒導線1 f為相反側之前端 分別呈分歧,而該複數之内部導線la係棒導線If側之前端 132025.doc «25- 200915520 連結部lr而連結,且經由第2連結部u而連結於棒 又,在各懸吊導線1e,在與棒導線If之第1連結部的内 側’係形成第1偏移部1 m。 此外,導線架1係譬如由銅合金所構成之薄板構件。 其後,進行圖4之步驟S2所示晶粒接合。首先,在承載 部1c上從灌封喷嘴7進行㈣銀膠塗佈後,藉由吸附式 之筒夾8將半導體晶片2之主面2a進行吸附保持並搬送,配 置於承载部1。上,將半導體晶片2藉由銀膠5而固接於承載 部lc。在各懸吊導線le,如圖6A、圖6B所示般,由於第1 偏移部Im係形成於比與棒導線lf之第丨連結部丨』更内側(承 載邛1 c側),因此,在將相對較大之大小的半導體晶片2搭 載於承載部lc上之情形,如使用筒夾之情形,則筒夹之一 部分有與第1偏移部1„!接觸之虞,而該筒夾係由將半導體 晶片2之外緣保持般的角錐形狀所構成者。然而,如本實 施型態般,如使用吸附式之筒夹8的話,由於僅藉由半導 體bb片2之主面2a之保持而作搬送,因此,即使為了將半 導體晶片2搭載於承載部1(:而使筒夹8下降,筒夾8之一部 分亦不會與第1偏移部1 m接觸。 其後’進行步驟S3所示配線接合。首先,如圖1〇所示 般’將導線架1載置於接合平台1〇上,接著,將半導體晶 片2之背面2b經由吸附孔10a而進行真空排氣,將半導體晶 片2進行吸附固定於接合平台1〇上,同時並從導線架1之上 方藉由夾具11之夾緊部11a,將内部導線1&之膠帶材1£1上 132025.doc -26· 200915520 進行按壓,而將導線架i固定。夾具丨丨之炎緊部ua係將環 狀之膠帶材lq’跨其全周從上進行按壓。 簡言之,此配線接合步驟係在如下狀態進行:在已加熱 之接合平台10上配置已搭載半導體晶片2之導線架1,並以 夾具Π將複數之導線(内部導線丨a)的各個按住。 在此,不以夾具11將共通導線“按住之理由在於,如圖 9及圖10所示般,夾具U之形狀在按壓導線之部分係形成 為環狀之故。此外,如以如此般形狀之夾具丨丨按住共通導 線If,則内部導線la的前端部(配線連接區域)係被以夾具 11所覆蓋,因此,難以將半導體晶片2之複數之墊(電極)2c 與複數之内部導線la以配線(第!配線4a、導線用配線)4進 行連接。 藉由此方式,全部之内部導線13係在配線接合時,藉由 夾緊部11 a而被夹緊。該情況,係如圖9及圖丨〇所示般,棒 導線If 4條均未被夾緊。 在此狀態下,如圖4所示般,係使用毛細管9進行配線接 合。在此,譬如,如圖10所示般,藉由第i配線4a,將半 導體晶片2之信號用之墊2C與信號用之内部導線丨a進行電 性連接,另一方面’藉由第2配線4b ’將半導體晶片2之電 源用(或GND用)之墊2c與棒導線1 f進行電性連接。 該情形’在連接於鄰接之内部導線丨a、或棒導線丨f與内 部導線1 a的鄰接之配線4方面,將該等之迴路高度改變而 進行配線接合。藉由在如此般鄰接之配線間改變其迴路高 度則可預防配線接觸的發生。 132025.doc •27· 200915520 在本實施型態中,考慮上述配線接觸的發生,而在藉由 迴路高度低之配線(第2配線4b、共通導線用配線)將半導體 晶片2之電源用(或G N D用)之墊2 c與棒導線丨f進行電性連接 之後,藉由迴路高度高之配線(第㈤線化、^線用配線)將 半導體晶片2之信號用之墊2c與信號用之内部導線ia進行 電性連接。 又,在QFP6中,4條棒導線^中之3條係在該等之中央附 近與内部導線la呈連結。因此,在配線接合步驟上,該等 3條棒導線If雖難以引起因熱歪斜的變形,但在於中央附 近未與内部導線1 a連結之棒導線丨f方面,則熱歪斜容易集 中、容易變形。然而,在於中央附近未與内部導線la連結 之棒導線if方面,係形成如圖8所示般之第2偏移部ip,因 此’在配線接合時,可使棒導線lf密合於接合平台1〇。 在本實施型態之半導體裝置(QFP6)的組裝方面,在棒導 線1f之與懸吊導線le的第1連結部Ij形成第1細縫lg,藉由 此方式,在配線接合時,即使因熱之影響的膨脹•收縮 (熱歪斜)作用對棒導線丨£發揮作用,但藉由第丨細縫丨g,則 可將膨脹·收縮作用予以緩和。 其結果為,可減低因棒導線lf之膨脹.收縮的撓曲(變 形)’可預防配線之剝離的發生。 其後’進行圖5之步驟S4所示之樹脂塑形化與烘烤。在 此’係藉由密封用樹脂將半導體晶片2、棒導線lf、複數 之内部導線la及複數之配線4,以塑形化等進行樹脂密 封’而形成如圖11所示般的密封體3。 132025.doc -28- 200915520 一八後進行步驟S 5所示之外裝電鍍形成。在此,係對從 密封體3露出之外部導線1b形成外裝電鍍12。 八後進行步驟S6所示之切斷成形。在此,係進行外部 導線1b之切斷與彎曲成形’而完成QFP6之組裝。 在匕針對在本實施型態之QFP6中第1細縫1 g之重要性 作說月,而其係形成於棒導線1f之與懸吊導線le的第1連 結部lj者。 本發月申°月之發明者發現:在將棒導線1 f應用於QFP6之 情形時,如未在棒導線lf之與懸吊導線“的連結部形成細 則在以下之點,半導體裝置(QFP6)的製造係變得困 難亦即,藉由採取小承載部構造,而懸吊導線le的長度 變長,其結果,懸吊導線1e雖變得容易撓曲,但作為其對 策 可考慮·使懸吊導線1 e之寬度變粗而提高剛性。 另一方面,在以電性特性之提昇為目的而需要多個電源 及GND用之塾的半導體晶片方φ,外部端子之數增加,且 封裝尺寸亦變大。因而,為了抑制封裝尺寸變大,而變得 需要棒導線If。此時,棒導線“由於在配線接合之際,未 被以治具(夹具11)按住’而在懸吊導線卜將其兩端固定, 藉由此方式,而確保棒導線〗f之穩定性。 然而,由銅合金等金屬所構成之導線架丨,係藉由熱之 影響而容易膨脹’基於此因,棒導線本身其兩端雖藉由膨 脹作用而伸展,但此時’由於懸吊導線le為了提昇剛性而 形成得較粗,因而阻礙棒導線】『藉由膨脹而欲伸展的現 象。 132025.doc •29- 200915520 其結果為,棒導線1 f係呈撓曲β 因此’藉由在棒導線1 f之與懸吊導線1 e的第1連結部先 形成第1細縫lg ’而可將膨脹後之棒導線lf開放,則可防 止棒導線1 f撓曲(變形)。亦即,在使用導線架1之多引腳的 半導體裝置(QFP6)之製造上,在棒導線if之與懸吊導線u 的第1連結部1 j先形成第1細縫1 g,係變得重要。 如此方式般,在本實施型態之QFP6中,與懸吊導線i e 連結之棒導線If,係以圍繞承載部lc之方式而配置於承載 部lc之外側,且在棒導線lf之與懸吊導線u的第丨連結部^ 形成第1細縫lg,藉由此方式,即使當因熱之影響的膨 脹.收縮(熱歪斜)作用對棒導線丨『發揮作用,亦可藉由第i 細縫1 g而緩和膨脹•收縮作用。 藉由此方式,可減低因棒導線lf之膨脹•收縮的撓曲 (變形),可預防配線剝離的發生。 再者,如將懸吊導㈣形成得較粗,非但阻礙棒導線if #由膨脹而欲伸展之現象,且由於在懸吊導線㈣近流動 " 之樹脂的流動性(流速)係與配置著複數之内部導線la的區 域為不同’因此,在形成之密封體3之内部容易形成空 隙。 然而’如本實施型態般’由於藉由先形成第!細縫心 而可將懸吊導線16之粗細形成為與内部導線u之粗細為約 略相同粗細,因此,可使在内邮道a, 從杜円邛導線la部及懸吊導線ie部 流動之樹脂的流動性(流速)成為約 ;又两約略均等,而可抑制空隙 的發生。 132025.doc -30- 200915520 因此’往棒導線丨f之配線接合亦成為可能。 其結果為,可實現使用導線架1之多引腳的QFP6的製 造。 再者’藉由使用導線架1進行製造,故可達成qFP6的低 成本化。 又,由於可減低因棒導線If之膨脹•收縮的撓曲,故可 減低配線短路的發生。其結果為,可達成QFp6之可靠度 及品質的提昇。 接著,針對圖12〜圖14所示之本實施型態的變形例作說 明。 圖14係顯示本實施型態之變形例的半導體裝置,如圖^ 2 所示般,顯示晶片搭載部之大小比半導體晶片2更大之大 承載部1 u構造的qfp 1 3。 在此QFP13方面,係將從大承載部lu之半導體晶片2突 出之擠出部lw設為共通導線,將電源及GND等之配線4連 接於此大承載部lu之擠出部lw,而達成導線的共通化。 亦即,變形例QFP13係在圖1〜圖3所示之QFp6中,為了 完全抑制因棒導線lfi熱歪斜的變形,而將棒導線lf刪除 而成,採用大承載部(比半導體晶片2之外形尺寸更大之承 載部)lu,以取代棒導線lf,將其擠出部lw作為共通導 線’將電源及GND等之配線4連接於此擠出部丨评者。 該情形,由銅合金所構成導線架丨與密封用樹脂之密合 性,相較於由矽所構成之半導體晶片2與密封用樹脂之密 合性係較低,而在大承載部“與密封用樹脂之界面上容易 132025.doc 31 · 200915520 產生剝離。基於此因,如為大承載部“,則大承載部一 密封用樹脂之接觸面積係變大’帛導體晶片2與密封用樹 脂之接觸面積相較於小承载部構造係變低,因此,上述 離不良問題係變得更顯著。因而’如圖〗2及圖13所示般:’ 在大承载部lu,形成複數之貫通孔lv,使密封用樹脂‘過 此貫通孔w’ #由提昇半導體晶片2與密封用樹脂所接觸 之區域,即使採用大承載部lu,則亦可抑制在密封用樹脂 與大承载部lu之界面上所產生之剝離問題。 曰 。又:雖未作圖示’但在大承載部h中,於連接配線4之 區域係施行鍍銀,而形成電鍍膜(電鍍層)。由於鍍銀與塑 形樹脂之密合性相對較低’因此,藉由未在承载部之全面 施订,則可使塑形樹脂與大承載部“之密合性提昇,故可 達成半導體裝置之可靠度與品質的提昇。 在變形例QFP13中,由於未設前述棒導線If,因此,可 防止電源或GND用之第2配線朴的連接部(擠出部iw)挽 、紝,如圖13所示般,藉由將-部分内部導線la之前端 連結於大承載部1u,由於大承載部lu被固定,故可防止大 承載部lu往水平方向旋轉。 以上,根據發明之實施型態,將藉由本發明者所研發之 ,明作了具體說明,但本發明並不限定於前述發明之實施 型態,在不超出其要旨之範圍下可進行各種變更,此點毋 庸置疑。 譬如,在前述實施型態中,係舉出如下情形為例:4條 132025.doc •32- 200915520 棒導線If之中’在各自之中央附近與内部導線h呈連垆之 棒導線If之數為3條。然而,在各自之中央附近與内;導 線la呈連結之棒導線1£之數,並不限於3條如為3條 亦可。 ,又,在前述實施型態巾’係針對藉由吸附式之筒夾⑽ 半導體晶片2進行吸附保持作說明,但並不限定於此,從 棒導線If觀察,如半導體晶片2之外形尺寸為相對較小之 情形時,則保持半導體晶片2之部分使用由角錐形狀所構 成的筒夾亦可。 又’在前述實施型態中’係針對小承載部構造之半導體 裝置作說明’但並不限定於此。譬如,僅著眼於抑制共通 導線(棒導線、匯流導線)丨f之撓曲的話,則使用如圖1 6所 示般包含晶片搭載部(承載部、晶粒墊)le之導線⑹,而設 為如圖17及圖18所示般之半導體裝置亦可,而晶片搭載部 (承載部、晶粒塾)lc係半導體晶片2之晶片支持面u的外形 尺寸(大小)比半導體晶片2之背面21)更大者。 又’在前述實施型態中,係針對如下者作說明:在懸吊 導線le中,藉由在連結共通導線lf<端部的部分設細縫(第 1細縫lg) ’而抑制共通導線^因接合平台1〇之熱的影響而 撓曲,但並不限定於此。譬如,如圖19、圖2〇及圖21所示 般,使用設有細縫(貫通、孔)ls之導線以亦可,而細縫 (貫通孔、孔)ls係對共通導線(棒導線、匯流導線)if之一部 分(中央部)緩和應力之機構。此一情形,在共通導線“中 可連接配線(第2配線4b)4之區域’相較於前述實施型態係 132025.doc -33- 200915520 ’s /、。然而’如半導體晶片2之墊(電極)2^之數比前述實施 型態為少之情形時,則如圖22、圖23及圖24所示般,可藉 由在細縫(第3細縫ls)之旁連接配線4進行對應。再者,在 圖24中,係以容易確認在細縫(第3細縫i s)之旁連接配線4 之方式,而將連接半導體晶片2之墊2c與内部導線la之配 線4的條數予以省略。 又在衲述實施型態中,係針對如下者作說明:以圖6B 之占短線L(假想線)所示般,細縫(第1細縫1 g)係在懸吊 導線中形成於共通導線1 f的延長線上,但並不限定於 =。如配線接合步驟上之接合平台1〇的熱比在前述實施型 悲所使用之溫度為低之情形時,則相較於前述實施型態, 共通導線If之膨脹係變得難以引起。基於此因,譬如,如 圖25所示般,將細縫(第1細縫ig)如形成於如下位置亦可: 在懸吊導線le中’比共通導較之延長紅上更遠離承载 又,在前述實施型態及變形例中,係針對如下者作說 明:在懸吊導線16或共通導線lf作為緩和應力之機構而形 成細縫’但並不限定於此。譬如,如圖26所示般,將共通 導線If之-部分’或如圖27所示般,將共通導線之兩端部 設為蛇行形狀亦可。即使在如此般之構成中,因熱之影響 而使共通導線_脹,但由於蛇行部收縮,所以可抑: 共通導線1 f的撓曲。 又 成應 ,在前述實施型態中,係針對將本發明申請發明之構 用於QFP型之半導體裝置及其製造方法的情形作說 I32025.doc •34- 200915520 明,而QFP型之半導體裝置係複數之外部導線顺密封體 3之側面大出者,但並不限定於此,如應用於。州(Qd Flat N〇n七aded Package :四方形扁平無導線封裝叩型之 半導體裝置亦可,如圖28(a)、圖28⑻及圖28⑷所示般, 承載部lc及共通導線lf位於密封體3之内部,僅複數之導 線(外部導線!b)從密封體3之下面(安裝面、背面)露出者。 又,針對將本發明申請發明之構成應用於QFp型之半導 體裝置及其製造方法的情形作說明,而QFp型之半導體裝 置係沿著密封體3之4邊而配置複數之導線,而密封體3係 平面形狀由四角形所構成者,但並不限定於此,如應用於 如圖29⑷、圖29(b)、及圖29((〇所示般之s〇p (SmaU Outline Package :小輪廓封裝)16型、或圖3〇(a)、圖 30(b)' 及圖30(c)所示般之 SON (Small 〇uUine N〇n_leaded
Package :小輪廓無導線封裝)17型之半導體裝置均可,而 SOP 16型之半導體裝置係承載部lc及共通導線1£位於密封 體3之内部,沿著密封體3之2邊而配置複數之導線者。 再者’並不限定於此’如應用於QFN (Quad fiat N()n_ leaded Package:四方形扁平無導線封裝)18型之半導體裝 置亦可,如圖3 1 (a)、圖3 1 (b)及圖3 1 (c)所示般,承載部 1 c、共通導線1 f及複數之導線(外部導線1 b)從密封體3之下 面(安裝面、背面)露出者。又,如應用於SON (Small Outline Non-leaded Package :小輪廓無導線封裝)i9型之半 導體裝置亦可’如圖32(a)、圖32(b)及圖32(c)所示般,承 載部lc、共通導線1 f及複數之導線(外部導線1 b)從密封體3 132025.doc -35- 200915520 之下面(安裝面、背面)露出者。 [產業上之可利用性] 本發明係可# m 其組裝。 & 、用於使用導線架而組裝之電子裝置及 【圖式簡單說明】 久’員不本發明之實施型態的半導體裝置之構造之一 例的平面圖。 圖 圖 圖2係顯示沿著圖1 之A-A線而切斷之構造的一例之剖面 圖3係顯不沿著圖1之B-B線而切斷之構造的一 例之剖面 、圖4係顯不圖1所示半導體裝置之組裝中之至配線接合完 成的製造製程的—例之剖面圖。 圖5係顯示,所示半導體裝置之組裝中之配線接合後的 製造製程的一例之剖面圖。
L 圖6A係顯示使用於圖i所示半導體裝置之組裝的導㈣ 之構造的一例之部分平面圖。 圖6B係顯示使用於圖6八所示半導體裝置之組裝的導線 架之一部分之部分放大平面圖。 圖7係顯示使用於圖丨所示半導體裝置之組裝的導線架之 第2偏移部之構造的一例之部分平面圖。 圖8係顯示沿著圖72α·α線而切斷之構造的一例之剖面 圖。 圖9係顯示圖丨所示半導體裝置之組裝中之配線接合時之 132025.doc -36- 200915520 夾緊區域的一例之平面圖。 圖1 〇係顯示圖1所示半導體裝置之組裝中之配線接合時 之夾緊構造的一例之剖面圖。 、 圖11係穿透密封體顯示圖i所示半導體裝置之組裝中之 树月曰塑形化後之構造的一例之部分平面圖。 圖12係顯示㈣於本發明之實施型態的變形例之半導體 裝置的組裝的導線架之構造的剖面圖。 圖13係穿透密封體顯示本發明之實施型態的變形例之半 導體裝置的組I中之樹脂塑形化後之構造的部分平面圖。 圖14係顯示本發明之實施型態的變形例之半導體裝置的 構造之剖面圖。 圖15係顯示本發明之實施型態中使用無偏移之導線架之 情形時之藉由塑形模之模夾緊時之構造的一例之部分:面 圖。 圖16係顯示本發明之實施型態中使用於採用大承载部 半導體裝置的組裝之導線架之構造的一例之部分平面圖之 圖1 7係穿透密封體顯示使用圖丨6所示導線架之半導體裝 置的組裝中之樹脂塑形化後之構造的一例之部分平面圖/ 圖18係顯示圖17所示半導體裝置之構造的— J心刮面 圖。 圖19係顯示在本發明之實施型態中在共通導線設有細縫 之導線架的構造之一例的部分平面圖。 圖20係顯示沿著圖丨9之A-A線而切斷之構造的一例 '^剖 面圖。 132025.doc •37· 200915520 圖川系顯示圖19所示導線架中之細縫形成部位的構造之 一例的放大部分平面圖。 ’穿透密封體顯示使用圖19所示導線架之半導體裝 置的組裝中之樹脂塑形化後之構造的—例之部分平面圖。 圖23係顯示沿著圖22之(八線而切斷之構造的一例之别 面圖。 圖24係顯示圖22所示構造中之細縫形 例的放大部分平面圖。 妁構把之 圖2 5係顯示本發明實 ^ . m ^共通導線之應 力的機構之變形例之構造的放大部分平面圖。 ==本發明之實施型態之導線架中之緩和對共通 導線之應力的機構之變形例之構造的部分平面圖。 導=τ發明之實施型態之導線架中之緩和對共通 導線之應力的機構之變形例之構造的部 圖28係顯示本發明之 貫孓心之k形例的半導體裝置 (QFN)之構造之圖,⑷ 圖。 、)為纠面圖、(c)為背面 圖29係顯示本發明之實能 障)之構造之圖μ 變形例的半導體裝置 圖。 θ,(a)為平面圖、(b)為剖面圖、⑷為背面 圖3〇係顯示本發明 _)之構造之圖,(a)為平面二…的半導 圖。 (a)為千面圖、(b)為剖面圖、⑷為背面 圖31係顯示本發明之實施型態之變形例的半導體裝置 132025.doc -38- 200915520 (QFN)之構造之圖 圖。 (a)為平面圖 (b)為剖面圖 圖32係顯示本發明之實施型態之變 (SON)之構造之圖,⑷為平面圖、(b)_ 圖。 形例的 剖面圖 【主要元件符號說明】 、(c)為背面 半導體裝置 、(C)為背面
1 導線架 1 a 内部導線(導線) lb 外部導線(導線) 1 c 承載部(晶片搭載部) Id 晶片支持面 1 e 懸吊導線 If 棒導線(共通導線) If 電鍍臈(電鍍層) lg 第1細縫 lh 第1内部導線 li 第2内部導線 lj 第1連結部 lm 第1偏移部 In 第2細縫 lp 第2偏移部 iq 膠帶材 lr 第2連結部 Is 第3細縫 132025.doc -39- 200915520
It 蛇行部 lu 大承載部(晶片搭載部) lv 貫通孔 1 w 擠出部(共通導線) 2 半導體晶片 2a 主面 2b 背面 2c 墊(電極) 3 密封體 4 配線 4a 第1配線 4b 第2配線 5 銀膠 6 QFP(半導體裝置) 7 灌封喷嘴 8 吸附筒失 9 毛細管 10 接合平台 10a 吸附孔 11 夾具 11a 夾緊部 12 外裝電鍍 13 QFP(半導體裝置) 14 塑形模 132025.doc -40- 200915520 14a 上模 14b 腔面 14c 下模 14d 腔面 15 QFN(半導體裝置) 16 SOP(半導體裝置) 17 SON(半導體裝置) 18 QFN(半導體裝置) 19 SON(半導體裝置) 132025.doc -41 -

Claims (1)

  1. 200915520 十、申請專利範園: 1. 一種半導體裝置,其特徵為包含: 曰曰片搭载部,其係具有可支持半導體晶片之晶片 面’而前述晶片支持面之外形尺寸比前述半導體曰曰片寺 背面小;複數之導線’其係配置於前述晶片搭載:之: 圍,則述半導體晶片,其係搭载於前述晶片搭载部之; 述晶片支持面上,·複數之懸吊導線,其係支持前述曰: 搭載部;棒狀之共通導線’其係以圍繞前述晶片搭栽曰部 ::式而配置於前述晶片搭載部之外側,並連結前述縣 吊導線;第1配線,其係將前述半導體晶片之電極與矿 述導線作電性連接;及第2配線,其係將前述半導體: 片之電極與前述共it導線作電性連接;而在前述= 線係形成第1細縫。 /、導 2. 如請求項丨之半導體裝置,其中 月’J述複數之導線之各個係由内部導線及連繫於其之外 部導線所構成,在前述複數之内部導線之中,連繫於前 述共通導線之前述複數之㈣導線係具有:第丨内部^ 線’第2内邛導線’其係與前述第丨内部導線鄰接;及第 2連結部,其係在前述共通導線側之端部將前述第1内部 導線與前述第2内部導線進行連結。 ° 3. 如請求項2之半導體裝置,其中 前述第1内部導線與前述第2内部導線各自之外側的端 部係彼此呈分歧。 4.如請求項2之半導體裝置,其中 132025.doc 200915520 前述第2連'结部係配置於前述^内部導線及前述第^ 内部導線各自之前述共通導線側之前端與前述共通導線 之間。 5. 如請求項1之半導體裝置,其中 前述複數之導線之各個係包含内部導線及連繫於其之 外部導線,在複數之前述内部導線之中,連接於鄰接之 内部導線的配線的迴路高度係不相同。 6. 如請求項1之半導體裝置,其中
    、前述晶片搭載部、前述複數之導線、前述複數之懸吊 導線及前述共通導線係包含銅合金。 7. 如請求項1之半導體裝置,其中 在比前述懸吊導線與前述共通導線之第丨連結部更内 側部位’形成有第1偏移部。 8. 如請求項1之半導體裝置,其中 在前述懸吊導線與前述共通導線之^連結部,係形 成有前述第1細縫。 9.如請求項1之半導體裝置,其中 在比前述懸吊導線與前述共通導線之第丨連結部更外 側部位,形成有第2細縫。 1〇·如請求項1之半導體裝置,其中 之主面的對角線 前述懸吊導線係沿著前述半導體晶片 延伸。 11. 如請求項1之半導體裝置,其中 具有4條共通導線,而其係沿著前述半 導體晶片之主 132025.doc 200915520 二1邊綠且兩端分別連結於前述懸吊導線;在前述4條 ^導線的各自之主面的―部分係形成有電鍍層。’、 12. 如請求項1之半導體裝置,其中 *二有Γ條共通導線,而其係沿著前述半導體晶片.之主 面的4邊、且兩端分別連結於 主 , 丘、δ道始. 、則述以吊導線’在前述4條 二導線之中,在兩端以外之部分與前述内部導線之: - ㈣未連繫之共通導線上形成有第⑽移部。 " 13. 如請求項12之半導體裝置,其中 ( 珂述第2偏移部係形成於前i,f it .S ϋ: ^ 14 -b s 边共通導線之兩端附近。 14·如印求項12之半導體裝置,其中 迎 前述共通導線之前沭筮? 兄道 卜 禹移部的偏移量係比前述縣 吊導線之第1偏移部的偏移量小。 心 15.如請求項12之半導體裝置,其中 在前述兩端以外之部分與前述内部導線之前 的别述共通導線之與前述内部導線未連繫的連繫 有前述第2偏移部。 、°°或,形成 Γ I 16.如請求項丨5之半導體裝置,其中 前述共通導線之與前述内部導線未連繫的 内部導線全部皆係信號用之導線。 -之則述 17·如請求項12之半導體裝置,其中 在前述兩端以外之部分與前述内部導線 的前述共通導線,係前述4條共通導線中以條未特 18, 一種半導體裝置,其特徵為包含·· ’、 晶片搭載部;複數之懸吊導線, 係與别迷晶片搭载 132025.doc 200915520 部分別形成為-體,在各個設有細縫;半導體晶片,其 係具有已形成複數之電極之主面,搭載於前述晶片搭載 部上;複數之内部導線,其係設於前述半導體晶片 :複數之共通導線’其係分別位於前述晶片搭載部與 則述複數之内部導線之間,與前述複數之懸吊導線分別 形成為一體;複數之第丨配線,其係將前述半導體晶片 之前述複數之電極與前述複數之内部導線分別作電性連 接;複數之第2配線,其係將前述半導體晶片之前述複 數之電極與前述複數之共通導線分別作電性連接;密封 體,其係將前述半導體晶片、前述晶片搭載部、前述複 數之第1配線及前述複數之第2配線予以密封;及複數之 外部導線’其係與前述複數之内部導線分別形成為一 體’從前述密封體分別露出。 19. 如請求項18之半導體裝置,其中 前述細縫係設於:在前述懸吊導線中,連結著前述共 通導線的部分。 20. 如請求項18之半導體裝置,其中 前述晶片搭載部之外形尺寸,係比與前述半導體晶片 之前述主面為相反側之背面的外形尺寸小。 21· —種半導體裝置之製造方法,其特徵為包含如下步驟: U)準備導線架之步驟,該導線架具有:晶片搭載部; 複數之懸吊導線,其係與前述晶片搭載部分別形成為一 體’在各個設有細縫;複數之導線,其係設於前述晶片 搭載部之周圍;及複數之共通導線’其係分別位於前述 132025.doc 200915520 晶片搭載部與前述複數之導線之間,與前述複數之懸吊 導線分別形成為-體;(b)將具有已形成有複數之電極的 主面之半導體晶片搭載於前述晶片搭載部上;⑷將前述 半導體晶片之前述複數之電極與前述複數之共通導線, 經由複數之共通導㈣配線,分別作電性連接者;⑷將 前述半導體晶片之前述複數之電極與前述複數之導線, 經由複數之導線用配線,分別作電性連接;及⑷將前述 半導體曰曰片則述晶片搭载部、前述複數之共通導線用 配線及前述複數之導線用配線,以樹脂予以密封者。 22.如請求項21之半導體裝置之製造方法,其中 前述⑷步驟及前述⑷步驟係在已加熱之接合平台上配 置則述導線架,在以 < 具將前述複數之導線的各個按壓 的狀態下進行。 23·如請求項22之半導體裝置之製造方法,其中 •前述⑷步驟及前述⑷步驟係在前述複數之懸吊導線未 被以前述夾具按壓之狀態下進行。 24·如請求項21之半導體裝置之製造方法,其中 前述導線架係更進一步在前述複數之懸吊導線之各個 中,在比連結著前述共通導線之部分更靠前述晶片搭载 部側形成有偏移部。 25. —種半導體裝置,其特徵為包含: 立晶片搭载部;複數之懸吊導線,其係與前述晶片搭載 邛:別形成為一體;半導體晶片,其係具有已形成複數 之電極之主面,搭载於前述晶片搭載部上;複數之内部 132025.doc 200915520 導線’其係設於前述半導體晶片之 门固’複數之共通導 線,其係分別位於前述晶片搭載部斑 >、則述複數之内部導 線之間,與前述複數之懸吊導線分 深別形成為一體;複數 之第1配線’其係將前述半導體曰y 守篮日日片之珂述複數之電極 與前述複數之内部導線分別作電性連接;複數之第㈣ 線,其係將前述半導體晶片之前述複數之電極與前述複 數之共通導線分別作電性連接;密封體,其係將前述半 導體晶片、前述晶片搭載部、前述複數之_線及前 述複數之第2配線予以密封.B、―& 丁在釕,及複數之外部導線,其係 與前述複數之内部導線分別形成為一體,從前述密封體 分別露出;前述複數之内部導線中之若干條係與前述共 通導線呈連結。 26.如請求項25之半導體裝置,其中 2述晶片搭載部之外形尺寸,係比與前述半導體晶片 之前述主面為相反側之背面的外形尺寸小。 132025.doc
TW097121800A 2007-07-19 2008-06-11 Semiconductor device and manufacturing method thereof TWI452663B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2007187789 2007-07-19
JP2007316920A JP5155644B2 (ja) 2007-07-19 2007-12-07 半導体装置

Publications (2)

Publication Number Publication Date
TW200915520A true TW200915520A (en) 2009-04-01
TWI452663B TWI452663B (zh) 2014-09-11

Family

ID=40444481

Family Applications (2)

Application Number Title Priority Date Filing Date
TW097121800A TWI452663B (zh) 2007-07-19 2008-06-11 Semiconductor device and manufacturing method thereof
TW103127991A TWI514534B (zh) 2007-07-19 2008-06-11 Semiconductor device and manufacturing method thereof

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW103127991A TWI514534B (zh) 2007-07-19 2008-06-11 Semiconductor device and manufacturing method thereof

Country Status (4)

Country Link
JP (1) JP5155644B2 (zh)
KR (1) KR101477807B1 (zh)
CN (2) CN101452902B (zh)
TW (2) TWI452663B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102044514A (zh) * 2010-04-29 2011-05-04 中颖电子股份有限公司 芯片引线键合区及应用其的半导体器件
JP5798021B2 (ja) * 2011-12-01 2015-10-21 ルネサスエレクトロニクス株式会社 半導体装置
KR102071078B1 (ko) * 2012-12-06 2020-01-30 매그나칩 반도체 유한회사 멀티 칩 패키지
CN104103620B (zh) * 2014-07-29 2017-02-15 日月光封装测试(上海)有限公司 引线框架及半导体封装体
CN104485323B (zh) * 2014-12-23 2017-08-25 日月光封装测试(上海)有限公司 引线框架和半导体封装体
CN104547477A (zh) * 2015-01-29 2015-04-29 李秀娟 一种用于肛周脓肿引流术后护理的中药制剂及制备方法
JP2017045944A (ja) 2015-08-28 2017-03-02 ルネサスエレクトロニクス株式会社 半導体装置
JP6394634B2 (ja) * 2016-03-31 2018-09-26 日亜化学工業株式会社 リードフレーム、パッケージ及び発光装置、並びにこれらの製造方法
US11862540B2 (en) 2020-03-06 2024-01-02 Stmicroelectronics Sdn Bhd Mold flow balancing for a matrix leadframe

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4862246A (en) * 1984-09-26 1989-08-29 Hitachi, Ltd. Semiconductor device lead frame with etched through holes
US4791472A (en) * 1985-09-23 1988-12-13 Hitachi, Ltd. Lead frame and semiconductor device using the same
JPS6476745A (en) * 1987-09-17 1989-03-22 Hitachi Ltd Lead frame
JPH01106461A (ja) * 1987-10-20 1989-04-24 Fujitsu Ltd リードフレーム
US5543657A (en) * 1994-10-07 1996-08-06 International Business Machines Corporation Single layer leadframe design with groundplane capability
TW363333B (en) * 1995-04-24 1999-07-01 Toshiba Corp Semiconductor apparatus and manufacturing method thereof and electric apparatus
JPH11168169A (ja) * 1997-12-04 1999-06-22 Hitachi Ltd リードフレームおよびそれを用いた半導体装置ならびにその製造方法
JP2000058739A (ja) * 1998-08-10 2000-02-25 Hitachi Ltd 半導体装置およびその製造に用いるリードフレーム
JP2002026179A (ja) * 2000-07-04 2002-01-25 Nec Kyushu Ltd 半導体装置およびその製造方法
JP2002043497A (ja) * 2000-07-27 2002-02-08 Mitsubishi Electric Corp 半導体装置
JP2003023134A (ja) * 2001-07-09 2003-01-24 Hitachi Ltd 半導体装置およびその製造方法
JP4611579B2 (ja) * 2001-07-30 2011-01-12 ルネサスエレクトロニクス株式会社 リードフレーム、半導体装置およびその樹脂封止法
US6953709B2 (en) * 2001-07-31 2005-10-11 Renesas Technology Corp. Semiconductor device and its manufacturing method
JP4149438B2 (ja) * 2002-06-05 2008-09-10 株式会社ルネサステクノロジ 半導体装置
JP3851845B2 (ja) * 2002-06-06 2006-11-29 株式会社ルネサステクノロジ 半導体装置
US7525184B2 (en) * 2002-07-01 2009-04-28 Renesas Technology Corp. Semiconductor device and its manufacturing method
US7064420B2 (en) * 2002-09-30 2006-06-20 St Assembly Test Services Ltd. Integrated circuit leadframe with ground plane
JP4159431B2 (ja) * 2002-11-15 2008-10-01 株式会社ルネサステクノロジ 半導体装置の製造方法
JP4145322B2 (ja) * 2003-08-29 2008-09-03 株式会社ルネサステクノロジ 半導体装置の製造方法
JP2005191342A (ja) * 2003-12-26 2005-07-14 Renesas Technology Corp 半導体装置およびその製造方法
JP4417150B2 (ja) * 2004-03-23 2010-02-17 株式会社ルネサステクノロジ 半導体装置
JP2007180077A (ja) * 2005-12-27 2007-07-12 Renesas Technology Corp 半導体装置

Also Published As

Publication number Publication date
CN101452902A (zh) 2009-06-10
CN102709268B (zh) 2015-04-08
TW201445691A (zh) 2014-12-01
CN102709268A (zh) 2012-10-03
KR20090009142A (ko) 2009-01-22
TWI452663B (zh) 2014-09-11
CN101452902B (zh) 2012-08-08
TWI514534B (zh) 2015-12-21
KR101477807B1 (ko) 2014-12-30
JP2009044114A (ja) 2009-02-26
JP5155644B2 (ja) 2013-03-06

Similar Documents

Publication Publication Date Title
TW200915520A (en) Semiconductor device and manufacturing method of the same
US20070013038A1 (en) Semiconductor package having pre-plated leads and method of manufacturing the same
CN107644862B (zh) 具有银纳米层的粗糙引线框
TW200416992A (en) Semiconductor device and the manufacturing method of the same
JPH0878605A (ja) リードフレームおよびそれを用いた半導体集積回路装置
US9589873B2 (en) Leadless chip carrier
US8368191B2 (en) Semiconductor device and manufacturing method of the same
US20140291826A1 (en) Semiconductor device manufacturing method and semiconductor device
JP2012084840A (ja) 半導体装置及びその製造方法
US20110309483A1 (en) Semiconductor Device
CN107305879B (zh) 半导体器件及相应的方法
JP5378643B2 (ja) 半導体装置及びその製造方法
JPH11168169A (ja) リードフレームおよびそれを用いた半導体装置ならびにその製造方法
TW529137B (en) Semiconductor device
JP5587464B2 (ja) 半導体装置の製造方法
JP4750076B2 (ja) 半導体装置の製造方法
JP2008258289A (ja) 半導体チップ支持体およびそれを用いた半導体装置の製造方法
JP2006216993A (ja) 樹脂封止型半導体装置
JP2002164496A (ja) 半導体装置およびその製造方法
JP3468447B2 (ja) 樹脂封止型半導体装置及びその製造方法
TW201117338A (en) Leadframe using hybrid metallic alloys for power semiconductor device packaging
JP2001068582A (ja) 半導体装置及びその製造方法
JP2014207471A (ja) 半導体装置の製造方法
JP2012124537A (ja) 半導体装置
JP2011044747A (ja) 半導体装置の製造方法