RU2455713C2 - Адаптация ширин импульсов словарной шины в запоминающих системах - Google Patents
Адаптация ширин импульсов словарной шины в запоминающих системах Download PDFInfo
- Publication number
- RU2455713C2 RU2455713C2 RU2010129841/08A RU2010129841A RU2455713C2 RU 2455713 C2 RU2455713 C2 RU 2455713C2 RU 2010129841/08 A RU2010129841/08 A RU 2010129841/08A RU 2010129841 A RU2010129841 A RU 2010129841A RU 2455713 C2 RU2455713 C2 RU 2455713C2
- Authority
- RU
- Russia
- Prior art keywords
- pulse width
- self
- test
- storage device
- control circuit
- Prior art date
Links
- 230000006978 adaptation Effects 0.000 title abstract 2
- 238000012360 testing method Methods 0.000 claims abstract description 84
- 230000003044 adaptive effect Effects 0.000 claims abstract description 56
- 238000000034 method Methods 0.000 claims abstract description 33
- 238000003860 storage Methods 0.000 claims description 103
- 230000007423 decrease Effects 0.000 claims description 27
- 230000008672 reprogramming Effects 0.000 claims description 21
- 230000033228 biological regulation Effects 0.000 claims description 6
- 238000004891 communication Methods 0.000 claims description 6
- 230000006854 communication Effects 0.000 claims description 6
- 230000001105 regulatory effect Effects 0.000 claims description 5
- 230000003247 decreasing effect Effects 0.000 claims description 3
- 230000001276 controlling effect Effects 0.000 claims 1
- 238000005516 engineering process Methods 0.000 abstract description 9
- 230000000694 effects Effects 0.000 abstract description 4
- 239000000126 substance Substances 0.000 abstract 1
- 230000008569 process Effects 0.000 description 12
- 238000010845 search algorithm Methods 0.000 description 10
- 230000006870 function Effects 0.000 description 7
- 238000013459 approach Methods 0.000 description 5
- 230000005540 biological transmission Effects 0.000 description 5
- 238000013461 design Methods 0.000 description 5
- 238000012545 processing Methods 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 238000004590 computer program Methods 0.000 description 3
- 238000005457 optimization Methods 0.000 description 3
- 230000035945 sensitivity Effects 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 238000005259 measurement Methods 0.000 description 2
- 238000011084 recovery Methods 0.000 description 2
- 230000009467 reduction Effects 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- DYCJFJRCWPVDHY-LSCFUAHRSA-N NBMPR Chemical compound O[C@@H]1[C@H](O)[C@@H](CO)O[C@H]1N1C2=NC=NC(SCC=3C=CC(=CC=3)[N+]([O-])=O)=C2N=C1 DYCJFJRCWPVDHY-LSCFUAHRSA-N 0.000 description 1
- 230000007175 bidirectional communication Effects 0.000 description 1
- 238000004422 calculation algorithm Methods 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000004886 process control Methods 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/12—Bit line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, equalising circuits, for bit lines
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/50—Marginal testing, e.g. race, voltage or current testing
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/02—Detection or location of defective auxiliary circuits, e.g. defective refresh counters
- G11C29/028—Detection or location of defective auxiliary circuits, e.g. defective refresh counters with adaption or trimming of parameters
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/08—Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
- G11C29/12—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/50—Marginal testing, e.g. race, voltage or current testing
- G11C29/50012—Marginal testing, e.g. race, voltage or current testing of timing
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/08—Word line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, for word lines
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C2029/0407—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals on power on
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/08—Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
- G11C29/12—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
- G11C2029/1202—Word line control
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/22—Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management
Abstract
Изобретение относится к компьютерной технике и может быть использовано для адаптации ширин импульсов словарной шины в запоминающих системах. Технический результат заключается в увеличении характеристик производительности, потребляемой мощности и стабильности работы запоминающих ячеек. Раскрыты системы, схемы и способы для адаптации ширин импульсов словарной шины (WL), используемых в запоминающих системах. Один вариант осуществления изобретения направлен на устройство, содержащее запоминающую систему. Устройство содержит: запоминающее устройство, работающее согласно импульсу словарной шины (WL) с ассоциированной шириной импульса WL; модуль встроенного самотестирования (BIST), который взаимодействует с запоминающим устройством, причем BIST-модуль выполнен с возможностью проводить самотестирование внутренней функциональности запоминающего устройства и предоставлять сигнал, указывающий то, прошло или не прошло запоминающее устройство самотестирование; схему адаптивного управления WL, которая взаимодействует с BIST-модулем и запоминающим устройством, причем схема адаптивного управления WL выполнена с возможностью регулировать ширину импульса WL запоминающего устройства на основе сигнала, предоставленного посредством BIST-модуля. 4 н. и 34 з.п. ф-лы, 5 ил.
Description
Настоящая заявка на патент испрашивает приоритет по предварительной заявке номер 61/014257, озаглавленной "APPARATUS AND METHOD FOR ADAPTING WORD LINE PULSE WIDTHS IN MEMORY SYSTEMS", поданной 17 декабря 2007 года, правообладателем которой является заявитель настоящей заявки и которая включена сюда посредством ссылки.
ОБЛАСТЬ ТЕХНИКИ, К КОТОРОЙ ОТНОСИТСЯ ИЗОБРЕТЕНИЕ
Варианты осуществления изобретения связаны с запоминающими системами. Более конкретно, варианты осуществления изобретения связаны с адаптацией ширин импульсов словарной шины, используемой в запоминающих системах.
УРОВЕНЬ ТЕХНИКИ
По мере того как технология CMOS непрерывно масштабируется к меньшим размерам, изменения параметров процесса вследствие ограничений управления процессом, а также фундаментальных физических пределов имеют тенденцию увеличиваться. Встроенные запоминающие устройства, такие как встроенное SRAM, в частности, подвержены большим изменениям параметров процесса вследствие жестких проектных норм и их небольшого размера по сравнению с другой цифровой логикой. Чтобы удовлетворять такому большому увеличению изменений параметров процесса конструкторы запоминающих схем типично используют чрезмерно консервативные подходы к проектированию, чтобы достигать высоко параметрического и функционального выхода годных изделий.
Например, разработчик может выбирать оптимальное соотношение между производительностью (к примеру, скоростью) и/или потребляемой мощностью посредством конструирования конкретной интегральной схемы (IC) так, чтобы она функционировала в широком диапазоне изменений параметров процесса, включающих в себя как локальные (в рамках каждой IC), так и глобальные (между IC) изменения. Это приводит к большему проценту рабочих IC из числа изготовленных (т.е. увеличенному выходу годных изделий), но потери в производительности и/или потребляемой мощности могут быть существенными в тех IC, которые не подвергаются полному диапазону изменений параметров процесса. Вследствие статистического характера изменений параметров процесса фактическое число IC, подвергающихся существенному снижению производительности и/или потребляемой мощности, может быть весьма высоким.
Фиг.1 является схематичным представлением, иллюстрирующим традиционную запоминающую систему 100. Система 100 включает в себя запоминающее устройство 110, схему (BIST) 120 встроенного самотестирования и модуль 130 задания ширины импульсов. BIST 120 тестирует всю или часть внутренней функциональности запоминающего устройства 110. Модуль 130 задания ширины импульсов задает ширину импульса WL, которая должна использоваться для циклов считывания/записи в запоминающем устройстве 110. Модуль 130 задания ширины импульсов может принимать внешний n-битовый код от системного контроллера и т.п., указывающий требуемую ширину импульса WL.
Как известно в данной области техники, ширина импульса WL определяет продолжительность, которую каждая операция считывания или записи требует для своего выполнения, что непосредственно влияет как на производительность, так и на потребляемую мощность этого запоминающего устройства. В общем, увеличенная ширина импульса WL обеспечивает более точную операцию считывания/записи, но работает медленнее и требует большей мощности. Напротив, уменьшенная ширина импульса WL может быть менее точной, в частности в широком диапазоне изменений параметров процесса, но может работать быстрее и требует меньшей мощности. Таким образом, задание требуемой ширины импульса WL зачастую является конструктивным компромиссом между производительностью запоминающего устройства и выходом годных изделий.
Когда серия IC, реализующих запоминающую систему 100, изготавливается, одна из традиционных технологий после изготовления, используемых для того, чтобы оптимизировать производительность запоминающего устройства и увеличивать выход годных изделий, состоит в том, чтобы использовать цифровую подгонку кремниевых кристаллов на уровне пластины. Как правило, внешний цифровой код, используемый для того, чтобы управлять шириной импульса WL (кодом ширины импульса WL), задается так, чтобы достигать целевого выхода годных изделий для определенного запоминающего устройства. Измерения выполняются для большой выборки запоминающих устройств, и выход годных изделий определяется для различных ширин импульсов WL. Оптимальная ширина импульса WL определяется на основе целевого выхода годных изделий и устанавливается для всех запоминающих устройств.
Этот подход имеет несколько ограничений. Одно ограничение заключается в том, что ширина импульса WL фиксируется для всех IC на основе критических изменений параметров процесса. Как пояснено выше, многие, если не большинство IC, не подвергаются такому критическому изменению параметров процесса. Следовательно, большие потери производительности и дополнительная потребляемая мощность могут затрагивать большую часть изготовленных IC. Другое ограничение заключается в том, что большое время тестирования требуется для того, чтобы измерять большие размеры выборок, необходимые, чтобы точно определять значение оптимальной ширины импульса WL для данного целевого выхода годных изделий.
СУЩНОСТЬ ИЗОБРЕТЕНИЯ
Примерные варианты осуществления изобретения направлены на системы, схемы и способы для адаптации ширин импульсов WL, используемых в запоминающих системах.
Один вариант осуществления изобретения направлен на устройство, содержащее импульс словарной шины (WL) с ассоциированной шириной импульса WL; модуль встроенного самотестирования (BIST), который взаимодействует с запоминающим устройством, причем BIST-модуль выполнен с возможностью проводить самотестирование внутренней функциональности запоминающего устройства и предоставлять сигнал, указывающий то, прошло или не прошло запоминающее устройство самотестирование; и схему адаптивного управления WL, которая взаимодействует с BIST-модулем и запоминающим устройством, причем схема адаптивного управления WL выполнена с возможностью регулировать ширину импульса WL запоминающего устройства на основе сигнала, предоставленного посредством BIST-модуля.
Другой вариант осуществления изобретения направлен на способ регулирования ширины импульса словарной шины (WL) в запоминающей системе, включающей в себя запоминающее устройство, работающее согласно импульсу WL. Способ содержит: выполнение самотестирования в запоминающей системе, чтобы тестировать внутреннюю функциональность запоминающего устройства при текущей ширине импульса WL; регулирование ширины импульса WL запоминающего устройства на основе результатов самотестирования с использованием схем адаптивного управления WL на микросхеме.
Другой вариант осуществления изобретения направлен на устройство для регулирования ширины импульса словарной шины (WL) в запоминающей системе, включающей в себя запоминающее устройство, работающее согласно импульсу WL. Устройство содержит: средство для выполнения самотестирования в запоминающей системе, чтобы тестировать внутреннюю функциональность запоминающего устройства при текущей ширине импульса WL; средство на микросхеме для регулирования ширины импульса WL запоминающего устройства на основе результатов самотестирования.
Другой вариант осуществления изобретения направлен на машиночитаемый носитель, включающий в себя наборы инструкций, выполняемые посредством процессора, чтобы регулировать ширину импульса словарной шины (WL) в запоминающей системе, включающей в себя запоминающее устройство, работающее согласно импульсу WL. Машиночитаемый носитель содержит: первый набор инструкций, выполняемых посредством процессора, чтобы выполнять самотестирование в запоминающей системе, чтобы тестировать внутреннюю функциональность запоминающего устройства при текущей ширине импульса WL; второй набор инструкций, выполняемых посредством процессора, чтобы регулировать ширину импульса WL запоминающего устройства на основе результатов самотестирования.
КРАТКОЕ ОПИСАНИЕ ЧЕРТЕЖЕЙ
Прилагаемые чертежи представлены для того, чтобы помочь в описании вариантов осуществления изобретения, и предоставлены исключительно для иллюстрации вариантов осуществления, а не их ограничения.
Фиг.1 является схематичным представлением, иллюстрирующим традиционную запоминающую систему, которая считывает/записывает данные в соответствии с импульсом словарной шины (WL).
Фиг.2 изображает примерную запоминающую систему согласно вариантам осуществления настоящего изобретения.
Фиг.3 является блок-схемой последовательности операций, иллюстрирующей операцию контура адаптивного управления WL.
Фиг.4 иллюстрирует примерную реализацию контроллера ширины импульсов по Фиг.2 с помощью n-битового счетчика.
Фиг.5 показывает блок-схему компоновки устройства беспроводной связи в системе беспроводной связи.
ПОДРОБНОЕ ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Аспекты вариантов осуществления раскрыты в последующем описании и на прилагаемых чертежах, направленных на конкретные варианты осуществления изобретения. Альтернативные варианты осуществления могут быть разработаны без отступления от области применения изобретения. Дополнительно, хорошо известные элементы изобретения не описываются подробно или опускаются с тем, чтобы не отвлекать от важных подробностей изобретения.
Слово "примерный" используется в данном документе для того, чтобы обозначать "служащий в качестве примера, отдельного случая или иллюстрации". Любой вариант осуществления, описанный в данном документе как "примерный", не обязательно должен быть истолкован как предпочтительный или преимущественный по сравнению с другими вариантами осуществления. Аналогично, термин "варианты осуществления изобретения" не требует того, чтобы все варианты осуществления изобретения включали в себя описанный признак, преимущество или режим работы.
Как пояснено в разделе уровня техники, традиционный подход к оптимизации ширин импульсов словарной шины (WL) для запоминающих систем в данной серии интегральных схем (IC) учитывает широкий диапазон изменений параметров процесса посредством выбора оптимального соотношения между производительностью и/или потребляемой мощностью в отдельных IC, чтобы увеличивать общий выход годных изделий. Тем не менее, этот подход типично является чрезмерно консервативным для многих, если не большинства запоминающих систем в IC. Чтобы увеличивать производительность и уменьшать потребляемую мощность при одновременном сохранении и возможном увеличении общего выхода годных изделий, варианты осуществления изобретения регулируют ширину импульса WL для каждой IC по отдельности. Принимая во внимание, что традиционные подходы ограничивают ширину импульса WL в каждой IC установившимся значением на основе средних измерений для группы IC, варианты осуществления изобретения дают возможность адаптации ширины импульса WL к каждой IC по отдельности, чтобы оптимизировать производительность и потребляемую мощность с учетом фактических изменений параметров процесса, которым подвергается эта IC.
Фиг.2 иллюстрирует запоминающую систему 200 согласно варианту осуществления изобретения. Запоминающая система 200 включает в себя запоминающее устройство 210, встроенное самотестирование (BIST), описанное в разделе уровня техники. Тем не менее, запоминающая система 200 добавляет модуль 240 адаптивного управления импульсами WL, контроллер 250 ширины импульсов, декодер 260 и модуль 270 перепрограммирования кода, которые взаимодействуют с заранее существующей традиционной инфраструктурой запоминающей системы, включающей в себя запоминающее устройство 210, BIST 220 и модуль 230 задания ширины импульсов, чтобы формировать контур 280 адаптивного управления WL, который по отдельности управляет шириной импульса WL для каждого запоминающего устройства в одной или более IC, как описано ниже подробнее.
Модуль 240 адаптивного управления импульсами WL взаимодействует непосредственно с BIST 220, контроллером 250 ширины импульсов и модулем 270 перепрограммирования кода с помощью последовательности управляющих сигналов. Как проиллюстрировано на Фиг.2, модуль 240 адаптивного управления импульсами WL принимает сигнал load_code, сигнал разрешения и сигнал CLK от системного контроллера и т.п. (не показан). Сигнал load_code указывает, что начальный код ширины импульса WL должен загружаться. Сигнал разрешения инструктирует модулю 240 адаптивного управления импульсами WL начинать процедуру определения оптимальной ширины импульса WL. Сигнал CLK просто предоставляет в модуль 240 адаптивного управления импульсы WL системный синхросигнал.
Модуль 240 адаптивного управления импульсами WL отправляет сигнал en_bist в BIST 220, который инструктирует BIST 220 выполнять самотестирование в запоминающем устройстве 210. En_bist может быть реализован либо просто как один бит, где, например, 1 инструктирует BIST 220 выполнять самотестирование, а 0 инструктирует BIST 220 не выполнять самотестирование, либо за счет более сложной схемы. В ответ BIST 220 отправляет сигнал прохождения и сигнал выполнения в модуль 240 адаптивного управления импульсами WL. Сигнал прохождения указывает, прошло запоминающее устройство 210 самотестирование (т.е. запоминающее устройство 210 является удовлетворительно работающим) или не прошло запоминающее устройство 210 самотестирование (т.е. запоминающее устройство 210 не является удовлетворительно работающим). Сигнал прохождения может быть реализован либо просто как один бит, где, например, 1 указывает "прохождение", а 0 указывает "не прохождение", либо с помощью более сложной схемы. Сигнал выполнения указывает, что BIST 220 закончил выполнение самотестирования в запоминающем устройстве 210. Сигнал выполнения может быть реализован либо просто как один бит, где, например, 1 указывает, что самотестирование завершено, а 0 указывает, что самотестирование не завершено, либо с помощью более сложной схемы.
Модуль 240 адаптивного управления импульсами WL обменивается данными с контроллером 250 ширины импульсов посредством отправки сигнала загрузки и сигнала увеличения/уменьшения. Сигнал загрузки инструктирует контроллеру 250 ширины импульсов загружать начальный код ширины импульса WL. Начальный код ширины импульса WL может предоставляться в контроллер 250 ширины импульсов, например, посредством системного контроллера. Значение начального кода ширины импульса WL может быть определено на основе того, как начальный код ширины импульса WL может указывать ширину импульса WL, которая не может быть первоначально оптимальной (т.е. или слишком большой, или слишком небольшой), сигнал увеличения/уменьшения инструктирует контроллеру 250 ширины импульсов увеличивать или уменьшать код ширины импульса WL от начального значения. Сигнал увеличения/уменьшения может быть реализован либо просто как один бит, где 1, например, инструктирует контроллеру 250 ширины импульсов увеличивать значение кода ширины импульса WL, а 0 инструктирует контроллеру 250 ширины импульсов уменьшать значение кода ширины импульса WL либо с помощью более сложной схемы. Помимо этого, модуль 240 адаптивного управления импульсами WL также предоставляет в контроллер 250 ширины импульсов синхросигнал clk_cout. Сигнал clk_cout может быть преобразованной с понижением частоты версией сигнала CLK, например, чтобы упрощать увеличение или уменьшение посредством контроллера 250 ширины импульсов кода ширины импульса WL.
Модуль 240 адаптивного управления импульсами WL также принимает сигнал перегрузки от контроллера 250 ширины импульсов, указывающий то, увеличен код ширины импульса WL до максимального значения или уменьшен до минимального значения. Сигнал перегрузки может быть реализован либо просто как один бит, где, например, 1 указывает, что максимум или минимум достигнут, а 0 указывает, что максимум или минимум не достигнут, либо с помощью более сложной схемы, такой, как сигнал в два бита, где 10 указывает, что максимум достигнут, 01 указывает, что минимум достигнут, а 00 указывает, что максимум или минимум не достигнут.
Когда конечный код выбран, контроллер 250 ширины импульсов выводит этот конечный код в модуль 270 перепрограммирования кода, и модуль 240 адаптивного управления импульсами WL отправляет сигнал write_code в модуль 270 перепрограммирования кода, который инструктирует модулю 270 перепрограммирования кода программировать оптимизированный конечный код ширины импульса WL в запоминающем устройстве, содержащемся в нем. Write_code может быть реализован либо просто как один бит, где 1, например, инструктирует модулю 270 перепрограммирования кода программировать конечный код, а 0 инструктирует модулю 270 перепрограммирования кода не программировать конечный код, либо с помощью более сложной схемы. Модуль 270 перепрограммирования кода предоставляет возможность динамического перепрограммирования в реальном времени запоминающей системы 100 и постоянного хранения оптимизированного конечного кода ширины импульса WL. В некоторых вариантах применения запоминающее устройство в модуле 270 перепрограммирования кода может быть энергонезависимым запоминающим устройством, допускающим неограниченное хранение оптимизированного конечного кода импульсов WL. Например, модуль 270 перепрограммирования кода может быть реализован с помощью запоминающего устройства eFUSE или любого другого известного программируемого энергонезависимого запоминающего устройства. Тем не менее, в других вариантах применения могут быть варианты применения, где энергозависимое запоминающее устройство может использоваться.
Декодер 260 принимает код ширины импульса WL либо от контроллера 250 ширины импульсов во время определения ширины импульса WL, либо от модуля 270 перепрограммирования кода, когда код ширины импульса WL полностью сформирован. Поскольку коды ширины импульса WL не обязательно могут иметь монотонную зависимость от фактических ширин импульсов WL, декодер 260 используется для того, чтобы преобразовывать или декодировать каждый код ширины импульса WL так, что выводимая ширина импульса WL от модуля 230 задания ширины импульсов увеличивается/уменьшается монотонно с предварительно декодированным кодом ширины импульса WL. Модуль 230 задания ширины импульсов в свою очередь задает ширину импульса WL 210, используемую для считывания или записи в запоминающее устройство.
Специалисты в данной области техники должны принимать во внимание, что декодер 260 дает возможность контуру 280 адаптивного управления WL выполнять поиск в потенциальных кодах ширины импульса WL на предмет оптимизированного кода без отслеживания того, в каких кодах выполнен поиск, посредством поиска в одном направлении увеличения/уменьшения. Тем не менее, использование декодера 260 не имеет намерение ограничивать объем различных вариантов осуществления изобретения, которое альтернативно может использовать запоминающее устройство и т.п., чтобы отслеживать, какие коды тестированы.
Фиг.3 является блок-схемой последовательности операций, иллюстрирующей работу контура адаптивного управления WL согласно варианту осуществления изобретения. Операция оптимизации ширины импульса WL запоминающей системы 200 далее описывается ниже со ссылкой на Фиг.2 и 3 и со ссылкой на управляющие сигналы, описанные выше.
Согласно вариантам осуществления изобретения каждая IC независимо задает собственную ширину импульса WL. Это может выполняться, например, при начальном включении питания или каждый раз, когда необходимо. Например, известные эффекты ухудшения характеристик запоминающего устройства со временем, такие как эффекты горячих носителей, эффекты неустойчивости температуры при отрицательном смещении (NBTI) и т.д. могут уменьшать производительность запоминающего устройства со временем. Следовательно, может быть желательным регулировать ширину импульса WL запоминающего устройства согласно вариантам осуществления изобретения не только первоначально, но также и впоследствии оптимизировать работу запоминающего устройства в свете ухудшаемых характеристик IC.
Когда системный контроллер активирует контур 280 адаптивного управления WL с помощью сигнала разрешения, он инструктирует модулю 240 адаптивного управления импульсами WL загружать начальный код ширины импульса WL с использованием сигнала load_code. Модуль 240 адаптивного управления импульсами WL в свою очередь инструктирует контроллеру 250 ширины импульсов загружать начальный код ширины импульса WL с использованием сигнала загрузки. Контроллер 250 ширины импульсов выводит начальный код ширины импульса WL в декодер 260, который затем задает ширину импульса WL равной начальному значению.
Когда ширина импульса WL задана, модуль 240 адаптивного управления импульсами WL инструктирует BIST 220 выполнять самотестирование в запоминающем устройстве 210 с помощью сигнала en_bist (этап 310). BIST 220 выполняет самотестирование и указывает выполнение в модуль 240 адаптивного управления импульсами WL с помощью сигнала выполнения. BIST 220 также передает результаты самотестирования в модуль 240 адаптивного управления импульсами WL с помощью сигнала прохождения (этап 320).
Если прохождение указывается посредством сигнала прохождения, IC, по меньшей мере, удовлетворяет минимальным конструктивным техническим требованиям. Соответственно, модуль 240 адаптивного управления импульсами WL должен пытаться увеличивать производительность и уменьшать потребляемую мощность этой конкретной IC. Для этого модуль 240 адаптивного управления импульсами WL переходит в режим оптимизации (группа 330 этапов). В этом режиме модуль 240 адаптивного управления импульсами WL инструктирует контроллеру 250 ширины импульсов уменьшать код ширины импульса WL с использованием сигнала увеличения/уменьшения (этап 332). Код уменьшения ширины импульса WL и, соответственно, ширина импульса WL может давать возможность IC функционировать с увеличенной производительностью и уменьшенным потреблением мощности. Текущая ширина импульса WL применяется к запоминающему устройству 210 из текущего кода ширины импульса WL способом, описанным выше для начального кода ширины импульса WL.
Когда ширина импульса WL обновлена, модуль 240 адаптивного управления импульсами WL инструктирует BIST 220 выполнять последующее самотестирование в запоминающем устройстве 210 с помощью сигнала en_bist, чтобы тестировать, работает или нет запоминающее устройство 210 при текущем значении ширины импульса WL (этап 334). Как и выше, BIST 220 выполняет самотестирование и указывает выполнение в модуль 240 адаптивного управления импульсами WL с помощью сигнала выполнения. BIST 220 также передает результаты самотестирования в модуль 240 адаптивного управления импульсами WL с помощью сигнала прохождения (этап 336). Если запоминающее устройство 210 проходит это последующее самотестирование, оно является по-прежнему работающим даже согласно увеличенным функциональным требованиям, вытекающим из уменьшенной ширины импульса WL. Модуль 240 адаптивного управления импульсами WL затем должен пытаться увеличивать производительность и уменьшать потребляемую мощность дополнительно посредством повторения вышеуказанных операций (этап 332-336) итерационным способом до тех пор, пока запоминающее устройство 210 не сбоит при последующем самотестировании.
Когда не прохождение указывается посредством последующего самотестирования, функциональные пределы запоминающего устройства 210 достигнуты. Соответственно, модуль 240 адаптивного управления импульсами WL инструктирует модулю 270 перепрограммирования кода с помощью сигнала write_code программировать последний код ширины импульса WL, который привел к прохождению самотестирования (т.е. предыдущий код ширины импульса WL в этом режиме) (этап 338). Если минимальный код ширины импульса WL достигается, выдается сигнал перегрузки. Если запоминающее устройство 210 по-прежнему проходит последующее самотестирование с минимальной шириной импульса WL, то минимальный код ширины импульса WL должен программироваться в модуле 270 перепрограммирования кода.
Соответственно, посредством перехода в режим оптимизации контур адаптивного управления WL согласно вариантам осуществления изобретения может потенциально увеличивать производительность и уменьшать потребляемую мощность конкретной IC.
Возвращаясь теперь к начальному прохождению/не прохождению BIST (этап 320), если не прохождение указывается посредством сигнала прохождения, IC не удовлетворяет минимальным конструктивным техническим требованиям. В традиционной запоминающей системе 100 это означает, что данная конкретная IC является дефектной и должна отбрасываться. Тем не менее, согласно вариантам осуществления изобретения, эта конкретная IC все еще может быть восстановлена. Например, сбой BIST может потенциально уменьшаться посредством увеличения допустимого запаса считывания (т.е. увеличения ширины импульса WL). Для этого модуль 240 адаптивного управления импульсами WL переходит в режим восстановления (группа 340 этапов). В этом режиме модуль 240 адаптивного управления импульсами WL инструктирует контроллеру 250 ширины импульсов увеличивать код ширины импульса WL с использованием сигнала увеличения/уменьшения (этап 341). Увеличение кода ширины импульса WL и, соответственно, ширины импульса WL может давать возможность IC устойчиво функционировать, хотя при уменьшенной производительности и с более высоким потреблением мощности. Текущая ширина импульса WL применяется к запоминающему устройству 210 из текущего кода ширины импульса WL способом, описанным выше для начального кода ширины импульса WL.
Когда ширина импульса WL обновлена, модуль 240 адаптивного управления импульсами WL инструктирует BIST 220 выполнять последующее самотестирование в запоминающем устройстве 210 с помощью сигнала en_bist, чтобы тестировать, работает или нет запоминающее устройство 210 при текущем значении ширины импульса WL (этап 343). Как и выше, BIST 220 выполняет самотестирование и указывает выполнение в модуль 240 адаптивного управления импульсами WL с помощью сигнала выполнения. BIST 220 также передает результаты самотестирования в модуль 240 адаптивного управления импульсами WL с помощью сигнала прохождения (этап 345). Если запоминающее устройство 210 не проходит это последующее самотестирование, оно по-прежнему не работает даже согласно сниженным функциональным требованиям, вытекающим из увеличенной ширины импульса WL. До тех пор, пока максимальная допустимая ширина импульса WL не достигнута (этап 347), модуль 240 адаптивного управления импульсами WL далее должен пытаться уменьшать функциональные требования еще дополнительно посредством повторения вышеуказанных операций (этап 341-345) итерационным способом до тех пор, пока запоминающее устройство 210 не проходит последующее самотестирование.
Когда прохождение указывается посредством последующих самотестирований, функциональные пределы инструктируют модулю 270 перепрограммирования кода с помощью сигнала write_code программировать последний код ширины импульса WL, который привел к прохождению самотестирования (т.е. текущий код ширины импульса WL в этом режиме) (этап 350). Если максимальный код ширины импульса WL достигается и запоминающее устройство 210 по-прежнему не проходит последующее самотестирование, то контроллер 250 ширины импульсов оповещает модуль 240 адаптивного управления импульсами WL об этом с помощью сигнала перегрузки (этап 347). В этом случае это конкретное запоминающее устройство не прошло восстановление и считается нерабочим (этап 349).
Соответственно, посредством перехода в режим восстановления запоминающая система согласно вариантам осуществления изобретения может потенциально увеличивать выход годных изделий посредством восстановления IC, которые не удовлетворяют минимальным исходным конструктивным требованиям, но по-прежнему могут функционировать согласно пониженным требованиям, которые предоставляют некоторый уровень нормальной работы.
Когда конечный код ширины импульса WL запрограммирован, системный сигнал разрешения может быть деактивирован и контур 280 адаптивного управления WL отключен. Здесь, оптимизированный конечный код ширины импульса WL сохраняется в модуле 270 перепрограммирования кода и передается в декодер 260 для использования в запоминающем устройстве 210.
Специалисты в данной области техники должны принимать во внимание, что алгоритм пошагового поиска, описанный выше, показывается в качестве иллюстрации и не имеет намерение ограничивать диапазон алгоритмов поиска, которые могут быть реализованы согласно различным вариантам осуществления изобретения. Например, алгоритм поиска по дереву, алгоритм случайного поиска или другие алгоритмы поиска, которые известны в данной области техники, также могут использоваться согласно различным вариантам осуществления изобретения.
Фиг.4 иллюстрирует примерную реализацию контроллера ширины импульсов по Фиг.2 с помощью n-битового счетчика.
Как показано, n-битовый счетчик 410 принимает сигнал загрузки, сигнал увеличения/уменьшения и сигнал clk_cout. Как описано выше со ссылкой на Фиг.2, эти управляющие сигналы могут быть выведены из модуля 240 адаптивного управления импульсами WL. N-битовый счетчик 410 также принимает n-битовый начальный код ширины импульса WL от системного контроллера и т.п. N-битовый счетчик 410 выводит n-битовый текущий код ширины импульса WL и сигнал перегрузки. Как описано выше со ссылкой на Фиг.2, сигнал перегрузки может приниматься посредством модуля 240 адаптивного управления импульсами WL, и n-битовый текущий код ширины импульса WL может приниматься посредством декодера 260 и/или модуля 270 перепрограммирования кода.
N-битовый счетчик 410 включает в себя схемы для увеличения и уменьшения начального кода ширины импульса WL в соответствии с операциями, описанными выше со ссылкой на значения кодов ширины импульса b0-bn, в последовательности устройств хранения битов (к примеру, триггеров). Когда сигнал увеличения/уменьшения принимается, n-битовый счетчик 410 увеличивает или уменьшает сохраненный код ширины импульса WL в соответствии с сигналом clk_cout с использованием схем счетчика, которые известны в данной области техники и дополнительное описание которых опускается здесь.
Когда текущий код ширины импульса WL обновлен, он выводится как текущие значения кода ширины импульса WL Q0-Qn, которые могут использоваться для того, чтобы регулировать ширину импульса WL и т.д. Операция подсчета также отслеживает все формируемые биты переполнения из вычислений. Биты переполнения выводятся с использованием сигнала перегрузки, чтобы указывать, что максимальное или минимальное значение достигнуто. Как пояснено выше, это полезно при определении того, достигнута или нет максимальная или минимальная функциональность.
Технологии, описанные в данном документе, могут использоваться для различных электронных устройств, таких как устройства беспроводной связи, карманные устройства, игровые устройства, вычислительные устройства, компьютеры, портативные компьютеры, потребительские электронные устройства и т.д. Примерное использование технологий для устройства беспроводной связи описывается ниже.
Фиг.5 показывает блок-схему компоновки устройства 500 беспроводной связи в системе беспроводной связи. Беспроводное устройство 500 может быть сотовым телефоном, терминалом, телефонной трубкой, персональным цифровым устройством (PDA) и т.д. Система беспроводной связи может быть системой с множественным доступом с кодовым разделением каналов (CDMA), глобальной системой мобильной связи (GSM) и т.д.
Беспроводное устройство 500 допускает предоставление двунаправленной связи через тракт приема и тракт передачи. В тракте приема сигналы, передаваемые посредством базовых станций (не показаны), принимаются посредством антенны 512 и предоставляются в приемное устройство (RCVR) 514. Приемное устройство 514 приводит к требуемым параметрам принимаемый сигнал и предоставляет аналоговый входной сигнал в специализированную интегральную схему (ASIC) 520. В тракте передачи передающее устройство (TMTR) 516 принимает и приводит к требуемым параметрам аналоговый выходной сигнал от ASIC 520 и формирует модулированный сигнал, который передается через антенну 512 в базовые станции.
ASIC 520 может включать в себя различные модули обработки, интерфейса и запоминающие устройства, такие как, к примеру, ADC приема (Rx ADC) 522, DAC передачи (Tx DAC) 524, модемный процессор 526, процессор с сокращенным набором команд (RISC) 528, контроллер/процессор 530, внутреннее запоминающее устройство 532, интерфейс 534 внешней шины, драйвер ввода-вывода (I/O) 536, аудио-DAC/драйвер 538 и видео-DAC/драйвер 540. Rx ADC 522 оцифровывает аналоговый входной сигнал от приемного устройства 514, и предоставляет выборки в модемный процессор 526, и предоставляет аналоговый выходной сигнал в передающее устройство 516. Модемный процессор 526 выполняет обработку для передачи и приема данных, к примеру кодирование, модуляцию, демодуляцию, декодирование и т.д. RISC-процессор 528 может выполнять различные типы обработки для беспроводного устройства 500, к примеру обработку для видео, графики, приложений верхнего уровня и т.д. Контроллер/процессор 530 может направлять работу различных модулей обработки и интерфейса в рамках ASIC 520. Внутреннее запоминающее устройство 532 сохраняет данные и/или инструкции для различных модулей в рамках ASIC 520.
EBI 534 упрощает передачу данных между ASIC 520 и основным запоминающим устройством 544. Драйвер 536 ввода-вывода управляет устройством 546 ввода-вывода через аналоговый или цифровой интерфейс. Аудио-DAC/драйвер 538 управляет аудиоустройством 548, которое может быть динамиком, гарнитурой, наушник и т.д. Видео-DAC/драйвер 540 управляет дисплеем 550, который может быть жидкокристаллическим дисплеем (ЖК-дисплеем) и т.д.
Внутреннее запоминающее устройство 532, основное запоминающее устройство 544 и/или другие модули могут реализовывать технологии, описанные в данном документе. Например, любое из запоминающих устройств может быть сформировано, как показано на Фиг.2.
В связи с вышеизложенным следует принимать во внимание, что варианты осуществления изобретения также могут включать в себя способы для выполнения функций, последовательности действий и/или алгоритмов, описанных в данном документе. Например, способ адаптации ширин импульсов WL, используемых в запоминающих системах, может выполняться в соответствии с блок-схемой последовательности операций, проиллюстрированной на Фиг.3.
Также следует принимать во внимание, что способы согласно вариантам осуществления изобретения могут быть реализованы в аппаратных средствах и/или программном обеспечении. Аппаратные/программные реализации могут включать в себя комбинацию процессора(ов) и изделия(й). Например, RISC-процессор 528 может быть выполнен с возможностью реализовывать технологии для адаптации ширин импульсов WL, описанной в данном документе, чтобы оптимизировать работу внутреннего запоминающего устройства 532 и/или основного запоминающего устройства 544. Изделие(я) дополнительно может включать в себя носители хранения данных и выполняемую компьютерную программу(ы), например компьютерный программный продукт, сохраненный на машиночитаемом носителе. Выполняемая компьютерная программа(ы) может включать в себя наборы инструкций, чтобы выполнять описанные операции или функции. Следует принимать во внимание, что при использовании в данном документе набор инструкций может включать в себя одну или более инструкций.
Варианты осуществления изобретения, описанные выше, предоставляют несколько преимуществ по сравнению с другими традиционными технологиями. Например, технологии, описанные в данном документе, предусматривают увеличение общего выхода годных изделий. Кроме того, IC, которые изготавливаются, не предполагают изменения параметров процесса по сценарию наихудшего случая, приводящих к уменьшению ширины импульса WL, что позволяет улучшать характеристики производительности и потребляемой мощности, а также повышать стабильность запоминающих ячеек, например, посредством уменьшения вероятности смены состояния ячеек. Вследствие более жесткого распределения потребляемой мощности по различным IC может осуществляться лучшее прогнозирование полной мощности IC. Помимо этого, поскольку большая часть изготовленных IC может иметь меньшее потребление мощности, среднее потребление мощности для всех изготовленных IC может уменьшаться. Допустимый запас чувствительности также может уменьшаться до тех пор, пока запоминающее устройство не сбоит, что приводит к более быстрому срабатыванию по допустимому запасу чувствительности. Допустимый запас чувствительности также может быть оптимизирован для каждого запоминающего устройства по отдельности, как требуется для корректной работы запоминающего устройства. Воздействие на время тестирования также является незначительным, поскольку технологии, описанные в данном документе, используют BIST на микросхеме для того, чтобы адаптировать ширину импульса WL, что не требует дополнительного внешнего тестирования.
Хотя вышеприведенное описание показывает иллюстративные варианты осуществления изобретения, следует отметить, что различные изменения и модификации могут быть выполнены в них без отступления от объема изобретения, задаваемого посредством прилагаемой формулы изобретения. Например, специалисты в данной области техники должны принимать во внимание, что алгоритм пошагового поиска, описанный выше, является только одним из множества алгоритмов поиска, которые могут быть реализованы для того, чтобы находить оптимизированный код ширины импульса WL. Алгоритм поиска по дереву, алгоритм случайного поиска или другие алгоритмы поиска, которые известны в данной области техники, также могут использоваться согласно различным вариантам осуществления изобретения. Функции, этапы и/или действия в формуле изобретения на способ согласно вариантам осуществления изобретения, описанным в данном документе, не обязательно должны выполняться в каком-либо конкретном порядке. Более того, хотя элементы изобретения могут быть описаны или приведены в формуле изобретения в единственном числе, множественное число подразумевается, если ограничение на единственное число не указано в явной форме.
Claims (38)
1. Устройство для регулирования ширин импульсов словарной шины, содержащее запоминающую систему, причем запоминающая система содержит:
запоминающее устройство, работающее согласно импульсу словарной шины (WL) с ассоциированной шириной импульса WL;
модуль встроенного самотестирования (BIST), который взаимодействует с запоминающим устройством, причем BIST-модуль выполнен с возможностью проводить самотестирование внутренней функциональности запоминающего устройства и предоставлять сигнал, указывающий то, прошло или не прошло запоминающее устройство самотестирование; и
схему адаптивного управления WL, которая взаимодействует с BIST-модулем и запоминающим устройством, причем схема адаптивного управления WL выполнена с возможностью регулировать ширину импульса WL запоминающего устройства в пределах заранее определенных максимального и минимального разрешенных значений ширины импульса WL на основе сигнала, предоставленного посредством BIST-модуля.
запоминающее устройство, работающее согласно импульсу словарной шины (WL) с ассоциированной шириной импульса WL;
модуль встроенного самотестирования (BIST), который взаимодействует с запоминающим устройством, причем BIST-модуль выполнен с возможностью проводить самотестирование внутренней функциональности запоминающего устройства и предоставлять сигнал, указывающий то, прошло или не прошло запоминающее устройство самотестирование; и
схему адаптивного управления WL, которая взаимодействует с BIST-модулем и запоминающим устройством, причем схема адаптивного управления WL выполнена с возможностью регулировать ширину импульса WL запоминающего устройства в пределах заранее определенных максимального и минимального разрешенных значений ширины импульса WL на основе сигнала, предоставленного посредством BIST-модуля.
2. Устройство по п.1, в котором схема адаптивного управления WL выполнена с возможностью увеличивать ширину импульса WL, если сигнал, предоставленный посредством BIST-модуля, указывает, что запоминающее устройство не прошло самотестирование, и уменьшать ширину импульса WL, если сигнал, предоставленный посредством BIST-модуля, указывает, что запоминающее устройство прошло самотестирование.
3. Устройство по п.2, в котором схема адаптивного управления WL дополнительно выполнена с возможностью инструктировать BIST-модуль на выполнение последующих самотестирований внутренней функциональности запоминающего устройства по мере того, как ширина импульса WL увеличивается или уменьшается, до тех пор пока результат самотестирования не изменяется с прохождения на непрохождение или с непрохождения на прохождение.
4. Устройство по п.3, в котором схема адаптивного управления WL выполнена с возможностью задавать ширину импульса WL запоминающего устройства равной значению ширины импульса WL, используемому непосредственно перед тем, как самотестирование изменено с прохождения на непрохождение.
5. Устройство по п.3, в котором схема адаптивного управления WL выполнена с возможностью задавать ширину импульса WL запоминающего устройства равной значению ширины импульса WL, используемому, когда самотестирование изменяется с непрохождения на прохождение.
6. Устройство по п.3, в котором схема адаптивного управления WL выполнена с возможностью увеличивать или уменьшать ширину импульса WL от начального значения способом контура с обратной связью посредством предоставления нового значения, определенного на основе сигнала, предоставленного посредством BIST-модуля.
7. Устройство по п.6, в котором схема адаптивного управления WL выполнена с возможностью увеличивать или уменьшать ширину импульса WL.
8. Устройство по п.1, в котором схема адаптивного управления WL содержит:
первую схему управления, которая взаимодействует с BIST-модулем, причем первая схема управления выполнена с возможностью определения того, увеличивать или уменьшать ширину импульса WL запоминающего устройства, на основе сигнала, предоставленного посредством BIST-модуля, и предоставлять первый управляющий сигнал, указывающий определенные регулирования ширины импульса WL; и
вторую схему управления, которая взаимодействует с первой схемой управления, причем вторая схема управления выполнена с возможностью регулировать ширину импульса WL на основе первого управляющего сигнала, предоставленного посредством первой схемы управления.
первую схему управления, которая взаимодействует с BIST-модулем, причем первая схема управления выполнена с возможностью определения того, увеличивать или уменьшать ширину импульса WL запоминающего устройства, на основе сигнала, предоставленного посредством BIST-модуля, и предоставлять первый управляющий сигнал, указывающий определенные регулирования ширины импульса WL; и
вторую схему управления, которая взаимодействует с первой схемой управления, причем вторая схема управления выполнена с возможностью регулировать ширину импульса WL на основе первого управляющего сигнала, предоставленного посредством первой схемы управления.
9. Устройство по п.8, в котором первая схема управления определяет увеличивать ширину импульса WL, если сигнал, предоставленный посредством BIST-модуля, указывает, что запоминающее устройство не прошло самотестирование, и уменьшать ширину импульса WL, если сигнал, предоставленный посредством BIST-модуля, указывает, что запоминающее устройство прошло самотестирование.
10. Устройство по п.8, в котором вторая схема управления дополнительно выполнена с возможностью предоставлять сигнал перегрузки в первую схему управления, указывающий то, что ширина импульса WL достигла упомянутого заранее определенного максимального или минимального разрешенного значения ширины импульса WL.
11. Устройство по п.10, в котором вторая схема управления представляет собой счетчик, выполненный с возможностью увеличивать или уменьшать значение ширины импульса WL согласно первому управляющему сигналу, предоставленному посредством первой схемы управления, и выполненный с возможностью предоставлять отрегулированную ширину импульса WL как увеличенное/уменьшенное значение и предоставлять сигнал перегрузки как бит переполнения операции увеличения/уменьшения.
12. Устройство по п.8, в котором схема адаптивного управления WL дополнительно выполнена с возможностью преобразовывать отрегулированную ширину импульса WL в допустимые ширины импульсов WL запоминающего устройства способом монотонного увеличения или уменьшения.
13. Устройство по п.8, в котором схема адаптивного управления WL дополнительно включает в себя модуль перепрограммирования, который взаимодействует с первой и второй схемами управления, причем вторая схема управления выполнена с возможностью предоставлять отрегулированное значение ширины импульса WL в модуль перепрограммирования, при этом первая схема управления выполнена с возможностью предоставлять сигнал записи, который инструктирует модулю перепрограммирования сохранять отрегулированное значение ширины импульса WL, предоставленное посредством второй схемы управления, и модуль перепрограммирования выполнен с возможностью предоставлять энергонезависимое хранение отрегулированного значения ширины импульса WL.
14. Устройство по п.8, которое представляет собой устройство беспроводной связи, причем устройство дополнительно содержит системный контроллер.
15. Устройство по п.14, в котором системный контроллер выполнен с возможностью инструктировать запоминающей системе регулировать ширину импульса WL при начальном включении питания устройства беспроводной связи.
16. Устройство по п.14, в котором системный контроллер выполнен с возможностью инструктировать запоминающей системе периодически регулировать ширину импульса WL согласно заданному интервалу времени.
17. Способ регулирования ширины импульса словарной шины (WL) в запоминающей системе, включающей в себя запоминающее устройство, работающее согласно импульсу WL, при этом способ содержит этапы, на которых:
выполняют самотестирование в запоминающей системе, чтобы тестировать внутреннюю функциональность запоминающего устройства при текущей ширине импульса WL; и
регулируют ширину импульса WL запоминающего устройства в пределах заранее определенных максимального и минимального разрешенных значений ширины импульса WL на основе результатов самотестирования с использованием схем адаптивного управления WL на микросхеме.
выполняют самотестирование в запоминающей системе, чтобы тестировать внутреннюю функциональность запоминающего устройства при текущей ширине импульса WL; и
регулируют ширину импульса WL запоминающего устройства в пределах заранее определенных максимального и минимального разрешенных значений ширины импульса WL на основе результатов самотестирования с использованием схем адаптивного управления WL на микросхеме.
18. Способ по п.17, в котором этап регулирования включает в себя этап, на котором увеличивают ширину импульса WL, если запоминающее устройство не проходит самотестирование, и уменьшают ширину импульса WL, если запоминающее устройство проходит самотестирование.
19. Способ по п.18, дополнительно содержащий этап, на котором повторяют упомянутые выполнение и регулирование до тех пор, пока результат самотестирования не изменяется с прохождения на непрохождение или с непрохождения на прохождение.
20. Способ по п.19, дополнительно содержащий этап, на котором преобразуют отрегулированную ширину импульса WL в допустимые ширины импульсов WL запоминающего устройства способом монотонного увеличения или уменьшения.
21. Способ по п.19, дополнительно содержащий этап, на котором задают ширину импульса WL запоминающего устройства равной значению ширины импульса WL, используемому непосредственно перед тем, как самотестирование изменено с прохождения на непрохождение.
22. Способ по п.19, дополнительно содержащий этап, на котором задают ширину импульса WL запоминающего устройства равной значению ширины импульса WL, используемому, когда самотестирование изменяется с непрохождения на прохождение.
23. Способ по п.17, в котором операции выполнения и регулирования инициируются при начальном включении питания запоминающей системы.
24. Способ по п.17, в котором операции выполнения и регулирования инициируются периодически согласно заданному интервалу времени.
25. Устройство для регулирования ширины импульса словарной шины (WL) в запоминающей системе, включающей в себя запоминающее устройство, работающее согласно импульсу WL, при этом устройство содержит:
средство для выполнения самотестирования в запоминающей системе, чтобы тестировать внутреннюю функциональность запоминающего устройства при текущей ширине импульса WL; и
средство на микросхеме для регулирования ширины импульса WL запоминающего устройства в пределах заранее определенных максимального и минимального разрешенных значений ширины импульса WL на основе результатов самотестирования.
средство для выполнения самотестирования в запоминающей системе, чтобы тестировать внутреннюю функциональность запоминающего устройства при текущей ширине импульса WL; и
средство на микросхеме для регулирования ширины импульса WL запоминающего устройства в пределах заранее определенных максимального и минимального разрешенных значений ширины импульса WL на основе результатов самотестирования.
26. Устройство по п.25, в котором средство для регулирования включает в себя средство для увеличения ширины импульса WL, если запоминающее устройство не проходит самотестирование, и средство для уменьшения ширины импульса WL, если запоминающее устройство проходит самотестирование.
27. Устройство по п.26, дополнительно содержащее средство для повторения выполнения и регулирования до тех пор, пока результат самотестирования не изменяется с прохождения на непрохождение или с непрохождения на прохождение.
28. Устройство по п.27, дополнительно содержащее средство для преобразования отрегулированной ширины импульса WL в допустимые ширины импульсов WL запоминающего устройства способом монотонного увеличения или уменьшения.
29. Устройство по п.27, дополнительно содержащее средство для задания ширины импульса WL запоминающего устройства равной значению ширины импульса WL, используемому непосредственно перед тем, как самотестирование изменено с прохождения на непрохождение.
30. Устройство по п.27, дополнительно содержащее средство для задания ширины импульса WL запоминающего устройства равной значению ширины импульса WL, используемому, когда самотестирование изменяется с непрохождения на прохождение.
31. Машиночитаемый носитель, включающий в себя наборы инструкций, исполняемых посредством процессора, чтобы регулировать ширину импульса словарной шины (WL) в запоминающей системе, включающей в себя запоминающее устройство, работающее согласно импульсу WL, при этом машиночитаемый носитель содержит:
первый набор инструкций для выполнения самотестирования в запоминающей системе, чтобы тестировать внутреннюю функциональность запоминающего устройства при текущей ширине импульса WL; и
второй набор инструкций для регулирования ширины импульса WL запоминающего устройства в пределах заранее определенных максимального и минимального разрешенных значений ширины импульса WL на основе результатов самотестирования.
первый набор инструкций для выполнения самотестирования в запоминающей системе, чтобы тестировать внутреннюю функциональность запоминающего устройства при текущей ширине импульса WL; и
второй набор инструкций для регулирования ширины импульса WL запоминающего устройства в пределах заранее определенных максимального и минимального разрешенных значений ширины импульса WL на основе результатов самотестирования.
32. Машиночитаемый носитель по п.31, в котором второй набор инструкций включает в себя инструкции, исполняемые посредством процессора, чтобы увеличивать ширину импульса WL, если запоминающее устройство не проходит самотестирование, и уменьшать ширину импульса WL, если запоминающее устройство проходит самотестирование.
33. Машиночитаемый носитель по п.32, дополнительно содержащий третий набор инструкций для повторения первого и второго наборов инструкций до тех пор, пока результат самотестирования не изменяется с прохождения на непрохождение или с непрохождения на прохождение.
34. Машиночитаемый носитель по п.33, дополнительно содержащий четвертый набор инструкций для преобразования отрегулированной ширины импульса WL в допустимые ширины импульсов WL запоминающего устройства способом монотонного увеличения или уменьшения.
35. Машиночитаемый носитель по п.33, дополнительно содержащий пятый набор инструкций для задания ширины импульса WL запоминающего устройства равной значению ширины импульса WL, используемому непосредственно перед тем, как самотестирование изменено с прохождения на непрохождение.
36. Машиночитаемый носитель по п.33, дополнительно содержащий шестой набор инструкций для задания ширины импульса WL запоминающего устройства равной значению ширины импульса WL, используемому, когда самотестирование изменяется с непрохождения на прохождение.
37. Машиночитаемый носитель по п.31, дополнительно содержащий седьмой набор инструкций для выполнения первого и второго наборов инструкций при начальном включении питания запоминающей системы.
38. Машиночитаемый носитель по п.31, дополнительно содержащий восьмой набор инструкций для выполнения первого и второго наборов инструкций периодически согласно заданному интервалу времени.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US1425707P | 2007-12-17 | 2007-12-17 | |
US61/014,257 | 2007-12-17 | ||
US12/328,156 | 2008-12-04 | ||
US12/328,156 US7882407B2 (en) | 2007-12-17 | 2008-12-04 | Adapting word line pulse widths in memory systems |
Publications (2)
Publication Number | Publication Date |
---|---|
RU2010129841A RU2010129841A (ru) | 2012-01-27 |
RU2455713C2 true RU2455713C2 (ru) | 2012-07-10 |
Family
ID=40754896
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2010129841/08A RU2455713C2 (ru) | 2007-12-17 | 2008-12-15 | Адаптация ширин импульсов словарной шины в запоминающих системах |
Country Status (15)
Country | Link |
---|---|
US (1) | US7882407B2 (ru) |
EP (1) | EP2232502B1 (ru) |
JP (3) | JP2011507148A (ru) |
KR (2) | KR101274626B1 (ru) |
CN (2) | CN101925963A (ru) |
AU (1) | AU2008338531B2 (ru) |
BR (1) | BRPI0821275B1 (ru) |
CA (1) | CA2709424C (ru) |
CR (1) | CR11503A (ru) |
IL (1) | IL206374A (ru) |
MX (1) | MX2010006685A (ru) |
MY (1) | MY152831A (ru) |
RU (1) | RU2455713C2 (ru) |
UA (1) | UA98989C2 (ru) |
WO (1) | WO2009079457A1 (ru) |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006331511A (ja) * | 2005-05-25 | 2006-12-07 | Matsushita Electric Ind Co Ltd | 半導体記憶装置およびその検査手法 |
US9361955B2 (en) | 2010-01-28 | 2016-06-07 | Hewlett Packard Enterprise Development Lp | Memory access methods and apparatus |
US9146867B2 (en) | 2011-10-31 | 2015-09-29 | Hewlett-Packard Development Company, L.P. | Methods and apparatus to access memory using runtime characteristics |
US8787099B2 (en) | 2012-06-20 | 2014-07-22 | Lsi Corporation | Adjusting access times to memory cells based on characterized word-line delay and gate delay |
US8773927B2 (en) | 2012-09-07 | 2014-07-08 | Lsi Corporation | Adjusting bit-line discharge time in memory arrays based on characterized word-line delay and gate delay |
TWI489245B (zh) * | 2012-12-04 | 2015-06-21 | Univ Nat Cheng Kung | 具有能預測因製程與環境變異所造成時序錯誤的嵌入式脈衝時序電路系統 |
US9514844B2 (en) * | 2014-08-26 | 2016-12-06 | Globalfoundries Inc. | Fast auto shift of failing memory diagnostics data using pattern detection |
US9437318B2 (en) | 2014-10-24 | 2016-09-06 | Sandisk Technologies Llc | Adaptive program pulse duration based on temperature |
US9606742B1 (en) * | 2015-12-14 | 2017-03-28 | Oracle International Corporation | Variable pulse widths for word line activation using power state information |
US10768230B2 (en) | 2016-05-27 | 2020-09-08 | International Business Machines Corporation | Built-in device testing of integrated circuits |
US10446198B2 (en) * | 2017-10-02 | 2019-10-15 | Micron Technology, Inc. | Multiple concurrent modulation schemes in a memory system |
US11403241B2 (en) | 2017-10-02 | 2022-08-02 | Micron Technology, Inc. | Communicating data with stacked memory dies |
US10725913B2 (en) | 2017-10-02 | 2020-07-28 | Micron Technology, Inc. | Variable modulation scheme for memory device access or operation |
US10522218B2 (en) * | 2017-11-15 | 2019-12-31 | Samsung Electronics Co., Ltd. | Methods and apparatuses to reduce power dissipation in a static random access memory (SRAM) device |
US10783299B1 (en) * | 2018-03-27 | 2020-09-22 | Cadence Design Systems, Inc. | Simulation event reduction and power control during MBIST through clock tree management |
CN109658964B (zh) * | 2018-11-15 | 2020-08-14 | 长江存储科技有限责任公司 | 闪存器的数据写入方法及装置、存储设备及存储介质 |
US10930364B2 (en) * | 2018-11-16 | 2021-02-23 | International Business Machines Corporation | Iterative functional test exerciser reload and execution |
CN111128264B (zh) * | 2019-12-05 | 2021-08-06 | 海光信息技术股份有限公司 | 字线脉冲电路、字线脉冲侦测方法、读方法、芯片及设备 |
US20230352082A1 (en) * | 2022-04-30 | 2023-11-02 | Ceremorphic, Inc. | Dynamic Adjustment of Word Line Timing in Static Random Access Memory |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6535752B1 (en) * | 1999-04-01 | 2003-03-18 | Ericsson Inc. | Radio receiver with power saving during synchronization retries |
RU2297032C2 (ru) * | 2004-07-14 | 2007-04-10 | Институт Инженерной Физики Российская Федерация (Ииф Рф) | Самокорректирующееся запоминающее устройство |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07130183A (ja) * | 1993-10-29 | 1995-05-19 | Sony Corp | チューニング回路 |
JP3591887B2 (ja) * | 1994-09-12 | 2004-11-24 | 富士通株式会社 | 半導体記憶装置 |
US5796993A (en) * | 1996-10-29 | 1998-08-18 | Maguire; Jeffrey E. | Method and apparatus for semiconductor device optimization using on-chip verification |
US6161204A (en) * | 1998-02-17 | 2000-12-12 | Micron Technology, Inc. | Method and apparatus for testing SRAM memory cells |
JP2001057083A (ja) * | 1999-08-11 | 2001-02-27 | Hitachi Ltd | 半導体記憶装置 |
JP2001101868A (ja) * | 1999-09-30 | 2001-04-13 | Hitachi Ltd | 半導体記憶装置 |
US6341093B1 (en) * | 2000-06-07 | 2002-01-22 | International Business Machines Corporation | SOI array sense and write margin qualification |
JP2002025292A (ja) * | 2000-07-11 | 2002-01-25 | Hitachi Ltd | 半導体集積回路 |
JP2003242799A (ja) * | 2002-02-12 | 2003-08-29 | Hitachi Ltd | 半導体集積回路 |
JP2004178729A (ja) * | 2002-11-28 | 2004-06-24 | Hitachi Ltd | 半導体記憶装置 |
JP2006331511A (ja) * | 2005-05-25 | 2006-12-07 | Matsushita Electric Ind Co Ltd | 半導体記憶装置およびその検査手法 |
US7355902B2 (en) * | 2006-05-11 | 2008-04-08 | International Business Machines Corporation | Methods and apparatus for inline characterization of high speed operating margins of a storage element |
US7606097B2 (en) * | 2006-12-27 | 2009-10-20 | Micron Technology, Inc. | Array sense amplifiers, memory devices and systems including same, and methods of operation |
US7760565B2 (en) * | 2007-07-24 | 2010-07-20 | International Business Machines Corporation | Wordline-to-bitline output timing ring oscillator circuit for evaluating storage array performance |
US7505340B1 (en) * | 2007-08-28 | 2009-03-17 | International Business Machines Corporation | Method for implementing SRAM cell write performance evaluation |
-
2008
- 2008-12-04 US US12/328,156 patent/US7882407B2/en active Active
- 2008-12-15 MY MYPI20102828 patent/MY152831A/en unknown
- 2008-12-15 KR KR1020107016074A patent/KR101274626B1/ko active IP Right Grant
- 2008-12-15 UA UAA201008919A patent/UA98989C2/ru unknown
- 2008-12-15 JP JP2010539681A patent/JP2011507148A/ja not_active Withdrawn
- 2008-12-15 AU AU2008338531A patent/AU2008338531B2/en not_active Ceased
- 2008-12-15 MX MX2010006685A patent/MX2010006685A/es active IP Right Grant
- 2008-12-15 EP EP08861986.1A patent/EP2232502B1/en not_active Not-in-force
- 2008-12-15 WO PCT/US2008/086834 patent/WO2009079457A1/en active Application Filing
- 2008-12-15 BR BRPI0821275-9A patent/BRPI0821275B1/pt active IP Right Grant
- 2008-12-15 CN CN2008801254900A patent/CN101925963A/zh active Pending
- 2008-12-15 KR KR1020137007908A patent/KR20130042652A/ko not_active Application Discontinuation
- 2008-12-15 RU RU2010129841/08A patent/RU2455713C2/ru active
- 2008-12-15 CN CN201610962503.6A patent/CN107068197B/zh active Active
- 2008-12-15 CA CA2709424A patent/CA2709424C/en not_active Expired - Fee Related
-
2010
- 2010-06-14 IL IL206374A patent/IL206374A/en not_active IP Right Cessation
- 2010-06-16 CR CR11503A patent/CR11503A/es not_active Application Discontinuation
-
2013
- 2013-02-04 JP JP2013019460A patent/JP5490928B2/ja active Active
-
2014
- 2014-02-26 JP JP2014036002A patent/JP5763233B2/ja active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6535752B1 (en) * | 1999-04-01 | 2003-03-18 | Ericsson Inc. | Radio receiver with power saving during synchronization retries |
RU2297032C2 (ru) * | 2004-07-14 | 2007-04-10 | Институт Инженерной Физики Российская Федерация (Ииф Рф) | Самокорректирующееся запоминающее устройство |
Also Published As
Publication number | Publication date |
---|---|
KR101274626B1 (ko) | 2013-06-13 |
JP2014139857A (ja) | 2014-07-31 |
KR20130042652A (ko) | 2013-04-26 |
BRPI0821275A2 (pt) | 2015-09-15 |
CN107068197A (zh) | 2017-08-18 |
UA98989C2 (ru) | 2012-07-10 |
JP2011507148A (ja) | 2011-03-03 |
MY152831A (en) | 2014-11-28 |
MX2010006685A (es) | 2010-11-12 |
RU2010129841A (ru) | 2012-01-27 |
CN101925963A (zh) | 2010-12-22 |
CA2709424C (en) | 2013-12-10 |
EP2232502B1 (en) | 2016-11-09 |
CR11503A (es) | 2010-08-11 |
JP5763233B2 (ja) | 2015-08-12 |
EP2232502A1 (en) | 2010-09-29 |
JP5490928B2 (ja) | 2014-05-14 |
IL206374A0 (en) | 2010-12-30 |
WO2009079457A1 (en) | 2009-06-25 |
CN107068197B (zh) | 2019-03-15 |
KR20100094585A (ko) | 2010-08-26 |
AU2008338531A1 (en) | 2009-06-25 |
AU2008338531B2 (en) | 2012-07-19 |
CA2709424A1 (en) | 2009-06-25 |
IL206374A (en) | 2014-07-31 |
US7882407B2 (en) | 2011-02-01 |
BRPI0821275B1 (pt) | 2020-03-17 |
JP2013137856A (ja) | 2013-07-11 |
US20090158101A1 (en) | 2009-06-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2455713C2 (ru) | Адаптация ширин импульсов словарной шины в запоминающих системах | |
KR100862113B1 (ko) | 공정 변화에 대한 정보를 이용하여 공급전압/공급주파수를제어할 수 있는 장치와 방법 | |
JP5524623B2 (ja) | 動的電力制御及び適応的電力制御のためのスピード・ビニング | |
US9001572B2 (en) | System on chip including dual power rail and voltage supply method thereof | |
KR101402178B1 (ko) | 적응형 전압 스케일링 | |
KR101214022B1 (ko) | 바이어스 온도 불안정성에 의해 야기된 임계 전압 시프트를 경험하는 전계 효과 트랜지스터를 갖는 메모리 디바이스의 테스팅 | |
JP4629778B2 (ja) | チップ性能を最大にするように負荷サイクル回路を自動的に自己較正するための装置及び方法 | |
US7817490B1 (en) | Low-power operation of static memory in a read-only mode | |
US20180335828A1 (en) | Systems and methods for reducing memory power consumption via device-specific customization of ddr interface parameters | |
JP2010534896A (ja) | メモリの動的電圧調整 | |
CN106448726B (zh) | 用于对sram存储器应用误差校正的集成电路器件及方法 | |
KR20150016097A (ko) | 듀얼 서플라이 메모리 | |
US8258861B2 (en) | Systems and methods for minimizing power consumption | |
US20140198594A1 (en) | Variable pre-charge levels for improved cell stability | |
JP2007134034A (ja) | 半導体メモリのコラム選択信号制御装置及び方法 | |
US20220319612A1 (en) | Systems and methods involving hardware-based reset of unresponsive memory devices | |
US20140321227A1 (en) | Frequency power manager | |
US7543210B2 (en) | Semiconductor device and test system thereof | |
US20150185812A1 (en) | Memory system and computing system | |
US20080117675A1 (en) | Reducing read disturb in non-volatile multiple- level cell memories |