KR960015373A - 디스플레이 장치 - Google Patents

디스플레이 장치 Download PDF

Info

Publication number
KR960015373A
KR960015373A KR1019950035695A KR19950035695A KR960015373A KR 960015373 A KR960015373 A KR 960015373A KR 1019950035695 A KR1019950035695 A KR 1019950035695A KR 19950035695 A KR19950035695 A KR 19950035695A KR 960015373 A KR960015373 A KR 960015373A
Authority
KR
South Korea
Prior art keywords
timing
video
display panel
signal
controlling
Prior art date
Application number
KR1019950035695A
Other languages
English (en)
Other versions
KR100355371B1 (ko
Inventor
요시하루 나까지마
Original Assignee
이데이 노브유끼
소니 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이데이 노브유끼, 소니 가부시끼가이샤 filed Critical 이데이 노브유끼
Publication of KR960015373A publication Critical patent/KR960015373A/ko
Application granted granted Critical
Publication of KR100355371B1 publication Critical patent/KR100355371B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0828Several active elements per pixel in active matrix panels forming a digital to analog [D/A] conversion circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

서로 직교하는 게이트라인과 데이터라인의 교차점에 배열된 화소와, 다수의 비디어신호를 동시에 샘플링하여 상기 샘플링된 신호를 소정수의 데이터라인에 동시에 분배하기 위한 구동회로와를 가지는 디스플레이 패널과; 화소의 배열간격에 따라서 비디오신호를 상대적으로 지연시켜 디스플레이 패널에 대한 비디오신호의 공급타이밍을 조정하기 위한 비디오 드라이버와; 디스플레이 패널에 포함된 구동회로의 동시샘플링기간을 제어하고 또한 비디오 드라이버에 의해 실행된 지연처리의 타이밍을 제어하기 위한 타이밍발생기와;를 포함하는 디스플레이장치다. 타이밍발생기는 동시샘플링기간을 선택적으로 스위칭할 수 있고 그러한 선택적 수위칭에 대응하는 비디오 드라이버의 지연처리타이밍을 제어함으로써 동시샘플링기간에 대하여 디스플레이 패널에 대한 입력비디오신호의 공급타이밍을 최적화하게 되는 것이다. 본 디스플레이장치는 동시 다중-화소샘플링모드로 수직 스트리크 고스트의 발생을 방지하도록 적합화 되었다.

Description

디스플레이 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 디스플레이장치의 기본 구조를 나타내는 구성도이다.
제3도는 본 발명의 디스플레이장치의 또 다른 실시예 구조를 나타내는 구성도이다.

Claims (12)

  1. 서로 직교하는 게이트라인과 데이터라인의 교차점에 배열된 화소와, 다수의 비디오신호를 동시에 샘플링하고 그 샘플링된 신호를 소정수의 데이터 라인에 동시에 분배시키기 위한 구동회로와를 갖는 디스플레이 패널과, 다수의 비디오신호를 화소의 배열간격에 따라서 상대적으로 미리 지연시킴으로써 상기 디스플레이 패널에 비디오신호를 공급하는 타이밍을 조정하기 위한 비디오 드라이버와, 상기 디스플레이 패널에 포함된 구동회로의 동시샘플링기간을 제어하고 또한 상기 비디오 드라이버에 의해 실행된 지연처리의 타이밍을 제어하기 위한 것으로, 동시샘플링기간을 선택적으로 스위칭하고 상기 비디오 드라이버의 지연처리타이밍을 상기 동시샘플링 기간에 대응하여 제어함으로써, 상기 동시샘플링기간에 대하여, 상기 디스플레이 패널에 대한 입력 비디오 신호의 공급타이밍을 최적화하게 되는 타이밍발생기와,를 포함하여 구성된 것을 특징으로 하는 디스플레이장치.
  2. 제1항에 있어서, 상기 비디오 드라이버는 상기 비디오신호를 지연시키는 처리를 실행하기 위한 표본보류회로를 갖는 것을 특징으로 하는 디스플레이장치.
  3. 제2항에 있어사, 상기 타이밍발생기는 상기 표본보류회로의 지연처리 타이밍을 지시하기 위한 래치신호(latch signal)와 상기 구동회로의 동시샘플링기간을 지시하기 위한 클럭신호(clock signal)를 모두 출력하고, 상기 래치신호와 상기 클럭신호사이의 위상차를 조정함으로서 비디오신호의 공급타이밍을 최적화하게 되는 것을 특징으로 하여 구성된 디스플레이장치.
  4. 서로 직교하는 게이트라인과 데이터라인의 교차점과 배열된 화소와, 다수의 비디오신호를 동시에 샘플링하고 그 샘플링된 신호를 소정수의 데이터 라인에 동시에 분배시키기 위한 구동회로와를 갖는 디스플레이 패널과, 다수의 비디오신호를 화소의 배열간격에 따라서 지연시키고 상기 디스플레이 패널에 대한 비디오신호의 공급타이밍을 조정하기 위한 비디오 드라이버와, 상기 디스플레이 패널에 포함된 구동회로에 클럭신호를 공급하는 동안 상기 동시샘플링기간을 제어하고 또한 상기 비디오 드라이버의 지연처리의 타이밍을 균일하게 제어하기 위한 것으로, 상기 비디오 드라이버의 지연처리타이밍을 가변적으로 제어함으로써, 상기 동시샘플링기간에 대하여, 상기 디스플레이 패널에 대한 입력 비디오신호의 공급타이밍을 최적화하게 되는 타이밍발생기를 포함하여 구성된 것을 특징으로 하는 디스플레이장치.
  5. 제4항에 있어서, 상기 타이밍발생기는 상기 비디오 드라이버에 발생한 비디오-신호전송지연에 따라서 지연처리타이밍을 가변적으로 제어하는 것을 특징으로 하는 디스플레이장치.
  6. 제4항에 있어서, 상기 타이밍발생기는 상기 구동회로에 발생한 클럭-신호전송지연에 따라서 지연처리타이밍을 가변적으로 제어하는 것을 특징으로 하는 디스플레이장치.
  7. 제4항에 있어서, 상기 비디오 드라이버는 비디오신호를 지연시키는 처리를 실행하기 위한 표본보류회로를 갖는 것을 특징으로 하는 디스플레이장치.
  8. 제7항에 있어서, 상기 타이밍발생기는 상기 표본보류회로의 지연처리타이밍을 지시하기 위해 래치신호를 출력하며 상기 래치신호와 상기 클럭신호사이의 위상차를 조정함으로써 비디오신호의 공급타이밍을 최적화하게 되는 것을 특징으로 하는 디스플레이장치.
  9. 디스플레이 패널내에 포함된 구동회로의 샘플링기간을 제어하고 또한 비디오 드라이버에 의해 실행된 지연처리의 타이밍을 제어하기 위한 것으로, 다수의 비디오신호를 동시에 샘플링하는 동시샘플링모드에서 실행되는 상기 샘플링기간을 선택적으로 스위칭하기 위한 단(stage)과, 선택적 스위칭에 대응하여 상기 비디오 드라이버의 지연처리타이밍을 제어함으로써 상기 동시샘플링기간에 대하여 상기 디스플레이 패널에 대한 입력비디오신호의 공급타이밍을 최적화하게 되는 수단을 포함하여 구성된 것을 특징으로 하는 타이밍발생기.
  10. 디스플레이 패널내에 포함된 구동회로에 클럭신호를 공급하는 동안 비디오 드라이버에 의해 실행된 지연처리를 제어하기 위한 것으로, 다수의 비디오신호를 동시에 샘플링하는 동시샘플링모드에서 실행되는 비디오 신호샘플링의 타이밍을 제어하기 위한 수단과, 상기 지연처리의 타이밍을 가변적으로 제어하기 위한 것으로, 상기 동시샘플링의 타이밍에 대하여 상기 디스플레이 패널에 대한 입력비디오신호의 공급타이밍을 최적화하기 위한 수단을 포함하는 가변제어수단을 포함하여 구성된 것을 특징으로 하는 타이밍발생기.
  11. 제10항에 있어서, 상기 가변제어수단은 상기 비디오신호에 발생한 비디오-신호전송지연에 따라서 상기 지연처리의 타이밍을 제어하는 것을 특징으로 하는 타이밍발생기.
  12. 제10항에 있어서, 상기 가변제어수단은 상기 구동회로에 발생한 클럭-신호전송지연에 따라서 상기 지연처리의 타이밍을 제어하는 것을 특징으로 하는 타이밍발생기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950035695A 1994-10-19 1995-10-16 디스플레이장치 KR100355371B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP6280101A JPH08171363A (ja) 1994-10-19 1994-10-19 表示装置
JP94-280101 1994-10-19

Publications (2)

Publication Number Publication Date
KR960015373A true KR960015373A (ko) 1996-05-22
KR100355371B1 KR100355371B1 (ko) 2002-12-26

Family

ID=17620339

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950035695A KR100355371B1 (ko) 1994-10-19 1995-10-16 디스플레이장치

Country Status (4)

Country Link
US (1) US5654735A (ko)
JP (1) JPH08171363A (ko)
KR (1) KR100355371B1 (ko)
TW (1) TW308679B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100691722B1 (ko) * 2000-01-07 2007-03-12 샤프 가부시키가이샤 액정 표시 장치 및 그의 구동 방법

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW317354U (en) * 1996-09-10 1997-10-01 Ind Tech Res Inst Thin film transistor liquid crystal driving device
JP3329212B2 (ja) * 1996-11-08 2002-09-30 ソニー株式会社 アクティブマトリクス表示装置
JP2950261B2 (ja) * 1996-11-28 1999-09-20 日本電気株式会社 液晶表示装置
JPH10161632A (ja) * 1996-11-28 1998-06-19 Hitachi Ltd 画像表示装置
JP3364114B2 (ja) * 1997-06-27 2003-01-08 シャープ株式会社 アクティブマトリクス型画像表示装置及びその駆動方法
JPH1124030A (ja) * 1997-06-30 1999-01-29 Sony Corp 液晶駆動装置
KR100396160B1 (ko) * 1997-11-01 2003-11-28 엘지.필립스 엘시디 주식회사 액정패널의데이타구동회로
JP3684800B2 (ja) * 1997-12-11 2005-08-17 ソニー株式会社 表示装置
CN1139247C (zh) * 1998-02-19 2004-02-18 松下电器产业株式会社 图像信号处理装置及其处理方法
JPH11326932A (ja) * 1998-05-19 1999-11-26 Fujitsu Ltd 液晶表示装置
KR100670040B1 (ko) * 1998-07-27 2007-12-11 삼성전자주식회사 박막트랜지스터액정표시장치
JP2000075841A (ja) * 1998-08-31 2000-03-14 Sony Corp 液晶表示装置
KR20010043275A (ko) 1999-03-03 2001-05-25 요트.게.아. 롤페즈 화상 디스플레이 장치용 샘플러
TW564388B (en) 1999-05-11 2003-12-01 Toshiba Corp Method of driving flat-panel display device
US6559859B1 (en) * 1999-06-25 2003-05-06 Ati International Srl Method and apparatus for providing video signals
TW526464B (en) 2000-03-10 2003-04-01 Sharp Kk Data transfer method, image display device and signal line driving circuit, active-matrix substrate
JP3494126B2 (ja) * 2000-05-26 2004-02-03 セイコーエプソン株式会社 画像処理回路および画像データ処理方法、電気光学装置、ならびに電子機器
JP2002108299A (ja) * 2000-09-29 2002-04-10 Sony Corp 画像表示装置、液晶表示装置および液晶プロジェクタ
JP3904394B2 (ja) * 2001-01-24 2007-04-11 セイコーエプソン株式会社 画像処理回路、画像処理方法、電気光学装置、および電子機器
US7262601B2 (en) * 2002-02-12 2007-08-28 Bhp Billiton Innovation Pty Ltd Aircraft equipped for airborne vector magnetic exploration surveys
JP4055536B2 (ja) * 2002-09-30 2008-03-05 ソニー株式会社 表示装置およびその制御方法、並びに投写型表示装置
KR20050088240A (ko) * 2002-12-30 2005-09-02 코닌클리케 필립스 일렉트로닉스 엔.브이. 동시 라인 어드레싱 디스플레이 및 구동 방법
JP2004139092A (ja) * 2003-10-27 2004-05-13 Sharp Corp データ伝送方法および信号線駆動回路
JP4560445B2 (ja) * 2004-06-30 2010-10-13 キヤノン株式会社 表示装置及び駆動方法
JP4551712B2 (ja) * 2004-08-06 2010-09-29 東芝モバイルディスプレイ株式会社 ゲート線駆動回路
JP4667904B2 (ja) * 2005-02-22 2011-04-13 株式会社 日立ディスプレイズ 表示装置
US20070146286A1 (en) * 2005-12-27 2007-06-28 Lg Philips Lcd Co., Ltd. Apparatus and method for driving LCD
JP5041590B2 (ja) * 2007-07-09 2012-10-03 ルネサスエレクトロニクス株式会社 平面表示装置、データ処理方法
KR102086465B1 (ko) * 2013-07-11 2020-03-09 에스케이하이닉스 주식회사 반도체 장치 및 그의 구동방법
JP6880594B2 (ja) * 2016-08-10 2021-06-02 セイコーエプソン株式会社 表示ドライバー、電気光学装置及び電子機器

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4536856A (en) * 1982-06-07 1985-08-20 Sord Computer Systems, Inc. Method of and apparatus for controlling the display of video signal information
US4536800A (en) * 1982-11-30 1985-08-20 Rca Corporation Additive pulse sampling circuit
JP3082227B2 (ja) * 1990-09-07 2000-08-28 ソニー株式会社 液晶カラーディスプレイ装置
JPH0591447A (ja) * 1991-09-25 1993-04-09 Toshiba Corp 透過形液晶表示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100691722B1 (ko) * 2000-01-07 2007-03-12 샤프 가부시키가이샤 액정 표시 장치 및 그의 구동 방법

Also Published As

Publication number Publication date
TW308679B (ko) 1997-06-21
JPH08171363A (ja) 1996-07-02
KR100355371B1 (ko) 2002-12-26
US5654735A (en) 1997-08-05

Similar Documents

Publication Publication Date Title
KR960015373A (ko) 디스플레이 장치
EP0553823B1 (en) Horizontal driver circuit with fixed pattern eliminating function
JP4464635B2 (ja) 液晶駆動装置
JP2006072078A (ja) 液晶表示装置及びその駆動方法
KR100365500B1 (ko) 도트 인버젼 방식의 액정 패널 구동 방법 및 그 장치
JPH06317807A (ja) マトリクス表示装置およびその駆動方法
KR940022366A (ko) 표시장치의 구동회로와 그 표시장치
KR960008664A (ko) 액정표시소자 제어장치
KR20070050828A (ko) 표시 구동용 신호 처리 장치, 표시 장치, 표시 구동용 신호처리 방법
JP6642973B2 (ja) 半導体装置および半導体装置の制御方法
KR940013266A (ko) 표시장치 및 그의 구동방법
EP0319292A2 (en) Display device
JPH0718988B2 (ja) 液晶表示回路
US5315315A (en) Integrated circuit for driving display element
JP2001166743A (ja) 電気光学装置のデータ線駆動装置及びこれを用いた電気光学装置、並びにデータ線駆動信号の位相調整方法
JP3551600B2 (ja) 水平走査回路及び液晶表示装置
KR970029315A (ko) 주사 회로 및 화상 표시 장치
JP2001228827A (ja) 信号制御回路
JP3314421B2 (ja) ディスプレイ装置及びその駆動装置
KR980006859A (ko) 액정 디스플레이 패널이 특별한 신호 처리기 없이 확대된 화상을 표시하도록하는 구동회로
JPH0720826A (ja) オーバーラップ除去機能付双方向走査回路
JP2002341820A (ja) 表示装置及びその駆動方法
JPH0934410A (ja) データ供給装置
JPH0535215A (ja) アクテイブマトリクス液晶デイスプレイの駆動方法
KR100393670B1 (ko) 대형 화면용 액정 표시 장치를 위한 인터페이스장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120917

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20130913

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20140912

Year of fee payment: 13

EXPY Expiration of term