KR100670040B1 - 박막트랜지스터액정표시장치 - Google Patents

박막트랜지스터액정표시장치

Info

Publication number
KR100670040B1
KR100670040B1 KR1019980030122A KR19980030122A KR100670040B1 KR 100670040 B1 KR100670040 B1 KR 100670040B1 KR 1019980030122 A KR1019980030122 A KR 1019980030122A KR 19980030122 A KR19980030122 A KR 19980030122A KR 100670040 B1 KR100670040 B1 KR 100670040B1
Authority
KR
South Korea
Prior art keywords
data
driver
gate
signal
red
Prior art date
Application number
KR1019980030122A
Other languages
English (en)
Other versions
KR20000009586A (ko
Inventor
김정환
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1019980030122A priority Critical patent/KR100670040B1/ko
Publication of KR20000009586A publication Critical patent/KR20000009586A/ko
Application granted granted Critical
Publication of KR100670040B1 publication Critical patent/KR100670040B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

이 발명은 박막 트랜지스터 액정 표시 장치에 관한 것으로, 타이밍 제너레이터는 외부로부터 적녹청 데이터, 수평 및 수직 동기 신호, 데이터 인에이블 신호 및 메인 클럭 신호를 입력받아 데이터의 표시를 위한 제어신호를 출력한다. 게이트 구동부는 타이밍 컨트롤러로부터의 제어 신호에 따라 게이트 구동 신호를 출력한다. 데이터 구동부는 타이밍 컨트롤러로부터의 제어신호에 따라 상기 적녹청 데이터에 해당하는 전압을 게이트 구동전압이 인가되는 부분에서의 거리에 비례하여 지연하여 출력한다. 패널은 게이트 구동부의 게이트 구동 신호에 따라 상기 데이터 구동부로부터 출력되는 적녹청 데이터에 해당하는 전압을 화면에 표시한다.

Description

박막 트랜지스터 액정 표시 장치{THIN FILM TRANSISTOR LIQUID CRYSTAL DISPLAY}
이 발명은 박막 트랜지스터(thin film transistor) 액정 표시 장치(liquid crystal display)에 관한 것으로서, 특히 지연 소자를 사용하여 데이터 드라이버 집적회로의 데이터 출력 타이밍을 조정하는 박막 트랜지스터 액정 표시 장치에 관한 것이다.
음극선관(CRT : cathode ray tube)을 대신하는 평판 표시 장치의 이용이 날로 늘어가고 있으며, 이중에서도 박막 트랜지스터를 이용한 능동 행렬형(active matrix type) 액정표시장치가 널리 이용되고 있다.
박막 트랜지스터 액정 표시 장치는 가로, 세로로 배치된 다수의 도선을 유리 기판에 형성하여 표시 장치를 제작하며, 이에 전압을 인가하여 화상을 표시하게 된다. 따라서, 이러한 구조의 특성에 의해 필연적으로 유리 기판의 외곽부를 통해 외부의 구동회로와 연결하게 된다.
이와 같은 구조의 박막 트랜지스터 액정 표시 장치는 게이트선을 통하여 각 화소의 트랜지스터를 동작시켜 각 행의 화소에 차례로 데이터 신호를 입력시키고, 각 화소에 유지 축전기를 두어 박막 트랜지스터가 오프 상태일 때에도 데이터 전압을 오랫동안 유지한다.
이하, 첨부된 도면을 참조로 하여 종래의 액정표시장치에 관하여 설명하기로 한다.
도1은 종래의 액정표시장치의 게이트 선에 인가되는 전압의 파형도이고,
도2는 종래의 게이트 선 및 데이터 선에 인가되는 게이트 전압 및 데이터 전압의 파형도이다.
일반적으로 박막 트랜지스터 액정 표시 장치의 게이트 선에서 인가전압은 거리에 따라 어느정도는 지연이 된다. 이때, 게이트 선의 전압이 인가되는 부분에서 먼 쪽으로 갈수록 그 지연정도는 크다. 이때 게이트 선에서 전압이 인가되는 부분에서 가가운 쪽과 먼 쪽에서의 게이트 인가 전압을 도1에 도시하였다. 또한, 이 게이트 인가 전압과 이때 데이터 선으로부터 인가되는 데이터 전압의 파형을 도2에 도시하였다. 도2에 도시되어 있듯이, 게이트 전압이 인가되는 부분에서 먼쪽의 게이트 전압은 게이트 전압이 인가되는 부분에서 가까운 쪽의 구동조건과 차이가 생긴다. 따라서 종래에는 전체 기판상의 각 화소별로 구동조건이 달라지게 된다. 즉, 게이트 구동 전압 입력부의 가까운 곳에 위치한 화소와 먼 곳에 위치한 화소는 회로적으로 같은 로드(load)라고 볼 수가 없다. 따라서 화질이 좋지 않게 된다.
본 발명이 이루고자 하는 기술적 과제는 게이트 구동 전압 입력부로부터의 거리차에 의한 게이트 구동 전압의 지연오차에 의해 화소가 턴온되는 구동조건의 차이를 데이터 전압의 동일한 지연으로 해결하는 것이다.
본 발명에서는 이러한 기술적 과제를 달성하기 위하여, 타이밍 제너레이터는 외부로부터 적녹청 데이터, 수평 및 수직 동기 신호, 데이터 인에이블 신호 및 메인 클럭 신호를 입력받아 데이터의 표시를 위한 제어신호를 출력한다. 게이트 구동부는 타이밍 컨트롤러로부터의 제어 신호에 따라 게이트 구동 신호를 출력한다. 데이터 구동부는 타이밍 컨트롤러로부터의 제어신호에 따라 상기 적녹청 데이터에 해당하는 전압을 게이트 구동전압이 인가되는 부분에서의 거리에 비례하여 지연하여 출력한다. 패널은 게이트 구동부의 게이트 구동 신호에 따라 상기 데이터 구동부로부터 출력되는 적녹청 데이터에 해당하는 전압을 화면에 표시한다.
그러면, 이러한 구조에 의하여 이 발명을 실시할 수 있는 가장 바람직한 실시예를 첨부된 도면을 참조로 하여 설명하기로 한다.
도3은 이 발명의 제1실시예에 따른 박막 트랜지스터 액정 표시 장치의 블록 구성도이다.
도4는 게이트 구동 전압신호 및 데이터 전압 신호를 나타낸 파형도이다.
도5는 이 발명의 제2실시예에 따른 박막 트랜지스터 액정 표시 장치에서, 데이터 구동부의 상세도이다.
도3을 보면, 타이밍 컨트롤러(1)가 외부의 그래픽 컨트롤러로부터 적녹청(RGB) 데이터, 수평 및 수직 동기 신호(Hsync, Vsync), 데이터 인에이블 신호(DE) 및 메인 클럭 신호(MCLK)를 입력받아 데이터의 표시를 위한 제어신호를 출력하고, 게이트 드라이버(4)가 타이밍 컨트롤러(1)로부터의 제어 신호에 따라 게이트 구동 신호를 출력하고, 데이터 구동부(2)의 소스 드라이버(21)가 타이밍 컨트롤러(1)로부터의 적녹청 데이터에 해당하는 전압을 출력한다. 이때, 지연부(22)는 적녹청 데이터에 해당하는 전압을 게이트 구동전압이 인가되는 패널(4) 부분에서의 거리에 비례하여 지연하여 출력한다. 패널(3)은 게이트 드라이버(4)의 게이트 구동 신호에 따라 지연부(22)로부터 출력되는 적녹청 데이터에 해당하는 전압을 화면에 표시한다.
다음, 이 발명의 제1실시예의 동작에 관하여 상세히 설명한다.
먼저, 타이밍 컨트롤러(1)로 외부의 그래픽 컨트롤러로부터 적녹청(RGB) 데이터, 수평 및 수직 동기 신호(Hsync, Vsync), 데이터 인에이블 신호(DE) 및 메인 클럭 신호(MCLK)를 입력되고, 타이밍 컨트롤러(1)는 데이터의 표시를 위한 제어신호를 출력한다.
그러면, 게이트 드라이버(4)가 타이밍 컨트롤러(1)로부터의 제어 신호에 따라 게이트 구동 신호를 패널(4)로 출력하게 된다.
이때, 데이터 구동부(2)의 소스 드라이버(21)가 타이밍 컨트롤러(1)로부터의 적녹청 데이터에 해당하는 전압을 출력한다. 그러면, 지연부(22)는 적녹청 데이터에 해당하는 전압을 게이트 구동전압이 인가되는 패널(3) 부분에서의 거리에 비례하여 지연하여 출력한다. 그러면, 도4에 도시된 바와 같이, 패널(3)에 인가되는 게이트 구동 전압이 지연되는 만큼 데이터 전압이 지연되기 때문에 모든 화소의 구동조건이 동일하게 된다.
다음, 패널(3)은 게이트 드라이버(4)의 게이트 구동 신호에 따라 지연부(22)로부터 출력되는 적녹청 데이터에 해당하는 지연된 전압을 화면에 표시한다. 따라서, 패널(3)의 화소 위치에 따른 편차는 사라지고, 화면의 화질이 향상된다.
하나의 데이터 드라이버로 데이터를 구동하는 경우는 지연부를 하나의 칩화시켜 이 문제가 해결될 수 있으나, 다수의 데이터 드라이버 집적회로를 사용하는 경우는 외부적으로 추가 조정이 필요하다.
즉, 도5와 같이, 제2실시예는 데이터의 출력 타이밍을 결정하는 출력 타이밍 펄스를 지연부(51)로 처리하여 각 데이터 드라이버 집적회로(52, 53, 54, 55)를 다른 시차를 두고 데이터를 출력하도록 한다.
본 발명은 액정표시장치를 안정적으로 구동할 수 있고, 게이트 구동 전압 입력부로부터의 거리차에 의한 게이트 구동 전압의 지연오차에 의해 화소가 턴온되는 구동조건의 차이를 데이터 전압의 동일한 지연으로 해결하여 화질을 향상할 수 있다
도1은 종래의 액정표시장치의 게이트 선에 인가되는 전압의 파형도이다.
도2는 종래의 게이트 선 및 데이터 선에 인가되는 게이트 전압 및 데이터 전압의 파형도이다.
도3은 이 발명의 제1실시예에 따른 박막 트랜지스터 액정 표시 장치의 블록 구성도이다.
도4는 게이트 구동 전압신호 및 데이터 전압 신호를 나타낸 파형도이다.
도5는 이 발명의 제2실시예에 따른 박막 트랜지스터 액정 표시 장치에서, 데이터 구동부의 상세도이다.

Claims (1)

  1. 외부로부터 적녹청 데이터, 수평 및 수직 동기 신호, 데이터 인에이블 신호 및 메인 클럭 신호를 입력받아 데이터의 표시를 위한 게이트 및 데이터 제어신호를 출력하는 타이밍 컨트롤러;
    상기 타이밍 컨트롤러로부터의 상기 게이트 제어신호에 따라 게이트 구동 전압을 출력하는 게이트 구동부;
    상기 타이밍 컨트롤러로부터의 상기 데이터 제어신호에 따라 상기 적녹청 데이터에 해당하는 전압을 상기 게이트 구동전압이 인가되는 부분으로부터의 거리에 비례하여 지연하여 출력하는 데이터 구동부;
    상기 게이트 구동부의 게이트 구동 신호에 따라 상기 데이터 구동부로부터 출력되는 상기 적녹청 데이터에 해당하는 전압을 화면에 표시하는 패널을 포함하며,
    상기 데이터 구동부는 소스 드라이버, 지연부 및 2 이상의 데이터 드라이버 집적회로를 포함하며, 소스 드라이버는 상기 적녹청 데이터에 해당하는 전압을 출력하고, 상기 지연부는 상기 소스 드라이버와 상기 2 이상의 데이터 드라이버 집적회로의 사이에 위치하며 상기 타이밍 컨트롤러로부터 입력되는 출력 타이밍 펄스를 처리하여 상기 2 이상의 데이터 드리아버 집적회로로 시차를 두고 상기 적녹청 데이터를 출력하며, 상기 2 이상의 데이터 드라이버는 상기 지연부에서 제공받은 상기 적녹청 데이터를 패널로 출력하는 박막 트랜지스터 액정 표시 장치.
KR1019980030122A 1998-07-27 1998-07-27 박막트랜지스터액정표시장치 KR100670040B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980030122A KR100670040B1 (ko) 1998-07-27 1998-07-27 박막트랜지스터액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980030122A KR100670040B1 (ko) 1998-07-27 1998-07-27 박막트랜지스터액정표시장치

Publications (2)

Publication Number Publication Date
KR20000009586A KR20000009586A (ko) 2000-02-15
KR100670040B1 true KR100670040B1 (ko) 2007-12-11

Family

ID=19545248

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980030122A KR100670040B1 (ko) 1998-07-27 1998-07-27 박막트랜지스터액정표시장치

Country Status (1)

Country Link
KR (1) KR100670040B1 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7176870B2 (en) * 2001-12-27 2007-02-13 Renesas Technology Corp. Display drive control circuit
KR100853211B1 (ko) * 2002-03-18 2008-08-20 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
KR100918653B1 (ko) * 2003-02-06 2009-09-22 엘지디스플레이 주식회사 액정표시장치
KR101980748B1 (ko) * 2011-11-10 2019-05-21 엘지디스플레이 주식회사 타이밍 콘트롤러 및 타겟 레지스터 컨피그레이션 데이타의 압축 방법
KR102084172B1 (ko) * 2013-05-07 2020-03-04 삼성디스플레이 주식회사 표시 장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4750813A (en) * 1986-02-28 1988-06-14 Hitachi, Ltd. Display device comprising a delaying circuit to retard signal voltage application to part of signal electrodes
JPH01259324A (ja) * 1988-04-09 1989-10-17 Oki Electric Ind Co Ltd アクティブマトリクス型液晶表示装置の駆動方法
JPH08171363A (ja) * 1994-10-19 1996-07-02 Sony Corp 表示装置
JPH08262994A (ja) * 1995-03-20 1996-10-11 Fujitsu General Ltd 表示パネル
KR20000003396A (ko) * 1998-06-27 2000-01-15 구본준, 론 위라하디락사 액정패널 구동방법 및 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4750813A (en) * 1986-02-28 1988-06-14 Hitachi, Ltd. Display device comprising a delaying circuit to retard signal voltage application to part of signal electrodes
JPH01259324A (ja) * 1988-04-09 1989-10-17 Oki Electric Ind Co Ltd アクティブマトリクス型液晶表示装置の駆動方法
JPH08171363A (ja) * 1994-10-19 1996-07-02 Sony Corp 表示装置
JPH08262994A (ja) * 1995-03-20 1996-10-11 Fujitsu General Ltd 表示パネル
KR20000003396A (ko) * 1998-06-27 2000-01-15 구본준, 론 위라하디락사 액정패널 구동방법 및 장치

Also Published As

Publication number Publication date
KR20000009586A (ko) 2000-02-15

Similar Documents

Publication Publication Date Title
US10403218B2 (en) Mura compensation circuit and method, driving circuit and display device
KR100228282B1 (ko) 액정 표시 장치
US11151944B2 (en) Driving circuit, display apparatus and driving method thereof
US8031152B2 (en) Display device
US20060187176A1 (en) Display panels and display devices using the same
KR20160011293A (ko) 표시 장치
US11373607B2 (en) Display device and driving method thereof for reducing flicker due to refresh rate variation
US20070171165A1 (en) Devices and methods for controlling timing sequences for displays of such devices
KR20060088867A (ko) 액정 디스플레이 장치, 투사형 이미지 디스플레이 유닛 및능동 매트릭스 디스플레이 장치
KR100670040B1 (ko) 박막트랜지스터액정표시장치
JP4478710B2 (ja) 表示装置
KR20080017917A (ko) 디스플레이장치
US20210056921A1 (en) Display device
JP2002108287A (ja) 液晶駆動用半導体集積回路装置
JP4202110B2 (ja) 表示装置及び駆動方法並びにプロジェクタ装置
JP2001092422A (ja) 液晶表示装置の駆動方法及びそれを用いた液晶表示装置
US10008177B2 (en) Display device
KR100467517B1 (ko) 액정표시장치구동방법
KR20050077573A (ko) 액정 표시 장치
KR101633120B1 (ko) 액정표시장치
KR100961958B1 (ko) 액정 표시 장치의 구동 장치
KR20090013623A (ko) 액정표시장치의 구동회로
KR20050052767A (ko) 액정 표시 장치 및 그 구동 방법
KR100980013B1 (ko) 액정 표시 장치 및 그 구동 방법
KR20050031645A (ko) 액정 표시 장치 및 그 구동 장치

Legal Events

Date Code Title Description
A201 Request for examination
E801 Decision on dismissal of amendment
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111214

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee