KR100853211B1 - 액정 표시 장치 및 그 구동 방법 - Google Patents

액정 표시 장치 및 그 구동 방법 Download PDF

Info

Publication number
KR100853211B1
KR100853211B1 KR1020020014472A KR20020014472A KR100853211B1 KR 100853211 B1 KR100853211 B1 KR 100853211B1 KR 1020020014472 A KR1020020014472 A KR 1020020014472A KR 20020014472 A KR20020014472 A KR 20020014472A KR 100853211 B1 KR100853211 B1 KR 100853211B1
Authority
KR
South Korea
Prior art keywords
gate
data
line
voltage
lines
Prior art date
Application number
KR1020020014472A
Other languages
English (en)
Other versions
KR20030075318A (ko
Inventor
연윤모
이건빈
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020020014472A priority Critical patent/KR100853211B1/ko
Publication of KR20030075318A publication Critical patent/KR20030075318A/ko
Application granted granted Critical
Publication of KR100853211B1 publication Critical patent/KR100853211B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 액정 표시 장치 및 그 구동 방법에 관한 것이다.
본 발명은 다수의 게이트 라인, 상기 다수의 게이트 라인에 절연되어 교차하는 다수의 데이터 라인, 상기 게이트 라인과 데이터 라인이 교차하는 영역에 형성되며 각각 상기 게이트 라인 및 데이터 라인에 연결되어 있는 스위칭 소자를 가지는 다수의 화소를 포함하는 액정 패널; 상기 게이트 라인에 상기 스위칭 소자를 온/오프시키기 위한 게이트 전압을 인가하는 게이트 구동부; 및 상기 데이터 라인에 화상 신호를 나타내는 계조 전압을 인가하는 데이터 구동부를 포함한다. 특히, 게이트 구동부에 가장 가까운 제1 게이트 라인에서 제n 게이트 라인으로 갈수록 게이트 전압이 상기 게이트 라인으로 인가되는 시점이 지연되며, 이러한 지연량은 소스 딜레이에 따라 가변된다.
이러한 본 발명에 따르면, 액정 표시 장치의 구동시 발생하는 소스 딜레이에 의한 수직 크로스토크를 제거하여 화질을 개선할 수 있다.

Description

액정 표시 장치 및 그 구동 방법{liquid crystal device and driving method thereof}
도 1은 박막 트랜지스터 액정 표시 장치에서 발생되는 수직 크로스토크 예를 나타낸 도이다.
도 2는 본 발명의 실시예에 따른 액정 표시 장치의 구조도이다.
도 3은 본 발명의 실시예에 따른 액정 표시 장치의 구동 방법의 개념도이다.
도 4는 본 발명의 실시예에 따른 액정 표시 장치의 타이밍도이다.
도 5는 본 발명의 실시예에 따른 액정 표시 장치의 동작 파형도이다.
본 발명은 액정 표시 장치에 관한 것으로, 특히, 크로스토크(crosstalk)를 제거하는 액정 표시 장치 및 그 구동 방법에 관한 것이다.
일반적인 박막 트랜지스터 액정 표시 장치(TFT LCD)는 액정의 구동에 의해 화상을 표시할 수 있는 장치로서, 박막 트랜지스터를 스위칭 소자로 사용하여 공통 전압을 기준으로 액정이 반응할 수 있는 일정 범위의 계조 전압(gray voltage)을 인가해주는 방법에 의해 구동된다.
그리고 액정이라는 물질이 일반적으로 직류 전압을 계속 인가 받는 경우에 열화되는 특성을 가지고 있기 때문에, 액정에 인가되는 계조 전압을 일정 주기로 반전시켜 구동하는데, 이러한 반전 구동 방식으로는 프레임 반전(frame inversion), 라인 반전(line inversion), 도트 반전(dot inversion) 방식 등이 있다.
이러한 박막 트랜지스터 액정 표시 장치의 응용 범위가 노트 컴퓨터용에서 모니터용으로 넓어지면서 패널 크기 또한 대면적화 되어 가고 있다. 이러한 대면적화와 함께 빠른 프레임 주파수가 요구되는 모니터나 TV, 고해상도의 노트북(notebook PC)에서는 패널 내부의 데이터 라인의 저항 및 각종 기생 캐패시턴스에 의하여 데이터 전압 레벨이 감소되는 소스 딜레이(source delay)가 발생되어 패널의 상부와 하부간의 화소 입력에 차이가 발생하게 된다.
이에 따라 패널 상하간의 균일성(unoformity)에 차이가 발생하고, 액정의 상태 예를 들어 패널 상부의 디스플레이 패턴에 따라 액정 캐패시터가 변하게 되어, 소스 딜레이에 따른 휘도 변화가 발생하게 된다. 즉, 소스 딜레이에 의한 수직적 크로스토크가 발생하게 된다. 도 1에 이러한 소스 딜레이에 따른 휘도 변화 발생예가 도시되어 있다.
도 1에 도시되어 있듯이 패널 상하간의 화상 데이터간의 간섭에 의해 휘도 저하가 발생되는 수직적 크로스토크를 해결하기 위해서는, 데이터 라인의 저 저항화를 도모해야 하며, 또한 액정 캐패시턴스 및 유전율이 적은 액정을 사용하여야 한다.
그러나 데이터 라인의 저항을 감소시키기 위해서는 개구율의 감소나 패널 제조상의 물질(material)을 변경해야 하는 등의 공정상의 어려움이 있으며, 액정을 변경하는 경우에는 응답 속도 및 시야각을 충분하게 확보할 수 있는 새로운 액정을 개발하여야 하므로, 상당한 개발 비용과 시간이 소요되는 문제가 있다.
그러므로 본 발명이 이루고자 하는 기술적 과제는 종래의 문제점을 해결하기 위한 것으로, 별도의 공정상의 변화 없이 액정 표시 장치에서 소스 딜레이에 의하여 발생되는 크로스토크를 제거하고자 하는데 있다.
이러한 기술적 과제를 달성하기 위한 본 발명의 특징에 따른 액정 표시 장치는, 다수의 게이트 라인, 상기 다수의 게이트 라인에 절연되어 교차하는 다수의 데이터 라인, 상기 게이트 라인과 데이터 라인이 교차하는 영역에 형성되며 각각 상기 게이트 라인 및 데이터 라인에 연결되어 있는 스위칭 소자를 가지는 다수의 화소를 포함하는 액정 패널; 상기 게이트 라인에 상기 스위칭 소자를 온/오프시키기 위한 게이트 전압을 인가하는 게이트 구동부; 및 상기 데이터 라인에 화상 신호를 나타내는 계조 전압을 인가하는 데이터 구동부를 포함하며, 상기 데이터 구동부에 가장 가까운 제1 게이트 라인에서 제n 게이트 라인으로 갈수록 게이트 전압이 상기 게이트 라인으로 인가되는 시점이 지연되는 가변된다.
이외에도, 상기 게이트 전압을 상기 게이트 라인으로 인가하도록 하기 위한 게이트 인에이블 신호를 상기 게이트 구동부로 제공하는 타이밍 제어부를 더 포함 할 수 있으며, 이 경우 타이밍 제어부는 상기 제1 게이트 라인에서 제n 게이트 라인으로 갈수록 상기 게이트 인에이블 신호를 상기 게이트 구동부로 제공하는 시점을 지연시켜, 상기 게이트 구동부가 게이트 전압을 게이트 라인으로 인가하는 시점을 지연시키도록 한다.
또한, 상기 타이밍 제어부는 상기 제1 게이트 라인에서 제n 게이트 라인으로 갈수록 상기 게이트 온 인에이블 신호를 출력하는 구간을 감소시킬 수 있다.
이러한 게이트 온 인에이블 신호의 지연량 또는 상기 게이트 온 인에이블 신호가 출력되는 구간의 감소량은 상기 데이터 라인에 의한 소스 딜레이에 따라 가변된다.
본 발명의 다른 특징에 따른 액정 표시 장치의 구동 방법은, 다수의 게이트 라인, 상기 다수의 게이트 라인에 절연되어 교차하는 다수의 데이터 라인, 상기 게이트 라인과 데이터 라인이 교차하는 영역에 형성되며 각각 상기 게이트 라인 및 데이터 라인에 연결되어 있는 스위칭 소자를 가지는 다수의 화소를 포함하는 액정 표시 장치의 구동 방법으로, 상기 데이터 라인으로 인가되는 화상 신호에 따른 계조 전압을 공급하는 단계; 및 상기 게이트 라인으로 게이트 전압을 공급하여 상기 계조 전압이 화소로 인가되도록 하는 단계를 포함하며, 제1 게이트 라인에서 제n 게이트 라인으로 갈수록 게이트 전압이 인가되는 시점이 가변된다.
상기 게이트 전압이 제공되는 시점이 상기 제1 게이트 라인에서 제n 게이트 라인으로 갈수록 지연되며, 상기 지연량은 상기 데이터 라인에 의한 소스 딜레이에 따라 가변되는 것이 바람직하다.
이하, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 본 발명을 용이하게 실시할 수 있을 정도로 상세히 설명하기 위해 본 발명의 바람직한 실시예를 첨부된 도면을 참조로 설명하기로 한다.
도 2에 본 발명의 실시예에 따른 액정 표시 장치의 구조가 도시되어 있다.
첨부한 도 2에서와 같이, 본 발명의 실시예에 따른 액정 표시 장치는, 액정 패널(1), 게이트 구동부(2), 데이터 구동부(3), 구동 전압 발생부(4), 타이밍 제어부(5), 및 계조 전압 발생부(6)로 이루어진다.
액정 패널(1)은 다수의 데이터 라인과 다수의 게이트 라인이 서로 교차되는 각각의 영역에 화소가 행렬 형태로 형성되며, 각 화소는 데이터 라인에 연결되는 소스전극과, 게이트 라인에 연결되는 게이트 전극과, 화소 전극에 연결되는 드레인 전극을 가지는 스위칭 소자인 TFT를 포함한다.
한편, 타이밍 제어부(5)는 LCD 모듈 외부의 그래픽 제어부(도시하지 않음)로부터 R(red), G(green), B(blue) 데이터 신호, 프레임 구별 신호인 수직 동기 신호 (Vsync), 행 구별 신호인 수평 동기 신호(Hsync) 및 메인 클록 신호(MCLK)를 제공받아 게이트 구동부(2) 및 데이터 구동부(3)를 구동하기 위한 디지털 신호를 출력한다.
타이밍 제어부(5)에서 게이트 구동부(2)로 출력하는 타이밍 신호에는, 게이트 라인에 게이트 온 전압이 인가되도록 하기 위해 게이트 온 전압의 인가 시작을 명령하는 수직 시작 신호(Vstart), 이 게이트 온 전압을 각각의 게이트 라인에 순차적으로 인가하기 위한 게이트 클록 신호(이하 "CPV 신호"라 함) 및 게이트 구동 부(2)의 출력을 인에이블(enable)시키는 게이트 온 인에이블 신호(OE)가 있다.
타이밍 제어부(5)에서 데이터 구동부(3)로 출력하는 타이밍 신호에는, 그래픽 제어부로부터 넘어오는 디지털 데이터 신호[R(0:N), G(0:N), B(0:N)]를 데이터 구동부(3)로 입력하라고 명령하는 수평 시작 신호(Hstart), 데이터 구동부(3) 내에서 아날로그로 변환된 데이터 신호를 패널에 인가할 것을 명령하는 신호(LOAD) 및 데이터 구동부(3) 내 데이터 시프트를 하기 위한 수평 클록 신호(HCLK)가 있다.
데이터 구동부(3)는 소스 구동부라고도 불리우며, 액정 패널(1)내의 각 화소에 전달되는 전압값을 한 라인씩 내려주는 역할을 한다. 좀더 자세히 말하면, 데이터 구동부(3)는 타이밍 제어부(5)로부터 넘어오는 디지털 데이터를 데이터 구동부내의 시프트 레지스터내에 저장하였다가 데이터를 액정 패널(1)에 내릴 것을 명령하는 신호(LOAD 신호)가 오면 각각의 데이터에 해당하는 전압을 선택하여 액정 패널(1)내로 이 전압을 전달하는 역할을 한다.
게이트 구동부(2)는 게이트 구동부라고도 불리우며, 데이터 구동부(3)로부터의 데이터가 화소에 전달될 수 있도록 길을 열어주는 역할을 한다. 액정 패널(1)의 각 화소는 스위치 역할을 하는 TFT에 의해 온이나 오프로 되는 데, 이 TFT의 온, 오프는 게이트에 일정 전압(Von, Voff)이 인가됨으로써 행해진다. 게이트 구동부(2)는 타이밍 제어부(5)에서 출력하는 CPV 신호와 0E 신호를 입력받아 두 신호(CPV, OE)에 동기하는 게이트 온 전압(G1, G2, ..., Gm)을 게이트 라인에 순차적으로 인가한다.
계조 전압 발생부(6)는 그래픽 제어부로부터 제공되는 RGB 데이터의 비트 수 에 따라 등분된 계조 전압을 발생시켜 데이터 구동부(3)에 제공한다. 데이터 구동부(3)는 타이밍 제어부(5)에서 출력하는 신호에 의해 구동되어 게이트 구동부(2)의 구동에 동기하여 데이터 전압(D1, D2, ..., Dn)을 모든 데이터 라인에 인가한다. 데이터 전압(D1, D2, ..., Dn)은 데이터 라인의 지연에 크게 영향을 받지 않는 상태라고 가정하면 게이트 온 전압(G1, G2, ..., Gm)의 하이 구간에 동기하는 구간 동안 해당 화소에 충전된다.
한편, TFT의 게이트를 온으로 하는 Von 전압과 게이트를 오프로 하는 Voff 전압은 구동 전압 발생부(4)에서 생성된다. 구동 전압 발생부(4)는 상기 Von, Voff 전압 뿐만 아니라 TFT내의 데이터 전압차의 기준이 되는 Vcom 전압도 생성한다.
이러한 구조로 이루어지는 본 발명의 실시예에 따른 액정 표시 장치에서는 종래의 소스 딜레이에 의하여 발생되는 수직적 크로스토크를 제거하기 위하여, 게이트 온 전압을 각각의 게이트 라인에 순차적으로 인가하기 위한 게이트 클록 신호(CPV)는 수평 라인(horizontal line)과 관계없이 일정하게 출력하면서, 수평 라인에 따라 게이트 구동부(2)의 출력을 인에이블시키는 게이트 온 인에이블 신호(OE)를 딜레이시킨다.
도 3에 본 발명의 실시예에 따른 액정 표시 장치의 구동 방법의 개념이 개략적으로 도시되어 있다.
본 발명의 실시예에 따른 액정 표시 장치에서는, 소스 라인 즉, 데이터 라인의 저항에 따라 발생되는 액정 패널 상하간의 휘도차(수직적 크로스토크)를 제거하기 위하여, 도 3에서와 같이 패널 상측에서 하측으로 갈수록 즉, 제1 게이트 라인( 데이터 구동부에 가장 가까운 쪽)에서 n번째 게이트 라인으로 갈수록 게이트 온 인에이블 신호(OE)를 딜레이시킨다. 따라서, 제1 게이트 라인에서 n번째 게이트 라인으로 갈수록 게이트 전압이 출력되는 시점이 지연되어 결과적으로 데이터 라인으로 인가되는 데이터 전압이 각 화소 전극으로 인가되는 시점이 지연된다. 이와 같이, 소스 딜레이량에 따라 수평라인별로 각 화소로 데이터 전압이 인가되는 시점이 지연되어, 소스 딜레이가 보상된다. 이 때, 게이트 온 인에이블 신호(OE)를 딜레이시키면서, 제1 게이트 라인에서 n번째 게이트 라인으로 갈수록 게이트 온 인에이이블 신호(OE)가 출력되는 시간을 줄인다. 즉, 게이트 온 인에이블 신호(OE)의 폭이 패널 상측에서 하측으로 갈수록 감소하게 된다.
이러한 게이트 온 인에이블 신호(OE)의 변화는 1 메인 클록 신호(MCLK)별로 이루어질 수 있으며, 게이트 온 인에이블 신호(OE)의 딜레이량은 소스 딜레이량에 따라 달라진다.
다음에는 도 3 및 도 4를 참조하여 본 발명의 실시예에 따른 액정 표시 장치의 구동 방법에 대하여 구체적으로 설명한다.
도 4에 본 발명의 실시예에 따른 액정 표시 장치의 동작 타이밍도가 도시되어 있다.
외부의 신호원 예를 들어 LCD 모듈 외부의 그래픽 제어부(도시하지 않음)로부터 R(red), G(green), B(blue) 데이터 신호, 프레임 구별 신호인 수직 동기 신호 (Vsync), 행 구별 신호인 수평 동기 신호(Hsync), 및 메인 클록 신호(MCLK)가 제공되면, 타이밍 제어부(5)는 게이트 구동부(2) 및 데이터 구동부(3)를 구동하기 위한 디지털 신호를 생성하여 출력한다.
타이밍 제어부(5)는 게이트 구동부(2)로 수직 시작 신호(Vstart)를 출력하여 게이트 온 전압의 인가 시작을 명령하면서, 메인 클록 신호(MCLK)에 따라 게이트 온 인에이블 신호(OE)와 게이트 클록 신호(CPV)를 출력하고 행 구별 신호인 수평 동기 신호(Hsync)에 따라 게이트 온 인에이블 신호(OE)를 가변시켜 출력한다.
구체적으로, 첨부한 도 4에 도시되어 있듯이, 패널 상측에서는 제1 시점에서 게이트 온 인에이블 신호(OE)를 출력한 다음에 수평 동기 신호(Hsync)에 따라 수평 라인을 카운트하며, 카운트값이 설정된 딜레이량(소스 딜레이에 따라 달라짐)에 해당하면 게이트 온 인에이블 신호(OE)를 제1 시점보다 느린 제2 시점에서 출력한다.
따라서, 게이트 구동부(2)는 타이밍 제어부(5)로부터 서로 다른 시점에서 인가되는 게이트 온 인에이블 신호(OE)에 따라 각 게이트 라인으로 게이트 전압을 출력한다. 즉, 도 4에서와 같이, 패널 상측에서는 제1 시점에서 게이트 온 인에이블 신호(OE)가 하이 레벨로 출력되면, 게이트 구동부(2)는 게이트 온 인에이블 신호(OE)가 하이 레벨에서 로우 레벨로 가변될 때 화소에 데이터 전압이 인가될 수 있도록 각 화소의 TFT로 구동 전압 발생부(4)로부터 제공되는 게이트 온 전압(Von)을 제공하여 턴온시킨다. 이 때, 데이터 구동부(3)는 각 시프트 레지스터내에 저장하였던 화상 데이터에 해당하는 전압을 선택하여 액정 패널(1)내로 해당 전압을 전달하며, 이러한 데이터 전압은 턴온된 TFT를 통하여 각 화소 전극으로 공급된다.
이와 같이, 게이트 구동부(2)는 제1 시점에서 출력되는 게이트 온 에이블 신호(OE)에 따라 게이트 온 전압을 공급하면서 게이트 라인을 순차적으로 스캔하다 가, 패널 하측에서는 게이트 온 인에이블 신호(OE)가 제1 시점보다 느린 제2 시점에서 출력되면, 제2 시점에서 출력되는 게이트 온 인에이블 신호(IOE)가 하이 레벨에서 로우 레벨로 가변될 때 게이트 전압을 게이트 선으로 공급하여 데이터 전압이 각 화소로 인가되도록 한다.
이러한 게이트 전압 공급에 따라, 소스 딜레이량 만큼 게이트 전압이 공급되는 시점이 지연되어 데이터 라인으로 인가되는 데이터 전압이 해당 화소 전극으로 공급되는 시점이 조절되어, 소스 딜레이에 따라 데이터 전압이 수평 라인별로 차이가 발생되는 것이 방지된다.
이 때, 타이밍 제어부(5)는 게이트 온 인에이블 신호(OE)가 출력되는 시점을 조절하여 소스 딜레이에 의한 수평 라인간의 데이터 전압 차가 발생하는 것을 방지하면서, 소스 딜레이에 따라 게이트 온 인에이블 신호(OE)를 출력하는 시간을 조절한다.
즉, 게이트 온 인에이블 신호(OE)가 하이 레벨로 출력되는 동안에는 게이트 구동부(2)가 게이트 온 전압을 게이트 라인으로 공급하지 않으므로, 게이트 온 전압이 공급되는 시간이 증가되어 데이터 전압이 화소 전극으로 공급되는 시간이 증가되도록, 제1 게이트 라인에서 제n 게이트 라인으로 갈수록 게이트 온 인에이블 신호(OE)가 출력되는시간을 감소시켜 소스 딜레이를 보다 효과적으로 보상한다.
예를 들어, 도 3에서와 같이, 패널 상측에서는 제1 시점에서 W 시간 동안 게이트 온 인에이블 신호(OE)를 출력하고, 패널 하측에서는 제2 시점에서 W1(W>W1) 시간 동안 게이트 온 인에이블 신호(OE)를 출력하여, 게이트 전압이 게이트 라인으 로 인가되는 시점을 조절하여 실질적으로 데이터 구동부로부터 출력되는 데이터 전압이 게이트 라인별로 각 화소로 인가되는 시간과 각 화소의 TFT가 턴온되는 시점을 조절한다.
본 실시예에서는 패널의 배선 저항을 고려하여 수평 라인 12라인마다 1 클락씩 게이트 온 인에이블 신호(OE)를 딜레이하여 액정 표시 장치를 구동한 결과, 표 1에서와 같은 결과를 얻을 수 있었다.
OE 딜레이량 None 8라인 10라인 12라인 14라인 16라인 18라인
크로스토크 발생수준 강수준 미약 미약
도 5에 위에 기술된 구동 방법에 따라 구동된 경우의 게이트 온 인에이블 신호와 데이터 전압과의 관계를 측정한 실험 파형이 도시되어 있으며, 다음의 표 2에 그 실험치가 기재되어 있다.
이론치 실측치
CLK OE폭
6 170 3.15 - 3.16
8 128 2.37 - 2.37
D_H 10 102 1.89 - 1.89
12 85 1.57 - 1.56
14 73 1.35 - 1.35
16 64 1.18 - 1.18
16 64 1.18 1.88 1.88
20 51 0.94 2.06 2.05
W_H 24 42 0.78 2.22 2.21
28 36 0.67 2.33 2.33
32 32 0.59 2.41 2.41
이상에서는 본 발명의 실시예에 대하여 설명하였으나, 본 발명은 상기한 실시예에만 한정되는 것은 아니며 그 외의 다양한 변경이나 변형이 가능하다.
따라서 본 발명의 효과는 박막 트랜지스터 액정 표시 장치의 구동시 발생하는 소스 딜레이에 의한 수직 크로스토크를 제거하여 화질을 개선할 수 있다는 것이다.

Claims (6)

  1. 다수의 게이트 라인, 상기 다수의 게이트 라인에 절연되어 교차하는 다수의 데이터 라인, 상기 게이트 라인과 데이터 라인이 교차하는 영역에 형성되며 각각 상기 게이트 라인 및 데이터 라인에 연결되어 있는 스위칭 소자를 가지는 다수의 화소를 포함하는 액정 패널;
    상기 게이트 라인에 상기 스위칭 소자를 온/오프시키기 위한 게이트 전압을 인가하는 게이트 구동부;
    상기 데이터 라인에 화상 신호를 나타내는 계조 전압을 인가하는 데이터 구동부 및
    상기 게이트 전압을 상기 게이트 라인으로 인가하도록 하기 위한 게이트 인에이블 신호를 상기 게이트 구동부로 제공하는 타이밍 제어부를 포함하며,
    상기 데이터 구동부에 가장 가까운 제1 게이트 라인에서 제n 게이트 라인으로 갈수록 게이트 전압이 상기 게이트 라인으로 인가되는 시점이 지연되며,
    상기 타이밍 제어부는 상기 제1 게이트 라인에서 제n 게이트 라인으로 갈수록 상기 게이트 온 인에이블 신호를 출력하는 구간을 감소시키는 액정 표시 장치.
  2. 제1항에 있어서,
    상기 타이밍 제어부는 상기 제1 게이트 라인에서 제n 게이트 라인으로 갈수록 상기 게이트 인에이블 신호를 상기 게이트 구동부로 제공하는 시점을 지연시켜, 상기 게이트 구동부가 게이트 전압을 게이트 라인으로 인가하는 시점을 지연시키도록 하는 액정 표시 장치.
  3. 삭제
  4. 제2항에 있어서,
    상기 게이트 온 인에이블 신호의 지연량 또는 상기 게이트 온 인에이블 신호가 출력되는 구간의 감소량은 상기 데이터 라인에 의한 소스 딜레이에 따라 가변되는 액정 표시 장치.
  5. 다수의 게이트 라인, 상기 다수의 게이트 라인에 절연되어 교차하는 다수의 데이터 라인, 상기 게이트 라인과 데이터 라인이 교차하는 영역에 형성되며 각각 상기 게이트 라인 및 데이터 라인에 연결되어 있는 스위칭 소자를 가지는 다수의 화소, 상기 게이트 라인에 상기 스위칭 소자를 온/오프시키기 위한 게이트 전압을 인가하는 게이트 구동부; 및 상기 데이터 라인에 화상 신호를 나타내는 계조 전압을 인가하는 데이터 구동부를 포함하는 액정 표시 장치의 구동 방법에 있어서,
    상기 데이터 라인으로 인가되는 화상 신호에 따른 계조 전압을 공급하는 단계; 및
    상기 게이트 라인으로 게이트 전압을 공급하여 상기 계조 전압이 화소로 인가되도록 하는 단계
    를 포함하며,
    상기 데이터 구동부에서 가장 가까운 제1 게이트 라인에서 제n 게이트 라인으로 갈수록 게이트 전압이 인가되는 시점이 가변되며,
    상기 게이트 전압이 제공되는 시점이 상기 제1 게이트 라인에서 제n 게이트 라인으로 갈수록 지연되되, 상기 지연량은 상기 데이터 라인에 의한 소스 딜레이에 따라 가변되는 액정 표시 장치의 구동 방법.
  6. 삭제
KR1020020014472A 2002-03-18 2002-03-18 액정 표시 장치 및 그 구동 방법 KR100853211B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020020014472A KR100853211B1 (ko) 2002-03-18 2002-03-18 액정 표시 장치 및 그 구동 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020014472A KR100853211B1 (ko) 2002-03-18 2002-03-18 액정 표시 장치 및 그 구동 방법

Publications (2)

Publication Number Publication Date
KR20030075318A KR20030075318A (ko) 2003-09-26
KR100853211B1 true KR100853211B1 (ko) 2008-08-20

Family

ID=32225158

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020014472A KR100853211B1 (ko) 2002-03-18 2002-03-18 액정 표시 장치 및 그 구동 방법

Country Status (1)

Country Link
KR (1) KR100853211B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102063345B1 (ko) * 2013-06-07 2020-01-07 엘지디스플레이 주식회사 액정 디스플레이 장치와 이의 구동방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07218896A (ja) * 1994-02-02 1995-08-18 Sanyo Electric Co Ltd アクティブマトリックス型液晶表示装置
KR20000009586A (ko) * 1998-07-27 2000-02-15 윤종용 박막 트랜지스터 액정 표시 장치
KR20010061845A (ko) * 1999-12-29 2001-07-07 박종섭 게이트 구동 신호의 딜레이를 조절하여 플리커를감소시키기 위한 액정 표시 장치 및 구동 방법
KR20020056093A (ko) * 2000-12-29 2002-07-10 구본준, 론 위라하디락사 액정표시장치의 게이트 구동회로

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07218896A (ja) * 1994-02-02 1995-08-18 Sanyo Electric Co Ltd アクティブマトリックス型液晶表示装置
KR20000009586A (ko) * 1998-07-27 2000-02-15 윤종용 박막 트랜지스터 액정 표시 장치
KR20010061845A (ko) * 1999-12-29 2001-07-07 박종섭 게이트 구동 신호의 딜레이를 조절하여 플리커를감소시키기 위한 액정 표시 장치 및 구동 방법
KR20020056093A (ko) * 2000-12-29 2002-07-10 구본준, 론 위라하디락사 액정표시장치의 게이트 구동회로

Also Published As

Publication number Publication date
KR20030075318A (ko) 2003-09-26

Similar Documents

Publication Publication Date Title
US7154464B2 (en) Liquid crystal display and driving method thereof
US8902203B2 (en) Liquid crystal display and pulse adjustment circuit thereof
US6552705B1 (en) Method of driving flat-panel display device
JP4719330B2 (ja) 液晶表示装置及びその駆動方法
KR20050002428A (ko) 액정표시장치와 그 구동방법
JP3465886B2 (ja) 液晶表示装置およびその駆動回路
KR20040023901A (ko) 구동 전압 생성 회로 및 이를 이용한 액정 표시 장치
JP3450164B2 (ja) ドットマトリクス表示装置
JP2002149127A (ja) 液晶表示装置及びその駆動制御方法
KR100464898B1 (ko) 액티브 매트릭스형 액정 표시 장치의 구동 방법
KR100350645B1 (ko) 플리커링을 줄이기 위한 액정 표시 장치
KR20010036308A (ko) 이종 반전 구동법을 갖는 액정 표시 장치 및 이의 구동 방법
US20210272530A1 (en) Control device and liquid crystal display device
KR100853211B1 (ko) 액정 표시 장치 및 그 구동 방법
KR100206563B1 (ko) 박막 트랜지스터 액정 표시 장치의 구동 방법
KR20120089081A (ko) 액정 표시 장치, 영상 신호 보정 장치 및 영상 신호 보정 방법
KR20020056093A (ko) 액정표시장치의 게이트 구동회로
KR100878235B1 (ko) 액정 표시 장치 및 그 구동 방법
KR100984358B1 (ko) 액정 표시 장치 및 그 구동 장치
KR20010082963A (ko) 데이터 충전 시간을 보상하는 액정표시장치
JPH11175019A (ja) 表示装置の駆動回路及び駆動方法
KR100783709B1 (ko) 킥백 전압을 보상하는 액정 표시 장치 및 그 구동 방법
JP2000194308A (ja) 表示装置およびその駆動方法
KR100767369B1 (ko) 액정 표시 장치 및 그 구동 장치
KR100870393B1 (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120713

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20130731

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20160801

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee