KR20050088240A - 동시 라인 어드레싱 디스플레이 및 구동 방법 - Google Patents

동시 라인 어드레싱 디스플레이 및 구동 방법 Download PDF

Info

Publication number
KR20050088240A
KR20050088240A KR1020057012273A KR20057012273A KR20050088240A KR 20050088240 A KR20050088240 A KR 20050088240A KR 1020057012273 A KR1020057012273 A KR 1020057012273A KR 20057012273 A KR20057012273 A KR 20057012273A KR 20050088240 A KR20050088240 A KR 20050088240A
Authority
KR
South Korea
Prior art keywords
pixel
signal
electrodes
electrode
applying
Prior art date
Application number
KR1020057012273A
Other languages
English (en)
Inventor
디르크 드 브루인
로엘 반 부덴베르그
Original Assignee
코닌클리케 필립스 일렉트로닉스 엔.브이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 코닌클리케 필립스 일렉트로닉스 엔.브이. filed Critical 코닌클리케 필립스 일렉트로닉스 엔.브이.
Publication of KR20050088240A publication Critical patent/KR20050088240A/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2014Display of intermediate tones by modulation of the duration of a single pulse during which the logic level remains constant
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2077Display of intermediate tones by a combination of two or more gradation control methods
    • G09G3/2081Display of intermediate tones by a combination of two or more gradation control methods with combination of amplitude modulation and time modulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

본 발명은 한 세트의 넌픽셀-선택 전극(1a,1b)과 한 세트의 픽셀-선택 전극(2a,2b,2c)을 구비하며, 픽셀(15)은 상기 전극들의 교차에 의해 정의되는 디스플레이 장치에 관한 것이다. 본 장치는 진폭 변조(AM) 신호를 넌픽셀-선택 전극(1a,1b)을 인가하기 위한 수단(3,4a,4b,5,6,7)과, 펄스 폭 변조(PWM) 신호를 픽셀-선택 전극(2a,2b,2c)에 인가하기 위한 수단(10a,10b,11,13)을 추가로 포함한다. 전극간의 전압차는 방출되는 빛의 세기를 한정하며 이용가능한 세기는 AM 신호에 따라 시간적으로 변화한다. 픽셀-선택 전극상의 펄스의 폭은 빛 방출의 지속 기간을 나타내며, 그리하여 대응하는 픽셀의 회색 레벨을 대표한다. 이 두 개의 결합은 지수적으로 분산 방출된 빛의 세기를 발생하여 감마 보정을 가능하게 한다.

Description

동시 라인 어드레싱 디스플레이 및 구동 방법{LINE-AT-A-TIME ADDRESSED DISPLAY AND DRIVE METHOD}
본 발명은 한 세트의 넌픽셀-선택 전극과 한 세트의 픽셀-선택 전극을 구비하며, 상기의 두 전극의 교차에 의해 픽셀이 정의되는 디스플레이 장치에 관한 것이다. 나아가 본 발명은 이러한 디스플레이를 구동하기 위한 방법에 관한 것이다.
상기와 같은 종류의 디스플레이에서, 각각의 "넌픽셀(non-pixel)-선택" 전극은 전형적으로 픽셀의 완전한 라인(혹은 행)인 몇 개의 픽셀에 연결되어 있는 반면, "픽셀-선택" 전극은 넌픽셀-선택 전극과 교차하며, 그리하여 라인상의 픽셀 하나를 선택할 수 있다. 이러한 디스플레이는 일반적으로 "동시 라인" 혹은 "동시 행" 어드레싱되는 것으로 언급된다.
상기와 같은 종류의 디스플레이의 예는 전계 방출 디스플레이(field emission display : FED)이다. 이러한 디스플레이에 대해서, 알려진 구동 방법은 펄스 폭 변조(pulse width modulation : PWM)와 펄스 진폭 변조(pulse amplitude modulation : PAM)로 분류될 수 있다.
펄스 폭 변조를 통하여, 양의 전압 펄스를 행으로 인가하는 것에 의해 동시에 하나의 행의 픽셀이 선택된다. 이 펄스의 길이는 모든 행에 대해 동일하며 종종 라인 시간과도 동일하다. 행 전극상의 양의 펄스 동안, 음의 펄스가 모든 열 전극에 인가된다. 이 펄스들의 폭은 대응되는 픽셀의 회색 레벨을 대표한다. 펄스 폭 변조의 장점은 이것이 상대적으로 실행하기가 쉽고 저렴하다는 것이다. 그러나, 이것은 물리적으로 불가능한 나노초 정도의 펄스 폭을 필요로 하기 때문에, 순수 펄스 폭 변조로 전 범위 감마 보정을 실행하는 것은 불가능하다.
펄스 진폭 변조에서는, 행은 펄스 폭 변조와 유사한 방법으로 선택된다. 그러나, 열 전극에서, 고정된 폭의 펄스가 인가된다. 이제 여러 회색 레벨을 생성하기 위하여 펄스의 진폭이 변조된다. 이러한 방법에서, 감마 곡선에 근접하는 방출기의 IV-특성이 사용되어, 그리하여 감마 보정은 쉽게 구현된다. 그러나, 순수 펄스 진폭 변조는 각각의 열에 대하여 비싼 디지털 아날로그 컨버터를 필요로 한다.
US5,701,134에서 개선된 변조 기술이 발표되었다. 이 기술에 의하면, 열 전극상에서의 펄스는 사전 결정된 진폭 변조 형태(즉, 감소 함수)를 가지며, 이로 펄스 폭 변조된다. 열 전극 상에서의 펄스 폭 변조와 진폭 변조의 조합은 감마 보정을 가능하게 하면서도 오직 단 하나의 디지털/아날로그 컨버터를 필요로 한다.
그러나, US5,701,134에서 설명된 기술은 절단 진폭 변조된 신호를 모든 열에 인가할 것을 요구한다. 그러므로, 적어도 라인 시간의 첫 번째 부분 동안(펄스가 절단되기 전) 모든 디스플레이의 정전용량이 신호 발생기에 의해 구동되어야만 할 것이다.
도 1은 본 발명의 첫 번째 실시예에 의한 행 및 열 전압의 예를 보여주는 도면.
도 2는 시간 함수로서의 방출기 전류의 예를 보여 주는 도면.
도 3은 시간 함수로서 게이트 방출기 전압의 예를 보여 주는 도면.
도 4는 본 발명의 첫 번째 실시예에 의거한 전계 방출 디스플레이의 개략 블록도.
도 5는 PWM 펄스와 비교하여 지연되는 AM 신호를 설명하는 도면.
도 6a, 도 6b 및 도 6c는 대안적인 진폭 곡선을 설명하는 도면.
도 7은 칼라 순차 구동의 경우의 진폭 변조를 보여주는 도면.
본 발명의 목적은, 동시 라인 어드레싱 디스플레이의 펄스 폭 변조와 진폭 변조을 결합시키는 개선된 방법을 제공하여, 위에서 언급된 문제를 해결하는 것이다.
본 목적은 진폭 변조된(AM) 신호를 넌픽셀-선택 전극에 인가하기 위한 수단과, 펄스 폭 변조된(PWM) 신호를 픽셀-선택 전극에 인가하기 위한 수단을 더 포함하는, 도입 부분에서 설명한 종류의 디스플레이 장치에 의해 성취된다.
본 목적은 또한 진폭 변조(AM) 신호가 넌픽셀-선택 전극에 인가되고, 펄스 폭 변조(PWM) 신호가 픽셀-선택 전극에 인가되는, 도입 부분에서 언급된 종류의 방법에 의해서도 성취된다.
본 발명에 의하면, AM 신호는 하나의 전극에 연결되며 PWM 펄스는 첫 번째 전극과 교차하는 다른 전극에 인가되고, 이에 의해 전극들의 교차점에 있는 픽셀을 활성화시킨다.
AM 신호가 동시에 단 하나의 넌픽셀-선택 전극에 인가되기 때문에, 신호 발생기는 디스플레이의 하나의 행(혹은 열)의 용량성 부하를 구동시켜야만 한다.
전극들 간의 전압 차는 방출되는 빛의 세기를 한정하며, 이용가능한 세기는 AM 신호에 따라 시간상 변화한다. 픽셀-선택 전극상의 펄스 폭은 빛 방출의 지속시간을 나타내며, 그리하여 대응되는 픽셀의 회색 레벨을 나타낸다. 이 두개의 결합은 지수적으로 분산 방출된 빛의 세기를 발생하여 감마 보정을 가능하게 한다.
US5,701,134에서 설명된 기술은 단일 전극상에서의 AM과 PWM의 곱셈(multiplication)으로 기술될 수 있지만, 본 발명은 두 개의 교차 전극상에서의 AM과 PWM의 픽셀 내 컨벌루션(in-pixel convolution)으로 보다 잘 기술된다.
AM 신호를 인가하기 위한 수단은, 전극에로의 인가를 위하여, 미리 한정된 진폭 곡선을 저장하는 메모리 유닛을 포함할 수 있다. 이것은 선형 혹은 지수적 경사, 사인 곡선 등과 같은 아날로그 전자 장치들을 또한 포함할 수 있다.
바람직하게는, 넌픽셀-선택 전극은 AM 신호가 행 전극에 인가되도록 디스플레이의 행 전극이다. 진폭 변조는 이진 변조보다 비용이 비싼 D/A 변환을 필요로 하기 때문에, 열보다 수가 훨씬 적은(특히 고 화면 가로세로 비율의 칼라 디스플레이에서) 행을 진폭 변조하는 것이 유리하다. 또한, 이 경우에, 열 드라이버는 본질적으로 종래의 PWM 열 드라이버일 수 있으며, 고비용이 드는 재설계가 필요하지 않다.
바람직한 실시예에 의하면, 각 픽셀은 픽셀-선택 전극에 연결된 전계 방출기를 포함하며, 넌픽셀-선택 전극은 게이트 전극으로써 동작한다.
AM 신호는 라인 주기동안 임계치에서 최고치까지 증가할 수 있다. 그래서 픽셀-선택 전극상의 PWM 펄스는 라인 주기의 초기부터 시작하는 미리 한정된 시간동안 픽셀을 활성화시키도록 배열된다. 임계치는 픽셀로부터 빛을 방출할 수 있게 하는 최하의 값이며, 최고치는 신호의 진폭 곡선의 모양과 PWM 펄스 진폭에 의해 결정된다.
대안적으로, AM 신호는 최고치에서 시작하여 임계치로 감소된다. 픽셀-선택 전극상의 펄스는 그래서 라인 주기의 끝으로 적절히 이동된다.
진폭 변조된 신호의 진폭 곡선은 예를 들어 최고치가 달라질 수 있는 연속적인 라인 주기 사이에서 교번될 수 있다. 추가적 예로써, 신호는 하나의 라인 주기 동안 증가할 수 있고, 다음 주기 동안에는 감소할 수 있다. 이것은 US5,689,278에서 기술된 백-투-백 구조(back-to-back scheme)에서처럼, 전력 소비를 감소시키는 실행을 가능하게 한다.
진폭 변조된 신호의 진폭 곡선은 더욱이 다른 프레임간에서 교번될 수 있다. 적당한 방식으로 라인 교번과 프레임 교번을 결합함으로써, 라인 디더링이 성취될 수 있으며, 추가적 회색 레벨을 발생할 수 있다.
본 발명의 하나의 실시예에 의하여, PWM 신호는 픽셀-선택 전극에 먼저 인가되며, AM 신호는 단기 주기 후에, 펄스 폭 변조 신호의 상승 시간이 지나갔을 때 넌픽셀-선택 전극에 인가된다. 그리하여 펄스 폭 변조 신호는 픽셀이 활성화되기 전에 피크 레벨을 얻을 수 있으며, 이것은 펄스 상승 시간에 상관 없이 매우 짧은 펄스를 가능하게 한다.
본 발명의 이러한 측면 및 다른 측면들은 첨부된 도면을 참조하여 보다 명백히 설명된 바람직한 실시예를 통하며 분명해 질 것이다.
본 발명의 일반적 원리가 도 1에서 설명된다. 도 1은 본 발명의 첫 번째 실시예에 의하여 디스플레이를 구동할 때 행 및 열 전압의 행동을 보여준다. 도면을 통하여 명백해 지듯이, 넌픽셀-선택 신호(이것은 예시된 경우에서 행 전압이다)는 서서히 증가하는 양의 전압이다. 픽셀-선택 신호(이것은 예시된 경우에서 열 전압이다)는 라인 주기의 초기에서 시작하는 음의 전압 펄스이며, 요구되는 회색 레벨에 대응하는 지속 기간을 가진다.
전류 제어된 경우에서의 진폭 변조 신호의 모양은 아래 수식 (1)과 같이 FED 픽셀의 요구되는 방출기 전류로부터 시작하여 결정될 수 있다.
(1)
여기서 Q는 라인 주기의 시작과 t 사이의 시간에서 형광체 스크린(phophor screen)에 도착하는 전하의 총량이다. 감마 보정이 사용될 때, Q는 다음 수식 (2)와 같이 쓰여질 수 있다.
(2)
여기서 Qmax는 최고의 회색 레벨을 위한 전하를 나타내며, Tline은 라인 시간이다. 이 수식을 시간에 대해 미분하면, 방출기 전류는,
(3)
으로 얻어진다.
예로써, 도 2는 최고 회색 레벨의 경우의 수식 (3)의 곡선을 보여준다. 이 곡선에서, 라인 시간은 40㎲(즉 50Hz에서 500개의 행)이 있으며, Qmax는 80.10-12C 이었으며 감마는 2.8이었다.
전압 제어의 경우 동일 전류가 흘러야 한다. 이 전류를 흐르게 하기 위해 필요한 게이트 방출기 전압 Vge는 아래의 수식에서 Vge를 계산함으로써 산출될 수 있다.
(4)
이 수식에서, a 와 b는 방출기의 상수이다. 도 3은 최고 회색 레벨에 대한 시간 함수로서의 Vge의 한 예를 보여준다. 이 곡선에서, a 와 b는 1.10-4 A/V2와 900V로 각각 설정되었다. 도 3은 도 1에서의 전압 신호의 일반적 모양을 예시한다.
도 1에서 설명된 실시예는 도 4에 도시된 것으로 실행될 수 있다. 이 도면은 두 개의 행 전극(1a, 1b)과 세 개의 열 전극(2a,2b,2c)을 포함하는 FED의 한 부분을 보여준다. 전극들은 유전체층(18)에 의해 분리된다. 전극의 각각의 교차점에 있는 픽셀(15)은 전극 사이에 위치한 전계 방출기{이후, 도 4에서 하나의 팁(tip)으로 도식적으로 도시된 전계 방출기(16)를 언급함} 팁의 배열에 의해 형성된다. 방출기(16)는 열 전극(2b)에 연결되며 양극(미도시)에 의해 모아진 전자를 방출하기 위해 배열된다. 양극은 전자가 양극을 칠 때 빛을 발하기 위하여 전통적으로 형광체로 코팅되어 있다. 행 전극(1b)은 열 전극(2b)에 인가되는 전압을 초과하는 전압이 행 전극(1b)에 인가되면, 방출기(16)가 전자를 방출하도록 게이트 전극으로서 동작한다.
행 전극(1a,1b)은 스위치(4a)를 통해 증폭기(3)의 출력에 연결함으로써 하이(high)로 설정되거나 스위치(4b)를 통해 접지에 연결함으로써 로우(low)로 설정될 수 있다. 도 3에서 도시된 곡선은 메모리(5)에 저장된다. 그리고 DA 컨버터(6)는 메모리(5)의 출력을 아날로그 신호로 변환하며 이 아날로그 신호는 증폭기(3)에 의해 증폭된다. 카운터(7)는 D/A 컨버터(6)의 출력이 도 3과 같도록 메모리(5)의 메모리 셀을 어드레싱하기 위해 사용된다.
유사한 방식으로, 열 전극(2a,2b,2c)은 스위치(10a)를 사용하여 접지에 연결함으로써 로우로 설정될 수 있거나, 전압원(11)에 연결함으로써 하이로 설정될 수 있다.
위에서 언급했듯이, 방출기(16)의 열 전극이 로우로 설정되고, 반면 동일한 방출기(16)의 행 전극이 하이로 설정되면, 픽셀은 턴온되고 행-열 전압에 따라 변하는 세기를 가지는 빛을 방출한다. 방출기(16)가 하이로 설정되면, 행 설정과 상관없이 픽셀이 턴오프된다(물론, 행 전극에 인가된 진폭 변조 전압이 전압원(11)의 전압을 결코 초과하지 않는다고 가정한 경우이다).
스위치(10a와 10b) 뿐만 아니라 스위치(4a와 4b)는 타이밍 제어기(13)에 의해 제어된다. 타이밍 제어기(13)는 비디오 정보(14)에 기초하여, 어떠한 픽셀이 언제 턴온 혹은 턴오프 되어야만 하는지를 판단한다.
감마 곡선의 근사치만이 요구되는 경우에, 구성 요소(5,6,7)는 아날로그 램프(ramp) 혹은 간단한 RC 네트워크와 같은 아날로그 회로로 대체될 수 있다. 이 경우, 감마 곡선을 위한 대략적 근사치가 이 네트워크를 통해 실행될 수 있는, 반면 정확한 감마 보정은 단순한 회색 대 회색 룩업 테이블을 사용하여, 디지털 영역에서의 비디오 보정을 사용하여 성취될 수 있다.
도 4에서, 각각의 방출기(16)는 열 전극(2a,2b,2c)에 연결되는 반면 행 전극(1a,1b)은 게이트 전극으로써 동작한다. 자연히, 그 반대의 경우도 가능하며, 방출기 전압(이것은 이제 넌픽셀-선택용이다)의 진폭 변조와 게이트 전압(이것은 이제 픽셀-선택용이다)의 펄스 폭 변조로 유도한다.
나아가, 도 4에서, 행 전극은 진폭 변조 신호에 연결되는 반면, 열 전극은 펄스 폭 변조 신호에 연결된다. 여기서도, 그 반대의 경우가 가능하지만 이것은 (진폭 변조 신호로) 동시에 열을 선택하고 이후 펄스 변조된 행 전압으로 그 열의 픽셀을 선택하는 비관습적인 드라이브 설계를 유도한다. 또한, 펄스 폭 변조를 통한 열 드라이버는 이미 이용가능하다. 그러므로 열에 대해 펄스 폭 변조를 유지하는 것이 보다 유리하다. 나아가, 진폭 변조는 각각의 행 혹은 열에 대해 D/A 컨버터를 필요로 한다. 전통적인 디스플레이는 열보다 현저히 적은 수의 행을 포함하므로(예로써, 표준 XGA 해상도 칼라 디스플레이에서 3072에 비해 768), 행에 대해 진폭 변조를 배열하는 것이 훨씬 더 저렴하게 된다.
변형예
열 전극 상에서의 최소 요구 펄스 폭은 아래와 같다.
Tmin = Tline/nlevels (5)
여기서 Nlevels은 생성되어야 하는 회색 레벨의 수를 나타낸다. 40㎲의 라인 시간과 256개의 회색 레벨의 경우, 이것은 156ns의 최소 펄스 폭을 낳는다. 이것이 너무 작은 경우(예로써, 전자장치의 성능에 의하여), 게이트 방출기 전압의 기울기, 즉 도 3에서의 행 전압 신호의 기울기는 라인 주기의 초기에서보다 덜 가파르게 될 수 있다. 이 방식에서, 최하 회색 레벨을 위한 펄스 폭은 보다 더 넓어질 수 있다. 이로 인한 결과는 펄스 폭의 증가가 더 가파른 기울기를 가지는 경우에서처럼 모든 회색 레벨에 대해 균일한 것은 아니라는 것이다.
열 전극상의 펄스의 상승 시간의 효과는 행이 진폭 변조 신호에 연결될 때 피크 펄스 전압이 이미 얻어지도록 AM 신호보다 더 빨리 펄스를 시작함으로써 추가적으로 제거될 수 있다. 이것은 도 5에서 예시된다.
상기의 설명에서, AM 신호는 모든 라인 시간에 대해 동일한 진폭 곡선을 가진다고 가정되었다. 이것이 반드시 필요한 것은 아니다. 연속적인 라인 시간은, 만일 이것이 유리하다고 간주된다면, 다른 진폭 곡선을 가질 수 있다. 예로써, 신호의 최고치는 달라질 수 있거나(도 6a) 혹은 진폭 곡선의 기울기는 교번될 수 있다(도 6b).
또한 AM 신호는, 만일 이것이 유리하다고 간주된다면, 연속 프레임에 대해 달라질 수 있다. 이러한 프레임 교번은 도 6c에서 보여지듯이 라인 시간의 교번과 결합될 수 있다. 이러한 진폭 변조는 라인 디더링을 가능하게 하여 그 결과 추가적인 회색 레벨을 가질 수 있게 한다.
칼라 순차 구동의 경우, 각각의 라인은 세 개의 세그먼트, 즉 각 색상에 대한 하나의 세그먼트로 분할되고, 진폭 변조 신호는 도 7에서 설명되는 형태로 이루어질 수 있다. 이 경우, 각각의 세그먼트가 동일한 진폭 곡선을 가지거나 그 경우 동일한 시간 주기를 가질 필요는 없다.
상기의 설명은 전계 방출 디스플레이에만 국한하여 설명되었다. 그러나 이것은 본 발명의 제한 사항이 아니며, 이것은 FED, 즉 동시 라인처럼 유사한 방식으로 어드레싱되는 모든 디스플레이에 적용될 수 있다. 이러한 디스플레이의 예들은 수동 매트릭스 PLED/OLED 디스플레이들이다.
전술된 바와 같이, 본 발명은 동시 라인 어드레싱 디스플레이 및 구동 방법에 이용가능하다.

Claims (11)

  1. 한 세트의 넌픽셀-선택 전극(1a,1b)과 한 세트의 픽셀-선택 전극(2a,2b,2c)을 가지며, 픽셀(15)은 상기 전극들의 교차에 의해 정의되는 디스플레이 장치에 있어서,
    진폭 변조(AM) 신호를 넌픽셀-선택 전극(1a,1b)에 인가하기 위한 수단(3,4a,4b,5,6,7)과 펄스 폭 변조(PWM) 신호를 픽셀-선택 전극(2a,2b,2c)에 인가하기 위한 수단(10a,10b,11,13)을 포함하는 것을 특징으로 하는, 디스플레이 장치.
  2. 제 1 항에 있어서, AM 신호를 인가하기 위한 상기 수단은 사전 정의된 진폭 곡선을 저장하기 위한 메모리(5)를 포함하는, 디스플레이 장치.
  3. 제 1 항에 있어서, AM 신호를 인가하기 위한 상기 수단은 아날로그 전자 장치를 포함하는, 디스플레이 장치.
  4. 제 1 항에 있어서, 상기 넌픽셀 선택전극(1a,1b)은 상기 디스플레이의 행 전극인, 디스플레이 장치.
  5. 제 1 항 내지 제 4 항 중 어느 한 항에 있어서, 각각의 픽셀(15)은 픽셀-선택 전극(2a,2b,2c)에 연결된 전계 방출기(16)를 포함하며, 상기 넌픽셀 선택전극(1a,1b)이 게이트 전극으로서 동작하는, 디스플레이 장치.
  6. 한 세트의 넌픽셀-선택 전극과 한 세트의 픽셀-선택 전극을 구비하며, 픽셀은 상기 전극들의 교차에 의해 정의되는, 디스플레이 장치를 구동하기 위한 방법에 있어서,
    진폭 변조(AM) 신호를 넌픽셀-선택 전극(1a,1b)에 인가하는 단계와,
    펄스 폭 변조(PWM) 신호를 픽셀-선택 전극(2a,2b,2c)에 인가하는 단계
    를 포함하는 것을 특징으로 하는, 디스플레이 장치 구동 방법.
  7. 제 6 항에 있어서, 라인 주기 동안 상기 AM 신호가 임계치에서 최고치로 증가하는, 디스플레이 장치 구동 방법.
  8. 제 6 항에 있어서, 상기 AM 신호의 진폭 곡선은 연속 라인 주기 사이에 교번하는, 디스플레이 장치 구동 방법.
  9. 제 8 항에 있어서, 상기 AM 신호는 한 라인 주기동안 임계치에서 최고치로 증가하며, 그 다음의 연속적 라인 주기 동안 상기 최고치에서 상기 임계치로 감소하는, 디스플레이 장치 구동 방법.
  10. 제 6 항 내지 제 9 항 중 어느 한 항에 있어서, 상기 AM 신호의 진폭 곡선은 연속 프레임 사이에서 교번하는, 디스플레이 장치 구동 방법.
  11. 제 6 항 내지 제 10 항 중 어느 한 항에 있어서, 상기 PWM 신호는 상기의 픽셀-선택 전극에 우선 인가되고, PWM 신호의 상승 시간이 지나갔을 때 AM 신호는 상기 넌픽셀 선택 전극에 인가되는, 디스플레이 장치 구동 방법.
KR1020057012273A 2002-12-30 2003-12-10 동시 라인 어드레싱 디스플레이 및 구동 방법 KR20050088240A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP02080582.6 2002-12-30
EP02080582 2002-12-30

Publications (1)

Publication Number Publication Date
KR20050088240A true KR20050088240A (ko) 2005-09-02

Family

ID=32668856

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020057012273A KR20050088240A (ko) 2002-12-30 2003-12-10 동시 라인 어드레싱 디스플레이 및 구동 방법

Country Status (8)

Country Link
US (1) US20060071881A1 (ko)
EP (1) EP1581921A2 (ko)
JP (1) JP2006512608A (ko)
KR (1) KR20050088240A (ko)
CN (1) CN1729498A (ko)
AU (1) AU2003285654A1 (ko)
TW (1) TW200504640A (ko)
WO (1) WO2004059606A2 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101022658B1 (ko) * 2004-05-31 2011-03-22 삼성에스디아이 주식회사 신호 지연 저감형 전자 방출 장치 구동방법
FR2880173B1 (fr) * 2004-12-28 2007-05-11 Commissariat Energie Atomique Procede de commande d'un ecran de visualisation matriciel
DE502005003742D1 (de) * 2005-06-14 2008-05-29 Novaled Ag Verfahren zum Betreiben eines organischen lichtemittierenden Bauteils und organisches lichtemittierendes Bauteil
EP1806795B1 (de) 2005-12-21 2008-07-09 Novaled AG Organisches Bauelement
TWI716160B (zh) * 2019-10-22 2021-01-11 友達光電股份有限公司 畫素電路

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4554539A (en) * 1982-11-08 1985-11-19 Rockwell International Corporation Driver circuit for an electroluminescent matrix-addressed display
JP2620585B2 (ja) * 1989-01-31 1997-06-18 シャープ株式会社 表示装置の駆動方法および装置
US6535187B1 (en) * 1998-04-21 2003-03-18 Lawson A. Wood Method for using a spatial light modulator
US5701134A (en) * 1990-05-24 1997-12-23 U.S. Philips Corporation Picture display device with uniformity correction of electron supply
JPH08171363A (ja) * 1994-10-19 1996-07-02 Sony Corp 表示装置
US5689278A (en) * 1995-04-03 1997-11-18 Motorola Display control method
US6097356A (en) * 1997-07-01 2000-08-01 Fan; Nongqiang Methods of improving display uniformity of thin CRT displays by calibrating individual cathode
FR2772501B1 (fr) * 1997-12-15 2000-01-21 Thomson Lcd Dispositif de commande matriciel
FR2786597B1 (fr) * 1998-11-27 2001-02-09 Pixtech Sa Adressage numerique d'un ecran plat de visualisation
US6946800B2 (en) * 2002-02-26 2005-09-20 Ngk Insulators, Ltd. Electron emitter, method of driving electron emitter, display and method of driving display

Also Published As

Publication number Publication date
WO2004059606A3 (en) 2004-09-10
US20060071881A1 (en) 2006-04-06
JP2006512608A (ja) 2006-04-13
TW200504640A (en) 2005-02-01
WO2004059606A2 (en) 2004-07-15
AU2003285654A8 (en) 2004-07-22
AU2003285654A1 (en) 2004-07-22
EP1581921A2 (en) 2005-10-05
CN1729498A (zh) 2006-02-01

Similar Documents

Publication Publication Date Title
US6479940B1 (en) Active matrix display apparatus
US9019181B2 (en) Electroluminescent display using bipolar column drivers
US6771235B2 (en) Apparatus and method for driving display panel
JP3712104B2 (ja) マトリクス型表示装置及びその駆動方法
JP2000221945A (ja) マトリクス型表示装置
US7812793B2 (en) Active matrix organic electroluminescent display device
US20070120778A1 (en) Method and apparatus for driving a display panel
US4642524A (en) Inverse shadowing in electroluminescent displays
EP0381479A1 (en) Method and apparatus for driving capacitive display device
KR20050088240A (ko) 동시 라인 어드레싱 디스플레이 및 구동 방법
US8259140B2 (en) Method of controlling an image display apparatus
US8519991B2 (en) Image display apparatus and control method thereof for controlling brightness unevenness due to resistance of column wirings
US5781168A (en) Apparatus and method for driving an electroluminescent device
KR20050112769A (ko) 신호 왜곡 저감형 전자 방출 장치 구동방법 및 그것을이용한 전자 방출 장치
JP4453136B2 (ja) マトリクス型画像表示装置
JP3931470B2 (ja) マトリクス型表示装置
JP4595177B2 (ja) マトリクス型表示装置
JP2000172217A (ja) マトリクス型表示装置
JP4499480B2 (ja) 有機elディスプレイ装置の駆動装置
JP2005208259A (ja) 有機elディスプレイ装置の駆動装置および駆動方法
JP2004347760A (ja) 電界放出ディスプレイパネル用駆動装置及び電界放出ディスプレイ装置
US10283041B2 (en) Display device
JP2000148074A (ja) マトリクス型表示装置
KR100498283B1 (ko) 금속-인슐레이터-금속 전계방출 디스플레이의 매트릭스 구조
JP2000148073A (ja) マトリクス型表示装置

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid