KR950015368A - 반도체 메모리 소자의 데이타 출력장치 - Google Patents

반도체 메모리 소자의 데이타 출력장치 Download PDF

Info

Publication number
KR950015368A
KR950015368A KR1019930023901A KR930023901A KR950015368A KR 950015368 A KR950015368 A KR 950015368A KR 1019930023901 A KR1019930023901 A KR 1019930023901A KR 930023901 A KR930023901 A KR 930023901A KR 950015368 A KR950015368 A KR 950015368A
Authority
KR
South Korea
Prior art keywords
data output
semiconductor memory
memory device
output buffer
output device
Prior art date
Application number
KR1019930023901A
Other languages
English (en)
Other versions
KR950014086B1 (ko
Inventor
오영남
Original Assignee
김주용
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김주용, 현대전자산업 주식회사 filed Critical 김주용
Priority to KR1019930023901A priority Critical patent/KR950014086B1/ko
Priority to JP6276270A priority patent/JPH07287995A/ja
Priority to DE4440169A priority patent/DE4440169A1/de
Priority to US08/339,189 priority patent/US5444666A/en
Publication of KR950015368A publication Critical patent/KR950015368A/ko
Application granted granted Critical
Publication of KR950014086B1 publication Critical patent/KR950014086B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/1057Data output buffers, e.g. comprising level conversion circuits, circuits for adapting load
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/106Data output latches
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/1063Control signal output circuits, e.g. status or busy flags, feedback command signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/22Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management 

Abstract

본 발명은 반도체 메모리 소자의 데이타 출력장치에 관한 것으로, 휴즈 프로그래머블 지연 제어기 (Fuse programmable delay controller) 또는 본드패드(Bond prod)로 부터의 신호를 검출하고 그 검출된 신호에 따라 생성된 데이타 출력 버퍼 인에이블 신호가 데이타 출력 버퍼에 공급될 때 센스 증폭기로 부터의 독출데이타가 데이타 출력버퍼를 통해 출력되도록한 반도체 메모리 소자의 데이타 출력장치에 관해 기술된다.

Description

반도체메모리 소자의 데이타 출력장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 따른 반도체 메모리 소자의 데이타 출력장치의 블럭도,
제4도는 제3도의 휴즈 프로그래머블 지연 제어기의 상세 회로도,
제5도는 제3도의 데이타 출력 인에이블 신호생성기의 상세회로도.

Claims (2)

  1. 반도체 메모리 소자의 데이타 출력장치에 있어서, 휴즈에 의한 접속상태에 따라 검출신호(det)를 생성하기 위한 휴즈 프로그래머블 지연 제어기(4)와, 상기 휴즈 프로그래머블 지연 제어기(4)로부터 접속되며 입력되는 제어신호 및 상기 휴즈프로그래머블 지연 제어기(4)에서 검출한 신호(det)에 따라 데이타 출력 버퍼 (6)에 인에블 신호(OE)를 생성하기 위한 데이타 출력 인에이블 신호 생성기(5)로 구성되는 것을 특징으로 하는 반도체 메모리 소자의 데이타 출력장치.
  2. 반도체 메모리 소자의 데이타 출력장치에 있어서, Vcc 또는 Yss 본딩영역을 갖는 본드패드(Bond pad) (8)와, 상기 본드패드(8)로부터 접속되며 입력되는 제어신호 및 상기 본드패드(8)의 전위에 따라 데이타 출력버퍼(10)에 인에이블 신호(OE)를 생성하기 위한 데이타 출력 인에이블 생성기(9)로 구성되는 것을 특징으로 하는 반도체 메모리 소자의 데이타 출력장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019930023901A 1993-11-11 1993-11-11 반도체 메모리 소자의 데이타 출력장치 KR950014086B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1019930023901A KR950014086B1 (ko) 1993-11-11 1993-11-11 반도체 메모리 소자의 데이타 출력장치
JP6276270A JPH07287995A (ja) 1993-11-11 1994-11-10 半導体メモリー素子のデータ出力装置
DE4440169A DE4440169A1 (de) 1993-11-11 1994-11-10 Datenausgabeeinrichtung für eine Halbleiter-Speichervorrichtung
US08/339,189 US5444666A (en) 1993-11-11 1994-11-10 Data output equipment for a semiconductor memory device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930023901A KR950014086B1 (ko) 1993-11-11 1993-11-11 반도체 메모리 소자의 데이타 출력장치

Publications (2)

Publication Number Publication Date
KR950015368A true KR950015368A (ko) 1995-06-16
KR950014086B1 KR950014086B1 (ko) 1995-11-21

Family

ID=19367802

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930023901A KR950014086B1 (ko) 1993-11-11 1993-11-11 반도체 메모리 소자의 데이타 출력장치

Country Status (4)

Country Link
US (1) US5444666A (ko)
JP (1) JPH07287995A (ko)
KR (1) KR950014086B1 (ko)
DE (1) DE4440169A1 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09180435A (ja) * 1995-12-28 1997-07-11 Mitsubishi Electric Corp 半導体記憶装置
EP0831492B1 (en) * 1996-09-19 2003-03-19 STMicroelectronics S.r.l. Control circuit of an output buffer, particularly for a non-volatile memory device
KR100246318B1 (ko) * 1996-12-16 2000-03-15 김영환 노이즈 특성을 개선한 반도체 메모리 소자
US6009041A (en) * 1998-02-26 1999-12-28 Sgs-Thomson Microelectronics S.R.L. Method and circuit for trimming the internal timing conditions of a semiconductor memory device
US6438043B2 (en) * 1998-09-02 2002-08-20 Micron Technology, Inc. Adjustable I/O timing from externally applied voltage
DE10126312B4 (de) * 2001-05-30 2015-10-22 Infineon Technologies Ag Halbleiterspeicher mit einem Signalpfad
CN1951010A (zh) * 2003-10-10 2007-04-18 爱特梅尔股份有限公司 可选择延迟的脉冲发生器

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4042950A (en) * 1976-03-01 1977-08-16 Advanced Micro Devices, Inc. Platinum silicide fuse links for integrated circuit devices
US4959816A (en) * 1987-12-28 1990-09-25 Kabushiki Kaisha Toshiba Semiconductor integrated circuit
JPH02177098A (ja) * 1988-12-27 1990-07-10 Nec Corp 半導体メモリ装置

Also Published As

Publication number Publication date
KR950014086B1 (ko) 1995-11-21
US5444666A (en) 1995-08-22
DE4440169A1 (de) 1995-05-18
JPH07287995A (ja) 1995-10-31

Similar Documents

Publication Publication Date Title
KR940010083A (ko) 동기식 반도체메모리장치의 데이타출력버퍼
KR910001771A (ko) 반도체 메모리 장치
KR950001777A (ko) 반도체 기억 장치
KR980005007A (ko) 데이터 센싱을 위한 반도체 장치
KR960025791A (ko) 센스 앰프회로
KR950015368A (ko) 반도체 메모리 소자의 데이타 출력장치
KR920015364A (ko) 출력 버퍼회로
KR920013460A (ko) 센스 앰프의 출력 제어회로
KR850008567A (ko) 반도체 집적회로
KR970051456A (ko) Dq 채널 수를 감소시킬 수 있는 반도체 메모리장치
KR900005457A (ko) 반도체 메모리
KR910015057A (ko) 반도체집적회로
KR960006283A (ko) 데이타 출력버터
KR890015285A (ko) 반도체집적회로의 오동작방지회로
KR960043523A (ko) 클램프기능을 가지는 데이타 출력버퍼
KR950024433A (ko) 데이타 출력 회로 및 반도체 기억 장치
KR940026965A (ko) 컬럼 어드레스 천이 검출회로
KR930005366A (ko) 유효 데이타만을 출력하는 장치 및 방법과 메모리 장치
KR970012755A (ko) 반도체 메모리 장치
KR970051265A (ko) 반도체 메모리 장치의 초기화 회로
KR970076853A (ko) 반도체 기억 장치
KR970076838A (ko) 반도체 메모리 장치
KR960038988A (ko) 반도체메모리소자의 어드레스버퍼
KR960019960A (ko) 차동 증폭기
KR980004963A (ko) 반도체 메모리 장치

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111024

Year of fee payment: 17

LAPS Lapse due to unpaid annual fee