KR940026965A - 컬럼 어드레스 천이 검출회로 - Google Patents
컬럼 어드레스 천이 검출회로 Download PDFInfo
- Publication number
- KR940026965A KR940026965A KR1019940009736A KR19940009736A KR940026965A KR 940026965 A KR940026965 A KR 940026965A KR 1019940009736 A KR1019940009736 A KR 1019940009736A KR 19940009736 A KR19940009736 A KR 19940009736A KR 940026965 A KR940026965 A KR 940026965A
- Authority
- KR
- South Korea
- Prior art keywords
- pulse
- column address
- circuit
- signal
- detection circuit
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/18—Address timing or clocking circuits; Address control signal generation or management, e.g. for row address strobe [RAS] or column address strobe [CAS] signals
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Static Random-Access Memory (AREA)
- Dram (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Electronic Switches (AREA)
Abstract
로우계 회로의 동작 종료를 전하는 신호(GT)의 "L"에서 "H"에의 천이 타이밍에 있어서, 검출 신호(ATD)에 해저드가 발생한다고 하는 문제를 해결하고, 검출 신호(ATD)에 해저드가 발생하지 않고, 동작여유도가 뛰어난 ATD 회로를 제공한다.
신호(GT)가 "L"에서 "H"로 천이하면, NMOS(42)가 온 상태가 되어 ATD회로가 활성화 한다. 이것과 동시에 원쇼트 펄스 발생회로(10) 및 인버터(13)에서 원쇼트 펄스(P2)가 출력되고, NMOS(40)가 온 한다. 그리면 펄스 발생 노드(N10)에 "L"의 원쇼트 펄스가 발생하고, 이것이 인버터(31, 32)에서 파형 정형되고, 검출 신호(ATD)에 원쇼트 펄스가 발생한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 실시예를 나타내는 칼럼 어드레스 천이 검출회로(ATD회로)의 회로도.
Claims (2)
- 로우계 회로의 동작이 종료한 것을 전하는 신호(GT)에 의하여 활성화되고, 칼럼 어드레스가 천이할 때 마다 원쇼트 펄스(P1)를 발생하는 컬럼 어드레스 천이 검출회로에 있어서, 상기 신호(GT)의 천이 타이밍에서 원쇼트 펄스(P2)를 발생시키고, 이 원쇼트 펄스(P2)에 의하여 상기 칼럼 어드레스의 천이시와 동일하게 상기 원쇼트 펄스(P1)를 발생시키는 회로 구성인 것을 특징으로 하는 칼럼 어드레스 천이 검출회로.
- 로우계 회로의 동작이 종료한 것을 전하는 신호(GT)에 의하여 활성화되고, 칼럼 어드레스가 천이할 때 마다 펄스 발생용 트랜지스터로 펄스 발생 노드를 소정 전위로 천이시켜서 이 펄스 발생 노드에서 원쇼트 펄스(P1)를 발생시키는 칼럼 어드레스 천이 검출 회로에 있어서, 상기 신호(GT)의 천이 타이밍에서 원쇼트 펄스(P2)를 발생하는 펄스 발생 수단과, 상기 펄스 발생용 트랜지스터에 대해서 병렬 접속되고 상기 원쇼트 펄스(P2)에 의하여 제어되는 제1의 트랜지스터와, 상기 펄스 발생용 트랜지스터 및 상기 제1의 트랜지스터에 공통 접속되고 상기 신호(GT)에 의해 제어되는 회로 활성화용의 제2트랜지스터와, 상기 펄스 발생 노드를 일정 전위에 풀업 또는 풀다운하는 부하회로를 설치한 것을 특징으로 하는 칼럼 어드레스 천이 검출회로.※ 참고사항: 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP93-127197 | 1993-05-28 | ||
JP5127197A JP3048785B2 (ja) | 1993-05-28 | 1993-05-28 | カラムアドレス遷移検出回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940026965A true KR940026965A (ko) | 1994-12-10 |
KR100248882B1 KR100248882B1 (ko) | 2000-03-15 |
Family
ID=14954108
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940009736A KR100248882B1 (ko) | 1993-05-28 | 1994-05-03 | 어드레스 천이 검출 회로 및 그 구동 방법 |
Country Status (5)
Country | Link |
---|---|
US (2) | US5461334A (ko) |
EP (1) | EP0626694B1 (ko) |
JP (1) | JP3048785B2 (ko) |
KR (1) | KR100248882B1 (ko) |
DE (1) | DE69417949T2 (ko) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3048785B2 (ja) * | 1993-05-28 | 2000-06-05 | 沖電気工業株式会社 | カラムアドレス遷移検出回路 |
US5831464A (en) * | 1996-04-29 | 1998-11-03 | International Business Machines Corporation | Simplified differential single-shot |
JPH1116357A (ja) * | 1997-06-23 | 1999-01-22 | Toshiba Microelectron Corp | 半導体装置 |
IT1308062B1 (it) * | 1999-05-28 | 2001-11-29 | St Microelectronics Srl | Circuito di protezione per ridurre il rumore sui riferimenti ditensione, in particolare in convertitori dc-dc |
TW472448B (en) * | 2000-09-06 | 2002-01-11 | Via Tech Inc | Output circuit for preventing first data error in high frequency transmission signal |
JP4753647B2 (ja) * | 2005-07-20 | 2011-08-24 | ルネサスエレクトロニクス株式会社 | 半導体記憶装置 |
US7268589B2 (en) * | 2005-12-16 | 2007-09-11 | Actel Corporation | Address transition detector for fast flash memory device |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5963094A (ja) * | 1982-10-04 | 1984-04-10 | Fujitsu Ltd | メモリ装置 |
US4710648A (en) * | 1984-05-09 | 1987-12-01 | Hitachi, Ltd. | Semiconductor including signal processor and transient detector for low temperature operation |
JP3308572B2 (ja) * | 1991-11-12 | 2002-07-29 | 富士通株式会社 | 半導体装置 |
JP3048785B2 (ja) * | 1993-05-28 | 2000-06-05 | 沖電気工業株式会社 | カラムアドレス遷移検出回路 |
-
1993
- 1993-05-28 JP JP5127197A patent/JP3048785B2/ja not_active Expired - Fee Related
-
1994
- 1994-05-03 KR KR1019940009736A patent/KR100248882B1/ko not_active IP Right Cessation
- 1994-05-19 US US08/246,283 patent/US5461334A/en not_active Expired - Lifetime
- 1994-05-20 EP EP94107858A patent/EP0626694B1/en not_active Expired - Lifetime
- 1994-05-20 DE DE69417949T patent/DE69417949T2/de not_active Expired - Fee Related
-
1995
- 1995-07-27 US US08/508,175 patent/US5557226A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
EP0626694B1 (en) | 1999-04-21 |
JPH06338189A (ja) | 1994-12-06 |
DE69417949D1 (de) | 1999-05-27 |
JP3048785B2 (ja) | 2000-06-05 |
DE69417949T2 (de) | 1999-08-26 |
KR100248882B1 (ko) | 2000-03-15 |
US5461334A (en) | 1995-10-24 |
EP0626694A3 (en) | 1994-12-21 |
US5557226A (en) | 1996-09-17 |
EP0626694A2 (en) | 1994-11-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920001518A (ko) | 반도체 집적회로 | |
KR950001777A (ko) | 반도체 기억 장치 | |
KR940026965A (ko) | 컬럼 어드레스 천이 검출회로 | |
KR930014040A (ko) | 어드레스 전이 검출회로 | |
KR970076814A (ko) | 어드레스 트랜지션 검출 회로를 갖는 펄스 발생 회로 | |
KR920022711A (ko) | 고전압 발생회로 | |
KR920001844A (ko) | 플립플롭 회로 및 그 로직 상태 제공 방법 | |
KR940012823A (ko) | 클록신호 생성회로 | |
KR950022114A (ko) | 프리차지 전압 발생회로 | |
KR950019006A (ko) | 옵션 처리를 이용한 리페어 효율 증가 회로 | |
KR850007149A (ko) | 어드레스천이 검지회로 | |
KR960025773A (ko) | 칼럼 어드레스 스트로브 신호 래치 업 방지회로 | |
KR970051262A (ko) | 비트라인 클램프 회로 | |
KR870000804A (ko) | Cmos파워-온 검출회로 | |
KR940017138A (ko) | 안정 펄스 발생기 | |
KR960016137A (ko) | 어드레스 스트로브 신호의 완충장치 | |
KR960025765A (ko) | 전압 검출 회로 | |
KR980004988A (ko) | 버스트 카운터 | |
KR970055529A (ko) | 메모리의 데이타 입력버퍼회로 | |
KR980005003A (ko) | 반도체 메모리 소자의 어드레스 변환 감지 장치 | |
KR970051393A (ko) | 불휘발성 반도체 메모리 장치의 명령 레지스터 | |
KR930017033A (ko) | 반도체 기억장치 | |
KR980004979A (ko) | 반도체 메모리 장치 | |
KR920015728A (ko) | 전압레벨검출회로 | |
KR980005027A (ko) | 플래쉬 메모리 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20021204 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |