KR940025181A - BiCMOS 출력 구동 회로 - Google Patents

BiCMOS 출력 구동 회로 Download PDF

Info

Publication number
KR940025181A
KR940025181A KR1019940008167A KR19940008167A KR940025181A KR 940025181 A KR940025181 A KR 940025181A KR 1019940008167 A KR1019940008167 A KR 1019940008167A KR 19940008167 A KR19940008167 A KR 19940008167A KR 940025181 A KR940025181 A KR 940025181A
Authority
KR
South Korea
Prior art keywords
bipolar
output
circuit
bicmos
supply voltage
Prior art date
Application number
KR1019940008167A
Other languages
English (en)
Inventor
씨.마틴 브레인
Original Assignee
프레데릭 얀 스미트
필립스 일렉트로닉스 엔.브이
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 프레데릭 얀 스미트, 필립스 일렉트로닉스 엔.브이 filed Critical 프레데릭 얀 스미트
Publication of KR940025181A publication Critical patent/KR940025181A/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/01Modifications for accelerating switching
    • H03K19/013Modifications for accelerating switching in bipolar transistor circuits
    • H03K19/0136Modifications for accelerating switching in bipolar transistor circuits by means of a pull-up or down element
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00346Modifications for eliminating interference or parasitic voltages or currents
    • H03K19/00353Modifications for eliminating interference or parasitic voltages or currents in bipolar transistor circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/017509Interface arrangements
    • H03K19/017518Interface arrangements using a combination of bipolar and field effect transistors [BIFET]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Logic Circuits (AREA)
  • Electronic Switches (AREA)

Abstract

버스에 인터페이스하기 위한 BiCMOS파워 구동 회로는 전원으로부터 바이폴라 장치의 베이스까지 전류를 채널링하기 위한 수단을 갖는다. 그러므로 접지의 바이폴라 전압 강하(VSAT)까지 항상 출력 풀다운 할수 있으며, 그때 파워를 유지하기 위한 풀-다운 회로를 턴오프하기 위해 피드백을 제공한다.
유사한 회로는 출력에서 전압 레벨을 모니터링하고 낮은 논리 레벨을 유지하기 위해 필요한 전류를 싱킹하는 것에 의해 인시던트 웨이브 스위칭 및 그리치 서프레션을 제공하여 동작한다.

Description

BiCMOS 출력 구동 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 2도는 본 발명에 따른 제로-정적 파워 풀-다운 구동회로중 한 형태의 도시도, 제 6도는 공통 버스에 다른 구동 회로가 접속된 본 발명에 따른 전류-싱크-온-디멘드 출력 구동 회로중 한 형태의 도시도, 제 8도는 본 발명에 따른 제로-정적 파워 출력 구동 회로의 또다른 형태의 도시도.

Claims (10)

  1. CMOS입력 장치(M1,M2)와 CMOS입력 장치에 의해 제어되며 구동 출력에 접속되는 바이폴라 출력장치(Q2)를 가지며, DC공급 전압(VCC)의 공급을 위한 DC공급 전압 노드와 기준 전압(GND)의 공급을 위한 기준 전압 노드 사이에 배치된 BiCMOS구동 회로를 구비한 전기 회로에 있어서, 상기 구동 회로는 기준 전압 상에서 바이폴라 컬렉터-에미터포화 전압강화(VSAT)까지 실질적으로 구동 출력을 풀다운시키기 위하여 공급 전압 노드로부터 바이폴라 출력 장치의 제어 전극까지 전류를 채널링하기 위한 수단을 구비하는 것을 특징으로 하는 BiCMOS구동 회로를 구비한 전기 회로.
  2. 제 1항에 있어서, 상기 바이폴라 출력 장치는 제 1바이폴라 트랜지스터(Q2)를 구비하고 상기 트랜지스터는 바이폴라 장치의 제어 전극을 형성하며 CMOS입력 장치의 출력을 경유해 제어되는 베이스와, 구동 출력에 연결된 컬렉터와 기준 전압 노드에 접속되는 에미터를 가지며, 채널링을 위한 상기 수단이 제 2바이폴라 트랜지스터(Q1)를 구비하고 입력 장치의 출력 베이스와 접속된 제 1바이폴라 트랜지스터의 베이스에 접속된 에미터를 갖는 것을 특징으로 하는 BiCMOS구동 회로를 구비한 전기 회로.
  3. 제 1항에 있어서, 출력에서 실질적으로 완전한 하이에서 로우까지 변이로 바이폴라 출력장치를 턴오프하기 위한 수단(M3,U1)을 더 구비하는 것을 특징으로 하는 BiCMOS구동 회로를 구비한 전기 회로.
  4. 제 3항에 있어서, 턴오프하기 위한 수단은 CMOS입력 장치의 공급 전압 입력과 공급 전압 노드 사이에 스위치(M3)를 구비하며 상기 스위치는 구동 출력에 의해 제어되는 것을 특징으로 하는 BiCMOS구동회로를 구비한 전기 회로.
  5. 제 4항에 있어서, 상기 스위치가 PFET 내지 NFET를 구비하고 턴오프 하기 위한 상기 수단이 각기 PFET나 NFET의 게이트 전극에 구동출력을 결합하는 인버터나 비반전 회로를 구비하는 것을 특징으로 하는 BiCMOS구동 회로를 구비한 전기 회로.
  6. 제 1항 또는 2항에 있어서, 바이폴라 장치가 깊은 포화로 구동되는 것을 방지하기 위해 동작되는 것을 특징으로 하는 BiCMOS구동 회로를 구비한 전기 회로.
  7. 제 2에 있어서, 제 2바이폴라 트랜지스터 컬렉터는 바이폴라장치가 깊은 포화로 구동되는 것을 방지하기 위해 구동 출력에 접속되는 것을 특징으로 하는 BiCMOS구동 회로를 구비한 전기 회로.
  8. 제 2항에 있어서, 제 2바이폴라 트랜지스터가 공급 전압 노드에 결합된 켈렉터를 구비하고, 상기 회로는 바이폴라 장치가 포화로 구동되는 것을 제한하기 위한 수단을 구비하며, 상기 제한하기 위한 수단은 제 2바이폴라 트랜지스터의 베이스로부터 구동 출력까지 전류를 공급하기 위해 다이오드 수단(D1,D2)을 구비하는 것을 특징으로 하는 BiCMOS구동 회로를 구비한 전기 회로.
  9. 제 8항에 있어서, 다이오드 수단이 제 2바이폴라 트랜지스터의 베이스에 접속된 에노드를 갖는 pn-다이오드와 pn-다이오드의 캐소드에 접속된 애노드와 구동 출력에 접속된 캐소드를 갖는 쇼트키 다이오드를 구비하는 것을 특징으로 하는 BiCMOS구동 회로를 구비한 전기 회로.
  10. 제 2항에 있어서, 바이폴라 장치가 깊은 포화로 구동되는 것을 방지하기 위해 동작하며, 제 2바이폴라 트랜지스터가 공급 전압 노드에 결합되는 트랜지스터를 구비하며, 제 1 및 제 2바이폴라 트랜지스터가 쇼토키 클램프된 트랜지스터인 것을 특징으로 하는 BiCMOS구동 회로를 구비한 전기 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940008167A 1993-04-19 1994-04-19 BiCMOS 출력 구동 회로 KR940025181A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US4974193A 1993-04-19 1993-04-19
US049,741 1993-04-19

Publications (1)

Publication Number Publication Date
KR940025181A true KR940025181A (ko) 1994-11-19

Family

ID=21961453

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940008167A KR940025181A (ko) 1993-04-19 1994-04-19 BiCMOS 출력 구동 회로

Country Status (6)

Country Link
US (1) US5570044A (ko)
EP (1) EP0621693B1 (ko)
JP (1) JP3539757B2 (ko)
KR (1) KR940025181A (ko)
DE (1) DE69411312T2 (ko)
SG (1) SG48335A1 (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3190199B2 (ja) * 1994-03-16 2001-07-23 株式会社東芝 同相信号出力回路、逆相信号出力回路、二相信号出力回路及び信号出力回路
DE19547754C1 (de) * 1995-12-20 1997-04-03 Texas Instruments Deutschland Steuerschaltung für BiCMOS-Bustreiber
US5903167A (en) * 1997-03-05 1999-05-11 Sony Corporation High speed CMOS bus transmitter and receiver
EP0921638B1 (en) * 1997-12-05 2003-05-21 Texas Instruments Deutschland Gmbh Bus driver circuit
US6100712A (en) * 1997-12-17 2000-08-08 Philips Electronics North America Corporation Output driver circuit with jump start for current sink on demand
KR100295053B1 (ko) 1998-09-03 2001-07-12 윤종용 부하적응형저잡음출력버퍼
US6091260A (en) * 1998-11-13 2000-07-18 Integrated Device Technology, Inc. Integrated circuit output buffers having low propagation delay and improved noise characteristics
US6242942B1 (en) 1998-11-13 2001-06-05 Integrated Device Technology, Inc. Integrated circuit output buffers having feedback switches therein for reducing simultaneous switching noise and improving impedance matching characteristics
US6356102B1 (en) 1998-11-13 2002-03-12 Integrated Device Technology, Inc. Integrated circuit output buffers having control circuits therein that utilize output signal feedback to control pull-up and pull-down time intervals
US8310275B2 (en) * 2008-03-27 2012-11-13 Agere Systems Inc. High voltage tolerant input/output interface circuit
CN111066248B (zh) 2017-11-06 2024-06-14 索尼半导体解决方案公司 电压转换电路、固体摄像元件及电压转换电路的控制方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4415817A (en) * 1981-10-08 1983-11-15 Signetics Corporation Bipolar logic gate including circuitry to prevent turn-off and deep saturation of pull-down transistor
JPH0693626B2 (ja) * 1983-07-25 1994-11-16 株式会社日立製作所 半導体集積回路装置
JPS60141011A (ja) * 1983-12-28 1985-07-26 Nec Corp コレクタ飽和抑制回路
JPS6184112A (ja) * 1984-10-02 1986-04-28 Fujitsu Ltd 論理ゲ−ト回路
JPS6382122A (ja) * 1986-09-26 1988-04-12 Toshiba Corp 論理回路
JPS63153910A (ja) * 1986-12-17 1988-06-27 Nec Corp レベルシフト回路
JPS6471325A (en) * 1987-09-11 1989-03-16 Fujitsu Ltd Bipolar cmos inverter
JPH01177716A (ja) * 1988-01-08 1989-07-14 Nec Corp 出力回路
JP2550138B2 (ja) * 1988-03-18 1996-11-06 株式会社日立製作所 バイポーラトランジスタと電界効果トランジスタとを有する半導体集積回路装置
FR2638916B1 (fr) * 1988-11-08 1994-04-01 Bull Sa Amplificateur binaire integre et circuit integre l'incorporant
JP2865256B2 (ja) * 1989-03-02 1999-03-08 株式会社日立製作所 バイポーラ・mos論理回路
US5173623A (en) * 1989-05-15 1992-12-22 Texas Instruments Incorporated High performance BiCMOS logic circuits with full output voltage swing up to four predetermined voltage values
FR2656455B1 (fr) * 1989-12-21 1992-03-13 Bull Sa Circuit de precharge d'un bus de memoire.
KR920010212B1 (ko) * 1989-12-29 1992-11-21 삼성전자 주식회사 바이씨모스 ttl레벨 출력구동회로
JPH04239817A (ja) * 1991-01-23 1992-08-27 Nec Corp BiCMOS型半導体集積回路
US5118972A (en) * 1991-06-13 1992-06-02 International Business Machines Corporation BiCMOS gate pull-down circuit

Also Published As

Publication number Publication date
DE69411312T2 (de) 1999-02-11
SG48335A1 (en) 1998-04-17
EP0621693B1 (en) 1998-07-01
JPH06326582A (ja) 1994-11-25
DE69411312D1 (de) 1998-08-06
EP0621693A3 (en) 1995-03-29
EP0621693A2 (en) 1994-10-26
US5570044A (en) 1996-10-29
JP3539757B2 (ja) 2004-07-07

Similar Documents

Publication Publication Date Title
JP2821714B2 (ja) 交差導通電流を減少させる電力用mosfet駆動回路
US4713600A (en) Level conversion circuit
US4888504A (en) Bidirectional MOSFET switching circuit with single gate bias
US5296765A (en) Driver circuit for sinking current to two supply voltages
US20140062573A1 (en) Level shift device
KR950026119A (ko) 출력 회로
JPH02171017A (ja) 基準電圧を発生するための装置
US5168182A (en) 0-100% duty cycle, transformer isolated fet driver
KR940025181A (ko) BiCMOS 출력 구동 회로
KR20090078831A (ko) 전력 증폭기 및 이를 포함하는 집적 회로
US5546021A (en) 3-state bicmos output buffer having power down capability
US4937477A (en) Integrated mos high-voltage level-translation circuit, structure and method
KR920019085A (ko) 전력 소모 감소를 위한 에미터 결합 논리 레벨의 바이어스 전압 발생회로
US4491807A (en) FET Negative resistance circuits
US7119601B2 (en) Backgate pull-up for PMOS pass-gates
US4429270A (en) Switched current source for sourcing current to and sinking current from an output node
CN111211763A (zh) 高电位侧驱动电路
KR890013892A (ko) 집적 논리회로
CN113785492B (zh) 具有栅极电流重用的氮化镓激光二极管驱动场效晶体管
US4602209A (en) Switch-off circuits for transistors and gate turn-off thyristors
JPH09246945A (ja) 出力レベル変換回路
JPH07263982A (ja) インターフェイス回路
US5166544A (en) Pseudo Darlington driver acts as Darlington during output slew, but has only 1 VBE drop when fully turned on
JPH0646360A (ja) エレクトロルミネッセンス表示パネル駆動回路
KR910013738A (ko) BiCMOS TTL레벨 구동장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee