KR20170017980A - 플래시를 제거할 수 있는 디스플레이 패널의 구동 회로 - Google Patents

플래시를 제거할 수 있는 디스플레이 패널의 구동 회로 Download PDF

Info

Publication number
KR20170017980A
KR20170017980A KR1020170016421A KR20170016421A KR20170017980A KR 20170017980 A KR20170017980 A KR 20170017980A KR 1020170016421 A KR1020170016421 A KR 1020170016421A KR 20170016421 A KR20170016421 A KR 20170016421A KR 20170017980 A KR20170017980 A KR 20170017980A
Authority
KR
South Korea
Prior art keywords
voltage
pixel structures
circuit
signals
data
Prior art date
Application number
KR1020170016421A
Other languages
English (en)
Other versions
KR101763264B1 (ko
Inventor
민-난 리아오
Original Assignee
시트로닉스 테크놀로지 코퍼레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=47446325&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=KR20170017980(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by 시트로닉스 테크놀로지 코퍼레이션 filed Critical 시트로닉스 테크놀로지 코퍼레이션
Publication of KR20170017980A publication Critical patent/KR20170017980A/ko
Application granted granted Critical
Publication of KR101763264B1 publication Critical patent/KR101763264B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/033Pointing devices displaced or positioned by the user, e.g. mice, trackballs, pens or joysticks; Accessories therefor
    • G06F3/038Control and interface arrangements therefor, e.g. drivers or device-embedded control circuitry
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • General Engineering & Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 스캔 구동 회로 및 데이터 구동 회로를 포함하는, 플래시를 제거할 수 있는 디스플레이 패널의 구동 회로에 관한 것이다. 스캔 구동 회로는 디스플레이 패널의 복수의 픽셀 구조를 스캔하기 위한 복수의 스캔 신호를 생성한다. 데이터 구동 회로는 복수의 픽셀 구조가 스캔될 때 복수의 데이터 신호를 복수의 픽셀 구조에 전송하기 위해 복수의 데이터 신호를 생성한다. 데이터 구동 회로가 복수의 데이터 신호를 복수의 인접 픽셀 구조에 전송하면, 데이터 구동 회로는 복수의 인접 픽셀 구조의 데이터 신호들의 전압 레벨들을 복수의 인접 픽셀 구조의 복수의 저장 전압이 복수의 픽셀 구조의 공통 전압에 대칭이 되도록 조절한다.

Description

플래시를 제거할 수 있는 디스플레이 패널의 구동 회로{DRIVING CIRCUIT OF DISPLAY PANEL CAPABLE OF ELIMINATING FLASH}
본 발명은 일반적으로 디스플레이 패널의 구동 회로에 관한 것이고, 구체적으로는 스크린 플래시(플리커) 현상을 제거하고 그에 의해 디스플레이 품질을 향상시킬 수 있는 디스플레이 패널의 구동 회로에 관한 것이다.
최신 기술들이 순조롭게 개발되고 있다. 신규한 정보 제품들이 날마다 소개되어 사람들의 다양한 요구를 만족시키고 있다. 초기의 디스플레이들은 주로 CRT(cathode ray tube)이다. 전통적인 CRT들은, 거대한 크기, 대량의 전력 소비, 및 장기 사용자의 건강에 유해한 방사선으로 인해, 액정 디스플레이(LCD)로 점차 대체되고 있다. LCD는 작은 크기, 낮은 방사선 및 낮은 전력 소비의 이점을 가지며, 따라서 시장의 주류가 되어 가고 있다.
LCD는 이미지를 디스플레이하기 위해 데이터 신호에 따라 액정 셀의 투과율을 제어한다. 도 1은 종래 기술에 따른, 디스플레이 패널 및 그것의 복수의 픽셀 구조의 개략도를 도시한다. 도 1에 도시된 바와 같이, 디스플레이 패널은 복수의 픽셀 구조(10') 및 구동 칩(20')을 포함한다. 구동 칩(20')은 복수의 화소 구조(10')를 구동하기 위한 구동 신호를 생성한다. 픽셀 구조들(10') 각각은 박막 트랜지스터(TFT)(12') 및 저장 커패시터(14')를 포함한다. TFT(12')의 게이트는 스캔 라인에 연결되고, TFT(12')의 소스는 구동 칩(20')에 연결되고, TFT(12')의 드레인은 저장 커패시터(14')에 연결된다. 액티브 매트릭스 LCD는 액티브 스위칭 디바이스들을 채용하기 때문에, 동영상을 디스플레이하는 데에 유리하다. TFT(12')는 액티브 매트릭스 LCD의 스위칭 디바이스로서 주로 이용된다.
추가로, TFT LCD의 응용은 광범위하다. 그것의 구동 방법은 게이트를 이용하여 내부 셀을 턴온하는 것이다. 다음으로, 이미지를 디스플레이하기 위한 디스플레이 패널 내의 액정의 배향을 제어하기 위한 정확한 전압을 공급하기 위해 소스가 이용된다. 도 2는 디스플레이 패널의 복수의 픽셀 구조의 개략도를 도시하고, 도 3은 종래 기술에 따라 복수의 픽셀 구조를 위한 구동 신호의 파형을 도시한다. 도면들에 도시된 바와 같이, 구동 칩(20')은 복수의 스캔 신호(G0, G1, …, Gn)를 생성하고, 복수의 스캔 신호(G0, G1, …, Gn)를 복수의 픽셀 구조의 복수의 스캔 라인(Ga1, Ga2, …, Gan)에 순차적으로 전송할 것이다. 스캔 라인들 중 임의의 것이 활성화될 때, 즉 스캔 신호가 VGH에 도달할 때, 복수의 데이터 라인(S0, S1,..., Sn)은 이미지 데이터의 대응 전압들을 디스플레이 패널의 픽셀 구조들(10')에 공급하고, 따라서 이미지를 디스플레이한다.
복수의 픽셀 구조(10')의 TFT(14')와 도 2의 Cs1, Cs2, Cs3 및 Cs4와 같은 저장 커패시터(14') 사이에 기생 커패시터(16')가 존재한다. 그에 의해, 스캔 신호(G0)가 컷오프될 때, 저장 커패시터(Cs1, Cs2) 양단의 저장 전압은 기생 커패시터(16')로 인해 시프트 전압(Vsft)만큼 하향 시프트될 것이고, 이것은 대략 1볼트이다. 구동 칩(20')은 시프트 전압(Vsft)에 따라 복수의 픽셀 구조(10')의 공통 전극(18')에 기준 전압(DC)을 제공할 것이고, 이것은 공통 전압으로서 이용된다. 그러므로, 스캔 신호(G0)가 컷오프되고, 저장 커패시터들(Cs1, Cs2) 양단의 저장 전압들이 기생 커패시터들(16')로 인해 시프트 전압(Vsft)만큼 시프트되면, 저장 커패시터들(Cs1, Cs2) 양단의 저장 전압들은 복수의 픽셀 구조(10')가 동일한 계조를 디스플레이하는 동안에도 공통 전극(18')의 공통 전압에 대해 여전히 대칭이다.
그럼에도 불구하고, 기생 커패시터들(16')은 디스플레이 패널에 걸쳐 달라진다. 저장 커패시터들(Cs1, Cs2) 양단의 저장 전압이 시프트 전압(Vsft)만큼 시프트되면, 시프트 전압(Vsft)은 약간 다를 것이다. 그에 의해, 복수의 픽셀 구조(10')가 동일한 계조를 디스플레이하는 동안, 저장 커패시터들(Cs1, Cs2) 양단의 저장 전압들은 공통 전극(18')의 공통 전압에 대해 대칭이 아니게 되는 경향이 있고, 따라서 플래시 현상(flash phenomenon)을 발생시킨다. 더욱이, 도 3에 도시된 바와 같이, 스캔 신호(G0)가 TFT를 스위칭하면, 픽셀 구조의 공통 전극 상의 공통 전압의 전압 레벨이 영향을 받고, 이것은 디스플레이 품질에 더 영향을 준다.
따라서, 본 발명은 플래시를 제거할 수 있는 디스플레이 패널의 신규한 구동 회로를 제공한다. 인접 픽셀 구조들이 동일한 계조를 디스플레이하고 있을 때, 저장 커패시터들 양단의 저장 전압들은 공통 전극의 공통 전압에 대해 비대칭인 경향이 있고, 플래시 현상을 유발한다. 본 발명은 그 문제를 해결하기 위한 디스플레이 패널의 구동 회로를 제공한다.
본 발명의 목적은 스크린 플래시 현상을 제거하기 위해, 복수의 인접 픽셀 구조의 데이터 신호들의 전압 레벨들을 복수의 인접 픽셀 구조의 복수의 저장 전압이 복수의 픽셀 구조의 공통 전압에 대해 대칭이 되도록 조절하기 위한 데이터 구동 회로를 이용하는, 플래시를 제거할 수 있는 디스플레이 패널의 구동 회로를 제공하는 것이다.
본 발명에 따른 디스플레이 패널의 구동 회로는 스캔 구동 회로 및 데이터 구동 회로를 포함한다. 스캔 구동 회로는 디스플레이 패널의 복수의 픽셀 구조를 스캔하기 위해 복수의 스캔 신호를 생성한다. 데이터 구동 회로는 복수의 픽셀 구조가 스캔될 때 복수의 데이터 신호를 복수의 픽셀 구조에 전송하기 위해 복수의 데이터 신호를 생성한다. 데이터 구동 회로가 복수의 데이터 신호를 복수의 픽셀 구조에 전송할 때, 데이터 구동 회로는 복수의 픽셀 구조의 데이터 신호들의 전압 레벨들을 조절하여, 복수의 픽셀 구조의 복수의 저장 전압이 복수의 픽셀 구조의 공통 전압에 대칭이 되도록 한다. 따라서, 데이터 구동 회로를 이용하여 복수의 인접 픽셀 구조의 데이터 신호들의 전압 레벨들을 복수의 인접 픽셀 구조의 복수의 저장 전압이 복수의 픽셀 구조의 공통 전압에 대칭이 되도록 조절함으로써, 스크린 플래시 현상이 제거될 수 있다.
도 1은 종래 기술에 따른 디스플레이 패널 및 그것의 복수의 픽셀 구조의 개략도를 도시한다.
도 2는 종래 기술에 따른 디스플레이 패널의 복수의 픽셀 구조의 개략도를 도시한다.
도 3은 종래 기술에 따른 복수의 픽셀 구조를 위한 구동 신호의 파형들을 도시한다.
도 4는 본 발명의 실시예에 따른 디스플레이 디바이스의 개략도를 도시한다.
도 5는 본 발명의 실시예에 따른 도 4의 디스플레이 디바이스의 디스플레이 패널의 픽셀 구조들의 개략도를 도시한다.
도 6a는 본 발명의 실시예에 따른 도 4의 디스플레이 디바이스의 디스플레이 패널 및 그것의 픽셀 구조들의 개략도를 도시한다.
도 6b는 본 발명의 다른 실시예에 따른 도 4의 디스플레이 디바이스의 디스플레이 패널 및 그것의 픽셀 구조들의 개략도를 도시한다.
도 6c는 본 발명의 다른 실시예에 따른 도 4의 디스플레이 디바이스의 디스플레이 패널 및 그것의 픽셀 구조들의 개략도를 도시한다.
도 7a는 본 발명에 따라 디스플레이 패널을 구동하는 도 6a의 구동 회로의 파형들을 도시한다.
도 7b는 본 발명에 따라 디스플레이 패널을 구동하는 도 6b 및 도 6c의 구동 회로의 파형들을 도시한다.
도 8은 본 발명의 실시예에 따른 데이터 구동 회로의 회로도를 도시한다.
도 9는 본 발명의 다른 실시예에 따른 데이터 구동 회로의 회로도를 도시한다.
도 10은 본 발명의 또 다른 실시예에 따른 데이터 구동 회로의 회로도를 도시한다.
본 발명의 구조 및 특성과 유효성이 더 잘 이해되고 인식되도록 하기 위해, 이하에서와 같이 본 발명의 상세한 설명이 실시예들 및 첨부 도면들과 함께 제공된다.
도 4, 도 5 및 도 6a는 본 발명의 실시예에 따른 디스플레이 패널, 디스플레이 디바이스 및 그것의 복수의 픽셀 구조의 개략도를 도시한다. 도면들에 도시되어 있는 바와 같이, 본 발명에 따른 디스플레이 디바이스는 디스플레이 패널(1) 및 구동 회로(2)를 포함한다. 디스플레이 패널은 도 5에 도시되어 있는 바와 같이, 디스플레이 패널(1)의 스캔 라인들 및 데이터 라인들의 교점들에 위치된 복수의 픽셀 구조(10)를 포함한다. 복수의 픽셀 구조(10)는 제1 픽셀 구조(P1), 제2 픽셀 구조(P2), 제3 픽셀 구조(P3) 및 제4 픽셀 구조(P4)를 포함한다. 제1 픽셀 구조(P1), 제2 픽셀 구조(P2), 제3 픽셀 구조(P3) 및 제4 픽셀 구조(P4)는 매트릭스로 배열된다. 즉, 제1 및 제2 픽셀 구조(P1, P2)는 수평으로 배열되고, 제1 및 제3 픽셀 구조(P1, P3)는 수직으로 배열되고, 제2 및 제4 픽셀 구조(P2, P4)는 수직으로 배열되고, 제3 및 제4 픽셀 구조(P3, P4)는 수평으로 배열된다. 제1 및 제2 픽셀 구조(P1, P2)는 제1 스캔 라인(G0)에 의해 제어되고, 제3 및 제4 픽셀 구조(P3, P4)는 제2 스캔 라인(G1)에 의해 제어되고, 제1 및 제3 픽셀 구조(P1, P3)는 제1 데이터 라인(S0)에 연결되고, 제2 및 제4 픽셀 구조(P2, P4)는 제2 데이터 라인(S1)에 연결된다. 각각의 픽셀 구조(10)는 트랜지스터(12) 및 저장 커패시터(14)를 포함한다.
트랜지스터(12)는 게이트, 소스 및 드레인을 갖는다. 트랜지스터(12)는 스위치이다. 트랜지스터(12)의 게이트는 트랜지스터(12)의 턴온 및 컷오프를 제어하기 위해 디스플레이 패널(1)의 스캔 라인에 연결된다. 트랜지스터(12)의 소스는 트랜지스터(12)의 턴온에 따라 데이터 신호를 수신하기 위해 디스플레이 패널(1)의 데이터 라인에 연결된다. 트랜지스터(12)의 드레인은 저장 커패시터(14)의 단자에 연결된다. 저장 커패시터(14)의 다른 단자, 즉 공통 전극(COM)은 접지에 연결된다. 여기에서, 저장 커패시터(14)는 액정 커패시터이다.
추가로, 본 발명에 따른 디스플레이 디바이스의 구동 회로(2)는 스캔 구동 회로(20) 및 데이터 구동 회로(30)를 포함한다. 스캔 구동 회로(20)는 디스플레이 패널(1)의 복수의 픽셀 구조(10)를 스캔하기 위한 복수의 스캔 신호를 생성한다. 데이터 구동 회로(30)는 복수의 데이터 신호를 생성하고, 그 복수의 데이터 신호를 복수의 스캔 신호에 대응하는 복수의 픽셀 구조(10)에 전송한다. 즉, 복수의 픽셀 구조(10)가 스캔될 때, 데이터 구동 회로(30)는 복수의 데이터 신호를 복수의 픽셀 구조(10)에 전송한다. 데이터 구동 회로(30)가 복수의 데이터 신호를 복수의 인접 픽셀 구조(10)에 전송할 때, 데이터 구동 회로(30)는 복수의 인접 픽셀 구조(10)의 데이터 신호들의 전압 레벨들을 조절하여, 복수의 인접 픽셀 구조(10)의 복수의 저장 전압이 복수의 픽셀 구조(10)의 공통 전압(VCOM)에 대칭이 되도록 한다. 도 5 및 도 7a를 예로 들면, 스캔 구동 회로(20)는 스캔 신호를 생성하여 제1 스캔 라인(G0), 제1 픽셀 구조(P1) 및 인접 제2 픽셀 구조(P2)에 전송하고, 데이터 구동 회로(30)는 복수의 데이터 신호를 생성하여 제1 픽셀 구조(P1) 및 인접 제2 픽셀 구조(P2)에 각각 전송한다. 데이터 구동 회로(30)에 의해 제1 픽셀 구조(P1) 및 인접 제2 픽셀 구조(P2)에 각각 전송되는 복수의 데이터 신호의 극성은 반대이다. 그에 의해, 제1 픽셀 구조(P1) 및 인접 제2 픽셀 구조(P2)가 동일한 계조를 디스플레이하고 있을 때, 데이터 구동 회로(30)에 의해 제1 픽셀 구조(P1) 및 인접 제2 픽셀 구조(P2)에 전송되는 복수의 데이터 신호의 전압 레벨들은 제1 픽셀 구조(P1) 및 인접 제2 픽셀 구조(P2)의 복수의 저장 전압이 복수의 픽셀 구조(10)의 공통 전압(VCOM)에 대해 대칭되도록 조절된다. 즉, 제1 픽셀 구조(P1)의 저장 커패시터(14) 양단의 저장 전압 및 제2 픽셀 구조(P2)의 저장 커패시터(14) 양단의 저장 전압은 복수의 픽셀 구조(10)의 공통 전극(COM)의 공통 전압(VCOM)에 대해 여전히 대칭이다. 따라서, 본 발명은 스크린 플래시 현상을 제거할 수 있다.
게다가, 본 발명에 따른 구동 회로(2)는 공통 전압(VCOM)을 공급하기 위해 복수의 픽셀 구조(10)의 공통 전극(COM)에 연결되는 공통 전극 전원 회로(60)를 더 포함한다.
도 6b 및 도 7b는 도 4의 디스플레이 디바이스의 디스플레이 패널 및 그것의 픽셀 구조들의 개략도, 및 본 발명의 다른 실시예에 따라 디스플레이 패널을 구동하는 구동 회로의 파형들을 도시한다. 도면들에 나타난 바와 같이, 본 실시예와 이전 실시예 간의 차이는 본 실시예에 따른 복수의 픽셀 구조(10)의 공통 전극(COM)이 접지에 연결된다는 것이다. 데이터 구동 회로(30)가 복수의 데이터 신호를 복수의 인접 픽셀 구조(10)에 전송하면, 데이터 구동 회로(30)는 복수의 인접 픽셀 구조(10)의 데이터 신호들의 전압 레벨들을 조절하여, 도 5 및 도 7b에 도시된 바와 같이 복수의 인접 픽셀 구조(10)의 복수의 저장 전압이 복수의 픽셀 구조(10)의 공통 전압(VCOM)에 대칭이 되도록 한다. 스캔 구동 회로(20)가 스캔 신호를 제1 스캔 라인(G0)에 전송하면, 데이터 구동 회로(30)는 복수의 데이터 신호를 각각 제1 픽셀 구조(P1) 및 제2 픽셀 구조(P2)에 전송한다. 제1 스캔 라인(G0)의 스캔 신호의 레벨이 하이이고, 제1 및 제2 픽셀 구조(P1, P2)가 동일한 계조를 디스플레이하고 있을 때, 데이터 구동 회로(30)에 의해 제1 및 제2 픽셀 구조(P1, P2)에 전송되는 복수의 데이터 신호의 전압 레벨들은 제1 픽셀 구조(P1) 및 인접 제2 픽셀 구조(P2)의 복수의 저장 전압이 복수의 픽셀 구조(10)의 공통 전압(VCOM)에 대해 대칭되도록 조절된다. 즉, 제1 픽셀 구조(P1)의 데이터 신호와 제2 픽셀 구조(P2)의 데이터 신호는 접지 전압에 대해 대칭이 아니다. 제1 스캔 라인(G0)의 스캔 신호의 전압 레벨이 로우일 때, 제1 및 제2 픽셀 구조(P1, P2)의 기생 커패시터 효과 후에, 복수의 저장 전압은 본 실시예에서는 접지 전압인 공통 전압(VCOM)에 대해 대칭이다.
도 6c는 본 발명의 다른 실시예에 따른 도 4의 디스플레이 디바이스의 디스플레이 패널 및 그것의 픽셀 구조들의 개략도를 도시한다. 도면에 도시되어 있는 바와 같이, 본 실시예와 도 6b에 도시된 것 간의 차이는 본 실시예에 따른 복수의 픽셀 구조(10)의 공통 전극(COM)이 직접 접지에 연결되지 않는다는 것이다. 대신에, 그것은 구동 회로(2)를 경유하여 접지에 연결된다. 즉, 디스플레이 패널(1)의 복수의 픽셀 구조(10)의 공통 전극(COM)은 공통 전극(COM)의 공통 전압(VCOM)을 제로로 하기 위해 구동 회로(2)의 임의의 접지에 연결된다.
도 8은 본 발명의 실시예에 따른 디스플레이 패널의 데이터 구동 회로의 회로도를 도시한다. 도면에 도시되어 있는 바와 같이, 본 발명에 따른 디스플레이 디바이스의 데이터 구동 회로(30)는 보상 회로(32), 감마 전압 발생 회로(34), 복수의 디지털-아날로그 변환기(DAC)(36) 및 복수의 버퍼 유닛(38)을 포함한다. 보상 회로(32)는 보상 신호를 생성한다. 감마 전압 발생 회로(34)는 보상 신호 및 감마 곡선 데이터에 따라 복수의 감마 전압을 생성한다. 보상 회로(32)에 의해 생성된 보상 신호는 감마 전압 발생 회로(34)에 의해 출력되는 복수의 감마 전압의 신호 레벨들을 조절하기 위해 이용된다.
복수의 DAC(36)는 복수의 디스플레이 신호에 따라 복수의 감마 전압의 일부를 선택한다. 즉, 복수의 DAC(36)가 디스플레이 신호들을 각각 수신한 후, 그들은 디스플레이 신호들에 따라 각각 복수의 감마 전압 중의 하나를 선택하기로 결정하고, 그 결정된 감마 전압을 출력할 것이다. 예를 들어, 감마 전압 발생 회로(34)는 복수의 DAC(36)에 대해 64개의 감마 전압을 생성한다. 제1 DAC(36)에 의해 수신된 디스플레이 신호가 15일 때, 제1 DAC(36)는 출력을 위해 15번째 감마 전압을 선택할 것이다. 제5 DAC(36)에 의해 수신된 디스플레이 신호가 55일 때, 제5 DAC(36)는 출력을 위해 55번째 감마 전압을 선택할 것이다.
복수의 버퍼 유닛(38)은 복수의 DAC(36)에 대응하고, 디스플레이 패널(1)을 구동하기 위해 복수의 DAC(36)에 의해 출력된 복수의 감마 전압에 따라 복수의 데이터 신호를 생성한다. 즉, 복수의 버퍼 유닛(38)은 복수의 DAC(36)에 의해 출력된 복수의 감마 전압을 버퍼링하고, 그에 의해 디스플레이 패널(1)을 구동하기 위한 복수의 데이터 신호를 생성하고 출력하기 위해, 복수의 DAC(36)에 각각 연결된다. 따라서, 보상 회로(32)에 의해 생성된 보상 신호를 이용함으로써, 감마 전압 발생 회로(34)에 의해 출력된 복수의 감마 전압의 신호 레벨이 조절될 수 있다. 그에 의해, 도 7a 및 도 7b에 도시된 바와 같이, 스캔 신호가 컷오프되고, 저장 커패시터들(14) 양단의 저장 전압들이 기생 커패시터들로 인해 시프트 전압(Vsft)만큼 하향 시프트되면, 복수의 인접 픽셀 구조의 저장 커패시터들(14) 양단의 저장 전압들은 복수의 인접 픽셀 구조가 동일한 계조를 디스플레이하는 동안 공통 전극(COM)의 공통 전압(VCOM)에 대해 여전히 대칭이다. 따라서, 플래시 현상이 제거될 수 있다. 예를 들어, 보상 신호의 크기는 시프트 전압(Vsft)이다. 다음으로, 복수의 감마 전압의 신호 레벨은 시프트 전압(Vsft)만큼 상향 또는 하향 조절된다. 스캔 신호가 컷오프되고, 저장 커패시터들(14) 양단의 저장 전압들이 기생 커패시터들로 인해 시프트 전압(Vsft)만큼 하향 시프트되면, 복수의 인접 픽셀 구조의 저장 커패시터들(14) 양단의 저장 전압들은 복수의 인접 픽셀 구조가 동일한 계조를 디스플레이하는 동안 공통 전극(COM)의 공통 전압(VCOM)에 대해 여전히 대칭이다. 그에 의해, 데이터 구동 회로(30)를 이용하여 복수의 인접 픽셀 구조의 데이터 신호들의 전압 레벨들을 복수의 인접 픽셀 구조의 복수의 저장 전압이 복수의 픽셀 구조의 공통 전압에 대해 대칭이 되도록 조절함으로써, 스크린 플래시 현상이 제거될 수 있다.
다시 도 8을 참조한다. 본 발명에 따른 감마 전압 발생 회로(34)는 전압 분할 회로(340) 및 감마 전압 선택 유닛(342)을 포함한다. 전압 분할 회로(340)는 전원 전압(GVDD)을 수신하고, 보상 신호에 따라 복수의 전압 분할 신호를 생성한다. 감마 전압 선택 유닛(342)은 전압 분할 회로(340)에 연결되고, 감마 곡선 데이터에 따라 복수의 전압 분할 신호 중의 전압 분할 신호의 일부를 선택함으로써 복수의 감마 전압을 발생시킨다.
또한, 본 발명에 따른 디스플레이 패널(1)의 데이터 구동 회로(30)는 입력/출력 인터페이스(40), 감마 곡선 데이터 레지스터(42), 디스플레이 메모리(44), 시프트 레지스터(46) 및 버퍼 회로(48)를 더 포함한다. 입력/출력 인터페이스(40)는 감마 곡선 데이터 및 디스플레이 신호를 수신한다. 감마 곡선 데이터 레지스터(42)는 입력/출력 인터페이스(40)에 연결되고, 감마 곡선 데이터를 등록하고, 감마 곡선 데이터를 감마 전압 발생 회로(34)에 전송한다. 디스플레이 메모리(44)는 입력/출력 인터페이스(40)에 연결되고, 디스플레이 신호를 저장한다. 시프트 레지스터(46)는 디스플레이 메모리(44)에 연결되고, 디스플레이 신호를 수신 및 시프트한다. 버퍼 회로(48)는 시프트 레지스터(46)에 연결되고, 디스플레이 신호를 버퍼링하고, 디스플레이 신호를 복수의 DAC(36)에 전송한다.
도 9는 본 발명의 다른 실시예에 따른 디스플레이 패널의 데이터 구동 회로의 회로도를 도시한다. 도면에 도시된 바와 같이, 본 실시예와 도 8의 차이는 본 실시예에 따른 보상 회로(32)가 보상 유닛(320), 조절 회로(322) 및 스위칭 회로(324)를 포함한다는 것이다. 보상 유닛(320)은 보상 신호를 생성하기 위해 이용된다. 조절 회로(322)는 전원 전압(GVdd)을 수신하고, 복수의 조절 신호를 생성하기 위해 전원 전압(GVdd)의 전압을 분할한다. 스위칭 회로(324)는 조절 회로(322)에 연결된다. 스위칭 회로(324)는 제1 기준 전압 및 제2 기준 전압을 생성하기 위해 보상 신호에 따라 복수의 조절 신호를 선택하고, 제1 및 제2 기준 전압을 감마 전압 발생 회로(34)에 전송한다. 그에 의해, 본 실시예에 따르면, 보상 유닛(320)에 의해 생성된 보상 신호를 이용함으로써, 스위칭 회로(324)는 제1 및 제2 기준 신호를 생성하기 위해 조절 회로(322)에 의해 생성된 복수의 조절 신호를 선택하고, 그에 의해 복수의 감마 전압의 신호 레벨들을 조절할 수 있다. 그러므로, 데이터 구동 회로(30)에 의해 출력되는 구동 신호들의 신호 레벨들도 조절될 수 있다. 그에 의해, 데이터 구동 회로(30)를 이용하여 복수의 인접 픽셀 구조(10)의 데이터 신호들의 전압 레벨들을 복수의 인접 픽셀 구조(10)의 복수의 저장 전압이 복수의 픽셀 구조(10)의 공통 전압에 대해 대칭이 되도록 조절함으로써, 스크린 플래시 현상이 제거될 수 있다.
추가로, 본 실시예에 따른 보상 회로(32)는 제1 증폭 유닛(326) 및 제2 증폭 유닛(328)을 더 포함한다. 제1 증폭 유닛(326)은 스위칭 회로(324)에 연결되고, 제1 기준 전압을 버퍼링하여, 그것을 전압 분할 회로(340)에 전송한다. 제2 증폭 유닛(328)은 스위칭 회로(324)에 연결되고, 제2 기준 전압을 버퍼링하여, 그것을 전압 분할 회로(340)에 전송한다. 다음으로, 전압 분할 회로(340)는 제1 및 제2 기준 전압 간의 전압 차를 분할하고, 복수의 전압 분할 신호를 제공한다.
도 10은 본 발명의 또 다른 실시예에 따른 디스플레이 패널의 데이터 구동 회로의 회로도를 도시한다. 도면에 도시된 바와 같이, 본 실시예와 도 8 및 9에 도시된 실시예들 간의 차이는 본 실시예에 따른 데이터 구동 회로(30)가 감마 곡선 데이터 레지스터(42)에 연결된 연산 회로(50)를 더 포함한다는 것이다. 연산 회로(50)는 감마 곡선 데이터 및 보상 신호를 계산하고, 연산 신호를 생성하고, 복수의 감마 전압을 생성하기 위해 그 연산 신호를 감마 전압 발생 회로(34)에 전송한다. 즉, 보상 회로(32)는 복수의 픽셀 구조(10)의 저장 커패시터들(14) 양단의 저장 전압에 결합되고 트랜지스터들(12)의 기생 커패시터에 의해 유발되는 하향 시프트 전압(Vsft)의 크기에 따라 보상 신호를 생성한다. 그에 의해, 연산 회로(50)는 먼저 보상 신호를 감마 곡선 데이터에 가산한다. 다음으로, 스캔 신호가 컷오프되고 저장 커패시터들(14) 양단의 저장 전압들이 기생 커패시터들로 인해 시프트 전압(Vsft)만큼 하향 시프트되면, 복수의 인접 픽셀 구조(10)의 저장 커패시터들(14) 양단의 저장 전압들은 복수의 인접 픽셀 구조(10)가 동일한 계조를 디스플레이하는 동안 공통 전극(COM)의 공통 전압(VCOM)에 대해 대칭이다. 따라서, 플래시 현상이 제거될 수 있다.
요약하면, 본 발명에 따른 디스플레이 패널의 구동 회로는 스캔 구동 회로 및 데이터 구동 회로를 포함한다. 스캔 구동 회로는 디스플레이 패널의 복수의 픽셀 구조를 스캐닝하기 위한 복수의 스캔 신호를 생성한다. 데이터 구동 회로는 복수의 픽셀 구조가 스캔될 때 복수의 픽셀 구조에 복수의 데이터 신호를 전송하기 위해 복수의 데이터 신호를 생성한다. 데이터 구동 회로가 복수의 데이터 신호를 복수의 픽셀 구조에 전송하면, 데이터 구동 회로는 복수의 픽셀 구조의 데이터 신호들의 전압 레벨들을 조절하여, 복수의 인접 픽셀 구조의 복수의 저장 전압이 복수의 픽셀 구조의 공통 전압에 대칭이 되도록 한다. 따라서, 데이터 구동 회로를 이용하여 복수의 인접 픽셀 구조의 데이터 신호들의 전압 레벨들을 복수의 인접 픽셀 구조의 복수의 저장 전압이 복수의 픽셀 구조의 공통 전압에 대해 대칭이 되도록 조절함으로써, 스크린 플래시 현상이 제거될 수 있다.

Claims (11)

  1. 플래시를 제거할 수 있는 디스플레이 패널의 구동 회로로서,
    복수의 스캔 신호를 생성하고, 상기 디스플레이 패널의 복수의 픽셀 구조를 스캔하는 스캔 구동 회로; 및
    복수의 데이터 신호를 생성하고, 상기 복수의 픽셀 구조가 스캔될 때 상기 복수의 데이터 신호를 상기 복수의 픽셀 구조에 전송하는 데이터 구동 회로
    를 포함하고,
    상기 데이터 구동 회로가 상기 복수의 데이터 신호를 인접하는 상기 복수의 픽셀 구조에 전송하고 상기 복수의 픽셀 구조의 공통 전압의 전압 레벨이 고정된 때, 상기 데이터 구동 회로는 인접하는 상기 복수의 픽셀 구조의 상기 데이터 신호들의 전압 레벨들을 동일한 방향으로 조절하고, 인접하는 상기 복수의 픽셀 구조의 상기 데이터 신호들의 전압 레벨들에 대한 상기 조절의 크기들은 동일하며,
    인접하는 상기 복수의 픽셀 구조가 동일한 계조를 디스플레이하고 상기 복수의 픽셀 구조의 상기 공통 전압의 전압 레벨이 고정된 때, 상기 데이터 구동 회로는 인접하는 상기 복수의 픽셀 구조의 복수의 저장 전압을 상기 복수의 픽셀 구조의 상기 공통 전압에 대해 비대칭에서 상기 복수의 픽셀 구조의 상기 공통 전압에 대해 대칭이 되도록, 인접하는 상기 복수의 픽셀 구조의 상기 데이터 신호들의 상기 전압 레벨들을 조절하고, 상기 스캔 신호들이 컷오프될 때, 상기 복수의 픽셀 구조 각각의 기생 커패시터 영향이 해소되도록 상기 복수의 픽셀 구조의 복수의 저장 커패시터 양단의 복수의 저장 전압은 상기 공통 전압에 대해 대칭이 되는 구동 회로.
  2. 제1항에 있어서,
    상기 데이터 구동 회로는,
    보상 신호를 생성하는 보상 회로;
    감마 곡선 데이터에 따라 복수의 감마 전압을 생성하는 감마 전압 발생 회로; 및
    출력을 위해 복수의 디스플레이 신호에 따라 상기 복수의 감마 전압의 일부를 선택하고, 상기 디스플레이 패널을 구동하는 복수의 디지털-아날로그 변환기
    를 포함하고,
    인접하는 상기 복수의 픽셀 구조의 상기 데이터 신호들의 전압 레벨들을 조절하기 위해, 상기 보상 회로의 상기 보상 신호가 상기 복수의 감마 전압의 신호 레벨들을 조절하기 위해 사용되는 구동 회로.
  3. 제2항에 있어서,
    상기 데이터 구동 회로는 상기 디스플레이 패널을 구동하기 위해 상기 복수의 디지털-아날로그 변환기에 의해 출력되는 상기 복수의 감마 전압에 따라 상기 복수의 데이터 신호를 생성하는, 상기 복수의 디지털-아날로그 변환기에 대응하는 복수의 버퍼 유닛을 더 포함하는 구동 회로.
  4. 제2항에 있어서,
    상기 감마 전압 발생 회로는,
    상기 보상 신호에 따라 복수의 전압 분할 신호를 생성하는 전압 분할 회로 - 상기 보상 신호는 상기 복수의 감마 전압의 신호 레벨들을 조절하기 위해, 상기 복수의 전압 분할 신호의 신호 레벨들을 조절하는데 사용됨 -; 및
    상기 전압 분할 회로에 연결되고, 상기 복수의 감마 전압을 생성하기 위해 상기 감마 곡선 데이터에 따라 상기 복수의 전압 분할 신호의 일부를 선택하는 감마 전압 선택 유닛
    을 포함하는 구동 회로.
  5. 제2항에 있어서,
    상기 감마 곡선 데이터 및 상기 복수의 디스플레이 신호를 수신하는 입력/출력 인터페이스; 및
    상기 입력/출력 인터페이스에 연결되고, 상기 감마 곡선 데이터를 등록하고 상기 감마 곡선 데이터를 상기 감마 전압 발생 회로에 전송하는 감마 곡선 데이터 레지스터
    를 더 포함하는 구동 회로.
  6. 제2항에 있어서,
    상기 보상 회로는,
    상기 보상 신호를 생성하는 보상 유닛;
    전원 전압을 수신하고, 복수의 조절 신호를 생성하기 위해 상기 전원 전압을 분할하는 조절 회로; 및
    상기 조절 회로에 연결되고, 제1 기준 전압 및 제2 기준 전압을 생성하기 위해 상기 보상 신호에 따라 상기 복수의 조절 신호를 선택하고, 상기 제1 기준 전압 및 상기 제2 기준 전압을 상기 감마 전압 발생 회로의 전압 분할 회로에 전송하여, 상기 전압 분할 회로가 상기 제1 기준 전압 및 상기 제2 기준 전압에 따라 복수의 전압 분할 신호를 생성하게 하는 스위칭 회로를 포함하고,
    상기 감마 전압 발생 회로는 상기 복수의 전압 분할 신호 및 상기 감마 곡선 데이터에 따라 상기 복수의 감마 전압을 생성하는
    구동 회로.
  7. 제6항에 있어서,
    상기 감마 전압 발생 회로는,
    상기 스위칭 회로에 연결되고, 상기 제1 기준 전압을 버퍼링하여 상기 전압 분할 회로에 전송하는 제1 증폭 유닛; 및
    상기 스위칭 회로에 연결되고, 상기 제2 기준 전압을 버퍼링하여 상기 전압 분할 회로에 전송하는 제2 증폭 유닛
    을 더 포함하는 구동 회로.
  8. 제1항에 있어서,
    상기 데이터 구동 회로는,
    보상 신호를 생성하는 보상 회로;
    연산 신호를 생성하기 위해 감마 곡선 데이터 및 상기 보상 신호를 계산하는 연산 회로;
    복수의 전압 분할 신호를 생성하고, 복수의 감마 전압을 생성하기 위해 상기 연산 신호에 따라 상기 복수의 전압 분할 신호의 일부를 선택하는 감마 전압 발생 회로; 및
    상기 디스플레이 패널을 구동하기 위한 상기 복수의 데이터 신호를 생성하기 위해 복수의 디스플레이 신호에 따라 상기 복수의 감마 전압의 일부를 선택하는 복수의 디지털-아날로그 변환기
    를 더 포함하는 구동 회로.
  9. 제8항에 있어서,
    상기 연산 회로는 상기 연산 신호를 생성하기 위해 상기 보상 신호에 따라 상기 감마 곡선 데이터를 조절하며, 상기 연산 신호는 상기 감마 곡선 데이터를 대신하고,
    상기 감마 전압 발생 회로는,
    상기 복수의 전압 분할 신호를 생성하는 전압 분할 회로; 및
    상기 전압 분할 회로에 연결되고, 상기 복수의 감마 전압을 생성하기 위해 상기 연산 신호에 따라 상기 복수의 전압 분할 신호의 일부를 선택하는 감마 전압 선택 유닛을 포함하는,
    구동 회로.
  10. 플래시를 제거할 수 있는 디스플레이 패널의 구동 회로로서,
    복수의 스캔 신호를 생성하고, 상기 디스플레이 패널의 복수의 픽셀 구조를 스캔하는 스캔 구동 회로;
    복수의 데이터 신호를 생성하고, 상기 복수의 픽셀 구조가 스캔될 때 상기 복수의 데이터 신호를 상기 복수의 픽셀 구조에 전송하는 데이터 구동 회로; 및
    연산 신호를 생성하기 위해 감마 곡선 데이터 및 보상 신호를 계산하는 연산 회로
    를 포함하고,
    상기 데이터 구동 회로가 상기 복수의 데이터 신호를 동일한 계조를 디스플레이하기 위해 인접하는 상기 복수의 픽셀 구조에 전송하고 상기 복수의 픽셀 구조의 공통 전압의 전압 레벨이 고정된 때, 상기 데이터 구동 회로는 상기 디스플레이 패널의 이미지를 디스플레이하는데 플래시를 줄이기 위해 상기 연산 신호에 따라 인접하는 상기 복수의 픽셀 구조의 상기 데이터 신호들의 전압 레벨들을 조절하며,
    인접하는 상기 복수의 픽셀 구조가 동일한 계조를 디스플레이할 때, 상기 데이터 구동 회로는 인접하는 상기 복수의 픽셀 구조의 복수의 저장 전압을 상기 복수의 픽셀 구조의 공통 전압에 대해 비대칭에서 상기 복수의 픽셀 구조의 상기 공통 전압에 대해 대칭이 되도록, 인접하는 상기 복수의 픽셀 구조의 상기 데이터 신호들의 전압 레벨들을 조절하고, 상기 스캔 신호들이 컷오프될 때, 상기 복수의 픽셀 구조 각각의 기생 커패시터 영향이 해소되도록 상기 복수의 픽셀 구조의 복수의 저장 커패시터 양단의 복수의 저장 전압은 상기 공통 전압에 대해 대칭이 되는 구동 회로.
  11. 플래시를 제거할 수 있는 디스플레이 패널의 구동 회로로서,
    복수의 스캔 신호를 생성하고, 상기 디스플레이 패널을 스캔하는 스캔 구동 회로; 및
    복수의 데이터 신호를 생성하고, 상기 디스플레이 패널이 스캔될 때 상기 디스플레이 패널을 구동하기 위해 상기 복수의 데이터 신호를 상기 디스플레이 패널에 전송하는 데이터 구동 회로
    를 포함하고,
    상기 디스플레이 패널을 구동하여 동일한 계조를 디스플레이하기 위해 상기 데이터 구동 회로가 상기 복수의 데이터 신호를 상기 디스플레이 패널로 전송하고 복수의 픽셀 구조의 공통 전압의 전압 레벨이 고정된 때, 상기 데이터 구동 회로는 상기 복수의 픽셀 구조 각각의 기생 커패시터 영향이 해소되도록 상기 복수의 데이터 신호의 전압 레벨들을 조절하고,
    상기 디스플레이 패널의 상기 복수의 픽셀 구조를 구동하여 동일한 계조를 디스플레이하기 위해 상기 데이터 구동 회로가 상기 복수의 픽셀 구조로 상기 복수의 데이터 신호를 전송할 때, 상기 데이터 구동 회로는 상기 복수의 데이터 신호의 전압 레벨들을 조절하고,
    상기 복수의 픽셀 구조가 동일한 계조를 디스플레이할 때, 상기 데이터 구동 회로는 상기 복수의 픽셀 구조의 복수의 저장 전압을 상기 복수의 픽셀 구조의 공통 전압에 대해 비대칭에서 상기 복수의 픽셀 구조의 상기 공통 전압에 대해 대칭이 되도록, 상기 복수의 픽셀 구조의 상기 데이터 신호들의 전압 레벨들을 조절하고, 상기 스캔 신호들이 컷오프될 때, 상기 복수의 픽셀 구조 각각의 기생 커패시터 영향이 해소되도록 상기 복수의 픽셀 구조의 복수의 저장 커패시터 양단의 복수의 저장 전압은 상기 공통 전압에 대해 대칭이 되는 구동 회로.
KR1020170016421A 2012-04-23 2017-02-06 플래시를 제거할 수 있는 디스플레이 패널의 구동 회로 KR101763264B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201261636833P 2012-04-23 2012-04-23
US61/636,833 2012-04-23

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020150073338A Division KR20150064005A (ko) 2012-04-23 2015-05-26 플래시를 제거할 수 있는 디스플레이 패널의 구동 회로

Publications (2)

Publication Number Publication Date
KR20170017980A true KR20170017980A (ko) 2017-02-15
KR101763264B1 KR101763264B1 (ko) 2017-07-31

Family

ID=47446325

Family Applications (5)

Application Number Title Priority Date Filing Date
KR1020130025992A KR101618403B1 (ko) 2012-04-23 2013-03-12 디스플레이 패널 및 그것의 구동 회로
KR1020130025994A KR101683945B1 (ko) 2012-04-23 2013-03-12 플래시를 제거할 수 있는 디스플레이 패널의 구동 회로
KR1020150041005A KR101645618B1 (ko) 2012-04-23 2015-03-24 디스플레이 패널 및 그것의 구동 회로
KR1020150073338A KR20150064005A (ko) 2012-04-23 2015-05-26 플래시를 제거할 수 있는 디스플레이 패널의 구동 회로
KR1020170016421A KR101763264B1 (ko) 2012-04-23 2017-02-06 플래시를 제거할 수 있는 디스플레이 패널의 구동 회로

Family Applications Before (4)

Application Number Title Priority Date Filing Date
KR1020130025992A KR101618403B1 (ko) 2012-04-23 2013-03-12 디스플레이 패널 및 그것의 구동 회로
KR1020130025994A KR101683945B1 (ko) 2012-04-23 2013-03-12 플래시를 제거할 수 있는 디스플레이 패널의 구동 회로
KR1020150041005A KR101645618B1 (ko) 2012-04-23 2015-03-24 디스플레이 패널 및 그것의 구동 회로
KR1020150073338A KR20150064005A (ko) 2012-04-23 2015-05-26 플래시를 제거할 수 있는 디스플레이 패널의 구동 회로

Country Status (5)

Country Link
US (2) US20130278584A1 (ko)
JP (5) JP2013225119A (ko)
KR (5) KR101618403B1 (ko)
CN (4) CN102867493B (ko)
TW (2) TWI473065B (ko)

Families Citing this family (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI473065B (zh) * 2012-04-23 2015-02-11 Sitronix Technology Corp The drive circuit of the flashing display panel can be eliminated
JP6058289B2 (ja) * 2012-06-05 2017-01-11 サターン ライセンシング エルエルシーSaturn Licensing LLC 表示装置、撮像装置及び階調電圧生成回路
CN103794187B (zh) * 2014-01-27 2016-06-01 北京京东方光电科技有限公司 伽马参考电压产生装置及显示器
TWI562124B (en) * 2014-09-30 2016-12-11 Au Optronics Corp Pixel circuit and method for driving the same
CN106157870B (zh) * 2014-11-18 2019-04-02 深圳市华星光电技术有限公司 显示参数的调整方法、装置及液晶显示系统
TWI665654B (zh) * 2018-04-11 2019-07-11 立錡科技股份有限公司 Liquid crystal display and gamma voltage correction method thereof
TWI534792B (zh) * 2014-12-11 2016-05-21 Richtek Technology Corp Gamma Curve Correction Method for Liquid Crystal Display
CN105788514A (zh) * 2014-12-23 2016-07-20 昆山国显光电有限公司 驱动芯片的Gamma电压调整电路和方法以及AMOLED显示器
CN104680998B (zh) * 2015-03-18 2017-03-08 京东方科技集团股份有限公司 一种源极驱动器及液晶显示装置
CN105047154B (zh) * 2015-08-11 2017-10-17 武汉华星光电技术有限公司 驱动补偿电路、具有该电路的液晶显示装置及驱动方法
CN105070262B (zh) * 2015-08-26 2018-01-26 深圳市华星光电技术有限公司 一种源极驱动电路和液晶显示面板
KR20170072423A (ko) 2015-12-16 2017-06-27 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
US20170277006A1 (en) * 2016-03-25 2017-09-28 Shenzhen China Star Optoelectronics Technology Co., Ltd. Liquid crystal display panel and electrostatic discharge circuit
CN105676499A (zh) * 2016-03-25 2016-06-15 深圳市华星光电技术有限公司 液晶显示面板及其静电放电电路
CN106773399A (zh) * 2016-12-28 2017-05-31 武汉华星光电技术有限公司 一种阵列基板和液晶显示器
CN106898323B (zh) * 2017-04-07 2019-06-07 深圳市华星光电技术有限公司 一种液晶面板及其灰阶电压补偿方法、及其驱动电路
CN107331365B (zh) * 2017-08-30 2020-06-05 昆山龙腾光电股份有限公司 一种源极驱动器、显示装置及其显示分屏的消除方法
CN107492358B (zh) * 2017-09-14 2020-02-21 京东方科技集团股份有限公司 一种Gamma参考电压的产生电路及其产生方法
CN107886917B (zh) * 2017-10-31 2020-12-25 南京中电熊猫平板显示科技有限公司 显示装置及其电压补偿方法
TWI657429B (zh) * 2018-01-19 2019-04-21 奇景光電股份有限公司 顯示裝置與過驅動方法
CN110070835B (zh) * 2018-01-22 2021-05-28 矽创电子股份有限公司 电子纸显示驱动电路
TWI719391B (zh) * 2018-01-22 2021-02-21 矽創電子股份有限公司 顯示裝置的參考電壓產生器
CN108986731B (zh) * 2018-08-07 2021-10-08 京东方科技集团股份有限公司 一种显示面板及其补偿方法、显示装置
CN109285510B (zh) * 2018-09-11 2021-04-02 重庆惠科金渝光电科技有限公司 一种显示器、显示装置和接地电阻调节方法
CN109215577B (zh) 2018-09-11 2020-06-23 重庆惠科金渝光电科技有限公司 一种驱动电路、驱动方法和显示面板
CN109243355B (zh) * 2018-10-24 2021-04-06 惠科股份有限公司 伽马电压校正电路、方法及显示装置
US10861377B2 (en) 2018-10-24 2020-12-08 HKC Corporation Limited Gamma voltage correction circuit, method and display device
CN109741491B (zh) * 2018-12-18 2021-05-18 深圳市铁证科技有限公司 一种指静脉人脸锁主控模块
TWI750563B (zh) * 2019-01-03 2021-12-21 矽創電子股份有限公司 顯示驅動電路
CN109658890A (zh) * 2019-01-24 2019-04-19 南京中电熊猫平板显示科技有限公司 一种显示装置的数据补偿方法及显示装置
TWI701655B (zh) * 2019-04-25 2020-08-11 瑞鼎科技股份有限公司 應用於顯示驅動電路之公共電壓補償裝置及公共電壓補償方法
US11847988B2 (en) * 2019-08-02 2023-12-19 Sitronix Technology Corporation Driving method for flicker suppression of display panel and driving circuit thereof
US20210295788A1 (en) * 2020-03-17 2021-09-23 Novatek Microelectronics Corp. Display Panel Driving Method and Display Panel Driving Circuit Thereof
CN111933073B (zh) * 2020-09-27 2021-03-26 南京芯视元电子有限公司 一种灰阶电压产生电路
CN112150979B (zh) * 2020-10-23 2022-04-08 京东方科技集团股份有限公司 液晶显示装置及其驱动方法
CN113129849B (zh) * 2021-04-09 2022-11-01 深圳市华星光电半导体显示技术有限公司 像素驱动电路及像素驱动方法
CN114913829B (zh) 2022-05-19 2023-04-28 惠科股份有限公司 数据驱动电路、显示模组和显示装置

Family Cites Families (52)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0540451A (ja) * 1991-08-06 1993-02-19 Nec Corp 液晶駆動電圧発生回路
JP2780543B2 (ja) * 1991-11-06 1998-07-30 日本電気株式会社 液晶表示基板及び液晶表示装置
JPH07219484A (ja) * 1994-02-02 1995-08-18 Fujitsu Ltd 液晶表示装置
JP3689583B2 (ja) 1999-03-16 2005-08-31 キヤノン株式会社 液晶装置及び液晶装置の駆動方法
JP2001195031A (ja) 1999-10-27 2001-07-19 Internatl Business Mach Corp <Ibm> ガンマ補正用基準電位発生回路
JP3571993B2 (ja) * 2000-04-06 2004-09-29 キヤノン株式会社 液晶表示素子の駆動方法
JP3520863B2 (ja) * 2000-10-04 2004-04-19 セイコーエプソン株式会社 画像信号補正回路、その補正方法、液晶表示装置及び電子機器
JP2002214582A (ja) * 2001-01-23 2002-07-31 Hitachi Ltd 液晶表示装置
JP2002229520A (ja) * 2001-01-31 2002-08-16 Toshiba Corp 平面表示装置およびその駆動方法
JP2002250908A (ja) * 2001-02-23 2002-09-06 Matsushita Electric Ind Co Ltd 液晶表示装置及び画像表示応用機器
JP2002366112A (ja) * 2001-06-07 2002-12-20 Hitachi Ltd 液晶駆動装置及び液晶表示装置
JP4284494B2 (ja) * 2002-12-26 2009-06-24 カシオ計算機株式会社 表示装置及びその駆動制御方法
JP2004354625A (ja) * 2003-05-28 2004-12-16 Renesas Technology Corp 自発光表示装置及び自発光表示用駆動回路
JP4201193B2 (ja) * 2004-03-17 2008-12-24 ローム株式会社 ガンマ補正回路及びそれを備える表示装置
JP4364742B2 (ja) 2004-07-21 2009-11-18 株式会社ルネサステクノロジ 表示駆動装置
KR100691362B1 (ko) * 2004-12-13 2007-03-12 삼성전자주식회사 분할형 디지털/아날로그 컨버터 및 이를 구비하는 표시장치의 소스 드라이버
KR100700645B1 (ko) 2005-01-10 2007-03-27 삼성에스디아이 주식회사 액정 표시 장치 및 그의 구동방법
JP5017810B2 (ja) * 2005-07-15 2012-09-05 カシオ計算機株式会社 表示駆動装置及び表示装置
US7348952B2 (en) * 2005-08-09 2008-03-25 Sin-Min Chang Method and apparatus for stereoscopic display employing a transmissive active-matrix liquid crystal pixel array
KR20070034656A (ko) * 2005-09-26 2007-03-29 삼성전자주식회사 액정 표시 모듈 및 그의 구동방법
JP2007101570A (ja) * 2005-09-30 2007-04-19 Seiko Epson Corp 駆動装置、電気光学装置、電子機器及び駆動方法
KR101189277B1 (ko) 2005-12-06 2012-10-09 삼성디스플레이 주식회사 액정 표시 장치
KR100725976B1 (ko) * 2005-12-27 2007-06-08 삼성전자주식회사 감마 조정회로 및 감마 조정방법
KR101200966B1 (ko) 2006-01-19 2012-11-14 삼성디스플레이 주식회사 공통 전압 생성 회로 및 이를 포함하는 액정 표시 장치
JP4401378B2 (ja) * 2006-11-02 2010-01-20 Necエレクトロニクス株式会社 デジタルアナログ変換回路とデータドライバ及びそれを用いた表示装置
KR101361621B1 (ko) * 2007-02-15 2014-02-11 삼성디스플레이 주식회사 표시장치 및 이의 구동방법
JP2008242440A (ja) * 2007-02-28 2008-10-09 Casio Comput Co Ltd 表示駆動装置及び表示装置
CN101290744B (zh) * 2007-04-20 2010-11-03 联咏科技股份有限公司 背光模块的亮度补偿装置与方法
CN101295470B (zh) * 2007-04-25 2010-05-26 群康科技(深圳)有限公司 伽马电压输出电路和液晶显示装置
KR101438586B1 (ko) 2007-05-31 2014-09-05 엘지디스플레이 주식회사 액정표시장치와, 이의 감마커브 보상방법
KR101507152B1 (ko) 2007-07-09 2015-04-03 엘지디스플레이 주식회사 액정 표시 장치 및 이의 구동 방법
JP2009025665A (ja) * 2007-07-20 2009-02-05 Toshiba Corp ガンマ補正回路および表示制御回路
KR101264724B1 (ko) * 2007-12-21 2013-05-15 엘지디스플레이 주식회사 액정 표시장치 및 그의 구동방법
JP2010041368A (ja) * 2008-08-05 2010-02-18 Nec Electronics Corp 演算増幅回路及び表示パネル駆動装置
KR101492875B1 (ko) 2008-07-07 2015-02-12 삼성전자주식회사 감마 전압 컨트롤러, 이를 포함하는 계조 전압 제너레이터및 디스플레이 디바이스
US20100060621A1 (en) * 2008-09-10 2010-03-11 Himax Technologies Limited Source driver device and display device having the same
TWI406240B (zh) * 2008-10-17 2013-08-21 Hannstar Display Corp Liquid crystal display and its control method
CN100594413C (zh) * 2008-11-24 2010-03-17 上海广电光电子有限公司 液晶显示面板及其驱动方法
CN101739973A (zh) * 2008-11-27 2010-06-16 比亚迪股份有限公司 显示设备及其显示方法
CN102334153B (zh) * 2009-03-18 2013-12-04 夏普株式会社 显示装置
KR101330415B1 (ko) * 2009-04-30 2013-11-20 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
TWI420486B (zh) 2009-07-07 2013-12-21 Himax Tech Ltd 伽瑪電壓產生器及源極驅動器
KR20110014428A (ko) 2009-08-05 2011-02-11 삼성전자주식회사 대칭 계조전압을 출력하는 디스플레이 드라이버 회로
TW201108175A (en) * 2009-08-27 2011-03-01 Gigno Technology Co Ltd Non-volatile display module and non-volatile display apparatus
CN102013237A (zh) * 2009-09-07 2011-04-13 联咏科技股份有限公司 用来驱动一液晶显示面板的驱动装置及其相关显示装置
TWI436341B (zh) 2009-10-09 2014-05-01 Innolux Corp 電壓補償電路、顯示模組、顯示裝置及其控制方法
KR101751998B1 (ko) * 2010-07-22 2017-06-28 엘지디스플레이 주식회사 유기 발광다이오드 표시장치 및 그 구동방법
JP2012037772A (ja) * 2010-08-09 2012-02-23 Funai Electric Co Ltd 液晶表示装置
TWI401648B (zh) * 2010-08-11 2013-07-11 Orise Technology Co Ltd 用於驅動電子紙的驅動電路
TWM408885U (en) * 2010-11-23 2011-08-01 Sitronix Technology Corp signal generating circuit
KR101765656B1 (ko) * 2010-12-23 2017-08-08 삼성디스플레이 주식회사 구동 집적회로 및 이를 포함하는 표시장치
TWI473065B (zh) * 2012-04-23 2015-02-11 Sitronix Technology Corp The drive circuit of the flashing display panel can be eliminated

Also Published As

Publication number Publication date
TWI473065B (zh) 2015-02-11
JP2018077505A (ja) 2018-05-17
JP2013225119A (ja) 2013-10-31
CN102867493B (zh) 2016-08-03
JP6325999B2 (ja) 2018-05-16
JP2015111303A (ja) 2015-06-18
CN106898314A (zh) 2017-06-27
CN102867492B (zh) 2016-12-21
TWI473066B (zh) 2015-02-11
US9268419B2 (en) 2016-02-23
KR20130119342A (ko) 2013-10-31
US20130278584A1 (en) 2013-10-24
KR101763264B1 (ko) 2017-07-31
US20130278639A1 (en) 2013-10-24
JP5760028B2 (ja) 2015-08-05
CN105321489B (zh) 2019-12-20
KR20150064005A (ko) 2015-06-10
JP2015148816A (ja) 2015-08-20
CN102867492A (zh) 2013-01-09
TW201344667A (zh) 2013-11-01
KR20150037803A (ko) 2015-04-08
JP2013225120A (ja) 2013-10-31
KR101645618B1 (ko) 2016-08-05
KR101618403B1 (ko) 2016-05-04
KR101683945B1 (ko) 2016-12-07
KR20130119343A (ko) 2013-10-31
CN105321489A (zh) 2016-02-10
JP6486749B2 (ja) 2019-03-20
TW201344668A (zh) 2013-11-01
CN106898314B (zh) 2020-02-18
CN102867493A (zh) 2013-01-09

Similar Documents

Publication Publication Date Title
KR101763264B1 (ko) 플래시를 제거할 수 있는 디스플레이 패널의 구동 회로
US10515604B2 (en) Display device and driving method thereof
US10163392B2 (en) Active matrix display device and method for driving same
JP2008077005A (ja) 表示駆動装置及びそれを備える表示装置
US11270652B2 (en) Display device, data driving circuit, and data driving method having offset data voltage
TWI569239B (zh) 整合型源極驅動器及其液晶顯示器
US20240038188A1 (en) Driving method for flicker suppression of display panel and driving circuit thereof
KR20110072116A (ko) 액정 표시장치 및 그의 구동방법
KR20090019106A (ko) 액정 패널 및 이를 이용한 액정 표시장치
US20110043506A1 (en) Device for Driving LCD panel and Related Display Device
KR20180014337A (ko) 액정표시장치
JP2008216924A (ja) 表示装置および表示装置の駆動方法
JP2009163255A (ja) 表示装置の駆動方法
KR20110076647A (ko) 액정 표시장치 및 그의 구동방법
KR20090010832A (ko) 액정표시장치의 구동회로
KR20170003240A (ko) 액정 패널의 구동부 및 이를 포함하는 디스플레이 장치
KR101123332B1 (ko) 감마전압 인가장치 및 인가방법
KR20080048881A (ko) 액정 표시 장치
KR20110075417A (ko) 액정 표시장치 및 그의 구동방법
KR20070062680A (ko) 표시 패널, 이를 구비한 표시 장치 및 표시 장치의 구동방법

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant