KR100725976B1 - 감마 조정회로 및 감마 조정방법 - Google Patents

감마 조정회로 및 감마 조정방법 Download PDF

Info

Publication number
KR100725976B1
KR100725976B1 KR1020050130496A KR20050130496A KR100725976B1 KR 100725976 B1 KR100725976 B1 KR 100725976B1 KR 1020050130496 A KR1020050130496 A KR 1020050130496A KR 20050130496 A KR20050130496 A KR 20050130496A KR 100725976 B1 KR100725976 B1 KR 100725976B1
Authority
KR
South Korea
Prior art keywords
voltage
gamma
voltages
selector
gamma voltage
Prior art date
Application number
KR1020050130496A
Other languages
English (en)
Inventor
이지현
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020050130496A priority Critical patent/KR100725976B1/ko
Priority to TW095133169A priority patent/TWI331476B/zh
Priority to US11/544,161 priority patent/US7696967B2/en
Priority to JP2006310340A priority patent/JP5503099B2/ja
Priority to CN2006101686502A priority patent/CN1992790B/zh
Application granted granted Critical
Publication of KR100725976B1 publication Critical patent/KR100725976B1/ko
Priority to US12/726,446 priority patent/US8330690B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • H04N5/202Gamma control
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/63Generation or supply of power specially adapted for television receivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

감마 조정 회로 및 감마 조정 방법이 개시된다. 상기 감마 조정 회로는 제 1 전원 전압과 제 2 전원 전압 사이의 제 1 복수의 전압들 중에서 최상위 감마 전압과 최하위 감마 전압을 선택하여 출력하는 제 1 감마 전압 선택부, 최상위 감마 전압과 최하위 감마 전압을 수신하여 제 1 중간 전압과 제 2 중간 전압을 선택하여 출력하는 제 2 감마 전압 선택부, 최상위 감마 전압, 최하위 감마 전압, 제 1 중간 전압 및 제 2 중간 전압을 수신하여, 복수의 기준 전압들을 발생하는 제 3 감마 전압 선택부, 및 최상위 감마 전압, 최하위 감마 전압 및 복수의 기준 전압들을 수신하여 복수의 감마 전압들을 출력하는 감마 전압 발생부를 구비한다. 본 발명에 따른 감마 조정 회로 및 방법은 칩 면적을 감소시킬 수 있으며 다양한 감마 전압을 제공할 수 있는 장점이 있다.
감마전압

Description

감마 조정회로 및 감마 조정방법{Gamma control circuit and method thereof}
본 발명의 상세한 설명에서 인용되는 도면을 보다 충분히 이해하기 위하여 각 도면의 간단한 설명이 제공된다.
도 1은 디스플레이 구동 장치의 일부를 나타내는 블록도이다.
도 2는 종래의 감마 조정 회로를 나타내는 도면이다.
도 3은 도 2의 감마 커브 조정 예를 나타내는 도면이다.
도 4는 도 2의 가변 저항을 나타내는 도면이다.
도 5는 본 발명에 따른 감마 조정 회로를 나타내는 도면이다.
도 6은 본 발명의 다른 실시예에 따른 감마 조정 회로의 감마 조정 방법을 나타내는 플로우 차트이다.
본 발명은 감마 조정회로 및 감마 조정방법에 관한 것으로서, 특히, 최상위 감마 전압과 최하위 감마전압을 여러 전압들 중에서 선택하여 감마곡선을 조정하는 감마 조정회로 및 조정방법에 관한 것이다.
디스플레이 장치는 입력된 이미지 데이터와 출력되는 이미지와 선형적인 관계를 표시하지 못하기 때문에 이를 보상하여 출력하기 위하여 적당한 감마곡선을 이용하여 최적의 이미지를 표현한다. 하지만 동일한 이미지 데이터일지라도 패널 종류에 따라 적당한 감마곡선의 최대값, 최소값이 다르고, 또한 감마곡선의 기울기가 다르다.
따라서 다양한 감마곡선을 제공할 수 있는 감마 조정회로가 필요하다. 기존의 감마 조정회로는 조종할 수 있는 전압의 범위에 한계가 많았으며, 조정범위를 넓히기 위해서 많은 칩 면적을 요구했다. 적은 칩 면적에서 다양한 감마곡선을 제공할 수 있는 감마 조정회로 및 감마 조정방법이 요구된다.
도 1은 디스플레이 구동장치의 일부를 나타내는 블록도이다. 도 1을 참조하면, 디스플레이 구동장치의 디코더(120)는 입력 데이터를 수신한 후, 감마 조정회로(110)의 감마전압 (gray scale voltage)을 기준으로 입력 데이터에 해당하는 감마 전압을 디코더(120)의 출력으로 내보낸다.
입력 데이터가 6비트인 경우 감마전압은 64개의 경우의 전압들(V0 ~ V63)을 제공한다. 이때 동일한 입력 데이터라도 해당하는 감마전압이 다른 경우 실제로 출력되는 디코더(120)의 출력전압이 다르게 된다. 이렇듯 감마전압에 의해 출력값을 조정할 수 있기 때문에 각 디스플레이 패널에 맞도록 감마전압을 조절하기 위해서 감마 조정회로(110)의 사용이 요구된다.
도 2는 종래의 감마 조정회로를 나타내는 도면이다. 도 2를 참조하면, 감마 전압의 조정은 전체 감마전압들(V0 ~ V63) 중에서 특정 감마 전압들의 기준전압들 (VREF1 ~ VREF8)을 조정함으로써 이루어진다. 각 제어신호 (C1 ~ C4)에 의해서 각 가변저항(214, 216, 234, 236)의 저항값을 조절하여 감마전압을 조정한다.
제 1 제어신호 (C1)을 조절하여 제 1 가변저항(214)의 저항값을 조절하면 최상위 감마전압(V0)의 기준전압인 제 1 기준전압(VREF1)이 변한다. 즉 제 1 가변저항(214)의 저항값을 높이면 제 1 기준전압 (VREF1)의 값이 낮아지고 최상위 감마 전압(V0) 또한 낮아지며, 제 1 가변저항(214)의 저항값을 낮추면 제 1 기준전압(VREF1)이 높아지면 이에 따라 최상위 감마전압(V0)이 높아진다.
이와 동일하게 제 2 제어신호(C2)를 통하여 제 2 가변저항 (216)의 저항값을 낮추면 최하위 감마 전압(V63)의 제 8 기준전압 (VREF8)의 전압이 낮아지고 이에 따라 최하위 감마전압(V63)이 낮아진다. 제 2 가변저항(216)의 저항값을 높이면 제 8 기준전압(VREF8)이 높아져 최하위 감마전압(V63)도 높아진다. 제 3 제어신호(C3)에 의해 제 3 가변저항(234)의 저항값을 조절하고 제 4 제어신호(C4)에 의해 제 4 가변저항(236)의 저항값을 조절하여 전체적인 감마곡선의 모양을 결정한다.
제 1 저항열(252)은 제 1 가변저항(214)과 제 3 가변저항(234)을 연결하여 제 2 기준전압(VREF2)으로 사용될 전압들을 발생하고 발생된 전압들 중에서 하나의 전압이 제 1 기준전압 제어신호(Q1)에 의해 제 2 기준전압(VREF2)으로 선택된다. 제 2 저항열(254)은 제 3 가변저항(234)과 제 4 가변저항(236)을 연결하여 복수의 전압들을 발생하고 전압 선택기(258)는 제 2 기준전압 제어신호(Q2) 내지 제 5 기준전압 제어신호(Q5)에 의해 제 3 기준전압 (VREF3) 내지 제 6 기준전압 (VREF6)을 출력한다.
제 3 저항열(256)은 제 4 가변저항(236)과 제 2 가변저항(216)을 연결하여 복수의 전압을 발생하고 전압 선택기(258)는 제 6 기준전압 제어신호(Q6)에 따라 제 7 기준전압(VREF7)을 출력한다. 전압을 안정화를 위하여 각 기준전압 (VREF1 ~ VREV8)은 모두 전압 팔로워(voltage follower)를 통하여 출력된다. 제 4 저항열(270)은 제 2 기준전압 (VREF2) 내지 제 7 기준전압 (VREF7)을 수신하여 최상위 감마전압(V0)과 최하위 감마전압(V63)을 제외한 나머지 감마전압들(V1 ~ V62)을 출력한다.
도 3은 제 1 제어신호 (C1) 내지 제 4 제어신호 (C4)에 따른 감마곡선의 예를 보여준다.
제 1 제어신호 (C1)에 의해 제 1 가변저항(214)의 저항값이 변하고, 이에 따라 제 1 기준전압(VREF1)과 최상위 감마전압(V0)이 변한다. 또한 그에 따라 감마 곡선의 기울기기 변함을 알 수 있다. 제 2 제어신호(C2)에 의하여 제 2 가변저항(216)의 저항값이 변하면 도 3 과 같이 최하위 감마전압(V63)이 변하며 전체적인 감마곡선이 변한다. 제 3 제어신호(C3)와 제 4 제어신호(C4)에 의해 제 3 가변저항(234)과 제 4 가변저항(236)의 저항값이 변하면 최상위 감마전압(V)과 최하위 감마 전압(V63)은 큰 변화가 없고, 중간의 기준전압들(VREF2 ~ VREF7)의 전압 값이 바뀌어 감마전압들이 바뀌어 도 3과 같이 감마곡선의 전체적인 기울기가 변한다.
도 4는 도 2의 가변저항의 실시예를 나타내는 도면이다. 도 4에 의하면 가변 저항은 일련의 저항열과 아날로그 스위치로 구성되는데 제어신호에 따라 아날로그 스위치를 온/오프하여 연결되는 저항 개수를 조절하여 저항값을 조정한다.
다양한 감마전압들을 제공하기 위해서는 제어신호들(C1 ~ C4)과 기준전압 제어 신호들(Q1 ~ Q6)에 의하여 조정되는 범위가 넓어야 한다. 이를 위해서는 가변저항의 일련의 저항들의 수와 아날로그 스위치 수가 증가 되어야 하며 또한 아날로그 스위치의 저항값을 줄이기 위해서는 스위치가 매우 커야 한다. 그리고 제 1 가변 저항(214)의 저항값을 변경하면 총 저항값이 바뀌게 되어 모든 기준전압들(VREF1 ~ VREF8)이 변하여 사용자가 감마조정에 불편함이 있다.
이와 같이 종래의 가변저항을 이용하는 감마 조정회로는 칩 면적이 크면서 감마조정이 불편했다. 따라서 감마전압의 조정 폭을 증가시키면서 최소의 면적을 차지할 수 있는 감마 조정회로가 필요하며 또한 감마조정이 간편한 방식이 요구된다.
본 발명이 이루고자 하는 기술적 과제는 적은 면적을 차지하면서 조정 폭이 넓고 조절이 용이한 감마 조정회로를 제공하는 데 있다.
본 발명이 이루고자 하는 다른 기술적 과제는 감마전압 조정이 용이하고 조정 폭이 넓은 감마 구동방법을 제공하는 데 있다.
상기 기술적 과제를 달성하기 위한 본 발명의 실시예에 따른 감마 조정회로는 최상위 감마전압과 최하위 감마전압을 선택하여 칩 면적을 감소시키고 감마전압 조절을 용이하게 하는 감마 조정회로에 관한 것으로 제 1 감마전압 선택부, 제 2 감마전압 선택부, 제 3 감마전압 선택부 및 감마전압 발생부를 구비한다.
제 1 감마전압 선택부는 제 1 전원전압과 제 2 전원전압 사이의 제 1 복수의 전압들 중에서 최상위 감마전압과 최하위 감마전압을 선택하여 출력한다.
제 2 감마전압 선택부는 상기 최상위 감마전압과 상기 최하위 감마전압을 수신하여 제 1 중간전압과 제 2 중간전압을 선택하여 출력한다.
제 3 감마전압 선택부는 상기 최상위 감마전압, 상기 최하위 감마전압, 상기 제 1 중간전압 및 상기 제 2 중간전압을 수신하여, 복수의 기준전압들을 발생한다.
감마전압 발생부는 상기 최상위 감마전압, 최하위 감마전압 및 상기 복수의 기준전압들을 수신하여 감마전압들을 출력한다.
상기 다른 기술적 과제를 달성하기 위한 본 발명의 실시예에 따른 감마 조정회로는 제 1저항열, 제 1 전압 선택기, 제 2 전압 선택기, 제 1 전압 팔로워, 제 2 전압 팔로워, 제 2 저항열, 제 3 전압 선택기, 제 4 전압 선택기, 제 3 전압 팔로워, 제 4 전압 팔로워, 제 3 저항열, 복수의 전압 선택기들, 복수의 전압 팔로워들 및 제 4 저항열을 구비한다.
제 1 저항열은 제 1 전원 전압과 제 2 전원 전압 사이를 복수의 저항들로 연결하여 복수의 전압들을 발생하고, 제 1 전압 선택기는 제 1 제어 신호에 따라 상기 복수의 전압들 중에서 하나의 전압을 선택한다. 그리고 제 2 전압 선택기는 제 2 제어 신호에 따라 상기 복수의 전압들 중에서 하나의 전압을 선택하여 출력한다. 제 1 전압 팔로워는 상기 제 1 전압 선택기의 출력 전압을 수신하여 최상위 감마 전압으로 출력하고 제 2 전압 팔로워는 상기 제 2 전압 선택기의 출력 전압을 수신하여 최하위 감마 전압으로 출력한다.
제 2 저항열은 상기 최상위 감마 전압과 상기 최하위 감마 전압 사이를 복수의 저항들로 연결하여 제 1 복수의 중간 전압들을 발생하고, 제 3 전압 선택기는 제 3 제어 신호에 따라 상기 제 1 복수의 중간 전압들 중에서 하나를 선택하며, 제 4 전압 선택기는 제 4 제어 신호에 따라 상기 제 1 복수의 중간 전압들 중에서 하나를 선택한다. 제 3 전압 팔로워는 상기 제 3 전압 선택기의 출력 전압을 수신하여 제 1 중간 전압으로 출력하고, 제 4 전압 팔로워는 상기 제 4 전압 선택기의 출력 전압을 수신하여 제 2 중간 전압으로 출력한다.
제 3 저항열은 상기 최상위 감마 전압, 상기 제 1 중간 전압, 상기 제 2 중간 전압 그리고 상기 최하위 감마 전압을 수신하여 제 2 복수의 중간 전압들을 발생하고, 복수의 전압 선택기들은 상기 제 2 복수의 중간 전압들 중에서 복수의 기준 전압들을 선택한다. 복수의 전압 팔로워들은 상기 복수의 기준 전압들을 수신하여 안정화된 복수의 기준 전압들로 출력한다. 그리고 제 4 저항열은 상기 최상위 감마 전압, 상기 안정화된 복수의 기준 전압들 및 상기 최하위 감마 전압을 수신하여 감마 전압을 출력한다.
상기 다른 기술적 과제를 달성하기 위한 본 발명의 실시예에 따른 감마 조정방법은 복수의 전압 레벨들 중에서 감마 전압을 선택하여 감마 전압을 조정할 수 있는 감마 조정 방법에 관한 것이다.
감마 조정 방법은 제 1 전원 전압과 제 2 전원 전압 사이의 제 1 복수의 전압 레벨들 중에서 최상위 감마 전압과 최하위 감마 전압을 선택하는 단계, 상기 최상위 감마 전압과 상기 최하위 감마 전압 사이의 제 2 복수의 전압 레벨들 중에서 제 1 중간 전압과 제 2 중간 전압을 선택하는 단계, 상기 최상위 감마 전압과 상기 제 1 중간 전압 사이, 상기 제 1 중간 전압과 상기 제 2 중간 전압 사이 및 상기 제 2 중간 전압과 상기 최하위 중간 전압 사이의 각각의 복수의 전압 레벨들 중에서 기준 전압들을 선택하는 단계 및 상기 최상위 감마 전압, 상기 기준 전압들 및 상기 최하위 감마 전압을 기준으로 하여 감마 전압을 발생하는 단계를 구비한다.
상기 최상위 감마 전압과 상기 최하위 감마 전압을 선택하는 단계는 상기 제 1 전원 전압과 상기 제 2 전원 전압을 저항열로 연결하여 상기 제 1복수의 전압 레벨들을 발생하는 단계, 제 1 제어 신호에 따라 상기 제 1 복수의 전압 레벨들 중에서 최상위 감마 전압을 선택하는 단계, 및 제 2 제어 신호에 따라 상기 제 1 복수의 전압 레벨들 중에서 최하위 감마 전압을 선택하는 단계를 더 구비한다.
상기 제 1 중간 전압과 상기 제 2 중간 전압을 선택하는 단계는 상기 최상위 감마 전압과 상기 최하위 감마 전압을 저항열로 연결하여 상기 제 2 복수의 전압 레벨들을 발생하는 단계, 제 3 제어 신호에 따라 상기 제 2 복수의 전압 레벨들 중에서 제 1 중간 전압을 선택하는 단계, 및 제 4 제어 신호에 따라 상기 제 2 복수의 전압 레벨들 중에서 제 2 중간 전압을 선택하는 단계를 더 구비한다.
본 발명과 본 발명의 동작상의 이점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시예를 예시하는 첨부 도면 및 도면에 기재된 내용을 참조하여야 한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 5는 본 발명의 실시예에 따른 감마 조정 회로를 나타낸다. 도 5를 참조하면, 본 발명의 실시예에 따른 감마 조정 회로(500)는 제 1 감마 전압 선택부(510), 제 2 감마 전압 선택부(530), 제 3 감마 전압 선택부(550) 및 감마 전압 발생부(570)를 구비한다.
제 1 감마 전압 선택부(510)의 제 1 저항열(512)은 제 1 전원 전압(VDD)과 제 2 전원 전압(VSS)를 연결하여 제 1 복수의 전압들을 발생시킨다. 제1전압 선택기(514)는 발생된 제 1 복수의 전압들 중에서 제 1 제어 신호(C1)에 따라 최상위 감마 전압(V0)이자 제 1 기준 전압(VREF1)을 선택한다. 제 1 기준 전압(VREF1)과 최상위 감마 전압(V0)은 동일한 전압이다. 제 2 전압 선택기(516)는 제 2 제어 신호(C2)에 따라 제 8 기준 전압(VREF8)이자 최하위 감마 전압(V63)으로 제 1 복수의 전압들 중에서 하나의 전압을 선택한다. 최하위 감마 전압(V63)과 제 8 기준 전압(VREF8)은 동일한 전압으로서 사용되는 위치에 따라 이름만 다른 전압이다.
제 1 기준 전압(VREF1)과 제 8 기준 전압(VREF8)은 제 1 감마 전압 선택부 이후 다른 부분에서 사용되는 전압들이므로 안정된 전압을 유지하기 위하여 제 1 전압 팔로워(518)와 제 2 전압 팔로워(520)를 통하여 출력된다. 종래의 감마 조정 회로에서는 최상위 감마 전압과 최하위 감마 전압을 발생하기 위하여 가변 저항을 사용한 반면 본 발명은 저항열에서 생성된 복수의 전압 레벨들 중에서 하나의 전압을 선택하는 방식을 사용함으로써 가변 저항에 의해 많은 면적이 필요했던 감마 조정 회로의 면적이 줄어들 수 있다.
제 2 감마 전압 선택부(530)는 제 2 저항열(532), 제 3 전압 선택기(534), 제 4 전압 선택기(536), 제 3 전압 팔로워(538) 및 제 4 전압 팔로워(540)를 구비한다. 제 2 저항열은 제 1 감마 전압 선택부(510)의 출력 전압인 제 1 기준 전압(VREF1)과 제 8 기준 전압(VREF8) 사이를 연결하여 제 2 복수의 전압들을 발생시킨다. 제 3 전압 선택기(534)는 제 3 제어 신호(C3)에 따라 제 2 복수의 전압들 중에서 하나를 선택하여 제 1 중간 전압으로 출력하고, 제 4 전압 선택기(536)는 제 4 제어 신호(C4)에 따라 제 2 복수의 전압들 중에서 하나를 선택하여 제 2 중간 전압으로 출력한다.
제 1 중간 전압과 제 2 중간 전압은 감마 곡선의 전체적인 기울기를 결정하는 전압으로 도 3에서 보는 바와 같이 감마 전압의 범위가 일정한 상태에서 감마 곡선의 기울기를 조절할 수 있다. 제 3 전압 팔로워(538)와 제 4 전압 팔로워(536)는 제 1 및 제 2 전압 팔로워(518, 520)와 같이 출력 전압을 안정화시키는 역할을 한다.
종래의 감마 조정 회로에서 제 1 중간 전압과 제 2 중간 전압을 발생하기 위하여 가변 저항을 사용하는 것과 달리 본 발명에서는 저항열에서 여러 전압 레벨들을 발생한 후 적당한 전압을 선택하는 방식으로 변경함으로써 적은 면적의 감마 조정 회로를 구현할 수 있다.
제 3 감마 전압 선택부(550)는 제 3 저항열(552), 제 4 저항열(554), 제 5 저항열(556), 복수의 전압 선택기들(558) 및 복수의 전압 팔로워들을 구비한다. 제 3 저항열(552)은 제 1 기준 전압(VREF1)과 제 1 중간 전압을 연결하여 제 3 복 수의 전압들을 발생하고, 제 4 저항열(554)은 제 1 중간 전압과 제 2 중간 전압을 연결하여 제 4 복수의 전압들을 발생하며, 제 5 저항열(556)은 제 2 중간 전압과 제 8 기준 전압(VREF8)을 연결하여 제 5 복수의 전압들을 발생한다.
복수의 전압 선택기들(558)은 제 3, 제 4 및 제 5 복수의 전압들 중에서 대응되는 기준 전압 제어 신호(Q1 ~ Q6)에 따라 제 2 기준 전압(VREF2) 내지 제 7 기준 전압(VREF7)을 선택 출력한다. 제 2 기준 전압(VREF2) 내지 제 7 기준 전압(VREF7)은 안정화된 전압을 제공하기 위하여 복수의 전압 팔로워들을 통하여 출력될 수 있다.
감마 전압 발생부(570)는 저항열로 구성되며 제 1 기준 전압(VREF1) 내지 제8 기준 전압(VREF8)을 입력받아 복수의 감마 전압들(V0 ~ V63)을 발생하여 출력한다.
도 6은 본 발명의 다른 실시예에 따른 감마 조정 회로의 감마 조정 방법을 나타내는 플로우 차트이다.
도 6을 참조하면, 본 발명의 실시예에 따른 감마 조정 방법은 최상위 감마 전압과 최하위 감마 전압을 복수의 전압 레벨들 중에서 선택함으로써 감마 전압을 조정하는 감마 조정 방법에 관한 것이다.
감마 조정 방법(600)은 제 1 전원 전압과 제 2 전원 전압 사이의 제 1 복수의 전압 레벨들 중에서 최상위 감마 전압과 최하위 감마 전압을 선택하는 단계(610), 최상위 감마 전압과 최하위 감마 전압 사이의 제 2 복수의 전압 레벨들 중에서 제 1 중간 전압과 제 2 중간 전압을 선택하는 단계(620), 최상위 감마 전압과 제 1 중간 전압 사이, 제 1 중간 전압과 제 2 중간 전압 사이 및 제 2 중간 전압과 최하위 감마 전압 사이의 각각의 복수의 전압 레벨들 중에서 기준 전압들을 선택하는 단계(630) 및 최상위 감마 전압, 기준 전압들 및 최하위 감마 전압을 기준으로 하여 감마 전압을 발생하는 단계(640)를 구비한다.
최상위 감마 전압과 최하위 감마 전압을 선택하는 단계(610)는 상세하게는 제 1 전원 전압과 제 2 전원 전압을 저항열로 연결하여 제 1 복수의 전압 레벨들을 발생하는 단계(612) 및 제 1 제어 신호와 제 2 제어 신호에 따라 제 1 복수의 전압 레벨들 중에서 최상위 감마 전압과 최하위 감마 전압을 선택하는 단계(614)를 더 구비한다.
제 1 중간 전압과 제 2 중간 전압을 선택하는 단계(620)는 최상위 감마 전압과 최하위 감마 전압을 저항열로 연결하여 제 2 복수의 전압 레벨들을 발생하는 단계(612) 및 제 3 제어 신호와 제 4 제어 신호에 따라 제 2 복수의 전압 레벨들 중에서 제 1 중간 전압과 제 2 중간 전압을 선택하는 단계(624)를 더 구비한다.
이상에서와 같이 도면과 명세서에서 최적 실시예가 개시되었다. 여기서 특정한 용어들이 사용되었으나, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미 한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다.
그러므로 본 기술분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이 다.
상술한 바와 같이 본 발명에 따른 감마 조정 회로 및 감마 조정 방법은 최상위 감마 전압과 최하위 감마 전압을 복수의 전압들 중에서 선택하여 출력함으로써 적은 칩 면적으로 다양한 감마 전압을 제공할 수 있는 장점이 있다.

Claims (13)

  1. 제 1 전원 전압과 제 2 전원 전압 사이의 제 1 복수의 전압들 중에서 최상위 감마 전압과 최하위 감마 전압을 선택하여 출력하는 제 1 감마 전압 선택부;
    상기 최상위 감마 전압과 상기 최하위 감마 전압을 수신하여 제 1 중간 전압과 제 2 중간 전압을 선택하여 출력하는 제 2 감마 전압 선택부;
    상기 최상위 감마 전압, 상기 최하위 감마 전압, 상기 제 1 중간 전압 및 상기 제 2 중간 전압을 수신하여, 복수의 기준 전압들을 발생하는 제 3 감마 전압 선택부; 및
    상기 최상위 감마 전압, 최하위 감마 전압 및 상기 복수의 기준 전압들을 수신하여 복수의 감마 전압들을 출력하는 감마 전압 발생부를 구비하는 것을 특징으로 하는 감마 조정 회로.
  2. 제 1 항에 있어서, 상기 제 2 감마 전압 선택부는 상기 제 1 중간 전압과 상기 제 2 중간 전압을 조절함으로써 감마 곡선의 기울기를 조정하는 것을 특징으로 하는 감마 조정 회로.
  3. 제 1 항에 있어서, 상기 제 3 감마 전압 선택부는 상기 복수의 기준 전압들을 조절함으로써 감마 곡선을 미세 조정하는 것을 특징으로 하는 감마 조정 회로.
  4. 제 1 항에 있어서, 상기 제 1 감마 전압 선택부는,
    상기 제 1 전원 전압과 상기 제 2 전원 전압을 연결하여 상기 제 1 복수의 전압들을 발생하는 제 1 저항열;
    제 1 제어 신호에 따라 상기 제 1 복수의 전압들 중에서 하나를 선택하여 최상위 감마 전압으로 출력하는 제 1 전압 선택기; 및
    제 2 제어 신호에 따라 상기 제 1 복수의 전압들 중에서 하나를 선택하여 최하위 감마 전압으로 출력하는 제 2 전압 선택기를 구비하는 것을 특징으로 하는 감마 조정 회로.
  5. 제 4 항에 있어서, 상기 제 1 감마 전압 선택부는,
    상기 제 1 전압 선택기에 의해 선택된 신호를 안정화하여 상기 최상위 감마 전압으로 출력하는 제 1 전압 팔로워; 및
    상기 제 2 전압 선택기에 의해 선택된 신호를 안정화하여 상기 최하위 감마 전압으로 출력하는 제 2 전압 팔로워를 더 구비하는 것을 특징으로 하는 감마 조정 회로.
  6. 제 1 항에 있어서, 상기 제 2 감마 전압 선택부는,
    상기 최상위 감마 전압과 상기 최하위 감마 전압을 연결하여 제 2 복수의 전압들을 발생하는 제 2 저항열;
    제 3 제어 신호에 따라 상기 제 2 복수의 전압들 중에서 하나를 선택하여 상 기 제 1 중간 전압을 출력하는 제 3 전압 선택기; 및
    제 4 제어 신호에 따라 상기 제 2 복수의 전압들 중에서 하나를 선택하여 상기 제 2 중간 전압을 출력하는 제 4 전압 선택기를 구비하는 것을 특징으로 하는 감마 조정 회로.
  7. 제 6 항에 있어서, 상기 제 2 감마 전압 선택부는,
    상기 제 3 전압 선택기에 의해 선택된 신호를 안정화하여 상기 제 1 중간 전압으로 출력하는 제 3 전압 팔로워; 및
    상기 제 4 전압 선택기에 의해 선택된 신호를 안정화하여 상기 제 2 중간 전압으로 출력하는 제 4 전압 팔로워를 더 구비하는 것을 특징으로 하는 감마 조정 회로.
  8. 제 1 항에 있어서, 상기 제 3 감마 전압 선택부는,
    상기 최상위 감마 전압과 상기 제 1 중간 전압 사이를 연결하여 제 3 복수의전압들을 발생하는 제 3 저항열;
    상기 제 1 중간 전압과 상기 제 2 중간 전압 사이를 연결하여 제 4 복수의 전압들을 발생하는 제 4 저항열;
    상기 제 2 중간 전압과 상기 최하의 감마 전압 사이를 연결하여 제 5 복수의 전압들을 발생하는 제 5 저항열;
    상기 제 3, 제 4 및 제 5 복수의 전압들 중에서 상기 복수의 기준 전압들을 선택하여 출력하는 복수의 전압 선택기들을 구비하는 것을 특징으로 하는 감마 조정 회로.
  9. 제 1 항에 있어서, 상기 감마 전압 발생부는 저항열로 구성된 것을 특징으로 하는 감마 조정 회로.
  10. 제 1 전원 전압과 제 2 전원 전압 사이를 복수의 저항들로 연결하여 복수개의 전압들을 발생하는 제 1 저항열;
    제 1 제어 신호에 따라 상기 복수의 전압들 중에서 하나의 전압을 선택하는 제1 전압 선택기;
    제 2 제어 신호에 따라 상기 복수의 전압들 중에서 하나의 전압을 선택하는 제2 전압 선택기;
    상기 제 1 전압 선택기의 출력 전압을 수신하여 최상위 감마 전압으로 출력하는 제 1 전압 팔로워;
    상기 제 2 전압 선택기의 출력 전압을 수신하여 최하위 감마 전압으로 출력하는 제 2 전압 팔로워;
    상기 최상위 감마 전압과 상기 최하위 감마 전압 사이를 복수의 저항들로 연결하여 제 1 복수의 중간 전압들을 발생하는 제 2 저항열;
    제 3 제어 신호에 따라 상기 제 1 복수의 중간 전압들 중에서 하나를 선택하는 제 3 전압 선택기;
    제 4 제어 신호에 따라 상기 제 1 복수의 중간 전압들 중에서 하나를 선택하는 제 4 전압 선택기;
    상기 제 3 전압 선택기의 출력 전압을 수신하여 제 1 중간 전압으로 출력하는 제 3 전압 팔로워;
    상기 제 4 전압 선택기의 출력 전압을 수신하여 제 2 중간 전압으로 출력하는 제 4 전압 팔로워;
    상기 최상위 감마 전압, 상기 제 1 중간 전압, 상기 제 2 중간 전압 그리고상기 최하위 감마 전압을 수신하여 제 2 복수의 중간 전압들을 발생하는 제 3 저항열;
    상기 제 2 복수의 중간 전압들 중에서 복수의 기준 전압들을 선택하는 복수개의 전압 선택기들;
    상기 복수의 기준 전압들을 수신하여 안정화된 복수의 기준 전압들로 출력하는 복수의 전압 팔로워들; 및
    상기 최상위 감마 전압, 상기 안정화된 복수의 기준 전압들 및 상기 최하위감마 전압을 수신하여 감마 전압을 출력하는 제 4 저항열을 구비하는 것을 특징으로 하는 감마 조정 회로 .
  11. 제 1 전원 전압과 제 2 전원 전압 사이의 제 1 복수의 전압 레벨들 중에서 최상위 감마 전압과 최하위 감마 전압을 선택하는 단계;
    상기 최상위 감마 전압과 상기 최하위 감마 전압 사이의 제 2 복수의 전압 레벨들 중에서 제 1 중간 전압과 제 2 중간 전압을 선택하는 단계;
    상기 최상위 감마 전압과 상기 제 1 중간 전압 사이, 상기 제 1 중간 전압과 상기 제 2 중간 전압 사이 및 상기 제 2 중간 전압과 상기 최하위 중간 전압 사이의 각각의 복수의 전압 레벨들 중에서 기준 전압들을 선택하는 단계; 및
    상기 최상위 감마 전압, 상기 기준 전압들 및 상기 최하위 감마 전압을 기준으로 하여 감마 전압을 발생하는 단계를 구비하는 것을 특징으로 하는 감마 조정 방법.
  12. 제 11 항에 있어서, 상기 최상위 감마 전압과 상기 최하위 감마 전압을 선택하는 단계는,
    상기 제 1 전원 전압과 상기 제 2 전원 전압을 저항열로 연결하여 상기 제 1복수의 전압 레벨들을 발생하는 단계;
    제 1 제어 신호에 따라 상기 제 1 복수의 전압 레벨들 중에서 최상위 감마 전압을 선택하는 단계; 및
    제 2 제어 신호에 따라 상기 제 1 복수의 전압 레벨들 중에서 최하위 감마 전압을 선택하는 단계를 더 구비하는 것을 특징으로 하는 감마 조정 방법.
  13. 제 11 항에 있어서, 상기 제 1 중간 전압과 상기 제 2 중간 전압을 선택하는 단계는,
    상기 최상위 감마 전압과 상기 최하위 감마 전압을 저항열로 연결하여 상기 제 2 복수의 전압 레벨들을 발생하는 단계;
    제 3 제어 신호에 따라 상기 제 2 복수의 전압 레벨들 중에서 제 1 중간 전압을 선택하는 단계; 및
    제 4 제어 신호에 따라 상기 제 2 복수의 전압 레벨들 중에서 제 2 중간 전압을 선택하는 단계를 더 구비하는 것을 특징으로 하는 감마 조정 방법.
KR1020050130496A 2005-12-27 2005-12-27 감마 조정회로 및 감마 조정방법 KR100725976B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020050130496A KR100725976B1 (ko) 2005-12-27 2005-12-27 감마 조정회로 및 감마 조정방법
TW095133169A TWI331476B (en) 2005-12-27 2006-09-08 Gamma control circuit and method thereof
US11/544,161 US7696967B2 (en) 2005-12-27 2006-10-06 Gamma control circuit and method thereof
JP2006310340A JP5503099B2 (ja) 2005-12-27 2006-11-16 ガンマ調整回路及びガンマ調整方法
CN2006101686502A CN1992790B (zh) 2005-12-27 2006-12-20 伽马控制电路及其方法
US12/726,446 US8330690B2 (en) 2005-12-27 2010-03-18 Gamma control circuit and method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050130496A KR100725976B1 (ko) 2005-12-27 2005-12-27 감마 조정회로 및 감마 조정방법

Publications (1)

Publication Number Publication Date
KR100725976B1 true KR100725976B1 (ko) 2007-06-08

Family

ID=38214707

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050130496A KR100725976B1 (ko) 2005-12-27 2005-12-27 감마 조정회로 및 감마 조정방법

Country Status (5)

Country Link
US (2) US7696967B2 (ko)
JP (1) JP5503099B2 (ko)
KR (1) KR100725976B1 (ko)
CN (1) CN1992790B (ko)
TW (1) TWI331476B (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101534681B1 (ko) * 2009-03-04 2015-07-07 삼성전자주식회사 개별 계조전압 발생기를 구비하는 디스플레이 드라이버 회로
KR101806406B1 (ko) 2010-12-29 2017-12-08 삼성디스플레이 주식회사 계조 전압 생성기 및 이를 포함하는 표시 장치

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070054802A (ko) * 2005-11-24 2007-05-30 삼성전자주식회사 액정 표시 장치의 구동 장치
JP4936854B2 (ja) * 2006-10-25 2012-05-23 ルネサスエレクトロニクス株式会社 表示装置、及び表示パネルドライバ
CN101595516A (zh) * 2007-01-31 2009-12-02 Nxp股份有限公司 针对显示驱动信号的伽玛校正的方法及装置
US20080303767A1 (en) * 2007-06-01 2008-12-11 National Semiconductor Corporation Video display driver with gamma control
JP2009210607A (ja) * 2008-02-29 2009-09-17 Hitachi Displays Ltd 液晶表示装置
TWI413075B (zh) * 2009-04-06 2013-10-21 Chunghwa Picture Tubes Ltd 顯示器及其伽瑪調整電路
TWI407428B (zh) * 2009-05-20 2013-09-01 Novatek Microelectronics Corp 用於一平面顯示器之伽瑪電壓產生裝置
US20100321361A1 (en) * 2009-06-19 2010-12-23 Himax Technologies Limited Source driver
KR20110014428A (ko) * 2009-08-05 2011-02-11 삼성전자주식회사 대칭 계조전압을 출력하는 디스플레이 드라이버 회로
WO2012081213A1 (ja) * 2010-12-17 2012-06-21 シャープ株式会社 表示装置の駆動装置、駆動方法、および表示装置システム
KR101921990B1 (ko) * 2012-03-23 2019-02-13 엘지디스플레이 주식회사 액정표시장치
TWI473066B (zh) * 2012-04-23 2015-02-11 Sitronix Technology Corp Display panel and its drive circuit
US20140009510A1 (en) * 2012-07-05 2014-01-09 Iwatt Inc. Display Device with Backlight Dimming Compensation
TWI570680B (zh) 2012-09-13 2017-02-11 聯詠科技股份有限公司 源極驅動器及更新伽瑪曲線的方法
CN103680431B (zh) * 2012-09-26 2016-12-21 联咏科技股份有限公司 源极驱动器及更新伽玛曲线的方法
CN104637435B (zh) * 2013-11-13 2017-05-24 奇景光电股份有限公司 伽马电压驱动电路及相关显示装置
KR102130142B1 (ko) * 2013-12-31 2020-07-06 엘지디스플레이 주식회사 감마기준전압 발생회로 및 이를 포함하는 표시장치
US9275600B2 (en) * 2014-03-25 2016-03-01 Shenzhen China Star Optoelectronics Technology Co., Ltd Source electrode driving module with Gamma correction and LCD panel
CN104091575A (zh) 2014-06-26 2014-10-08 京东方科技集团股份有限公司 伽马电压产生电路及产生方法、数据驱动器
KR102234713B1 (ko) * 2014-10-22 2021-03-31 엘지디스플레이 주식회사 감마전압 발생회로 및 이를 포함하는 액정표시장치
US9952264B2 (en) * 2015-01-13 2018-04-24 Apple Inc. Display driver integrated circuit architecture with shared reference voltages
CN104732949B (zh) * 2015-04-17 2019-01-22 京东方科技集团股份有限公司 伽马电压生成电路、驱动单元、显示装置和色坐标调节方法
US9772756B2 (en) * 2015-06-01 2017-09-26 Novatek Microelectronics Corp. Display driver and method for adjusting color temperature of image
CN105489181B (zh) 2016-01-04 2019-03-12 京东方科技集团股份有限公司 开启电压供应电路、方法、不良分析方法和显示装置
KR102539963B1 (ko) 2018-05-03 2023-06-07 삼성전자주식회사 감마 전압 생성 회로 및 이를 포함하는 디스플레이 구동 장치
KR102585594B1 (ko) * 2018-07-10 2023-10-05 주식회사 디비글로벌칩 감마 보정 회로 및 방법
CN110738963B (zh) * 2018-07-20 2021-10-01 矽创电子股份有限公司 显示器驱动电路
CN109256100B (zh) * 2018-09-30 2020-10-16 惠科股份有限公司 一种显示面板的驱动方法和驱动系统
CN112951157B (zh) * 2021-02-08 2022-12-30 京东方科技集团股份有限公司 伽马标准电压和伽马驱动电压产生电路、显示装置
CN116469354A (zh) * 2023-04-27 2023-07-21 惠科股份有限公司 伽马电路、显示面板的驱动电路及显示面板

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020058910A (ko) * 2000-12-30 2002-07-12 박종섭 감마 보정 기능을 갖는 아날로그-디지탈 컨버터
KR20050058761A (ko) * 2003-12-12 2005-06-17 삼성전자주식회사 감마보정 디지털 아날로그 변환기 및 그 변환방법과, 이를사용한 소스구동 집적회로 및 평판표시장치
KR20050110939A (ko) * 2004-05-20 2005-11-24 삼성에스디아이 주식회사 계조전압 생성장치 및 이를 이용한 발광 표시 장치
KR20050111920A (ko) * 2004-05-24 2005-11-29 삼성에스디아이 주식회사 Rgb 계조전압 생성장치 및 이를 이용한 발광 표시 장치

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3199978B2 (ja) * 1995-03-31 2001-08-20 シャープ株式会社 液晶表示装置
KR100731024B1 (ko) 2000-07-04 2007-06-22 엘지.필립스 엘시디 주식회사 프로그램어블 기준전압 발생장치
JP3651371B2 (ja) 2000-07-27 2005-05-25 株式会社日立製作所 液晶駆動回路及び液晶表示装置
KR100365496B1 (ko) * 2000-12-15 2002-12-18 엘지.필립스 엘시디 주식회사 감마전압 조정장치를 가지는 액정표시장치
JP2002366112A (ja) * 2001-06-07 2002-12-20 Hitachi Ltd 液晶駆動装置及び液晶表示装置
CN1243337C (zh) * 2002-01-17 2006-02-22 奇景光电股份有限公司 用于液晶显示器的伽马校正装置及方法
JP2004111262A (ja) * 2002-09-19 2004-04-08 Nec Yamagata Ltd ガンマ補正回路およびガンマ補正回路を備えたパネル駆動装置
JP2004354625A (ja) * 2003-05-28 2004-12-16 Renesas Technology Corp 自発光表示装置及び自発光表示用駆動回路
JP4364742B2 (ja) * 2004-07-21 2009-11-18 株式会社ルネサステクノロジ 表示駆動装置
KR20060085012A (ko) * 2005-01-21 2006-07-26 삼성전자주식회사 표시장치와 이의 구동 장치
KR102000427B1 (ko) 2019-05-10 2019-07-15 조대호 굼벵이 엑기스의 제조방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020058910A (ko) * 2000-12-30 2002-07-12 박종섭 감마 보정 기능을 갖는 아날로그-디지탈 컨버터
KR20050058761A (ko) * 2003-12-12 2005-06-17 삼성전자주식회사 감마보정 디지털 아날로그 변환기 및 그 변환방법과, 이를사용한 소스구동 집적회로 및 평판표시장치
KR20050110939A (ko) * 2004-05-20 2005-11-24 삼성에스디아이 주식회사 계조전압 생성장치 및 이를 이용한 발광 표시 장치
KR20050111920A (ko) * 2004-05-24 2005-11-29 삼성에스디아이 주식회사 Rgb 계조전압 생성장치 및 이를 이용한 발광 표시 장치

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101534681B1 (ko) * 2009-03-04 2015-07-07 삼성전자주식회사 개별 계조전압 발생기를 구비하는 디스플레이 드라이버 회로
KR101806406B1 (ko) 2010-12-29 2017-12-08 삼성디스플레이 주식회사 계조 전압 생성기 및 이를 포함하는 표시 장치

Also Published As

Publication number Publication date
JP2007179016A (ja) 2007-07-12
CN1992790B (zh) 2011-05-18
US8330690B2 (en) 2012-12-11
US20070146395A1 (en) 2007-06-28
US7696967B2 (en) 2010-04-13
US20100220119A1 (en) 2010-09-02
TWI331476B (en) 2010-10-01
CN1992790A (zh) 2007-07-04
JP5503099B2 (ja) 2014-05-28
TW200726267A (en) 2007-07-01

Similar Documents

Publication Publication Date Title
KR100725976B1 (ko) 감마 조정회로 및 감마 조정방법
US7639166B2 (en) D/A converter circuit
US7486303B2 (en) Circuit for adjusting gray-scale voltages of a self-emitting display device
US7285977B2 (en) Impedance control circuits and methods of controlling impedance
US7489181B2 (en) Circuit which can be programmed using a resistor and which has a reference current source
US6958719B2 (en) Digital-to-analog converter circuits including independently sized reference current source transistors and methods of operating same
US7990300B2 (en) D/A conversion circuit
US7006027B2 (en) Digital-to-analog converter with secondary resistor string
US8344978B2 (en) Digital-to-analog converter for display device
KR20080012070A (ko) 면적을 최소화하는 디지털-아날로그 변환기 및 그것을포함하는 소스 드라이버
US7411585B2 (en) Driving voltage generation device and method for controlling driving voltage generation device
US7541844B2 (en) Current weighted voltage interpolation buffer
JP2007148151A (ja) ガンマ補正回路および表示パネル制御回路
US6653999B2 (en) Integrated circuit for driving liquid crystal
US6486817B1 (en) Digital-analog conversion circuit capable of functioning at a low power supply voltage
US8339301B2 (en) Gamma voltage generator and DAC having gamma voltage generator
US9633591B2 (en) Digital-to-analog converter, programmable gamma correction buffer circuit and display apparatus
KR20060053583A (ko) 조절가능한 기준전압 발생회로
KR20050021175A (ko) 데이터 구동회로 및 이를 이용한 반도체 장치
US7064699B2 (en) Current cell matrix type digital-to-analog converter
KR20050041592A (ko) 온도 보상이 가능한 내부전압 발생장치
US7277036B2 (en) Digital-to-analog converting circuit
US5467036A (en) Integrated circuit device for driving elements and light emitting device
US7791575B2 (en) Circuit for driving display panel with transition control
JP2004258643A (ja) 表示パネルの電流駆動回路及び電流駆動装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130430

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140430

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150430

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20160429

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20170427

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20180430

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20190429

Year of fee payment: 13