KR101806406B1 - 계조 전압 생성기 및 이를 포함하는 표시 장치 - Google Patents

계조 전압 생성기 및 이를 포함하는 표시 장치 Download PDF

Info

Publication number
KR101806406B1
KR101806406B1 KR1020100138036A KR20100138036A KR101806406B1 KR 101806406 B1 KR101806406 B1 KR 101806406B1 KR 1020100138036 A KR1020100138036 A KR 1020100138036A KR 20100138036 A KR20100138036 A KR 20100138036A KR 101806406 B1 KR101806406 B1 KR 101806406B1
Authority
KR
South Korea
Prior art keywords
voltage
reference voltage
voltages
gradation
gamma
Prior art date
Application number
KR1020100138036A
Other languages
English (en)
Other versions
KR20120076408A (ko
Inventor
이광세
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020100138036A priority Critical patent/KR101806406B1/ko
Priority to US13/137,898 priority patent/US9019321B2/en
Publication of KR20120076408A publication Critical patent/KR20120076408A/ko
Application granted granted Critical
Publication of KR101806406B1 publication Critical patent/KR101806406B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/10Intensity circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/066Adjustment of display parameters for control of contrast
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 계조 전압 생성기 및 이를 포함하는 표시 장치를 개시한다.
본 발명의 표시 장치는, 표시 패널과, 상기 표시 패널의 다수의 데이터 라인과 연결되고, 상기 다수의 데이터 라인에 데이터 전압을 인가하는 소스 드라이버와, 제 1 전원 전압과 제 2 전원 전압을 기초로 최상위 기준 전압, 차상위 기준 전압, 최하위 기준 전압, 및 차하위 기준 전압을 생성하고, 상기 최상위 기준 전압과 최하위 기준 전압으로부터 제 1 계조 전압과 제 N 계조 전압을 생성하고, 상기 차상위 기준 전압과 상기 차하위 기준 전압 사이의 전압 분배를 통해 생성된 제 1 내지 제 M 감마 전압을 기초로 제 2 내지 제 N-1 계조 전압을 생성하는 계조 전압 생성부를 포함할 수 있다.

Description

계조 전압 생성기 및 이를 포함하는 표시 장치{Gradation voltage generator and display device}
본 발명은 계조 전압 생성기 및 이를 포함하는 표시 장치에 관한 것이다.
액정 표시(liquid crystal display; LCD) 장치는 비디오 신호에 따라 액정 셀들의 광 투과율을 조절하여 화상을 표시하는데, 박막 트랜지스터(thin film transistor; TFT)를 이용하여 아날로그 계조 전압을 픽셀(pixel)에 인가함으로써 영상을 표시한다.
일반적으로 액정 표시 장치는 고유의 감마 특성을 갖는 액정 패널(LCD panel)에 적합한 디스플레이를 위하여 데이터 전압들의 전압 간격을 조정한다. 이러한 데이터 전압들의 전압 간격 조정은 액정 표시 장치의 계조 전압 생성기(gradation voltage generator)가 수행하는데, 계조 전압들 각각의 전압 레벨을 조정함으로써 데이터 전압들의 전압 간격을 조정한다.
이와 같이, 액정 표시 장치는 계조 전압들 각각의 전압 레벨을 조정함으로써 고유의 감마 특성(gamma characteristics)을 갖는 액정 패널에 적합한 영상을 출력할 수 있다.
본 발명은 최상위 및 최하위 기준 전압을 변경하는 경우에도 내부 킥백 전압을 일정하게 유지할 수 있는 표시 장치를 제공하고자 한다.
본 발명의 바람직한 일 실시예에 따른 계조 전압 생성기는, 제 1 전원 전압과 제 2 전원 전압 사이의 복수의 제 1 전압들 중에서 최상위 기준 전압과 차상위 기준 전압, 및 최하위 기준 전압과 차하위 기준 전압을 선택하여 출력하는 제 1 기준 전압 선택부; 상기 최상위 기준 전압과 상기 최하위 기준 전압을 수신하여 제 1 계조 전압과 제 N 계조 전압을 선택하여 출력하는 제 2 기준 전압 선택부; 상기 차상위 기준 전압과 상기 차하위 기준 전압을 수신하여 복수의 감마 전압들을 생성하는 감마 전압 선택부; 및 상기 복수의 감마 전압들을 수신하여 제 2 계조 전압 내지 제 N-1 계조 전압을 생성하는 계조 분배부;를 포함할 수 있다.
상기 제 1 기준 전압 선택부는, 상기 제 1 전원 전압과 상기 제 2 전원 전압을 연결하여 상기 복수의 제 1 전압들을 발생하는 전원 분배기; 제 1 제어 신호에 따라 상기 복수의 제 1 전압들 중에서 하나를 선택하여 상기 최상위 기준 전압으로 출력하는 제 1 전압 선택기; 상기 제 1 제어 신호에 따라 상기 복수의 제 1 전압들 중에서 하나를 선택하여 상기 차상위 기준 전압으로 출력하는 제 2 전압 선택기; 제 2 제어 신호에 따라 상기 복수의 제 1 전압들 중에서 하나를 선택하여 상기 최하위 기준 전압으로 출력하는 제 3 전압 선택기; 및 상기 제 2 제어 신호에 따라 상기 복수의 제 1 전압들 중에서 하나를 선택하여 상기 차하위 기준 전압으로 출력하는 제 4 전압 선택기;를 포함할 수 있다.
상기 제 2 기준 전압 선택부는, 제 3 제어 신호에 따라 상기 최상위 기준 전압을 상기 제 1 계조 전압으로 출력하는 제 5 전압 선택기; 및 제 4 제어 신호에 따라 상기 최하위 기준 전압을 상기 제 N 계조 전압으로 출력하는 제 6 전압 선택기;를 포함할 수 있다.
상기 감마 전압 선택부는, 상기 차상위 기준 전압 및 상기 차하위 기준 전압을 연결하여 제 2 복수의 전압들을 발생하는 감마 분배기; 및 상기 제 2 복수의 전압들 중에서 상기 복수의 감마 전압들을 생성하는 복수의 전압 선택기들;을 포함할 수 있다.
본 발명의 바람직한 일 실시예에 따른 계조 전압 생성기는, 제 1 전원 전압과 제 2 전원 전압 사이의 복수의 제 1 전압들 중에서 최상위 기준 전압 및 최하위 기준 전압을 선택하여 제 1 계조 전압 및 제 N 계조 전압으로 출력하고, 상기 복수의 제 1 전압들 중에서 차상위 기준 전압 및 차하위 기준 전압을 선택하여 출력하는 기준 전압 선택부; 상기 차상위 기준 전압과 상기 차하위 기준 전압을 수신하여 제 1 중간 전압 및 제 2 중간 전압을 선택하여 출력하는 기울기 선택부; 상기 차상위 기준 전압, 상기 차하위 기준 전압, 상기 제 1 중간 전압, 및 상기 제 2 중간 전압을 수신하여 복수의 감마 전압들을 생성하는 감마 전압 선택부; 및 상기 복수의 감마 전압들을 수신하여 제 2 계조 전압 내지 제 N-1 계조 전압을 생성하는 계조 분배부;를 포함할 수 있다.
상기 기준 전압 선택부는, 상기 제 1 전원 전압과 상기 제 2 전원 전압을 연결하여 상기 복수의 제 1 전압들을 발생하는 제 1 전원 분배기; 제 1 제어 신호에 따라 상기 복수의 제 1 전압들 중에서 하나를 선택하여 상기 최상위 기준 전압으로 출력하는 제 1 전압 선택기; 상기 제 1 제어 신호에 따라 상기 복수의 제 1 전압들 중에서 하나를 선택하여 상기 차상위 기준 전압으로 출력하는 제 2 전압 선택기; 제 2 제어 신호에 따라 상기 복수의 제 1 전압들 중에서 하나를 선택하여 상기 최하위 기준 전압으로 출력하는 제 3 전압 선택기; 및 상기 제 2 제어 신호에 따라 상기 복수의 제 1 전압들 중에서 하나를 선택하여 상기 차하위 기준 전압으로 출력하는 제 4 전압 선택기;를 포함할 수 있다.
상기 기울기 선택부는, 상기 차상위 기준 전압 및 상기 차하위 기준 전압을 연결하여 복수의 제 2 전압들을 발생하는 제 2 전원 분배기; 제 3 제어 신호에 따라 상기 복수의 제 2 전압들 중에서 하나를 선택하여 상기 제 1 중간 전압을 출력하는 제 1 기울기 선택기; 및 제 4 제어 신호에 따라 상기 복수의 제 2 전압들 중에서 하나를 선택하여 상기 제 2 중간 전압을 출력하는 제 2 기울기 선택기;를 포함할 수 있다.
상기 감마 전압 선택부는, 상기 차상위 기준 전압, 제 1 중간 전압, 제 2 중간 전압, 및 상기 차하위 기준 전압을 연결하여 복수의 제 3 전압들을 발생하는 감마 분배기; 및 상기 복수의 제 3 전압들 중에서 상기 복수의 감마 전압들을 선택하여 출력하는 복수의 전압 선택기들;을 포함할 수 있다.
본 발명의 바람직한 일 실시예에 따른 표시 장치는, 표시 패널; 상기 표시 패널의 다수의 데이터 라인과 연결되고, 상기 다수의 데이터 라인에 데이터 전압을 인가하는 소스 드라이버; 및 제 1 전원 전압과 제 2 전원 전압을 기초로 최상위 기준 전압, 차상위 기준 전압, 최하위 기준 전압, 및 차하위 기준 전압을 생성하고, 상기 최상위 기준 전압과 상기 최하위 기준 전압으로부터 제 1 계조 전압과 제 N 계조 전압을 생성하고, 상기 차상위 기준 전압과 상기 차하위 기준 전압 사이의 전압 분배를 통해 생성된 제 1 내지 제 M 감마 전압을 기초로 제 2 내지 제 N-1 계조 전압을 생성하는 계조 전압 생성부;를 포함할 수 있다.
본 발명의 표시 장치는 최상위 및 최하위 계조 전압의 기초가 되는 최상위 및 최하위 기준 전압을 변경하는 경우에, 감마 전압, 내부 킥백 전압 및 그레이 색좌표를 일정하게 유지할 수 있어, 고화질의 영상을 제공할 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블럭도이다.
도 2는 본 발명의 일 실시예에 따른 픽셀(PX)의 구조를 나타낸 도면이다.
도 3은 본 발명의 일 실시예에 따른 소스 드라이버의 내부 구성을 개략적으로 도시한 블럭도이다.
도 4는 본 발명의 일 실시예에 따른 계조전압 생성부의 내부 구성을 개략적으로 도시한 블럭도이다.
도 5는 본 발명의 다른 실시예에 따른 계조전압 생성부의 내부 구성을 개략적으로 도시한 블럭도이다.
도 6은 본 발명의 실시예에 따른 효과를 도시하는 도면이다.
이하 본 발명의 바람직한 실시예가 첨부된 도면들을 참조하여 설명될 것이다. 도면상의 동일한 부호는 동일한 요소를 지칭한다. 하기에서 본 발명을 설명함에 있어, 관련된 공지 기능 또는 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명을 생략할 것이다.
제1, 제2 등의 용어는 다양한 구성 요소들을 설명하는데 사용될 수 있지만, 상기 구성 요소들이 이러한 용어들에 의해 한정되는 것은 아니다. 상기 용어들은 하나의 구성 요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위로부터 이탈되지 않은 채 제1 구성 요소는 제2 구성 요소로 명명될 수 있고, 유사하게 제2 구성 요소도 제1 구성 요소로 명명될 수 있다.
본 명세서에서 사용된 용어는 실시예들을 설명하기 위한 것이며 본 발명을 제한하고자 하는 것은 아니다. 본 명세서에서, 단수형은 문구에서 특별히 언급하지 않는 한 복수형도 포함한다. 명세서에서 사용되는 "포함한다(comprises)" 및/또는 "포함하는(comprising)"은 언급된 구성요소, 단계, 동작 및/또는 소자는 하나 이상의 다른 구성요소, 단계, 동작 및/또는 소자의 존재 또는 추가를 배제하지 않는다.
다른 정의가 없다면, 본 명세서에서 사용되는 모든 용어(기술 및 과학적 용어를 포함)는 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 공통적으로 이해될 수 있는 의미로 사용될 수 있을 것이다. 또 일반적으로 사용되는 사전에 정의되어 있는 용어들은 명백하게 특별히 정의되어 있지 않는 한 이상적으로 또는 과도하게 해석되지 않는다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블럭도이다. 도 2는 본 발명의 일 실시예에 따른 픽셀(PX)의 구조를 나타낸 도면이다.
도 1을 참조하면, 본 발명의 실시예에 따른 액정 표시 장치(100)는 액정 패널(110), 게이트 드라이버(120), 소스 드라이버(130), 타이밍 컨트롤러(140) 및 계조 전압 생성부(150)를 포함할 수 있다.
액정 표시 장치(100)는 계조 전압 생성부(150)를 이용하여 복수의 계조 전압들(V<0>,..., V<N-1>)을 소스 드라이버(130)에 제공하고, 소스 드라이버(130)를 이용하여 액정 패널(110)의 데이터 라인들(D1-Dm)에 데이터 전압(Vd)을 인가하며, 게이트 드라이버(120)를 이용하여 액정 패널(110)의 게이트 라인들(G1-Gn)에 게이트 전압(Vg)을 인가함으로써 액정 패널(110)을 구동시킨다. 또한, 타이밍 컨트롤러(140)를 이용하여 게이트 제어 신호(CONT1) 및 데이터 제어 신호(CONT2)를 각각 게이트 드라이버(120) 및 소스 드라이버(130)에 제공함으로써 게이트 드라이버(120)와 소스 드라이버(130)를 제어한다.
액정 패널(110)은 다수의 게이트 라인(G1-Gn), 다수의 데이터 라인(D1-Dm)) 및 다수의 픽셀(PX)을 포함한다. 다수의 게이트 라인(G1-Gn)은 일정하게 이격되어 행으로 배열되며 각각 게이트 전압을 전달한다. 다수의 데이터 라인(D1-Dm)은 일정하게 이격되어 열로 배열되며 각각 데이터 전압을 전달한다. 다수의 게이트 라인(G1-Gn)과 다수의 데이터 라인(D1-Dm)은 매트릭스 형태로 배열되며, 이때 그 교차부에는 하나의 픽셀(PX)이 형성된다.
도 2를 참조하여, 도 1의 픽셀(PX)을 설명하겠다. 액정 패널(110)은 제1 기판(210)과 제2 기판(220) 사이에 액정층(미도시)을 구비함으로써 형성된다. 제1 기판(210)에는 다수의 게이트 라인들(G1 내지 Gn), 다수의 데이터 라인들(D1 내지 Dm), 픽셀 스위칭 소자(Qp) 및 픽셀 전극(PE)이 형성된다. 제2 기판(220)에는 컬러 필터(CF)와 공통 전극(CE)이 형성된다. 도 2와 달리, 컬러 필터(CF)는 제1 기판(210)의 픽셀 전극(PE)의 위 또는 아래에 구비될 수 있다.
예를 들어, i번째(i는 1 이상 n 이하의 자연수) 게이트 라인(Gi)과 j번째(j는 1 이상 m 이하의 자연수) 데이터 라인(Dj)에 연결된 픽셀(PX)은, 게이트 라인(Gi)에 연결된 게이트 전극, 데이터 라인(Dj)에 연결된 제1전극, 및 픽셀 전극(PE)에 연결된 제2전극을 구비하는 픽셀 스위칭 소자(Qp)와, 픽셀 스위칭 소자(Qp)의 제2전극에 픽셀 전극(PE)을 통해 커플링된 액정 커패시터(liquid crystal capacitor, Clc) 및 스토리지 커패시터(storage capacitor, Cst)를 포함한다.
액정 커패시터(Clc)는 제1 기판(210)의 픽셀 전극(PE)과, 제2 기판(220)의 공통 전극(CE)을 두 전극으로 하여 형성되고, 두 전극 사이에 유전체로 기능하는 액정층을 구비한다. 공통 전극(CE)에는 공통 전압(Vcom)이 인가된다. 픽셀 전극(PE)에 인가되는 전압에 따라 액정층의 광 투과도가 조절되어, 각 픽셀(PX)의 휘도가 조절된다.
픽셀 전극(PE)은 픽셀 스위칭 소자(Qp)를 통해 데이터 라인(Dj)과 커플링될 수 있다. 픽셀 스위칭 소자(Qp)는 게이트 라인(Gi)에 게이트 전극이 연결되어, 게이트 라인(Gi)에 게이트 온 전압(Von)이 인가되면 턴-온되어, 데이터 라인(Dj)을 통해 전달된 데이터 전압을 픽셀 전극(PE)에 인가한다.
스토리지 커패시터(Cst)는 픽셀 전극(PE)과 제1 기판(210)에 게이트 라인(Gi)과 평행하게 형성된 별개의 신호선(미도시), 예를 들어, 스토리지 라인이 절연체를 사이에 두고 중첩되어 이루어진다. 별개의 신호선에는 공통 전압(Vcom) 또는 스토리지 커패시터(Cst)를 위한 소정의 전압이 인가될 수 있다.
픽셀 스위칭 소자(Qp)는 비정질 실리콘(amorphous silicon)으로 이루어진 박막 트랜지스터(Thin Film Transistor)일 수 있다.
다시 도 1을 참조하면, 게이트 드라이버(120)는 활성레벨의 게이트 온 전압(Von)과 비활성레벨의 게이트 오프 전압(Voff)의 조합을 갖는 게이트 전압(Vg)을 생성하여 다수의 게이트 라인(G1 내지 Gn)을 통하여 액정 패널(110)에 순차적으로 공급할 수 있다.
소스 드라이버(130)는 계조 전압 생성부(150)로부터 입력되는 계조 전압(V<0> 내지 V<N-1>) 중 타이밍 컨트롤러(140)로부터 입력되는 입력 영상 데이터(DATA)에 대응하는 계조 전압을 선택하여 액정 패널(110)로 출력한다.
타이밍 컨트롤러(140)는 외부의 그래픽 제어기(미도시)로부터 입력 영상 데이터(DATA) 및 이의 표시를 제어하는 입력 제어 신호를 제공받는다. 입력 제어 신호에는 예를 들어 수평 동기 신호(Hsync), 수직 동기 신호(Vsync) 및 메인 클럭(MCLK)이 있다. 타이밍 컨트롤러(140)는 입력 영상 데이터(DATA)를 소스 드라이버(130)로 전달하고, 게이트 제어 신호(CONT1) 및 데이터 제어 신호(CONT2)를 생성하여 각각 게이트 드라이버(120) 및 소스 드라이버(130)로 전달한다. 게이트 제어 신호(CONT1)는 스캔 시작을 지시하는 스캔 시작 신호와 다수의 클럭 신호를 포함하며, 데이터 제어 신호(CONT2)는 한 행의 픽셀(PX)에 대한 입력 영상 데이터의 전달을 지시하는 수평 동기 시작 신호와 클럭 신호를 포함한다.
계조전압 생성부(150)는 제 1 전원 전압과 제 2 전원 전압 사이에서 분배되는 복수의 전압들 중에서 최상위 기준 전압 및 최하위 기준 전압을 선택하고, 최상위 기준 전압을 제1 계조 전압(V<0>) 또는 제N 계조 전압(V<N-1>)으로, 최하위 기준 전압을 제N 계조 전압(V<N-1>) 또는 제1 계조 전압(V<0>)으로 출력한다. 그리고, 계조전압 생성부(150)는 제 1 전원 전압과 제 2 전원 전압 사이에서 분배되는 복수의 전압들 중에서 차상위 기준 전압 및 차하위 기준 전압을 선택하고, 상기 차상위 기준 전압과 상기 차하위 기준 전압 사이의 전압 분배를 통해 제 1 내지 제 M 감마 전압을 생성하고, 제 1 내지 제 M 감마 전압을 기초로 제 2 내지 제 N-1 계조 전압을 생성한다. 계조전압 생성부(150)는 제 1 내지 제 M 감마 전압을 선택함으로써 감마 커브를 결정하고, 이러한 감마 커브의 변곡점을 고정 또는 조정하여 제 2 계조 전압(V<1>) 내지 제 N-1 계조 전압(V<N-2>)을 생성함으로써, 제 1 계조 전압(V<0>) 내지 제 N 계조 전압(V<N-1>)을 소스 드라이버(130)로 출력한다.
도 3은 본 발명의 일 실시예에 따른 소스 드라이버의 내부 구성을 개략적으로 도시한 블럭도이다.
도 3을 참조하면, 본 발명의 실시예에 따른 소스 드라이버(130)는, 쉬프트 레지스터(310), 제1래치(330), 제2래치(350), DAC(Digital Analog Converter, 370) 및 출력 버퍼(390)를 포함한다.
쉬프트 레지스터(310)는 각 데이터 라인에 대응하여 구비되고, 순차 직렬 접속된 다수의 플립플럽을 포함한다. 쉬프트 레지스터(310)는 클럭 신호(CLK)에 동기하여 인접하는 플립플럽에 소스 스타트 펄스(SSP)를 순차적으로 쉬프트하여 쉬프트 펄스 신호(SHF)를 출력한다.
제1래치(330)는 디지털 RGB 데이터를 입력받고, 쉬프트 레지스터(310)의 각 플립플럽에서 출력된 쉬프트 펄스 신호(SHF)에 동기하여 디지털 RGB 데이터를 샘플링(SAM)하여 저장한다.
제2래치(350)는 래치 신호(LS)에 동기하여, 제1래치(330)에 저장된 샘플링된 디지털 RGB 데이터를 홀딩(HLD)한다.
DAC(370)는 제2래치(350)로부터 출력되는 디지털 RGB 데이터를 계조전압 생성부(150)에서 제공되는 계조 전압(V<0> ~ V<N-1>)에 기초하여 대응하는 아날로그 RGB 데이터(AL)로 변환하여 출력한다.
출력 버퍼(390)는 DAC(370)로부터의 아날로그 RGB 데이터(AL)를 버퍼링하여 데이터 라인(DL1 내지 DLm)으로 출력한다. 출력 버퍼(390)는 각 데이터 라인마다 구비된 연산 증폭 회로(OPC)를 포함하며, 이들 각 연산 증폭 회로(OPC)가 DAC(370)로부터의 아날로그 RGB 데이터(AL)를 임피던스 변환하여 각 데이터 라인으로 출력한다.
도 4는 본 발명의 일 실시예에 따른 계조전압 생성부의 내부 구성을 개략적으로 도시한 블럭도이다.
도 4를 참조하면, 계조전압 생성부(150A)는 제 1 기준 전압 선택부(410), 제 2 기준 전압 선택부(430), 감마 전압 선택부(450), 및 계조 분배부(470)를 포함한다.
제 1 기준 전압 선택부(410)는 제 1 전원 전압(VDD)과 제 2 전원 전압(VSS) 사이에서 분배되는 복수의 전압들 중에서 최상위 기준 전압(MAXRV)과 차상위 기준 전압(RV1), 및 최하위 기준 전압(MINRV)과 차하위 기준 전압(RV2)을 선택하여 출력한다. 제 1 기준 전압 선택부(410)는 전원 분배기(512), 제 1 기준 전압 선택기(RVS1, 514), 제 2 기준 전압 선택기(RVS2, 515), 제 3 기준 전압 선택기(RVS3, 516), 제 4 기준 전압 선택기(RVS4, 517), 및 제 1 버퍼(518) 및 제 2 버퍼(519)를 포함한다.
전원 분배기(512)는 저항열(resistor string)로 구성될 수 있으며, 제 1 전원 전압(VDD)과 제 2 전원 전압(VSS) 사이의 전압 분배를 통하여 제1 복수의 전압들을 생성한다.
제 1 기준 전압 선택기(514) 및 제 2 기준 전압 선택기(515)는 레지스터(미도시)로부터 출력되는 제 1 제어 신호(C1)에 응답하여 제 1 전원 전압(VDD)부터 중간 전압(VMID)까지의 전압들 중에서 최상위 기준 전압(MAXRV)과 차상위 기준 전압(RV1)을 각각 선택하여 출력한다. 마찬가지로, 제 3 기준 전압 선택기(516) 및 제 4 기준 전압 선택기(517)는 레지스터(미도시)로부터 출력되는 제2 제어 신호(C2)에 응답하여 중간 전압(VMID)부터 제 2 전원 전압(VSS)까지의 전압들 중에서 최하위 기준 전압(MINRV)과 차하위 기준 전압(RV2)을 각각 선택하여 출력한다.
제 1 버퍼(518) 및 제 2 버퍼(519)는 안정화된 전압 제공을 위한 전압 팔로워를 포함할 수 있다. 제 1 버퍼(518)는 차상위 기준 전압(RV1)을 입력받고, 버퍼링하여 차상위 기준 버퍼 전압(ARV1)을 출력한다. 제 2 버퍼(519)는 차하위 기준 전압(RV2)을 입력받고, 버퍼링하여 차하위 기준 버퍼 전압(ARV2)을 출력한다.
제 2 기준 전압 선택부(430)는 제 1 기준 전압 선택부(410)에서 출력된 최상위 기준 전압(MAXRV)을 제 1 계조 전압(V<0>)으로 출력하고 제 1 기준 전압 선택부(410)에서 출력된 최하위 기준 전압(MINRV)을 제 N 계조 전압(V<N-1>)으로 출력하거나, 또는 제 1 기준 전압 선택부(410)에서 출력된 최소 기준 전압(MINRV)을 제 1 계조 전압(V<0>)으로 출력하고 제 1 기준 전압 선택부(410)에서 출력된 최상위 기준 전압(MAXRV)을 제 N 계조 전압(V<N-1>)으로 출력하도록 한다. 제 2 기준 전압 선택부(430)는 제 5 기준 전압 선택기(RVS5, 532), 제 6 기준 전압 선택기(RVS6, 534), 제 3 버퍼(536) 및 제 4 버퍼(538)를 포함한다.
제 5 기준 전압 선택기(532)는 레지스터(미도시)로부터의 제3 제어 신호(C3)에 응답하여 최상위 기준 전압(MAXRV) 또는 최하위 기준 전압(MINRV)을 제 1 계조 전압(V<0>)으로 출력한다. 제 6 기준 전압 선택기(534)는 레지스터(미도시)로부터의 제4 제어 신호(C4)에 응답하여 최하위 기준 전압(MINRV) 또는 최상위 기준 전압(MAXRV)을 제 N 계조 전압(V<N-1>)으로 출력한다. 예를 들어, 제 1 전압 선택기(532)는 256 개의 계조 전압을 출력하는 경우에, 제 1 계조 전압(V<0>)을 출력하고, 제 2 전압 선택기(534)는 제 256 계조 전압(V<255>)을 출력할 수 있다.
제 3 버퍼(536)는 제 5 기준 전압 선택기(532)로부터 출력되는 제 1 계조 전압(V<0>)을 버퍼링하여 출력하고, 제 4 버퍼(538)는 제 6 기준 전압 선택기(534)로부터 출력되는 제 N 계조 전압(V<N-1>)을 버퍼링하여 출력한다.
감마 전압 선택부(450)는 차상위 기준 버퍼 전압(ARV1)과 차하위 기준 버퍼 전압(ARV2) 사이의 전압 분배를 통하여 생성된 복수의 전압들 중에서 제 1 감마 전압 내지 제 M 감마 전압(GV_1 내지 GV_M)을 선택하고, 감마 커브의 변곡점을 고정 또는 조정하여 제 1 감마 전압 내지 제 M 감마 전압(GV_1 내지 GV_M)으로부터 제 2 계조 전압(V<1>) 내지 제 N-1 계조 전압(V<N-2>)을 생성하여 출력한다. 제3감마전압 선택부(450)는 감마 분배기(552), 감마 전압 선택기(554), 버퍼부(556)를 포함한다.
감마 분배기(552)는 저항열(resistor string)로 구성될 수 있으며, 차상위 기준 버퍼 전압(ARV1)과 차하위 기준 버퍼 전압(ARV2) 사이의 전압 분배를 통하여 복수의 전압들을 생성한다.
감마 전압 선택기(554)는 제 1 내지 제 M 감마 선택기(GVS_1, ..., GVS_M)를 포함하고, 레지스터(미도시)로부터의 제 5 제어 신호(C5_i)에 각각 응답하여 감마 분배기(552)에서 생성된 복수의 전압들 중에서 제 1 내지 제 M 감마 전압(GV_1, ..., GV_M)을 각각 선택하여 출력한다. 예를 들어, 감마 전압 선택기(554)는 256 개의 계조 전압을 출력하는 경우에 제 1 감마 선택기(GVS_1) 내지 제 11 감마 선택기(GVS_11)를 포함할 수 있고, 제 1 감마 선택기(GVS_1) 내지 제 11 감마 선택기(GVS_11)는 제 5 제어 신호(C5_1 내지 C5_11)에 응답하여 차상위 기준 버퍼 전압(ARV1)과 차하위 기준 버퍼 전압(ARV2) 사이의 전압 분배를 통하여 생성되는 복수의 전압들 중에서 각각 제 1 감마 전압(GV_1) 내지 제 11 감마 전압(GV_11)을 선택하여 출력한다. 이때, 제 3 전압 선택기(554)가 포함하는 감마 선택기의 개수는 출력되는 계조 전압(V<0>, ..., V<N-1>)의 개수에 따라 변경될 수 있다.
버퍼부(556)는 제 3 전압 선택기(554)의 제 1 내지 제 M 감마 선택기들(GVS_1, ..., GVS_M)에서 출력되는 제 1 내지 제 M 감마 전압(GV_1, ..., GV_M)을 입력받아, 버퍼링하여 제 1 내지 제 M 감마 버퍼 전압(AGV_1 내지 AGV_M)을 출력한다. 이때, 버퍼부(556)의 버퍼들은 안정화된 전압 제공을 위한 전압 팔로워일 수 있으며, 버퍼들의 개수는 계조 전압(V<0>, ..., V<N-1>)의 개수에 따라 변경될 수 있다.
계조 분배부(470)는 저항열(resistor string)로 구성될 수 있으며, 버퍼부(556)로부터 출력된 제 1 내지 제 M 감마 버퍼 전압(AGV_1 내지 AGV_M) 사이의 전압 분배를 통하여 제 2 내지 제 N-1 계조 전압(V<1>, ..., V<N-2>)을 생성하여 출력한다. 예를 들어, 계조 분배부(470)는 256 개의 계조 전압을 출력하는 경우에, 제 1 감마 버퍼 전압(AGV_1) 내지 제 11 감마 버퍼 전압(AGV_11) 사이의 전압 분배를 통하여 제 2 계조 전압(V<1>) 내지 제 255 계조 전압(V<254>)을 생성할 수 있다.
감마 분배기(552)는 D로 표시된 바와 같이 최상위 기준 전압(MAXRV)과 최하위 기준 전압(MINRV)을 기초로 생성된 제 1 계조 전압 및 제 N 계조 전압의 출력 라인과 분리되고 있다. 이로 인해, 최상위 기준 전압(MAXRV)과 최하위 기준 전압(MINRV)을 독립적으로 조절할 수 있다. 그리고, 최상위 기준 전압(MAXRV)과 최하위 기준 전압(MINRV)이 변하는 경우에, 이에 연동되어 감마 전압(GV), 내부 킥백 전압, 그레이 색좌표가 사용자가 설정한 값에서 변하지 않고 유지될 수 있다.
또한, 차상위 기준 전압(RV1)과 차하위 기준 전압(RV2)이 중간 레벨의 기준 계조 전압(제 2 계조 전압 및 제 N-1 계조 전압)으로 사용되지 않고, 차상위 기준 전압(RV1)과 차하위 기준 전압(RV2)을 연결한 감마 분배기(552)에 의해 생성된 복수의 전압들 중 중간 레벨의 계조 전압을 생성하기 위한 감마 전압이 선택된다. 따라서, 중간 레벨의 계조 전압을 독립적으로 조절할 수 있다.
도 5는 본 발명의 다른 실시예에 따른 계조전압 생성부의 내부 구성을 개략적으로 도시한 블럭도이다.
도 5를 참조하면, 계조전압 생성부(150B)는 기준 전압 선택부(610), 기울기 선택부(630), 감마 전압 선택부(650), 및 계조 분배부(670)를 포함한다.
기준 전압 선택부(610)는 제 1 전원 전압(VDD)과 제 2 전원 전압(VSS) 사이에서 분배되는 복수의 전압들 중에서 최상위 기준 전압(MAXRV)과 차상위 기준 전압(RV1), 및 최하위 기준 전압(MINRV)과 차하위 기준 전압(RV2)을 선택하여 기울기 선택부(630)로 출력한다. 기준 전압 선택부(610)는 제1 전원 분배기(711), 최상위 기준 전압 선택기(VS11, 712), 차상위 기준 전압 선택기(VS12, 713), 최하위 기준 전압 선택기(VS13, 714), 차하위 기준 전압 선택기(VS14, 715), 제 1 버퍼 내지 제 4 버퍼(716, 717, 718, 719)를 포함한다.
제1 전원 분배기(712)는 저항열(resistor string)로 구성될 수 있으며, 제 1 전원 전압(VDD)과 제 2 전원 전압(VSS) 사이의 전압 분배를 통하여 제1 복수의 전압들을 생성한다.
최상위 기준 전압 선택기(712) 및 차상위 기준 전압 선택기(713)는 레지스터(미도시)로부터 출력되는 제1 제어 신호(C1)에 응답하여 제 1 전원 전압(VDD)부터 중간 전압(VMID)까지의 전압들 중에서 최상위 기준 전압(MAXRV)과 차상위 기준 전압(RV1)을 각각 선택하여 출력한다. 마찬가지로, 최하위 기준 전압 선택기(714) 및 차하위 기준 전압 선택기(715)는 레지스터(미도시)로부터 출력되는 제2 제어 신호(C2)에 응답하여 중간 전압(VMID)부터 제 2 전원 전압(VSS)까지의 전압들 중에서 최하위 기준 전압(MINRV)과 차하위 기준 전압(RV2)을 각각 선택하여 출력한다.
제 1 내지 제 4 버퍼(716 내지 719)들은 안정화된 전압 제공을 위한 다수의 전압 팔로워들을 포함할 수 있다. 제 1 버퍼(716)는 최상위 기준 전압(MAXRV)을 입력받고, 버퍼링하여 제 1 계조 전압(V<0>)으로 출력한다. 제 2 버퍼(717)는 차상위 기준 전압(RV1)을 입력받고, 버퍼링하여 차상위 기준 버퍼 전압(ARV1)을 기울기 선택부(630)로 출력한다. 제 3 버퍼(718)는 최하위 기준 전압(MINRV)을 입력받고, 버퍼링하여 제 N 계조 전압(V<N-1>)으로 출력한다. 제 4 버퍼(719)는 차하위 기준 전압(RV2)을 입력받고, 버퍼링하여 차하위 기준 버퍼 전압(ARV2)을 기울기 선택부(630)로 출력한다.
기울기 선택부(630)는 차상위 기준 버퍼 전압(ARV1)과 차하위 기준 버퍼 전압(ARV2) 사이의 전압 분배를 통하여 생성된 복수의 전압들 중에서 제 1 중간 전압 및 제 2 중간 전압을 선택하여 출력한다. 기울기 선택부(630)는 제 2 전원 분배기(731), 제 1 기울기 선택기(GS21, 732), 제 2 기울기 선택기(GS22, 734), 제 5 버퍼 및 제 6 버퍼(736, 738)를 포함한다.
제 2 전원 분배기(731)는 저항열(resistor string)로 구성될 수 있으며, 차상위 기준 버퍼 전압(ARV1)과 차하위 기준 버퍼 전압(ARV2) 사이의 전압 분배를 통하여 복수의 전압들을 생성한다.
제 1 기울기 선택기(732)는 레지스터(미도시)로부터의 제 3 제어 신호(C3)에 응답하여 차상위 기준 버퍼 전압(ARV1)과 노드 N1 사이의 전압 분배로 생성된 복수의 전압들 중에서 제 1 중간 전압을 선택하여 제 5 버퍼(736)로 출력한다. 제 2 기울기 선택기(734)는 레지스터(미도시)로부터의 제 4 제어 신호(C4)에 응답하여 차하위 기준 버퍼 전압(ARV2)과 노드 N1 사이의 전압 분배로 생성된 복수의 전압들 중에서 제 2 중간 전압을 선택하여 제 6 버퍼(738)로 출력한다.
제 5 버퍼(736) 및 제 6 버퍼(738)는 안정화된 전압 제공을 위한 다수의 전압 팔로워들을 포함할 수 있다. 제 5 버퍼(736) 및 제 6 버퍼(738)는 각각 제 1 중간 전압 및 제 2 중간 전압을 버퍼링하여 감마 전압 선택부(650)로 출력한다.
감마 전압 선택부(650)는 차상위 기준 버퍼 전압(ARV1)과 차하위 기준 버퍼 전압(ARV2) 사이의 전압 분배를 통하여 생성된 복수의 전압들 중에서 제 1 감마 전압 내지 제 M 감마 전압(GV_1 내지 GV_M)을 선택하고, 감마 커브의 변곡점을 고정 또는 조정하여 제 1 감마 전압 내지 제 M 감마 전압(GV_1 내지 GV_M)으로부터 제 2 계조 전압(V<1>) 내지 제 N-1 계조 전압(V<N-2>)을 생성하여 출력한다. 감마 전압 선택부(650)는 감마 분배기(752), 감마 전압 선택기(754), 버퍼부(756)를 포함한다.
감마 분배기(752)는 저항열(resistor string)로 구성될 수 있으며, 차상위 기준 버퍼 전압(ARV1)과 차하위 기준 버퍼 전압(ARV2) 사이의 전압 분배를 통하여 복수의 전압들을 생성한다.
감마 전압 선택기(754)는 제 1 내지 제 M 감마 선택기(GVS_1, ..., GVS_M)를 포함하고, 제 5 제어 신호(C5_i)에 각각 응답하여 감마 분배기(752)에서 생성된 복수의 전압들 중에서 제 1 내지 제 M 감마 전압(GV_1, ..., GV_M)을 각각 선택하여 출력한다. 감마 전압 선택기(754)가 포함하는 감마 선택기의 개수는 출력되는 계조 전압(V<0>, ..., V<N-1>)의 개수에 따라 변경될 수 있다.
버퍼부(756)는 감마 전압 선택기(754)의 제 1 내지 제 M 감마 선택기들(GVS_1, ..., GVS_M)에서 출력되는 제 1 내지 제 M 감마 전압(GV_1, ..., GV_M)을 입력받아, 버퍼링하여 제 1 내지 제 M 감마 버퍼 전압(AGV_1 내지 AGV_M)을 출력한다. 이때, 버퍼부(756)의 버퍼들은 안정화된 전압 제공을 위한 다수의 전압 팔로워들을 포함하며, 버퍼들의 개수는 계조 전압(V<0>, ..., V<N-1>)의 개수에 따라 변경될 수 있다.
계조 분배부(670)는 저항열(resistor string)로 구성될 수 있으며, 버퍼부(756)로부터 출력된 제 1 내지 제 M 감마 버퍼 전압(AGV_1 내지 AGV_M) 및 제 1 중간 전압과 제 2 중간 전압 사이의 전압 분배를 통하여 제 2 내지 제 N-1 계조 전압(V<1>, ..., V<N-2>)을 생성하여 출력한다. 예를 들어, 계조 분배부(670)는 256 개의 계조 전압을 출력하는 경우에, 제 2 계조 전압(V<1>) 내지 제 255 계조 전압(V<254>)을 생성할 수 있다.
제 2 전원 분배기(731) 및 감마 분배기(752)는 D로 표시된 바와 같이 최상위 기준 전압(MAXRV)과 최하위 기준 전압(MINRV)을 기초로 생성된 제 1 계조 전압 및 제 N 계조 전압의 출력 라인과 분리되고 있다. 이로 인해, 최상위 기준 전압(MAXRV)과 최하위 기준 전압(MINRV)을 독립적으로 조절할 수 있다. 그리고, 최상위 기준 전압(MAXRV)과 최하위 기준 전압(MINRV)이 변하는 경우에, 이에 연동되어 감마 전압(GV), 내부 킥백 전압, 그레이 색좌표가 사용자가 설정한 값에서 변하지 않고 유지될 수 있다.
또한, 차상위 기준 전압(RV1)과 차하위 기준 전압(RV2)이 중간 레벨의 기준 계조 전압(제 2 계조 전압 및 제 N-1 계조 전압)으로 사용되지 않고, 차상위 기준 전압(RV1)과 차하위 기준 전압(RV2)을 연결한 제 2 전원 분배기(731) 및 감마 분배기(752)에 의해 생성된 복수의 전압들 중 중간 레벨의 계조 전압을 생성하기 위한 감마 전압이 선택된다. 따라서, 중간 레벨의 계조 전압을 독립적으로 조절할 수 있다.
도 6은 본 발명의 실시예에 따른 효과를 도시하는 도면이다.
도 6(a)는 종래의 계조 전압 생성부에서, 최상위 및 최하위 기준 전압을 변경하는 경우 측정된 내부 킥백 전압(kickback voltage)의 변화를 도시한 그래프이다. 도 6(a)를 참조하면, 최상위 및 최하위 기준 전압을 변경하는 경우 내부 킥백 전압의 변화(A에서 B)가 큼을 알 수 있다.
도 6(b)는 본 발명의 계조 전압 생성부에서, 최상위 및 최하위 기준 전압을 변경하는 경우 측정된 내부 킥백 전압(kickback voltage)의 변화를 도시한 그래프이다. 도 6(b)를 참조하면, 최상위 및 최하위 기준 전압을 변경하는 경우에도 내부 킥백 전압의 변화(A에서 C)가 크지 않고 내부 킥백 전압이 유지됨을 알 수 있다.
본 발명은 도면에 도시된 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 당해 기술 분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 다른 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.
100: 액정 표시 장치 110: 액정 패널
120: 게이트 드라이버 130: 소스 드라이버
140: 타이밍 컨트롤러 150, 150A, 150B: 계조 전압 생성부
410: 제1기준전압 선택부 430: 제2기준전압 선택부
450, 650: 감마전압 선택부 470, 670: 계조 분배부
610: 기준 전압 선택부 630: 기울기 선택부

Claims (24)

  1. 제 1 전원 전압과 제 2 전원 전압 사이의 복수의 제 1 전압들 중에서 최상위 기준 전압과 차상위 기준 전압, 및 최하위 기준 전압과 차하위 기준 전압을 선택하여 출력하는 제 1 기준 전압 선택부;
    상기 최상위 기준 전압과 상기 최하위 기준 전압을 수신하여 제 1 계조 전압과 제 N 계조 전압을 선택하여 출력하는 제 2 기준 전압 선택부;
    상기 차상위 기준 전압과 상기 차하위 기준 전압을 수신하여 복수의 감마 전압들을 생성하는 감마 전압 선택부; 및
    상기 복수의 감마 전압들을 수신하여 제 2 계조 전압 내지 제 N-1 계조 전압을 생성하는 계조 분배부;를 포함하고,
    상기 감마 전압 선택부는,
    상기 차상위 기준 전압 및 상기 차하위 기준 전압을 연결하여 제 2 복수의 전압들을 발생하고, 저항렬로 구성된 감마 분배기; 및
    상기 제 2 복수의 전압들 중에서 상기 복수의 감마 전압들을 생성하는 복수의 전압 선택기들;을 포함하고,
    상기 감마 분배기의 저항렬은 상기 제 2 기준 전압 선택부가 출력하는 제 1 계조 전압과 제 N 계조 전압에 연결되지 않는 것을 특징으로 하는 계조 전압 생성기.
  2. 제1항에 있어서, 상기 제 1 기준 전압 선택부는,
    상기 제 1 전원 전압과 상기 제 2 전원 전압을 연결하여 상기 복수의 제 1 전압들을 발생하는 전원 분배기;
    제 1 제어 신호에 따라 상기 복수의 제 1 전압들 중에서 하나를 선택하여 상기 최상위 기준 전압으로 출력하는 제 1 전압 선택기;
    상기 제 1 제어 신호에 따라 상기 복수의 제 1 전압들 중에서 하나를 선택하여 상기 차상위 기준 전압으로 출력하는 제 2 전압 선택기;
    제 2 제어 신호에 따라 상기 복수의 제 1 전압들 중에서 하나를 선택하여 상기 최하위 기준 전압으로 출력하는 제 3 전압 선택기; 및
    상기 제 2 제어 신호에 따라 상기 복수의 제 1 전압들 중에서 하나를 선택하여 상기 차하위 기준 전압으로 출력하는 제 4 전압 선택기;를 포함하는 것을 특징으로 하는 계조 전압 생성기.
  3. 제2항에 있어서, 상기 제 1 기준 전압 선택부는,
    상기 차상위 기준 전압을 버퍼링하여 출력하는 제 1 버퍼; 및
    상기 차하위 기준 전압을 버퍼링하여 출력하는 제 2 버퍼;를 더 포함하는 것을 특징으로 하는 계조 전압 생성기.
  4. 제2항에 있어서,
    상기 전원 분배기는 저항열로 구성된 것을 특징으로 하는 계조 전압 생성기.
  5. 제1항에 있어서, 상기 제 2 기준 전압 선택부는,
    제 3 제어 신호에 따라 상기 최상위 기준 전압을 상기 제 1 계조 전압으로 출력하는 제 5 전압 선택기; 및
    제 4 제어 신호에 따라 상기 최하위 기준 전압을 상기 제 N 계조 전압으로 출력하는 제 6 전압 선택기;를 포함하는 것을 특징으로 하는 계조 전압 생성기.
  6. 제5항에 있어서, 상기 제 2 기준 전압 선택부는,
    상기 제 1 계조 전압을 버퍼링하여 출력하는 제 3 버퍼; 및
    상기 제 N 계조 전압을 버퍼링하여 출력하는 제 4 버퍼;를 더 포함하는 것을 특징으로 하는 계조 전압 생성기.
  7. 삭제
  8. 제1항에 있어서, 상기 감마 전압 선택부는,
    상기 복수의 감마 전압들을 버퍼링하여 출력하는 복수의 버퍼들;을 더 포함하는 것을 특징으로 하는 계조 전압 생성기.
  9. 삭제
  10. 제1항에 있어서,
    상기 계조 분배부는 저항열로 구성된 것을 특징으로 하는 계조 전압 생성기.
  11. 제 1 전원 전압과 제 2 전원 전압 사이의 복수의 제 1 전압들 중에서 최상위 기준 전압 및 최하위 기준 전압을 선택하여 제 1 계조 전압 및 제 N 계조 전압으로 출력하고, 상기 복수의 제 1 전압들 중에서 차상위 기준 전압 및 차하위 기준 전압을 선택하여 출력하는 기준 전압 선택부;
    상기 차상위 기준 전압과 상기 차하위 기준 전압을 수신하여 제 1 중간 전압 및 제 2 중간 전압을 선택하여 출력하는 기울기 선택부;
    상기 차상위 기준 전압, 상기 차하위 기준 전압, 상기 제 1 중간 전압, 및 상기 제 2 중간 전압을 수신하여 복수의 감마 전압들을 생성하는 감마 전압 선택부; 및
    상기 복수의 감마 전압들을 수신하여 제 2 계조 전압 내지 제 N-1 계조 전압을 생성하는 계조 분배부;를 포함하는 것을 특징으로 하는 계조 전압 생성기.
  12. 제11항에 있어서, 상기 기준 전압 선택부는,
    상기 제 1 전원 전압과 상기 제 2 전원 전압을 연결하여 상기 복수의 제 1 전압들을 발생하는 제 1 전원 분배기;
    제 1 제어 신호에 따라 상기 복수의 제 1 전압들 중에서 하나를 선택하여 상기 최상위 기준 전압으로 출력하는 제 1 전압 선택기;
    상기 제 1 제어 신호에 따라 상기 복수의 제 1 전압들 중에서 하나를 선택하여 상기 차상위 기준 전압으로 출력하는 제 2 전압 선택기;
    제 2 제어 신호에 따라 상기 복수의 제 1 전압들 중에서 하나를 선택하여 상기 최하위 기준 전압으로 출력하는 제 3 전압 선택기; 및
    상기 제 2 제어 신호에 따라 상기 복수의 제 1 전압들 중에서 하나를 선택하여 상기 차하위 기준 전압으로 출력하는 제 4 전압 선택기;를 포함하는 것을 특징으로 하는 계조 전압 생성기.
  13. 제12항에 있어서, 상기 기준 전압 선택부는,
    상기 최상위 기준 전압을 버퍼링하여 상기 제 1 계조 전압으로 출력하는 제 1 버퍼;
    상기 차상위 기준 전압을 버퍼링하여 출력하는 제 2 버퍼;
    상기 최하위 기준 전압을 버퍼링하여 상기 제 N 계조 전압으로 출력하는 제 3 버퍼; 및
    상기 차하위 기준 전압을 버퍼링하여 출력하는 제 4 버퍼;를 더 포함하는 것을 특징으로 하는 계조 전압 생성기.
  14. 제12항에 있어서,
    상기 제 1 전원 분배기는 저항열로 구성된 것을 특징으로 하는 계조 전압 생성기.
  15. 제11항에 있어서, 상기 기울기 선택부는,
    상기 차상위 기준 전압 및 상기 차하위 기준 전압을 연결하여 복수의 제 2 전압들을 발생하는 제 2 전원 분배기;
    제 3 제어 신호에 따라 상기 복수의 제 2 전압들 중에서 하나를 선택하여 상기 제 1 중간 전압을 출력하는 제 1 기울기 선택기; 및
    제 4 제어 신호에 따라 상기 복수의 제 2 전압들 중에서 하나를 선택하여 상기 제 2 중간 전압을 출력하는 제 2 기울기 선택기;를 포함하는 것을 특징으로 하는 계조 전압 생성기.
  16. 제15항에 있어서, 상기 기울기 선택부는,
    상기 제 1 중간 전압을 버퍼링하여 출력하는 제 5 버퍼; 및
    상기 제 2 중간 전압을 버퍼링하여 출력하는 제 6 버퍼;를 더 포함하는 것을 특징으로 하는 계조 전압 생성기.
  17. 제15항에 있어서,
    상기 제 2 전원 분배기는 저항열로 구성된 것을 특징으로 하는 계조 전압 생성기.
  18. 제11항에 있어서, 상기 감마 전압 선택부는,
    상기 차상위 기준 전압, 제 1 중간 전압, 제 2 중간 전압, 및 상기 차하위 기준 전압을 연결하여 복수의 제 3 전압들을 발생하는 감마 분배기; 및
    상기 복수의 제 3 전압들 중에서 상기 복수의 감마 전압들을 선택하여 출력하는 복수의 전압 선택기들;을 포함하는 것을 특징으로 하는 계조 전압 생성기.
  19. 제18항에 있어서, 상기 감마 전압 선택부는,
    상기 복수의 감마 전압들을 버퍼링하여 출력하는 복수의 버퍼들;을 더 포함하는 것을 특징으로 하는 계조 전압 생성기.
  20. 제18항에 있어서,
    상기 감마 분배기는 저항열로 구성된 것을 특징으로 하는 계조 전압 생성기.
  21. 제11항에 있어서,
    상기 계조 분배부는 저항열로 구성된 것을 특징으로 하는 계조 전압 생성기.
  22. 삭제
  23. 표시 패널;
    상기 표시 패널의 다수의 데이터 라인과 연결되고, 상기 다수의 데이터 라인에 데이터 전압을 인가하는 소스 드라이버; 및
    제 1 전원 전압과 제 2 전원 전압을 기초로 최상위 기준 전압, 차상위 기준 전압, 최하위 기준 전압, 및 차하위 기준 전압을 생성하고, 상기 최상위 기준 전압과 상기 최하위 기준 전압으로부터 제 1 계조 전압과 제 N 계조 전압을 생성하고, 상기 차상위 기준 전압과 상기 차하위 기준 전압 사이의 전압 분배를 통해 생성된 제 1 내지 제 M 감마 전압을 기초로 제 2 내지 제 N-1 계조 전압을 생성하는 계조 전압 생성부;를 포함하고,
    상기 계조 전압 생성부는,
    제 1 전원 전압과 제 2 전원 전압 사이의 복수의 제 1 전압들 중에서 최상위 기준 전압과 차상위 기준 전압, 및 최하위 기준 전압과 차하위 기준 전압을 선택하여 출력하는 제 1 기준 전압 선택부;
    상기 최상위 기준 전압과 상기 최하위 기준 전압을 수신하여 제 1 계조 전압과 제 N 계조 전압을 선택하여 출력하는 제 2 기준 전압 선택부;
    상기 차상위 기준 전압과 상기 차하위 기준 전압을 수신하여 복수의 감마 전압들을 생성하는 감마 전압 선택부; 및
    상기 복수의 감마 전압들을 수신하여 제 2 계조 전압 내지 제 N-1 계조 전압을 생성하는 계조 분배부;를 포함하고,
    상기 감마 전압 선택부는,
    상기 차상위 기준 전압 및 상기 차하위 기준 전압을 연결하여 제 2 복수의 전압들을 발생하고, 저항렬로 구성된 감마 분배기; 및
    상기 제 2 복수의 전압들 중에서 상기 복수의 감마 전압들을 생성하는 복수의 전압 선택기들;을 포함하고,
    상기 감마 분배기의 저항렬은 상기 제 2 기준 전압 선택부가 출력하는 제 1 계조 전압과 제 N 계조 전압에 연결되지 않는 것을 특징으로 하는 표시 장치.
  24. 표시 패널;
    상기 표시 패널의 다수의 데이터 라인과 연결되고, 상기 다수의 데이터 라인에 데이터 전압을 인가하는 소스 드라이버; 및
    제 1 전원 전압과 제 2 전원 전압을 기초로 최상위 기준 전압, 차상위 기준 전압, 최하위 기준 전압, 및 차하위 기준 전압을 생성하고, 상기 최상위 기준 전압과 상기 최하위 기준 전압으로부터 제 1 계조 전압과 제 N 계조 전압을 생성하고, 상기 차상위 기준 전압과 상기 차하위 기준 전압 사이의 전압 분배를 통해 생성된 제 1 내지 제 M 감마 전압을 기초로 제 2 내지 제 N-1 계조 전압을 생성하는 계조 전압 생성부;를 포함하고,
    상기 계조 전압 생성부는,
    제 1 전원 전압과 제 2 전원 전압 사이의 복수의 제 1 전압들 중에서 최상위 기준 전압 및 최하위 기준 전압을 선택하여 제 1 계조 전압 및 제 N 계조 전압으로 출력하고, 상기 복수의 제 1 전압들 중에서 차상위 기준 전압 및 차하위 기준 전압을 선택하여 출력하는 기준 전압 선택부;
    상기 차상위 기준 전압과 상기 차하위 기준 전압을 수신하여 제 1 중간 전압 및 제 2 중간 전압을 선택하여 출력하는 기울기 선택부;
    상기 차상위 기준 전압, 상기 차하위 기준 전압, 상기 제 1 중간 전압, 및 상기 제 2 중간 전압을 수신하여 복수의 감마 전압들을 생성하는 감마 전압 선택부; 및
    상기 복수의 감마 전압들을 수신하여 제 2 계조 전압 내지 제 N-1 계조 전압을 생성하는 계조 분배부;를 포함하는 것을 특징으로 하는 표시 장치.
KR1020100138036A 2010-12-29 2010-12-29 계조 전압 생성기 및 이를 포함하는 표시 장치 KR101806406B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020100138036A KR101806406B1 (ko) 2010-12-29 2010-12-29 계조 전압 생성기 및 이를 포함하는 표시 장치
US13/137,898 US9019321B2 (en) 2010-12-29 2011-09-21 Gradation voltage generator and display device having the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100138036A KR101806406B1 (ko) 2010-12-29 2010-12-29 계조 전압 생성기 및 이를 포함하는 표시 장치

Publications (2)

Publication Number Publication Date
KR20120076408A KR20120076408A (ko) 2012-07-09
KR101806406B1 true KR101806406B1 (ko) 2017-12-08

Family

ID=46380392

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100138036A KR101806406B1 (ko) 2010-12-29 2010-12-29 계조 전압 생성기 및 이를 포함하는 표시 장치

Country Status (2)

Country Link
US (1) US9019321B2 (ko)
KR (1) KR101806406B1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101818213B1 (ko) * 2011-04-08 2018-02-22 삼성디스플레이 주식회사 구동 장치 및 이를 포함하는 표시 장치
KR101975538B1 (ko) * 2012-11-07 2019-05-08 삼성디스플레이 주식회사 유기전계 발광 표시장치의 계조전압 생성장치
KR102119582B1 (ko) * 2012-12-28 2020-06-17 엘지디스플레이 주식회사 최적 감마전압 적용이 가능한 평판 디스플레이 장치
KR102089321B1 (ko) * 2013-09-11 2020-04-14 엘지디스플레이 주식회사 표시장치의 영상데이터 처리회로와 그의 영상데이터 처리방법
KR102185786B1 (ko) 2014-02-27 2020-12-03 삼성디스플레이 주식회사 액정 표시 장치 및 및 액정 표시 장치의 구동 방법
JP2017173494A (ja) * 2016-03-23 2017-09-28 ソニー株式会社 デジタルアナログ変換回路、ソースドライバ、表示装置、及び、電子機器、並びに、デジタルアナログ変換回路の駆動方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100725976B1 (ko) 2005-12-27 2007-06-08 삼성전자주식회사 감마 조정회로 및 감마 조정방법
US20100295874A1 (en) * 2009-05-20 2010-11-25 Shang-I Liu Gamma voltage generation device for a flat panel display

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100505502B1 (ko) * 2000-12-30 2005-07-29 매그나칩 반도체 유한회사 감마 보정 기능을 갖는 아날로그-디지탈 컨버터
US6680755B2 (en) * 2001-04-05 2004-01-20 Industrial Technology Research Institute Adjustable biased gamma-correction circuit with central-symmetry voltage
JP4108360B2 (ja) * 2002-04-25 2008-06-25 シャープ株式会社 表示駆動装置およびそれを用いた表示装置
KR100864978B1 (ko) 2002-06-05 2008-10-23 엘지디스플레이 주식회사 액정표시소자의 감마보상방법 및 장치
KR100971389B1 (ko) 2003-09-19 2010-07-21 엘지디스플레이 주식회사 감마 기준 전압 발생 회로
KR100962503B1 (ko) 2003-11-22 2010-06-15 엘지디스플레이 주식회사 액정표시소자의 감마보정회로
US7783105B2 (en) 2006-06-07 2010-08-24 National Semiconductor Corporation Method and system for digitally scaling a gamma curve
JP4306763B2 (ja) 2007-04-19 2009-08-05 セイコーエプソン株式会社 ガンマ補正回路
KR101492875B1 (ko) * 2008-07-07 2015-02-12 삼성전자주식회사 감마 전압 컨트롤러, 이를 포함하는 계조 전압 제너레이터및 디스플레이 디바이스
KR101534681B1 (ko) * 2009-03-04 2015-07-07 삼성전자주식회사 개별 계조전압 발생기를 구비하는 디스플레이 드라이버 회로
US20100289827A1 (en) * 2009-05-12 2010-11-18 Shing-Chia Chen Single-Gamma Based Color Gamma Generation System and Method and Display System thereof

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100725976B1 (ko) 2005-12-27 2007-06-08 삼성전자주식회사 감마 조정회로 및 감마 조정방법
US20100295874A1 (en) * 2009-05-20 2010-11-25 Shang-I Liu Gamma voltage generation device for a flat panel display

Also Published As

Publication number Publication date
US20120169779A1 (en) 2012-07-05
US9019321B2 (en) 2015-04-28
KR20120076408A (ko) 2012-07-09

Similar Documents

Publication Publication Date Title
CN111179798B (zh) 显示装置及其驱动方法
KR101806407B1 (ko) 감마전압 제어기, 계조 전압 생성기 및 이를 포함하는 표시 장치
KR101322002B1 (ko) 액정표시장치
KR101921990B1 (ko) 액정표시장치
KR101117981B1 (ko) 데이터 드라이버 및 이를 이용한 액정 표시장치
US8624937B2 (en) Data driving device and liquid crystal display device using the same
KR101252854B1 (ko) 액정 패널, 데이터 드라이버, 이를 구비한 액정표시장치 및그 구동 방법
KR101806406B1 (ko) 계조 전압 생성기 및 이를 포함하는 표시 장치
KR20180036892A (ko) 액정표시장치와 그 구동 방법
CN100487764C (zh) 用于驱动彩色型显示设备的驱动器
KR101798489B1 (ko) 감마전압 생성장치, 이를 포함하는 액정표시장치 및 액정표시장치의 구동방법
KR20070111791A (ko) 표시 장치, 그 구동 장치 및 방법
KR20160040809A (ko) 소오스 드라이버 및 이를 포함하는 디스플레이 장치
KR101278001B1 (ko) 액정표시장치와 그 구동방법
US20070279364A1 (en) Liquid crystal display device, data driver thereof, and driving method thereof
KR20080105626A (ko) 액정 표시 장치 및 그 구동 방법
KR102570416B1 (ko) 디지털 아날로그 변화부 및 이를 포함하는 데이터 구동부와 표시장치
CN113012641A (zh) 显示装置
KR101503107B1 (ko) 적응형 프로그래머블 감마 탭 전압 발생 장치
KR101296643B1 (ko) 액정 표시 장치의 데이터 구동 장치 및 방법
KR101201332B1 (ko) 액정표시장치와 그 구동방법
KR20080002384A (ko) 액정표시장치 및 데이터 구동회로
KR101136179B1 (ko) 액정표시장치 및 그 구동방법
KR101123332B1 (ko) 감마전압 인가장치 및 인가방법
KR20080060433A (ko) 표시 장치의 구동장치 및 이를 갖는 표시 장치

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant