KR20090019106A - 액정 패널 및 이를 이용한 액정 표시장치 - Google Patents

액정 패널 및 이를 이용한 액정 표시장치 Download PDF

Info

Publication number
KR20090019106A
KR20090019106A KR1020070083287A KR20070083287A KR20090019106A KR 20090019106 A KR20090019106 A KR 20090019106A KR 1020070083287 A KR1020070083287 A KR 1020070083287A KR 20070083287 A KR20070083287 A KR 20070083287A KR 20090019106 A KR20090019106 A KR 20090019106A
Authority
KR
South Korea
Prior art keywords
gate
liquid crystal
voltage
data
transistor
Prior art date
Application number
KR1020070083287A
Other languages
English (en)
Inventor
장용호
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020070083287A priority Critical patent/KR20090019106A/ko
Publication of KR20090019106A publication Critical patent/KR20090019106A/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 킥백 전압을 보상하여 화질 품질을 향상시킬 수 있는 액정 패널 및 이를 이용한 액정 표시장치에 관한 것이다.
본 발명에 따른 액정 패널은 복수의 화소영역을 정의하는 복수의 게이트 라인 및 복수의 데이터 라인과; 상기 게이트 라인과 교번하여 형성된 보조 게이트 라인과; 상기 각 화소영역에서 상기 복수의 게이트 라인과 상기 데이터 라인에 연결된 제 1 트랜지스터와; 상기 각 화소영역에서 상기 보조 게이트 라인과 상기 데이터 라인에 연결된 제 2 트랜지스터와; 상기 제 1 트랜지스터와 제 2 트랜지스터가 동시에 연결되는 화소 전극을 포함하여 구성된다.
이러한 구성에 의하여 본 발명은 각 화소 영역에 게이트 라인과 교번하여 보조 게이트 라인을 형성하여 하나의 화소 전극과 연결된 2 개의 트랜지스터를 구동시켜, 게이트 라인에 공급되는 게이트 전압이 떨어졌을 때 전압 강하되는 킥백 전압을 보조 게이트 라인으로 구동되는 트랜지스터를 통해 추가로 데이터 전압을 공급하여 보상함으로써, 화소의 킥백 전압을 줄이고, 화질을 향상 시킬 수 있다.
킥백, kick-back, 게이트 라인

Description

액정 패널 및 이를 이용한 액정 표시장치{LIQUID CRYSTAL PANEL AND LIQUID CRYSTAL DISPLAY DEVICE USING THE SAME}
본 발명은 액정 표시장치에 관한 것으로, 특히 킥백 전압을 보상하여 화질 품질을 향상시킬 수 있는 액정 패널 및 이를 이용한 액정 표시장치에 관한 것이다.
일반적으로, 액정 표시장치는 두 기판 사이에 주입되어 있는 이방성 유전율을 갖는 액정 물질에 전계를 인가하고, 이 전계의 세기를 조절하여 기판에 투과되는 빛의 양을 조절함으로써, 원하는 화상을 얻는 표시장치이다.
이러한, 액정 표시장치의 기판상에는 서로 평행한 복수의 게이트 라인과 이 게이트 라인에 절연되어 교차하는 복수의 데이터 라인이 형성되며, 이들 게이트 라인과 데이터 라인에 의해 화소가 정의된다. 각 화소의 게이트 라인과 데이터 라인이 교차하는 부분에서 박막 트랜지터가 형성된다.
도 1은 종래의 액정 표시장치에서 단위 화소를 나타낸 도면이고, 도 2는 종래의 액정 표시장치에서 단위 화소에 대한 등가 회로를 나타낸 도면이다.
도 1 및 도 2를 참조하면, 박막트랜지스터(TFT)의 게이트 전극, 소오스 전극, 드레인 전극은 각각 게이트 라인(GL1, GL2), 데이터 라인(DL 1 내지 DL4), 화 소 전극(P)에 연결된다.
화소 전극(P)과 공통전극(Com) 사이에는 액정 물질이 형성되는데 이를 등가적으로 액정용량(Clc)으로 나타내었다. 또한, 화소 전극(P)과 공통 전극(Com) 사이에는 보조용량(Cst)이 형성되며, 게이트 전극(Vg)과 드레인 전극 사이에는 오정렬(Misalignment)등에 기인한 기생용량(Cgd)이 생긴다.
먼저, 표시하고자 하는 게이트 라인(GL2)에 연결된 게이트 전극(Vg)에 게이트 하이 전압(VGH)을 인가하여 박막 트랜지스터(TFT)를 도통시킨 후에, 화상 신호를 나타내는 데이터 전압(Vd)을 소오스 전극에 인가하여 이 데이터 전압(Vd)을 드레인 전극에 인가하도록 한다.
그러면, 데이터 전압(Vd)은 화소 전극(P)를 통해 각각 액정 용량(Clc)과 보조 용량(Cst)에 인가되고, 화소 전극(P)과 공통 전극(Com)의 전위차에 의해 전계가 형성된다. 액정 물질에 동일 방향의 전계가 계속해서 인가되면 액정이 열화되기 때문에, 액정 표시장치에서는 액정의 열화를 방지하기 위해 화상 신호를 공통 전압(Vcom)에 대해 양 및 음으로 반복되도록 구동한다.
한편, 박막 트랜지스터(TFT)가 도통된 경우에 액정 용량(Clc) 및 보조 용량(Cst)에 인가된 전압은 박막 트랜지스터(TFT)가 오프 상태로 된 후에도 계속 지속되어야 하나, 게이트 전극과 드레인 전극 사이에 존재하는 기생 용량(Cgd)때문에, 화소 전극(P)에 인가된 전압에 왜곡이 발생하게 된다. 이와 같이 왜곡된 전압을 킥백 전압(Kick-back)이라 하는데. 이 킥백 전압은 아래와 같은 수식으로 표현 된다.
Figure 112007059845844-PAT00001
여기서, ΔVg는 게이트 전압의 변화량, 즉 게이트 하이 전압(VGH)과 게이트 로우 전압(VGL) 간의 차이값을 의미한다. 이 전압 왜곡은 데이터 전압(Vd)의 극성에 관계없이 항상 화소 전극(P)의 전압을 끌어내리는 방향으로 작용하게 된다.
도 3을 참조하면, 이상적인 액정 표시장치에서는 게이트 하이 전압(VGH)일 때 데이터 전압(Vd)이 화소 전극(P)에 인가되어 게이트 로우 전압(VGL)이 되는 경우에도 도 3에 점선으로 도시된 바와 같이 데이터 전압(Vd)을 유지한다.
하지만, 종래의 액정 표시장치에서는 도 3에 실선으로 도시한 바와 같이, 게이트 전압이 게이트 하이 전압(VGH)에서 게이트 로우 전압(VGL)으로 떨어지는 경우 기생용량(Cgd)으로 인해 화소 전극의 전압(VLC)이 킥백 전압(ΔVP)만큼 강하된다.
따라서, 액정의 각 셀 구동시에 인가되는 최대 데이터 전압은 액정 셀의 동작 범위보다 높은 전압이 필요하며, 반전 구동시에 홀수 프레임에서 인가된 액정 전압과 동일한 크기의 액정 전압이 짝수 프레임에서도 인가되기 위해서는 박막 트랜지스터의 기생 용량(Cgd)에 의한 킥백 효과를 고려한 공통 전압(Vcom)을 전극에 인가하여야 한다.
하지만, 종래의 액정 표시장치는 각 셀의 기생 용량(Cgd)이 동일하게 유지되 도록 설계를 최적화하기가 어려우므로 각 셀의 킥백 전압(ΔVP)이 상이해진다. 이와 같이, 액정 패널 전체에 걸쳐서 각 셀에 대해 서로 상이한 킥백 전압이 발생하기 때문에, 공통 전압이 일정하게 인가되어도 이 공통 전압이 화소 전압의 중심 값으로 유지되지 않아서 프레임 단위로 화소에 충전되는 전압의 값이 달라지고 그에 따라 플리커 현상이 발생하게 된다. 이러한 현상은 액정 표시장치의 화면이 대형화되어 게이트 라인이 길어짐에 따라 더욱 더 문제로 된다.
상기와 같은 문제점을 해결하기 위하여, 본 발명은 킥백 전압을 보상하여 화질 품질을 향상시킬 수 있는 액정 패널 및 이를 이용한 액정 표시장치를 제공하는데 있다.
본 발명에 따른 액정 패널은 복수의 화소영역을 정의하는 복수의 게이트 라인 및 복수의 데이터 라인과; 상기 게이트 라인과 교번하여 형성된 부 게이트 라인과; 상기 각 화소영역에서 상기 복수의 게이트 라인과 상기 데이터 라인에 연결된 제 1 트랜지스터와; 상기 각 화소영역에서 상기 부 게이트 라인과 상기 데이터 라인에 연결된 제 2 트랜지스터와; 상기 제 1 트랜지스터와 제 2 트랜지스터가 동시에 연결되는 화소 전극을 포함하여 구성된다.
또한 본 발명의 따란 액정 표시장치는 상기와 같이 형성되어 화상을 표시하 는 액정 패널과; 상기 액정 패널의 복수의 게이트 라인과 복수의 게이트 보조 라인을 구동하기 위한 게이트 드라이버와; 상기 데이터 라인을 구동하기 위한 데이터 드라이버; 및 상기 게이트 드라이버 및 데이터 드라이버에 제어하기 위한 타이밍 컨트롤러를 포함하여 구성된다.
본 발명에 따른 액정 표시장치는 각 화소 영역에 게이트 라인과 교번하여 보조 게이트 라인을 형성하여 하나의 화소 전극과 연결된 2 개의 트랜지스터를 구동시켜, 게이트 라인에 공급되는 게이트 전압이 떨어졌을 때 전압 강하되는 킥백 전압을 보조 게이트 라인으로 구동되는 트랜지스터를 통해 추가로 데이터 전압을 공급하여 보상함으로써, 화소의 킥백 전압을 줄이고, 화질을 향상 시킬 수 있다.
이하, 첨부된 도면 및 실시 예를 통해 본 발명의 실시 예를 구체적으로 살펴보면 다음과 같다.
도 4는 본 발명의 실시 예에 따른 액정 패널의 단위 화소영역을 나타낸 도면이다.
먼저, 도 4를 참조하면, 각 화소영역에는 복수의 데이터 라인(DL1~DLm)이 배치되고 이를 교차하여 복수의 게이트 라인(GL1_a~GLn_a)이 형성된다. 그리고, 각 게이트 라인(GL1_a~GLn_a)과 평행하고 일정 간격 이격되도록 교번하여 보조 게이트 라인(GL1_b~GLn_b)이 배치된다.
이때, 각 화소영역의 화소 전극(206)은 제 1 및 제 2 박막 트랜지스터(202, 204)에 의해 구동된다.
먼저, 제 1 박막 트랜지스터(204)는, 도 4에 도시된 바와같이, 게이트 전극이 임의의 제 n 게이트 라인(GL(n_a))에 연결되고 소오스 전극이 제 1 데이터 라인(DL1)에 연결되며 드레인 전극이 화소 전극(206)에 연결된다.
제2 박막 트랜지스터(202)는 게이트 전극이 제 n 보조 게이트 라인(GL(n_b))에 연결되고 소오스 전극이 제 1 데이터 라인(DL1)에 연결되며 드레인 전극이 화소 전극(206)에 연결된다.
여기서, 제 1 및 제 2 박막 트랜지스터(202, 204)는 서로 다른 채널 폭을 갖도록 형성된다. 이때, 본 발명의 실시 예에서는 제 n 게이트 라인(GL(n_a))과 연결되어 있는 제 1 박막 트랜지스터(202)의 채널 폭이 더 큰 것으로 하여 설명하기로 한다.
도 5는 본 발명의 실시 예에 따른 게이트 라인 및 보조 게이트 라인에 공급되는 파형을 나타낸 도면이다.
도 5를 참조하면, 제 n 게이트 라인(GL(n_a))과 제 n 보조 게이트 라인(GL(n_b))에 한 프레임 동안 제 1 및 제 2 박막 트랜지스터(202, 204)의 게이트 전극으로 제 n 게이트 전압(Vna)과 제 n 보조 게이트 전압(Vnb)이 공급된다. 이때, 제 1 및 제 2 박막 트랜지스터(202, 204)는 동시에 게이트 하이 전압(VGH)이 인가되어 턴-온(turn-on)된다. 여기서, 제 n 보조 게이트 전압(Vnb)은 제 n 게이트 전압(Vna)의 하이구간 동안 오버랩되어 데이터 전압을 화소 전극에 공급한다.
그리고, 제 n 게이트 전압(Vna)과 제 n 보조 게이트 전압(Vnb)은 서로 다른 전압이 공급되며, 이때, 제 n 게이트 전압(Vnb)은 제 n 보조 게이트 전압(Vnb)보다 높은 전압이 공급된다.
즉, 이렇게 턴-온된 제 1 및 제 2 박막 트랜지스터(202, 204)는 각각 제 1 데이터 라인(DL1)으로 입력된 제 1 데이터 전압이 제 1 박막 트랜지스터(204)를 통해 화소 전극(206)으로 인가되고, 제 1 데이터 라인(DL1)으로 입력된 제 1 데이터 전압이 제 2 박막 트랜지스터(202)를 통해 화소 전극(206)으로 인가된다.
한편, 도 5 내지 도 7을 참조하면, 제 n 게이트 라인(GL(n_a))으로부터 입력된 하이 상태의 제 n 게이트 전압(Vna)은 제 1 박막 트랜지스터(204)를 턴-온(turn-on)시키고 제 m 데이터 라인(DLm)으로 입력된 데이터 전압(Vd1)을 화소전극에 공급한다. 그리고, 제 n 게이트 전압(Vna)이 로우(low) 상태로 떨어졌을때 제 1 박막 트랜지스터(204)는 게이트 전극(Vg1)과 드레인 전극(VLC1) 간의 제 1 기생용량(Cgd1)으로 인한 제 1 킥백 전압이, 도 7에 도시된 바와 같이, ΔVP1만큼 떨어지게 된다.
이때, 제 n 게이트 라인(GL(n_a))과 동시에 제 n 보조 게이트 라인(GL(n_b))으로부터 입력되어 하이 상태를 유지하고 있는 제 n 보조 게이트 전압(Vnb)에 의해 턴-온된 제 2 박막 트랜지스터(202)는 계속해서 제 m 데이터 라인(DLm)에 데이터 전압(Vd1)을 화소 전극에 공급하여 제 n 게이트 라인(GL(n_a))에서 폴링되어 발생하는 제 1 킥백 전압(ΔVP1)을 보상하여 다시 데이터 전압이 상승하게 된다.
이후, 제 n 보조 게이트 라인(GL(n_b))으로부터 공급된 제 n 보조 게이트 전압(Vnb) 역시 하강함으로써 제 2 박막 트랜지스터(202)의 게이트 전극(Vg2)과 드레인 전극 간의 제 2 기생용량(Cgd2)으로 인한 제 2 킥백 전압(ΔVP2)이 발생하게 된다.
이때, 제 1 및 제 2 킥백 전압(ΔVP1, ΔVP2)은 아래의 수학식 1 및 2로 표현된다.
Figure 112007059845844-PAT00002
Figure 112007059845844-PAT00003
결과적으로, 도 8에 도시된 바와 같은, 중첩되는 제 n 게이트 전압(Vna)과 제 n 게이트 보조 전압(Vnb)을 각 트랜지스터(202, 204)에 공급하였을 때 제 n 게이트 라인(GL(n_a))을 통해 공급되는 게이트 전압(Vna)이 떨어짐으로써 발생된 제 1 킥백 전압(ΔVP1)을 제 n 보조 게이트 라인(GL(n_b))에 게이트 보조 전압(Vnb)을 인가하여 데이터 전압을 화소전극(206)에 추가로 공급함으로써 제 1 킥백 전압(ΔVP1)과 제 2 킥백 전압(ΔVP2)과 오차인 ΔVP(ΔVP1 - ΔVP2)만큼에 킥백 전압을 줄을 수 있다.
따라서, 킥백 전압이 보상됨으로 인해 플리커, 잔상이나 얼룩이 발생되지 않게 되어 화질을 향상시킬 수 있다.
도 9는 본 발명의 실시 예에 다른 액정 표시장치를 나타낸 도면이다.
도 9를 참조하면, 본 발명의 실시 예에 따른 액정 표시장치는 복수의 게이트 라인(GL(1_a) 내지 GL(n_a)) 및 복수의 게이트 보조 라인(GL(1_b) 내지 GL(n_b))을 교차하는 복수의 데이터 라인(DL1 내지 DLm)에 의해 복수의 화소영역이 형성되어 화상을 표시하는 액정 패널(308)과, 액정 패널(306)의 복수의 게이트 라인(GL(1_a) 내지 GL(n_a))과 복수의 게이트 보조 라인(GL(1_b) 내지 GL(n_b))을 구동하기 위한 게이트 드라이버(306)와, 복수의 데이터 라인(DL1 내지 DLm)을 구동하기 위한 데이터 드라이버(304) 및 게이트 드라이버(306) 및 데이터 드라이버(304)에 제어하기 위한 타이밍 컨트롤러(302)를 포함하여 구성된다.
먼저, 본 발명의 실시 예에 액정 패널은 상술한 본 발명 실시 예와 동일한 구성을 가지므로 동일한 구성에 대한 설명은 상술한 설명으로 대신하기로 한다.
타이밍 컨트롤러(302)는 외부로부터 공급되는 소스 데이터(RGB)를 표시패널(308)의 구동에 알맞은 데이터 신호(Data)로 정렬하고, 정렬된 데이터 신호(Data)를 데이터 드라이버(304)에 공급한다. 또한, 타이밍 컨트롤러(302)는 외부로부터 입력되는 메인클럭(DCLK), 데이터 인에이블 신호(DE), 수평 및 수직 동기신호(Hsync, Vsync)를 이용하여 데이터 제어신호(DCS)와 게이트 제어신호(GCS)를 생성하여 데이터 드라이버(304)와 게이트 드라이버(306) 각각의 구동 타이밍을 제어 한다. 이때, 데이터 제어신호(DSC)는 소스 스타트 펄스(SSP), 소스 쉬프트 클럭(SSC), 소스 출력 인에이블(SOE) 등을 포함하고, 게이트 제어신호(GCS)는 게이트 스타트 펄스 및 위상이 순차적으로 지연되는 복수의 게이트 쉬프트 클럭을 포함한다.
데이터 드라이버(304)는 타이밍 컨트롤러(302)로부터의 데이터 제어신호(DCS)에 따라 타이밍 컨트롤러(302)로부터의 데이터 신호(RGB)를 아날로그 신호인 화상 신호로 변환하여 게이트 라인들(GL(n_a)) 및 보조 게이트 라인들(GL(n_b))에 스캔신호가 공급되는 1 수평 주기마다 1 수평 라인분의 화상 신호를 데이터 라인들(DL)로 공급한다. 이때, 데이터 드라이버(304)는 테이프 캐리어 패키지(Tape Carrier Package) 또는 칩 온 필름(Chip On Film)에 실장되어 표시패널(308)에 접속되거나 칩 온 그라스(Chip On Glass) 방식에 의해 표시패널(308)에 실장될 수 있다.
게이트 드라이버(306)는 복수의 게이트 라인(GL(1_a) 내지 GL(n_a)) 및 복수의 보조 게이트 라인(GL(1_b) 내지 GL(n_b)) 각각에 접속되도록 표시패널(308)의 일측에 형성된다. 이때, 게이트 드라이버(306)는 타이밍 컨트롤러(302)로부터의 게이트 스타트 펄스를 게이트 스타트 클럭에 따라 쉬프트 시켜 복수의 게이트 라인(GL(1_a) 내지 GL(n_a)) 및 복수의 보조 게이트 라인(GL(1_b) 내지 GL(n_b))에 순차적으로 게이트 온 전압을 공급한다.
이렇게 형성된 액정 표시장치는 각 화소 영역에 게이트 라인과 교번하여 보조 게이트 라인을 형성하여 하나의 화소 전극과 연결된 2 개의 트랜지스터를 구동 시켜, 게이트 라인에 공급되는 게이트 전압이 떨어졌을 때 전압 강하되는 킥백 전압을 보조 게이트 라인으로 구동되는 트랜지스터를 통해 추가로 데이터 전압을 공급하여 보상함으로써, 화소의 킥백 전압을 줄이고, 화질을 향상 시킬 수 있다.
이상에서 설명한 본 발명은 상술한 실시 예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 종래의 지식을 가진 자에게 있어 명백할 것이다.
도 1은 종래의 액정 표시장치에서 단위 화소를 나타낸 도면.
도 2는 종래의 액정 표시장치에서 단위 화소에 대한 등가 회로를 나타낸 도면.
도 3은 종래의 액정 표시장치에 게이트 라인과 데이터 전압을 나타낸 파형도.
도 4는 본 발명의 실시 예에 따른 단위 화소를 나타낸 도면.
도 5는 본 발명의 실시 에에 따른 게이트 라인과 보조 게이트 라인에 공급되는 파형도.
도 6은 본 발명의 실시 예에 따른 액정 패널의 단위 화소에 대한 등가 회로를 나타낸 도면.
도 7은 본 발명의 실시 예에 따른 게이트 라인, 보조 게이트에 공급된 전압에 의한 데이터 전압을 나타낸 파형도.
도 8은 본 발명의 실시 예에 따른 게이트 전압과 게이트 보조 전압이 중첩된 파형도.
도 9는 본 발명의 실시 예에 따른 액정 표시장치를 나타낸 도면.

Claims (7)

  1. 복수의 화소영역을 정의하는 복수의 게이트 라인 및 복수의 데이터 라인과;
    상기 게이트 라인과 교번하여 형성된 복수의 보조 게이트 라인과;
    상기 각 화소영역에서 상기 게이트 라인과 상기 데이터 라인에 연결된 제 1 트랜지스터와;
    상기 각 화소영역에서 상기 보조 게이트 라인과 상기 데이터 라인에 연결된 제 2 트랜지스터와;
    상기 제 1 트랜지스터와 제 2 트랜지스터가 동시에 연결되는 화소 전극을 포함하여 구성되는 것을 특징으로 하는 액정 패널.
  2. 제 1 항에 있어서,
    상기 제 1 트랜지스터와 제 2 트랜지스터의 채널 폭이 서로 다른 것을 특징으로 하는 액정 패널.
  3. 제 2 항에 있어서,
    상기 제 1 및 제 2 트랜지스터에서 채널 폭이 더 큰 트랜지스터가 먼저 턴-오프(turn-off)되는 것을 특징으로 하는 액정 패널.
  4. 제 1 항 또는 제 2 항에 있어서,
    상기 제 1 및 제 2 트랜지스터가 동시에 턴-온(turn-on)되어 상기 화소 전극에 데이터 전압을 충전시키는 것을 특징으로 하는 액정 패널.
  5. 제 1 항에 있어서,
    상기 게이트 라인에 인가되는 게이트 하이 전압과 게이트 로우 전압의 차와 상기 보조 게이트 라인에 인가되는 보조 게이트 하이 전압과 보조 게이트 로우 전압의 차는 서로 크기가 다른 것을 특징으로 하는 액정 패널.
  6. 제 5 항에 있어서,
    상기 게이트 라인에 게이트 하이 전압과 게이트 로우 전압의 차는 상기 보조 게이트 라인의 보조 게이트 하이 전압과 보조 게이트 로우 전압의 차보다 큰 것을 특징으로 하는 액정 패널.
  7. 제 1 항 내지 제 6 항 중 어느 한 항을 포함하여 화상을 표시하는 액정 패널과;
    상기 액정 패널의 복수의 게이트 라인과 복수의 게이트 보조 라인을 구동하기 위한 게이트 드라이버와;
    상기 데이터 라인을 구동하기 위한 데이터 드라이버; 및
    상기 게이트 드라이버 및 데이터 드라이버에 제어하기 위한 타이밍 컨트롤러를 포함하여 구성되는 것을 특징으로 하는 액정 표시장치.
KR1020070083287A 2007-08-20 2007-08-20 액정 패널 및 이를 이용한 액정 표시장치 KR20090019106A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070083287A KR20090019106A (ko) 2007-08-20 2007-08-20 액정 패널 및 이를 이용한 액정 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070083287A KR20090019106A (ko) 2007-08-20 2007-08-20 액정 패널 및 이를 이용한 액정 표시장치

Publications (1)

Publication Number Publication Date
KR20090019106A true KR20090019106A (ko) 2009-02-25

Family

ID=40686978

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070083287A KR20090019106A (ko) 2007-08-20 2007-08-20 액정 패널 및 이를 이용한 액정 표시장치

Country Status (1)

Country Link
KR (1) KR20090019106A (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120016799A (ko) * 2010-08-17 2012-02-27 엘지디스플레이 주식회사 입체영상 표시장치 및 그 구동방법
CN105511190A (zh) * 2016-02-25 2016-04-20 京东方科技集团股份有限公司 像素结构及其驱动方法、显示装置
US9417487B2 (en) 2014-01-09 2016-08-16 Samsung Display Co., Ltd. Liquid crystal display having improved transmittance and luminance characteristics
US9564096B2 (en) 2013-05-27 2017-02-07 Samsung Display Co., Ltd. Method of driving a display panel, display panel driving apparatus for performing the method and display apparatus having the display panel driving apparatus

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120016799A (ko) * 2010-08-17 2012-02-27 엘지디스플레이 주식회사 입체영상 표시장치 및 그 구동방법
US9564096B2 (en) 2013-05-27 2017-02-07 Samsung Display Co., Ltd. Method of driving a display panel, display panel driving apparatus for performing the method and display apparatus having the display panel driving apparatus
US9417487B2 (en) 2014-01-09 2016-08-16 Samsung Display Co., Ltd. Liquid crystal display having improved transmittance and luminance characteristics
CN105511190A (zh) * 2016-02-25 2016-04-20 京东方科技集团股份有限公司 像素结构及其驱动方法、显示装置
CN105511190B (zh) * 2016-02-25 2019-01-15 京东方科技集团股份有限公司 像素结构及其驱动方法、显示装置

Similar Documents

Publication Publication Date Title
KR101351373B1 (ko) 액정표시장치 및 그 구동방법
US7808472B2 (en) Liquid crystal display and driving method thereof
US9548031B2 (en) Display device capable of driving at low speed
EP2993663A2 (en) Liquid crystal display device
KR101285054B1 (ko) 액정표시장치
KR101296641B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR101255705B1 (ko) 게이트 구동 회로, 그를 이용한 액정 표시 장치 및 그의구동 방법
KR20150092394A (ko) 표시 장치
GB2436887A (en) Liquid crystal display and driving method thereof
KR20100096383A (ko) 액정표시장치
KR20090019106A (ko) 액정 패널 및 이를 이용한 액정 표시장치
US9412324B2 (en) Drive device and display device
KR100496543B1 (ko) 액정 표시 장치 및 그 구동 방법
KR101493526B1 (ko) 액정표시장치
KR102023949B1 (ko) 액정 표시장치 및 그 구동방법
KR101589751B1 (ko) 액정표시장치
KR20180014337A (ko) 액정표시장치
KR20150078573A (ko) 액정 표시장치
KR102007818B1 (ko) 액정표시장치
JP2012168277A (ja) 液晶表示パネルの駆動装置および液晶表示装置
KR100631118B1 (ko) 액정 표시 장치 및 그 구동 방법
KR20120116682A (ko) 액정 표시장치의 구동장치와 그 구동방법
KR20040043214A (ko) 액정표시장치의 구동장치 및 방법
KR101706233B1 (ko) 액정 표시장치 및 그의 구동방법
KR101507162B1 (ko) 수평 전계형 액정표시장치

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination