KR101285054B1 - 액정표시장치 - Google Patents
액정표시장치 Download PDFInfo
- Publication number
- KR101285054B1 KR101285054B1 KR1020060055667A KR20060055667A KR101285054B1 KR 101285054 B1 KR101285054 B1 KR 101285054B1 KR 1020060055667 A KR1020060055667 A KR 1020060055667A KR 20060055667 A KR20060055667 A KR 20060055667A KR 101285054 B1 KR101285054 B1 KR 101285054B1
- Authority
- KR
- South Korea
- Prior art keywords
- liquid crystal
- voltage
- gamma voltage
- thin film
- crystal panel
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0814—Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
본 발명은 감마전압 생성부를 간소화 시키고 감마전압의 설정을 용이하게 할 수 있는 액정표시장치가 개시된다.
본 발명에 따른 액정표시장치는 액정패널과, 상기 액정패널의 데이터라인으로 데이터 전압을 공급하는 데이터 드라이버와, 상기 데이터 드라이버로 하이 및 로우 레벨의 감마전압을 공급하는 감마전압 생성부를 포함하고, 상기 감마전압 생성부는 하이 또는 로우 레벨의 감마전압을 출력하는 버퍼부와 상기 하이 또는 로우 레벨의 감마전압을 반전시켜 로우 또는 하이 레벨의 감마전압을 생성하는 반전부를 포함하는 것을 특징으로 한다.
감마전압, 2TFT
Description
도 1은 종래 액정표시장치의 액정패널을 개략적으로 나타낸 도면.
도 2는 도 1의 액정패널에 인가되는 전압을 나타낸 파형도.
도 3은 본 발명의 실시예에 따른 액정표시장치를 나타낸 도면.
도 4는 도 3의 액정패널을 상세히 나타낸 도면.
도 5는 도 3의 액정패널에 인가되는 전압을 나타낸 파형도.
도 6은 도 3의 감마전압 생성부를 상세히 나타낸 도면.
<도면의 주요부분에 대한 간단한 설명>
102:액정패널 104:게이트 드라이버
106:데이터 드라이버 108:타이밍 컨트롤러
110:감마전압 생성부 112:버퍼부
114:반전부
본 발명은 액정표시장치에 관한 것으로, 특히 감마전압 생성부를 간소화시키고 감마전압 설정을 용이하게 할 수 있는 액정표시장치에 관한 것이다.
정보화 사회가 발전함에 따라 표시장치에 대한 요구도 다양한 형태로 점증하고 있다. 이에 부응하여 근래에는 LCD(Liquid Crystal Display device), PDP(Plasma Display Panel), ELD(Electro Luminescent Display) 등 여러가지 평판표시장치가 연구되어 왔고 일부는 이미 여러장비에서 표시장치로 활용되고 있다.
그 중에, 현재 화질이 우수하고 경량, 박형, 저소비 전력 등의 장점으로 인하여 이동형 화상 표시장치의 용도로 브라운관(CRT)을 대체하면서 LCD(이하, '액정표시장치'라 함)가 가장 널리 사용되고 있으며, 액정표시장치는 노트북 컴퓨터의 모니터와 같은 이동형의 용도 이외에도 텔레비전 모니터 등으로 다양하게 개발되고 있다.
액정표시장치는 액정의 광학적 이방성과 분극성질을 이용하여 화상을 표시한다. 상기 액정은 구조가 가늘고 길기 때문에 분자의 배열에 방향성을 가지고 있으며, 인위적으로 액정에 전기장을 인가하여 분자배열의 방향을 제어할 수 있다.
따라서, 상기 액정의 분자배열 방향을 임의로 조절하면, 액정의 분자 배열이 변하게 되고, 광학적 이방성에 의해 상기 액정의 분자배열 방향으로 빛의 편광상태를 변화시켜 화상정보를 표현할 수 있다.
도 1은 종래 액정표시장치의 액정패널을 개략적으로 나타낸 도면이다.
도 1에 도시된 바와 같이, 종래 액정패널(2)에는 복수의 화소영역을 정의하는 제 1 내지 제 4 게이트라인(GL1 ~ GL4)과 상기 제 1 내지 제 4 게이트라인(GL1 ~ GL4)과 교차로 배열된 제 1 내지 제 4 데이터라인(DL1 ~ DL4)이 배열되어 있다.
또한, 상기 액정패널(2)에는 상기 제 1 내지 제 4 게이트라인(GL1 ~ GL4)과 평행하게 배열된 제 1 내지 제 4 공통라인(VL1 ~ VL4)이 배열되어 있다.
상기 제 1 내지 제 4 게이트라인(GL1 ~ GL4)과 제 1 내지 제 4 데이터라인(DL1 ~ DL4)의 교차부에는 박막트랜지스터(TFT)와, 상기 박막트랜지스터와 전기적으로 연결된 화소전극이 형성되어 있다.
상기 액정패널(2)은 상기 박막트랜지스터(TFT)가 형성된 제 1 기판과, 적색, 녹색 및 청색의 색을 띄는 컬러필터가 구비되어 상기 제 1 기판과 대향된 제 2 기판과, 상기 제 1 및 제 2 기판 사이에 형성된 액정층으로 이루어진다.
상기 제 1 기판에 형성된 화소전극에 데이터 전압이 공급되고 상기 제 2 기판 상에 형성된 공통전극에 공통전압이 공급되어 두 전압의 전압차에 의해 상기 액정층의 액정분자가 구동하게 된다. 이때, 상기 화소전극과 공통전극 사이에는 스토리지 캐패시터(Cst)가 형성된다.
상기 화소전극으로 공급된 데이터 전압은 1 프레임동안 스토리지 캐패시터(Cst)에 충전되어 상기 공통전극으로 공급된 공통전압과 함께 전위차를 형성하여 상기 액정층의 액정을 구동시킨다.
이와 같은 방식으로 구동되는 액정표시장치에 있어서, 상기 복수의 게이트라인(GL1 ~ GL4)에는 게이트 하이 전압(VGH)과 게이트 로우 전압(VGL)이 공급된다. 여기서, 상기 게이트라인(GL1~ GL4)에 해당하는 수평기간동안(1H) 게이트 하이 전압(VGH)을 공급하고, 나머지 기간에는 게이트 로우 전압(VGL)을 인가한다.
이때, 상기 게이트 하이 전압(VGH)은 상기 박막트랜지스터(TFT)를 턴- 온(turn-on) 시키며 상기 박막트랜지스터(TFT)가 턴-온(turn-on) 되는 기간동안 데이터 전압이 상기 화소전극에 충전된다.
상기 게이트라인(GL1 ~ GL4)에 공급된 게이트 하이 전압(VGH)이 게이트 로우 전압(VGL)으로 바뀌면서 상기 박막트랜지스터(TFT)는 턴-오프(turn-off) 상태로 바뀌게 되고 그순간 상기 화소전극에 충전된 데이터 전압(Vd)은 도 2에 도시된 바와 같이, 상기 박막트랜지스터(TFT)의 기생 용량(Cgs)에 의해 킥백전압(ㅿVp) 만큼 전압강하가 발생한다.
상기 킥백전압(ㅿVp)은 하기 수학식 1으로 표현된다.
여기서, 는 킥백전압(ㅿVp)이고 는 박막트랜지스터(TFT)의 게이트 전극(G)과 소스전극(C) 사이의 캐패시터이다. 또한, 는 스토리지 캐패시터이고, 는 액정셀의 캐패시터이며, 는 게이트 하이 전압이고, 은 게이트 로우 전압을 나타낸다.
상기 Clc는 앞서 서술한 바와 같이, 액정셀의 캐패시터인데 상기 액정패널(2) 사이에 형성된 액정층의 유전율에 따라 그 값이 변한다. 상기 액정패널(2) 상에 블랙 계조가 표시되는 경우와 상기 액정패널(2) 상에 화이트 계조가 표시되는 경우 상기 액정층의 유전율을 서로 상이해진다.
이때, 상기 액정층의 유전율은 상기 액정패널(2)상에 블랙 계조가 표시될때 최소값을 갖고 상기 액정패널(2) 상에 화이트 계조가 표시될때 최대값을 갖는다. 결국, 상기 액정패널(2) 상에 블랙 계조가 표시될때 액정셀의 캐패시터(Clc)는 최소값을 갖고 상기 액정패널(2) 상에 화이트 계조가 표시될때 액정셀의 캐패시터(Clc)는 최대값을 갖는다.
이로인해, 상기 액정패널(2) 상에 블랙 계조가 표시될때 킥백전압(ㅿVpb)과 상기 액정패널(2) 상에 화이트 계조가 표시될때 킥백전압(ㅿVpw)이 서로 상이해진다.
종래의 액정표시장치는 상기 액정패널(2) 상에 블랙과 화이트 계조가 표시될때 서로 상이한 킥백전압(ㅿVpb, ㅿVpw)을 보상해 주기 위해 2 세트 이상의 감마전압 생성부를 따로 구비한다.
최소한 상기 액정패널(2) 상에 블랙 계조를 표시할때 필요한 감마전압 생성부와 상기 액정패널(2) 상에 화이트 계조를 표시할때 필요한 감마전압 생성부를 구비해야한다.
종래의 액정표시장치는 서로 상이한 킥백전압(ㅿVpb, ㅿVpw)을 보상해주기 위해 2 세트 이상의 감마전압 생성부를 따로 구비해야 하므로, 감마전압 생성부가 복잡해지고, 상기 감마전압 생성부가 차지하는 면적이 증가하게 된다.
본 발명은 감마전압 생성부를 간소화하고 감마전압 설정을 용이하게 할 수 있는 액정표시장치를 제공함에 그 목적이 있다.
상기 목적을 달성하기 위한 본 발명의 실시예에 따른 액정표시장치는 액정패널과, 상기 액정패널의 데이터라인으로 데이터 전압을 공급하는 데이터 드라이버와, 상기 데이터 드라이버로 하이 및 로우 레벨의 감마전압을 공급하는 감마전압 생성부를 포함하고, 상기 감마전압 생성부는 하이 또는 로우 레벨의 감마전압을 출력하는 버퍼부와 상기 하이 또는 로우 레벨의 감마전압을 반전시켜 로우 또는 하이 레벨의 감마전압을 생성하는 반전부를 포함하는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 실시예를 설명한다.
도 3은 본 발명의 실시예에 따른 액정표시장치를 나타낸 도면이다.
도 3에 도시된 바와 같이, 본 발명에 따른 액정표시장치는 본 발명에 따른 액정표시장치는 복수의 화소영역을 정의하는 복수의 게이트라인(GL0 ~ GLn)과 복수의 데이터라인(DL1 ~ DLm)이 배열되어 소정의 화상을 표시하는 액정패널(102)과, 상기 복수의 게이트라인(GL0 ~ GLn)을 구동하는 게이트 드라이버(104)와, 상기 복수의 데이터라인(DL1 ~ DLm)을 구동하는 데이터 드라이버(106)와, 상기 게이트 드라이버(104) 및 데이터 드라이버(106)를 제어하는 타이밍 컨트롤러(108)와, 상기 데이터 드라이버(106)로 감마전압을 공급하는 감마전압 생성부(110)를 포함한다.
상기 액정패널(102)에는 복수의 게이트라인(GL1 ~ GLn)과 데이터라인(DL1 ~ DLm)이 배열되어 화소영역을 정의하고, 상기 게이트라인(GL1 ~ GLn)과 평행하게 공 통라인(VL1, VL2,,)이 배열되어 있다. 상기 복수의 게이트라인(GL1 ~ GLn)과 데이터라인(DL1 ~ DLm)이 배열된 그 교차부에는 스위칭 소자인 제 1 및 제 2 박막트랜지스터(TFT-1, TFT-2)와 상기 제 1 박막트랜지스터(TFT-1)와 연결된 화소전극(미도시)이 형성되어 있다.
상기 화소전극은 상기 복수의 공통라인(VL1, VL2,,)과 오버랩되어 스토리지 캐패시터(Cst)를 형성한다.
즉, 상기 액정패널(102)은 스토리지 온 컴온(storage on common) 구조로 이루어진다.
상기 제 1 및 제 2 박막트랜지스터(TFT-1, TFT-2)는 상기 복수의 게이트라인(GL1 ~ GLn)과 연결되어 있고 상기 복수의 게이트라인(GL1 ~ GLn)으로 공급되는 스캔신호 즉, 게이트 하이 전압(VGH)에 의해 턴-온(turn-on)되고, 게이트 로우 전압(VGL)에 의해 턴-오프(turn-off)된다.
이때, 상기 제 1 및 제 2 박막트랜지스터(TFT-1, TFT-2)는 서로 동일하다. 상기 제 1 박막트랜지스터(TFT-1)는 상기 화소전극과 연결되어 있는데 상기 화소전극은 상기 공통라인(VL1, VL2,,)과 오버랩되어 스토리지 캐패시터(Cst)를 형성한다.
또한, 상기 액정패널(102)은 제 1 및 제 2 기판과 상기 제 1 및 제 2 기판 사이에 형성된 액정층으로 이루어져 있다.
상기 액정패널(102)에 대한 상세한 설명은 도 4를 통해 후술하기로 한다.
상기 게이트 드라이버(104)는 상기 타이밍 컨트롤러(108)로부터 공급된 게이 트 제어신호에 따라 상기 복수의 게이트라인(GL1 ~ GLn)에 게이트 스캔신호를 순차적으로 공급한다.
상기 데이터 드라이버(106)는 상기 타이밍 컨트롤러(108)로부터 공급된 데이터 제어신호에 따라 상기 복수의 데이터라인(DL1 ~ DLm)에 데이터 전압을 공급한다.
상기 타이밍 컨트롤러(108)는 도시되지 않은 시스템으로부터 공급된 수직/수평동기신호(Vsync/Hsync)와 데이터 이네이블(DE) 신호 및 소정의 클럭신호를 이용해서 상기 게이트 드라이버(104)를 제어하는 게이트 제어신호와 상기 데이터 드라이버(106)를 제어하는 데이터 제어신호를 생성한다.
또한, 상기 타이밍 컨트롤러(108)는 상기 시스템으로부터 공급된 데이터 신호를 상기 액정패널(102)의 모드에 맞도록 적절히 정렬하여 상기 데이터 드라이버(106)로 공급한다.
상기 감마전압 생성부(110)는 도시되지 않은 전원 공급부에서 생성된 전원전압(Vdd)을 이용해서 복수의 감마전압을 생성한다. 상기 생성된 감마전압은 상기 데이터 드라이버(106)로 공급되어 상기 데이터 드라이버(106)로 공급된 데이터 신호의 가이드 역할을 하게 된다.
상기 감마전압 생성부(110)에 대한 상세한 설명은 도 6을 통해 후술하기로 한다.
도 4는 도 3의 액정패널을 상세히 나타낸 도면이다.
도 3 및 도 4에 도시된 바와 같이, 상기 액정패널(102)은 상기 액정패 널(102) 상에는 복수의 화소영역을 정의하는 제 1 내지 제 4 게이트라인(GL1 ~ GL4)과 제 1 내지 제 4 데이터라인(DL1 ~ DL4)이 배열되어 있고 상기 제 1 내지 제 4 게이트라인(GL1 ~ GL4)과 평행하게 제 1 내지 제 3 공통라인(VL1 ~ VL3)이 배열되어 있다.
상기 화소영역에는 제 1 및 제 2 박막트랜지스터(TFT-1, TFT-2)가 형성되어 있고 상기 제 1 박막트랜지스터(TFT-1)는 도시되지 않은 화소전극과 연결되어 있다. 상기 화소전극은 상기 제 1 내지 제 3 공통라인(VL1 ~ VL3)과 오버랩되어 스토리지 캐패시터(Cst)를 형성한다.
상기 제 1 내지 제 3 공통라인(VL1 ~ VL3)에는 상기 액정층의 액정에 기준전압이 되는 공통전압(Vcom)이 공급된다.
상기 제 1 및 제 2 박막트랜지스터(TFT-1, TFT-2)는 상기 제 2 내지 제 4 게이트라인(GL2 ~ GL4)과 전기적으로 연결되어 있고 상기 제 2 내지 제 4 게이트라인(GL2 ~ GL4)으로 게이트 하이 전압(VGH)이 공급되면 상기 제 1 및 제 2 박막트랜지스터(TFT-1, TFT-2)는 턴-온(turn-on)된다.
상기 제 1 박막트랜지스터(TFT-1)가 턴-온(turn-on) 되면, 상기 제 1 내지 제 4 데이터라인(DL1 ~ DL4)을 통해 데이터 신호가 상기 제 1 박막트랜지스터(TFT-1)의 소스 및 드레인 단자를 통해 상기 화소전극으로 공급된다.
또한, 상기 제 2 박막트랜지스터(TFT-2)가 동시에 턴-온(turn-on) 되면, 상기 제 1 내지 제 3 공통전압라인(VL1 ~ VL3)을 통해 상기 제 2 박막트랜지스터(TFT-2)의 소스 및 드레인 단자로 공통전압(Vcom)이 공급된다.
이어 상기 제 1 내지 제 4 게이트라인(GL1 ~ GL4)으로 게이트 로우 전압(VGL)이 공급되는데, 상기 제 1 내지 제 4 게이트라인(GL1 ~ GL4)으로 공급된 게이트 로우 전압(VGL)은 상기 제 1 및 제 2 박막트랜지스터(TFT-1, TFT-2)로 공급된다.
상기 제 1 및 제 2 박막트랜지스터(TFT-1, TFT-2)의 게이트 단자로 상기 게이트 로우 전압(VGL)이 공급되면 상기 제 1 및 제 2 박막트랜지스터(TFT-1, TFT-2)는 턴-오프(turn-off) 된다. 상기 제 1 박막트랜지스터(TFT-1)가 턴-오프(tufn-off) 되면 상기 화소전극으로 공급된 데이터 신호는 킥백전압(ㅿVp) 만큼의 전압강하가 발생하게 된다.
또한, 상기 제 2 박막트랜지스터(TFT-2)의 소스 및 드레인 단자로 공급된 공통전압(Vcom)도 도 5에 도시된 바와 같이, 상기 킥백전압(ㅿVp) 만큼의 전압강하(ㅿVcom)가 발생하게 된다.
결국, 상기 화소전극에 공급된 데이터 신호에서 발생한 킥백전압(ㅿVp)과 상기 제 2 박막트랜지스터(TFT-2)로 공급된 공통전압(Vcom)에서 발생한 전압강하(ㅿVcom)가 서로 동일해지므로 상기 킥백전압(ㅿVp)이 상쇄된다.
이로인해, 상기 화소전극으로 공급된 데이터 신호는 상기 복수의 게이트라인(GL1 ~ GLn)으로 공급된 게이트 하이 전압(VGH)이 게이트 로우 전압(VGL)으로 변경되는 순간에 발생하는 킥백전압(ㅿVp)이 상쇄된다.
이로인해, 상기 액정패널(102)의 화소영역에 2개의 박막트랜지스터 즉, 제 1 및 제 2 박막트랜지스터(TFT-1, TFT-2)를 구비하여 상기 액정패널(102)의 구동시에 발생하는 킥백전압(ㅿVp)을 상쇄시킬 수 있다.
이에 따라, 상기 액정패널(102) 상에 블랙 계조가 표시되는 경우와 상기 액정패널(102) 상에 화이트 계조가 표시되는 경우에도 킥백전압(ㅿVp)이 상쇄되어 발생하지 않는다.
상기 액정패널(102) 상에 블랙 계조가 표시되는 경우에 상기 화소영역에 제 1 및 제 2 박막트랜지스터(TFT-1, TFT-2)가 형성됨으로 인해 킥백전압(ㅿVp)이 발생하지 않는다. 또한, 상기 액정패널(102) 상에 화이트 계조가 표시되는 경우에도 상기 제 1 및 제 2 박막트랜지스터(TFT-1, TFT-2)로 인해 킥백전압(ㅿVp)이 발생하지 않는다.
결국, 상기 액정패널(102) 상에 블랙 계조가 표시되는 경우와 상기 액정패널(102) 상에 화이트 계조가 표시되는 경우 모두 킥백전압(ㅿVp)이 발생하지 않는다.
상기 액정패널(102) 상에 블랙과 화이트 계조가 표시되는 경우에 킥백전압(ㅿVp)이 발생하지 않기 때문에 상기 액정패절(102) 상에 표시되는 계조와 상관없이 동일한 감마전압을 상기 데이터 드라이버(106)로 공급하게 된다.
도 6은 도 3의 감마전압 생성부를 상세히 나타낸 도면이다.
도 3 및 도 6에 도시된 바와 같이, 상기 감마전압 생성부(110)는 버퍼부(112)와 상기 버퍼부(12)로 입력되는 전압을 반전시키는 반전부(114)로 이루어진다.
상기 버퍼부(112)로 입력된 전압은 제 1 내지 제 4 하이 전압(V1-High ~ V4- High)이다.
상기 제 1 내지 제 4 하이 전압(V1-High ~ V4-High)은 도시되지 않은 전원 공급부에서 생성된 전원 전압(Vdd)을 복수의 저항들을 이용해서 전압분배한 값이다. 상기 제 1 내지 제 4 하이 전압(V1-High ~ V4-High)은 상기 버퍼부(112)의 입력단으로 공급되고 상기 버퍼부(112) 내부에서 증폭되어 출력된다.
또한, 상기 액정패널(102)의 제 2 기판에 형성된 공통전극으로 공급된 공통전압(Vcom)이 상기 버퍼부(112)의 입력단으로 공급된다. 동시에 상기 버퍼부(112)의 입력단으로 공급된 공통전압(Vcom)은 상기 반전부(114)의 입력단으로 공급된다.
상기 반전부(114)의 입력단으로 공급된 공통전압(Vcom)은 상기 반전부(114) 내부에 구비된 회로부의 기준전압(Vref)이 된다.
상기 반전부(114)의 입력단으로 공급된 제 1 내지 제 4 하이 전압(V1-High ~ V4-High)은 상기 반전부(114) 내부에서 상기 기준전압(Vref)보다 낮은 전압으로 반전된다.
즉, 상기 제 1 하이 전압(V1-High)은 상기 반전부(114)의 입력단으로 공급되어 상기 반전부(114) 내부의 회로부에서 연산을 통해 제 4 로우 전압(V4-Low)으로 출력된다. 상기 제 2 하이 전압(V2-High)은 상기 반전부(114)의 입력단으로 공급되어 상기 반전부(114) 내부의 회로부에서 연산을 통해 제 3 로우 전압(V3-Low)으로 출력된다.
또한, 상기 제 3 하이 전압(V3-High)은 상기 반전부(114)의 입력단으로 공급되어 상기 반전부(114) 내부의 회로부에서 연산을 통해 제 2 로우 전압(V2-Low)으 로 출력된다. 상기 제 4 하이 전압(V4-High)은 상기 반전부(114)의 입력단으로 공급되어 상기 반전부(114) 내부의 회로부에서 연산을 통해 제 1 로우 전압(V1-Low)으로 출력된다.
상기 반전부(114)에서 출력된 제 1 내지 제 4 로우 전압(V1_Low ~ V4Low)은 상기 공통전압(Vcom)보다 낮은 레벨을 갖는 전압이다.
상기 제 1 내지 제 4 하이 전압(V1_High ~ V4_High)은 상기 반전부(114)로 공급되어 180°위상차가 나는 제 1 내지 제 4 로우 전압(V1_Low ~ V4_Low)이 된다.
결국, 상기 감마전압 생성부(110)에서 상기 제 1 내지 제 4 하이 전압(V1_High ~ V4_High)을 설정하게 되면 상기 제 1 내지 제 4 로우 전압(V1_Low ~ V4_Low)이 생성된다.
반대로, 상기 제 1 내지 제 4 로우 전압(V1_Low ~ V4_Low)을 설정한 후에 상기 반전부(114)로 입력하게 되면 상기 제 1 내지 제 4 로우 전압(V1_Low ~ V4_Low)과 반전된 제 1 내지 제 4 하이 전압(V1_High ~ V4_High)이 생성된다.
결국, 상기 감마전압 생성부(112)는 하이(High) 또는 로우(Low) 레벨의 전압중 어느 하나의 레벨의 전압을 설정하게 되면 나머지 하나의 레벨의 전압을 상기 반전부(114)를 통해 용이하게 생성할 수 있다.
또한, 상기 액정패널(102)의 화소영역에는 제 1 및 제 2 박막트랜지스터(TFT-1, TFT-2)가 형성되어 상기 액정패널(102)을 구동할때 킥백전압(ㅿVp)이 발생되지 않는다. 이로인해 상기 액정패널(102)에 표시되는 계조와 상관없이 하나의 세트 감마전압을 생성하여 상기 데이터 드라이버(106)로 공급한다.
앞서 서술한 바와 같이, 상기 감마전압 생성부(110)는 하이(High) 레벨의 감마전압을 설정하게 되면 상기 반전부(114)를 이용해서 상기 하이(High) 레벨의 감마전압과 반전된 로우(Low) 레벨의 감마전압을 생성하게 된다.
이와 반대로, 상기 감마전압 생성부(110)는 로우(Low) 레벨의 감마전압을 설정하게 되면 상기 반전부(114)를 이용해서 상기 로우(Low) 레벨의 감마전압과 반전된 하이(High) 레벨의 감마전압을 생성하게 된다.
결국, 상기 감마전압 생성부(110)는 하이(High) 또는 로우(Low) 중 어느 하나의 레벨의 감마전압을 설정해주면 로우(Low) 또는 하이(High) 레벨의 감마전압을 용이하게 생성할 수 있다.
위에서 언급한 바와 같이, 본 발명에 따른 액정표시장치는 화소영역 내에 제 1 및 제 2 박막트랜지스터(TFT-1, TFT-2)를 구비하여 킥백전압(ㅿVp)을 감소시키고, 하이(High) 또는 로우(Low) 감마전압 중 어느 하나의 레벨만 설정해주면 로우(Low) 또는 하이(High) 감마전압이 생성되어 감마전압 생성부가 간소해진다.
또한, 상기 감마전압 생성부가 간소해짐에 따라 상기 감마전압 생성부의 유효면적을 확보하여 옵션기능을 수행하는 회로부를 더 추가할 수도 있다.
또한, 본 발명에 따른 액정표시장치는 액정패널 상에 표시되는 계조에 상관없이 킥백전압(ㅿVp)을 보상하지 않고 용이하게 감마전압을 설정할 수 있다.
이상에서 살펴본 바와 같이, 본 발명에 따른 액정표시장치는 화소영역 내에 두개의 박막트랜지스터(TFT)를 구비하여 킥백전압(ㅿVp)을 감소시킴에 따라 어느 하나 레벨의 감마전압을 설정해주면 상기 설정된 레벨과 반전된 감마전압을 용이하게 생성하도록 감마전압 생성부의 회로부를 구성함에 따라 상기 감마전압 생성부를 간소화시킬 수 있다.
또한, 감마전압 생성부가 간소해짐에 따라 상기 감마전압 생성부의 유효면적을 확보하여 옵션기능을 수행하는 회로부를 더 추가할 수도 있다.
또한, 본 발명에 따른 액정표시장치는 액정패널 상에 표시되는 계조에 상관없이 킥백전압(ㅿVp)을 보상하지 않고 용이하게 감마전압을 설정할 수 있다.
Claims (10)
- 액정패널;상기 액정패널의 복수의 데이터라인으로 데이터 전압을 공급하는 데이터 드라이버;상기 데이터 드라이버로 하이 및 로우 레벨의 감마전압을 공급하는 감마전압 생성부; 및상기 액정패널의 복수의 공통라인으로 공통 전압을 공급하는 공통전압 생성부를 포함하고,상기 감마전압 생성부는 하이 또는 로우 레벨의 감마전압을 출력하는 버퍼부와 상기 하이 또는 로우 레벨의 감마전압을 반전시켜 로우 또는 하이 레벨의 감마전압을 생성하는 반전부를 포함하고,상기 버퍼부와 상기 반전부는 동일한 전압이 입력되고,상기 액정패널은,복수의 게이트라인과 상기 복수의 게이트라인과 교차로 배열된 상기 복수의 데이터라인 및 상기 복수의 게이트라인과 평행하게 배열된 상기 복수의 공통라인과, 상기 복수의 게이트라인과 데이터라인으로 정의된 화소영역에 형성되며 상기 복수의 게이트라인 및 데이터라인과 전기적으로 연결된 제 1 박막트랜지스터와, 상기 화소영역에 형성되며 상기 게이트라인 및 공통라인과 전기적으로 연결된 제 2 박막트랜지스터를 포함하고,상기 공통전압 생성부로부터 생성된 공통전압은 상기 버퍼부 및 반전부의 입력단에 공급되고,상기 버퍼부는 하이 또는 로우 레벨의 감마전압이 공급되면 그대로 상기 데이터 드라이버로 출력하며,상기 반전부는 반전 증폭기로 구성되어, 상기 버퍼부로 공급된 하이 또는 로우 레벨의 감마전압을 반전시켜 로우 또는 하이 레벨의 감마전압을 상기 데이터 드라이버로 출력하는 것을 특징으로 하는 액정표시장치.
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
- 제 1항에 있어서,상기 액정패널은 스토리지 온 컴온 구조로 이루어지는 것을 특징으로 하는 액정표시장치.
- 제 1항에 있어서,상기 제 1 및 제 2 박막트랜지스터는 서로 동일한 종류의 박막트랜지스터인 것을 특징으로 하는 액정표시장치.
- 제 8항에 있어서,상기 제 1 및 제 2 박막트랜지스터는 한 화소영역 내에 형성되는 것을 특징으로 하는 액정표시장치.
- 제 1항에 있어서,상기 제 1 및 제 2 박막트랜지스터는 상기 복수의 게이트라인으로 스캔신호가 공급되면 동시에 턴-온되는 것을 특징으로 하는 액정표시장치.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060055667A KR101285054B1 (ko) | 2006-06-21 | 2006-06-21 | 액정표시장치 |
CNB2006101468315A CN100476557C (zh) | 2006-06-21 | 2006-11-23 | 液晶板、具有该液晶板的液晶显示装置及其驱动方法 |
JP2006324185A JP2008003546A (ja) | 2006-06-21 | 2006-11-30 | 液晶パネル、液晶表示装置及びその駆動方法 |
US11/640,904 US7920138B2 (en) | 2006-06-21 | 2006-12-19 | Liquid crystal panel, liquid crystal display device having the same and method for driving the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060055667A KR101285054B1 (ko) | 2006-06-21 | 2006-06-21 | 액정표시장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20070121077A KR20070121077A (ko) | 2007-12-27 |
KR101285054B1 true KR101285054B1 (ko) | 2013-07-10 |
Family
ID=38873079
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060055667A KR101285054B1 (ko) | 2006-06-21 | 2006-06-21 | 액정표시장치 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7920138B2 (ko) |
JP (1) | JP2008003546A (ko) |
KR (1) | KR101285054B1 (ko) |
CN (1) | CN100476557C (ko) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101256665B1 (ko) * | 2005-12-30 | 2013-04-19 | 엘지디스플레이 주식회사 | 액정패널 |
KR101252854B1 (ko) * | 2006-06-29 | 2013-04-09 | 엘지디스플레이 주식회사 | 액정 패널, 데이터 드라이버, 이를 구비한 액정표시장치 및그 구동 방법 |
US20080186405A1 (en) * | 2007-02-06 | 2008-08-07 | Himax Display, Inc. | Method for generating gamma voltage and device using the same |
KR20110015929A (ko) * | 2009-08-10 | 2011-02-17 | 엘지디스플레이 주식회사 | 액정표시장치 |
KR101657217B1 (ko) * | 2010-01-14 | 2016-09-19 | 삼성디스플레이 주식회사 | 액정 표시 장치 및 그 구동 방법 |
US8373729B2 (en) * | 2010-03-22 | 2013-02-12 | Apple Inc. | Kickback compensation techniques |
CN102004346B (zh) * | 2010-09-27 | 2012-07-04 | 友达光电股份有限公司 | 可补偿馈通效应的液晶显示面板 |
US8730229B2 (en) * | 2011-09-28 | 2014-05-20 | Apple Inc. | Devices and methods for zero-bias display turn-off using VCOM switch |
CN104238161B (zh) * | 2013-06-09 | 2017-12-29 | 北京京东方光电科技有限公司 | 一种公共电极电压调节装置及其方法 |
CN104867469B (zh) * | 2015-06-08 | 2017-12-08 | 深圳市华星光电技术有限公司 | 可进行插黑的显示装置 |
US9841833B2 (en) * | 2015-06-30 | 2017-12-12 | Lg Display Co., Ltd. | Touch sensor integrated display device |
KR102426668B1 (ko) * | 2015-08-26 | 2022-07-28 | 삼성전자주식회사 | 디스플레이 구동 회로 및 디스플레이 장치 |
CN105957486B (zh) * | 2016-07-05 | 2018-10-23 | 深圳市华星光电技术有限公司 | 显示面板驱动电路和显示面板 |
KR102388981B1 (ko) | 2017-03-24 | 2022-04-22 | 삼성전자주식회사 | 디스플레이 및 디스플레이를 포함하는 전자 장치 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001133808A (ja) * | 1999-10-29 | 2001-05-18 | Fujitsu Ltd | 液晶表示装置およびその駆動方法 |
KR20030047197A (ko) * | 2001-12-08 | 2003-06-18 | 엘지.필립스 엘시디 주식회사 | 액정표시장치 및 그 구동방법 |
US20040233182A1 (en) * | 2003-01-30 | 2004-11-25 | Chao-Hsuan Chuang | Gamma voltage generator and method thereof for generating individually tunable gamma voltages |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02242228A (ja) * | 1989-03-16 | 1990-09-26 | Fujitsu Ltd | 液晶表示装置 |
JP3236032B2 (ja) * | 1991-06-20 | 2001-12-04 | 富士通株式会社 | 液晶表示装置および該液晶表示装置の階調駆動方法 |
JPH11271788A (ja) * | 1998-03-20 | 1999-10-08 | Hitachi Ltd | 液晶表示装置 |
TWI251110B (en) * | 2003-12-18 | 2006-03-11 | Sharp Kk | Display device |
US7652649B2 (en) * | 2005-06-15 | 2010-01-26 | Au Optronics Corporation | LCD device with improved optical performance |
-
2006
- 2006-06-21 KR KR1020060055667A patent/KR101285054B1/ko active IP Right Grant
- 2006-11-23 CN CNB2006101468315A patent/CN100476557C/zh not_active Expired - Fee Related
- 2006-11-30 JP JP2006324185A patent/JP2008003546A/ja active Pending
- 2006-12-19 US US11/640,904 patent/US7920138B2/en not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001133808A (ja) * | 1999-10-29 | 2001-05-18 | Fujitsu Ltd | 液晶表示装置およびその駆動方法 |
KR20030047197A (ko) * | 2001-12-08 | 2003-06-18 | 엘지.필립스 엘시디 주식회사 | 액정표시장치 및 그 구동방법 |
US20040233182A1 (en) * | 2003-01-30 | 2004-11-25 | Chao-Hsuan Chuang | Gamma voltage generator and method thereof for generating individually tunable gamma voltages |
Also Published As
Publication number | Publication date |
---|---|
KR20070121077A (ko) | 2007-12-27 |
JP2008003546A (ja) | 2008-01-10 |
US20070296658A1 (en) | 2007-12-27 |
CN100476557C (zh) | 2009-04-08 |
US7920138B2 (en) | 2011-04-05 |
CN101093327A (zh) | 2007-12-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101285054B1 (ko) | 액정표시장치 | |
KR101256665B1 (ko) | 액정패널 | |
KR101318043B1 (ko) | 액정표시장치 및 그 구동방법 | |
US8325126B2 (en) | Liquid crystal display with reduced image flicker and driving method thereof | |
US9910329B2 (en) | Liquid crystal display device for cancelling out ripples generated the common electrode | |
US9035937B2 (en) | Liquid crystal display and method of operating the same | |
JP4330059B2 (ja) | 液晶表示装置及びその駆動制御方法 | |
KR101243540B1 (ko) | 액정표시장치 | |
US9007359B2 (en) | Display device having increased aperture ratio | |
US9978326B2 (en) | Liquid crystal display device and driving method thereof | |
KR101746685B1 (ko) | 액정 표시 장치 및 그 구동 방법 | |
KR101615765B1 (ko) | 액정표시장치와 그 구동 방법 | |
KR20130100498A (ko) | 액정표시장치 | |
KR101785339B1 (ko) | 공통전압 드라이버 및 이를 포함하는 액정표시장치 | |
KR101245912B1 (ko) | 액정표시장치의 게이트 구동회로 | |
KR20040049558A (ko) | 액정 표시 장치 및 그 구동 방법 | |
KR101186018B1 (ko) | 액정표시장치 및 그의 구동 방법 | |
KR20180014337A (ko) | 액정표시장치 | |
KR20060067291A (ko) | 표시 장치 | |
KR101177581B1 (ko) | 액정표시장치 및 그의 구동 방법 | |
KR20070121284A (ko) | 액정표시장치 및 그의 구동 방법 | |
KR101264705B1 (ko) | 액정표시장치 및 그의 구동 방법 | |
KR20110041266A (ko) | 액정표시장치와 그 잔상 제거방법 | |
KR20070014561A (ko) | 액정표시장치 | |
KR20070064458A (ko) | 액정표시소자의 구동 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
AMND | Amendment | ||
E601 | Decision to refuse application | ||
AMND | Amendment | ||
J201 | Request for trial against refusal decision | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20160630 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20190617 Year of fee payment: 7 |