KR20130100498A - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR20130100498A
KR20130100498A KR1020120021737A KR20120021737A KR20130100498A KR 20130100498 A KR20130100498 A KR 20130100498A KR 1020120021737 A KR1020120021737 A KR 1020120021737A KR 20120021737 A KR20120021737 A KR 20120021737A KR 20130100498 A KR20130100498 A KR 20130100498A
Authority
KR
South Korea
Prior art keywords
voltage
pixel
mip
gate
tft
Prior art date
Application number
KR1020120021737A
Other languages
English (en)
Other versions
KR101354356B1 (ko
Inventor
정훈주
김대현
박경호
이준호
Original Assignee
엘지디스플레이 주식회사
금오공과대학교 산학협력단
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사, 금오공과대학교 산학협력단 filed Critical 엘지디스플레이 주식회사
Priority to KR1020120021737A priority Critical patent/KR101354356B1/ko
Publication of KR20130100498A publication Critical patent/KR20130100498A/ko
Application granted granted Critical
Publication of KR101354356B1 publication Critical patent/KR101354356B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0213Addressing of scan or signal lines controlling the sequence of the scanning lines with respect to the patterns to be displayed, e.g. to save power
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 메모리 인 픽셀(MIP) 회로를 포함한 액정표시장치에 관한 것으로, 제1 기수 번째 데이터라인과 우수 번째 데이터라인에 연결되고 제1 기본 픽셀 회로와 제1 MIP 회로를 포함하는 제1 픽셀; 및 상기 우수 번째 데이터라인과 제2 기수 번째 데이터라인에 연결되고 제2 기본 픽셀 회로와 제2 MIP 회로를 포함하는 제2 픽셀을 포함한다.

Description

액정표시장치{LIQUID CRYSTAL DISPLAY}
본 발명은 메모리 인 픽셀(Memory In Pixel, 이하 "MIP"라 함) 회로를 포함한 액정표시장치에 관한 것이다.
액티브 매트릭스(Active Matrix) 구동방식의 액정표시장치는 스위칭 소자로서 박막트랜지스터(Thin Film Transistor : 이하 "TFT"라 함)를 포함한다. 이러한 액정표시장치는 동영상이나 정지영상이 입력되면 매 프레임 기간마다 그 입력 영상의 데이터전압을 각 픽셀들에 어드레싱하여 비디오 데이터를 표시한다. 이렇게 매 프레임 기간마다 각 픽셀들에 데이터를 기입하기 때문에 액정표시장치의 소비 전력을 줄이기가 어렵다.
최근에 제안되고 있는 MIP 기술은 액정표시장치의 소비 전력을 획기적으로 줄일 수 있다. MIP 기술은 매 픽셀마다 메모리를 내장하여 정지 영상이 입력될 때 메모리에 내장된 데이터전압으로 데이터를 픽셀에 재기입하기 때문에 데이터 구동회로의 소비전력을 줄일 수 있다. 이러한 MIP 기술은 저소비전력을 구현하여 친환경 기술로 각광받고 있지만, MIP 회로가 구동될 때 데이터라인들의 전압이 변동되어 전력 소비가 발생된다.
본 발명은 소비전력을 줄일 수 있는 액정표시장치를 제공한다.
본 발명의 액정표시장치는 제1 기수 번째 데이터라인과 우수 번째 데이터라인에 연결되고 제1 기본 픽셀 회로와 제1 MIP 회로를 포함하는 제1 픽셀; 및 상기 우수 번째 데이터라인과 제2 기수 번째 데이터라인에 연결되고 제2 기본 픽셀 회로와 제2 MIP 회로를 포함하는 제2 픽셀을 포함한다.
MIP 모드에서, 상기 제1 및 제2 기수 번째 데이터라인들에 제1 전압이 공급되고, 상기 우수 번째 데이터라인에 상기 제1 전압 보다 낮은 제2 전압이 공급된다.
상기 제1 MIP 회로는 상기 제1 픽셀의 화소 전압이 상기 제1 전압일 때 상기 우수 번째 데이터라인을 통해 상기 제1 픽셀의 화소 전압을 방전시킨다.
상기 제2 MIP 회로는 상기 제2 픽셀의 화소 전압이 상기 제2 전압일 때 상기 제2 기수 데이터라인을 통해 인가되는 상기 제1 전압으로 상기 제2 픽셀의 화소 전압을 상승시킨다.
종래 기술은 MIP 모드에서 데이터라인들의 전압이 변동될 수 있고, 이로 인하여 소비 전력을 줄이는데 한계가 있었다. 이에 비하여, 본 발명은 MIP 모드에서 데이터라인들의 전압이 제1 전압과 제2 전압으로 고정되므로 종래 기술에 비하여 소비전력을 더 낮출 수 있다.
도 1은 본 발명의 제1 실시예에 따른 액정표시장치의 픽셀을 보여 주는 등가 회로도이다.
도 2a 및 도 2b는 도 1에 도시된 제1 MIP 회로의 동작을 보여 주는 파형도들이다.
도 3a 및 도 3b는 도 1에 도시된 제2 MIP 회로의 동작을 보여 주는 파형도들이다.
도 4는 발명의 실시예에 따른 액정표시장치를 보여 주는 블록도이다.
도 5는 노말 모드와 MIP 모드에서 도 4에 도시된 액정표시장치의 동작을 보여 주는 파형도이다.
도 6은 노말 모드와 MIP 모드에서 게이트펄스와 데이터를 상세히 보여 주는 파형도이다.
이하 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예들을 상세히 설명한다. 명세서 전체에 걸쳐서 동일한 참조번호들은 실질적으로 동일한 구성요소들을 의미한다. 이하의 설명에서, 본 발명과 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다.
도 1 내지 도 3b를 참조하면, 본 발명의 액정표시장치는 데이터라인들(102a~102c), 데이터라인들(102a~102c)과 직교되는 게이트라인들(103), 제1 MIP 회로(10A)를 내장한 제1 픽셀(101A), 및 제2 MIP 회로(10B)를 내장한 제2 픽셀(101B)을 포함한다. 픽셀들(101A, 101B) 각각은 컬러 구현을 위하여 RGB 서브픽셀들을 포함할 수 있다. 서브픽셀들 각각은 MIP 회로(10)를 내장한다.
픽셀들(101A, 101B)은 노말 모드(Normal mode)에서 입력 영상을 풀컬러(Full color)로 표시한다. 그리고 픽셀들(101A, 101B)은 MIP 모드에서 화이트 계조(white gray scale 또는 밝은 계조)와 블랙 계조(black gray scale 또는 어두운 계조)를 포함한 2 개의 계조만으로 정지 영상을 표시한다. 노말 모드는 동영상과 같은 입력 영상을 풀 컬러로 재현하기 위하여 액정표시장치의 픽셀들에 표현 가능한 모든 계조 수로 입력 영상 데이터를 표시한다. 예를 들어, 입력 영상이 8 bit 데이터일 때, 노말 모드에서 입력 영상 데이터는 256 개의 계조로 표시될 수 있다. MIP 모드는 액정표시장치에 정지 영상(still image)을 표시하는 동작 모드이다. 픽셀들(101A, 101B)에 충전된 화소 전압(Vp1, Vp2)은 그 극성이 MIP 모드에서 MIP 회로(10A, 10B)에 의해 주기적으로 반전된다. 정지 영상은 입력 영상의 분석 결과에 따라 검출된 정지 영상이거나, 입력 영상과 무관하게 메모리에 미리 저장된 정지 영상 데이터일 수 있다.
데이터라인들(102a~102c)에는 노말 모드(Normal mode)에서 입력 영상의 데이터 전압이 공급되고, MIP 모드에서 소정의 직류 전압이 공급된다. 제1 및 제3 데이터라인들(102a, 102c)을 포함한 기수 번째 데이터라인들에는 MIP 모드에서 소정의 제1 전압으로 설정된 직류 전압이 공급된다. 제2 데이터라인(102b)을 포함한 우수 번째 데이터라인들에는 MIP 모드에서 소정의 제2 전압으로 설정된 직류 전압이 공급된다. 제1 전압은 도 1과 같이 5V 전압으로 설정될 수 있으나 이에 한정되지 않고 0V 보다 높은 정극성 전압으로 설정될 수 있다. 제2 전압은 0V로 설정될 수 있으나 이에 한정되지 않고, 제1 전압 보다 낮은 전압으로 설정될 수 있다.
제1 픽셀(101A)은 제1 및 제2 데이터라인들(102a, 102b) 사이에 형성된다. 제1 픽셀(101A)은 기본 픽셀 회로와, 기본 픽셀 회로에 연결된 제1 MIP 회로(10A)를 포함한다. 기본 픽셀 회로는 제1 TFT(T11), 액정셀(Clc1), 및 스토리지 커패시터(Cst1)를 포함한다. 노말 모드에서 제1 MIP 회로(10A)는 동작하지 않고 기본 픽셀 회로만 동작한다. 기본 픽셀 회로는 노말 모드에서 게이트펄스(GATE)에 응답하여 제1 데이터라인(102a)을 통해 입력되는 비디오 데이터의 정극성/부극성 데이터전압을 제1 노드(n1)에 공급한다. 그리고 기본 픽셀 회로는 MIP 모드에서 게이트펄스에 응답하여 제1 데이터라인(102a)을 통해 공급되는 제1 전압을 제1 노드(n1)에 공급한다.
제1 TFT(T11)는 제1 데이터라인(102a)과 게이트라인(103)의 교차부에 형성된다. 제1 TFT(T11)는 게이트펄스(또는 스캔펄스, GATE)에 응답하여 제1 데이터라인(102a)의 전압을 제1 노드(n1)에 공급한다. 제1 TFT(T11)는 제1 데이터라인(102a)에 접속된 드레인전극, 게이트라인(103)에 접속된 게이트전극, 및 제1 노드(n1)에 접속된 소스전극을 포함한다. 액정셀(Clc1)은 제1 노드(n1)를 통해 제1 TFT(T11)의 소스전극에 연결된 화소전극, 공통전압(Vcom)이 공급되는 공통전극, 및 그 전극들 사이에 형성된 액정층을 포함하여 제1 노드(n1)의 전압을 충전한다. 액정셀(Clc1)의 액정분자들은 화소전극과 공통전극 사이의 전계에 따라 구동하여 액정표시패널을 통과하는 광량을 조절한다. 스토리지 커패시터(Cst1)는 제1 노드(n1)에 연결되어 액정셀(Clc1)의 전압을 유지한다.
제1 MIP 회로(10A)는 샘플링 커패시터(Cm1)와, 제2 내지 제4 TFT들(T12~T14)을 포함한다. 제1 픽셀(101A) 내의 TFT들(T11~T14)은 n 타입 MOSFET(Metal oxide semiconductor Field-effect transistor)로 구현될 수 있으나 이에 한정되지 않는다. 예를 들어 제1 내지 제3 TFT들(T11~T13)은 스위치 소자들이기 때문에 n 타입 MOSFET 또는 p 타입 MOSFET로 구현될 수 있다.
제1 MIP 회로(10A)는 도시하지 않은 타이밍 콘트롤러의 제어 하에 MIP 모드에서 동작하고 노말 모드에서 동작하지 않는다. 제1 MIP 회로(10A)는 MIP 모드에서 액정셀(Clc1)에 충전된 화소 전압(Vp1)을 메모리 즉, 샘플링 커패시터(Cm1)에 저장하고, 샘플링 커패시터(Cm1)의 전압을 이용하여 화소 전압(Vp1)의 극성을 주기적으로 반전시킨다.
제2 TFT(T12)는 제1 MIP 제어펄스(STG)에 응답하여 턴-온(turn-on)되어 제1 노드(n1)의 화소 전압(Vp1)을 샘플링 커패시터(Cm1)에 공급한다. 제2 TFT(T12)는 제1 노드(n1)에 접속된 드레인전극, 제1 MIP 제어펄스(STG)가 공급되는 게이트전극, 및 샘플링 커패시터(Cm1)에 접속된 소스전극을 포함한다.
제3 TFT(T13)는 제2 MIP 제어펄스(WRT)에 응답하여 턴-온되어 제1 노드(n1)와 제2 노드(n2) 사이에 전류 패스를 형성한다. 제3 TFT(T13)는 제1 노드(n1)에 접속된 드레인전극, 제2 MIP 제어펄스(WRT)가 인가되는 게이트전극, 및 제2 노드(n2)에 접속된 소스전극을 포함한다.
제4 TFT(T14)는 샘플링 커패시터(Cm1)의 전압(Vm1)에 따라 온/오프(on/off)되어 제2 노드(n2)와 제2 데이터라인(102b) 사이의 전류패스를 스위칭한다. 제4 TFT(T14)는 샘플링 커패시터(Cm1)의 전압이 제1 전압일 때 턴-온되어 제2 노드(n2)와 제2 데이터라인(102b) 사이에 전류패스를 형성한다. 제4 TFT(T14)는 제2 노드(n2)에 접속된 드레인전극, 샘플링 커패시터(Cm1)에 접속된 게이트전극, 및 제2 데이터라인(102b)에 접속된 소스전극을 포함한다. 제3 및 제4 TFT(T13, T14)는 MIP 모드에서 제2 MIP 제어신호(WRT)와 샘플링 커패시터(Cm1)의 전압(Vm1)에 따라 온/오프되어 화소전압(Vp1)의 극성을 반전시키는 인버터(inverter)로 동작한다.
샘플링 커패시터(Cm1)는 제2 TFT(T12)가 턴-온될 때 화소 전압(Vp1)을 저장하는 메모리이다. 또한, 샘플링 커패시터(Cm1)는 제4 TFT(T14)의 스위칭 동작을 제어한다. 샘플링 커패시터(Cm1)의 제1 전극은 제2 TFT(T12)의 소스전극과 제4 TFT(T14)의 게이트전극에 접속되고, 샘플링 커패시터(Cm1)의 제2 전극은 제2 전압이 공급되는 제2 데이터라인(102b)에 접속된다. 샘플링 커패시터(Cm1)의 제1 및 제2 전극들 사이에는 유전층이 형성된다. 샘플링 커패시터(Cm1)의 제2 전극은 제2 데이터라인(102b)이나 제1 데이터라인(102a)에 접속될 수 있다.
한편, 샘플링 커패시터(Cm1)의 제2 전극에 별도의 제2 전압원을 연결할 수 있으나, 이 경우에, 제2 전압원과 샘플링 커패시터(Cm1) 사이에서 제2 전압을 전달하는 배선이 추가되어야 한다.
제2 픽셀(101B)은 제2 및 제3 데이터라인들(102b, 102c) 사이에 형성된다. 제2 픽셀(101B)은 기본 픽셀 회로와, 기본 픽셀 회로에 연결된 제2 MIP 회로(10B)를 포함한다. 기본 픽셀 회로는 제1 TFT(T21), 액정셀(Clc2), 및 스토리지 커패시터(Cst2)를 포함한다. 노말 모드에서 제2 MIP 회로(10B)는 동작하지 않고 기본 픽셀 회로만 동작한다. 기본 픽셀 회로는 노말 모드에서 게이트펄스(GATE)에 응답하여 제2 데이터라인(102b)을 통해 입력되는 비디오 데이터의 정극성/부극성 데이터전압을 제1 노드(n3)에 공급한다. 그리고 기본 픽셀 회로는 MIP 모드에서 게이트펄스(GATE)에 응답하여 제2 데이터라인(102b)을 통해 공급되는 제2 전압을 제1 노드(n3)에 공급한다.
제1 TFT(T21)는 제2 데이터라인(102b)과 게이트라인(103)의 교차부에 형성된다. 제1 TFT(T21)는 게이트펄스(GATE)에 응답하여 제2 데이터라인(102b)의 전압을 제1 노드(n3)에 공급한다. 제1 TFT(T21)는 제2 데이터라인(102b)에 접속된 드레인전극, 게이트라인(103)에 접속된 게이트전극, 및 제1 노드(n3)에 접속된 소스전극을 포함한다. 액정셀(Clc2)은 제1 노드(n3)를 통해 제1 TFT(T21)의 소스전극에 연결된 화소전극, 공통전압(Vcom)이 공급되는 공통전극, 및 그 전극들 사이에 형성된 액정층을 포함하여 제1 노드(n3)의 전압을 충전한다. 액정셀(Clc2)의 액정분자들은 화소전극과 공통전극 사이의 전계에 따라 구동하여 액정표시패널을 통과하는 광량을 조절한다. 스토리지 커패시터(Cst2)는 제1 노드(n3)에 연결되어 액정셀(Clc2)의 전압을 유지한다.
제2 MIP 회로(10B)는 샘플링 커패시터(Cm2)와, 제2 내지 제4 TFT들(T22~T24)을 포함한다. 제2 픽셀(101B)의 제1 내지 제3 TFT들(T21~T23)은 n 타입 MOSFET로 구현될 수 있고, 제2 픽셀(101B)의 제4 TFT(T24)는 p 타입 MOSFET로 구현될 수 있다. 제2 픽셀(101B)의 제1 내지 제3 TFT들(T21~T23)은 n 타입 MOSFET로 구현될 수 있으나 이에 한정되지 않는다. 예를 들어 제1 내지 제3 TFT들(T21~T23)은 스위치 소자들이기 때문에 n 타입 MOSFET 또는 p 타입 MOSFET로 구현될 수 있다.
제2 MIP 회로(10B)는 도시하지 않은 타이밍 콘트롤러의 제어 하에 MIP 모드에서 동작하고 노말 모드에서 동작하지 않는다. 제2 MIP 회로(10B)는 MIP 모드에서 액정셀(Clc2)에 충전된 화소 전압(Vp2)을 메모리 즉, 샘플링 커패시터(Cm2)에 저장하고, 샘플링 커패시터(Cm2)의 전압을 이용하여 화소 전압(Vp2)의 극성을 주기적으로 반전시킨다.
제2 TFT(T22)는 제1 MIP 제어펄스(STG)에 응답하여 턴-온되어 제1 노드(n3)의 화소 전압(Vp2)을 샘플링 커패시터(Cm2)에 공급한다. 제2 TFT(T22)는 제1 노드(n3)에 접속된 드레인전극, 제1 MIP 제어펄스(STG)가 공급되는 게이트전극, 및 샘플링 커패시터(Cm2)에 접속된 소스전극을 포함한다.
제3 TFT(T23)는 제2 MIP 제어펄스(WRT)에 응답하여 턴-온되어 제1 노드(n3)와 제2 노드(n4) 사이에 전류 패스를 형성한다. 제3 TFT(T23)는 제1 노드(n3)에 접속된 드레인전극, 제2 MIP 제어펄스(WRT)가 인가되는 게이트전극, 및 제2 노드(n4)에 접속된 소스전극을 포함한다.
제4 TFT(T24)는 샘플링 커패시터(Cm2)의 전압(Vm2)에 따라 온/오프(on/off)되어 제2 노드(n4)와 제3 데이터라인(102c) 사이의 전류패스를 스위칭한다. 제4 TFT(T24)는 샘플링 커패시터(Cm2)의 전압이 제2 전압일 때 턴-온되어 제2 노드(n4)와 제3 데이터라인(102c) 사이에 전류패스를 형성한다. 제4 TFT(T24)는 제2 노드(n4)에 접속된 드레인전극, 샘플링 커패시터(Cm2)에 접속된 게이트전극, 및 제3 데이터라인(102c)에 접속된 소스전극을 포함한다. 제3 및 제4 TFT(T23, T24)는 MIP 모드에서 제2 MIP 제어신호(WRT)와 샘플링 커패시터(Cm2)의 전압(Vm2)에 따라 온/오프되어 화소전압(Vp2)의 극성을 반전시키는 인버터로 동작한다.
샘플링 커패시터(Cm2)는 제2 TFT(T22)가 턴-온될 때 화소 전압(Vp2)을 저장하는 메모리이다. 또한, 샘플링 커패시터(Cm2)는 제4 TFT(T24)의 스위칭 동작을 제어한다. 샘플링 커패시터(Cm2)의 제1 전극은 제2 TFT(T22)의 소스전극과 제4 TFT(T24)의 게이트전극에 접속되고, 샘플링 커패시터(Cm)의 제2 전극은 제1 전압이 공급되는 제3 데이터라인(102c)에 접속된다. 샘플링 커패시터(Cm2)의 제1 및 제2 전극들 사이에는 유전층이 형성된다. 샘플링 커패시터(Cm2)의 제2 전극은 제3 데이터라인(102c)이나 제2 데이터라인(102b)에 접속될 수 있다.
한편, 샘플링 커패시터(Cm2)의 제2 전극에 별도의 제1 전압원을 연결할 수 있으나, 이 경우에 제1 전압원과 샘플링 커패시터(Cm2) 사이에서 제1 전압을 전달하는 배선이 추가되어야 한다.
도 2a 내지 도 3b를 참조하면, 공통전압(Vcom)은 MIP 모드에서 소정 시간 주기로 극성이 전위가 변하는 교류 전압으로 발생된다. 소정 시간은 1 프레임 기간(1F)일 수 있다. 공통전압(Vcom)은 MIP 모드에서 소정의 고전위 전압과 소정의 저전위 전압 사이에서 스윙하는 교류 전압으로 발생된다. 고전위 전압은 제1 전압과 같은 전압으로 발생되거나, 제1 전압과 다른 전압으로 발생될 수 있다. 저전위 전압은 제1 전압 보다 낮은 제2 전압으로 발생되거나, 제1 전압 보다 낮고 제2 전압과 다른 전압으로 발생될 수 있다. 제1 전압은 도 1과 같이 5V이고, 제2 전압은 제1 전압 보다 낮은 전압 예를 들어 0V일 수 있으나, 이에 한정되지 않는다. 제1 및 제2 전압은 액정표시패널의 패널 특성이나 구동 방식에 따라 변경될 수 있다.
제1 MIP 제어펄스(STG)는 제1 화소 전압(Vp1) 즉, 제1 픽셀(101A)의 화소 정보를 샘플링 커패시터(Cm1)에 저장하는 타이밍을 제어한다. 또한, 제1 MIP 제어펄스(STG)는 제2 화소 전압(Vp2) 즉, 제2 픽셀(101B)의 화소 정보를 제2 샘플링 커패시터(Cm2)에 저장하는 타이밍을 제어한다. 제1 픽셀(101A)의 샘플링 커패시터(Cm1)와 제2 픽셀(101B)의 샘플링 커패시터(Cm2)는 제1 MIP 제어펄스(STG)가 발생될 때 화소 전압(Vp1, Vp2)을 동시에 저장한다.
게이트펄스(GATE)는 제1 데이터라인(102a)을 통해 공급되는 제1 전압이 제1 노드(n1)에 연결된 액정셀(Clc1)과 스토리지 커패시터(Cst1)에 저장되는 타이밍을 제어한다. 또한, 게이트펄스(GATE)는 제2 데이터라인(102a)을 통해 공급되는 제2 전압이 제3 노드(n3)에 연결된 제2 액정셀(Clc2)과 제2 스토리지 커패시터(Cst2)에 저장되는 타이밍을 제어한다. 제1 픽셀(101A)의 제1 TFT(11)와 제2 픽셀(101B)의 제1 TFT(T21)는 게이트펄스(GATE)에 응답하여 동시에 턴-온된다.
공통전압(Vcom)의 전위는 제1 MIP 제어펄스(STG)의 폴링 에지(falling edge) 이후에 변한다. 게이트펄스(GATE)는 공통전압(Vcom)이 변화된 이후에 발생된다. 게이트펄스(GATE)는 제1 MIP 제어펄스(STG)에 이어서 발생되고, 제2 MIP 제어펄스(WRT)에 앞서 발생된다. 제1 MIP 제어펄스(STG)의 폴링 에지는 공통전압(Vcom)의 전위 변화 시점 이전에 위치하고, 게이트펄스(GATE)의 라이징 에지(rising edge)는 공통전압(Vcom)의 전위 변화 시점 이후에 위치한다.
제2 MIP 제어펄스(WRT)는 게이트펄스(GATE)에 이어서 발생된다. 제2 MIP 제어펄스(WRT)과 샘플링 커패시터(Cm1, Cm2)의 전압(Vm1, Vm2)은 화소 전압(Vp1, Vp2)의 극성을 반전시킨다.
도 2a 및 도 2b는 제1 MIP 회로(10A)의 동작을 보여 주는 파형도들이다. 도 3a 및 도 3b는 제2 MIP 회로(10B)의 동작을 보여 주는 파형도들이다.
도 2a 내지 도 3b에서 "1F"는 1 프레임 기간을 의미한다. 따라서, 공통전압(Vcom)의 전위는 1 프레임 기간(1F) 주기로 반전된다. 하나의 픽셀(101)에 순차적으로 인가되는 제1 MIP 제어신호펄스(STG), 게이트펄스(GATE), 및 제2 MIP 제어펄스(WRT) 각각의 주기는 1 프레임 기간으로 설정될 수 있다.
픽셀들(101A, 101B) 각각은 MIP 모드에서 2 개의 계조 중 어느 한 계조를 표현한다. MIP 모드의 초기에 표시하고자 하는 정지 영상 이미지에 따라 픽셀들(101) 각각에는 그 정지 영상 이미지를 2 개의 계조 중 어느 한 계조로 기입된다. 액정표시패널이 노말리 블랙 모드(Normally black mode)로 동작하면, 액정셀(Clc)에 충전되는 화소 전압(Vp)이 클수록 액정표시패널의 광 투과율이 높아진다. 액정표시패널이 노말리 화이트 모드(Normally white mode)로 동작하면, 액정셀(Clc)에 충전되는 화소 전압(Vp)이 클수록 액정표시패널의 광 투과율이 낮아진다. 액정표시장치가 노말리 블랙 모드로 동작한다고 가정할 때, 도 2a 내지 도 3b에서 "Vp=H"는 공통전압(Vcom)과의 전위차가 큰 화소전압으로서 화이트 계조의 화소 전압이다. 도 2a 내지 도 3b에서, "Vp=L"는 공통전압(Vcom)과의 전위차가 작은 화소전압으로서 블랙 계조의 화소 전압이다. 노말리 화이트 모드에서, "Vp=H"는 블랙 계조의 화소 전압이고, "Vp=L"는 화이트 계조의 화소 전압이다. 이하에서, 노말리 블랙 모드를 가정하여 "Vp=H"를 화이트 계조의 화소 전압으로, "Vp=L"을 블랙 계조의 화소 전압으로 설명하기로 한다.
MIP 모드에서 화이트 계조 데이터가 기입된 제1 픽셀(101A)의 MIP 모드 동작은 도 2a와 같다.
도 1 및 도 2a를 참조하면, 제1 MIP 제어펄스(STG)가 발생되면 제2 TFT(T12)가 턴-온되어 제1 전압(5V)의 화소 전압(Vp1)이 샘플링 커패시터(Cm1)에 저장된다.
제1 MIP 제어펄스(STG)에 이어서, 게이트펄스(GATE)가 발생된다. 게이트펄스(GATE)가 발생되면, 제1 TFT(T11)가 턴-온되어 제1 데이터라인(102a)을 통해 공급되는 제1 전압(5V)이 제1 노드(n1)에 공급된다. 게이트펄스(GATE)가 발생될 때 화소 전압(Vp1)은 제1 전압(5V)이다. 이 때, 샘플링 커패시터(Cm1)의 전압(Vm1)은 제1 전압(5V)을 유지한다.
게이트펄스(GATE)에 이어서, 제2 MIP 제어펄스(WRT)가 발생된다. 제2 MIP 제어펄스(WRT)는 제3 TFT(T13)를 턴-온시킨다. 이 때, 샘플링 커패시터(Cm1)의 전압(Vm1)이 제1 전압(5V)이므로 제4 TFT(T14)가 턴-온되고, 화소 전압(Vp1)은 제3 및 제4 TFT(T13, T14)를 통해 제2 전압(0V)이 공급되는 제2 데이터라인(102b)을 통해 방전되어 제2 전압(0V)까지 낮아진다. 따라서, 화소 전압(Vp1)은 제2 MIP 제어펄스(WRT)가 발생될 때 그 극성이 반전된다.
화이트 계조 데이터가 기입된 제1 픽셀(101A)에서, 제2 MIP 제어펄스(WRT)가 발생될 때 샘플링 커패시터(Cm1)의 전압이 제1 전압(5V)이면 제4 TFT(T14)가 턴-온되어 화소 전압(Vp1)은 제2 전압(0V)까지 낮아진다. 반면에, 샘플링 커패시터(Cm1)의 전압이 제2 전압(0V)이면 제4 TFT(T14)가 턴-오프되어 화소 전압(Vp1)은 제1 데이터라인(102a)을 통해 공급되는 제1 전압(5V)으로 된다. 화소 전압(Vp1)은 제1 전압(5V)일 때 정극성 전압이고, 제2 전압(0V)일 때 부극성 전압이다. 따라서, 화소 전압(Vp1)의 극성은 제2 MIP 제어펄스(WRT)가 발생될 때마다 반전되고, 샘플링 커패시터(Cm1)의 전압(Vm1)의 극성과는 상반된 극성으로 변한다.
MIP 모드에서 블랙 계조 데이터가 기입된 제1 픽셀(101A)에서 MIP 모드의 동작은 도 2b와 같다.
도 1 및 도 2b를 참조하면, 제1 MIP 제어펄스(STG)가 발생되면 제2 TFT(T12)가 턴-온되어 제2 전압(0V)의 화소 전압(Vp1)이 샘플링 커패시터(Cm1)에 저장된다.
제1 MIP 제어펄스(STG)에 이어서, 게이트펄스(GATE)가 발생된다. 게이트펄스(GATE)가 발생되면, 제1 TFT(T11)가 턴-온되어 제1 데이터라인(102a)을 통해 공급되는 제1 전압(5V)이 제1 노드(n1)에 공급된다. 따라서, 게이트펄스(GATE)가 발생될 때 화소 전압(Vp1)은 제1 전압(5V)으로 상승된다. 이 때, 샘플링 커패시터(Cm1)의 전압(Vm1)은 제2 전압(0V)을 유지한다.
게이트펄스(GATE)에 이어서, 제2 MIP 제어펄스(WRT)가 발생된다. 제2 MIP 제어펄스(WRT)는 제3 TFT(T13)를 턴-온시킨다. 이 때, 제4 TFT(T14)는 샘플링 커패시터(Cm1)의 전압(Vm1)이 제2 전압(0V)이므로 오프 상태를 유지하고 있으므로 화소 전압(Vp1)은 제1 전압(5V)이다. 블랙 계조 데이터가 기입된 픽셀(101)에서, 제2 MIP 제어펄스(WRT)가 발생될 때 샘플링 커패시터(Cm1)의 전압이 제1 전압(5V)이면 제4 TFT(T14)가 턴-온되어 화소 전압(Vp1)은 제2 전압(OV)이 공급되는 제2 데이터라인(102b)을 통해 방전되어 제2 전압(0V)까지 낮아진다. 반면에, 샘플링 커패시터(Cm)의 전압이 제2 전압(0V)이면 제4 TFT(T4)가 턴-오프되어 화소 전압(Vp1)은 제1 데이터라인(102a)을 통해 공급되는 제1 전압(5V)을 충전한다. 따라서, 화소 전압(Vp1)의 극성은 제2 MIP 제어펄스(WRT)가 발생될 때마다 반전되고, 샘플링 커패시터(Cm1)의 전압(Vm1)의 극성과는 상반된 극성으로 변한다.
MIP 모드에서 화이트 계조 데이터가 기입된 제2 픽셀(101B)의 MIP 모드 동작은 도 3a와 같다.
도 1 및 도 3a를 참조하면, 제1 MIP 제어펄스(STG)가 발생되면 제2 TFT(T22)가 턴-온되어 제1 전압(5V)의 화소 전압(Vp2)이 샘플링 커패시터(Cm2)에 저장된다.
제1 MIP 제어펄스(STG)에 이어서, 게이트펄스(GATE)가 발생된다. 게이트펄스(GATE)가 발생되면, 제1 TFT(T21)가 턴-온되어 제2 데이터라인(102b)을 통해 공급되는 제2 전압(0V)이 제1 노드(n3)에 공급된다. 게이트펄스(GATE)가 발생될 때 화소 전압(Vp2)은 제2 전압(0V)이다. 이 때, 샘플링 커패시터(Cm2)의 전압(Vm2)은 제1 전압(5V)을 유지한다.
게이트펄스(GATE)에 이어서, 제2 MIP 제어펄스(WRT)가 발생된다. 제2 MIP 제어펄스(WRT)는 제3 TFT(T23)를 턴-온시킨다. 이 때, 샘플링 커패시터(Cm2)의 전압(Vm1)이 제1 전압(5V)이므로 p 타입 MOSFET인 제4 TFT(T14)가 오프 상태를 유지한다. 따라서, 화소 전압(Vp2)은 제2 전압(OV)을 유지한다.
화이트 계조 데이터가 기입된 제2 픽셀(101B)에서, 제2 MIP 제어펄스(WRT)가 발생될 때 샘플링 커패시터(Cm2)의 전압이 제2 전압(0V)이면 제4 TFT(T24)가 턴-온되어 화소 전압(Vp2)은 제3 데이터라인(102c)을 통해 공급되는 제1 전압(5V)을 충전한다. 반면에, 샘플링 커패시터(Cm1)의 전압이 제1 전압(5V)이면 제4 TFT(T24)가 턴-오프되어 화소 전압(Vp2)은 제2 데이터라인(102b)을 통해 공급되는 제2 전압(0V)으로 된다. 화소 전압(Vp2)은 제1 전압(5V)일 때 정극성 전압이고, 제2 전압(0V)일 때 부극성 전압이다. 따라서, 화소 전압(Vp2)의 극성은 제2 MIP 제어펄스(WRT)가 발생될 때마다 반전되고, 샘플링 커패시터(Cm2)의 전압(Vm2)의 극성과는 상반된 극성으로 변한다.
MIP 모드에서 블랙 계조 데이터가 기입된 제2 픽셀(101B)에서 MIP 모드의 동작은 도 3b와 같다.
도 1 및 도 3b를 참조하면, 제1 MIP 제어펄스(STG)가 발생되면 제2 TFT(T22)가 턴-온되어 제2 전압(0V)의 화소 전압(Vp2)이 샘플링 커패시터(Cm2)에 저장된다.
제1 MIP 제어펄스(STG)에 이어서, 게이트펄스(GATE)가 발생된다. 게이트펄스(GATE)가 발생되면, 제1 TFT(T21)가 턴-온되어 제2 데이터라인(102b)을 통해 공급되는 제2 전압(0V)이 제1 노드(n3)에 공급된다. 따라서, 게이트펄스(GATE)가 발생될 때 화소 전압(Vp2)은 제2 전압(0V)으로 된다. 이 때, 샘플링 커패시터(Cm2)의 전압(Vm2)은 제2 전압(0V)을 유지한다.
게이트펄스(GATE)에 이어서, 제2 MIP 제어펄스(WRT)가 발생된다. 제2 MIP 제어펄스(WRT)는 제3 TFT(T23)를 턴-온시킨다. 이 때, 제4 TFT(T24)는 샘플링 커패시터(Cm2)의 전압(Vm2)이 제2 전압(0V)이므로 턴-온되므로 화소 전압(Vp2)은 제3 데이터라인(102c)을 통해 공급되는 제1 전압(5V)의 전위까지 상승한다. 블랙 계조 데이터가 기입된 제2 픽셀(101B)에서, 제2 MIP 제어펄스(WRT)가 발생될 때 샘플링 커패시터(Cm2)의 전압이 제1 전압(5V)이면 제4 TFT(T24)가 턴-오프되어 화소 전압(Vp2)은 제2 전압(OV)이 공급되는 제2 데이터라인(102b)을 통해 방전된다. 반면에, 샘플링 커패시터(Cm2)의 전압이 제2 전압(0V)이면 제4 TFT(T24)가 턴-온되어 화소 전압(Vp2)은 제3 데이터라인(102c)을 통해 공급되는 제1 전압(5V)을 충전한다. 따라서, 화소 전압(Vp2)의 극성은 제2 MIP 제어펄스(WRT)가 발생될 때마다 반전되고, 샘플링 커패시터(Cm2)의 전압(Vm2)의 극성과는 상반된 극성으로 변한다.
도 4은 본 발명의 실시예에 따른 액정표시장치를 나타낸다.
도 4 내지 도 6을 참조하면, 본 발명의 실시예에 따른 액정표시장치는 액정표시패널(100), 타이밍 콘트롤러(120), 데이터 구동회로(112), 게이트 구동회로(114), MIP 전원 스위치들(S1, S2) 등을 포함한다.
본 발명의 액정표시장치는 노말 모드에서 데이터 구동회로(112)를 이용하여 입력 영상 데이터를 표시한다. 본 발명의 액정표시장치는 MIP 모드로 동작할 때 데이터 구동회로를 디스에이블(disable)시키고 MIP 전원 스위치들(S1, S2)을 통해 데이터라인들(102)에 제1 전압 및 제2 전압을 공급하여 미리 설정된 정지 영상 데이터를 표시한다. 이러한 액정표시장치는 소비전력을 줄이기 위하여 반투과형 액정표시장치, 반사형 액정표시장치 중 어느 하나로 구현된다. 반투과형 액정표시장치에는 액정표시패널(100)의 아래에 배치되어 액정표시패널(100)에 빛을 조사하는 백라이트 유닛(Backlight unit)이 필요하다. 반투과형 액정표시장치는 백라이트 유닛을 소등하고 반사 모드로 동작할 수 있다. 반사형 액정표시장치는 반사 모드만으로 동작하여 외부 광을 반사하여 영상을 표시하므로 백라이트 유닛을 포함하지 않는다. 본 발명의 액정표시장치는 MIP 모드에서 백라이트 유닛이 필요없는 반사 모드로 동작하고, 노말 모드에서 백라이트 유닛이 점등될 수 있다.
액정표시패널(100)은 서로 대향하는 상부 기판 및 하부 기판, 그 기판들 사이에 형성된 액정층을 포함한다. 액정표시패널(100)은 데이터라인들(102)과 게이트라인들(103)의 교차 구조에 의해 매트릭스 형태로 배치된 픽셀들(101)을 포함한다. 데이터라인들(102)은 도 1과 같이 MIP 모드에서 제1 전압이 공급되는 기수 번째 데이터라인들(102a, 102c)과, MIP 모드에서 제2 전압이 공급되는 우수 번째 데이터라인들(102b)을 포함한다.
픽셀들(101A, 101B) 각각은 R(Red), G(Green), 및 B(Blue)의 3원색 서브 픽셀들을 포함하거나 RGB 서브픽셀에 더하여 화이트 서브픽셀을 더 포함할 수 있다. 픽셀들(101A, 101B) 각각은 도 1과 같이 구성된다. 픽셀들(101A, 101B)의 구조와 동작은 도 1 내지 도 3b와 관련한 실시예에서 전술한 바와 같다.
액정표시패널(100)의 하부 기판에는 데이터라인들(102), 게이트라인들(103), TFT들(T11~T14, T21~T24), 액정셀(Clc1, Clc2)의 화소 전극, 스토리지 커패시터(Cst1, Cst2), MIP 회로(10A, 10B) 등을 포함한 TFT 어레이가 형성된다. 게이트라인들(103)은 게이트펄스(GATE)가 공급되는 제1 게이트라인들, 제1 MIP 제어펄스(STG)가 공급되는 제2 게이트라인들, 및 제2 MIP 제어펄스(WRT)가 공급되는 제3 게이트라인들을 포함한다.
액정표시패널(100)의 상부 기판에는 블랙매트릭스, 컬러필터 등을 포함한 컬러필터 어레이가 형성된다. 공통전극은 액정층을 사이에 두고 액정셀(Clc)의 화소전극과 대향하며 공통전압(Vcom)이 인가되고, 상부 기판 및/또는 하부 기판에 형성될 수 있다.
액정표시패널(100)의 상부 기판과 하부 기판 각각에는 편광판이 접착되고, 액정의 프리틸트각(pre-tilt angle)을 설정하기 위한 배향막이 형성된다. 하부 기판과 상부 기판 사이에는 액정셀(Clc)의 셀갭(Cell gap)을 유지하기 위한 컬럼 스페이서(Column spacer)가 형성될 수 있다.
액정표시패널의 액정 모드는 TN(Twisted Nematic), VA(Vertical Alignment) 등과 같은 수직 전계 모드, IPS(In Plane Switching), FFS(Fringe Field Switching) 등과 같은 수평 전계 모드 등 기존의 어떠한 액정 모드로도 구현될 수 있다.
타이밍 콘트롤러(120)는 노말 모드에서 외부의 호스트 시스템으로부터 입력 영상의 디지털 비디오 데이터(RGB)를 입력 받는다. 타이밍 콘트롤러(120)는 노말 모드에서 호스트 시스템로부터 입력되는 디지털 비디오 데이터(RGB)를 그대로 데이터 구동회로(112)에 전송한다. 타이밍 콘트롤러(120)는 MIP 모드의 초기 1 프레임 기간에 정지 영상 데이터를 데이터 구동회로(112)에 전송한다. 정지 영상은 입력 영상의 분석 결과에 따라 검출된 정지 영상이거나, 입력 영상과 무관하게 내장 메모리에 미리 저장된 정지 영상 데이터일 수 있다. 타이밍 콘트롤러(120)는 공지된 영상 분석 알고리즘에 기초하여 입력 영상을 분석하여 그 입력 영상이 동영상 데이터인지 아니면 정지영상 데이터인지를 판단할 수 있다.
타이밍 콘트롤러(120)는 호스트 시스템으로부터 입력되는 모드신호(도시하지 않음)에 따라 데이터 구동회로(112), 게이트 구동회로(114), 및 MIP 전원 스위치들(S1)의 동작을 노말 모드 또는 MIP 모드로 제어한다.
타이밍 콘트롤러(120)는 호스트 시스템으로부터 입력 영상과 동기되어 입력되는 수직 동기신호(Vsync), 수평 동기신호(Hsync), 데이터 인에이블 신호(Data Enable, DE), 도트 클럭(CLK) 등의 외부 타이밍신호를 수신한다. 타이밍 콘트롤러(120)는 외부 타이밍 신호를 바탕으로 데이터 구동회로(112)와 게이트 구동회로(114)의 동작 타이밍을 제어하기 위한 타이밍 제어신호들을 발생한다. 타이밍 제어신호들은 게이트 구동회로(114)의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호(CG)와, 데이터 구동회로(112)의 동작 타이밍과 데이터전압의 극성을 제어하기 위한 데이터 타이밍 제어신호(CS)를 포함한다. 또한, 타이밍 콘트롤러(120)는 MIP 모드에서만 전원 스위치들(S1, S2)을 턴-온시키는 전원 제어신호(Cmip)를 발생한다.
데이터 구동회로(112)는 노말 모드에서 타이밍 콘트롤러(120)의 제어 하에 입력 영상의 디지털 비디오 데이터(RGB)를 샘플링하고 래치한다. 데이터 구동회로(112)는 노말 모드에서 디지털 비디오 데이터(RGB)를 정극성/부극성 감마보상전압으로 변환하여 픽셀들(101)에 충전될 정극성/부극성 데이터전압을 출력하여 그 데이터전압을 데이터라인들(102)에 공급한다. 그리고 데이터 구동회로(112)는 노말 모드에서 타이밍 콘트롤러(120)의 제어 하에 데이터라인들(102)로 출력되는 데이터전압들의 극성을 반전시킨다.
데이터 구동회로(112)는 MIP 모드의 초기 1 프레임 기간에 타이밍 콘트롤러(120)로부터 입력되는 정지 영상의 디지털 비디오 데이터를 샘플링하고 래치한다. 데이터 구동회로(112)는 MIP 모드의 초기 1 프레임 기간에 정지 영상의 디지털 비디오 데이터를 정극성/부극성 감마보상전압으로 변환하여 데이터라인들(102)로 출력한다. 데이터 구동회로(112)는 MIP 모드의 초기 1 프레임 기간에 정지 영상의 데이터 전압을 출력한 후에 디스에이블되어 어떠한 데이터전압도 출력하지 않는다. 따라서, 데이터 구동회로(112)의 출력 채널들은 MIP 모드에서 하이 임피던스(High impedence) 상태로 된다. MIP 모드에서 픽셀들(101)에 기입된 데이터 전압의 극성은 전술한 바와 같이 MIP 회로(10A, 10B)에 의해 1 프레임마다 업데이트되고 극성이 반전된다.
게이트 구동회로(114)는 노말 모드에서 타이밍 콘트롤러(120)의 제어 하에 데이터가 기입될 액정표시패널(100)의 라인을 순차적으로 선택하기 위하여 제1 게이트라인들에 게이트펄스를 순차적으로 공급한다. 게이트 구동회로(114)는 MIP 모드의 초기 1 프레임 기간에 타이밍 콘트롤러(120)의 제어 하에 정지 영상 데이터가 기입되는 라인을 순차적으로 선택하기 위하여 게이트라인들(103)은 제1 게이트라인들에 게이트펄스를 순차적으로 공급한다. 도 6에서, "G1~Gn"은 n 개의 제1 게이트라인들에 순차적으로 공급되는 게이트펄스를 나타낸다.
게이트 구동회로(114)는 MIP 모드의 초기 1 프레임 기간 이후에 도 2 및 도 5와 같이 제1 MIP 제어펄스(STG), 게이트펄스(GATE) 및 제2 MIP 제어펄스(WRT)를 출력한다. 제2 게이트라인들에 제1 MIP 제어펄스(STG)가 동시에 공급된 후에, 제1 게이트라인들에 게이트펄스(GATE)가 동시에 공급된 다음, 제3 게이트라인들에 제2 MIP 제어펄스(WRT)가 동시에 공급될 수 있다(도 6 참조).
MIP 전원 스위치들(S1, S2)은 기수 번째 데이터라인(102a, 102c)과 제1 전압원(5V) 사이에 연결된 제1 스위치(S1)와, 우수 번째 데이터라인(102b)과 제2 전압원(0V) 사이에 연결된 제2 스위치(S2)를 포함한다. 제1 스위치(S1)는 MIP 모드에서 발생하는 전원 제어신호(Cmip)에 응답하여 기수 번째 데이터라인(102a, 102c)을 제1 전압원(5V)에 연결한다. 제2 스위치(S2)는 MIP 모드에서 발생하는 전원 제어신호(Cmip)에 응답하여 우수 번째 데이터라인(102b)을 제2 전압원(0V)에 연결한다. MIP 전원 스위치들(S1, S2)은 노말 모드에서 오프 상태를 유지한다.
도 5는 노말 모드와 MIP 모드에서 도 4에 도시된 액정표시장치의 동작을 보여 주는 파형도이다. 도 5에서, "DATA1"는 기수 번째 데이터라인들(102a, 102c)에 공급되는 데이터전압의 일 예이고, "DATA2"는 우수 번째 데이터라인들(102b)에 공급되는 데이터전압의 일 예이다. 도 6은 노말 모드와 MIP 모드에서 게이트펄스와 데이터를 상세히 보여 주는 파형도이다. 도 6에서, "DATAn"은 노말 모드(Tnormal)에서 데이터라인들(102)에 공급되는 데이터전압이고, "DATAmip"는 MIP 모드(Tmip)의 초기 1 프레임 기간(1F)에 데이터라인들(102)에 공급되는 데이터전압이다.
도 5 및 도 6을 참조하면, 노말 모드(Tnormal)에서 공통전압(Vcom)은 직류 전압으로 발생되어 공통전극에 공급된다. 라인 인버젼(Vcom)의 경우에, 공통전압(Vcom)은 노말 모드에서 1 수평기간마다 전위가 변경되는 교류 전압으로 발생될 수 있다. 1 수평기간은 액정표시패널(100)에서 1 라인의 픽셀들(101)에 데이터전압을 충전하는 1 라인의 스캔 타임과 실질적으로 동일하다. 노말 모드(Tnormal)에서, 데이터라인들(102)에는 데이터 구동회로(112)로부터 출력되는 정극성/부극성 데이터전압(DATAn)이 공급되고, 게이트라인들(103)에는 그 데이터전압과 동기되는 게이트펄스가 순차적으로 공급된다. 노말 모드(Tnormal)에서, 제1 MIP 펄스(STG)와 제2 MIP 제어펄스(WRT)는 발생되지 않는다.
MIP 모드(Tmip)에서, 공통전압(Vcom)은 1 프레임 기간마다 극성이 반전된다. MIP 모드(Tmip)의 초기 1 프레임기간에 데이터라인들(102)에 정지 영상의 데이터전압(DATAmip)이 공급된 이후에 MIP 모드(Tmip)의 나머지 기간 동안, 데이터라인들(102)에 제1 전압(5V) 및 제2 전압(0V)이 공급된다. MIP 모드(Tmip)에서, 초기 1 프레임기간 이후에 제1 MIP 펄스(STG)와 제2 MIP 제어펄스(WRT)이 발생된다. MIP 모드(Tmip)에서 게이트펄스(GATE)는 노말 모드(Tnormal)와 마찬가지로 제1 게이트라인들에 순차적으로 공급되거나, 초기 1 프레임 기간 이후에 도 7과 같이 동시에 제1 게이트라인들에 공급될 수 있다. 마찬가지로, 제1 MIP 펄스(STG)는 게이트펄스(GATE)에 앞서 제2 게이트라인들에 동시에 공급되고, 제2 MIP 제어펄스(WRT)는 게이트펄스(GATE)에 이어서, 제3 게이트라인들에 동시에 공급될 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위 내에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명은 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
10A, 10B : MIP 회로 100 : 액정표시패널
101A, 101B : 픽셀 112 : 데이터 구동회로
114 : 게이트 구동회로 120 : 타이밍 콘트롤러
S1, S2 : MIP 전원 스위치

Claims (6)

  1. 제1 기수 번째 데이터라인과 우수 번째 데이터라인에 연결되고 제1 기본 픽셀 회로와 제1 MIP 회로를 포함하는 제1 픽셀; 및
    상기 우수 번째 데이터라인과 제2 기수 번째 데이터라인에 연결되고 제2 기본 픽셀 회로와 제2 MIP 회로를 포함하는 제2 픽셀을 포함하고,
    MIP 모드에서, 상기 제1 및 제2 기수 번째 데이터라인들에 제1 전압이 공급되고, 상기 우수 번째 데이터라인에 상기 제1 전압 보다 낮은 제2 전압이 공급되고,
    상기 제1 MIP 회로는 상기 제1 픽셀의 화소 전압이 상기 제1 전압일 때 상기 우수 번째 데이터라인을 통해 상기 제1 픽셀의 화소 전압을 방전시키고,
    상기 제2 MIP 회로는 상기 제2 픽셀의 화소 전압이 상기 제2 전압일 때 상기 제2 기수 데이터라인을 통해 인가되는 상기 제1 전압으로 상기 제2 픽셀의 화소 전압을 상승시키는 것을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 제1 기본 픽셀 회로는,
    제1 게이트라인으로부터의 게이트펄스에 응답하여 상기 제1 기수 번째 데이터라인을 통해 공급되는 상기 제1 전압을 제1 노드에 공급하여 상기 제1 노드에 접속된 제1 액정셀과 제1 스토리지 커패시터에 화소 전압을 충전시키는 제1 TFT를 포함하고,
    상기 제1 MIP 회로는,
    제2 게이트라인을 통해 공급되는 제1 MIP 제어펄스에 응답하여 상기 제1 픽셀의 화소 전압을 제1 샘플링 커패시터에 공급하는 제2 TFT;
    제3 게이트라인을 통해 공급되는 제2 MIP 제어펄스에 응답하여 상기 제1 노드와 제2 노드 사이에 전류 패스를 형성하는 제3 TFT; 및
    상기 제1 샘플링 커패시터의 전압에 응답하여 상기 제2 노드와 상기 우수 번째 데이터라인 사이에 전류패스를 형성하는 제4 TFT를 포함하고,
    상기 제1 내지 제3 TFT들은 n 타입 MOSFET와 p 타입 MOSFET 중 어느 하나로 구현되고, 상기 제4 TFT는 n 타입 MOSFET로 구현되고,
    상기 제1 내지 제4 TFT들은 n 타입 MOSFET이고,
    상기 제1 MIP 제어펄스는 상기 게이트펄스에 앞서 발생되고,
    상기 제2 MIP 제어펄스는 상기 게이트펄스에 이어서 발생되는 것을 특징으로 하는 액정표시장치.
  3. 제 2 항에 있어서,
    상기 제2 기본 픽셀 회로는,
    상기 게이트펄스에 응답하여 상기 우수 번째 데이터라인을 통해 공급되는 상기 제2 전압을 제3 노드에 공급하여 상기 제3 노드에 접속된 제2 액정셀과 제2 스토리지 커패시터에 화소 전압을 충전시키는 제5 TFT를 포함하고,
    상기 제2 MIP 회로는,
    상기 제1 MIP 제어펄스에 응답하여 상기 제2 픽셀의 화소 전압을 제2 샘플링 커패시터에 공급하는 제6 TFT;
    상기 제2 MIP 제어펄스에 응답하여 상기 제3 노드와 제4 노드 사이에 전류 패스를 형성하는 제7 TFT; 및
    상기 제2 샘플링 커패시터의 전압에 응답하여 상기 제4 노드와 상기 제2 기수 번째 데이터라인 사이에 전류패스를 형성하는 제8 TFT를 포함하고,
    상기 제5 내지 제7 TFT들은 n 타입 MOSFET와 p 타입 MOSFET 중 어느하나로 구현되고, 상기 제8 TFT는 p 타입 MOSFET로 구현되고,
    상기 제1 MIP 제어펄스는 상기 게이트펄스에 앞서 발생되고,
    상기 제2 MIP 제어펄스는 상기 게이트펄스에 이어서 발생되는 것을 특징으로 하는 액정표시장치.
  4. 제 1 항에 있어서,
    상기 기수 번째 데이터라인들과 상기 우수 번째 데이터라인에는 노말 모드에서 데이터 구동회로로부터 출력된 데이터전압이 공급되고,
    상기 제1 및 제2 액정셀들의 공통전극에는 상기 MIP 모드에서 소정의 고전위 전압과 소정의 저전위 전압 사이에서 스윙하는 교류 전압이 공급되는 것을 특징으로 하는 액정표시장치.
  5. 제 2 항에 있어서,
    상기 제1 TFT는 상기 제1 기수 번째 데이터라인에 접속된 드레인전극, 상기 제1 게이트라인에 접속된 게이트전극, 및 상기 제1 노드에 접속된 소스전극을 포함하고,
    상기 제2 TFT는 상기 제1 노드에 접속된 드레인전극, 상기 제2 게이트라인에 접속된 게이트전극, 및 상기 제1 샘플링 커패시터에 접속된 소스전극을 포함하고,
    상기 제3 TFT는 상기 제1 노드에 접속된 드레인전극, 상기 제3 게이트라인에 접속된 게이트전극, 및 상기 제2 노드에 접속된 소스전극을 포함하고,
    상기 제4 TFT는 상기 제2 노드에 접속된 드레인전극, 상기 제1 샘플링 커패시터에 접속된 게이트전극, 및 상기 우수 번째 데이터라인에 접속된 소스전극을 포함하고,
    상기 제1 샘플링 커패시터는 상기 제4 TFT의 게이트전극과 상기 우수 번째 데이터라인 사이에 형성되거나, 상기 제4 TFT의 게이트전극과 상기 제1 기수 번째 데이터라인 사이에 형성되는 것을 특징으로 하는 액정표시장치.
  6. 제 3 항에 있어서,
    상기 제5 TFT는 상기 우수 번째 데이터라인에 접속된 드레인전극, 상기 제1 게이트라인에 접속된 게이트전극, 및 상기 제3 노드에 접속된 소스전극을 포함하고,
    상기 제6 TFT는 상기 제3 노드에 접속된 드레인전극, 상기 제2 게이트라인에 접속된 게이트전극, 및 상기 제2 샘플링 커패시터에 접속된 소스전극을 포함하고,
    상기 제7 TFT는 상기 제3 노드에 접속된 드레인전극, 상기 제3 게이트라인에 접속된 게이트전극, 및 상기 제4 노드에 접속된 소스전극을 포함하고,
    상기 제8 TFT는 상기 제4 노드에 접속된 드레인전극, 상기 제2 샘플링 커패시터에 접속된 게이트전극, 및 상기 제2 기수 번째 데이터라인에 접속된 소스전극을 포함하고,
    상기 제2 샘플링 커패시터는 상기 제8 TFT의 게이트전극과 상기 제2 기수 번째 데이터라인 사이에 형성되거나, 상기 제8 TFT의 게이트전극과 상기 우수 번째 데이터라인 사이에 형성되는 것을 특징으로 하는 액정표시장치.
KR1020120021737A 2012-03-02 2012-03-02 액정표시장치 KR101354356B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020120021737A KR101354356B1 (ko) 2012-03-02 2012-03-02 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120021737A KR101354356B1 (ko) 2012-03-02 2012-03-02 액정표시장치

Publications (2)

Publication Number Publication Date
KR20130100498A true KR20130100498A (ko) 2013-09-11
KR101354356B1 KR101354356B1 (ko) 2014-01-27

Family

ID=49451186

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120021737A KR101354356B1 (ko) 2012-03-02 2012-03-02 액정표시장치

Country Status (1)

Country Link
KR (1) KR101354356B1 (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180099659A (ko) * 2015-12-22 2018-09-05 가시오게산키 가부시키가이샤 표시 모듈, 표시 장치 및 그 제어 방법
CN109801584A (zh) * 2019-03-14 2019-05-24 合肥京东方光电科技有限公司 像素电路及其驱动方法、显示装置
CN109917595A (zh) * 2017-12-12 2019-06-21 京东方科技集团股份有限公司 像素结构及其驱动方法、显示面板、显示装置
WO2020147337A1 (en) * 2019-01-16 2020-07-23 Boe Technology Group Co., Ltd. Pixel circuit, display module and driving method thereof

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101696474B1 (ko) * 2010-07-16 2017-01-24 엘지디스플레이 주식회사 액정표시장치

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180099659A (ko) * 2015-12-22 2018-09-05 가시오게산키 가부시키가이샤 표시 모듈, 표시 장치 및 그 제어 방법
US11048109B2 (en) 2015-12-22 2021-06-29 Casio Computer Co., Ltd. Display module, display device, and method for controlling same
CN109917595A (zh) * 2017-12-12 2019-06-21 京东方科技集团股份有限公司 像素结构及其驱动方法、显示面板、显示装置
CN109917595B (zh) * 2017-12-12 2021-01-22 京东方科技集团股份有限公司 像素结构及其驱动方法、显示面板、显示装置
US10921659B2 (en) 2017-12-12 2021-02-16 Hefei Xinsheng Optoelectronics Technology Co., Ltd. Pixel structure, drive method thereof, display panel, and display device
WO2020147337A1 (en) * 2019-01-16 2020-07-23 Boe Technology Group Co., Ltd. Pixel circuit, display module and driving method thereof
US11393425B2 (en) 2019-01-16 2022-07-19 Ordos Yuansheng Optoelectronics Co., Ltd. Pixel circuit, display module and driving method thereof
US11615759B2 (en) 2019-01-16 2023-03-28 Ordos Yuansheng Optoelectronics Co., Ltd. Pixel circuit, display module and driving method thereof
CN109801584A (zh) * 2019-03-14 2019-05-24 合肥京东方光电科技有限公司 像素电路及其驱动方法、显示装置
CN109801584B (zh) * 2019-03-14 2022-05-24 合肥京东方光电科技有限公司 像素电路及其驱动方法、显示装置

Also Published As

Publication number Publication date
KR101354356B1 (ko) 2014-01-27

Similar Documents

Publication Publication Date Title
TWI393094B (zh) 液晶顯示裝置及其驅動方法
US9035937B2 (en) Liquid crystal display and method of operating the same
KR101285054B1 (ko) 액정표시장치
US20150187308A1 (en) Display Device Capable Of Driving At Low Speed
KR101256665B1 (ko) 액정패널
US8072409B2 (en) LCD with common voltage driving circuits
KR101082286B1 (ko) 액정표시장치 및 그의 구동방법
KR20110026794A (ko) 데이터 구동부, 표시 장치 및 표시 장치의 구동 방법
KR20130071206A (ko) 액정표시장치 및 그 구동방법
KR101354356B1 (ko) 액정표시장치
KR101696474B1 (ko) 액정표시장치
US20080224978A1 (en) Liquid crystal display and driving method thereof
KR101785339B1 (ko) 공통전압 드라이버 및 이를 포함하는 액정표시장치
KR20030095112A (ko) 액정표시소자의 구동방법 및 장치
JP2009086170A (ja) 電気光学装置及び電気光学装置の駆動方法並びに電子機器
KR101245912B1 (ko) 액정표시장치의 게이트 구동회로
KR20110070549A (ko) 액정표시장치
KR20100009212A (ko) 액정표시장치의 구동방법
KR20090123290A (ko) 액정표시장치와 그 구동방법
KR101457694B1 (ko) 액정표시장치와 그 구동방법
KR101549247B1 (ko) 액정표시장치와 그 구동방법
KR20070121284A (ko) 액정표시장치 및 그의 구동 방법
KR101177581B1 (ko) 액정표시장치 및 그의 구동 방법
KR101303412B1 (ko) 액정표시장치
KR20140082299A (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20161214

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20171218

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20181226

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20191212

Year of fee payment: 7