KR20140121339A - 반도체 디바이스의 제조방법 - Google Patents

반도체 디바이스의 제조방법 Download PDF

Info

Publication number
KR20140121339A
KR20140121339A KR1020137035092A KR20137035092A KR20140121339A KR 20140121339 A KR20140121339 A KR 20140121339A KR 1020137035092 A KR1020137035092 A KR 1020137035092A KR 20137035092 A KR20137035092 A KR 20137035092A KR 20140121339 A KR20140121339 A KR 20140121339A
Authority
KR
South Korea
Prior art keywords
oxide layer
masking
layer
drift region
ldmos
Prior art date
Application number
KR1020137035092A
Other languages
English (en)
Other versions
KR101929605B1 (ko
Inventor
히시아오시아 우
스린 팡
트세황 로
젱페이 첸
슈 장
얀치앙 헤
Original Assignee
씨에스엠씨 테크놀로지스 에프에이비1 코., 엘티디.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 씨에스엠씨 테크놀로지스 에프에이비1 코., 엘티디. filed Critical 씨에스엠씨 테크놀로지스 에프에이비1 코., 엘티디.
Publication of KR20140121339A publication Critical patent/KR20140121339A/ko
Application granted granted Critical
Publication of KR101929605B1 publication Critical patent/KR101929605B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823412MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the channel structures, e.g. channel implants, halo or pocket implants, or channel materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823437MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • H01L21/823456MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes gate conductors with different shapes, lengths or dimensions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823807Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the channel structures, e.g. channel implants, halo or pocket implants, or channel materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823828Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • H01L21/82385Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes gate conductors with different shapes, lengths or dimensions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • H01L27/0922Combination of complementary transistors having a different structure, e.g. stacked CMOS, high-voltage and low-voltage CMOS

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Formation Of Insulating Films (AREA)

Abstract

본 발명은 반도체 제조의 기술 분야에 관한 것이다. 반도체 디바이스의 제조방법은, LDMOS 드리프트 영역에서 산화층의 에지 상의 상기 실리콘이 쉽게 노출되고, LDMOS 디바이스의 고장을 초래하는 선행기술의 문제점을 해결하는 것을 나타낸다. 상기 방법은 하기를 포함한다: LDMOS 영역 및 CMOS 영역을 포함하는 반도체 기판을 제공하는 단계; 상기 반도체 기판 상에 희생적 산화층(sacrificial oxide layer)을 형성하는 단계; 상기 희생적 산화층을 제거하는 단계; 상기 희생적 산화 처리 후 상기 반도체 기판 상에 마스킹 층을 형성하는 단계; 마스크로서 상기 마스킹 층을 사용하여 LDMOS 드리프트 영역을 형성하고; 상기 드리프트 영역 상에 드리프트 영역 산화층을 형성하는 단계; 및 상기 마스킹 층을 제거하는 단계. 본 발명의 상기 실시형태는 BCD 공정 등에 적용될 수 있다.

Description

반도체 디바이스의 제조방법{METHOD FOR MANUFACTURING SEMICONDUCTOR DEVICE}
본 발명은 반도체 제조의 분야에 관한 것이고, 보다 특히 반도체 디바이스의 제조방법에 관한 것이다.
공간을 절약하기 위한 집적 회로의 지속적인 개발과 함께, 다양한 디바이스가 동시에 동일한 칩 상에서 제조된다. 예를 들어, BCD(Bipolar-CMOS-DMOS) 공정에서, 측면으로 분산된 금속 산화물 반도체(laterally diffused metal oxide semiconductor, LDMOS)의 높은 전압(HV) 및 상기 CMOS 디바이스의 낮은 전압(LV)은 동일한 칩에 집적되어 있다(integrated). 도 1 에 나타낸 바와 같이, 반도체 기판(100)은, 파일드 옥사이드 층(filed oxide layer)(114)에 의해 분리되는, LDMOS(110) 및 CMOS(120)를 포함한다. 상기 LDMOS(110)은 상기 소스 영역 및 상기 드레인 영역 사이의 드리프트 영역(drift region)(111)을 갖는다. 상기 저농도로 도핑된 드리프트 영역(low doped drift region)은 이의 높은 임피던스(impedance)로 인하여 보다 높은 전압에 견딜 수 있다. 도 1 에 나타낸 바와 같이, 상기 LDMOS의 상기 게이트(112)는, 필드 플레이트(field plate)로서 고려될 수 있는 상기 드리프트 영역의 상기 드리프트 영역 산화 층(113)에 연장된다.
상기 LV COMS 는 100 내지 200 Å의 두께를 갖는 매우 얇은 게이트 산화물(very thin gate oxide)을 사용하고, 상기 기판 표면의 품질은, 상기 게이트 산화물(gate oxide)의 품질을 결정한다. 상기 게이트 산화물을 성장시키기 전에, 이는 상기 기판 표면을 산화시키고, 에칭(etching)을 통해 상기 산화층을 제거하는 것을 필요로 하고, 따라서 높은 품질의 게이트 산화물이 노출되고, 이러한 공정은 상기 희생적 산화 공정(sacrificial oxidation process)으로써 또한 알려져 있다. 일반적으로, 상기 희생적 산화층의 완전한 제거를 보장하기 위해, 상기 산화 층의 상기 에칭 손실이 상기 희생적 산화층의 성장보다 더 크다.
도 2 및 도 3에 나타낸 반도체 디바이스를 위한 제조 방법은 하기를 포함한다:
단계 S301, LDMOS 영역 및 CMOS 영역을 포함하는, 반도체 기판(200)이 제공된다.
단계 S302, 마스킹 층(masking layer)(201)이 상기 반도체 기판 상에 형성된다.
단계 S303, LDMOS 드리프트 영역(202)은 마스크로서 상기 마스킹 층(201)을 사용하여 형성되고; 드리프트 산화층(drift region oxide layer)(203)은 상기 드리프트 영역(202) 상에 형성된다.
단계 S304, 상기 마스킹 층(201)이 제거된다.
단계 S305, 희생적 산화층(204)은 상기 반도체 기판 상에 형성된다.
단계 S306, 상기 희생적 산화층이 제거된다.
단계 S307, 상기 CMOS의 게이트 산화물(gate oxide)(211) 및 게이트(210)은 상기 희생적 산화에 의해 처리된 상기 반도체 기판(500) 상에서 형성된다. 그리고 난 다음에, 그 다음의 생산 공정은, 확산(diffusion), 포토리소그래피, 에칭, 박막 공정(thin-film processing)에 의해 실행된다.
도 2 및 도 3에 나타낸 바와 같이, 상기 희생적 산화의 단계가, 상기 희생적 산화층의 에칭 공정 동안에, 드리프트 영역 산화층의 단계 후에 설정되기 때문에, HV LDMOS의 상기 드리프트 영역 산화 층이 또한 에칭된다(etched). 도 4 및 도 2g에 나타낸 코너 영역(corner area)(221)에서, 상기 드리프트 영역 산화층의 상기 에지(edge)는 손상에 영향을 받기 쉽다. 게다가, 도 2f에서 파선(dashed lines)으로 나타낸 상기 영역은 상기 드리프트 영역 산화층(203)으로서 에칭된다. 상기 드리프트 영역 산화층의 가장자리 상의 상기 코너 부분이 상기 게이트 산화물을 형성하는 공정 동안에 특정한 정도로 산화될 것일지라도, 상기 코너에서 상기 산화층은 너무 얇고, 이는 상기 드리프트 영역에 걸쳐 보다 높은 전기장으로 인하여 상기 LDMOS 디바이스의 고장을 초래할 것이다.
선행 기술에서 하나의 해결책은, 상기 파괴 전압(breakdown voltage)을 증가시키는 상기 드리프트 영역의 길이를 증가시키는 것이다. 그러나, 이러한 방법은 또한 몇몇의 문제점을 갖는다.
LDMOS 디바이스는, 수백의 LDMOS 유닛으로 구성된 단일 구조 유닛이고, 유닛의 수가 더 많으면 많을수록, 보다 더 강한 구동 능력(drive capability)을 갖는 LDMOS 디바이스를 갖는다. 상기 드리프트 영역의 상기 증가된 길이는 상기 LSMOS 유닛 칩의 증가된 영역을 초래하고, 유닛의 수가 감소하면 할수록, 이로 인하여 상기 동일한 영역 하의 상기 LDMOS 디바이스의 상기 구동 능력이 감소한다(The increased length of the drift region results in an increased area of the LDMOS unit chip, such that the number of unit is decreased, thereby decreasing the drive capability of the LDMOS device under the same area).
게다가, 온-저항(on-resistance)은 드레인에서 소스로의 작동 디바이스(working device)의 저항이고, 상기 온-저항이 작은 경우에, 보다 큰 출력 전류가 발생하고, 상기 디바이스가 좋은 스위칭 특성(good switching characteristics) 및 보다 강력한 구동 능력(more powerful drive capability)이 제공될 것이다. 그러나, 상기 드리프트 영역의 상기 증가된 길이는 증가된 온-저항을 초래하고, 이로 인하여 상기 LDMOS 디바이스의 상기 구동 능력은 추가적으로 감소된다.
이에 따라서, 상기 파괴 전압을 향상시키도록 상기 드리프트 영역의 길이를 증가시키는 것은, 상기 온-저항 및 칩 영역을 증가시킬 것이고, 따라서 상기 LDMOS 디바이스의 구동 능력을 감소시킨다.
상기 LDMOS 디바이스의 제조를 시행하는 경우에, 본 발명은, 상기 선행 기술에서 적어도 하기의 문제점이 있음을 발견하였다 :
LDMOS 드리프트 영역에서 산화층의 상기 에지 상의 상기 실리콘은 상기 쉽게 노출되고, 이는 상기 접합 에지(junction edge) 상의 누출(leakage)을 유도하고, 상기 LDMOS 디바이스의 고장을 초래한다.
본 발명의 요약
선행 기술의 결점을 극복하기 위해, 본 발명은, LDMOS 드리프트 영역에서 산화층의 상기 에지 상의 상기 실리콘이 쉽게 노출되고, LDMOS 디바이스의 고장을 일으키는 문제점을 해결하기 위한 반도체 디바이스 제조 방법을 제공하고, 이로 인하여 상기 LDMOS의 파괴 전압이 개선되면서 상기 LDMOS 디바이스의 상기 구동 능력이 확보된다(In order to overcome the deficiencies of the prior art, the present invention provides a semiconductor device manufacturing method to solve the problem that the silicon on the edge of an oxide layer in an LDMOS drift region is easily exposed and causes breakdown of an LDMOS device, thereby improving the breakdown voltage of the LDMOS while ensuring the driving capability of the LDMOS device).
상기의 목적을 성취하기 위해, 본 발명은 하기의 기술적인 해결책을 채택하였다 :
하기를 포함하는, 반도체 디바이스의 제조방법 :
LDMOS 영역 및 CMOS 영역을 포함하는 반도체 기판을 제공하는 단계;
상기 반도체 기판 상에 희생적 산화층(sacrificial oxide layer)을 형성하는 단계;
상기 희생적 산화층을 제거하는 단계;
상기 희생적 산화에 의해 처리된 상기 반도체 기판 상에 마스킹 층을 형성하는 단계;
마스크로서 상기 마스킹 층을 사용하여 LDMOS 드리프트 영역을 형성하고; 상기 드리프트 영역 상에 드리프트 영역 산화층을 형성하는 단계; 및
상기 마스킹 층을 제거하는 단계.
바람직하게, 상기 희생적 산화 층을 제거한 후에, 상기 방법은, 상기 희생적 산화에 의하여 처리된 상기 반도체 기판 상에 상기 CMOS의 게이트 및 게이트 산화물을 형성하는 단계;를 더 포함한다.
바람직하게, 상기 마스킹 층은 250 내지 400 Å의 두께를 가진다.
바람직하게, 상기 마스킹 층은 마스킹 질화층 및 마스킹 산화층을 포함하고, 상기 마스킹 실리콘 질화층은 상기 마스킹 산화층 위에(above) 위치한다(positioned).
바람직하게, 상기 마스킹 실리콘 질화층(masking silicon nitride layer)은 200 내지 350 Å을 가지고; 상기 마스킹 산화층은 50 내지 100 Å 두께를 가진다.
바람직하게, 상기 마스킹 실리콘 질화층은, 600 내지 800 °의 온도에서 열 산화 성장(thermal oxide growth)에 의하여 형성된다.
바람직하게, 상기 마스킹 산화층은, 800 내지 1000 °의 온도에서 열 산화 성장에 의하여 형성된다.
바람직하게, 상기 희생적 산화층의 제거 두께는 상기 희생적 산화층의 형성 두께보다 크다.
바람직하게, 상기 희생적 산화층의 형성 두께는 200 내지 400 Å이고, 상기 희생적 산화층의 제거 두께는 300 내지 600 Å이다.
바람직하게, 상기 드리프트 영역 산화층은 500 내지 1000 Å의 두께를 가진다.
본 발명에 따른 상기 반도체 디바이스의 제조방법은, HV LDMOS 드리프트 영역에서 산화층의 에지 상의 상기 실리콘이 쉽게 노출되고, 이로 인하여 접합 에지(junction edge) 상의 누출을 유도하고, 상기 LDMOS 디바이스의 고장을 초래하는 문제점을 해결한다. 게다가, 상기 생산 비용은, 보다 얇은 드리프트 영역 산화층(thinner drift region oxide layer)을 형성하도록, 보다 얇은 마스킹 층을 사용하여 감소된다.
상기 도면에서 상기 구성 요소는, 주안점이 본 내용의 원리를 명확하게 설명하는 것 대신에, 규모에 필연적으로 접근하지 않는다(The components in the drawings are not necessarily drawn to scale, the emphasis instead being placed upon clearly illustrating the principles of the present disclosure). 게다가, 도면에서, 참고 번호는 도면을 통해 이에 대응하는 부분을 나타낸다.
도 1 은, 하나의 칩 상의 집적된(integrated) LDMOS 및 CMOS를 나타내는 도식적인 그림이다;
도 2a 내지 도 2g는, 상기 선행 기술에서 반도체 디바이스의 제조를 도식적으로 나타낸 단면도이다;
도 3 은, 상기 선행 기술에서 반도체 디바이스의 제조 방법의 흐름도이다;
도 4 는, 상기 선행 기술에서 드리프트 영역 산화층의 손상된 코너를 나타내는 확대된 사진이다;
도 5a 내지 도 5g는, 본 발명의 실시형태에 따른 반도체 디바이스의 제조를 도식적으로 나타낸 단면도이다.
도 6 은, 본 발명의 실시형태에 따른 반도체 디바이스의 제조 방법의 흐름도이다;
도 7 은, 본 발명의 실시형태에 따라 드리프트 영역 산화층의 손상된 코너를 나타내는 확대된 사진이다.
실시형태의 상세한 설명
참고는, 휴대폰을 위해 백업 전력 공급의 실시형태를 상세하게 기재하기 위해, 상기 도면에 현재 제조될 것이다(Reference will now be made to the drawings to describe, in detail, embodiments of the present back-up power supply for mobile phone). 이러한 내용에서 "an" 또는 "하나(one)" 실시형태에서의 언급은 필연적으로 동일한 실시예를 나타내지 않고, 이러한 참고는 적어도 하나를 의미함에 특히 주목해야한다(It should be noted that references to "an" or "one" embodiment in this disclosure are not necessarily to the same embodiment, and such references mean at least one).
내용이 다른 방식을 필요로 하지 않는 한, 기술(description) 및 청구항의 내용에, 단어 "포함한다", "포함하는" 등은, 배타적인(exclusive) 또는 완전한 의미(exhaustive sense)와 대조적인 포괄적인 의미; 다시 말해서, "포함하나, 이로 제한되지 않는"의 의미로 이해될 것이다. 상기 단수 또는 복수를 사용하는 단어는 각각 복수 또는 단수를 포함한다. 게다가, 이러한 출원에 사용된 경우, 상기 단어 "본원(herein)", "상기", "하기의" 및 유사한 의미의 단어는, 이러한 출원의 어떠한 특정한 부분이 아니고, 전체로서 이러한 출원을 나타낼 것이다. 상기 청구의 범위에서 둘 또는 그 이상의 목록에 관하여 상기 단어 "또는"을 사용한 경우, 단어는 단어의 하기의 해석의 모두를 포함한다: 상기 목록에서 어떠한 상기 항목(items), 상기 목록에서 상기 항목의 모두 및 상기 목록에서 상기 항목의 어떠한 조합(combination).
도 5 및 도 6 에 나타낸 바와 같이, 반도체 디바이스의 제조방법의 실시형태는, 하기의 단계를 포함하여, 제공된다:
단계 S601, 반도체 기판(500)은, LDMOS 영역 및 CMOS 영역을 갖는 것이 제공된다.
단계 S602, 희생적 산화층(501)은 상기 반도체 기판(500) 상에 형성된다.
예를 들어, 보다 하위의 칩 구조(lower chip structure)의 제조가 완성된 후에, 희생적 산화층(501)은, 800 ℃ 내지 1000 ℃에서 확산로 튜브(furnace tube)에서 실리콘 기판 상에 성장되고, 상기 희생적 산화층(501)의 상기 두께는 200 내지 400 Å이다.
단계 S603, 상기 희생적 산화층(501)은 제거된다.
예를 들어, 상기 희생적 산화층(501)은 습식 에칭(wet etching)을 사용하여 제거되고, 습식 에칭 두께는 300 내지 600 Å이다.
단계 S604, 마스킹 층은 상기 희생적 산화로 처리된 상기 반도체 기판(500) 상에 형성된다.
예를 들어, 상기 마스킹 층은 마스킹 산화(PAD OX) 층(502) 마스킹 실리콘 질화 (PAD SIN) 층(503)을 포함하고, 상기 마스킹 실리콘 질화층(503)은 상기 마스킹 산화층(502) 상에 위치한다(positioned). 상기 PAD OX(502)는, 50 내지 100 Å의 두께를 갖는 800 ℃ 내지 1000 ℃에서 확산로 튜브에서 성장된다. 상기 PAD SIN(503)은, 200 내지 350 Å의 두께를 갖는 600 ℃ 내지 800 ℃에서 확산로 튜브에서 성장된다.
단계 S605, LDMOS 드리프트 영역(504)은 마스크로서 상기 마스킹 층을 사용하여 형성되고; 드리프트 영역 산화층(505)은 상기 드리프트 영역(504) 상에 형성된다.
예를 들어, 상기 LDMOS 드리프트 영역(504)은 포토리소그래피 및 노출(exposure)에 의해 정의되고, 상기 LDMOS 드리프트 영역(504)는 PAD OX(502) 및 PAD SIN(503)을 에칭하여 노출된다. 그리고 난 다음에, 200-300KeV의 불순물 붕소(impurities Boron) 및 20-30KeV의 불순물 인(impurities Phosphorus)은 상기 드리프트 영역의 불순물 농도를 조절하도록 충전되고, 그리고 난 다음에, 상기 포토 레지스트는 에칭에 의해 제거된다. 상기 드리프트 영역 산화(OX)층(505)은, 500 내지 1000 Å의 두께를 갖는 800 ℃ 내지 1000 ℃에서 확산로 튜브에서 성장된 열 산화물(thermal oxide)이다.
단계 S606, 상기 마스킹 층은 제거된다.
예를 들어, PAD OX(502) 및 PAD SIN(503)은 에칭에 의해 제거된다.
단계 S607, 상기 CMOS의 게이트 산화물(511) 및 게이트(510)은 상기 희생적 산화에 의해 처리된 상기 반도체 기판(500) 상에 형성된다.
예를 들어, LV CMOS 게이트 산화물(GOX)(511)은 100 내지 200 Å의 두께를 갖는 800 ℃ 내지 1000 ℃에서 확산로 튜브에서 성장된 열 산화물이다. 그리고 난 다음에, 차후의 생산 공정은, 확산, 포토리소그래피, 에칭, 박막 공정에 의해 실행된다.
도 5g 및 도 7에 나타낸 바와 같이, 희생적 산화의 단계가 LDMOS 드리프트 영역을 형성하는 단계 전에 설정되기 때문에, 상기 드리프트 영역 산화층의 상기 코너 부분(521)은 손상을 주지 않을 것이다.
상기 선행 기술에서, 드리프트 영역 산화층의 두께의 일부는 희생적 산화의 공정 동안에 에칭될 것이고, 따라서 희생적 산화가 500 내지 1000 Å에 도달할 수 있는 후에, 상기 드리프트 영역 산화층의 두께를 확실하게 보장하도록, 상기 드리프트 영역 산화층의 두께는 사전에 1500 내지 2500 Å로 증가된다. 이에 따라서, 본 발명의 상기 드리프트 영역 산화층의 상기 두께는 감소될 수 있고, 상기 마스킹 층의 두께는 이에 따라 감소된다. 도 2 에 나타낸 바와 같이, 상기 이전의 마스킹 산화층의 상기 두께는 100 내지 300 Å이고, 상기 이전의 마스킹 실리콘 질화층의 상기 두께는 100 내지 2000 Å이고, 이러한 결과로 생산 비용은 감소된다.
본 발명에 따른 상기 반도체 디바이스의 제조방법은, HV LDMOS 드리프트 영역에서 산화 층의 에지 상의 상기 실리콘이 쉽게 노출되고, 이는 접합 에지 상의 누출을 유도하고, 상기 LDMOS 디바이스의 고장을 초래하는 문제점을 해결한다. 게다가, 상기 생산 비용은, 보다 얇은 드리프트 영역 산화층(thinner drift region oxide layer)을 형성하도록, 보다 얇은 마스킹 층을 사용하여 감소된다.
본 실시형태는 또한 BCD 공정 등에 적용될 수 있다.
본 발명은 발명을 실행하기 위한 최상의 방식 및 이의 실시형태에 관하여 기재되어 있을지라도, 첨부된 청구의 범위에 의해 정의된 것을 의도하는 다양한 변형 및 변화가, 본 발명의 범위로부터 벗어남이 없이 만들어질 수 있음을 본 분야의 숙련자에게 명백할 것이다.

Claims (10)

  1. LDMOS 영역 및 CMOS 영역을 포함하는 반도체 기판을 제공하는 단계;
    상기 반도체 기판 상에 희생적 산화층(sacrificial oxide layer)을 형성하는 단계;
    상기 희생적 산화층을 제거하는 단계;
    상기 희생적 산화에 의해 처리된 상기 반도체 기판 상에 마스킹 층을 형성하는 단계;
    마스크로서 상기 마스킹 층을 사용하여 LDMOS 드리프트 영역을 형성하고; 상기 드리프트 영역 상에 드리프트 영역 산화층을 형성하는 단계; 및
    상기 마스킹 층을 제거하는 단계;
    를 포함하는 반도체 디바이스의 제조방법.
  2. 제1항에 있어서,
    상기 희생적 산화층 제거 후에, 상기 희생적 산화에 의하여 처리된 상기 반도체 기판 상에 상기 CMOS의 게이트 및 게이트 산화물을 형성하는 단계;를 더 포함하는, 방법.
  3. 제1항에 있어서,
    상기 마스킹 층은 250 내지 400 Å의 두께를 가지는 것인, 방법.
  4. 제1항에 있어서,
    상기 마스킹 층은 마스킹 질화층 및 마스킹 산화층을 포함하고, 상기 마스킹 실리콘 질화층은 상기 마스킹 산화층 위에(above) 위치하는 것인, 방법.
  5. 제4항에 있어서,
    상기 마스킹 실리콘 질화층은 200 내지 350 Å의 두께를 가지고; 상기 마스킹 산화층은 50 내지 100 Å의 두께를 가지는 것인, 방법.
  6. 제4항에 있어서,
    상기 마스킹 실리콘 질화층은, 600 내지 800 °의 온도에서 열 산화 성장 (thermal oxide growth)에 의하여 형성되는 것인, 방법.
  7. 제4항에 있어서,
    상기 마스킹 산화층은, 800 내지 1000 °의 온도에서 열 산화 성장에 의하여 형성되는 것인, 방법.
  8. 제1항에 있어서,
    상기 희생적 산화층의 제거 두께는 상기 희생적 산화층의 형성 두께보다 큰 것인, 방법.
  9. 제8항에 있어서,
    상기 희생적 산화층의 형성 두께는 200 내지 400 Å이고, 상기 희생적 산화층의 제거 두께는 300 내지 600 Å인 것인, 방법.
  10. 제1항에 있어서,
    상기 드리프트 영역 산화층은 500 내지 1000 Å의 두께를 가지는 것인, 방법.
KR1020137035092A 2011-12-29 2012-11-28 반도체 디바이스의 제조방법 KR101929605B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201110451716.X 2011-12-29
CN201110451716.XA CN103187279B (zh) 2011-12-29 2011-12-29 半导体器件的制作方法
PCT/CN2012/085396 WO2013097573A1 (zh) 2011-12-29 2012-11-28 半导体器件的制作方法

Publications (2)

Publication Number Publication Date
KR20140121339A true KR20140121339A (ko) 2014-10-15
KR101929605B1 KR101929605B1 (ko) 2018-12-14

Family

ID=48678385

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020137035092A KR101929605B1 (ko) 2011-12-29 2012-11-28 반도체 디바이스의 제조방법

Country Status (5)

Country Link
US (1) US9236306B2 (ko)
JP (1) JP6356072B2 (ko)
KR (1) KR101929605B1 (ko)
CN (1) CN103187279B (ko)
WO (1) WO2013097573A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102014114492A1 (de) 2013-10-07 2015-04-09 Electronics And Telecommunications Research Institute Tag-Sendevorrichtung und Signalsendeverfahren dafür

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10134641B2 (en) * 2015-05-21 2018-11-20 CoolStar Technology, Inc. Enhanced integration of DMOS and CMOS semiconductor devices

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0629313A (ja) * 1991-11-18 1994-02-04 Sony Corp Locosオフセットドレインの製造方法
JP2746175B2 (ja) * 1995-02-28 1998-04-28 日本電気株式会社 高耐圧半導体装置
KR100225411B1 (ko) * 1997-03-24 1999-10-15 김덕중 LDMOS(a lateral double-diffused MOS) 트랜지스터 소자 및 그의 제조 방법
JPH11145470A (ja) * 1997-11-13 1999-05-28 Seiko Epson Corp 半導体装置とその製造方法
JP4158219B2 (ja) * 1998-02-27 2008-10-01 株式会社デンソー 半導体装置の製造方法
US6238959B1 (en) * 1999-08-03 2001-05-29 United Microelectronics Corp. Method of fabricating LDMOS transistor
JP3439415B2 (ja) * 2000-03-13 2003-08-25 Necエレクトロニクス株式会社 半導体装置の製造方法
EP1220323A3 (en) * 2000-12-31 2007-08-15 Texas Instruments Incorporated LDMOS with improved safe operating area
US6333234B1 (en) * 2001-03-13 2001-12-25 United Microelectronics Corp. Method for making a HVMOS transistor
JP2003218230A (ja) * 2002-01-23 2003-07-31 Sony Corp 半導体装置及びその製造方法
US6855985B2 (en) * 2002-09-29 2005-02-15 Advanced Analogic Technologies, Inc. Modular bipolar-CMOS-DMOS analog integrated circuit & power transistor technology
US7163856B2 (en) 2003-11-13 2007-01-16 Volterra Semiconductor Corporation Method of fabricating a lateral double-diffused mosfet (LDMOS) transistor and a conventional CMOS transistor
TWI229533B (en) * 2003-11-19 2005-03-11 Benq Corp SIM card retainer
JP2006128640A (ja) * 2004-09-30 2006-05-18 Sanyo Electric Co Ltd 半導体装置及びその製造方法
JP4761032B2 (ja) * 2005-08-09 2011-08-31 セイコーエプソン株式会社 半導体装置
CN101359664B (zh) * 2007-07-31 2011-10-05 上海贝岭股份有限公司 Bcd工艺中的n型ldmos器件及其版图制作方法和制造方法
US7608889B2 (en) * 2007-09-28 2009-10-27 Taiwan Semiconductor Manufacturing Co., Ltd. Lateral diffusion metal-oxide-semiconductor structure
US9330979B2 (en) * 2008-10-29 2016-05-03 Tower Semiconductor Ltd. LDMOS transistor having elevated field oxide bumps and method of making same
JP4703769B2 (ja) * 2009-01-15 2011-06-15 株式会社東芝 半導体装置及びその製造方法
US7829947B2 (en) * 2009-03-17 2010-11-09 Alpha & Omega Semiconductor Incorporated Bottom-drain LDMOS power MOSFET structure having a top drain strap
US8101479B2 (en) * 2009-03-27 2012-01-24 National Semiconductor Corporation Fabrication of asymmetric field-effect transistors using L-shaped spacers
CN101764157B (zh) * 2009-11-09 2011-05-11 苏州博创集成电路设计有限公司 绝缘体上硅横向双扩散金属氧化物半导体管及制备方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102014114492A1 (de) 2013-10-07 2015-04-09 Electronics And Telecommunications Research Institute Tag-Sendevorrichtung und Signalsendeverfahren dafür

Also Published As

Publication number Publication date
CN103187279A (zh) 2013-07-03
WO2013097573A1 (zh) 2013-07-04
US20140147980A1 (en) 2014-05-29
US9236306B2 (en) 2016-01-12
JP6356072B2 (ja) 2018-07-11
JP2015506578A (ja) 2015-03-02
CN103187279B (zh) 2016-07-06
KR101929605B1 (ko) 2018-12-14

Similar Documents

Publication Publication Date Title
US20110059588A1 (en) Mos transistor for reducing short-channel effects and its production
WO2017016023A1 (zh) 一种低温多晶硅薄膜晶体管及其制造方法
TW200903655A (en) Method of fabricating high-voltage MOS having doubled-diffused drain
TWI686903B (zh) 斷閘極金氧半場效電晶體的閘極結構及其製造方法
WO2016029551A1 (zh) 制作薄膜晶体管的方法及薄膜晶体管
CN109545658B (zh) 具有锗硅源漏的mos晶体管的制造方法
KR101929605B1 (ko) 반도체 디바이스의 제조방법
KR101382328B1 (ko) 반도체 소자 및 그 제조 방법
KR20090104444A (ko) 씨모스 장치 및 이의 제조방법
KR101382323B1 (ko) 반도체 소자의 제조 방법
KR20160030074A (ko) 갈륨 나이트라이드 소자 및 집적회로 내에 자기-정렬된 격리를 제작하는 방법
US20120313165A1 (en) Semiconductor device and manufacturing method thereof
JP2002217307A (ja) 半導体装置及びその製造方法
TWI525825B (zh) 橫向擴散半導體裝置及其製作方法
KR20150031122A (ko) 반도체 소자의 제조 방법
JP2009194157A (ja) 半導体装置の製造方法
KR20110048166A (ko) 엘씨디 구동소자의 제조방법
JP4572367B2 (ja) 半導体装置およびその製造方法
US20080042198A1 (en) Demos structure
JP3566938B2 (ja) 半導体装置の製造方法
CN116364553A (zh) 半导体器件的制造方法及半导体器件
KR100800922B1 (ko) 반도체 소자의 트랜지스터 제조방법
KR100905182B1 (ko) 반도체 소자 형성 방법
CN101488477B (zh) 用于保护多晶和衬底表面的集成方法
KR100960469B1 (ko) 반도체 소자의 제조방법

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant