KR19990037229A - 반도체 기억 장치 및 반도체 기억 시스템 - Google Patents
반도체 기억 장치 및 반도체 기억 시스템 Download PDFInfo
- Publication number
- KR19990037229A KR19990037229A KR1019980043906A KR19980043906A KR19990037229A KR 19990037229 A KR19990037229 A KR 19990037229A KR 1019980043906 A KR1019980043906 A KR 1019980043906A KR 19980043906 A KR19980043906 A KR 19980043906A KR 19990037229 A KR19990037229 A KR 19990037229A
- Authority
- KR
- South Korea
- Prior art keywords
- address
- real
- memory space
- space
- semiconductor memory
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 294
- 238000003860 storage Methods 0.000 claims abstract description 13
- 239000000872 buffer Substances 0.000 claims description 65
- 238000000034 method Methods 0.000 claims description 23
- 239000011159 matrix material Substances 0.000 claims description 5
- 238000010586 diagram Methods 0.000 description 14
- 230000006870 function Effects 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 5
- 101150005267 Add1 gene Proteins 0.000 description 3
- 101150060298 add2 gene Proteins 0.000 description 3
- 101001024685 Pandinus imperator Pandinin-2 Proteins 0.000 description 2
- 230000002950 deficient Effects 0.000 description 2
- 238000003466 welding Methods 0.000 description 2
- 101001128814 Pandinus imperator Pandinin-1 Proteins 0.000 description 1
- 230000002457 bidirectional effect Effects 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/0223—User address space allocation, e.g. contiguous or non contiguous base addressing
- G06F12/0292—User address space allocation, e.g. contiguous or non contiguous base addressing using tables or multilevel address translation means
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/06—Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
- G06F12/0615—Address space extension
- G06F12/0623—Address space extension for memory modules
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Dram (AREA)
- Read Only Memory (AREA)
- Static Random-Access Memory (AREA)
- Memory System (AREA)
- Semiconductor Memories (AREA)
Abstract
Description
Claims (95)
- 메모리 셀 어레이의 실 메모리 공간을 지정하는 제1 어드레스 신호가 입력되는 제1 입력 수단,상기 메모리 셀 어레이에 기억할 수 있는 용량보다 큰 가상 어드레스 공간을 지정하는 제2 어드레스 신호가 입력되는 제2 입력 수단,상기 가상 어드레스 공간 중 상기 실 어드레스 공간의 위치를 외부로부터 설정하기 위한 실 어드레스 위치 설정 수단,상기 제2 어드레스 신호로 지정된 어드레스가 상기 실 어드레스 위치 설정 수단으로 설정된 가상 어드레스 공간 중 실 어드레스 공간의 위치와 일치하고 있는지의 여부를 판별하는 판별 수단,상기 판별 수단에 의해, 상기 실 메모리 공간이 억세스되어 있다고 판별되었을 때에, 상기 제1 입력 수단의 출력 신호를 디코드하여 상기 메모리 셀 어레이를 억세스하는 어드레스 디코드 수단, 및상기 메모리 셀 어레이로부터 판독된 데이타를 출력하는 출력 수단을 구비하는 것을 특징으로 하는 반도체 기억 장치.
- 제1항에 있어서, 상기 판별 수단에 의해 상기 실 메모리 공간이 억세스되어 있지 않다고 판별되었을 때에, 상기 출력 수단을 고저항 상태로 하는 것을 특징으로 하는 반도체 기억 장치.
- 제1항에 있어서, 상기 판별 수단에 의해 상기 실 메모리 공간이 억세스되어 있지 않다고 판별되었을 때에, 상기 칩을 스탠바이 상태로 하는 것을 특징으로 하는 반도체 기억 장치.
- 메모리 셀 어레이의 실 메모리 공간을 지정하는 제1 어드레스 신호가 입력되는 입력 버퍼,상기 메모리 셀 어레이에 기억할 수 있는 용량보다도 큰 가상 어드레스 공간 중 상기 실 어드레스 공간의 위치를 외부로부터 설정하기 위한 실 어드레스 위치 설정 수단,상기 가상 어드레스 공간을 지정하는 제2 어드레스 신호가 입력되며, 상기 실 어드레스 위치 설정 수단으로 설정된 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치에 따라, 상기 제2 어드레스 신호를 반전 또는 비반전하여 내부 어드레스 신호를 생성하는 입력 전환 회로,상기 입력 버퍼의 출력 신호와 상기 입력 전환 회로로부터 출력되는 내부 어드레스 신호를 디코드하여 상기 메모리 셀 어레이를 억세스하는 어드레스 디코더,상기 메모리 셀 어레이로부터 판독된 데이타를 출력하는 출력 버퍼, 및상기 입력 전환 회로로부터 출력되는 내부 어드레스 신호를 디코드하여 상기 실 메모리 공간이 억세스되어 있지 않을 때에, 상기 출력 버퍼의 출력 단자를 고저항 상태로 하는 칩 어드레스 디코드 회로를 구비하는 것을 특징으로 하는 반도체 기억 장치.
- 메모리 셀 어레이의 실 메모리 공간을 지정하는 제1 어드레스 신호가 입력되는 입력 버퍼,상기 메모리 셀 어레이에 기억할 수 있는 용량보다도 큰 가상 어드레스 공간 중 상기 실 어드레스 공간의 위치를 외부로부터 설정하기 위한 실 어드레스 위치 설정 수단,상기 가상 어드레스 공간을 지정하는 제2 어드레스 신호가 입력되며, 상기 실 어드레스 위치 설정 수단으로 설정된 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치에 따라, 상기 제2 어드레스 신호를 반전 또는 비반전하여 내부 어드레스 신호를 생성하는 입력 전환 회로,상기 입력 버퍼의 출력 신호와 상기 입력 전환 회로로부터 출력되는 내부 어드레스 신호를 디코드하여 상기 메모리 셀 어레이를 억세스하는 어드레스 디코더,상기 메모리 셀 어레이로부터 판독된 데이타를 출력하는 출력 버퍼, 및상기 입력 전환 회로로부터 출력되는 내부 어드레스 신호를 디코드하여 상기 실 메모리 공간이 억세스되어 있지 않을 때에, 상기 칩을 스탠바이 상태로 하는 칩 어드레스 디코드 회로를 구비하는 것을 특징으로 하는 반도체 기억 장치.
- 메모리 셀 어레이의 실 메모리 공간을 지정하는 제1 어드레스 신호가 입력되는 입력 버퍼,상기 메모리 셀 어레이에 기억할 수 있는 용량보다도 큰 가상 어드레스 공간 중 상기 실 어드레스 공간의 위치를 외부로부터 설정하기 위한 실 어드레스 위치 설정 수단,상기 가상 어드레스 공간을 지정하는 제2 어드레스 신호가 입력되며, 상기 실 어드레스 위치 설정 수단으로 설정된 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치에 따라, 상기 제2 어드레스 신호를 반전 또는 비반전하여 내부 어드레스 신호를 생성하는 입력 전환 회로,상기 입력 버퍼의 출력 신호와 상기 입력 전환 회로로부터 출력되는 내부 어드레스 신호를 디코드하여 상기 메모리 셀 어레이를 억세스하는 어드레스 디코더,상기 메모리 셀 어레이로부터 판독된 데이타를 출력하는 출력 버퍼, 및상기 입력 전환 회로로부터 출력되는 내부 어드레스 신호를 디코드하여 상기 실 메모리 공간이 억세스되어 있지 않을 때에, 상기 칩을 스탠바이 상태로 하고 또한 상기 출력 버퍼의 출력 단자를 고저항 상태로 하는 칩 어드레스 디코드 회로를 구비하는 것을 특징으로 하는 반도체 기억 장치.
- 제1항에 있어서, 상기 실 어드레스 위치 설정 수단은 전기 용단형 퓨즈 소자 또는 레이저 용단형 퓨즈 소자를 구비하고, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 상기 전기 용단형 퓨즈 소자 또는 레이저 용단형 퓨즈 소자를 용단하는지의 여부에 따라 설정하는 것을 특징으로 하는 반도체 기억 장치.
- 제4항에 있어서, 상기 실 어드레스 위치 설정 수단은 전기 용단형 퓨즈 소자 또는 레이저 용단형 퓨즈 소자를 구비하고, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 상기 전기 용단형 퓨즈 소자 또는 레이저 용단형 퓨즈 소자를 용단하는지의 여부에 따라 설정하는 것을 특징으로 하는 반도체 기억 장치.
- 제5항에 있어서, 상기 실 어드레스 위치 설정 수단은 전기 용단형 퓨즈 소자 또는 레이저 용단형 퓨즈 소자를 구비하고, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 상기 전기 용단형 퓨즈 소자 또는 레이저 용단형 퓨즈 소자를 용단하는지의 여부에 따라 설정하는 것을 특징으로 하는 반도체 기억 장치.
- 제6항에 있어서, 상기 실 어드레스 위치 설정 수단은 전기 용단형 퓨즈 소자 또는 레이저 용단형 퓨즈 소자를 구비하고, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 상기 전기 용단형 퓨즈 소자 또는 레이저 용단형 퓨즈 소자를 용단하는지의 여부에 따라 설정하는 것을 특징으로 하는 반도체 기억 장치.
- 제1항에 있어서, 상기 실 어드레스 위치 설정 수단은 옵션 핀을 구비하고, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 상기 옵션 핀에 인가되는 전위에 따라 설정하는 것을 특징으로 하는 반도체 기억 장치.
- 제4항에 있어서, 상기 실 어드레스 위치 설정 수단은 옵션 핀을 구비하고, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 상기 옵션 핀에 인가되는 전위에 따라 설정하는 것을 특징으로 하는 반도체 기억 장치.
- 제5항에 있어서, 상기 실 어드레스 위치 설정 수단은 옵션 핀을 구비하고, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 상기 옵션 핀에 인가되는 전위에 따라 설정하는 것을 특징으로 하는 반도체 기억 장치.
- 제6항에 있어서, 상기 실 어드레스 위치 설정 수단은 옵션 핀을 구비하고, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 상기 옵션 핀에 인가되는 전위에 따라 설정하는 것을 특징으로 하는 반도체 기억 장치.
- 제1항에 있어서, 상기 실 어드레스 위치 설정 수단은 옵션 핀을 구비하고, 상기 옵션 핀에 제1 전위를 인가하는지, 제2 전위를 인가하는지에 따라 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 설정하는 것을 특징으로 하는 반도체 기억 장치.
- 제4항에 있어서, 상기 실 어드레스 위치 설정 수단은 옵션 핀을 구비하고, 상기 옵션 핀에 제1 전위를 인가하는지, 제2 전위를 인가하는지에 따라 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 설정하는 것을 특징으로 하는 반도체 기억 장치.
- 제5항에 있어서, 상기 실 어드레스 위치 설정 수단은 옵션 핀을 구비하고, 상기 옵션 핀에 제1 전위를 인가하는지, 제2 전위를 인가하는지에 따라 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 설정하는 것을 특징으로 하는 반도체 기억 장치.
- 제6항에 있어서, 상기 실 어드레스 위치 설정 수단은 옵션 핀을 구비하고, 상기 옵션 핀에 제1 전위를 인가하는지, 제2 전위를 인가하는지에 따라 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 설정하는 것을 특징으로 하는 반도체 기억 장치.
- 제1항에 있어서, 상기 실 어드레스 위치 설정 수단은 상기 실 메모리 공간이 상기 가상 메모리 공간 중 상위 어드레스측에 위치하는지 하위 어드레스측에 위치하는지를 지시하기 위한 옵션 핀을 구비하고, 상기 옵션 핀에 제1 전위를 인가할 때에 상기 가상 메모리 공간의 상위 어드레스를 지시하고, 제2 전위를 인가할 때에 상기 가상 메모리 공간의 하위 어드레스를 지시하고, 개방 상태에서는 상기 가상 어드레스 공간을 사용하지 않는 것을 특징으로 하는 반도체 기억 장치.
- 제4항에 있어서, 상기 실 어드레스 위치 설정 수단은 상기 실 메모리 공간이 상기 가상 메모리 공간 중 상위 어드레스측에 위치하는지 하위 어드레스측에 위치하는지를 지시하기 위한 옵션 핀을 구비하고, 상기 옵션 핀에 제1 전위를 인가할 때에 상기 가상 메모리 공간의 상위 어드레스를 지시하고, 제2 전위를 인가할 때에 상기 가상 메모리 공간의 하위 어드레스를 지시하고, 개방 상태에서는 상기 가상 어드레스 공간을 사용하지 않는 것을 특징으로 하는 반도체 기억 장치.
- 제5항에 있어서, 상기 실 어드레스 위치 설정 수단은 상기 실 메모리 공간이 상기 가상 메모리 공간 중 상위 어드레스측에 위치하는지 하위 어드레스측에 위치하는지를 지시하기 위한 옵션 핀을 구비하고, 상기 옵션 핀에 제1 전위를 인가할 때에 상기 가상 메모리 공간의 상위 어드레스를 지시하고, 제2 전위를 인가할 때에 상기 가상 메모리 공간의 하위 어드레스를 지시하고, 개방 상태에서는 상기 가상 어드레스 공간을 사용하지 않는 것을 특징으로 하는 반도체 기억 장치.
- 제6항에 있어서, 상기 실 어드레스 위치 설정 수단은 상기 실 메모리 공간이 상기 가상 메모리 공간 중 상위 어드레스측에 위치하는지 하위 어드레스측에 위치하는지를 지시하기 위한 옵션 핀을 구비하고, 상기 옵션 핀에 제1 전위를 인가할 때에 상기 가상 메모리 공간의 상위 어드레스를 지시하고, 제2 전위를 인가할 때에 상기 가상 메모리 공간의 하위 어드레스를 지시하고, 개방 상태에서는 상기 가상 어드레스 공간을 사용하지 않는 것을 특징으로 하는 반도체 기억 장치.
- 제1항에 있어서, 상기 실 어드레스 위치 설정 수단은 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 기억하기 위한 불휘발성 메모리 소자를 구비하고, 상기 불휘발성 메모리 소자에 기억된 데이타에 기초해서, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 지정하는 것을 특징으로 하는 반도체 기억 장치.
- 제4항에 있어서, 상기 실 어드레스 위치 설정 수단은 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 기억하기 위한 불휘발성 메모리 소자를 구비하고, 상기 불휘발성 메모리 소자에 기억된 데이타에 기초해서, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 지정하는 것을 특징으로 하는 반도체 기억 장치.
- 제5항에 있어서, 상기 실 어드레스 위치 설정 수단은 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 기억하기 위한 불휘발성 메모리 소자를 구비하고, 상기 불휘발성 메모리 소자에 기억된 데이타에 기초해서, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 지정하는 것을 특징으로 하는 반도체 기억 장치.
- 제6항에 있어서, 상기 실 어드레스 위치 설정 수단은 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 기억하기 위한 불휘발성 메모리 소자를 구비하고, 상기 불휘발성 메모리 소자에 기억된 데이타에 기초해서, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 지정하는 것을 특징으로 하는 반도체 기억 장치.
- 제7항에 있어서, 상기 퓨즈 소자를 용단하는지의 여부에 따라, 상기 제2 어드레스 신호를 그대로 내부 어드레스 신호로서 이용하는지, 반전시켜서 내부 어드레스 신호로서 이용하는지를 설정하고, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 지정하는 것을 특징으로 하는 반도체 기억 장치.
- 제8항에 있어서, 상기 퓨즈 소자를 용단하는지의 여부에 따라, 상기 제2 어드레스 신호를 그대로 내부 어드레스 신호로서 이용하는지, 반전시켜서 내부 어드레스 신호로서 이용하는지를 설정하고, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 지정하는 것을 특징으로 하는 반도체 기억 장치.
- 제9항에 있어서, 상기 퓨즈 소자를 용단하는지의 여부에 따라, 상기 제2 어드레스 신호를 그대로 내부 어드레스 신호로서 이용하는지, 반전시켜서 내부 어드레스 신호로서 이용하는지를 설정하고, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 지정하는 것을 특징으로 하는 반도체 기억 장치.
- 제10항에 있어서, 상기 퓨즈 소자를 용단하는지의 여부에 따라, 상기 제2 어드레스 신호를 그대로 내부 어드레스 신호로서 이용하는지, 반전시켜서 내부 어드레스 신호로서 이용하는지를 설정하고, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 지정하는 것을 특징으로 하는 반도체 기억 장치.
- 제11항에 있어서, 상기 옵션 핀에 제1 전위가 인가된 경우에는 상기 제2 어드레스 신호를 그대로 내부 어드레스 신호로서 이용하고, 상기 옵션 핀에 제2 전위가 인가된 경우에는 상기 제2 어드레스 신호를 반전시켜서 내부 어드레스 신호로서 이용함으로써, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 지정하는 것을 특징으로 하는 반도체 기억 장치.
- 제12항에 있어서, 상기 옵션 핀에 제1 전위가 인가된 경우에는 상기 제2 어드레스 신호를 그대로 내부 어드레스 신호로서 이용하고, 상기 옵션 핀에 제2 전위가 인가된 경우에는 상기 제2 어드레스 신호를 반전시켜서 내부 어드레스 신호로서 이용함으로써, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 지정하는 것을 특징으로 하는 반도체 기억 장치.
- 제13항에 있어서, 상기 옵션 핀에 제1 전위가 인가된 경우에는 상기 제2 어드레스 신호를 그대로 내부 어드레스 신호로서 이용하고, 상기 옵션 핀에 제2 전위가 인가된 경우에는 상기 제2 어드레스 신호를 반전시켜서 내부 어드레스 신호로서 이용함으로써, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 지정하는 것을 특징으로 하는 반도체 기억 장치.
- 제14항에 있어서, 상기 옵션 핀에 제1 전위가 인가된 경우에는 상기 제2 어드레스 신호를 그대로 내부 어드레스 신호로서 이용하고, 상기 옵션 핀에 제2 전위가 인가된 경우에는 상기 제2 어드레스 신호를 반전시켜서 내부 어드레스 신호로서 이용함으로써, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 지정하는 것을 특징으로 하는 반도체 기억 장치.
- 제15항에 있어서, 상기 옵션 핀을 저항 성분을 통해 제1 전위에 접속하고, 상기 옵션 핀에 전위가 인가되지 않은 경우에는 상기 제2 어드레스 신호를 그대로 내부 어드레스 신호로서 이용하고, 상기 옵션 핀에 상기 제2 전위가 인가된 경우에는 상기 제2 어드레스 신호를 반전시켜서 내부 어드레스 신호로서 이용함으로써, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 지정하는 것을 특징으로 하는 반도체 기억 장치.
- 제16항에 있어서, 상기 옵션 핀을 저항 성분을 통해 제1 전위에 접속하고, 상기 옵션 핀에 전위가 인가되지 않은 경우에는 상기 제2 어드레스 신호를 그대로 내부 어드레스 신호로서 이용하고, 상기 옵션 핀에 상기 제2 전위가 인가된 경우에는 상기 제2 어드레스 신호를 반전시켜서 내부 어드레스 신호로서 이용함으로써, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 지정하는 것을 특징으로 하는 반도체 기억 장치.
- 제17항에 있어서, 상기 옵션 핀을 저항 성분을 통해 제1 전위에 접속하고, 상기 옵션 핀에 전위가 인가되지 않은 경우에는 상기 제2 어드레스 신호를 그대로 내부 어드레스 신호로서 이용하고, 상기 옵션 핀에 상기 제2 전위가 인가된 경우에는 상기 제2 어드레스 신호를 반전시켜서 내부 어드레스 신호로서 이용함으로써, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 지정하는 것을 특징으로 하는 반도체 기억 장치.
- 제18항에 있어서, 상기 옵션 핀을 저항 성분을 통해 제1 전위에 접속하고, 상기 옵션 핀에 전위가 인가되지 않은 경우에는 상기 제2 어드레스 신호를 그대로 내부 어드레스 신호로서 이용하고, 상기 옵션 핀에 상기 제2 전위가 인가된 경우에는 상기 제2 어드레스 신호를 반전시켜서 내부 어드레스 신호로서 이용함으로써, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 지정하는 것을 특징으로 하는 반도체 기억 장치.
- 제23항에 있어서, 상기 불휘발성 메모리 소자에 기억된 데이타에 기초해서, 상기 제2 어드레스 신호를 그대로 내부 어드레스 신호로서 이용하는지, 반전시켜서 내부 어드레스 신호로서 이용하는지를 전환하고, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 지정하는 것을 특징으로 하는 반도체 기억 장치.
- 제24항에 있어서, 상기 불휘발성 메모리 소자에 기억된 데이타에 기초해서, 상기 제2 어드레스 신호를 그대로 내부 어드레스 신호로서 이용하는지, 반전시켜서 내부 어드레스 신호로서 이용하는지를 전환하고, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 지정하는 것을 특징으로 하는 반도체 기억 장치.
- 제25항에 있어서, 상기 불휘발성 메모리 소자에 기억된 데이타에 기초해서, 상기 제2 어드레스 신호를 그대로 내부 어드레스 신호로서 이용하는지, 반전시켜서 내부 어드레스 신호로서 이용하는지를 전환하고, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 지정하는 것을 특징으로 하는 반도체 기억 장치.
- 제26항에 있어서, 상기 불휘발성 메모리 소자에 기억된 데이타에 기초해서, 상기 제2 어드레스 신호를 그대로 내부 어드레스 신호로서 이용하는지, 반전시켜서 내부 어드레스 신호로서 이용하는지를 전환하고, 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 지정하는 것을 특징으로 하는 반도체 기억 장치.
- 제7항에 있어서, 상기 제2 어드레스 신호와 상기 실 어드레스 위치 설정 수단으로 설정된 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 비교하고, 불일치할 때에 상기 메모리 셀 어레이의 전 어드레스를 비선택으로 하는 것을 특징으로 하는 반도체 기억 장치.
- 제8항에 있어서, 상기 제2 어드레스 신호와 상기 실 어드레스 위치 설정 수단으로 설정된 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 비교하고, 불일치할 때에 상기 메모리 셀 어레이의 전 어드레스를 비선택으로 하는 것을 특징으로 하는 반도체 기억 장치.
- 제9항에 있어서, 상기 제2 어드레스 신호와 상기 실 어드레스 위치 설정 수단으로 설정된 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 비교하고, 불일치할 때에 상기 메모리 셀 어레이의 전 어드레스를 비선택으로 하는 것을 특징으로 하는 반도체 기억 장치.
- 제10항에 있어서, 상기 제2 어드레스 신호와 상기 실 어드레스 위치 설정 수단으로 설정된 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 비교하고, 불일치할 때에 상기 메모리 셀 어레이의 전 어드레스를 비선택으로 하는 것을 특징으로 하는 반도체 기억 장치.
- 제11항에 있어서, 상기 제2 어드레스 신호와 상기 실 어드레스 위치 설정 수단으로 설정된 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 비교하고, 불일치할 때에 상기 메모리 셀 어레이의 전 어드레스를 비선택으로 하는 것을 특징으로 하는 반도체 기억 장치.
- 제12항에 있어서, 상기 제2 어드레스 신호와 상기 실 어드레스 위치 설정 수단으로 설정된 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 비교하고, 불일치할 때에 상기 메모리 셀 어레이의 전 어드레스를 비선택으로 하는 것을 특징으로 하는 반도체 기억 장치.
- 제13항에 있어서, 상기 제2 어드레스 신호와 상기 실 어드레스 위치 설정 수단으로 설정된 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 비교하고, 불일치할 때에 상기 메모리 셀 어레이의 전 어드레스를 비선택으로 하는 것을 특징으로 하는 반도체 기억 장치.
- 제14항에 있어서, 상기 제2 어드레스 신호와 상기 실 어드레스 위치 설정 수단으로 설정된 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 비교하고, 불일치할 때에 상기 메모리 셀 어레이의 전 어드레스를 비선택으로 하는 것을 특징으로 하는 반도체 기억 장치.
- 제15항에 있어서, 상기 제2 어드레스 신호와 상기 실 어드레스 위치 설정 수단으로 설정된 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 비교하고, 불일치할 때에 상기 메모리 셀 어레이의 전 어드레스를 비선택으로 하는 것을 특징으로 하는 반도체 기억 장치.
- 제16항에 있어서, 상기 제2 어드레스 신호와 상기 실 어드레스 위치 설정 수단으로 설정된 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 비교하고, 불일치할 때에 상기 메모리 셀 어레이의 전 어드레스를 비선택으로 하는 것을 특징으로 하는 반도체 기억 장치.
- 제17항에 있어서, 상기 제2 어드레스 신호와 상기 실 어드레스 위치 설정 수단으로 설정된 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 비교하고, 불일치할 때에 상기 메모리 셀 어레이의 전 어드레스를 비선택으로 하는 것을 특징으로 하는 반도체 기억 장치.
- 제18항에 있어서, 상기 제2 어드레스 신호와 상기 실 어드레스 위치 설정 수단으로 설정된 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 비교하고, 불일치할 때에 상기 메모리 셀 어레이의 전 어드레스를 비선택으로 하는 것을 특징으로 하는 반도체 기억 장치.
- 제19항에 있어서, 상기 제2 어드레스 신호와 상기 실 어드레스 위치 설정 수단으로 설정된 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 비교하고, 불일치할 때에 상기 메모리 셀 어레이의 전 어드레스를 비선택으로 하는 것을 특징으로 하는 반도체 기억 장치.
- 제20항에 있어서, 상기 제2 어드레스 신호와 상기 실 어드레스 위치 설정 수단으로 설정된 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 비교하고, 불일치할 때에 상기 메모리 셀 어레이의 전 어드레스를 비선택으로 하는 것을 특징으로 하는 반도체 기억 장치.
- 제21항에 있어서, 상기 제2 어드레스 신호와 상기 실 어드레스 위치 설정 수단으로 설정된 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 비교하고, 불일치할 때에 상기 메모리 셀 어레이의 전 어드레스를 비선택으로 하는 것을 특징으로 하는 반도체 기억 장치.
- 제22항에 있어서, 상기 제2 어드레스 신호와 상기 실 어드레스 위치 설정 수단으로 설정된 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 비교하고, 불일치할 때에 상기 메모리 셀 어레이의 전 어드레스를 비선택으로 하는 것을 특징으로 하는 반도체 기억 장치.
- 제23항에 있어서, 상기 제2 어드레스 신호와 상기 실 어드레스 위치 설정 수단으로 설정된 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 비교하고, 불일치할 때에 상기 메모리 셀 어레이의 전 어드레스를 비선택으로 하는 것을 특징으로 하는 반도체 기억 장치.
- 제24항에 있어서, 상기 제2 어드레스 신호와 상기 실 어드레스 위치 설정 수단으로 설정된 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 비교하고, 불일치할 때에 상기 메모리 셀 어레이의 전 어드레스를 비선택으로 하는 것을 특징으로 하는 반도체 기억 장치.
- 제25항에 있어서, 상기 제2 어드레스 신호와 상기 실 어드레스 위치 설정 수단으로 설정된 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 비교하고, 불일치할 때에 상기 메모리 셀 어레이의 전 어드레스를 비선택으로 하는 것을 특징으로 하는 반도체 기억 장치.
- 제26항에 있어서, 상기 제2 어드레스 신호와 상기 실 어드레스 위치 설정 수단으로 설정된 가상 메모리 공간 중 상기 실 메모리 공간의 위치를 비교하고, 불일치할 때에 상기 메모리 셀 어레이의 전 어드레스를 비선택으로 하는 것을 특징으로 하는 반도체 기억 장치.
- 제1항에 있어서, 상기 제1, 제2 입력 수단에 입력된 상기 제1, 제2 어드레스 신호를 래치하고, 순차 카운트 업하는 계수 수단을 더 구비하고, 상기 제2 어드레스 신호는 상기 실 어드레스 위치 설정 수단의 설정에 의하지 않고 비기(秘記) 계수 수단으로 카운트 업되며, 상기 계수 수단의 카운트 출력을 상기 어드레스 디코드 수단에 입력하기 전에 상기 제2 어드레스 신호에 대응한 출력 신호를 상기 실 어드레스 위치 설정 수단의 설정에 따라 반전시킬지의 여부를 제어하는 것을 특징으로 하는 반도체 기억 장치.
- 제1항에 있어서, 상기 메모리 셀 어레이는 불휘발성 메모리 셀이 매트릭스형으로 배치되어 구성되어 있는 것을 특징으로 하는 반도체 기억 장치.
- 제4항에 있어서, 상기 메모리 셀 어레이는 불휘발성 메모리 셀이 매트릭스형으로 배치되어 구성되어 있는 것을 특징으로 하는 반도체 기억 장치.
- 제5항에 있어서, 상기 메모리 셀 어레이는 불휘발성 메모리 셀이 매트릭스형으로 배치되어 구성되어 있는 것을 특징으로 하는 반도체 기억 장치.
- 제6항에 있어서, 상기 메모리 셀 어레이는 불휘발성 메모리 셀이 매트릭스형으로 배치되어 구성되어 있는 것을 특징으로 하는 반도체 기억 장치.
- 제1항에 있어서, 상기 제1, 제2 어드레스 신호는 복수 사이클로 다중 입력되는 것을 특징으로 하는 반도체 기억 장치.
- 제4항에 있어서, 상기 제1, 제2 어드레스 신호는 복수 사이클로 다중 입력되는 것을 특징으로 하는 반도체 기억 장치.
- 제5항에 있어서, 상기 제1, 제2 어드레스 신호는 복수 사이클로 다중 입력되는 것을 특징으로 하는 반도체 기억 장치.
- 제6항에 있어서, 상기 제1, 제2 어드레스 신호는 복수 사이클로 다중 입력되는 것을 특징으로 하는 반도체 기억 장치.
- 대응하는 모든 입출력 신호 핀을 공통으로 병렬 접속한 복수의 반도체 기억 장치를 단일 시스템에 병렬로 실장하여 이루어지며, 상기 반도체 기억 장치는 각각,메모리 셀 어레이의 실 메모리 공간을 지정하는 제1 어드레스 신호가 입력되는 제1 입력 수단,상기 메모리 셀 어레이에 기억할 수 있는 용량보다 큰 가상 어드레스 공간을 지정하는 제2 어드레스 신호가 입력되는 제2 입력 수단,상기 가상 어드레스 공간 중 상기 실 어드레스 공간의 위치를 외부로부터 설정하기 위한 실 어드레스 위치 설정 수단,상기 제2 어드레스 신호로 지정된 어드레스가 상기 실 어드레스 위치 설정 수단으로 설정된 가상 어드레스 공간 중 실 어드레스 공간의 위치와 일치하고 있는지의 여부를 판별하는 판별 수단,상기 판별 수단에 의해, 상기 실 메모리 공간이 억세스되어 있다고 판별될 때에, 상기 제1 입력 수단의 출력 신호를 디코드하여 상기 메모리 셀 어레이를 억세스하는 어드레스 디코드 수단, 및상기 메모리 셀 어레이로부터 판독된 데이타를 출력하는 출력 수단을 구비하고,상기 판별 수단에 의해, 상기 실 메모리 공간이 억세스되어 있지 않다고 판별될 때에 상기 출력 수단을 고저항 상태로 하는 것을 특징으로 하는 반도체 기억 시스템.
- 대응하는 모든 입출력 신호 핀을 공통으로 병렬 접속한 복수의 반도체 기억 장치를 단일 시스템에 병렬로 실장하여 이루어지며, 상기 반도체 기억 장치는 각각,메모리 셀 어레이의 실 메모리 공간을 지정하는 제1 어드레스 신호가 입력되는 제1 입력 수단,상기 메모리 셀 어레이에 기억할 수 있는 용량보다 큰 가상 어드레스 공간을 지정하는 제2 어드레스 신호가 입력되는 제2 입력 수단,상기 가상 어드레스 공간 중 상기 실 어드레스 공간의 위치를 외부로부터 설정하기 위한 실 어드레스 위치 설정 수단,상기 제2 어드레스 신호로 지정된 어드레스가 상기 실 어드레스 위치 설정 수단으로 설정된 가상 어드레스 공간 중 실 어드레스 공간의 위치와 일치하고 있는지의 여부를 판별하는 판별 수단,상기 판별 수단에 의해, 상기 실 메모리 공간이 억세스되어 있다고 판별될 때에, 상기 제1 입력 수단의 출력 신호를 디코드하여 상기 메모리 셀 어레이를 억세스하는 어드레스 디코드 수단, 및상기 메모리 셀 어레이로부터 판독된 데이타를 출력하는 출력 수단을 구비하고,상기 판별 수단에 의해, 상기 실 메모리 공간이 억세스되어 있지 않다고 판별될 때에, 상기 칩을 스탠바이 상태로 하는 것을 특징으로 하는 반도체 기억 시스템.
- 대응하는 모든 입출력 신호 핀을 공통으로 병렬 접속한 복수의 반도체 기억 장치를 단일 시스템에 병렬로 실장하여 이루어지며, 상기 반도체 기억 장치는 각각,메모리 셀 어레이의 실 메모리 공간을 지정하는 제1 어드레스 신호가 입력되는 제1 입력 수단,상기 메모리 셀 어레이에 기억할 수 있는 용량보다 큰 가상 어드레스 공간을 지정하는 제2 어드레스 신호가 입력되는 제2 입력 수단,상기 가상 어드레스 공간 중 상기 실 어드레스 공간의 위치를 외부로부터 설정하기 위한 실 어드레스 위치 설정 수단,상기 제2 어드레스 신호로 지정된 어드레스가 상기 실 어드레스 공간 위치 설정 수단으로 설정된 가상 어드레스 공간 중 실 어드레스 공간의 위치와 일치하고 있는지의 여부를 판별하는 판별 수단,상기 판별 수단에 의해, 상기 실 메모리 공간이 억세스되어 있다고 판별될 때에, 상기 제1 입력 수단의 출력 신호를 디코드하여 상기 메모리 셀 어레이를 억세스하는 어드레스 디코드 수단, 및상기 메모리 셀 어레이로부터 판독된 데이타를 출력하는 출력 수단을 구비하고,상기 판별 수단에 의해, 상기 실 메모리 공간이 억세스되어 있지 않다고 판별될 때에, 상기 칩을 스탠바이 상태로 하고 또한 상기 출력 수단을 고저항 상태로 하는 것을 특징으로 하는 반도체 기억 시스템.
- 대응하는 모든 입출력 신호 핀을 공통으로 병렬 접속한 복수의 반도체 기억 장치를 단일 시스템에 병렬로 실장하여 이루어지며, 상기 반도체 기억 장치는 각각,메모리 셀 어레이의 실 메모리 공간을 지정하는 제1 어드레스 신호가 입력되는 입력 버퍼,상기 메모리 셀 어레이에 기억할 수 있는 용량보다도 큰 가상 어드레스 공간 중 상기 실 어드레스 공간의 위치를 외부로부터 설정하기 위한 실 어드레스 위치 설정 수단,상기 가상 어드레스 공간을 지정하는 제2 어드레스 신호가 입력되며, 상기 실 어드레스 위치 설정 수단으로 설정된 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치에 따라, 상기 제2 어드레스 신호를 반전 또는 비반전하여 내부 어드레스 신호를 생성하는 입력 전환 회로,상기 입력 버퍼의 출력 신호와 상기 입력 전환 회로로부터 출력된 내부 어드레스 신호를 디코드하여 상기 메모리 셀 어레이를 억세스하는 어드레스 디코더,상기 메모리 셀 어레이로부터 판독된 데이타를 출력하는 출력 버퍼, 및상기 입력 전환 회로로부터 출력된 내부 어드레스 신호를 디코드하여, 상기 실 메모리 공간이 억세스되어 있지 않을 때에, 상기 출력 버퍼의 출력 단자를 고저항 상태로 하는 칩 어드레스 디코드 회로를 구비하는 것을 특징으로 하는 반도체 기억 시스템.
- 대응하는 모든 입출력 신호 핀을 공통으로 병렬 접속한 복수의 반도체 기억 장치를 단일 시스템에 병렬로 실장하여 이루어지며, 상기 반도체 기억 장치는 각각,메모리 셀 어레이의 실 메모리 공간을 지정하는 제1 어드레스 신호가 입력되는 입력 버퍼,상기 메모리 셀 어레이에 기억할 수 있는 용량보다도 큰 가상 어드레스 공간 중 상기 실 어드레스 공간의 위치를 외부로부터 설정하기 위한 실 어드레스 위치 설정 수단,상기 가상 어드레스 공간을 지정하는 제2 어드레스 신호가 입력되며, 상기 실 어드레스 위치 설정 수단으로 설정된 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치에 따라, 상기 제2 어드레스 신호를 반전 또는 비반전하여 내부 어드레스 신호를 생성하는 입력 전환 회로,상기 입력 버퍼의 출력 신호와 상기 입력 전환 회로로부터 출력된 내부 어드레스 신호를 디코드하여 상기 메모리 셀 어레이를 억세스하는 어드레스 디코더,상기 메모리 셀 어레이로부터 판독된 데이타를 출력하는 출력 버퍼, 및상기 입력 전환 회로로부터 출력된 내부 어드레스 신호를 디코드하여 상기 실 메모리 공간이 억세스되어 있지 않을 때에, 상기 칩을 스탠바이 상태로 하는 칩 어드레스 디코드 회로를 구비하는 것을 특징으로 하는 반도체 기억 시스템.
- 대응하는 모든 입출력 신호 핀을 공통으로 병렬 접속한 복수의 반도체 기억 장치를 단일 시스템에 병렬로 실장하여 이루어지며, 상기 반도체 기억 장치는 각각,메모리 셀 어레이의 실 메모리 공간을 지정하는 제1 어드레스 신호가 입력되는 입력 버퍼,상기 메모리 셀 어레이에 기억할 수 있는 용량보다도 큰 가상 어드레스 공간 중 상기 실 어드레스 공간의 위치를 외부로부터 설정하기 위한 실 어드레스 위치 설정 수단,상기 가상 어드레스 공간을 지정하는 제2 어드레스 신호가 입력되며, 상기 실 어드레스 위치 설정 수단으로 설정된 상기 가상 메모리 공간 중 상기 실 메모리 공간의 위치에 따라 상기 제2 어드레스 신호를 반전 또는 비반전하여 내부 어드레스 신호를 생성하는 입력 전환 회로,상기 입력 버퍼의 출력 신호와 상기 입력 전환 회로로부터 출력된 내부 어드레스 신호를 디코드하여 상기 메모리 셀 어레이를 억세스하는 어드레스 디코더,상기 메모리 셀 어레이로부터 판독된 데이타를 출력하는 출력 버퍼, 및상기 입력 전환 회로로부터 출력된 내부 어드레스 신호를 디코드하여 상기 실 메모리 공간이 억세스되어 있지 않을 때에, 상기 칩을 스탠바이 상태로 하고 또한 상기 출력 버퍼의 출력 단자를 고저항 상태로 하는 칩 어드레스 디코드 회로를 구비하는 것을 특징으로 하는 반도체 기억 시스템.
- 제72항에 있어서, 상기 복수의 반도체 기억 장치는 시험 공정에서는 실질적으로 동일 동작하는 것을 특징으로 하는 반도체 기억 시스템.
- 제73항에 있어서, 상기 복수의 반도체 기억 장치는 시험 공정에서는 실질적으로 동일 동작하는 것을 특징으로 하는 반도체 기억 시스템.
- 제74항에 있어서, 상기 복수의 반도체 기억 장치는 시험 공정에서는 실질적으로 동일 동작하는 것을 특징으로 하는 반도체 기억 시스템.
- 제75항에 있어서, 상기 복수의 반도체 기억 장치는 시험 공정에서는 실질적으로 동일 동작하는 것을 특징으로 하는 반도체 기억 시스템.
- 제76항에 있어서, 상기 복수의 반도체 기억 장치는 시험 공정에서는 실질적으로 동일 동작하는 것을 특징으로 하는 반도체 기억 시스템.
- 제77항에 있어서, 상기 복수의 반도체 기억 장치는 시험 공정에서는 실질적으로 동일 동작하는 것을 특징으로 하는 반도체 기억 시스템.
- 제72항에 있어서, 상기 반도체 기억 장치의 2개의 칩이 실장 기판의 겉과 안에 접합되어 실장되며, 상기 가상 메모리 공간은 실 메모리 공간의 2배인 것을 특징으로 하는 반도체 기억 시스템.
- 제73항에 있어서, 상기 반도체 기억 장치의 2개의 칩이 실장 기판의 겉과 안에 접합되어 실장되며, 상기 가상 메모리 공간은 실 메모리 공간의 2배인 것을 특징으로 하는 반도체 기억 시스템.
- 제74항에 있어서, 상기 반도체 기억 장치의 2개의 칩이 실장 기판의 겉과 안에 접합되어 실장되며, 상기 가상 메모리 공간은 실 메모리 공간의 2배인 것을 특징으로 하는 반도체 기억 시스템.
- 제75항에 있어서, 상기 반도체 기억 장치의 2개의 칩이 실장 기판의 겉과 안에 접합되어 실장되며, 상기 가상 메모리 공간은 실 메모리 공간의 2배인 것을 특징으로 하는 반도체 기억 시스템.
- 제76항에 있어서, 상기 반도체 기억 장치의 2개의 칩이 실장 기판의 겉과 안에 접합되어 실장되며, 상기 가상 메모리 공간은 실 메모리 공간의 2배인 것을 특징으로 하는 반도체 기억 시스템.
- 제77항에 있어서, 상기 반도체 기억 장치의 2개의 칩이 실장 기판의 겉과 안에 접합되어 실장되며, 상기 가상 메모리 공간은 실 메모리 공간의 2배인 것을 특징으로 하는 반도체 기억 시스템.
- 제72항에 있어서, 상기 가상 메모리 공간에 대해 판독하고, 기록 및 소거 중 적어도 어느 하나의 조작이 행해지며, 상기 제1, 제2 어드레스 신호에 의한 어드레스 지정이 칩마다 상기 실 어드레스 위치 설정 수단에 설정되어 있는 실 메모리 공간과 일치한 경우에는 개개의 반도체 기억 장치로서 동작하고, 어드레스 지정이 상기 실 어드레스 위치 설정 수단에 설정되어 있는 실 메모리 공간과 일치하지 않는 경우에는 상기 칩 전체가 어드레스 비선택 상태의 동작을 행하는 것을 특징으로 하는 반도체 기억 시스템.
- 제73항에 있어서, 상기 가상 메모리 공간에 대해 판독하고, 기록 및 소거 중 적어도 어느 하나의 조작이 행해지며, 상기 제1, 제2 어드레스 신호에 의한 어드레스 지정이 칩마다 상기 실 어드레스 위치 설정 수단에 설정되어 있는 실 메모리 공간과 일치한 경우에는 개개의 반도체 기억 장치로서 동작하고, 어드레스 지정이 상기 실 어드레스 위치 설정 수단에 설정되어 있는 실 메모리 공간과 일치하지 않는 경우에는 상기 칩 전체가 어드레스 비선택 상태의 동작을 행하는 것을 특징으로 하는 반도체 기억 시스템.
- 제74항에 있어서, 상기 가상 메모리 공간에 대해 판독하고, 기록 및 소거 중 적어도 어느 하나의 조작이 행해지며, 상기 제1, 제2 어드레스 신호에 의한 어드레스 지정이 칩마다 상기 실 어드레스 위치 설정 수단에 설정되어 있는 실 메모리 공간과 일치한 경우에는 개개의 반도체 기억 장치로서 동작하고, 어드레스 지정이 상기 실 어드레스 위치 설정 수단에 설정되어 있는 실 메모리 공간과 일치하지 않는 경우에는 상기 칩 전체가 어드레스 비선택 상태의 동작을 행하는 것을 특징으로 하는 반도체 기억 시스템.
- 제75항에 있어서, 상기 가상 메모리 공간에 대해 판독하고, 기록 및 소거 중 적어도 어느 하나의 조작이 행해지며, 상기 제1, 제2 어드레스 신호에 의한 어드레스 지정이 칩마다 상기 실 어드레스 위치 설정 수단에 설정되어 있는 실 메모리 공간과 일치한 경우에는 개개의 반도체 기억 장치로서 동작하고, 어드레스 지정이 상기 실 어드레스 위치 설정 수단에 설정되어 있는 실 메모리 공간과 일치하지 않는 경우에는 상기 칩 전체가 어드레스 비선택 상태의 동작을 행하는 것을 특징으로 하는 반도체 기억 시스템.
- 제76항에 있어서, 상기 가상 메모리 공간에 대해 판독하고, 기록 및 소거 중 적어도 어느 하나의 조작이 행해지며, 상기 제1, 제2 어드레스 신호에 의한 어드레스 지정이 칩마다 상기 실 어드레스 위치 설정 수단에 설정되어 있는 실 메모리 공간과 일치한 경우에는 개개의 반도체 기억 장치로서 동작하고, 어드레스 지정이 상기 실 어드레스 위치 설정 수단에 설정되어 있는 실 메모리 공간과 일치하지 않는 경우에는 상기 칩 전체가 어드레스 비선택 상태의 동작을 행하는 것을 특징으로 하는 반도체 기억 시스템.
- 제77항에 있어서, 상기 가상 메모리 공간에 대해 판독하고, 기록 및 소거 중 적어도 어느 하나의 조작이 행해지며, 상기 제1, 제2 어드레스 신호에 의한 어드레스 지정이 칩마다 상기 실 어드레스 위치 설정 수단에 설정되어 있는 실 메모리 공간과 일치한 경우에는 개개의 반도체 기억 장치로서 동작하고, 어드레스 지정이 상기 실 어드레스 위치 설정 수단에 설정되어 있는 실 메모리 공간과 일치하지 않는 경우에는 상기 칩 전체가 어드레스 비선택 상태의 동작을 행하는 것을 특징으로 하는 반도체 기억 시스템.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP97-286926 | 1997-10-20 | ||
JP28692697A JPH11120075A (ja) | 1997-10-20 | 1997-10-20 | 半導体記憶装置及び半導体記憶システム |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990037229A true KR19990037229A (ko) | 1999-05-25 |
KR100300686B1 KR100300686B1 (ko) | 2001-09-06 |
Family
ID=17710756
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019980043906A KR100300686B1 (ko) | 1997-10-20 | 1998-10-20 | 반도체 기억 장치 및 반도체 기억 시스템 |
Country Status (4)
Country | Link |
---|---|
US (1) | US6324114B1 (ko) |
JP (1) | JPH11120075A (ko) |
KR (1) | KR100300686B1 (ko) |
TW (1) | TW398079B (ko) |
Families Citing this family (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2960560B2 (ja) * | 1991-02-28 | 1999-10-06 | 株式会社日立製作所 | 超小型電子機器 |
JP4809955B2 (ja) * | 1998-09-25 | 2011-11-09 | 株式会社東芝 | 携帯型電子装置及び電文処理方法 |
US6470417B1 (en) * | 2000-06-12 | 2002-10-22 | International Business Machines Corporation | Emulation of next generation DRAM technology |
JP2002236611A (ja) * | 2000-12-04 | 2002-08-23 | Hitachi Ltd | 半導体装置と情報処理システム |
JP4615241B2 (ja) * | 2003-04-08 | 2011-01-19 | 三星電子株式会社 | マルチチップでマルチセクタ消去動作モードを実行する半導体メモリチップ及びマルチチップパッケージ、及びマルチセクタ消去方法 |
US6988518B2 (en) * | 2004-06-02 | 2006-01-24 | Automation Techniques, Inc. | Robotic system and method for transport of materials with minimization of footprint size |
JP4444770B2 (ja) * | 2004-09-14 | 2010-03-31 | シャープ株式会社 | メモリ装置 |
JP4543880B2 (ja) * | 2004-10-27 | 2010-09-15 | ソニー株式会社 | メモリー装置 |
KR100697270B1 (ko) | 2004-12-10 | 2007-03-21 | 삼성전자주식회사 | 저전력 멀티칩 반도체 메모리 장치 및 그것의 칩 인에이블방법 |
DE102005005064B4 (de) * | 2005-02-03 | 2006-12-21 | Infineon Technologies Ag | Halbleiterspeichermodul mit Busarchitektur |
US7190604B2 (en) * | 2005-06-27 | 2007-03-13 | Lyontek Inc. | Capacity dividable memory IC |
JP4955990B2 (ja) | 2005-12-14 | 2012-06-20 | 株式会社東芝 | 不揮発性半導体記憶装置 |
JP4999569B2 (ja) * | 2007-06-18 | 2012-08-15 | ルネサスエレクトロニクス株式会社 | 半導体記憶装置 |
JP5086929B2 (ja) * | 2008-07-25 | 2012-11-28 | 株式会社東芝 | 不揮発性半導体記憶装置 |
US7835207B2 (en) * | 2008-10-07 | 2010-11-16 | Micron Technology, Inc. | Stacked device remapping and repair |
JP5364638B2 (ja) * | 2010-04-09 | 2013-12-11 | 株式会社東芝 | メモリチップおよびマルチチップパッケージ |
JP2010165454A (ja) * | 2010-04-16 | 2010-07-29 | Renesas Electronics Corp | 不揮発性半導体記憶装置及びデータ記憶システム |
KR20110137565A (ko) * | 2010-06-17 | 2011-12-23 | 삼성전자주식회사 | 반도체 칩 패키지 및 반도체 칩 패키지의 제조 방법 |
US8400870B2 (en) * | 2011-01-04 | 2013-03-19 | Winbond Electronics Corp. | Memory devices and accessing methods thereof |
EP2482284A1 (en) * | 2011-01-27 | 2012-08-01 | Winbond Electronics Corp. | Memory devices and accessing methods thereof |
TWI489477B (zh) * | 2011-03-07 | 2015-06-21 | Winbond Electronics Corp | 記憶體裝置以及其存取方法 |
CN102681943B (zh) * | 2011-03-16 | 2015-07-08 | 华邦电子股份有限公司 | 内存装置以及其存取方法 |
US9223665B2 (en) | 2013-03-15 | 2015-12-29 | Micron Technology, Inc. | Apparatuses and methods for memory testing and repair |
JP5839632B2 (ja) * | 2014-10-15 | 2016-01-06 | マイクロン テクノロジー, インク. | シリアル不揮発性メモリに対する向上されたアドレス能力 |
JP6982127B2 (ja) * | 2020-04-20 | 2021-12-17 | ウィンボンド エレクトロニクス コーポレーション | 半導体記憶装置 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6439688A (en) | 1987-08-05 | 1989-02-09 | Hitachi Ltd | Memory device |
US5463751A (en) * | 1989-11-22 | 1995-10-31 | Matsushita Electric Industrial Co., Ltd. | Memory device having address translator and comparator for comparing memory cell array outputs |
US5299147A (en) * | 1993-02-22 | 1994-03-29 | Intergraph Corporation | Decoder scheme for fully associative translation-lookaside buffer |
US5530824A (en) * | 1994-04-04 | 1996-06-25 | Motorola, Inc. | Address translation circuit |
US5535351A (en) * | 1994-04-04 | 1996-07-09 | Motorola, Inc. | Address translator with by-pass circuit and method of operation |
JP2914870B2 (ja) | 1994-05-25 | 1999-07-05 | 株式会社東芝 | 半導体集積回路 |
US5646878A (en) * | 1995-06-02 | 1997-07-08 | Motorola, Inc. | Content addressable memory system |
JPH1083895A (ja) | 1996-09-06 | 1998-03-31 | Hitachi Ltd | プラズマ処理装置 |
-
1997
- 1997-10-20 JP JP28692697A patent/JPH11120075A/ja active Pending
-
1998
- 1998-10-09 TW TW087116800A patent/TW398079B/zh not_active IP Right Cessation
- 1998-10-20 US US09/175,446 patent/US6324114B1/en not_active Expired - Lifetime
- 1998-10-20 KR KR1019980043906A patent/KR100300686B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR100300686B1 (ko) | 2001-09-06 |
US6324114B1 (en) | 2001-11-27 |
TW398079B (en) | 2000-07-11 |
JPH11120075A (ja) | 1999-04-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100300686B1 (ko) | 반도체 기억 장치 및 반도체 기억 시스템 | |
US5469390A (en) | Semiconductor memory system with the function of the replacement to the other chips | |
US7227777B2 (en) | Mode selection in a flash memory device | |
KR100308214B1 (ko) | 듀얼칩반도체집적회로장치 | |
US5959887A (en) | Electrically erasable programmable nonvolatile semiconductor memory having dual operation function | |
US8443131B2 (en) | Non-volatile memory device | |
JP4346526B2 (ja) | 半導体集積回路装置 | |
US20030014688A1 (en) | Nonvolatile memory unit comprising a control circuit and a plurality of partially defective flash memory devices | |
JPH06275095A (ja) | 半導体記憶装置及び冗長アドレス書込方法 | |
US5787043A (en) | Semiconductor memory device having a redundancy capability | |
US20060133126A1 (en) | Semiconductor memory device capable of switching from multiplex method to non-multiplex method | |
US6894914B2 (en) | Nonvolatile memory device with parallel and serial functioning mode and selectable communication protocol | |
JP2003157682A (ja) | 不揮発性半導体記憶装置 | |
US5265048A (en) | Semiconductor storage device and method of accessing the same | |
US8312206B2 (en) | Memory module and memory module system | |
JP3827540B2 (ja) | 不揮発性半導体記憶装置および情報機器 | |
JP4582551B2 (ja) | 半導体装置およびデータ書き込み方法 | |
US6760259B1 (en) | Non-volatile semiconductor memory device that can be fabricated with erasure unit modified | |
US6381192B1 (en) | Address buffer in a flash memory | |
JP2004110849A (ja) | 半導体システム及びメモリカード | |
US6141257A (en) | Device for the configuration of options in an integrated circuit and implementation method | |
JPH05307616A (ja) | 半導体装置 | |
JP2001319483A (ja) | 拡充可能なメモリ集積回路装置 | |
KR100903694B1 (ko) | 반도체 장치 및 데이터 써넣기 방법 | |
JP3035956B2 (ja) | 書込みマスク可能な半導体メモリ装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130603 Year of fee payment: 13 |
|
FPAY | Annual fee payment |
Payment date: 20140516 Year of fee payment: 14 |
|
FPAY | Annual fee payment |
Payment date: 20150518 Year of fee payment: 15 |
|
FPAY | Annual fee payment |
Payment date: 20160520 Year of fee payment: 16 |
|
FPAY | Annual fee payment |
Payment date: 20170522 Year of fee payment: 17 |
|
FPAY | Annual fee payment |
Payment date: 20180516 Year of fee payment: 18 |
|
EXPY | Expiration of term |