KR101533220B1 - 화상표시장치 및 화상표시방법 - Google Patents

화상표시장치 및 화상표시방법 Download PDF

Info

Publication number
KR101533220B1
KR101533220B1 KR1020090021034A KR20090021034A KR101533220B1 KR 101533220 B1 KR101533220 B1 KR 101533220B1 KR 1020090021034 A KR1020090021034 A KR 1020090021034A KR 20090021034 A KR20090021034 A KR 20090021034A KR 101533220 B1 KR101533220 B1 KR 101533220B1
Authority
KR
South Korea
Prior art keywords
voltage
lines
threshold voltage
transistor
driving transistor
Prior art date
Application number
KR1020090021034A
Other languages
English (en)
Other versions
KR20090102644A (ko
Inventor
미쓰루 아사노
테츠로 야마모토
카쓰히데 우치노
Original Assignee
소니 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 주식회사 filed Critical 소니 주식회사
Publication of KR20090102644A publication Critical patent/KR20090102644A/ko
Application granted granted Critical
Publication of KR101533220B1 publication Critical patent/KR101533220B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • G09G2310/0208Simultaneous scanning of several lines in flat panels using active addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Abstract

본 발명은 화상표시장치 및 화상표시방법에 관한 것으로서, 예를 들면 유기EL소자에 의한 액티브 매트릭스형 표시장치에 적용하여, 복수 라인에서 동시에 구동 트랜지스터의 임계값전압의 편차보정처리를 실행할 경우에, 가로방향의 줄무늬의 발생을 방지해서 화질의 열화를 효과적으로 회피한다. 본 발명은 구동 트랜지스터의 임계값전압의 편차보정처리를 동시에 실행하는 복수 라인에 있어서, 시간축 방향 및 또는 주사선 방향으로, 임계값전압의 편차보정처리에 대한 계조설정처리의 순서를 교체한다.
Figure R1020090021034
화상표시, 트랜지스터, 전압, 보정

Description

화상표시장치 및 화상표시방법{IMAGE DISPLAYING APPARATUS AND IMAGE DISPLAYING METHOD}
본 발명은 화상표시장치 및 화상표시방법에 관한 것으로서, 예를 들면 유기EL(Electro Luminescence)소자에 의한 액티브 매트릭스형 표시장치에 적용할 수 있다. 본 발명은, 구동 트랜지스터의 임계값전압의 편차보정처리를 동시에 실행하는 복수 라인에 있어서, 시간축 방향 및 또는 주사선 방향으로, 임계값전압의 편차보정처리에 대한 계조설정처리의 순서를 교체하는 것에 의해, 복수 라인에서 동시에 구동 트랜지스터의 임계값전압의 편차보정처리를 실행할 경우에, 가로방향의 줄무늬의 발생을 방지해서 화질의 열화를 효과적으로 회피한다.
종래, 유기EL소자를 사용한 액티브 매트릭스형 표시장치는, 유기EL소자와 유기EL소자를 구동하는 구동회로에 의한 화소회로를 매트릭스 모양으로 배치해서 표시부가 형성되고, 이 표시부의 주위에 배치한 신호선 구동회로 및 주사선 구동회로에 의해 각 화소회로를 구동해서 원하는 화상을 표시한다.
이 유기EL소자를 사용한 표시장치에 관해서, 일본국 공개특허공보 특개 2005-345722호에는, 유기EL소자를 구동하는 구동 트랜지스터의 임계값전압의 편차를 보정해서 계조를 설정함으로써, 이 임계값전압의 편차에 의한 발광 휘도의 편차를 방지하여, N채널형 트랜지스터를 사용하는 경우에도, 높은 화질을 확보하는 방법이 제안되어 있다. 또 일본국 공개특허공보 특개 2007-133284호에는, 이 임계값전압의 편차를 보정하는 처리를 복수 회의 기간으로 분할해서 실행하는 구성이 제안되어 있다.
즉 이 종류의 표시장치에 적용되는 트랜지스터에서는, 소스 드레인 전류 Ids를 다음 식에 의해 나타낼 수 있다. 이 때 Vgs는 이 트랜지스터의 게이트 소스간 전압이다. 또 μ는 이동도, W는 채널 폭, L은 채널 길이, Cox는 단위면적당 게이트 절연막의 용량, Vth는 임계값전압이다.
[수 1]
Figure 112009014949448-pat00001
따라서 트랜지스터의 게이트 소스간 전압 Vgs를 설정해서 소스 드레인 전류 Ids에 의해 유기EL소자를 구동할 경우, 소스 드레인 전류 Ids는, 트랜지스터의 임계값전압 Vth의 편차의 영향을 받아서 변동하고, 그 결과, 유기EL소자의 발광 휘도도 변동하게 된다.
여기에서 소스 드레인 전류 Ids 및 게이트 소스간 전압 Vgs를 Iref 및 Vref로 놓고, (1) 식을 변형하면, 다음 식의 관계식을 얻을 수 있다.
[수 2]
Figure 112009014949448-pat00002
따라서 유기EL소자의 발광 휘도를 나타내는 전압 Vdata와 이 (2) 식에 의해 나타내는 전압 Vref와의 차분 전압(Vdata-Vref)에 의해 게이트 소스간 전압 Vgs를 설정하면, (1) 식으로부터 다음 식의 관계식을 얻을 수 있다.
[수 3]
Figure 112009014949448-pat00003
여기에서 이 (3) 식에서는, 임계값전압 Vth의 항이 포함되어 있지 않은 것에 의해, 임계값전압 Vth의 편차에 의한 발광 휘도의 편차를 방지할 수 있다는 것을 알 수 있다. 따라서 (2) 식에 의해 나타내는 유기EL소자를 구동하는 트랜지스터의 특성에 의한 일정 전압 Vref, 일정 전류 Iref만큼 이 트랜지스터의 게이트 소스간 전압 Vgs, 소스 드레인 전류 Ids를 바이어스 시키면, 이 트랜지스터의 임계값전압 Vth의 편차에 의한 발광 휘도의 편차를 방지할 수 있다는 것을 알 수 있다.
여기에서 Iref=0으로 놓으면, (2) 식으로부터 Vref=Vth가 되고, (3) 식은 Ids=β/2·(Vdata)2가 되고, 이 경우에도, 임계값전압 Vth의 편차에 의한 발광 휘도의 편차를 방지할 수 있다는 것을 알 수 있다. 이 경우, 간단히, 게이트 소스간 전압 Vgs의 바이어스에 의해 트랜지스터의 임계값전압 Vth의 편차에 의한 발광 휘도 의 편차를 보정할 수 있다는 것을 알 수 있다. 일본국 공개특허공보 특개 2005-345722호, 일본국 공개특허공보 특개 2007-133284호에 개시되어 있는 구동 트랜지스터의 임계값전압의 편차보정은, 이 보정원리에 의한 것이다.
여기에서 도 17은, 이 일본국 공개특허공보 특개 2007-133284호에 개시된 표시장치를 나타내는 접속도다. 이 표시장치(1)는 수평 셀렉터(HSEL)(2)에 의해 신호선 구동회로(3)가 구성되고, 또 라이트 스캐너(WSCN)(4A), 드라이브 스캐너(DSCN)(4B)에 의해 주사선 구동회로(5)가 구성된다.
여기에서 수평 셀렉터(2)는, 표시부(6)의 신호선 SIG에 각각 대응하는 복수의 래치회로에서 입력 화상 데이터 D1을 순차 래치함으로써, 이 화상 데이터 D1을 각 신호선 SIG에 할당한다. 또 각 신호선 SIG에 할당한 화상 데이터 D1을 각각 디지털 아날로그 변환 처리하고, 각 신호선 SIG에 접속된 각 화소의 계조를 순차 나타내는 구동신호 Ssig를 신호선 SIG마다 생성한다. 수평 셀렉터(2)는, 이 구동신호 Ssig를 대응하는 신호선 SIG에 출력한다.
라이트 스캐너(4A), 드라이브 스캐너(4B)는, 각각 도시하지 않은 신호 생성 회로에서 생성된 기준신호를 순차 전송함으로써, 각 주사선의 구동신호 DS, WS를 생성하고, 이 구동신호 DS, WS를 각각 대응하는 주사선에 출력한다.
표시부(6)는, 소정의 화소회로(7)를 매트릭스 모양으로 배치해서 형성된다. 여기에서 화소회로(7)는, 신호레벨 유지용 콘덴서 C1의 양단을 각각 게이트 및 소스에 접속한 소스 폴로워 회로 구성의 NMOS 트랜지스터 TR1(이하, 구동 트랜지스터라고 부른다)에 의해, 전류구동형 발광소자인 유기EL소자(8)를 구동한다. 또한 여 기에서 Cp는 유기EL소자(8)의 용량성분이다. 또 Vss1은 유기EL소자(8)의 캐소드 전압이다.
이 구동 트랜지스터 TR1은, 드라이브 스캐너(4B)로부터 출력되는 구동신호 DS에 의해 온 오프 동작하는 NMOS 트랜지스터 TR2를 통하여, 구동용 전원 Vdd에 드레인이 접속된다. 이에 따라 화소회로(7)는, 구동신호 DS에 의한 트랜지스터 TR2의 온 오프 제어에 의해 구동 트랜지스터 TR1에의 전원 Vdd의 공급이 제어되어, 유기EL소자(8)의 발광, 비발광이 제어된다.
또 구동 트랜지스터 TR1은, 라이트 스캐너(4A)로부터 출력되는 구동신호인 기록신호 WS에 의해 온 오프 동작하는 NMOS 트랜지스터 TR5를 통하여, 게이트가 신호선 SIG에 접속된다. 이에 따라 화소회로(7)는, 신호선 SIG를 통해 구동 트랜지스터 TR1의 게이트에 접속된 신호레벨 유지용 콘덴서 C1의 일단의 전압을 원하는 전압으로 설정할 수 있도록 구성된다.
여기에서 화소회로(7)에서는, 트랜지스터 TR2에 의해 구동 트랜지스터 TR1의 전원의 공급이 정지되어서 유기EL소자(8)의 발광을 정지하는 비발광 기간이 시작되고, 트랜지스터 TR5의 온 동작에 의해, 신호선 SIG를 통해 신호레벨 유지용 콘덴서 C1의 게이트측 단의 전압이 일단 상승한다. 이 경우, 신호레벨 유지용 콘덴서 C1의 유기EL소자(8)측 단의 전압은, 게이트측 단의 전압의 상승에 의해 일단 상승하지만, 유기EL소자(8)에 의한 방전에 의해, 유기EL소자(8)의 임계값전압으로 유지된다.
계속해서 화소회로(7)에서는, 신호선 SIG를 통해 신호레벨 유지용 콘덴서 C1 의 게이트측 단의 전압이 하강하고, 이것과 연동해서 신호레벨 유지용 콘덴서 C1에 의한 커플링에 의해 신호레벨 유지용 콘덴서 C1의 유기EL소자(8)측 단이 유기EL소자(8)의 임계값전압 이하의 전압으로 하강한다. 이 신호선 SIG의 전압의 상승 및 하강에 의해 화소회로(7)에서는, 신호레벨 유지용 콘덴서 C1의 단자간 전압이 구동 트랜지스터 TR1의 임계값전압 Vth 이상의 전압으로 설정되고, 임계값전압 Vth의 편차를 보정하기 전의 준비 단계의 처리가 완료된다.
이어서 화소회로(7)에서는, 트랜지스터 TR2에 의해 구동 트랜지스터 TR1에의 전원의 공급이 개시되고, 이에 따라 신호레벨 유지용 콘덴서 C1의 단자간 전압에 의한 게이트 소스간 전압에 의해 구동 트랜지스터 TR1에 의해 신호레벨 유지용 콘덴서 C1의 유기EL소자(8)측 단이 서서히 충전되고, 신호레벨 유지용 콘덴서 C1의 단자간 전압이 서서히 저하한다. 또한 이 신호레벨 유지용 콘덴서 C1의 단자간 전압이 구동 트랜지스터 TR1의 임계값전압 Vth에까지 저하하면, 구동 트랜지스터 TR1에 의한 충전의 처리가 정지한다. 이에 따라 화소회로(7)에서는, 신호레벨 유지용 콘덴서 C1의 단자간 전압이 구동 트랜지스터 TR1의 임계값전압 Vth로 설정된다. 이에 따라 화소회로(7)에서는, 구동 트랜지스터 TR1의 임계값전압 Vth의 편차보정처리가 완료된다.
화소회로(7)에서는, 이 구동 트랜지스터 TR1에 의해 신호레벨 유지용 콘덴서 C1의 유기EL소자(8)측 단을 충전하여, 신호레벨 유지용 콘덴서 C1의 단자간 전압을 구동 트랜지스터 TR1의 임계값전압 Vth로 설정하는 기간이, 소정의 중지 기간을 사이에 두고 복수 회의 기간으로 설정된다. 이 때 1수평주사 기간에서 충분한 기간을 확보할 수 있을 경우에는, 1수평주사 기간에 준비처리로부터의 일련의 처리를 실행해도 좋다.
계속해서 화소회로(7)에서는, 트랜지스터 TR5를 통해 트랜지스터 TR1의 게이트에 유기 EL소자(8)의 발광 휘도를 지시하는 계조전압이 설정되고, 이에 따라 신호레벨 유지용 콘덴서 C1에 설정된 구동 트랜지스터 TR1의 임계값전압 Vth에 의해 계조전압이 보정되어서 신호레벨 유지용 콘덴서 C1의 단자간 전압이 설정된다.
화소회로(7)에서는, 트랜지스터 TR5에 의해 신호선 SIG를 구동 트랜지스터 TR1의 게이트에 접속한 상태에서, 일정 기간 동안, 트랜지스터 TR2에 의해 구동 트랜지스터 TR1에 전원이 공급된 후, 트랜지스터 TR5가 오프 상태로 설정되어서 발광 기간이 시작된다.
이 일본국 공개특허공보 특개 2007-133284호에 개시된 구성에 의하면, 중지 기간을 사이에 두고 임계값전압의 편차를 보정하는 처리를 복수 회의 기간에 실행함으로써, 고해상도화에 의해 1수평주사 기간 동안에 임계값전압의 편차보정처리에 충분한 기간을 확보할 수 없는 경우에도, 복수의 수평주사 기간에 충분한 시간을 확보해서 임계값전압 Vth의 편차보정처리를 실행할 수 있다.
또 트랜지스터 TR5에 의해 신호선 SIG를 구동 트랜지스터 TR1의 게이트에 접속한 상태에서, 일정 기간 동안, 트랜지스터 TR2에 의해 구동 트랜지스터 TR1에 전원을 공급한 후, 트랜지스터 TR5를 오프 상태로 설정함으로써, 구동 트랜지스터 TR1의 이동도가 큰 화소회로(7)일수록, 신호레벨 유지용 콘덴서 C1의 단자간 전압을 저감할 수 있고, 이에 따라 구동 트랜지스터 TR1의 이동도의 편차에 의한 발광 휘도의 편차를 방지할 수 있다.
그런데 도 17의 구성에서는, 1개의 화소회로(7)에 3개의 트랜지스터를 설치할 필요가 있어, 화소회로(7)의 구성이 복잡한 결점이 있다. 이 결점을 해소하는 하나의 방법으로서, 전원제어용 트랜지스터 TR2를 생략해서 주사선 구동회로에 의해 구동 트랜지스터 TR1의 전원을 제어하는 방법을 생각해 볼 수 있다.
도 18은 이 트랜지스터 TR2를 생략해서 생각해 볼 수 있는 표시장치를 나타내는 접속도다. 도 18에 있어서, 도 17과 동일한 구성은, 대응하는 부호를 부착해서 나타내고, 중복된 설명은 생략한다. 이 표시장치(11)는, 소정의 절연 기판 위에 표시부(12)가 제작되고, 이 표시부(12)의 주위에 신호선 구동회로(13) 및 주사선 구동회로(14)가 설치된다. 신호선 구동회로(13)에는, 수평 셀렉터(HSEL)(15)가 설정치고, 또 주사선 구동회로(14)에는, 라이트 스캐너(WSCN)(16A), 드라이브 스캐너(DSCN)(16B)가 설치된다.
수평 셀렉터(15)는, 수평 셀렉터(2)와 같은 방법으로 각 신호선 SIG에 화상 데이터 D1을 할당해서 디지털 아날로그 변환 처리한다. 수평 셀렉터(15)는, 소정의 고정 전압 Vofs와 이 디지털 아날로그 변환 결과를 교대로 출력함으로써, 고정 전압 Vofs를 사이에 두고, 신호선 SIG에 접속된 각 화소의 계조를 나타내는 계조전압 Vsig의 연속에 의한 구동신호 Ssig를 각 신호선 SIG에 출력한다(도 19c 참조).
라이트 스캐너(16A), 드라이브 스캐너(16B)는, 각각 도시하지 않은 신호 생성 회로에서 생성된 기준신호를 순차 전송함으로써, 각 주사선의 구동신호 DS, WS를 생성하고, 이 구동신호 DS, WS를 각각 대응하는 주사선에 출력한다.
표시부(12)는, 화소회로(17)를 매트릭스 모양으로 배치해서 제작된다. 여기에서 화소회로(17)는, 구동 트랜지스터 TR1의 전원을 제어하는 트랜지스터 TR2가 생략된 점, 이 트랜지스터 TR2의 생략에 관련되는 구성이 다른 점을 제외하고, 도 17의 화소회로(7)와 동일하게 구성된다.
여기에서 도 19는, 이 화소회로(17)의 동작의 설명에 제공하는 타임 차트다. 또한 이하에 있어서는, 설명의 간략화를 위해, 신호레벨 유지용 콘덴서 C1의 용량에 대하여 구동 트랜지스터 TR1의 게이트 노드의 기생 용량은 충분히 작다고 가정하고, 유기EL소자(8)의 용량 Cp는 신호레벨 유지용 콘덴서 C1의 용량에 비해서 충분히 크다고 가정한다. 또한 이 표시장치(11)는, 필드 단위의 라인 순차로 각 화소회로(17)의 발광 휘도를 설정하고, 이것에 대응해서 도 19에서는, 연속하는 라인에 관한 신호, 구성을 부호 i, i+1을 사용해서 나타낸다. 또 신호레벨 유지용 콘덴서 C1의 단자간 전압을 구동 트랜지스터 TR1의 임계값전압 Vth 이상으로 설정하는 준비처리의 기간을 「준비」로 나타낸다. 또한 이 구동 트랜지스터 TR1의 임계값전압 Vth 이상으로 설정된 신호레벨 유지용 콘덴서 C1의 단자간 전압을 1회의 기간에 구동 트랜지스터 TR1의 임계값전압 Vth로 설정하는 것으로서, 이 기간을 「Vth보정」으로 나타내고, 그 후에 구동 트랜지스터 TR1의 이동도의 편차를 보정하는 기간을 「μ보정」으로 나타낸다.
도 19에 나타낸 바와 같이 각 화소회로(17)는, 유기EL소자(8)의 발광을 정지시키는 비발광 기간 T1이 시점 t1에 시작되면, 구동신호 DS의 전압이 발광 기간 T2의 전압 Vdd에서 기준전압 Vss2로 상승한다(도 19b1 및 b2). 여기에서 이 기준전압 Vss2는, 유기EL소자(8)의 캐소드 전압 Vss1에 유기EL소자(8)의 임계값전압을 가산한 전압보다 낮은 전압으로 설정된다. 이에 따라 화소회로(17)는, 구동 트랜지스터 TR1의 구동신호 DS측 단이 소스로서 기능하고, 유기EL소자(8)의 애노드 전압이 하강하고, 유기EL소자(8)가 발광을 정지한다. 또 구동 트랜지스터 TR1을 통해 신호레벨 유지용 콘덴서 C1의 유기EL소자(8)측 단으로부터 축적 전하가 방전하고, 이에 따라 신호레벨 유지용 콘덴서 C1의 유기EL소자(8)측 단의 전압(구동 트랜지스터 TR1의 소스 전압 Vs)(도 19e1 및 e2)이 전압 Vss2로 설정된다.
또 화소회로(17)에서는, 구동신호 Ssig에서 신호선 SIG가 소정 전압 Vofs로 하강하면, 기록신호 WS에 의해 기록 트랜지스터 TR5가 온 상태로 전환된다(도 19a1, a2 및 c). 이에 따라 화소회로(17)에서는, 구동 트랜지스터 TR1의 게이트 전압 Vg(도 19d1 및 d2)가 이 신호선 SIG의 전압 Vofs로 설정되고, 신호레벨 유지용 콘덴서 C1의 단자간 전압이 Vofs-Vss2로 설정된다. 여기에서 화소회로(17)에서는, 이 단자간 전압 Vofs-Vss2가 구동 트랜지스터 TR1의 임계값전압을 Vth보다 커지도록(Vss2<Vofs-Vth), 전압 Vofs, Vss2가 설정된다.
이에 따라 화소회로(17)에서는, 신호레벨 유지용 콘덴서 C1의 단자간 전압이 구동 트랜지스터 TR1의 임계값전압 Vth보다 큰 전압으로 설정되고, 신호레벨 유지용 콘덴서 C1에 구동 트랜지스터 TR1의 임계값전압 Vth를 설정하기 위한 준비처리가 실행된다(도 19f1 및 f2). 또한 이에 따라 기준전압 Vofs는, 구동 트랜지스터 TR1의 임계값전압 Vth의 편차보정 후에 구동 트랜지스터 TR1이 온 동작하지 않는 전압일 필요가 있다. 즉 유기EL소자(8)의 임계값전압을 Vtholed라고 하면, Vofs<Vss1+Vtholed+Vth를 충족시킬 필요가 있다.
계속해서 화소회로(17)에서는, 구동신호 Ssig가 고정 전위 Vofs로 유지되어 있는 기간의 시점 t2에, 기록 트랜지스터 TR5를 온 상태로 유지한 상태에서, 구동신호 DS가 발광 기간 T2의 전압 Vdd로 상승하여 구동 트랜지스터 TR1에의 전원의 공급이 개시된다(도 19b1 및 b2). 또한 계속해서 신호선 SIG의 신호레벨이 계조전압 Vsig로 설정되기 직전의 시점에, 기록신호 WS에 의해 기록 트랜지스터 TR5가 오프 상태로 전환된다.
이에 따라 화소회로(17)에서는, 신호레벨 유지용 콘덴서 C1의 단자간 전압이 구동 트랜지스터 TR1의 임계값전압 Vth보다 클 경우인 것을 조건으로, 구동 트랜지스터 TR1을 통해 전원 Vdd에서 신호레벨 유지용 콘덴서 C1의 유기EL소자(8)측 단에 충전 전류가 흐르고, 구동 트랜지스터 TR1의 소스 전압 Vs가 서서히 상승한다(도 19d1, d2, e1 및 e2). 그 결과, 화소회로(17)에서는, 신호레벨 유지용 콘덴서 C1의 단자간 전압이 서서히 구동 트랜지스터 TR1의 임계값전압 Vth에 접근한다. 또 신호레벨 유지용 콘덴서 C1의 단자간 전압이 구동 트랜지스터 TR1의 임계값전압 Vth가 되면, 소스 전압 Vs의 상승이 정지된다. 이에 따라 화소회로(17)에서는, 신호레벨 유지용 콘덴서 C1의 단자간 전압이 구동 트랜지스터 TR1의 임계값전압 Vth로 설정된다.
화소회로(17)에서는, 계속해서 구동신호 Ssig가 해당 화소회로(17)의 계조전압 Vsig로 설정되고 있는 시점 t3에 기록신호 WS가 상승하여 기록 트랜지스터 TR5가 온 상태로 설정되고(도 19a1 및 a2), 이에 따라 구동 트랜지스터 TR1의 게이트 가 신호선 SIG에 접속된다. 또 일정 기간 Tμ가 경과한 시점에, 기록신호 WS가 하강하고, 이에 따라 신호선 SIG에 출력되어 있는 구동신호 Ssig의 계조전압 Vsig가 신호레벨 유지용 콘덴서 C1의 일단에 홀드 된다. 이에 따라 화소회로(17)에서는, 신호레벨 유지용 콘덴서 C1에 설정된 구동 트랜지스터 TR1의 임계값전압 Vth에 의해 보정하여, 신호레벨 유지용 콘덴서 C1의 단자간 전압이 계조전압 Vsig에 따른 전압으로 설정된다. 이것에 의해 이 표시장치(11)에서는, 구동 트랜지스터 TR1의 임계값전압 Vth의 편차에 의한 화질열화를 방지할 수 있다.
여기에서 이 기간 Tμ에는, 구동 트랜지스터 TR1의 게이트를 신호선 SIG에 접속한 상태에서 구동 트랜지스터 TR1에 전원 Vdd를 공급하기 때문에, 구동 트랜지스터 TR1은, 게이트 소스간 전압 Vgs에 따라 소스 전압 Vs가 서서히 상승하게 된다. 또한 여기에서 이 소스 전압 Vs의 상승 속도는, (1) 식에 의해 구동 트랜지스터 TR1의 이동도가 클 경우일수록, 빨라진다. 또 소스 전압 Vs가 상승하면, 게이트 소스간 전압 Vgs가 저하함으로써, 소스 전류가 흐르기 어려워진다.
이에 따라 화소회로(17)는, 이 일정 기간 Tμ에 의해, 이동도가 큰 구동 트랜지스터일수록, 신호레벨 유지용 콘덴서 C1의 단자간 전압이 저하하고, 이동도의 편차를 보정해서 화질의 열화가 방지된다. 이 때 이 기간 Tμ에 있어서의, 구동 트랜지스터 TR1의 드레인 전류는, 다음 식에 의해 나타낸다.
[수 4]
Figure 112009014949448-pat00004
화소회로(17)에서는, 시점 t4에 기록신호 WS가 하강하면, 발광 기간 T2가 시작되고, 신호레벨 유지용 콘덴서 C1의 단자간 전압에 의한 게이트 소스간 전압 Vgs에 의해 유기EL소자(8)를 전류 구동한다. 이 때 이 발광 기간 T2에, 화소회로(17)에서는, 유기EL소자(8)의 용량 Cp에 의한 구동 트랜지스터 TR1의 부트스트랩 동작에 의해, 기간 Tμ에 설정된 구동 트랜지스터 TR1의 게이트 전압 Vg 및 소스 전압 Vs가 서서히 상승해서 유기EL소자(8)가 발광을 시작하고, 이윽고 이들 게이트 전압 Vg 및 소스 전압 Vs의 상승이 정지되어 이들 게이트 전압 Vg 및 소스 전압 Vs가 일정 전압으로 유지된다. 이 때 이 발광 기간 T2에는, 구동 트랜지스터 TR1이 포화 동작하도록 전원전압 Vdd2(Vdd2>Vtholed+Vgs-Vth)를 설정할 필요가 있다.
이에 따라 도 18의 예에서는, 도 20에 의해 나타낸 바와 같이, 1수평주사마다 라인 순차로 연속하는 라인 i, i+1, i+2, i+3,……의 화소회로(17(i), 17(i+1), 17(i+2), 17(i+3),……)의 계조를 설정하여, 원하는 화상을 표시한다. 또한 여기에서 도 20에서는, 임계값전압의 보정처리를 「보정」으로 나타내고 신호레벨 유지용 콘덴서 C1에의 신호선 SIG의 전압 Vsig의 설정을 「기록」으로 나타낸다.
이러한 화소회로의 구성에 관해서, 특표 2002-514320호, 일본국 공개특허공보 특개 2004-133240호, 일본국 공개특허공보 특개 2004-246204호에는, 신호레벨 유지용 콘덴서에 설정된 구동 트랜지스터의 임계값전압에 의존한 전압에 의해 계조전압을 보정해서 구동 트랜지스터에 설정함으로써, 구동 트랜지스터의 임계값전압의 편차를 보정하는 방법이 제안되어 있다. 또 일본국 공개특허공보 특개 2005-345722호, 일본국 공개특허공보 특개 2006-215213호, 일본국 공개특허공보 특개 2007-133282호에는, 마찬가지로 구동 트랜지스터의 임계값전압의 편차를 보정하는 방법이 제안되어 있다.
그러나 이 도 20에 나타낸 바와 같이 1수평주사마다 라인 순차로 연속하는 라인 i, i+1, i+2, i+3,……의 화소회로(17(i), 17(i+1), 17(i+2), 17(i+3),……)의 계조를 설정할 경우, 고해상도화에 의해 1수평주사 기간이 짧아지면, 임계값전압 Vth의 편차보정에 충분한 시간을 확보할 수 없게 될 우려가 있다.
이 문제를 해결하는 하나의 방법으로서, 도 20과의 대비에 의해 도 21에 나타낸 바와 같이 연속하는 복수 라인에서 동시에 임계값전압 Vth의 편차보정처리를 실행한 후, 라인 순차로 각 화소회로의 계조를 설정하는 방법이 생각해 볼 수 있다. 즉 이 경우, 도 19과의 대비에 의해 도 22에 나타낸 바와 같이, 기준전압 Vofs, 선두 라인측의 화소의 계조를 나타내는 계조전압 Vsig(i), 이어지는 라인의 화소의 계조를 나타내는 계조전압 Vsig(i+1)이 순차 연속하도록 각 신호선 SIG에 구동신호 Ssig를 출력하고, 신호선 SIG의 전압이 기준전압 Vofs로 설정되고 있는 기간에, 이 연속하는 2개의 라인 i, i+1에 임계값전압 Vth의 편차보정처리를 실행한다. 또 각각 신호선 SIG의 전압이 계조전압 Vsig(i) 및 Vsig(i+1)로 설정되고 있는 기간에, 각 라인 i, i+1의 계조를 설정한다.
다만 이렇게 하여 복수 라인에서 동시에 임계값전압 Vth의 편차보정처리를 실행할 경우, 이들 라인 사이에서, 미묘하게 발광 휘도가 상위하고, 그 결과, 가로방향으로 줄무늬가 발생해서 화질이 열화한다는 것을 알았다.
[특허문헌 1] 일본국 공개특허공보 특개 2005-345722호
[특허문헌 2] 일본국 공개특허공보 특개 2007-133284호
[특허문헌 3] 특표 2002-514320호
[특허문헌 4] 일본국 공개특허공보 특개 2004-133240호
[특허문헌 5] 일본국 공개특허공보 특개 2004-246204호
[특허문헌 6] 일본국 공개특허공보 특개 2005-345722호
[특허문헌 7] 일본국 공개특허공보 특개 2006-215213호
[특허문헌 8] 일본국 공개특허공보 특개 2007-133282호
본 발명은 이상의 점을 고려해서 이루어진 것으로, 복수 라인에서 동시에 구동 트랜지스터의 임계값전압의 편차보정처리를 실행할 경우에, 가로방향의 줄무늬의 발생을 방지해서 화질의 열화를 효과적으로 회피할 수 있는 화상표시장치 및 화상표시방법을 제안하려는 것이다.
상기의 과제를 해결하기 위해서 청구항 1의 발명은, 화소회로를 매트릭스 모양으로 배치해서 형성된 표시부에 대하여, 신호선 구동회로 및 주사선 구동회로에 의해 상기 화소회로를 구동함으로써, 상기 표시부에서 원하는 화상을 표시하는 화상표시장치로서, 상기 화소회로는, 적어도, 상기 주사선 구동회로로부터 출력되는 기록신호에 따라 상기 신호선 구동회로로부터 출력되는 구동신호를 출력하는 기록 트랜지스터와, 상기 기록 트랜지스터로부터 출력된 상기 구동신호에 따라 구동용 전원을 공급하는 구동 트랜지스터와, 상기 구동 트랜지스터의 게이트와 소스 사이에 접속되고, 상기 기록 트랜지스터로부터 출력되는 상기 구동신호를 유지하는 신호레벨 유지용 콘덴서와, 상기 구동 트랜지스터로부터 공급된 구동용 전원에 의해 발광하는 발광소자를 갖고, 상기 신호선 구동회로 및 주사선 구동회로의 구동에 의해, 비발광 기간과 발광 기간을 반복하고, 상기 비발광 기간에, 상기 신호레벨 유지용 콘덴서의 단자간 전압을 상기 구동 트랜지스터의 임계값전압에 의존한 전압으로 설정하는 임계값전압의 편차보정처리를 실행한 후, 상기 기록 트랜지스터를 온 동작시켜서, 상기 발광소자의 발광 휘도를 나타내는 계조전압을 상기 신호레벨 유지용 콘덴서에 설정된 전압으로 보정해서 상기 구동 트랜지스터에 설정하는 계조설정처리를 실행하고, 상기 발광 기간에, 상기 구동 트랜지스터에 의하여 상기 발광소자를 구동해서 상기 계조설정처리에서 설정된 계조로 상기 발광소자를 발광시키고, 상기 표시부는, 상기 신호선 구동회로 및 주사선 구동회로의 구동에 의해, 복수 라인의 상기 화소회로에서, 상기 임계값전압의 편차보정처리를 동시에 실행한 후, 상기 계조설정처리를 순차 실행하고, 상기 복수 라인의 상기 화소회로에서, 시간축 방향 및 또는 주사선 방향으로, 상기 임계값전압의 편차보정처리에 대한 상기 계조설정처리의 순서를 교체하고, 연속하는 필드에 있어서, 상기 복수 라인에 있어서의 상기 계조설정처리의 순서를 순차 순환적으로 교체하는 것에 의해, 상기 복수 라인의 상기 화소회로에 있어서, 시간축 방향으로, 상기 임계값전압의 편차보정처리에 대한 상기 계조설정처리의 순서를 교체한다.
또 청구항 10의 발명은, 화소회로를 매트릭스 모양으로 배치해서 형성된 표시부에 대하여, 신호선 구동회로 및 주사선 구동회로에 의해 상기 화소회로를 구동함으로써, 상기 표시부에서 원하는 화상을 표시하는 화상표시장치에 있어서의 화상표시방법으로서, 상기 화소회로는, 적어도, 상기 주사선 구동회로로부터 출력되는 기록신호에 따라 상기 신호선 구동회로로부터 출력되는 구동신호를 출력하는 기록 트랜지스터와, 상기 기록 트랜지스터로부터 출력된 상기 구동신호에 따라 구동용 전원을 공급하는 구동 트랜지스터와, 상기 구동 트랜지스터의 게이트와 소스 사이에 접속되고, 상기 기록 트랜지스터로부터 출력되는 상기 구동신호를 유지하는 신호레벨 유지용 콘덴서와, 상기 구동 트랜지스터로부터 공급된 구동용 전원에 의해 발광하는 발광소자를 갖고, 상기 화상표시방법은, 상기 신호선 구동회로 및 주사선 구동회로의 구동에 의해, 상기 발광소자의 발광을 정지시키는 비발광 스텝과, 상기 발광소자를 발광시키는 발광 스텝을 반복하고, 상기 비발광 스텝에서, 상기 신호레벨 유지용 콘덴서의 단자간 전압을 상기 구동 트랜지스터의 임계값전압에 의존한 전압으로 설정하는 임계값전압의 편차보정처리를 실행한 후, 상기 기록 트랜지스터를 온 동작시켜서, 상기 발광소자의 발광 휘도를 나타내는 계조전압을 상기 신호레벨 유지용 콘덴서에 설정된 전압으로 보정해서 상기 구동 트랜지스터에 설정하는 계조설정처리를 실행하고, 상기 발광 스텝에서, 상기 구동 트랜지스터에 의해 상기 발광소자를 구동해서 상기 계조설정처리에서 설정된 계조로 상기 발광소자를 발광시키고, 상기 비발광 스텝에서, 상기 신호선 구동회로 및 주사선 구동회로의 구동에 의해, 복수 라인의 상기 화소회로에 있어서, 상기 임계값전압의 편차보정처리를 동시에 실행한 후, 상기 계조설정처리를 순차 실행하고, 상기 복수 라인의 상기 화소회로에 있어서, 시간축 방향 및 또는 주사선 방향으로, 상기 임계값전압의 편차보정처리에 대한 상기 계조설정처리의 순서를 교체하고, 연속하는 필드에 있어서, 상기 복수 라인에 있어서의 상기 계조설정처리의 순서를 순차 순환적으로 교체하는 것에 의해, 상기 복수 라인의 상기 화소회로에 있어서, 시간축 방향으로, 상기 임계값전압의 편차보정처리에 대한 상기 계조설정처리의 순서를 교체한다.
청구항 1 또는 청구항 10의 구성에 의하면, 동시에 임계값전압의 편차보정처리를 실행하는 복수 라인 간에 있어서의 미묘한 발광 휘도의 차이를 눈에 뜨이지 않게 할 수 있고, 그 결과, 가로방향의 줄무늬의 발생을 방지해서 화질의 열화를 효과적으로 회피할 수 있다.
본 발명에 의하면, 복수 라인에서 동시에 구동 트랜지스터의 임계값전압의 편차보정처리를 실행할 경우에, 가로방향의 줄무늬의 발생을 방지해서 화질의 열화를 효과적으로 회피할 수 있다.
이하, 적절히 도면을 참조하면서 본 발명의 실시예를 상세히 설명한다.
[실시예 1]
(1) 실시예 1의 구성
도 2는, 본 발명의 실시예 1의 표시장치를 나타내는 블럭도다. 이 표시장치(21)는, 소정의 절연 기판 위에 표시부(22)가 제작되고, 이 표시부(22)의 주위에 신호선 구동회로(23) 및 주사선 구동회로(24)가 설치된다. 여기에서 표시부(22)는, 적색, 녹색, 청색의 화소를 각각 구성하는 적색, 녹색, 청색의 화소회로(PIX)(17R, 17G, 17B)가 매트릭스 모양으로 배치해서 형성된다. 또한 이들 적색, 녹색, 청색의 화소회로(17R, 17G, 17B)는, 출사광의 파장이 다른 점을 제외하고, 도 18의 화소회로(17)와 동일하게 구성된다. 또한 도 2와의 대비에 의해 도 3에 나타낸 바와 같이 적색, 녹색, 청색의 화소회로(17R, 17G, 17B) 대신에, 단색의 화소회로(17)를 순차 매트릭스 모양으로 배치해서 표시부(22A)를 구성할 경우 등에도, 널리 적용할 수 있다.
본 실시예에 있어서, 표시부(22)는, 도 21과의 대비에 의해 도 1에 나타낸 바와 같이 연속하는 복수 라인에서 동시에 임계값전압 Vth의 편차보정처리를 실행한다. 또한 계속해서, 순차, 이 복수 라인에서 각 화소회로의 계조를 설정하도록 하고, 복수 라인에 있어서의 계조의 설정 순서를 시간축 방향으로 교체한다.
보다 구체적으로 본 실시예에서는, 이 연속하는 복수 라인이 2라인으로 설정되고, 이 2라인에 있어서의 계조의 설정 순서가 짝수 필드와 홀수 필드 사이에서 교체되도록 하고, 이것에 의해 이 2라인에 있어서의 계조의 설정 순서가 시간축 방향으로 교체하도록 한다. 즉 필드마다, 화소회로(17R(i), 17G(i), 17B(i) 및 17R(i+1), 17G(i+1), 17B(i+1))에 의한 2개의 라인의 화소회로에서 동시에 임계값전압 Vth의 편차보정처리를 실행한다. 또 홀수 필드에서는, 이들 화소회로(17R(i), 17G(i), 17B(i) 및 17R(i+1), 17G(i+1), 17B(i+1)) 중, 선두 라인측의 화소회로(17R(i), 17G(i), 17B(i))에서 계조설정처리를 실행한 후, 계속해서 이어지는 라인의 화소회로(17R(i+1), 17G(i+1), 17B(i+1))에서 계조설정처리를 실행한다. 또 짝수 필드에서는, 이것과는 반대로, 화소회로(17R(i+1), 17G(i+1), 17B(i+1))에서 계조설정처리를 실행한 후, 선두 라인측의 화소회로(17R(i), 17G(i), 17B(i))에서 처음으로 계조설정처리를 실행한다.
이것에 대응해서 도 4에 나타낸 바와 같이 신호선 구동회로(23)는, 도시하지 않은 수평 셀렉터에 의해 각 신호선 SIG에 화상 데이터 D1을 할당해서 일시 유지하고, 이 화소회로에의 계조설정 순서에 대응하는 순서로 아날로그-디지털 변환 처리한다. 또 기준전압 Vofs를 사이에 두고, 홀수 필드에서는, 아날로그-디지털 변환 결과인 계조전압 Vsig(i), Vsig(i+1),……을 순차 출력하고, 짝수 필드에서는 계조전압 Vsig(i+1), Vsig(i)을 순차 출력한다.
또 이것에 대응해서 주사선 구동회로(24)는, 드라이브 스캐너(DSCN)(24A) 및 라이트 스캐너(WSCN)(24B)로부터 구동신호 DS 및 기록신호 WS를 필드마다 변환하여 출력한다. 또한 이 연속하는 2라인에 있어서의 계조설정처리의 시간적인 차 T에 대응하도록, 구동신호 DS를 하강시키는 타이밍을 전환하고(도 4b1 및 b2), 이들 2라인에 있어서의 발광 기간을 동일한 시간으로 설정한다.
(2) 실시예의 동작
이상의 구성에 있어서, 이 표시장치(21)에서는(도 1), 신호선 구동회로(23) 및 주사선 구동회로(24)에 의한 표시부(22)의 구동에 의해 순차 표시부(22)의 화소회로(17R, 17G, 17B)에 신호선 SIG의 계조전압 Vsig가 설정되는 것과 함께, 이 설정된 계조전압 Vsig에 의해 각 화소회로(17R, 17G, 17B)의 유기EL소자(8)가 발광하고, 원하는 화상이 표시부(22)에 표시된다.
즉, 이 표시장치(21)에서는, 비발광 기간 T1에(도 4), 각 화소회로(17R, 17G, 17B)에 설치된 신호레벨 유지용 콘덴서 C1의 일단이 신호선 SIG의 계조전압 Vsig로 설정되고, 이 신호레벨 유지용 콘덴서 C1의 단자간 전압에 의한 게이트 소스간 전압 Vgs에 의해 구동 트랜지스터 TR1로 유기EL소자(8)가 구동된다. 이것에 의해 이 표시장치에서는, 신호선 SIG의 계조전압 Vsig에 따른 발광 휘도로 각 화소회로(17R, 17G, 17B)의 유기EL소자(8)가 발광한다.
표시장치(21)에서는, 이 계조전압 Vsig의 설정에 앞서, 처음에 신호레벨 유지용 콘덴서 C1의 양단 전압차가 구동 트랜지스터 TR1의 임계값전압 Vth 이상의 전압으로 설정되고, 이에 따라 구동 트랜지스터 TR1의 임계값전압 Vth의 편차보정의 준비처리가 실행된다. 그 후에 표시장치(21)에서는, 이 신호레벨 유지용 콘덴서 C1의 단자간 전압에 따른 전류에 의해 신호레벨 유지용 콘덴서 C1의 소스측 단이 충전되고, 신호레벨 유지용 콘덴서 C1의 단자간 전압이 구동 트랜지스터 TR1의 임계값전압으로 설정된다. 이에 따라 표시장치(21)에서는, 신호레벨 유지용 콘덴서 C1에 구동 트랜지스터 TR1의 임계값전압 Vth가 세트되고, 구동 트랜지스터 TR1의 임계값전압 Vth의 편차보정처리가 실행된다.
표시장치(21)에서는, 그 후에 구동 트랜지스터 TR1의 게이트가 신호선 SIG에 접속되어서 신호레벨 유지용 콘덴서 C1의 일단의 전압이 계조전압 Vsig로 설정됨으로써, 구동 트랜지스터 TR1의 임계값전압 Vth에 의해 보정해서 신호레벨 유지용 콘덴서 C1의 단자간 전압이 계조전압 Vsig에 대응하는 전압으로 설정된다. 이에 따라 표시장치(21)에서는, 구동 트랜지스터 TR1의 임계값전압의 편차에 의한 화질열화가 효과적으로 회피된다.
또 계조전압 Vsig를 설정할 때의 일정 기간 Tμ 동안, 신호선 SIG에 접속되어서 구동 트랜지스터 TR1에 전원이 공급되고, 이에 따라 신호레벨 유지용 콘덴서 C1의 단자간 전압이 구동 트랜지스터 TR1의 이동도에 의해 보정되어서, 구동 트랜지스터 TR1의 이동도의 편차에 의한 화질열화가 방지된다.
표시장치(21)에서는, 이들 구동 트랜지스터 TR1의 임계값전압 Vth의 편차보정처리가, 연속하는 복수 라인에서 동시에 실행된 후, 이 복수 라인에서 순차 각 화소회로의 계조가 설정되고, 이에 따라 고해상도화에 의해 라인 수가 증대해서 1수평주사 기간이 짧아진 경우에도, 구동 트랜지스터 TR1의 임계값전압 Vth의 편차보정에 충분한 시간을 확보할 수 있고, 임계값전압 Vth의 편차에 의한 발광 휘도의 편차를 보정해서 고화질로 화상을 표시할 수 있다.
그러나 이와 같이 연속하는 복수 라인에서 구동 트랜지스터 TR1의 임계값전압 Vth의 편차보정처리를 동시에 실행한 후, 단순히, 각 라인의 계조를 순차 설정해서는, 이들 복수의 라인 간에서, 미묘하게 발광 휘도가 상위하고, 그 결과, 가로방향으로 줄무늬가 발생해서 화질이 열화하게 된다.
따라서 이 표시장치(21)에서는, 구동 트랜지스터 TR1의 임계값전압 Vth의 편차보정처리를 동시에 실행하는 복수 라인에 있어서, 시간축 방향으로, 계조설정의 순서가 교체된다(도 1). 그 결과, 이들 복수의 라인의 화소회로에서는, 임계값전압의 편차보정처리를 실행한 후, 계조설정까지의 평균시간이 동일해지고, 그 결과, 이들 복수 라인간에 있어서의 미묘한 발광 휘도의 차이를 눈에 뜨이지 않게 할 수 있어, 가로방향의 줄무늬의 발생을 방지해서 화질의 열화를 효과적으로 회피할 수 있다.
보다 구체적으로, 이 표시장치(21)에서는, 연속하는 2라인에서 동시에 구동 트랜지스터 TR1의 임계값전압 Vth의 편차보정처리를 실행하도록 하고, 이 2라인에 있어서의 계조설정의 순서를 필드마다 교체해서 시간축 방향으로 계조설정의 순서가 교체되고, 이에 따라 가로방향의 줄무늬의 발생을 방지해서 화질의 열화를 효과적으로 회피할 수 있다.
또 이 교체에 의해 변화되는 발광 기간의 시작 시점에 대응하도록, 발광 기간의 종료 시점을 바꾸어서 각 라인에서 발광 기간이 동일해지도록 설정하고, 이것에 의해서도 한층 더 복수의 라인 간에 있어서의 미묘한 발광 휘도의 차이를 눈에 뜨이지 않게 해서 화질을 향상시킬 수 있다.
(3) 실시예의 효과
이상의 구성에 의하면, 구동 트랜지스터의 임계값전압의 편차보정처리를 복수 라인에서 동시에 실행하도록 하여, 이 복수 라인에 있어서, 시간축 방향으로, 계조설정의 순서를 교체하는 것에 의해, 이들 복수의 라인 간에 있어서의 미묘한 발광 휘도의 차이를 눈에 뜨이지 않게 할 수 있고, 가로방향의 줄무늬의 발생을 방지해서 화질의 열화를 효과적으로 회피할 수 있다.
또 기록 트랜지스터에 의해 신호레벨 유지용 콘덴서의 일단을 소정의 고정 전압으로 설정하는 것과 함께, 전원전압의 하강에 의해 구동 트랜지스터를 통해 신호레벨 유지용 콘덴서의 타단의 전압을 하강시키는 것에 의해, 신호레벨 유지용 콘 덴서의 단자간 전압을 구동 트랜지스터의 임계값전압 이상의 전압으로 설정한 후, 신호레벨 유지용 콘덴서의 단자간 전압을 구동 트랜지스터의 임계값전압으로 설정함으로써, 1개의 화소회로에 2개의 트랜지스터를 설치하는 것 뿐인 간이한 구성에 의해, 가로방향의 줄무늬의 발생을 방지해서 화질의 열화를 효과적으로 회피할 수 있다.
또 계조설정처리의 순서의 교체에 연동하여, 비발광 기간을 종료하는 타이밍이 교체되어서, 이들 복수의 라인의 화소회로에 있어서의 발광 기간의 길이가 동일해지도록 설정함으로써, 한층 더 화질을 향상시킬 수 있다.
보다 구체적으로, 이 복수 라인을 2라인으로 설정하여, 이들 2라인에 있어서의 계조설정 순서를 연속하는 필드에서 교체하여, 시간축 방향으로, 임계값전압의 편차보정처리에 대한 계조설정처리의 순서를 교체하는 것에 의해, 이들 복수의 라인 간에 있어서의 미묘한 발광 휘도의 차이를 눈에 뜨이지 않게 할 수 있고, 가로방향의 줄무늬의 발생을 방지해서 화질의 열화를 효과적으로 회피할 수 있다.
[실시예 2]
도 5는, 도 4과의 대비에 의해 본 발명의 실시예 2의 표시장치의 동작의 설명에 제공하는 타임 차트다. 본 실시예의 표시장치는, 구동 트랜지스터의 임계값전압의 편차보정처리를 동시에 실행하는 연속하는 2라인에 있어서, 구동신호 DS를 하강시키는 타이밍이 동일하게 설정되는 점을 제외하고, 실시예 1의 표시장치와 동일하게 구성된다.
즉 라인간에 있어서의 발광 휘도를 균일화한다는 관점으로부터는, 실시예 1 의 표시장치(21)와 같이, 라인 간에서 발광 기간을 동일하게 하는 것이 기대되지만, 실용상 충분할 경우에는, 본 실시예와 같이 이 연속하는 2라인에 있어서, 구동신호를 하강시키는 타이밍을 동일하게 설정해서 구성을 간략화할 수 있다.
본 실시예에서는, 구동 트랜지스터의 임계값전압의 편차보정처리를 복수 라인에서 동시에 실행하도록 하고, 이 복수 라인에 있어서, 시간축 방향으로, 계조설정의 순서를 교체하도록 하여, 이들 복수 라인에 있어서 발광 기간의 종료 시점을 동일하게 함으로써, 한층 더 간이한 구성에 의해 이들 복수의 라인 간에 있어서의 미묘한 발광 휘도의 차이를 눈에 뜨이지 않게 할 수 있고, 가로방향의 줄무늬의 발생을 방지해서 화질의 열화를 효과적으로 회피할 수 있다.
[실시예 3]
도 6은, 도 1과의 대비에 의해 본 발명의 실시예 3의 표시장치의 동작의 설명에 제공하는 타임 차트다. 본 실시예의 표시장치는, 연속하는 3라인에서 동시에 구동 트랜지스터의 임계값전압의 편차보정처리를 실행한다. 또한 이 연속하는 3라인에서 계조설정의 순서를 순차 순환적으로 교체하는 것에 의해, 이들 3라인에서 시간축 방향으로 계조설정의 순서를 교체한다. 또한 도 6과의 대비에 의해 도 7에 나타낸 바와 같이 연속하는 3라인에서 계조설정의 순서를 순차 순환적으로 교체하는 대신에, 홀수 필드와 짝수 필드 사이에서 순서를 역전시켜서, 시간축 방향으로 계조설정의 순서를 교체해도 된다.
본 실시예에서는, 이 임계값전압의 편차보정에 관련되는 구성, 계조설정에 관련되는 구성이 다른 점을 제외하고, 상기의 실시예 1 또는 2와 동일하게 구성된 다.
본 실시예에서는, 동시에 임계값전압의 편차보정처리를 실행하는 라인 수를 3라인으로 설정해도, 상기의 실시예와 동일한 효과를 얻을 수 있다.
또 이 3라인에 있어서, 계조설정처리의 순서를 순차 순환적으로 교체하는 것에 의해, 또는 연속하는 필드에서 계조설정처리의 순서를 역전시킴으로써, 시간축 방향으로 계조설정처리의 순서를 교체하도록 해도, 상기의 실시예와 동일한 효과를 얻을 수 있다.
[실시예 4]
도 8은, 도 1과의 대비에 의해 본 발명의 실시예 4의 표시장치의 동작의 설명에 제공하는 타임 차트다. 본 실시예의 표시장치는, 연속하는 2라인에서 동시에 구동 트랜지스터의 임계값전압의 편차보정처리를 실행한 후, 순차, 계조설정처리를 실행한다. 본 실시예의 표시장치는, 이 연속하는 2라인을 연속하는 필드에서 교체하는 것에 의해, 더 구체적으로는, 홀수 필드와 짝수 필드에서 1라인만큼 쉬프트시켜서 이 연속하는 2라인을 교체하고, 이에 따라 임계값전압의 편차보정에 대한 계조설정의 순서를 시간축 방향으로 교체한다.
본 실시예에서는, 이 임계값전압의 편차보정에 관련되는 구성, 계조설정에 관련되는 구성이 다른 점을 제외하고, 상기의 실시예 1∼3과 동일하게 구성된다.
본 실시예에서는, 동시에 임계값전압의 편차보정을 실행해서 순차 계조를 설정하는 복수 라인을 연속하는 필드에서 교체하도록 해서, 이 동시에 임계값전압의 편차보정을 실행하는 복수 라인에 있어서의 계조설정의 순서를, 시간축 방향으로 교체하도록 해도, 상기의 실시예와 동일한 효과를 얻을 수 있다.
[실시예 5]
도 9는, 도 1과의 대비에 의해 본 발명의 실시예 5의 표시장치의 동작의 설명에 제공하는 타임 차트다. 본 실시예의 표시장치는, 구동 트랜지스터 TR1에 의해 신호레벨 유지용 콘덴서 C1의 유기EL소자(8)측 단을 충전해서 신호레벨 유지용 콘덴서 C1의 단자간 전압을 구동 트랜지스터 TR1의 임계값전압 Vth로 설정하는 처리를 중지 기간을 사이에 두고 복수 회의 기간으로 나누어서 실행한다. 이 때 이 중지 기간은, 신호선 SIG의 전압이 신호선 SIG에 접속된 다른 화소회로의 계조전압으로 설정되는 기간이다. 각 중지 기간에, 각 화소회로는, 트랜지스터 TR5가 오프 상태로 유지되어서 구동 트랜지스터 TR1에 전원 Vdd가 공급되고, 이에 따라 구동 트랜지스터 TR1이 소위 플로팅의 상태로 유지된다.
본 실시예의 표시장치는, 이 신호레벨 유지용 콘덴서 C1의 단자간 전압을 구동 트랜지스터 TR1의 임계값전압 Vth로 설정하는 처리에 관련되는 구성이 다른 점을 제외하고, 상기의 각 실시예와 동일하게 구성된다. 이 때 도 10에, 신호레벨 유지용 콘덴서의 단자간 전압을 구동 트랜지스터의 임계값전압으로 설정하는 처리를 복수 회의 기간으로 나누어서 실행할 경우의 종래예를 게시한다.
본 실시예에서는, 신호레벨 유지용 콘덴서의 단자간 전압을 구동 트랜지스터의 임계값전압으로 설정하는 처리를 복수 회의 기간으로 나누어서 실행할 경우에, 복수 라인에서 동시에 임계값전압의 편차보정처리를 실행함으로써, 한층 더 고해상도화해서 수평주사 기간이 짧아진 경우에도, 임계값전압의 편차보정처리에 충분한 시간을 확보해서 상기의 실시예와 동일한 효과를 얻을 수 있다.
[실시예 6]
도 11은, 도 2와의 대비에 의해 본 발명의 실시예 6의 표시장치에 있어서의 표시부의 구성을 나타내는 평면도다. 본 실시예의 표시장치는, 표시부(32)에 있어서의 주사선의 접속이 다른 점을 제외하고, 도 18에 대해서 전술한 표시장치(11)와 동일하게 구성된다.
여기에서 이 표시부(32)는, 동시에 임계값전압의 편차보정처리를 실행하는 복수 라인의 화소회로에 있어서, 주사선에 대한 접속이 주사선 방향에서 다르게 설정되고, 이에 따라 주사선 방향으로, 임계값전압의 편차보정처리에 대한 계조설정처리의 순서가 교체된다.
즉 표시부(32)는, 홀수 라인 및 짝수 라인의 사이에, 상하의 화소회로에 구동신호 WS, DS를 공급하는 주사선이 함께 설치된다. 또 표시부(32)는, 주사선 방향으로 연속하는 적색, 녹색, 청색의 화소회로를 1조로 해서, 라스터 주사 시작단 측에서 주사선에 따른 방향의 홀수 번째의 조와, 짝수 번째의 조에서, 구동신호 WS, DS를 공급하는 주사선에의 접속을 교체할 수 있다.
그 결과, 도 12에 나타낸 바와 같이, i라인에 있어서의 홀수 번째 및 짝수 번째의 조에 있어서의 화소회로(17(i)O 및 17(i)E)(도 12a1 및 a2)에서는, 홀수 번째의 조, 짝수 번째의 조의 순서로 계조설정처리가 실행되는 것에 대해, 계속되는 i+1라인에서는, 이것과는 반대로 짝수 번째의 조, 홀수 번째의 조의 순서로 계조설정처리가 실행된다(도 12b1 및 b2). 또한 계속되는 i+2라인에서는, 원래로 되돌아 가서 홀수 번째의 조, 짝수 번째의 조의 순서로 계조설정처리가 실행된다(도 12c1 및 c2).
이에 따라 본 실시예에서는, 공간적으로 발광 휘도의 차이를 확산시켜서, 가로방향의 줄무늬의 발생을 방지하여, 화질의 열화를 효과적으로 회피한다.
이 때 도 11, 도 3과의 대비에 의해 도 13 및 도 14에 나타낸 바와 같이 화소회로 단위로, 주사선 방향으로 주사선에의 접속을 다르게 해도 좋다.
본 실시예에서는, 동시에 임계값전압의 편차보정처리를 실행하는 복수 라인의 화소회로에 있어서, 주사선에 대한 접속을 주사선 방향에서 다르도록 설정하고, 주사선 방향으로, 임계값전압의 편차보정처리에 대한 계조설정처리의 순서를 교체하는 것에 의해, 복수 라인에서 동시에 구동 트랜지스터의 임계값전압의 편차보정처리를 실행할 경우에, 가로방향의 줄무늬의 발생을 방지해서 화질의 열화를 효과적으로 회피할 수 있다.
[실시예 7]
도 15는, 도 11과의 대비에 의해 본 발명의 실시예 7의 표시장치의 동작의 설명에 제공하는 타임 차트다. 본 실시예의 표시장치는, 실시예 6에 관련되는 주사선 방향의 계조설정처리 순서의 교체와, 실시예 1에 관련되는 시간축 방향의 계조설정처리 순서의 교체를 모두 실행한다. 이 때 시간축 방향의 계조설정처리 순서의 교체는, 실시예 1에 기재된 교체 방법 대신에, 실시예 2∼5에 기재된 교체 방법을 적용해도 좋다. 또 주사선 방향의 교체에 있어서도, 도 11의 방법 대신에, 도 13, 도 14의 방법을 적용해도 좋다.
즉, 본 실시예에서는, i라인에 있어서의 홀수 번째 및 짝수 번째의 조에 있어서의 화소회로(17(i)O 및 17(i)E)에서는(도 15a1 및 a2)에서는, 홀수 번째의 조, 짝수 번째의 조의 순서로 계조설정처리가 실행된 후, 계속되는 필드에서는 짝수 번째의 조 및 홀수 번째의 조의 순서로 계조설정처리가 실행된다. 또한 계속되는 i+1라인에서는, 이것과는 반대로 짝수 번째의 조, 홀수 번째의 조의 순서로 계조설정처리가 실행된 후, 홀수 번째의 조, 짝수 번째의 조의 순서로 계조설정처리가 실행된다(도 15b1 및 b2). 또한 계속되는 i+2라인에서는, 원래로 되돌아가서 홀수 번째의 조, 짝수 번째의 조의 순서로 계조설정처리가 실행된 후, 짝수 번째의 조 및 홀수 번째의 조의 순서로 계조설정처리가 실행된다(도 12c1 및 c2).
이에 따라 본 실시예에서는, 시간축 방향 및 주사선 방향으로의 계조설정 순서의 교체에 의해, 한층 더 확실하게 가로방향의 줄무늬의 발생을 방지해서 화질의 열화를 효과적으로 회피한다.
본 실시예에서는, 시간축 방향 및 주사선 방향으로의 계조설정 순서의 교체에 의해, 한층 더 확실하게 가로방향의 줄무늬의 발생을 방지해서 화질의 열화를 효과적으로 회피할 수 있다.
[실시예 8]
여기에서 상기의 실시예에 있어서는, 연속하는 2라인, 또는 3라인에서 동시에 임계값전압의 편차보정처리를 실행할 경우에 대해서 서술했지만, 본 발명은 이에 한정되지 않고, 4라인 이상에서 동시에 실행해도 좋다.
또 상기의 실시예에 있어서는, 연속하는 복수 라인에서 동시에 임계값전압의 편차보정처리를 실행할 경우에 대해서 서술했지만, 본 발명은 이에 한정되지 않고, 예를 들면 도 16에 나타낸 바와 같이 연속하는 소정 라인을 단위로 해서, 화살표 A로 나타내는 홀수 라인에서 동시에 임계값전압의 편차보정처리를 한 후, 계속해서 화살표 B로 나타내는 짝수 라인에서 동시에 임계값전압의 편차보정처리를 하는 경우 등, 동시에 임계값전압의 편차보정처리를 실행하는 복수 라인에 있어서는, 필요에 따라 여러 가지로 설정할 수 있다.
또 상기의 실시예에 있어서는, 화소 단위, 또는 주사선 방향으로 연속하는 적색, 녹색, 청색의 화소회로의 조 단위로, 주사선 방향으로, 계조설정처리의 순서를 교체하는 경우에 대해서 서술했지만, 본 발명은 이에 한정되지 않고, 필요에 따라서 여러 가지 복수 화소 단위로 계조설정처리의 순서를 교체하도록 하여, 상기의 실시예와 동일한 효과를 얻을 수 있다.
또 상기의 실시예에 있어서는, 2개의 트랜지스터와 신호레벨 유지용 콘덴서로 화소회로를 구성할 경우에 대해서 서술했지만, 본 발명은 이에 한정되지 않고, 예를 들면 배경기술에서 전술한 각종 구성에 의해 표시장치를 구성할 경우에 널리 적용할 수 있다.
구체적으로, 상기의 실시예에 있어서는, 구동 트랜지스터를 통해 신호레벨 유지용 콘덴서의 유기EL소자측 단의 전압을 설정할 경우에 대해서 서술했지만, 본 발명은 이에 한정되지 않고, 도 17에 대해서 상기한 바와 같이, 신호선를 통해 설정할 경우에도 널리 적용할 수 있고, 또 전용의 전원 및 트랜지스터를 설치해서 설정할 경우에도 널리 적용할 수 있다.
또 상기의 실시예에 있어서는, 준비처리에 있어서, 신호선를 통해 신호레벨 유지용 콘덴서의 유기EL소자측과는 반대측 단의 전압을 설정할 경우에 대해서 서술했지만, 본 발명은 이에 한정되지 않고, 전용의 전원 및 트랜지스터를 설치해서 설정할 경우에도 널리 적용할 수 있다.
또 상기의 실시예에 있어서는, 구동 트랜지스터에의 전원의 제어에 의해 발광, 비발광을 제어할 경우에 대해서 서술했지만, 본 발명은 이에 한정되지 않고, 도 17에 대해서 상기한 바와 같이, 전용의 트랜지스터에 의해 발광, 비발광을 제어할 경우에도 널리 적용할 수 있다.
이 때 이들 각종 화소회로의 구성에 있어서, 본 실시예와 같이 구동 트랜지스터의 임계값전압의 편차를 보정하기 위해서, 신호선의 전위를 교체하는 경우에 있어서는, 임계값전압의 보정에 사용 가능한 시간이 짧아진다. 또 이동도의 편차를 보정하는 기간을 설치할 경우에 있어서도, 마찬가지로, 임계값전압의 보정에 사용 가능한 시간이 짧아진다. 따라서 이들 경우, 복수 라인에서 동시에 임계값전압의 편차보정처리를 실행하면 이들 처리에 필요로 하는 시간을 충분하게 확보할 수 있지만, 이들 복수 라인 간에서 발광 휘도의 차이가 눈에 띄기 쉬워진다. 그렇지만 본 발명을 적용하면, 이것들 복수 라인 간에 있어서의 미묘한 발광 휘도의 차이에 있어서도, 확실하게 눈에 뜨이지 않게 할 수 있다.
또 상기의 실시예에서는, 발광소자에 유기EL소자를 사용할 경우에 대해서 서술했지만, 본 발명은 이에 한정되지 않고, 전류구동형 각종 발광소자를 사용할 경우에 널리 적용할 수 있다.
[산업상 이용 가능성]
본 발명은, 화상표시장치 및 화상표시방법에 관한 것으로서, 예를 들면 유기EL소자에 의한 액티브 매트릭스형 표시장치에 적용할 수 있다.
도 1은 본 발명의 실시예 1의 표시장치에 적용되는 계조설정처리 순서의 설명에 제공하는 타임 차트다.
도 2는 본 발명의 실시예 1의 표시장치를 나타내는 블럭도다.
도 3은 기타의 예에 의한 표시장치의 표시부를 나타내는 평면도다.
도 4는 도 2의 표시장치의 동작의 설명에 제공하는 타임 차트다.
도 5는 본 발명의 실시예 2의 표시장치의 동작의 설명에 제공하는 타임 차트다.
도 6은 본 발명의 실시예 3의 표시장치에 있어서의 계조설정처리 순서의 설명에 제공하는 타임 차트다.
도 7은 도 6과는 다른 예에 있어서의 계조설정처리 순서의 설명에 제공하는 타임 차트다.
도 8은 본 발명의 실시예 4의 표시장치의 동작의 설명에 제공하는 타임 차트다.
도 9는 본 발명의 실시예 5의 표시장치에 있어서의 계조설정처리 순서의 설명에 제공하는 타임 차트다.
도 10은 도 9과의 대비에 의해 종래예에 있어서의 계조설정처리 순서의 설명에 제공하는 타임 차트다.
도 11은 본 발명의 실시예 6의 표시장치에 있어서의 표시부의 구성을 나타내는 평면도다.
도 12는 도 11의 표시장치에 있어서의 계조설정처리 순서의 설명에 제공하는 타임 차트다.
도 13은 도 11과는 다른 예에 의한 표시부의 구성을 나타내는 평면도다.
도 14는 도 11 및 도 13과는 다른 예에 의한 표시부의 구성을 나타내는 평면도다.
도 15는 본 발명의 실시예 7의 표시장치에 있어서의 계조설정처리 순서의 설명에 제공하는 타임 차트다.
도 16은 기타의 실시예에 의한 계조설정처리 순서의 설명에 제공하는 평면도다.
도 17은 종래의 표시장치를 나타내는 블럭도다.
도 18은 구성을 간략화해서 생각해 볼 수 있는 표시장치를 나타내는 블럭도다.
도 19는 도 18의 표시장치의 동작의 설명에 제공하는 타임 차트다.
도 20은 도 18의 표시장치에 있어서의 계조설정처리 순서의 설명에 제공하는 타임 차트다.
도 21은 연속하는 라인에서 임계값전압의 보정처리를 동시에 실행했을 경우의 타임 차트다.
도 22는 도 21의 경우에 있어서의 표시장치의 동작의 설명에 제공하는 타임 차트다.
[부호의 설명]
1, 11, 21……표시장치, 3, 13, 23……신호선 구동회로,
5, 14, 24……주사선 구동회로, 6, 12, 22, 22A, 32, 42, 52……표시부,
7, 17, 17R, 17G, 17B……화소회로,
8……유기EL소자, TR1∼TR5……트랜지스터

Claims (10)

  1. 화소회로를 매트릭스 모양으로 배치해서 형성된 표시부에 대하여, 신호선 구동회로 및 주사선 구동회로에 의해 상기 화소회로를 구동함으로써, 상기 표시부에서 원하는 화상을 표시하는 화상표시장치로서,
    상기 화소회로는,
    적어도, 상기 주사선 구동회로로부터 출력되는 기록신호에 따라 상기 신호선 구동회로로부터 출력되는 구동신호를 출력하는 기록 트랜지스터와,
    상기 기록 트랜지스터로부터 출력된 상기 구동신호에 따라 구동용 전원을 공급하는 구동 트랜지스터와,
    상기 구동 트랜지스터의 게이트와 소스 사이에 접속되고, 상기 기록 트랜지스터로부터 출력되는 상기 구동신호를 유지하는 신호레벨 유지용 콘덴서와,
    상기 구동 트랜지스터로부터 공급된 구동용 전원에 의해 발광하는 발광소자를 갖고,
    상기 신호선 구동회로 및 주사선 구동회로의 구동에 의해, 비발광 기간과 발광 기간을 반복하고,
    상기 비발광 기간에, 상기 신호레벨 유지용 콘덴서의 단자간 전압을 상기 구동 트랜지스터의 임계값전압에 의존한 전압으로 설정하는 임계값전압의 편차보정처리를 실행한 후, 상기 기록 트랜지스터를 온 동작시켜서, 상기 발광소자의 발광 휘도를 나타내는 계조전압을 상기 신호레벨 유지용 콘덴서에 설정된 전압으로 보정해서 상기 구동 트랜지스터에 설정하는 계조설정처리를 실행하고,
    상기 발광 기간에, 상기 구동 트랜지스터에 의하여 상기 발광소자를 구동해서 상기 계조설정처리에서 설정된 계조로 상기 발광소자를 발광시키고,
    상기 표시부는,
    상기 신호선 구동회로 및 주사선 구동회로의 구동에 의해,
    복수 라인의 상기 화소회로에서, 상기 임계값전압의 편차보정처리를 동시에 실행한 후, 상기 계조설정처리를 순차 실행하고,
    상기 복수 라인의 상기 화소회로에서, 시간축 방향 및 또는 주사선 방향으로, 상기 임계값전압의 편차보정처리에 대한 상기 계조설정처리의 순서를 교체하고,
    연속하는 필드에 있어서, 상기 복수 라인에 있어서의 상기 계조설정처리의 순서를 순차 순환적으로 교체하는 것에 의해, 상기 복수 라인의 상기 화소회로에 있어서, 시간축 방향으로, 상기 임계값전압의 편차보정처리에 대한 상기 계조설정처리의 순서를 교체하는 것을 특징으로 하는 화상표시장치.
  2. 제 1항에 있어서,
    상기 화소회로는,
    상기 임계값전압의 편차보정처리에 있어서,
    상기 신호레벨 유지용 콘덴서의 단자간 전압을 상기 구동 트랜지스터의 임계값전압 이상의 전압으로 설정하는 준비처리 후, 상기 신호레벨 유지용 콘덴서의 단자간 전압을 상기 구동 트랜지스터를 통해 방전함으로써, 상기 신호레벨 유지용 콘덴서의 단자간 전압을 상기 구동 트랜지스터의 임계값전압으로 설정하고,
    상기 준비처리에 있어서,
    상기 기록 트랜지스터에 의해 상기 구동 트랜지스터의 게이트를 상기 신호선에 접속하여, 상기 신호선에 의해 상기 신호레벨 유지용 콘덴서의 게이트측 단을 소정 전압으로 설정하는 것과 함께,
    상기 구동 트랜지스터의 드레인 전압의 하강에 의해, 상기 구동 트랜지스터를 통해 상기 신호레벨 유지용 콘덴서의 상기 발광소자측 단의 전압을 하강시키는 것에 의해, 상기 신호레벨 유지용 콘덴서의 단자간 전압을 상기 구동 트랜지스터의 임계값전압 이상의 전압으로 설정하는 것을 특징으로 하는 화상표시장치.
  3. 제 1항에 있어서,
    상기 복수 라인이, 연속하는 라인인 것을 특징으로 하는 화상표시장치.
  4. 제 1항에 있어서,
    상기 표시부는,
    상기 계조설정처리의 순서의 교체에 연동하여, 상기 비발광 기간을 종료하는 타이밍을 교체하여, 상기 복수 라인의 화소회로에 있어서의 상기 발광 기간의 길이가 동일해지도록 설정된 것을 특징으로 하는 화상표시장치.
  5. 제 1항에 있어서,
    상기 복수 라인이, 연속하는 2라인이며,
    상기 표시부는,
    연속하는 필드에 있어서, 상기 연속하는 2라인에 있어서의 상기 계조설정처리의 순서를 교체하는 것에 의해, 상기 복수 라인의 상기 화소회로에 있어서, 시간축 방향으로, 상기 임계값전압의 편차보정처리에 대한 상기 계조설정처리의 순서를 교체하는 것을 특징으로 하는 화상표시장치.
  6. 삭제
  7. 제 1항에 있어서,
    상기 복수 라인이, 연속하는 3라인 이상이며,
    상기 표시부는,
    연속하는 필드에 있어서, 상기 복수 라인에 있어서의 상기 계조설정처리의 순서를 역전시킴으로써, 상기 복수 라인의 상기 화소회로에 있어서, 시간축 방향으 로, 상기 임계값전압의 편차보정처리에 대한 상기 계조설정처리의 순서를 교체하는 것을 특징으로 하는 화상표시장치.
  8. 제 1항에 있어서,
    상기 복수 라인이, 연속하는 복수 라인이며,
    상기 표시부는,
    연속하는 필드에 있어서, 상기 임계값전압의 편차보정처리를 동시에 실행해서 상기 계조설정처리를 순차 실행하는 상기 복수 라인을 교체하는 것에 의해, 상기 복수 라인의 화소회로에 있어서, 상기 시간축 방향으로, 상기 임계값전압의 편차보정처리에 대한 상기 계조설정처리의 순서를 교체하는 것을 특징으로 하는 화상표시장치.
  9. 제 1항에 있어서,
    상기 표시부는,
    상기 복수 라인의 상기 화소회로에 있어서, 주사선에 대한 접속이 상기 주사선 방향에서 달라지도록 설정됨으로써, 상기 주사선 방향으로, 상기 임계값전압의 편차보정처리에 대한 상기 계조설정처리의 순서를 교체하는 것을 특징으로 하는 화상표시장치.
  10. 화소회로를 매트릭스 모양으로 배치해서 형성된 표시부에 대하여, 신호선 구동회로 및 주사선 구동회로에 의해 상기 화소회로를 구동함으로써, 상기 표시부에서 원하는 화상을 표시하는 화상표시장치에 있어서의 화상표시방법으로서,
    상기 화소회로는,
    적어도, 상기 주사선 구동회로로부터 출력되는 기록신호에 따라 상기 신호선 구동회로로부터 출력되는 구동신호를 출력하는 기록 트랜지스터와,
    상기 기록 트랜지스터로부터 출력된 상기 구동신호에 따라 구동용 전원을 공급하는 구동 트랜지스터와,
    상기 구동 트랜지스터의 게이트와 소스 사이에 접속되고, 상기 기록 트랜지스터로부터 출력되는 상기 구동신호를 유지하는 신호레벨 유지용 콘덴서와,
    상기 구동 트랜지스터로부터 공급된 구동용 전원에 의해 발광하는 발광소자를 갖고,
    상기 화상표시방법은,
    상기 신호선 구동회로 및 주사선 구동회로의 구동에 의해, 상기 발광소자의 발광을 정지시키는 비발광 스텝과, 상기 발광소자를 발광시키는 발광 스텝을 반복하고,
    상기 비발광 스텝에서,
    상기 신호레벨 유지용 콘덴서의 단자간 전압을 상기 구동 트랜지스터의 임계값전압에 의존한 전압으로 설정하는 임계값전압의 편차보정처리를 실행한 후, 상기 기록 트랜지스터를 온 동작시켜서, 상기 발광소자의 발광 휘도를 나타내는 계조전압을 상기 신호레벨 유지용 콘덴서에 설정된 전압으로 보정해서 상기 구동 트랜지스터에 설정하는 계조설정처리를 실행하고,
    상기 발광 스텝에서,
    상기 구동 트랜지스터에 의해 상기 발광소자를 구동해서 상기 계조설정처리에서 설정된 계조로 상기 발광소자를 발광시키고,
    상기 비발광 스텝에서,
    상기 신호선 구동회로 및 주사선 구동회로의 구동에 의해,
    복수 라인의 상기 화소회로에 있어서, 상기 임계값전압의 편차보정처리를 동시에 실행한 후, 상기 계조설정처리를 순차 실행하고,
    상기 복수 라인의 상기 화소회로에 있어서, 시간축 방향 및 또는 주사선 방향으로, 상기 임계값전압의 편차보정처리에 대한 상기 계조설정처리의 순서를 교체하고,
    연속하는 필드에 있어서, 상기 복수 라인에 있어서의 상기 계조설정처리의 순서를 순차 순환적으로 교체하는 것에 의해, 상기 복수 라인의 상기 화소회로에 있어서, 시간축 방향으로, 상기 임계값전압의 편차보정처리에 대한 상기 계조설정처리의 순서를 교체하는 것을 특징으로 하는 화상표시방법.
KR1020090021034A 2008-03-26 2009-03-12 화상표시장치 및 화상표시방법 KR101533220B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2008080097A JP2009237041A (ja) 2008-03-26 2008-03-26 画像表示装置及び画像表示方法
JPJP-P-2008-080097 2008-03-26

Publications (2)

Publication Number Publication Date
KR20090102644A KR20090102644A (ko) 2009-09-30
KR101533220B1 true KR101533220B1 (ko) 2015-07-02

Family

ID=41116399

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090021034A KR101533220B1 (ko) 2008-03-26 2009-03-12 화상표시장치 및 화상표시방법

Country Status (5)

Country Link
US (1) US8054298B2 (ko)
JP (1) JP2009237041A (ko)
KR (1) KR101533220B1 (ko)
CN (1) CN101546519A (ko)
TW (1) TWI416466B (ko)

Families Citing this family (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009244665A (ja) * 2008-03-31 2009-10-22 Sony Corp パネルおよび駆動制御方法
JP2010002498A (ja) 2008-06-18 2010-01-07 Sony Corp パネルおよび駆動制御方法
EP2405418B1 (en) 2009-03-06 2015-08-12 Joled Inc. Image display apparatus and driving method therefor
KR101269370B1 (ko) 2009-05-26 2013-05-29 파나소닉 주식회사 화상 표시 장치 및 그 구동 방법
JP2011090241A (ja) * 2009-10-26 2011-05-06 Sony Corp 表示装置、及び、表示装置の駆動方法
JP2011118020A (ja) * 2009-12-01 2011-06-16 Sony Corp 表示装置、表示駆動方法
JP2011145531A (ja) * 2010-01-15 2011-07-28 Sony Corp 表示装置およびその駆動方法ならびに電子機器
JP5532964B2 (ja) * 2010-01-28 2014-06-25 ソニー株式会社 表示装置、表示駆動方法
JP2011203388A (ja) * 2010-03-24 2011-10-13 Toshiba Mobile Display Co Ltd 有機el表示装置及び有機el表示方法
KR101223488B1 (ko) * 2010-05-11 2013-01-17 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그의 구동방법
JP5554411B2 (ja) * 2010-07-12 2014-07-23 シャープ株式会社 表示装置およびその駆動方法
CN102687192B (zh) * 2010-09-06 2014-10-22 松下电器产业株式会社 显示装置及其驱动方法
KR101291396B1 (ko) * 2010-09-06 2013-07-30 파나소닉 주식회사 표시 장치 및 그 구동 방법
KR101809300B1 (ko) * 2010-09-06 2018-01-18 가부시키가이샤 제이올레드 표시 장치 및 그 구동 방법
KR101291433B1 (ko) * 2010-09-06 2013-07-30 파나소닉 주식회사 표시 장치 및 그 구동 방법
KR101383976B1 (ko) 2010-09-06 2014-04-10 파나소닉 주식회사 표시 장치 및 그 제어 방법
CN102576512B (zh) * 2010-09-06 2014-11-12 松下电器产业株式会社 显示装置及其控制方法
JP5627694B2 (ja) * 2010-09-06 2014-11-19 パナソニック株式会社 表示装置
CN103168324B (zh) * 2010-10-21 2015-08-05 夏普株式会社 显示装置及其驱动方法
JP2012237919A (ja) * 2011-05-13 2012-12-06 Sony Corp 画素回路、表示装置、電子機器、及び、画素回路の駆動方法
US9305486B2 (en) * 2011-06-29 2016-04-05 Joled Inc. Display device and method for driving same having selection control wire for scanning wires and secondary data wire
JP6074585B2 (ja) * 2012-07-31 2017-02-08 株式会社Joled 表示装置および電子機器、ならびに表示パネルの駆動方法
JP6074587B2 (ja) * 2012-08-06 2017-02-08 株式会社Joled 表示パネル、表示装置ならびに電子機器
WO2014097990A1 (ja) * 2012-12-19 2014-06-26 シャープ株式会社 駆動回路、表示装置および駆動方法
JP2014149486A (ja) * 2013-02-04 2014-08-21 Sony Corp 表示装置、表示装置の駆動方法、及び、電子機器
KR20150006637A (ko) * 2013-07-09 2015-01-19 삼성디스플레이 주식회사 유기전계발광 표시장치
JP2015043008A (ja) * 2013-08-26 2015-03-05 株式会社ジャパンディスプレイ 有機el表示装置
US20150123883A1 (en) * 2013-11-04 2015-05-07 Apple Inc. Display With Hybrid Progressive-Simultaneous Drive Pattern
JPWO2016103896A1 (ja) * 2014-12-22 2017-09-28 ソニー株式会社 表示装置、駆動回路、および駆動方法
KR20170036938A (ko) * 2015-09-24 2017-04-04 삼성디스플레이 주식회사 열화 보상 장치 및 이를 포함하는 표시 장치
JP6731238B2 (ja) * 2015-11-27 2020-07-29 ラピスセミコンダクタ株式会社 表示ドライバ
CN105788529A (zh) * 2016-05-10 2016-07-20 上海天马有机发光显示技术有限公司 一种有机发光显示面板及其驱动方法
KR102636733B1 (ko) * 2016-11-30 2024-02-14 삼성디스플레이 주식회사 발광 표시 장치
CN107025884B (zh) * 2017-05-04 2019-10-11 京东方科技集团股份有限公司 Oled像素补偿方法、补偿装置及显示装置
CN110570819B (zh) 2019-09-10 2022-06-21 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、阵列基板以及显示装置
CN112530369B (zh) * 2020-12-25 2022-03-25 京东方科技集团股份有限公司 一种显示面板、显示装置以及驱动方法
WO2023243302A1 (ja) * 2022-06-17 2023-12-21 ソニーグループ株式会社 表示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060041046A (ko) * 2004-11-08 2006-05-11 삼성에스디아이 주식회사 발광 표시장치 및 그의 구동방법
KR20070101324A (ko) * 2005-05-24 2007-10-16 가시오게산키 가부시키가이샤 표시 장치 및 그 구동 제어 방법
KR20070112714A (ko) * 2006-05-22 2007-11-27 소니 가부시끼 가이샤 표시장치 및 그 구동방법

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6201270B1 (en) * 1997-04-07 2001-03-13 Pao-Jung Chen High speed CMOS photodetectors with wide range operating region and fixed pattern noise reduction
JP2001195033A (ja) * 2000-01-06 2001-07-19 Toshiba Corp 表示装置の検査方法
US6919868B2 (en) * 2000-07-07 2005-07-19 Seiko Epson Corporation Circuit, driver circuit, electro-optical device, organic electroluminescent display device electronic apparatus, method of controlling the current supply to a current driven element, and method for driving a circuit
US6847171B2 (en) * 2001-12-21 2005-01-25 Seiko Epson Corporation Organic electroluminescent device compensated pixel driver circuit
JP3829778B2 (ja) * 2002-08-07 2006-10-04 セイコーエプソン株式会社 電子回路、電気光学装置、及び電子機器
JP4378087B2 (ja) * 2003-02-19 2009-12-02 奇美電子股▲ふん▼有限公司 画像表示装置
GB0400216D0 (en) * 2004-01-07 2004-02-11 Koninkl Philips Electronics Nv Electroluminescent display devices
JP4103850B2 (ja) 2004-06-02 2008-06-18 ソニー株式会社 画素回路及、アクティブマトリクス装置及び表示装置
US7173590B2 (en) 2004-06-02 2007-02-06 Sony Corporation Pixel circuit, active matrix apparatus and display apparatus
JP4160032B2 (ja) * 2004-09-01 2008-10-01 シャープ株式会社 表示装置およびその駆動方法
US7639211B2 (en) * 2005-07-21 2009-12-29 Seiko Epson Corporation Electronic circuit, electronic device, method of driving electronic device, electro-optical device, and electronic apparatus
JP4923527B2 (ja) 2005-11-14 2012-04-25 ソニー株式会社 表示装置及びその駆動方法
KR101171188B1 (ko) * 2005-11-22 2012-08-06 삼성전자주식회사 표시 장치 및 그 구동 방법
CN1975842B (zh) * 2005-11-29 2012-07-04 株式会社日立显示器 有机el显示装置
KR101197768B1 (ko) * 2006-05-18 2012-11-06 엘지디스플레이 주식회사 유기전계발광표시장치의 화소 회로
US7696965B2 (en) * 2006-06-16 2010-04-13 Global Oled Technology Llc Method and apparatus for compensating aging of OLED display
JP4270310B2 (ja) * 2007-03-29 2009-05-27 カシオ計算機株式会社 アクティブマトリックス型表示装置の駆動回路、駆動方法及びアクティブマトリックス型表示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060041046A (ko) * 2004-11-08 2006-05-11 삼성에스디아이 주식회사 발광 표시장치 및 그의 구동방법
KR20070101324A (ko) * 2005-05-24 2007-10-16 가시오게산키 가부시키가이샤 표시 장치 및 그 구동 제어 방법
KR20070112714A (ko) * 2006-05-22 2007-11-27 소니 가부시끼 가이샤 표시장치 및 그 구동방법

Also Published As

Publication number Publication date
TW201003602A (en) 2010-01-16
KR20090102644A (ko) 2009-09-30
US8054298B2 (en) 2011-11-08
TWI416466B (zh) 2013-11-21
JP2009237041A (ja) 2009-10-15
CN101546519A (zh) 2009-09-30
US20090244055A1 (en) 2009-10-01

Similar Documents

Publication Publication Date Title
KR101533220B1 (ko) 화상표시장치 및 화상표시방법
JP4314638B2 (ja) 表示装置及びその駆動制御方法
KR101589901B1 (ko) 화상표시장치 및 화상표시장치의 구동방법
JP4983018B2 (ja) 表示装置及びその駆動方法
KR101559370B1 (ko) 화상표시장치
TWI433107B (zh) An image display device, and an image display device
JP5023906B2 (ja) 表示装置及び表示装置の駆動方法
TWI396161B (zh) 顯示裝置與其驅動方法
JP7116539B2 (ja) 表示装置
JP2009244666A (ja) パネルおよび駆動制御方法
KR101581959B1 (ko) 화상 표시 장치 및 화상 표시 장치의 구동 방법
KR20090028429A (ko) 표시장치 및 표시장치의 구동방법
JP2014219516A (ja) 画素回路及びその駆動方法
US8553022B2 (en) Image display device and driving method of image display device
JP2010054564A (ja) 画像表示装置及び画像表示装置の駆動方法
KR20100047817A (ko) 화상 표시 장치 및 화상 표시 장치의 구동 방법
JP2010060601A (ja) 画像表示装置及び画像表示装置の駆動方法
JP2009008872A (ja) 表示装置及び表示装置の駆動方法
JP2009008873A (ja) 表示装置及び表示装置の駆動方法
JP2009122231A (ja) 表示装置及び表示装置の駆動方法
JP2011145481A (ja) 表示装置、表示駆動方法
JP5067134B2 (ja) 表示装置及び表示装置の駆動方法
JP2009122228A (ja) 表示装置及び表示装置の駆動方法
JP2011191620A (ja) 表示装置、表示駆動方法
JP2009122230A (ja) 表示装置及び表示装置の駆動方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180619

Year of fee payment: 4