KR101269370B1 - 화상 표시 장치 및 그 구동 방법 - Google Patents

화상 표시 장치 및 그 구동 방법 Download PDF

Info

Publication number
KR101269370B1
KR101269370B1 KR1020117024980A KR20117024980A KR101269370B1 KR 101269370 B1 KR101269370 B1 KR 101269370B1 KR 1020117024980 A KR1020117024980 A KR 1020117024980A KR 20117024980 A KR20117024980 A KR 20117024980A KR 101269370 B1 KR101269370 B1 KR 101269370B1
Authority
KR
South Korea
Prior art keywords
voltage
driving
light emitting
signal
threshold
Prior art date
Application number
KR1020117024980A
Other languages
English (en)
Other versions
KR20120022808A (ko
Inventor
신야 오노
Original Assignee
파나소닉 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 파나소닉 주식회사 filed Critical 파나소닉 주식회사
Publication of KR20120022808A publication Critical patent/KR20120022808A/ko
Application granted granted Critical
Publication of KR101269370B1 publication Critical patent/KR101269370B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • G09G2300/0866Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0221Addressing of scan or signal lines with use of split matrices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Abstract

구동 트랜지스터의 역치 전압을 고정밀도로 보정할 수 있는 기간이 확보된 화상 표시 장치 및 그 구동 방법을 제공하는 것으로서, 매트릭스형상으로 배치된 복수의 발광 화소를 갖는 화상 표시 장치로서, 각 발광 화소는, 발광 휘도를 결정하는 신호 전압을 구동 전류로 변환하는 구동 트랜지스터와, 구동 전류가 흐름으로써 발광하는 발광 소자와, 기준 전압이 인가됨으로써 구동 트랜지스터의 역치 전압을 검출하는 역치 전압 검출부를 구비하고, 복수의 발광 화소는, 복수의 발광 화소행을 1구동 블록으로 한 2이상의 구동 블록을 구성하고, 화상 표시 장치는, 동일한 구동 블록에 속하는 모든 발광 화소에 대하여, 소정의 기간에 있어서 기준 전압 및 전원 전압의 공급을 각각 동일한 타이밍에서 제어하고, 상이한 구동 블록간에서는 다른 타이밍에서 기준 전압 및 전원 전압의 공급을 제어한다.

Description

화상 표시 장치 및 그 구동 방법{IMAGE DISPLAY DEVICE AND METHOD FOR DRIVING SAME}
본 발명은, 화상 표시 장치 및 그 구동 방법에 관한 것으로, 특히 전류 구동형의 발광 소자를 이용한 화상 표시 장치 및 그 구동 방법에 관한 것이다.
전류 구동형의 발광 소자를 이용한 화상 표시 장치로서, 유기 일렉트로 루미네슨스(EL) 소자를 이용한 화상 표시 장치가 알려져 있다. 이 스스로 발광하는 유기 EL 소자를 이용한 유기 EL 표시 장치는, 액정 표시 장치에 필요한 백라이트가 불필요하여 장치의 박형화에 최적이다. 또한, 시야각에도 제한이 없기 때문에, 차세대의 표시 장치로서 실용화가 기대되고 있다. 또한, 유기 EL 표시 장치에 이용되는 유기 EL 소자는, 각 발광 소자의 휘도가 소자에 흐르는 전류치에 의해 제어되는 점에서, 액정 셀이 셀에 인가되는 전압에 의해 제어되는 것과는 다르다.
유기 EL 표시 장치에서는, 통상, 화소를 구성하는 유기 EL 소자가 매트릭스형상으로 배치된다. 복수의 행 전극(주사선)과 복수의 열 전극(데이터선)의 교점에 유기 EL 소자를 설치하고, 선택한 행 전극과 복수의 열 전극의 사이에 데이터 신호에 상당하는 전압을 인가하도록 하여 유기 EL 소자를 구동하는 것을 패시브 매트릭스형의 유기 EL 디스플레이라고 부른다.
한편, 복수의 주사선과 복수의 데이터선의 교점에 스위칭 박막 트랜지스터(TFT:Thin Film Transistor)를 설치하고, 이 스위칭 TFT에 구동 소자의 게이트를 접속하고, 선택한 주사선을 통하여 이 스위칭 TFT를 온시켜서 신호선으로부터 데이터 신호를 구동 소자에 입력한다. 이 구동 소자에 의해 유기 EL 소자를 구동하는 것을 액티브 매트릭스형의 유기 EL 표시 장치라고 부른다.
액티브 매트릭스형의 유기 EL 표시 장치는, 각 행 전극(주사선)을 선택하고 있는 기간만, 장치에 접속된 유기 EL 소자가 발광하는 패시브 매트릭스형의 유기 EL 표시 장치와는 달리, 다음 주사(선택)까지 유기 EL 소자를 발광시키는 것이 가능하기 때문에, 주사선의 수가 증가해도 디스플레이의 휘도 감소를 초래하지 않는다. 따라서, 액티브 매트릭스형의 유기 EL 표시 장치는, 저전압으로 구동할 수 있고, 저소비 전력화가 가능해진다. 그러나, 액티브 매트릭스형의 유기 EL 디스플레이에서는, 구동 트랜지스터의 특성 편차에 기인하여, 동일한 데이터 신호를 부여해도, 각 화소에 있어서 유기 EL 소자에 흐르는 전류가 상이한 것에 기인하여 휘도가 달라, 휘도 얼룩이 발생한다고 하는 결점이 있다.
이 문제에 대하여, 예를 들면, 특허문헌 1에서는, 구동 트랜지스터의 특성의 편차에 의한 휘도 얼룩의 보상 방법으로서, 간단한 화소 회로에서, 화소마다의 특성 편차를 보상하는 방법이 개시되어 있다.
도 10은, 특허문헌 1에 기재된 종래의 화상 표시 장치의 구성을 나타내는 블록도이다. 동 도면에 기재된 화상 표시 장치(500)는, 화소 어레이부(502)와, 이를 구동하는 구동부로 이루어진다. 화소 어레이부(502)는, 행마다 배치된 주사선(701∼70m)과, 열마다 배치된 신호선(601∼60n)과, 양자가 교차하는 부분에 배치된 행렬상의 발광 화소(501)와, 행마다 배치된 급전선(801∼80m)을 구비한다. 또한, 구동부는, 신호 셀렉터(503)와, 주사선 구동부(504)와, 급전선 구동부(505)를 구비한다.
주사선 구동부(504)는, 각 주사선(701∼70m)에 수평 주기(1H)로 순차 제어 신호를 공급하여 발광 화소(501)를 행 단위로 선 순차 주사한다. 급전선 구동부(505)는, 이 선 순차 주사에 맞추어 각 급전선(801∼80m)에 제1 전압과 제2 전압으로 전환하는 전원 전압을 공급한다. 신호 셀렉터(503)는, 이 선 순차 주사에 맞추어 영상 신호가 되는 휘도 신호 전압과 기준 전압을 전환하여 열형상의 신호선(601∼60n)에 공급한다.
여기에서, 열형상의 신호선(601∼60n)은, 각각, 열마다 2개 배치되어 있고, 한쪽의 신호선은 홀수행의 발광 화소(501)에 기준 전압 및 신호 전압을 공급하고, 다른쪽의 신호선은 짝수행의 발광 화소(501)에 기준 전압 및 신호 전압을 공급하고 있다.
도 11은, 특허문헌 1에 기재된 종래의 화상 표시 장치가 갖는 발광 화소의 회로 구성도이다. 또한, 동 도면에는 1행째 또한 1열째의 발광 화소(501)를 기재하고 있다. 이 발광 화소(501)에 대하여 주사선(701), 급전선(801) 및 신호선(601)이 배치되어 있다. 또한, 신호선(601)은 2개 있는 중의 1개가, 발광 화소(501)에 접속되어 있다. 발광 화소(501)는, 스위칭 트랜지스터(511)와, 구동 트랜지스터(512)와, 유지 용량 소자(513)와, 발광 소자(514)를 구비한다. 스위칭 트랜지스터(511)는, 게이트가 주사선(701)에, 소스 및 드레인의 한쪽이 신호선(601)에, 그 다른쪽이 구동 트랜지스터(512)의 게이트에 각각 접속되어 있다. 구동 트랜지스터(512)는, 소스가 발광 소자(514)의 애노드에, 드레인이 급전선(801)에 각각 접속되어 있다. 발광 소자(514)는, 캐소드가 접지 배선(515)에 접속되어 있다. 유지 용량 소자(513)는, 구동 트랜지스터(512)의 소스 및 게이트에 접속되어 있다.
상기 구성에 있어서, 급전선 구동부(505)는, 신호선(601)이 기준 전압인 상태에서, 급전선(801)을 제1 전압(고전압)으로부터 제2 전압(저전압)으로 전환한다. 주사선 구동부(504)는, 마찬가지로 신호선(601)이 기준 전압인 상태에서, 주사선(701)의 전압을 “H”레벨로 하여 스위칭 트랜지스터(511)를 도통시키고, 기준 전압을 구동 트랜지스터(512)의 게이트에 인가함과 더불어, 구동 트랜지스터(512)의 소스를 리셋 전압인 제2 전압에 설정한다. 이상의 동작에 의해, 구동 트랜지스터(512)의 역치 전압(Vth)의 보정을 위한 준비가 완료된다. 계속해서, 급전선 구동부(505)는, 신호선(601)의 전압이 기준 전압으로부터 신호 전압으로 전환되기 전의 보정 기간에, 급전선(801)의 전압을 제2 전압으로부터 제1 전압으로 전환하고, 구동 트랜지스터(512)의 역치 전압(Vth)에 상당하는 전압을 유지 용량 소자(513)에 유지시킨다. 다음에, 스위칭 트랜지스터(511)의 전압을 “H”레벨로 하여 신호 전압을 유지 용량 소자(513)에 유지시킨다. 즉, 이 신호 전압은, 먼저 유지된 구동 트랜지스터(512)의 역치 전압(Vth)에 상당하는 전압에 가산되어 유지 용량 소자(513)에 기록된다. 그리고, 구동 트랜지스터(512)는, 제1 전압에 있는 급전선(801)으로부터 전류의 공급을 받아, 상기 유지 전압에 따른 구동 전류를 발광 소자(514)에 흐르게 한다.
상술한 동작에서는, 신호선(601)은 열마다 2개 배치되어 있으므로, 각 신호선이 기준 전압에 있는 시간대를 길게 하고 있다. 따라서, 구동 트랜지스터(512)의 역치 전압(Vth)에 상당하는 전압을 유지 용량 소자(513)에 유지하기 위한 보정 기간을 확보하도록 하고 있다.
도 12는, 특허문헌 1에 기재된 화상 표시 장치의 동작 타이밍 차트이다. 동 도면에는, 위로부터 순서대로, 1라인째의 주사선(701) 및 급전선(801), 2라인째의 주사선(702) 및 급전선(802), 3라인째의 주사선(703) 및 급전선(803), 홀수행의 발광 화소에 할당된 신호선, 짝수행의 발광 화소에 할당된 신호선의 신호 파형이 기재되어 있다. 주사선에 인가되는 주사 신호는, 1수평 기간(1H)씩 순차적으로 1라인마다 시프트해 간다. 1라인분의 주사선에 인가되는 주사 신호는, 2개의 펄스를 포함하고 있다. 1번째의 펄스는 시간폭이 길어 1H 이상이다. 2번째의 펄스는 시간폭이 좁아, 1H의 일부이다. 1번째의 펄스는 상술한 역치 보정 기간에 대응하고, 2번째의 펄스는 신호 전압 샘플링 기간 및 이동도 보정 기간에 대응하고 있다. 또한, 급전선에 공급되는 전원 펄스도 1H 주기로 1라인마다 시프트해 간다. 이에 대하여, 각 신호선은 2H에 1회, 신호 전압이 인가되어, 기준 전압에 있는 시간대를 1H 이상 확보하는 것이 가능해진다.
이상과 같이 , 특허문헌 1에 기재된 종래의 화상 표시 장치에서는, 발광 화소마다 구동 트랜지스터(512)의 역치 전압(Vth)에 편차가 있어도, 역치 전압 보정 기간이 확보됨으로써, 발광 화소마다 당해 편차는 캔슬되어, 화상의 휘도 얼룩 억제가 도모된다.
특허문헌 1: 일본국 특허공개 2008-122633호 공보
그러나, 특허문헌 1에 기재된 종래의 화상 표시 장치 및 구동 방법에서는, 발광 화소열마다 2개의 신호선이 배치되어 있는데, 구동 트랜지스터의 역치 전압(Vth)의 보정 기간은 2H 미만이며, 고정밀도의 보정이 요구되는 화상 표시 장치로서는 한계가 있다.
또한, 특허문헌 1에 기재된 종래의 화상 표시 장치 및 구동 방법에서는, 발광 화소행마다 배치된 주사선 및 급전선의 신호 레벨의 온 오프가 많다. 이 때문에, 표시 패널이 대면적화됨에 따라, 행 수도 증가하므로 각 구동 회로로부터 출력되는 신호가 많아지고, 또한, 그 신호 전환의 주파수가 높아지기 때문에 주사선 구동 회로 및 급전선 구동 회로의 신호 출력 부하가 증가한다. 또한, 상술의 신호 전환 주파수의 증대에 따라, 특히 데이터선에 존재하는 기생 용량에 대한 챠지·디스챠지에 따른 소비 전력이 증대한다.
상기 과제를 감안하여, 본 발명은, 구동 트랜지스터의 역치 전압을 고정밀도로 보정할 수 있는 기간이 확보된 화상 표시 장치 및 그 구동 방법을 제공하는 것을 목적으로 한다. 추가하여, 구동 회로의 출력 부하가 저감된 화상 표시 장치 및 그 구동 방법을 제공하는 것을 목적으로 한다.
상기 목적을 달성하기 위해서, 본 발명에 관련된 화상 표시 장치는, 매트릭스형상으로 배치된 복수의 발광 화소를 갖는 화상 표시 장치로서, 상기 복수의 발광 화소의 각각은, 발광 휘도를 결정하는 신호 전압이 게이트에 인가됨으로써 당해 신호 전압을 구동 전류로 변환하는 구동 트랜지스터와, 상기 구동 전류가 흐름으로써 발광하는 발광 소자와, 기준 전압이 상기 구동 트랜지스터의 게이트에 인가됨으로써 상기 구동 트랜지스터의 역치 전압을 검출하는 역치 전압 검출부를 구비하고, 상기 복수의 발광 화소는, 복수의 발광 화소행을 1구동 블록으로 한 2이상의 구동 블록을 구성하고, 상기 화상 표시 장치는, 동일한 상기 구동 블록에 속하는 모든 상기 역치 전압 검출부가 동시에 상기 역치 전압을 검출하도록, 동일한 상기 구동 블록에 속하는 모든 발광 화소에 대하여, 소정의 기간에 있어서 상기 기준 전압 및 전원 전압의 공급을 각각 동일한 타이밍에서 제어하고, 상이한 상기 구동 블록간에서는, 상기 타이밍과 다른 타이밍에서 상기 기준 전압 및 전원 전압의 공급을 제어하는 제어부를 구비하는 것을 특징으로 한다.
상기 구성에 의해, 구동 트랜지스터의 역치 전압을 검출하는 기간을 구동 블록 내에서 일치시키는 것이 가능해지고, 최대로 1프레임 기간을 구동 블록수로 분할한 기간을 역치 전압 검출 기간으로서 할당하는 것이 가능해진다. 따라서, 고정밀도로 보정된 구동 전류가 발광 소자에 흘러, 화상 표시 품질을 향상시키는 것이 가능해진다. 또한, 제어부는, 역치 전압 검출 기간에 있어서 구동 블록 내에서 동시 제어하는, 즉, 동일한 구동 블록에 대하여 동일한 제어 신호를 출력할 수 있으므로 제어부의 출력 부하가 저감된다.
또한, k(k는 자연수)번째의 구동 블록에 속하는 발광 화소가 갖는 상기 구동 트랜지스터의 게이트에는, 발광 화소열마다 배치된 제1 신호선을 통하여 상기 신호 전압 및 상기 기준 전압이 인가되고, (k+1)번째의 구동 블록에 속하는 발광 화소가 갖는 상기 구동 트랜지스터의 게이트에는, 발광 화소열마다 배치된 제2 신호선을 통하여 상기 신호 전압 및 상기 기준 전압이 인가되고, 상기 제어부는, 상기 제1 신호선 및 상기 제2 신호선에 대하여 상기 신호 전압 및 상기 기준 전압을 서로 배타적으로 공급하는 것을 특징으로 한다.
이에 따라, k번째의 구동 블록에 있어서 신호 전압이 샘플링되어 있는 기간에, (k+1)번째의 구동 블록에 있어서 기준 전압 인가에 의한 역치 전압 보정 기간이 설정된다. 따라서, 역치 전압 보정 기간은, 발광 화소행마다 분할되는 것이 아니라, 구동 블록마다 분할될 수 있다. 따라서, 표시 영역이 대면적화될수록, 상대적인 역치 전압 보정 기간을 길게 설정하는 것이 가능해진다.
또한, 상기 화상 표시 장치는, 발광 화소행마다 배치된 주사선과, 발광 화소행마다 배치되어, 상기 기준 전압보다도 낮은 전압인 제1 전압과, 상기 기준 전압보다도 높은 전압인 제2 전압을 공급하는 제1 전원선과, 제2 전원선을 더 구비하고, 상기 역치 전압 검출부는, 한쪽의 단자가 상기 구동 트랜지스터의 게이트에 접속되고, 다른쪽의 단자가 상기 구동 트랜지스터의 소스 및 드레인의 한쪽에 접속되고, 적어도 상기 신호 전압 혹은 상기 기준 전압에 대응한 전압을 유지하는 유지 용량 소자로 이루어지고, 상기 구동 트랜지스터는, 소스 및 드레인의 다른쪽이 상기 제1 전원선에 접속되고, 상기 발광 소자는, 한쪽의 단자가 상기 제2 전원선에 접속되고, 다른쪽의 단자가 상기 구동 트랜지스터의 소스 및 드레인의 한쪽에 접속되고, 상기 k번째의 구동 블록에 속하는 발광 화소는, 게이트가 상기 주사선에 접속되고, 소스 및 드레인의 한쪽이 상기 제1 신호선에 접속되고, 소스 및 드레인의 다른쪽이 상기 역치 전압 검출부에 접속되고, 상기 제1 신호선과 상기 구동 트랜지스터의 게이트의 도통 및 비도통을 전환하는 제1 선택 트랜지스터를 더 구비하고, 상기 (k+1)번째의 구동 블록에 속하는 발광 화소는, 게이트가 상기 주사선에 접속되고, 소스 및 드레인의 한쪽이 상기 제2 신호선에 접속되고, 소스 및 드레인의 다른쪽이 상기 구동 트랜지스터의 게이트에 접속되고, 상기 제2 신호선과 상기 구동 트랜지스터의 게이트의 도통 및 비도통을 전환하는 제2 선택 트랜지스터를 더 구비하고, 상기 제어부는, 상기 제1 전원선에 공급하는 전원 전압을 가변 구동하고, 상기 기준 전압을 상기 제1 신호선에 공급하고 있는 기간에는, 상기 k번째의 상기 구동 블록에 배치된 모든 상기 제1 전원선에 대하여 동일한 구동 타이밍에서 상기 제1 전압으로부터 상기 제2 전압으로 변화시키고, 상기 기준 전압을 상기 제2 신호선에 공급하고 있는 기간에는, 상기 (k+1)번째의 상기 구동 블록에 배치된 모든 상기 제1 전원선에 대하여 동일한 구동 타이밍에서 상기 제1 전압으로부터 상기 제2 전압으로 변화시키는 것을 특징으로 한다.
이에 따라, 구동 트랜지스터의 전원선인 제1 전원선에 대한 전압 공급에 있어서, 역치 전압 검출 기간 내에서는 동일 구동 블록에 배치된 모든 제1 전원선에 대하여 동일한 전원 전압을 출력할 수 있으므로 제어부의 부하가 저감한다. 또한, 제1 전원선의 전압 제어에 의해, 회로 부품의 증가를 수반하지 않고, 구동 트랜지스터, 선택 트랜지스터 및 유지 용량 소자라는 기본적인 구동 회로 구성으로 고정밀도의 역치 보정을 실현하는 것이 가능해진다.
또한, 동일한 상기 구동 블록에 배치된 모든 상기 제1 전원선은 공통화되어 있고, 상기 제어부는, 상기 모든 상기 제1 전원선에 대하여, 전체 기간에 있어서 동일한 구동 타이밍에서 상기 전원 전압을 구동해도 된다.
구동 트랜지스터의 구동 전류를 전원 전압에 의해 제어하는 방식에서는, 역치 전압 보정 기간에 있어서는, 제1 전원선은 동일 구동 블록 내에서는 동일 구동되는데, 신호 전압의 유지 용량 소자에의 기록 및 발광에 있어서는 발광 화소행 순으로 행해지고, 이에 호응하여 소광 시에는 제1 전원선을 발광 화소행 순으로 구동시킬 필요가 있다. 이에 대하여, 신호선으로부터 공급되는 발광 화소행마다의 신호 전압에 제로 전압을 공급하는 기간을 설정하고, 당해 제로 전압 기간에 있어서 선택 트랜지스터를 도통 상태로 함으로써, 구동 트랜지스터의 게이트에는 제로 전압이 기록되어 동시에 소광시킬 수 있다. 이 방식에 의하면, 동일 구동 블록 내에 있어서, 역치 전압 검출 기간뿐만 아니라, 소광 동작 시에 있어서도 제1 전원선을 개별 구동시킬 필요가 없다. 따라서, 동일 구동 블록 내에 배치된 제1 전원선을 공통화시키는 것이 가능해지고, 제어부로부터의 출력선의 개수를 저감하는 것이 가능해진다.
또한, 본 발명은, 이러한 특징적인 수단을 구비하는 화상 표시 장치로서 실현할 수 있을 뿐만 아니라, 화상 표시 장치에 포함되는 특징적인 수단을 단계로 하는 화상 표시 장치의 구동 방법으로서 실현할 수 있다.
본 발명의 화상 표시 장치 및 그 구동 방법에 의하면, 구동 트랜지스터의 역치 전압 보정 기간 및 타이밍을 구동 블록 내에서 일치시키는 것이 가능해지므로, 당해 보정 기간을 1프레임 기간에 대하여 크게 취할 수 있으므로, 고정밀도로 보정된 구동 전류가 발광 소자에 흘러, 화상 표시 품질이 향상된다. 또한 상기 보정 기간에 있어서의 제어부가 출력하는 신호 레벨의 전환 회수를 줄일 수 있으므로, 제어부의 출력 부하가 저감된다.
도 1은 본 발명의 실시의 형태 1에 관련된 화상 표시 장치의 전기적인 구성을 나타내는 블록도이다.
도 2a는 본 발명의 실시의 형태 1에 관련된 화상 표시 장치에 있어서의 홀수 구동 블록의 발광 화소의 회로 구성도이다.
도 2b는 본 발명의 실시의 형태 1에 관련된 화상 표시 장치에 있어서의 짝수 구동 블록의 발광 화소의 회로 구성도이다.
도 3a는 본 발명의 실시의 형태 1에 관련된 화상 표시 장치에 있어서의 홀수 구동 블록의 발광 화소의 구체적인 회로 구성도이다.
도 3b는 본 발명의 실시의 형태 1에 관련된 화상 표시 장치에 있어서의 짝수 구동 블록의 발광 화소의 구체적인 회로 구성도이다.
도 4는 본 발명의 실시의 형태 1에 관련된 화상 표시 장치의 구동 방법의 동작 타이밍 차트이다.
도 5는 본 발명의 실시의 형태 1에 관련된 구동 방법에 의해 발광한 구동 블록의 상태 천이도이다.
도 6은 본 발명의 실시의 형태 1에 관련된 화상 표시 장치의 동작 플로우 챠트이다.
도 7은 본 발명의 실시의 형태 2에 관련된 화상 표시 장치가 갖는 표시 패널의 일부를 나타내는 회로 구성도이다.
도 8은 본 발명의 실시의 형태 2에 관련된 화상 표시 장치의 구동 방법의 동작 타이밍 차트이다.
도 9는 본 발명의 화상 표시 장치를 내장한 박형 플랫 TV의 외관도이다.
도 10은 특허문헌 1에 기재된 종래의 화상 표시 장치의 구성을 나타내는 블록도이다.
도 11은 특허문헌 1에 기재된 종래의 화상 표시 장치가 갖는 발광 화소의 회로 구성도이다.
도 12는 특허문헌 1에 기재된 화상 표시 장치의 동작 타이밍 차트이다.
(실시의 형태 1)
본 실시의 형태에 있어서의 화상 표시 장치는, 매트릭스형상으로 배치된 복수의 발광 화소를 갖는 화상 표시 장치로서, 각 발광 화소는, 발광 휘도를 결정하는 신호 전압을 구동 전류로 변환하는 구동 트랜지스터와, 당해 구동 전류가 흐름으로써 발광하는 발광 소자와, 구동 트랜지스터의 역치 전압을 검출하는 역치 전압 검출부를 구비하고, 상기 복수의 발광 화소는, 복수의 발광 화소행을 1구동 블록으로 한 2이상의 구동 블록을 구성한다. 또한, 상기 화상 표시 장치는, 동일한 구동 블록에 속하는 모든 역치 전압 검출부가 동시에 역치 전압을 검출하도록, 소정의 기간에 있어서 동일한 구동 블록에 속하는 모든 발광 화소에 대하여, 기준 전압의 공급 및 구동 전류의 온 오프를 각각 동일한 타이밍에서 제어하는 제어부를 구비한다. 이에 따라, 구동 트랜지스터의 역치 전압을 검출하는 기간을 구동 블록 내에서 일치시키는 것이 가능해지고, 최대로 1프레임 기간을 구동 블록수로 분할한 기간을 역치 전압 검출 기간으로서 할당하는 것이 가능해진다. 따라서, 고정밀도의 구동 전류가 발광 소자에 흘러, 화상 표시 품질을 향상시키는 것이 가능해진다.
이하, 본 발명의 실시의 형태에 대해서, 도면을 참조하면서 설명한다.
도 1은 본 발명의 실시의 형태 1에 관련된 화상 표시 장치의 전기적인 구성을 나타내는 블록도이다. 동 도면에 있어서의 화상 표시 장치(1)는, 표시 패널(10)과, 제어 회로(20)를 구비한다. 표시 패널(10)은, 복수의 발광 화소(11A 및 11B)와, 신호선군(12)과 제어선군(13)과 주사/제어선 구동 회로(14)와, 신호선 구동 회로(15)를 구비한다.
발광 화소(11A 및 11B)는, 표시 패널(10) 상에, 매트릭스형상으로 배치되어 있다. 여기에서, 발광 화소(11A 및 11B)는, 복수의 발광 화소행을 1구동 블록으로 하는 2이상의 구동 블록을 구성하고 있다. 발광 화소(11A)는, 홀수번째의 구동 블록을 구성하고, 또한, 발광 화소(11B)는 짝수번째의 구동 블록을 구성한다.
신호선군(12)은, 발광 화소열마다 배치된 복수의 신호선으로 이루어진다. 여기에서, 각 발광 화소열에 대해서 2개의 신호선이 배치되어 있고, 홀수번째의 구동 블록의 발광 화소는 한쪽의 신호선에 접속되고, 짝수번째의 구동 블록의 발광 화소는 다른쪽의 신호선에 접속되어 있다.
제어선군(13)은, 발광 화소마다 배치된 주사선 및 전원선으로 이루어진다.
주사/제어선 구동 회로(14)는, 제어선군(13)의 각 주사선에 주사 신호를, 또한, 각 전원선에 가변 전압을 출력함으로써, 발광 화소가 갖는 회로 소자를 구동한다.
신호선 구동 회로(15)는, 신호선군(12)의 각 신호선에 발광 휘도를 결정하는 신호 전압 또는 구동 트랜지스터의 역치 전압을 검출하기 위한 기준 전압을 출력함으로써, 발광 화소가 갖는 회로 소자를 구동한다.
제어 회로(20)는, 주사/제어선 구동 회로(14)로부터 출력되는 주사 신호 및 가변 전압의 출력 타이밍 및 전압 레벨을 제어한다. 또한, 제어 회로(20)는, 신호 선 구동 회로(15)로부터 출력되는 신호 전압 또는 기준 전압을 출력하는 타이밍을 제어한다.
또한, 제어 회로(20), 주사/제어선 구동 회로(14) 및 신호선 구동 회로(15)는, 각 발광 화소의 동작을 제어하는 제어부를 구성한다.
도 2a는, 본 발명의 실시의 형태 1에 관련된 화상 표시 장치에 있어서의 홀수 구동 블록의 발광 화소의 회로 구성도이고, 도 2b는, 본 발명의 실시의 형태 1에 관련된 화상 표시 장치에 있어서의 짝수 구동 블록의 발광 화소의 회로 구성도이다. 도 2A 및 도 2B에 기재된 발광 화소(11A 및 11B)는, 모두, 역치 전압 검출부(16)와, 전원선(110)과, 유기 EL(일렉트로 루미네슨스) 소자(112)와, 구동 트랜지스터(113)와, 주사선(130)과, 제1 신호선(151)과, 제2 신호선(152)을 구비한다. 또한, 발광 화소(11A)는, 선택 트랜지스터(116A)를 더 구비하고, 발광 화소(11B)는, 선택 트랜지스터(116B)를 더 구비한다.
유기 EL 소자(112)는, 예를 들면, 캐소드가 제2 전원선인 전원선(111)에 접속되어 애노드가 구동 트랜지스터(113)의 소스(120)에 접속된 발광 소자이며, 구동 트랜지스터(113)의 구동 전류가 흐름으로써 발광한다.
구동 트랜지스터(113)는, 드레인이 제1 전원선인 전원선(110)에 접속되고, 게이트가 역치 전압 검출부(16)에 접속되어 있다. 구동 트랜지스터(113)는, 게이트에 신호 전압에 대응한 전압이 인가됨으로써, 당해 전압에 대응한 드레인 전류로 변환한다. 그리고, 이 드레인 전류는, 구동 전류로서 유기 EL 소자(112)에 공급된다. 구동 트랜지스터(113)는, 예를 들면, n형의 박막 트랜지스터(n형 TFT)로 구성된다.
선택 트랜지스터(116A 및 116B)는, 게이트가 주사선(130)에 접속되고, 소스 및 드레인의 한쪽이 역치 전압 검출부(16)에 접속되어 있다. 또한, 그 소스 및 드레인의 다른쪽은, 각각, 제1 신호선(151) 및 제2 신호선(152)에 접속된다. 선택 트랜지스터(116A 및 116B)는, 각각, 제1 선택 트랜지스터 및 제2 선택 트랜지스터로서 기능한다.
역치 전압 검출부(16)는, 구동 트랜지스터(113)의 게이트 및 선택 트랜지스터(116A 또는 116B)에 접속되고, 구동 트랜지스터(113)의 역치 전압을 검출하는 기능을 가진다.
또한, 역치 전압 검출부(16)는, 선택 트랜지스터(116A 및 116B)를 통하여 제1 신호선(151) 및 제2 신호선(152)으로부터 공급된 신호 전압 및 기준 전압에 대응한 전압을 유지하는 유지 용량 소자를 갖는 것이 바람직하다.
도 3A는, 본 발명의 실시의 형태 1에 관련된 화상 표시 장치에 있어서의 홀수 구동 블록의 발광 화소의 구체적인 회로 구성도이며, 도 3B는, 본 발명의 실시의 형태 1에 관련된 화상 표시 장치에 있어서의 짝수 구동 블록의 발광 화소의 구체적인 회로 구성도이다. 동 도면에 기재된 발광 화소는, 도 2A 및 도 2B에 기재된 발광 화소와 비교하여, 역치 전압 검출부(16)의 구성 요소가 구체화되어 있는 점이 다르다. 이하, 도 2A 및 도 2B에 기재된 화상 표시 장치의 구성과 중복되는 점은 설명을 생략한다.
유지 용량 소자(114)는, 한쪽의 단자가 구동 트랜지스터(113)의 게이트에 접속되고, 다른쪽의 단자가 구동 트랜지스터(113)의 소스에 접속되어 있다. 유지 용량 소자(114)는, 제1 신호선(151) 또는 제2 신호선(152)으로부터 공급된 신호 전압에 대응한 전하를 유지하고, 예를 들면, 선택 트랜지스터(116A 또는 116B)가 오프 상태로 된 후에, 구동 트랜지스터(113)로부터 유기 EL 소자(112)에 공급하는 구동 전류를 제어하는 기능을 가진다.
유지 용량 소자(115)는, 유지 용량 소자(114)의 다른쪽의 단자와 참조 전압원(도 3A 및 도 3B에는 참조 전압(Vref)으로 표기하는 것이 전원선(111)이어도 된다)의 사이에 접속된 유지 용량 소자이다. 유지 용량 소자(115)는, 우선, 정상 상태에 있어서 구동 트랜지스터(113)의 소스 전위를 기억하고, 신호 전압이 선택 트랜지스터(116A 또는 116B)로부터 인가된 경우에도 그 소스 전위의 정보는 유지 용량 소자(114)와 유지 용량 소자(115)의 사이의 노드에 남는다. 또한 이 타이밍에서의 소스 전위란 구동 트랜지스터(113)의 역치 전압이다. 그 후, 상기 역치 전압의 유지로부터 발광까지의 타이밍이 발광 화소행마다 달라도, 유지 용량 소자(114)의 다른쪽의 단자의 전위가 확정되므로 구동 트랜지스터(113)의 게이트 전압이 확정된다. 한편, 구동 트랜지스터(113)의 소스 전위는 이미 정상 상태이므로, 유지 용량 소자(115)는, 결과적으로 구동 트랜지스터(113)의 소스 전위를 유지하는 기능을 가진다.
또한, 유지 용량 소자(115)는, 독립된 회로 소자로서 부가될 필요는 없고, 유기 EL 소자(112)가 갖는 기생 용량이어도 된다.
주사선(130)은, 주사/제어선 구동 회로(14)에 접속되고, 발광 화소(11A 및 11B)를 포함하는 화소행에 속하는 각 발광 화소에 신호 전압 또는 기준 전압에 대응한 전압을 기록하는 타이밍을 공급하는 기능을 가진다.
제1 신호선(151) 및 제2 신호선(152)은, 신호선 구동 회로(15)에 접속되고, 각각, 발광 화소(11A 및 11B)를 포함하는 화소열에 속하는 각 발광 화소에 접속되고, 구동 트랜지스터(113)의 역치 전압을 검출하기 위한 기준 전압과, 발광 강도를 결정하는 신호 전압을 공급하는 기능을 가진다.
전원선(110)은, 구동 트랜지스터(113)의 드레인에 제1 전압 또는 제2 전압을 공급한다. 제1 전압은, 제1 신호선(151) 및 제2 신호선으로부터 공급되는 기준 전압보다도 낮은 전압이며, 당해 전압이 구동 트랜지스터(113)의 드레인에 인가됨으로써, 상기 구동 트랜지스터(113)의 소스 전위를 리셋하는 것이 가능해진다. 또한, 제2 전압은, 상기 기준 전압보다도 높은 전압이며, 당해 전압이 구동 트랜지스터(113)의 드레인에 인가됨으로써, 유지 용량 소자(114)에 역치 전압에 대응한 전압을 유지시키고, 또는 신호 전압에 대응한 구동 전류에 의해 유기 EL 소자(112)를 발광시키는 것이 가능해진다. 제어 회로(20)는, 상기 제1 전압 및 제2 전압의 공급 타이밍을 제어한다.
또한, 도 3A 및 도 3B에는 기재되어 있지 않지만, 전원선(111) 및 참조 전압원은, 각각, 다른 발광 화소에도 접속되어 있다.
다음에, 본 실시의 형태에 관련된 화상 표시 장치(1)의 구동 방법에 대해서 도 4를 이용하여 설명한다. 또한, 여기에서는, 도 3A 및 도 3B에 기재된 구체적 회로 구성을 갖는 화상 표시 장치에 대한 구동 방법을 상세하게 설명한다. 또한, 각 구동 블록은 m행의 발광 화소행으로 구성되어 있는 것으로 한다.
도 4는 본 발명의 실시의 형태 1에 관련된 화상 표시 장치의 구동 방법의 동작 타이밍 차트이다. 동 도면에 있어서, 가로축은 시간을 나타내고 있다. 또한 세로 방향에는, 위로부터 순서대로, k번째 구동 블록의 1행째에 배치된 주사선(130(k, 1)), 2행째에 배치된 주사선(130(k, 2)) 및 m행째에 배치된 주사선(130(k, m)), 제1 신호선(151), k번째 구동 블록의 1행째에 배치된 전원선(110(k, 1)), 2행째에 배치된 전원선(110(k, 2)) 및 m행째에 배치된 전원선(110(k, m))에 발생하는 전압의 파형도가 나타나 있다. 또한, 이들에 연속하여, (k+1)번째의 구동 블록의 1행재에 배치된 주사선(130(k+1, 1)), 2행째에 배치된 주사선(130(k+1, 2)) 및 m행째에 배치된 주사선(130(k+1, m)), 제2 신호선(152, (k+1))번째의 구동 블록의 1행째에 배치된 전원선(110(k+1, 1)), 2행째에 배치된 전원선(110(k+1, 2)) 및 m행째에 배치된 전원선(110(k+1, m))에 발생하는 전압의 파형도가 나타나 있다. 또한, 도 6은, 본 발명의 실시의 형태 1에 관련된 화상 표시 장치의 동작 플로우챠트이다.
우선, 시각(t11)까지, 제어 회로(20)는, 전원선(110(k, 1)∼110(k, m))의 전압을, 기준 전압보다도 낮은 제1 전압인 LOW로 순차 설정하고, 구동 트랜지스터(113)의 소스 전위를 리셋한다(도 6의 S11). 이 때, 제1 전압은, 예를 들면, -10V이며, 구동 트랜지스터(113)의 소스 전위는 -10V로 리셋된다.
다음에, 시각(t12)에 있어서, 제어 회로(20)는, 주사선(130(k, 1)∼130(k, m))의 전압 레벨을 동시에 LOW로부터 HIGH로 변화시켜, 선택 트랜지스터(116A)를 온 상태로 한다(도 6의 S12). 또한, 이 때, 제어 회로(20)는, 제1 신호선(151)의 전압 레벨을, 신호 전압으로부터 기준 전압으로 변화시키고 있다. 이에 따라, 기준 전압이 구동 트랜지스터(113)의 게이트에 인가된다. 이 때, 기준 전압은, 예를 들면, 0V이다.
다음에, 시각(t13)에 있어서, 제어 회로(20)는, 전원선(110(k, 1)∼110(k, m))의 전압 레벨을, 제1 전압으로부터 기준 전압보다도 높은 제2 전압으로 변화시킨다(도 6의 S13). 이 때, 제2 전압은, 예를 들면, 10V이다. 이에 따라, 역치 전압의 검출 과정에 대한 준비가 완료된다.
시각 t13∼시각 t14의 기간, 발광 화소(11A)의 회로는 정상 상태로 되고, 시각 t14까지 유지 용량 소자(114)에는 구동 트랜지스터(113)의 역치 전압(Vth)에 상당하는 전압이 유지된다. 또한, 역치 전압(Vth)에 상당하는 전압을 유지 용량 소자(114)에 유지시키기 위해서 흐르는 전류는 미소하기 때문에, 정상 상태로 될때 까지는 시간을 필요로 한다. 따라서, 이 기간이 길수록, 유지 용량 소자(114)에 유지되는 전압은 안정되고, 이 기간을 충분히 길게 확보함으로써, 고정밀도의 전압 보상이 실현된다.
다음에, 시각(t14)에 있어서, 제어 회로(20)는, 주사선(130(k, 1)∼130(k, m))의 전압 레벨을 동시에 HIGH로부터 LOW로 변화시키고, 선택 트랜지스터(116A)를 오프 상태로 한다(도 6의 S14). 이에 따라, 구동 트랜지스터(113)에 대한 기준 전압 인가가 정지된다. 이 때, k번째의 구동 블록의 전체 발광 화소(11A)가 갖는 유지 용량 소자(114)에는 구동 트랜지스터(113)의 역치 전압(Vth)에 상당하는 전압이 동시에 유지되어, 보상되어야 할 구동 트랜지스터(113)의 역치 전압(Vth)이 확정된다.
이상, 시각 t11∼시각 t14의 기간에서는, 구동 트랜지스터(113)의 역치 전압(Vth)의 보정이, k번째의 구동 블록 내에 있어서 동시에 실행된다.
다음에, 시각 t15에 있어서, 제어 회로(20)는, 제1 신호선(151)의 전압 레벨을, 기준 전압으로부터 신호 전압으로 변화시킨다. 이에 따라, 신호 전압이 구동 트랜지스터(113)의 게이트에 인가된다. 이 때, 신호 전압은, 예를 들면, 0V∼5V이다.
또한, 시각 t15∼시각 t16의 기간에 있어서, 제어 회로(20)는, 주사선(130(k, 1)∼130(k, m))의 전압 레벨을, 순차, LOW→HIGH→LOW로 변화시켜, 선택 트랜지스터(116A)를, 발광 화소행마다 순차적으로 온 상태로 한다(도 6의 S15). 이에 따라, 구동 트랜지스터(113)의 게이트에는, 신호 전압이 인가된다. 이 때, 유지 용량 소자(114)에는, 이 신호 전압에 따른 전압과, 먼저 유지된 구동 트랜지스터(113)의 역치 전압(Vth)에 상당하는 전압이 가산된 가산 전압이 기록된다. 또한 이와 동시에, 구동 트랜지스터(113)의 구동 전류가 유기 EL 소자(112)에 흐르고, 발광 화소행순으로 유기 EL 소자(112)가 발광한다.
이상, 시각 t15∼시각 t16의 기간에서는, 고정밀도로 보정된 신호 전압의 기록 및 발광이, k번째의 구동 블록 내에서 발광 화소행순으로 실행되어 있다.
또한, t16 이후에 있어서, 제어 회로(20)는, k번째의 구동 블록 내의 전원선(110(k, 1)∼110(k, m))의 전압 레벨을, 발광 화소행순으로 제2 전압으로부터 제1 전압으로 변화시킴으로써, 발광 화소행순으로 소광시킨다.
이상, 발광 화소행을 구동 블록화함으로써, 구동 트랜지스터(113)의 역치 전압을 검출하는 기간을 구동 블록 내에서 일치시키는 것이 가능해지고, 최대로 1프레임 기간을 구동 블록수로 분할한 기간을 역치 전압 검출 기간으로서 할당하는 것이 가능해진다. 따라서, 고정밀도로 보정된 구동 전류가 유기 EL 소자(112)에 흘러, 화상 표시 품질을 향상시키는 것이 가능해진다. 또한, 제어 회로(20)는, 역치 전압 검출 기간에 있어서 구동 블록 내에서 동시 제어하는, 즉, 동일한 구동 블록에 대하여 동일한 제어 신호를 출력할 수 있으므로 제어 회로(20)의 출력수의 삭감이 가능해진다.
다시, 본 실시의 형태에 관련된 화상 표시 장치(1)의 구동 방법에 대해서 설명한다.
한편, 시각 t14의 직후인 시각 t21에서는, (k+1)번째의 구동 블록에 있어서의 구동 트랜지스터(113)의 역치 전압 보정 동작이 개시된다.
우선, 시각 t21에 있어서, 제어 회로(20)는, 전원선(110(k+1, 1)∼110(k+1, m))의 전압 레벨을, 기준 전압보다도 낮은 제1 전압인 LOW로 하고, 구동 트랜지스터(113)의 소스 전위를 리셋한다(도 6의 S21). 이 때, 제1 전압은, 예를 들면, -10V이며, 구동 트랜지스터(113)의 소스 전위는 -10V에 리셋된다.
다음에, 시각 t22에 있어서, 제어 회로(20)는, 주사선(130(k+1, 1)∼130(k+1, m))의 전압 레벨을 동시에 LOW로부터 HIGH로 변화시키고, 선택 트랜지스터(116B)를 온 상태로 한다(도 6의 S22). 또한, 이 때, 제어 회로(20)는, 제2 신호선(152)의 전압 레벨을, 신호 전압으로부터 기준 전압으로 변화시키고 있다. 이에 따라, 기준 전압이 구동 트랜지스터(113)의 게이트에 인가된다. 이 때, 기준 전압은, 예를 들면, 0V이다.
다음에, 시각 t23에 있어서, 제어 회로(20)는, 전원선(110(k+1, 1)∼110(k+1, m))의 전압 레벨을, 제1 전압으로부터 기준 전압보다도 높은 제2 전압으로 변화시킨다(도 6의 S23). 이 때, 제2 전압은, 예를 들면, 10V이다. 이에 따라, 역치 전압의 검출 과정에 대한 준비가 완료된다.
시각 t23∼시각 t24의 기간, 발광 화소(11B)의 회로는 정상 상태로 되고, 유지 용량 소자(114)에는 구동 트랜지스터(113)의 역치 전압(Vth)에 상당하는 전압이 유지된다. 또한, 역치 전압(Vth)에 상당하는 전압을 유지 용량 소자(114)에 유지시키기 위해서 흐르는 전류는 미소하기 때문에, 정상 상태로 될때까지는 시간을 필요로 한다. 따라서, 이 기간이 길수록, 유지 용량 소자(114)에 유지되는 전압은 안정되고, 이 기간을 충분히 길게 확보함으로써, 고정밀도의 전압 보상이 실현된다.
다음에, 시각 t24에 있어서, 제어 회로(20)는, 주사선(130(k+1, 1)∼130(k+1, m))의 전압 레벨을 동시에 HIGH로부터 LOW로 변화시키고, 선택 트랜지스터(116B)를 오프 상태로 한다(도 6의 S24). 이에 따라, 구동 트랜지스터(113)에 대한 기준 전압 인가가 정지된다. 이 때, (k+1)번째의 구동 블록의 전체 발광 화소(11B)가 갖는 유지 용량 소자(114)에는 구동 트랜지스터(113)의 역치 전압(Vth)에 상당하는 전압이 동시에 유지되고, 보상되어야 할 구동 트랜지스터(113)의 역치 전압(Vth)이 확정된다.
이상, 시각 t21∼시각 t24의 기간에서는, 구동 트랜지스터(113)의 역치 전압(Vth)의 보정이, (k+1)번째의 구동 블록 내에 있어서 동시에 실행되고 있다.
다음에, 시각 t25에 있어서, 제어 회로(20)는, 제2 신호선(152)의 전압 레벨을, 기준 전압으로부터 신호 전압으로 변화시킨다. 이에 따라, 신호 전압이 구동 트랜지스터(113)의 게이트에 인가된다. 이 때, 신호 전압은, 예를 들면, 0V∼5V이다.
또한, 시각 t25∼시각 t26의 기간에 있어서, 제어 회로(20)는, 주사선(130(k+1, 1)∼130(k+1, m))의 전압 레벨을, 순차적으로, LOW→HIGH→LOW로 변화시키고, 선택 트랜지스터(116B)를, 발광 화소행마다 순차적으로 온 상태로 한다(도 6의 S25). 이에 따라, 구동 트랜지스터(113)의 게이트에는, 신호 전압이 인가된다. 이 때, 유지 용량 소자(114)에는, 이 신호 전압에 따른 전압과, 먼저 유지된 구동 트랜지스터(113)의 역치 전압(Vth)에 상당하는 전압이 가산된 가산 전압이 기록된다. 또한 이와 동시에, 구동 트랜지스터(113)의 구동 전류가 유기 EL 소자(112)에 흐르고, 발광 화소행순으로 유기 EL 소자(112)가 발광한다.
이상, 시각 t25∼시각 t26의 기간에서는, 고정밀도로 보정된 신호 전압의 기록 및 발광이, k번째의 구동 블록 내에서 발광 화소행순으로 실행되고 있다.
이상의 동작이, 표시 패널(10) 내의 (k+2)번째의 구동 블록 이후에 있어서도 순차적으로 실행된다.
도 5는, 본 발명의 실시의 형태 1에 관련된 구동 방법에 의해 발광한 구동 블록의 상태 천이도이다. 동 도면에는, 어느 발광 화소열에 있어서의, 구동 블록마다의 발광 기간 및 비발광 기간이 나타나 있다. 세로 방향은 복수의 구동 블록을, 또한, 가로축은 경과 시간을 나타낸다. 여기에서, 비발광 기간이란, 상술한 준비 기간을 포함하는 역치 전압 보정 기간 및 신호 전압의 기록 기간을 포함한다.
본 발명의 실시의 형태 1에 관련된 화상 표시 장치의 구동 방법에 의하면, 발광 기간은, 동일 구동 블록 내에서도 발광 화소행순으로 설정된다. 따라서, 구동 블록 내에 있어서도, 행 주사 방향에 대하여 발광 기간이 연속적으로 나타난다.
이상, 구동 트랜지스터(113), 선택 트랜지스터(116A 또는 116B), 및 유지 용량 소자(114)가 배치되고, 구동 블록화된 발광 화소 회로, 및 발광 화소열마다 배치된 2개의 신호선에 의해, 구동 트랜지스터(113)의 역치 전압 보정 기간을, 전체 발광 화소를 고쳐쓰는 시간인 1프레임 기간(Tf) 내에서 크게 취할 수 있다. 이는, k번째의 구동 블록에 있어서 휘도 신호가 샘플링되어 있는 기간에, (k+1)번째의 구동 블록에 있어서 역치 전압 보정 기간이 설정됨에 의한 것이다. 따라서, 역치 전압 보정 기간은, 발광 화소행마다 분할되는 것이 아니라, 구동 블록마다 분할된다. 따라서, 표시 영역이 대면적화될수록, 1프레임 기간에 대한 상대적인 역치 전압 보정 기간을 길게 설정하는 것이 가능해진다. 이에 따라, 고정밀도로 보정된 휘도 신호 전압에 의거한 구동 전류가 발광 소자에 흐르고, 화상 표시 품질이 향상된다. 또한, 구동 트랜지스터(113)의 역치 전압 보정 기간 및 그 타이밍을 동일 구동 블록 내에서 일치시키는 것이 가능해지므로, 제어 회로, 주사/제어선 구동 회로(14) 및 신호선 구동 회로(15)의 출력 부하가 저감된다.
예를 들면, M행의 발광 화소행을 갖는 표시 패널(10)을 N개의 구동 블록으로 분할한 경우, 각 발광 화소에 주어지는 역치 보정 기간은, 최대 Tf/N이 된다.
이에 대하여, 발광 화소행마다 상이한 타이밍에서 역치 전압 보정 기간을 설정할 경우, 발광 화소행이 M행(M>>N)이라고 하면, 최대 Tf/M로 된다. 또한, 특허문헌 1에 기재된 것과 같은 신호선을 발광 화소열마다 2개 배치한 경우에도, 최대 2Tf/M이다.
(실시의 형태 2)
이하, 본 발명의 실시의 형태 2에 대해서, 도면을 참조하면서 설명한다.
도 7은, 본 발명의 실시의 형태 2에 관련된 화상 표시 장치가 갖는 표시 패널의 일부를 나타내는 회로 구성도이다. 동 도면에는, 2개의 인접하는 구동 블록 및 각 주사선 및 각 신호선이 기재되어 있다. 도면에서는, 각 주사선 및 각 신호선을 “부호(블록 번호, 당해 블록에 있어서의 행 번호)” 또는 “부호(블록 번호)”로 나타내고 있다.
전술한 바와 같이, 구동 블록은, 복수의 발광 화소행으로 구성되고, 표시 패널(10) 내에는 2이상의 구동 블록이 존재한다. 예를 들면, 도 7에 기재된 각 구동 블록은, m행의 발광 화소행으로 구성되어 있다.
도 7의 상단에 기재된 k번째의 구동 블록에서는, 전원선(110(k))이 당해 구동 블록 내의 전체 발광 화소(11A)가 갖는 구동 트랜지스터(113)의 드레인에 공통되어 접속되어 있다. 한편, 주사선(130(k, 1))∼주사선(130(k, m))은, 각각, 발광 화소행마다 개별로 접속되어 있다. 또한, 도 7의 하단에 기재된 (k+1)번째의 구동 블록에도, k번째의 구동 블록과 동일한 접속이 이루어져 있다. 단, k번째의 구동 블록에 접속된 전원선(110(k))과 (k+1)번째의 구동 블록에 접속된 전원선(k+1)은, 상이한 제어선이며, 주사/제어선 구동 회로(14)로부터 전원 전압이 개별로 출력된다.
또한, k번째의 구동 블록에서는, 제1 신호선(151)이 당해 구동 블록 내의 전체 발광 화소(11A)가 갖는 선택 트랜지스터(116A)의 소스 및 드레인의 다른쪽에 접속되어 있다. 한편, (k+1)번째의 구동 블록에서는, 제2 신호선(152)이 당해 구동 블록 내의 전체 발광 화소(11B)가 갖는 선택 트랜지스터(116B)의 소스 및 드레인의 다른쪽에 접속되어 있다.
본 실시의 형태에 관련된 화상 표시 장치에서는, 유기 EL 소자(112)의 소광 동작을, 전원선(110)의 전압을 제2 전압으로부터 제1 전압으로 변화시키지 않고, 신호선으로부터 구동 트랜지스터(113)의 게이트에 인가되는 신호 전압을 이용하여 소광 동작시키는 점만이, 실시의 형태 1과 다르다.
상기 구동 블록화에 의해, 구동 트랜지스터(113)의 드레인에 대한 전원 전압을 인가하는 전원선(110)의 개수가 삭감된다. 따라서, 이 전원선(110)에 가변 전압을 출력하는 주사/제어선 구동 회로(14)의 출력 개수가 저감하여, 회로 규모의 삭감을 가능하게 한다.
예를 들면, 특허문헌 1에 기재된 종래의 화상 표시 장치(500)에서는, 발광 화소행마다 급전선이 배치되어 있다. 화상 표시 장치(500)가 M행의 발광 화소행으로 구성되어 있는 것으로 하면, 급전선은 합계 M개로 된다.
이에 대하여, 본 발명의 실시의 형태 2에 관련된 화상 표시 장치에서는, 주사/제어선 구동 회로(14)로부터, 구동 블록마다 전원선이 출력된다. 따라서, 화상 표시 장치가 N개의 구동 블록으로 구성되어 있는 것으로 하면, 전원선의 합계는 N개로 된다.
대면적화가 이루어지고, 발광 화소의 행수가 클 경우, M>>N이 실현되므로, 이 경우에는, 본 발명에 관련된 화상 표시 장치의 전원선 개수는, 종래의 화상 표시 장치(500)의 급전선 개수에 비해, 대폭 삭감할 수 있다.
다음에, 본 실시의 형태에 관련된 화상 표시 장치의 구동 방법에 대하여 도 8을 이용하여 설명한다.
도 8은, 본 발명의 실시의 형태 2에 관련된 화상 표시 장치의 구동 방법의 동작 타이밍 차트이다. 동 도면에 있어서, 가로축은 시간을 나타내고 있다. 또한 세로 방향으로는, 위로부터 순서대로, k번째의 구동 블록의 1행째에 배치된 주사선(130(k, 1)), 2행째에 배치된 주사선(130(k, 2)) 및 m행째에 배치된 주사선(130(k, m)), 제1 신호선(151), k번째의 구동 블록에 공통화되어 배치된 전원선(110(k))에 발생하는 전압의 파형도가 나타나 있다. 또한, 이들에 연속하여, (k+1)번째의 구동 블록의 1행째에 배치된 주사선(130(k+1, 1)), 2행째에 배치된 주사선(130(k+1, 2)) 및 m행째에 배치된 주사선(130(k+1, m)), 제2 신호선(152), (k+1)번째의 구동 블록에 공통화되어 배치된 전원선(110(k+1))에 발생하는 전압의 파형도가 나타나 있다. 또한, 도 6은, 본 발명의 실시의 형태 2에 관련된 화상 표시 장치의 동작 플로우챠트이다.
본 실시의 형태에 관련된 구동 방법은, 도 4에 기재된 실시의 형태 1에 관련된 구동 방법과 비교하여, 유기 EL 소자(112)의 소광 동작을, 전원선(110)의 전압을 제2 전압으로부터 제1 전압으로 변화시키지 않고, 신호선으로부터 구동 트랜지스터(113)의 게이트에 인가되는 신호 전압을 이용하여 소광 동작시키는 점만이, 실시의 형태 1과 다르다. 이에 따라, 동일 구동 블록 내에 배치된 전원선(110)은 공통화되어 있으므로, 동일 구동 블록 내에서는, 전 기간에 있어서 동일한 구동 타이밍에서 전원 전압을 구동하고 있다.
우선, 시각 t11에 있어서, 제어 회로(20)는, 전원선(110(k))의 전압 레벨을, 기준 전압보다도 낮은 제1 전압인 LOW로 하고, 구동 트랜지스터(113)의 소스 전위를 리셋한다(도 6의 S11). 이 때, 제1 전압은, 예를 들면, -10V이며, 구동 트랜지스터(113)의 소스 전위는 -10V에 리셋된다.
다음에, 시각 t12에 있어서, 제어 회로(20)는, 주사선(130(k, 1)∼130(k, m))의 전압 레벨을 동시에 LOW로부터 HIGH로 변화시키고, 선택 트랜지스터(116A)를 온 상태로 한다(도 6의 S12). 또한, 이 때, 제어 회로(20)는, 신호선 구동 회로(15)에 대하여, 제1 신호선(151)의 전압 레벨을, 신호 전압으로부터 기준 전압으로 변화시키고 있다. 이에 따라, 기준 전압이 구동 트랜지스터(113)의 게이트에 인가된다. 이 때, 기준 전압은, 예를 들면, 0V이다.
다음에, 시각 t13에 있어서, 제어 회로(20)는, 전원선(110(k))의 전압 레벨을, 제1 전압으로부터 기준 전압보다도 높은 제2 전압으로 변화시킨다(도 6의 S13). 이 때, 제2 전압은, 예를 들면, 10V이다. 이에 따라, 역치 전압의 검출 과정에 대한 준비가 완료된다.
시각 t13∼시각 t14의 기간, 발광 화소(11A)의 회로는 시각 t14까지 정상 상태로 되고, 유지 용량 소자(114)에는 구동 트랜지스터(113)의 역치 전압(Vth)에 상당하는 전압이 유지된다. 또한, 역치 전압(Vth)에 상당하는 전압을 유지 용량 소자(114)에 유지시키기 위해서 흐르는 전류는 미소하기 때문에, 정상 상태로 되기까지는 시간을 필요로 한다. 따라서, 이 기간이 길수록, 유지 용량 소자(114)에 유지되는 전압은 안정되고, 이 기간을 충분히 길게 확보함으로써, 고정밀도의 전압 보상이 실현된다.
다음에, 시각 t14에 있어서, 제어 회로(20)는, 주사선(130(k, 1)∼130(k, m))의 전압 레벨을 동시에 HIGH로부터 LOW로 변화시키고, 선택 트랜지스터(116A)를 오프 상태로 한다(도 6의 S14). 이에 따라, 구동 트랜지스터(113)에 대한 기준 전압 인가가 정지된다. 이 때, k번째의 구동 블록의 전체 발광 화소(11A)가 갖는 유지 용량 소자(114 및 115)에 검출된 전압이 구동 트랜지스터(113)의 역치 전압(Vth)에 상당하는 전압으로서 동시에 유지된다.
이상, 시각 t11∼시각 t14의 기간에서는, 구동 트랜지스터(113)의 역치 전압(Vth)의 검출이, k번째의 구동 블록 내에 있어서 동시에 실행되고 있다.
다음에, 시각 t15에 있어서, 제어 회로(20)는, 제1 신호선(151)의 전압 레벨을, 기준 전압으로부터 신호 전압으로 변화시킨다. 이에 따라, 신호 전압이 구동 트랜지스터(113)의 게이트에 인가된다. 여기에서, 신호 전압의 공급 기간에는 제로 전압을 공급하는 기간이 설정되어 있다. 이 제로 전압을 공급하는 기간은, 예를 들면, 신호 전압을 공급하는 기간에 있어서 50%의 듀티비로 설정된다. 이 때, 신호 전압은, 예를 들면, 0V∼5V인데, 제로 전압을 공급하는 기간의 신호 전압은 0V이다.
또한, 시각 t15∼시각 t16의 기간에 있어서, 제어 회로(20)는, 주사선(130(k, 1)∼130(k, m))의 전압 레벨을, 순차적으로, LOW→HIGH→LOW로 변화시키고, 선택 트랜지스터(116A)를, 발광 화소행마다 순차적으로 온 상태로 한다(도 6의 S15). 이에 따라, 구동 트랜지스터(113)의 게이트에는, 신호 전압이 인가된다. 이 때, 유지 용량 소자(114)에는, 이 신호 전압에 따른 전압과, 먼저 유지된 구동 트랜지스터(113)의 역치 전압(Vth)에 상당하는 전압이 가산된 가산 전압이 기록된다. 또한 이와 동시에, 구동 트랜지스터(113)의 구동 전류가 유기 EL 소자(112)에 흐르고, 발광 화소행 순으로 유기 EL 소자(112)가 발광한다.
이상, 시각 t15∼시각 t16의 기간에서는, 고정밀도로 보정된 신호 전압의 기록 및 발광이, k번째의 구동 블록 내에서 발광 화소행마다 순차적으로 실행된다.
다음에, t17∼시각 t18의 기간에서는, 제어 회로(20)는, 주사선(130(k, 1)∼130(k, m))의 전압 레벨을, 순차적으로, LOW→HIGH→LOW로 변화시키고, 선택 트랜지스터(116A)를, 발광 화소행마다 순차적으로 온 상태로 한다. 이 때, 주사선(130(k, 1)∼130(k, m))의 전압 레벨을 HIGH로 하는 기간은, 제1 신호선(151)으로부터 구동 트랜지스터(113)의 게이트에 공급되는 신호 전압이 제로 전압을 공급하는 기간과 일치시킨다. 이에 따라, k번째의 구동 블록이 갖는 구동 트랜지스터(113)는, 발광 화소행순으로 구동 전류를 정지하고, 유기 EL 소자(112)는 발광 화소행순으로 소광한다.
이상, 실시의 형태 2에 있어서도 발광 화소행을 구동 블록화함으로써, 구동 트랜지스터(113)의 역치 전압을 검출하는 기간을 구동 블록 내에서 일치시키는 것이 가능해지고, 최대로 1프레임 기간을 구동 블록수로 분할한 기간을 역치 전압 검출 기간으로서 할당하는 것이 가능해진다. 따라서, 고정밀도로 보정된 구동 전류가 유기 EL 소자(112)에 흐르고, 화상 표시 품질을 향상시키는 것이 가능해진다. 또한, 동일 구동 블록 내의 전원선을 공통화할 수 있으므로 제어 회로(20)의 출력 부하가 저감한다.
다시, 본 실시의 형태에 관련된 화상 표시 장치(1)의 구동 방법에 대해서 설명한다.
한편, 시각 t24의 직후인 시각 t21에서는, (k+1)번째의 구동 블록에 있어서의 구동 트랜지스터(113)의 역치 전압 보정 동작이 개시된다.
우선, 시각 t21에 있어서, 제어 회로(20)는, 전원선(110(k+1))의 전압 레벨을, 기준 전압보다도 낮은 제1 전압인 LOW로 시키고, 구동 트랜지스터(113)의 소스 전위를 리셋한다(도 6의 S21). 이 때, 제1 전압은, 예를 들면, -10V이며, 구동 트랜지스터(113)의 소스 전위는 -10V로 리셋된다.
다음에, 시각 t22에 있어서, 제어 회로(20)는, 주사선(130(k+1, 1)∼130(k+1, m))의 전압 레벨을 동시에 LOW로부터 HIGH로 변화시키고, 선택 트랜지스터(116A)를 온 상태로 한다(도 6의 S22). 또한, 이 때, 제어 회로(20)는, 제2 신호선(152)의 전압 레벨을, 신호 전압으로부터 기준 전압으로 변화시키고 있다. 이에 따라, 기준 전압이 구동 트랜지스터(113)의 게이트에 인가된다. 이 때, 기준 전압은, 예를 들면, 0V이다.
다음에, 시각 t23에 있어서, 제어 회로(20)는, 전원선(110(k+1))의 전압 레벨을, 제1 전압으로부터 기준 전압보다도 높은 제2 전압으로 변화시킨다(도 6의 S23). 이 때, 제2 전압은, 예를 들면, 10V이다. 이에 따라, 역치 전압의 검출 과정에 대한 준비가 완료된다. 시각 t23∼시각 t24의 기간, 발광 화소(11A)의 회로는 정상 상태로 되고, 유지 용량 소자(114)에는 구동 트랜지스터(113)의 역치 전압(Vth)에 상당하는 전압이 유지된다. 또한, 역치 전압(Vth)에 상당하는 전압을 유지 용량 소자(114)에 유지시키기 위해서 흐르는 전류는 미소하기 때문에, 정상 상태로 되기까지는 시간을 필요로 한다. 따라서, 이 기간이 길수록, 유지 용량 소자(114)에 유지되는 전압은 안정되고, 이 기간을 충분히 길게 확보함으로써, 고정밀도의 전압 보상이 실현된다.
다음에, 시각 t24에 있어서, 제어 회로(20)는, 주사선(130(k+1, 1)∼130(k+1, m))의 전압 레벨을 동시에 HIGH로부터 LOW로 변화시키고, 선택 트랜지스터(116B)를 오프 상태로 한다(도 6의 S24). 이에 따라, 구동 트랜지스터(113)에 대한 기준 전압 인가가 정지된다. 이 때, (k+1)번째의 구동 블록의 전체 발광 화소(11B)가 갖는 유지 용량 소자(114)에는 구동 트랜지스터(113)의 역치 전압(Vth)에 상당하는 전압이 동시에 유지된다.
이상, 시각 t21∼시각 t24의 기간에서는, 구동 트랜지스터(113)의 역치 전압(Vth)의 보정이, (k+1)번째의 구동 블록 내에 있어서 동시에 실행되고 있다.
다음에, 시각 t25에 있어서, 제어 회로(20)는, 제2 신호선(152)의 전압 레벨을, 기준 전압으로부터 신호 전압으로 변화시킨다. 이에 따라, 신호 전압이 구동 트랜지스터(113)의 게이트에 인가된다. 여기에서, 신호 전압의 공급 기간에는 제로 전압을 공급하는 기간이 설정되어 있다. 이 제로 전압을 공급하는 기간은, 예를 들면, 신호 전압을 공급하는 기간에 있어서 50%의 듀티비로 설정된다. 이 때, 신호 전압은, 예를 들면, 0V∼5V인데, 제로 전압을 공급하는 기간의 신호 전압은 0V이다.
또한, 시각 t25∼시각 t26의 기간에 있어서, 제어 회로(20)는, 주사선(130(k+1, 1)∼130(k+1, m))의 전압 레벨을, 순차적으로, LOW→HIGH→LOW로 변화시키고, 선택 트랜지스터(116B)를, 발광 화소행마다 순차적으로 온 상태로 한다(도 6의 S25). 이에 따라, 구동 트랜지스터(113)의 게이트에는, 신호 전압이 인가된다. 이 때, 유지 용량 소자(114)에는, 이 신호 전압에 따른 전압과, 먼저 유지된 구동 트랜지스터(113)의 역치 전압(Vth)에 상당하는 전압이 가산된 가산 전압이 기록된다. 또한 이와 동시에, 구동 트랜지스터(113)의 구동 전류가 유기 EL 소자(112)에 흐르고, 발광 화소행순으로 유기 EL 소자(112)가 발광한다.
이상, 시각 t25∼시각 t26의 기간에서는, 고정밀도로 보정된 신호 전압의 기록 및 발광이 (k+1)번째의 구동 블록 내에서 발광 화소행마다 순차적으로 실행되고 있다.
다음에, t26 이후의 기간에서는, 제어 회로(20)는, 주사선(130(k+1, 1)∼130(k+1, m))의 전압 레벨을, 순차적으로, LOW→HIGH→LOW로 변화시키고, 선택 트랜지스터(116B)를, 발광 화소행마다 순차적으로 온 상태로 한다. 이 때, 주사선(130(k+1, 1)∼130(k+1, m))의 전압 레벨을 HIGH로 하는 기간은, 제2 신호선(152)으로부터 구동 트랜지스터(113)의 게이트에 공급되는 신호 전압이 제로 전압을 공급하는 기간과 일치시킨다. 이에 따라, (k+1)번째의 구동 블록이 갖는 구동 트랜지스터(113)는, 발광 화소행순으로 구동 전류를 정지하고, 유기 EL 소자(112)는 발광 화소행순으로 소광한다.
본 발명의 실시의 형태 2에 관련된 화상 표시 장치의 구동 방법에 있어서도, 발광 기간은, 동일 구동 블록 내에서도 발광 화소행마다 순차적으로 설정된다. 따라서, 구동 블록 내에 있어서도, 행 주사 방향에 대하여 발광 기간이 연속적으로 나타난다.
이상, 본 발명의 실시의 형태 2에 의하면, 구동 트랜지스터(113)의 역치 전압 보정 기간을, 전체 발광 화소를 고쳐쓰는 시간인 1프레임 기간(Tf) 내에서 크게 취할 수 있다. 이에 따라, 고정밀도로 보정된 휘도 신호 전압에 의거한 구동 전류가 발광 소자에 흐르고, 화상 표시 품질이 향상된다. 또한, 구동 트랜지스터(113)의 역치 전압 보정 기간 및 그 타이밍을 동일 구동 블록 내에서 일치시키는 것이 가능해지므로, 제어 회로(20), 주사/제어선 구동 회로(14) 및 신호선 구동 회로(15)의 출력 부하가 저감한다.
실시의 형태 1에 관련된 화상 표시 장치의 구동 방법과 같이, 구동 트랜지스터(113)의 구동 전류를 가변 전원 전압에 의해 제어하는 방식에서는, 역치 전압 보정 기간에 있어서는, 전원선(110)은 동일 구동 블록 내에서는 동일 구동된다. 그러나, 신호 전압의 유지 용량 소자(114)에 대한 기록 및 발광에 있어서는 발광 화소행순으로 행해지고, 이에 호응하여 소광 시에는 전원선(110)을 발광 화소행순으로 구동할 필요가 있다.
이에 대하여, 실시의 형태 2에 관련된 화상 표시 장치의 구동 방법과 같이, 신호선으로부터 공급되는 발광 화소행마다의 신호 전압에 제로 전압을 공급하는 기간을 설정하고, 당해 제로 전압 기간에 있어서 선택 트랜지스터를 도통 상태로 함으로써, 구동 트랜지스터(113)의 게이트에는 제로 전압이 기록되고 동시에 소광시킬 수 있다. 이 방식에 의하면, 동일 구동 블록 내에 있어서, 역치 전압 검출 기간뿐만 아니라, 소광 동작 시에 있어서도 전원선(110)을 개별구동시킬 필요가 없다. 따라서, 동일 구동 블록 내에 배치된 전원선(110)을 공통화시키는 것이 가능해지고, 제어부로부터의 출력선의 개수를 저감시키는 것이 가능해진다.
또한, 실시의 형태 2에 있어서도, 예를 들면, M행의 발광 화소행을 갖는 표시 패널(10)을 N개의 구동 블록으로 분할한 경우, 각 발광 화소에 주어지는 역치 보정 기간은, 최대 Tf/N로 된다. 또한, 주사/제어선 구동 회로(14)로부터 출력되는 전원선(110)의 개수는 N개로 된다.
이에 대하여, 발광 화소행마다 다른 타이밍에서 역치 전압 보정 기간을 설정하는 종래의 방식의 경우, 발광 화소행이 M행(M>>N)이라고 하면, 최대 Tf/M으로 된다. 또한, 특허문헌 1에 기재된 것과 같은 신호선을 발광 화소열마다 2개 배치한 경우에도, 최대 2Tf/M이다. 또한, 급전선의 개수는 M개로 된다.
또한, 본 발명에 관련된 화상 표시 장치는, 상술한 실시의 형태에 한정되는 것은 아니다. 실시의 형태 1 및 2에 있어서의 임의의 구성 요소를 조합시켜서 실현되는 별도의 실시의 형태나, 실시의 형태 1 및 2에 대하여 본 발명의 주지를 일탈하지 않는 범위에서 당업자가 생각해 내는 각종 변형을 실시하여 얻어지는 변형예나, 본 발명에 관련된 화상 표시 장치를 내장한 각종 기기도 본 발명에 포함된다.
또한, 이상 기술한 실시의 형태에서는, 선택 트랜지스터의 게이트의 전압 레벨이 HIGH인 경우에 온 상태로 되는 n형 트랜지스터로서 기술하고 있는데, 이들을 p형 트랜지스터로 형성하고, 주사선의 극성을 반전시킨 화상 표시 장치라도, 상술한 각 실시의 형태와 동일한 효과를 발휘한다.
또한, 예를 들면, 본 발명에 관련된 화상 표시 장치는, 도 9에 기재된 것과 같은 박형 플랫 TV에 내장된다. 본 발명에 관련된 화상 표시 장치가 내장됨으로써, 영상 신호를 반영한 고정밀도의 화상 표시가 가능한 박형 플랫 TV가 실현된다.
<산업상의 이용 가능성>
본 발명의 화상 표시 장치 및 그 구동 방법은, 특히, 화소 신호 전류에 의해 화소의 발광 강도를 제어함으로써 휘도를 변동시키는 액티브형의 유기 EL 플랫 패널 디스플레이 및 그 구동 방법으로서 유용하다.
1, 500 : 화상 표시 장치 10 : 표시 패널
11A, 11B, 501 : 발광 화소 12 : 신호선군
13 : 제어선군 14 : 주사/제어선 구동 회로
15 : 신호선 구동 회로 16 : 역치 전압 검출부
20 : 제어 회로 110, 111 : 전원선
112 : 유기 EL 소자 113, 512 : 구동 트랜지스터
114, 115 : 유지 용량 소자 116A, 116B : 선택 트랜지스터
120 : 소스 130, 701, 702, 703 : 주사선
151 : 제1 신호선 152 : 제2 신호선
502 : 화소 어레이부 503 : 신호 셀렉터
504 : 주사선 구동부 505 : 급전선 구동부
511 : 스위칭 트랜지스터 513 : 유지 용량 소자
514 : 발광 소자 515 : 접지 배선
601, 602, 60n : 신호선 801, 802, 803 : 급전선

Claims (7)

  1. 매트릭스형상으로 배치된 복수의 발광 화소를 갖는 화상 표시 장치로서,
    발광 화소행마다 배치된 주사선과,
    발광 화소행마다 배치되어, 기준 전압보다도 낮은 전압인 제1 전압과, 상기 기준 전압보다도 높은 전압인 제2 전압을 공급하는 제1 전원선과,
    제2 전원선을 구비하고,
    상기 복수의 발광 화소의 각각은,
    발광 휘도를 결정하는 신호 전압이 게이트에 인가됨으로써 당해 신호 전압을 구동 전류로 변환하는 구동 트랜지스터와,
    한쪽의 단자가 상기 제2 전원선에 접속되고, 다른쪽의 단자가 상기 구동 트랜지스터의 소스 및 드레인의 한쪽에 접속되고, 상기 구동 전류가 흐름으로써 발광하는 발광 소자와,
    한쪽의 단자가 상기 구동 트랜지스터의 게이트에 접속되고, 다른쪽의 단자가 상기 구동 트랜지스터의 소스 및 드레인의 한쪽에 접속되고, 적어도 상기 신호 전압 혹은 상기 기준 전압에 대응한 전압을 유지하는 유지 용량 소자로 이루어지고, 상기 기준 전압이 상기 구동 트랜지스터의 게이트에 인가됨으로써 상기 구동 트랜지스터의 역치 전압을 검출하는 역치 전압 검출부를 구비하고,
    상기 구동 트랜지스터는, 소스 및 드레인의 다른쪽이 상기 제1 전원선에 접속되고,
    상기 복수의 발광 화소는, 복수의 발광 화소행을 1구동 블록으로 한 2이상의 구동 블록을 구성하고,
    k(k는 자연수)번째의 구동 블록에 속하는 발광 화소가 갖는 상기 구동 트랜지스터의 게이트에는, 발광 화소열마다 배치된 제1 신호선을 통하여 상기 신호 전압 및 상기 기준 전압이 인가되고,
    (k+1)번째의 구동 블록에 속하는 발광 화소가 갖는 상기 구동 트랜지스터의 게이트에는, 발광 화소열마다 배치된 제2 신호선을 통하여 상기 신호 전압 및 상기 기준 전압이 인가되고,
    상기 k번째의 구동 블록에 속하는 발광 화소는,
    게이트가 상기 주사선에 접속되고, 소스 및 드레인의 한쪽이 상기 제1 신호선에 접속되고, 소스 및 드레인의 다른쪽이 상기 구동 트랜지스터의 게이트에 접속되고, 상기 제1 신호선과 상기 구동 트랜지스터의 게이트의 도통 및 비도통을 전환하는 제1 선택 트랜지스터를 더 구비하고,
    상기 (k+1)번째의 구동 블록에 속하는 발광 화소는, 게이트가 상기 주사선에 접속되고, 소스 및 드레인의 한쪽이 상기 제2 신호선에 접속되고, 소스 및 드레인의 다른쪽이 상기 구동 트랜지스터의 게이트에 접속되고, 상기 제2 신호선과 상기 구동 트랜지스터의 게이트의 도통 및 비도통을 전환하는 제2 선택 트랜지스터를 더 구비하고,
    상기 화상 표시 장치는,
    동일한 상기 구동 블록에 배치된 모든 상기 제1 전원선이 공통화되어 있고,
    동일한 상기 구동 블록에 속하는 모든 상기 역치 전압 검출부가 동시에 상기 역치 전압을 검출하도록, 동일한 상기 구동 블록에 속하는 모든 발광 화소에 대하여, 소정의 기간에 있어서 상기 기준 전압 및 전원 전압의 공급을 각각 동일한 타이밍에서 제어하고, 상이한 상기 구동 블록간에서는, 상기 타이밍과 상이한 타이밍에서 상기 기준 전압 및 전원 전압의 공급을 제어하는 제어부를 구비하고,
    상기 제어부는, 상기 제1 신호선 및 상기 제2 신호선에 대하여 상기 신호 전압 및 상기 기준 전압을 서로 배타적으로 공급하고, 동일한 상기 구동 블록에 배치된 모든 상기 제1 전원선에 대하여, 전체 기간에 있어서 동일한 구동 타이밍이 되도록 상기 제1 전원선에 공급하는 전원 전압을 가변 구동하고, 상기 기준 전압을 상기 제1 신호선에 공급하고 있는 기간에는, 상기 k번째의 상기 구동 블록에 배치된 모든 상기 제1 전원선에 대하여 동일한 구동 타이밍에서 상기 제1 전압으로부터 상기 제2 전압으로 변화시키고, 상기 기준 전압을 상기 제2 신호선에 공급하고 있는 기간에는, 상기 (k+1)번째의 상기 구동 블록에 배치된 모든 상기 제1 전원선에 대하여 동일한 구동 타이밍에서 상기 제1 전압으로부터 상기 제2 전압으로 변화시키는 화상 표시 장치.
  2. 삭제
  3. 청구항 1에 있어서,
    모든 상기 발광 화소를 재기록하기 위한 시간을 Tf로 하고, 모든 발광 화소행 수를 M으로 하고, 상기 구동 블록의 총 수를 N으로 한 경우,
    상기 구동 트랜지스터의 역치 전압을 검출하는 시간은, 2Tf/M보다 길고, 또한, 최대로 Tf/N인 화상 표시 장치.
  4. 발광 휘도를 결정하는 신호 전압이 게이트에 인가됨으로써 당해 신호 전압을 구동 전류로 변환하는 구동 트랜지스터와, 상기 구동 전류가 흐름으로써 발광하는 발광 소자와, 기준 전압이 인가됨으로써 상기 구동 트랜지스터의 역치 전압을 검출하는 역치 전압 검출부를 구비한 발광 화소가 매트릭스형상으로 배치되고, 복수의 상기 발광 화소행을 1구동 블록으로 한 2이상의 구동 블록을 구성하고, 제1 전원선을 구비한 화상 표시 장치의 구동 방법으로서,
    상기 역치 전압 검출부는, 한쪽의 단자가 상기 구동 트랜지스터의 게이트에 접속되고, 다른쪽의 단자가 상기 구동 트랜지스터의 소스 및 드레인의 한쪽에 접속된 유지 용량 소자로 이루어지고,
    상기 제1 전원선은, 상기 발광 화소행마다 배치되고, 상기 구동 트랜지스터의 소스 및 드레인의 다른쪽에 접속되어 있고,
    동일한 상기 구동 블록에 속하는 모든 발광 화소에 대하여 동일한 타이밍에서 상기 기준 전압을 공급함으로써, 동일한 상기 구동 블록에 속하는 모든 상기 역치 전압 검출부에 동시에 상기 역치 전압을 검출시키고, k(k는 자연수)번째의 구동 블록이 갖는 모든 상기 구동 트랜지스터의 게이트에, 발광 화소열마다 배치된 제1 신호선을 통하여 동시에 상기 기준 전압을 인가함으로써, 당해 구동 블록이 갖는 모든 상기 역치 전압 검출부에, 상기 구동 트랜지스터의 역치 전압에 대응한 전압을 동시에 기록하는 제1 역치 검출 단계와,
    상기 제1 역치 검출 단계후에, 상기 k번째의 구동 블록이 갖는 모든 상기 구동 트랜지스터의 게이트에, 상기 제1 신호선을 통하여 발광 화소행순으로 상기 신호 전압을 인가함으로써, 상기 역치 전압이 기록된 상기 k번째의 구동 블록이 갖는 상기 역치 전압 검출부에 대하여 발광 화소행순으로 상기 신호 전압에 대응한 전압을 기록하는 제1 신호 기록 단계와,
    상기 제1 역치 검출 단계후에, (k+1)번째의 구동 블록이 갖는 모든 상기 구동 트랜지스터의 게이트에, 발광 화소열마다 배치되고, 상기 제1 신호선과 상이한 제2 신호선을 통하여 동시에 상기 기준 전압을 인가함으로써, 당해 구동 블록이 갖는 모든 상기 역치 전압 검출부에, 상기 구동 트랜지스터의 역치 전압에 대응한 전압을 동시에 기록하는 제2 역치 검출 단계를 포함하고,
    상기 제1 역치 검출 단계는,
    상기 k번째의 구동 블록이 갖는 모든 상기 제1 전원선에, 상기 기준 전압보다도 낮은 제1 전압을 동시에 인가함으로써, 상기 구동 트랜지스터의 소스 및 드레인의 한쪽의 전위를 리셋하는 제1 리셋 단계와,
    상기 제1 리셋 단계후에, 상기 k번째의 구동 블록이 갖는 모든 구동 트랜지스터의 게이트에, 상기 제1 신호선을 통하여 동시에 상기 기준 전압을 인가하는 제1 기준 전압 인가 단계와,
    상기 제1 기준 전압 인가 단계후에, 상기 k번째의 구동 블록이 갖는 모든 상기 제1 전원선에, 상기 기준 전압보다도 높은 제2 전압을 동시에 인가함으로써, 상기 유지 용량 소자에 상기 역치 전압을 유지시키는 제1 역치 유지 단계를 포함하고,
    상기 제2 역치 검출 단계는,
    상기 (k+1)번째의 구동 블록이 갖는 모든 상기 제1 전원선에, 상기 제1 전압을 동시에 인가함으로써, 상기 구동 트랜지스터의 소스 및 드레인의 한쪽의 전위를 리셋하는 제2 리셋 단계와,
    상기 제2 리셋 단계후에, 상기 (k+1)번째의 구동 블록이 갖는 모든 구동 트랜지스터의 게이트에, 상기 제2 신호선을 통하여 동시에 상기 기준 전압을 인가하는 제2 기준 전압 인가 단계와,
    상기 제2 기준 전압 인가 단계후에, 상기 (k+1)번째의 구동 블록이 갖는 모든 상기 제1 전원선에, 상기 제2 전압을 동시에 인가함으로써, 상기 유지 용량 소자에 상기 역치 전압을 유지시키는 제2 역치 유지 단계를 포함하는 화상 표시 장치의 구동 방법.
  5. 청구항 4에 있어서,
    상기 제1 신호 기록 단계에서는, 상기 역치 전압 검출부에 대하여 발광 화소행순으로 상기 신호 전압에 대응한 전압이 기록됨과 동시에, 상기 k번째의 구동 블록이 갖는 모든 상기 발광 소자에, 발광 화소행순으로 상기 구동 트랜지스터의 드레인 전류를 흐르게 하여 발광시키고,
    상기 제2 역치 검출 단계후에, 상기 (k+1)번째의 구동 블록이 갖는 모든 상기 구동 트랜지스터의 게이트에, 상기 제2 신호선을 통하여 발광 화소행순으로 상기 신호 전압을 인가함으로써, 상기 역치 전압이 기록된 상기 (k+1)번째의 구동 블록이 갖는 상기 역치 전압 검출부에 대하여 발광 화소행순으로 상기 신호 전압에 대응한 전압을 기록하고, 상기 (k+1)번째의 구동 블록이 갖는 모든 상기 발광 소자에, 발광 화소행순으로 상기 구동 트랜지스터의 드레인 전류를 흐르게 하여 발광시키는 제2 신호 기록 단계를 포함하는 화상 표시 장치의 구동 방법.
  6. 삭제
  7. 청구항 4에 있어서,
    상기 제1 역치 검출 단계에서는,
    상기 제1 역치 유지 단계후에, 상기 제1 신호선과 상기 k번째의 구동 블록이 갖는 모든 상기 구동 트랜지스터의 게이트를 동시에 비도통으로 하는 제1 비도통 단계를 더 포함하고,
    상기 제2 역치 검출 단계에서는,
    상기 제2 역치 유지 단계후에, 상기 제2 신호선과 상기 (k+1)번째의 구동 블록이 갖는 모든 상기 구동 트랜지스터의 게이트를 동시에 비도통으로 하는 제2 비도통 단계를 더 포함하는 화상 표시 장치의 구동 방법.
KR1020117024980A 2009-05-26 2010-05-21 화상 표시 장치 및 그 구동 방법 KR101269370B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2009126839 2009-05-26
JPJP-P-2009-126839 2009-05-26
PCT/JP2010/003414 WO2010137268A1 (ja) 2009-05-26 2010-05-21 画像表示装置およびその駆動方法

Publications (2)

Publication Number Publication Date
KR20120022808A KR20120022808A (ko) 2012-03-12
KR101269370B1 true KR101269370B1 (ko) 2013-05-29

Family

ID=43222396

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020117024980A KR101269370B1 (ko) 2009-05-26 2010-05-21 화상 표시 장치 및 그 구동 방법

Country Status (5)

Country Link
US (1) US8665186B2 (ko)
JP (1) JP5230806B2 (ko)
KR (1) KR101269370B1 (ko)
CN (1) CN102428508B (ko)
WO (1) WO2010137268A1 (ko)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5577719B2 (ja) * 2010-01-28 2014-08-27 ソニー株式会社 表示装置およびその駆動方法ならびに電子機器
JP5282146B2 (ja) 2010-09-06 2013-09-04 パナソニック株式会社 表示装置及びその制御方法
WO2012032560A1 (ja) 2010-09-06 2012-03-15 パナソニック株式会社 表示装置およびその駆動方法
WO2012032565A1 (ja) 2010-09-06 2012-03-15 パナソニック株式会社 表示装置及びその制御方法
CN103038812B (zh) 2011-08-09 2016-12-07 株式会社日本有机雷特显示器 显示装置
JP6099300B2 (ja) * 2011-09-13 2017-03-22 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 画素回路、および表示装置
WO2013073466A1 (ja) * 2011-11-17 2013-05-23 シャープ株式会社 表示装置およびその駆動方法
WO2015075845A1 (ja) 2013-11-21 2015-05-28 パナソニック液晶ディスプレイ株式会社 表示装置
JP2015141315A (ja) * 2014-01-29 2015-08-03 日本放送協会 駆動回路、表示装置、表示装置の駆動方法
KR102255866B1 (ko) 2014-02-27 2021-05-26 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
CN103839520B (zh) 2014-02-28 2017-01-18 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板和显示装置
TWI537924B (zh) * 2014-09-01 2016-06-11 友達光電股份有限公司 發光二極體驅動方法
CN105469743A (zh) * 2016-01-29 2016-04-06 深圳市华星光电技术有限公司 像素补偿电路、扫描驱动电路及平面显示装置
US10311792B2 (en) 2016-07-27 2019-06-04 Landmark Screens, Llc Expanded gamut electroluminescent displays and methods
JP2018093392A (ja) * 2016-12-05 2018-06-14 ソニーセミコンダクタソリューションズ株式会社 固体撮像装置、駆動方法、および電子機器
CN111341799A (zh) * 2018-12-18 2020-06-26 群创光电股份有限公司 电子装置及其制作流程
KR102635405B1 (ko) * 2019-02-26 2024-02-14 삼성디스플레이 주식회사 표시 장치
CN114582281B (zh) * 2022-03-17 2023-09-01 京东方科技集团股份有限公司 面板显示伽马校正的方法和装置
WO2023189312A1 (ja) * 2022-03-29 2023-10-05 ソニーセミコンダクタソリューションズ株式会社 表示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008122633A (ja) 2006-11-13 2008-05-29 Sony Corp 表示装置
US20080291125A1 (en) 2007-05-21 2008-11-27 Sony Corporation Display device, display device driving method, and electronic apparatus
JP2009237041A (ja) 2008-03-26 2009-10-15 Sony Corp 画像表示装置及び画像表示方法

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003195815A (ja) * 2000-11-07 2003-07-09 Sony Corp アクティブマトリクス型表示装置およびアクティブマトリクス型有機エレクトロルミネッセンス表示装置
US7071932B2 (en) * 2001-11-20 2006-07-04 Toppoly Optoelectronics Corporation Data voltage current drive amoled pixel circuit
JP4357413B2 (ja) * 2002-04-26 2009-11-04 東芝モバイルディスプレイ株式会社 El表示装置
JP4378087B2 (ja) * 2003-02-19 2009-12-02 奇美電子股▲ふん▼有限公司 画像表示装置
JP2004318093A (ja) * 2003-03-31 2004-11-11 Sanyo Electric Co Ltd 発光ディスプレイ及びその駆動方法及びエレクトロルミネッセンス表示回路及びエレクトロルミネッセンスディスプレイ
KR101076424B1 (ko) * 2004-03-31 2011-10-25 엘지디스플레이 주식회사 일렉트로 루미네센스 패널의 프리차지 방법 및 장치
CA2495726A1 (en) * 2005-01-28 2006-07-28 Ignis Innovation Inc. Locally referenced voltage programmed pixel for amoled displays
US7907137B2 (en) * 2005-03-31 2011-03-15 Casio Computer Co., Ltd. Display drive apparatus, display apparatus and drive control method thereof
JP2008083680A (ja) * 2006-08-17 2008-04-10 Seiko Epson Corp 電気光学装置および電子機器
JP4101281B1 (ja) 2007-03-15 2008-06-18 キヤノン株式会社 固体撮像装置及び固体撮像装置の駆動方法
KR101517110B1 (ko) * 2007-11-14 2015-05-04 소니 주식회사 표시장치 및 그 구동 방법과 전자기기
JP5287111B2 (ja) * 2007-11-14 2013-09-11 ソニー株式会社 表示装置及びその駆動方法と電子機器
JP2009180765A (ja) * 2008-01-29 2009-08-13 Casio Comput Co Ltd 表示駆動装置、表示装置及びその駆動方法
JP2009211039A (ja) * 2008-03-04 2009-09-17 Samsung Mobile Display Co Ltd 有機電界発光表示装置
JP2009244665A (ja) * 2008-03-31 2009-10-22 Sony Corp パネルおよび駆動制御方法
JP2009244666A (ja) * 2008-03-31 2009-10-22 Sony Corp パネルおよび駆動制御方法
JP2010054564A (ja) * 2008-08-26 2010-03-11 Sony Corp 画像表示装置及び画像表示装置の駆動方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008122633A (ja) 2006-11-13 2008-05-29 Sony Corp 表示装置
US20080291125A1 (en) 2007-05-21 2008-11-27 Sony Corporation Display device, display device driving method, and electronic apparatus
JP2009237041A (ja) 2008-03-26 2009-10-15 Sony Corp 画像表示装置及び画像表示方法

Also Published As

Publication number Publication date
KR20120022808A (ko) 2012-03-12
JP5230806B2 (ja) 2013-07-10
JPWO2010137268A1 (ja) 2012-11-12
US8665186B2 (en) 2014-03-04
CN102428508B (zh) 2014-07-09
WO2010137268A1 (ja) 2010-12-02
US20120062618A1 (en) 2012-03-15
CN102428508A (zh) 2012-04-25

Similar Documents

Publication Publication Date Title
KR101269370B1 (ko) 화상 표시 장치 및 그 구동 방법
KR101685713B1 (ko) 화상 표시 장치 및 그 구동 방법
KR101383976B1 (ko) 표시 장치 및 그 제어 방법
KR101291433B1 (ko) 표시 장치 및 그 구동 방법
KR101646812B1 (ko) 표시 장치 및 그 구동 방법
KR101809300B1 (ko) 표시 장치 및 그 구동 방법
KR101809293B1 (ko) 표시 장치 및 그 제어 방법
KR101319702B1 (ko) 표시 장치 및 그 제어 방법
US8305308B2 (en) Display device and method of driving the same
KR101291396B1 (ko) 표시 장치 및 그 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160513

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20170512

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20180510

Year of fee payment: 6