KR101685713B1 - 화상 표시 장치 및 그 구동 방법 - Google Patents

화상 표시 장치 및 그 구동 방법 Download PDF

Info

Publication number
KR101685713B1
KR101685713B1 KR1020107018506A KR20107018506A KR101685713B1 KR 101685713 B1 KR101685713 B1 KR 101685713B1 KR 1020107018506 A KR1020107018506 A KR 1020107018506A KR 20107018506 A KR20107018506 A KR 20107018506A KR 101685713 B1 KR101685713 B1 KR 101685713B1
Authority
KR
South Korea
Prior art keywords
voltage
driving
step
block
signal
Prior art date
Application number
KR1020107018506A
Other languages
English (en)
Other versions
KR20110123197A (ko
Inventor
신야 오노
Original Assignee
가부시키가이샤 제이올레드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to JPJP-P-2009-054206 priority Critical
Priority to JP2009054206 priority
Application filed by 가부시키가이샤 제이올레드 filed Critical 가부시키가이샤 제이올레드
Priority to PCT/JP2010/001536 priority patent/WO2010100938A1/ja
Publication of KR20110123197A publication Critical patent/KR20110123197A/ko
Application granted granted Critical
Publication of KR101685713B1 publication Critical patent/KR101685713B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/04Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions
    • G09G3/06Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions using controlled light sources
    • G09G3/12Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions using controlled light sources using electroluminescent elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0221Addressing of scan or signal lines with use of split matrices

Abstract

구동 회로의 출력 부하가 저감되고, 표시 품질이 향상된 화상 표시 장치를 제공한다. 복수의 발광 화소를 가지는 화상 표시 장치는, 발광 화소열마다 배치된 제1 신호선(151) 및 제2 신호선(152)과, 발광 화소행마다 배치된 제1 제어선(132)을 구비하고, 복수의 발광 화소행을 1구동 블록으로 한 2이상의 구동 블록을 구성하고, 각 발광 화소는, 구동 트랜지스터와, 제1 용량 소자와, 발광 소자와, 제1 스위칭 소자와, 제2 용량 소자를 구비하고, k번째의 구동 블록에 속하는 발광 화소(11A)는, 제1 신호선(151)과 구동 트랜지스터의 게이트의 사이에 삽입된 제2 스위치 소자를 더 구비하고, (k+1)번째의 구동 블록에 속하는 발광 화소(11B)는, 제2 신호선(152)과 구동 트랜지스터의 게이트의 사이에 삽입된 제4 스위치 소자를 더 구비하고, 제1 제어선(132)은, 동일 구동 블록 내의 전체 발광 화소에서만 공통화되어 있다.

Description

화상 표시 장치 및 그 구동 방법 {IMAGE DISPLAY DEVICE AND METHOD FOR DRIVING THE SAME}

본 발명은, 화상 표시 장치 및 그 구동 방법에 관한 것으로, 특히 전류 구동형의 발광 소자를 이용한 화상 표시 장치 및 그 구동 방법에 관한 것이다.

전류 구동형의 발광 소자를 이용한 화상 표시 장치로서, 유기 일렉트로 루미네슨스(EL) 소자를 이용한 화상 표시 장치가 알려져 있다. 이 자체 발광하는 유기 EL 소자를 이용한 유기 EL 표시 장치는, 액정 표시 장치에 필요한 백 라이트가 불필요하여 장치의 박형화에 최적이다. 또한, 시야각에도 제한이 없으므로, 차세대의 표시 장치로서 실용화가 기대되고 있다. 또한, 유기 EL 표시 장치에 이용되는 유기 EL 소자는, 각 발광 소자의 휘도가 소자에 흐르는 전류값에 의해 제어되는 점에서, 액정 셀이 셀에 인가되는 전압에 의해 제어되는 것과는 다르다.

유기 EL 표시 장치에서는, 통상, 화소를 구성하는 유기 EL 소자가 매트릭스형상으로 배치된다. 복수의 행 전극(주사선)과 복수의 열 전극(데이터선)의 교점에 유기 EL 소자를 설치하고, 선택한 행 전극과 복수의 열 전극의 사이에 데이터 신호에 상당하는 전압을 인가하도록 하여 유기 EL 소자를 구동하는 것을 패시브 매트릭스형의 유기 EL 디스플레이라고 부른다.

한편, 복수의 주사선과 복수의 데이터선의 교점에 스위칭 박막 트랜지스터(TFT:Thin Film Transistor)를 설치하고, 이 스위칭 TFT에 구동 소자의 게이트를 접속하고, 선택한 주사선을 통해 이 스위칭 TFT를 온시켜 신호선으로부터 데이터 신호를 구동 소자에 입력한다. 이 구동 소자에 의해 유기 EL 소자를 구동하는 것을 액티브 매트릭스형의 유기 EL 표시 장치라고 부른다.

액티브 매트릭스형의 유기 EL 표시 장치는, 각 행 전극(주사선)을 선택하고 있는 기간만, 표시 장치에 접속된 유기 EL 소자가 발광하는 패시브 매트릭스형의 유기 EL 표시 장치와는 달리, 다음의 주사(선택)까지 유기 EL 소자를 발광시키는 것이 가능하기 때문에, 듀티비가 상승해도 디스플레이의 휘도 감소를 초래하지 않는다. 따라서, 액티브 매트릭스형의 유기 EL 표시 장치는, 저전압으로 구동할 수 있고, 저소비 전력화가 가능해진다. 그러나, 액티브 매트릭스형의 유기 EL 디스플레이에서는, 구동 트랜지스터의 특성의 편차에 기인하여, 동일한 데이터 신호를 부여해도, 각 화소에 있어서 유기 EL 소자의 휘도가 달라, 휘도 편차가 발생한다고 하는 결점이 있다.

이 문제에 대해, 예를 들면, 특허 문헌 1에서는, 구동 트랜지스터의 특성 편차에 의한 휘도 편차의 보상 방법으로서, 간단한 화소 회로로, 화소마다의 특성 편차를 보상하는 방법이 개시되어 있다.

도 18은, 특허 문헌 1에 기재된 종래의 화상 표시 장치의 구성을 나타내는 블록도이다. 동 도면에 기재된 화상 표시 장치(500)는, 화소 어레이부(502)와, 이를 구동하는 구동부로 이루어진다. 화소 어레이부(502)는, 행마다 배치된 주사선(701∼70m)과, 열마다 배치된 신호선(601∼60n)과, 양자가 교차하는 부분에 배치된 행렬형상의 발광 화소(501)와, 행마다 배치된 급전선(801∼80m)을 구비한다. 또한, 구동부는, 신호 셀렉터(503)와, 주사선 구동부(504)와, 급전선 구동부(505)를 구비한다.

주사선 구동부(504)는, 각 주사선(701∼70m)에 수평 주기(1H)로 순차 제어 신호를 공급하여 발광 화소(501)를 행 단위로 선(線) 순차 주사한다. 급전선 구동부(505)는, 이 선 순차 주사에 맞추어 각 급전선(801∼80m)에 제1 전압과 제2 전압으로 전환하는 전원 전압을 공급한다. 신호 실렉터(503)는, 이 선 순차 주사에 맞추어 영상 신호가 되는 휘도 신호 전압과 기준 전압을 전환하여 열형상의 신호선(601∼60n)에 공급한다.

여기서, 열 형상의 신호선(601∼60n)은, 각각, 열마다 2개 배치되어 있고, 한쪽의 신호선은 홀수행의 발광 화소(501)에 기준 전압 및 신호 전압을 공급하고, 다른쪽의 신호선은 짝수행의 발광 화소(501)에 기준 전압 및 신호 전압을 공급하고 있다.

도 19는, 특허 문헌 1에 기재된 종래의 화상 표시 장치가 가지는 발광 화소의 회로 구성도이다. 또한, 동 도면에는 1행째 또한 1열째의 발광 화소(501)를 기재하고 있다. 이 발광 화소(501)에 대해서 주사선(701), 급전선(801) 및 신호선(601)이 배치되어 있다. 또한, 신호선(601)은 2개 있는 중의 1개가, 발광 화소(501)에 접속되어 있다. 발광 화소(501)는, 스위칭 트랜지스터(511)와, 구동 트랜지스터(512)와, 유지 용량(513)과, 발광 소자(514)를 구비한다. 스위칭 트랜지스터(511)는, 게이트가 주사선(701)에, 소스 및 드레인의 한쪽이 신호선(601)에, 그 다른쪽이 구동 트랜지스터(512)의 게이트에 각각 접속되어 있다. 구동 트랜지스터(512)는, 소스가 발광 소자(514)의 애노드에, 드레인이 급전선(801)에 각각 접속되어 있다. 발광 소자(514)는, 캐소드가 접지 배선(515)에 접속되어 있다. 유지 용량(513)은, 구동 트랜지스터(512)의 소스 및 게이트에 접속되어 있다.

상기 구성에 있어서, 급전선 구동부(505)는, 신호선(601)이 기준 전압인 상태에서, 급전선(801)을 제1 전압(고전압)으로부터 제2 전압(저전압)으로 전환한다. 주사선 구동부(504)는, 마찬가지로 신호선(601)이 기준 전압인 상태에서, 주사선(701)의 전압을 “H”레벨로 하여 스위칭 트랜지스터(511)를 도통시키고, 기준 전압을 구동 트랜지스터(512)의 게이트에 인가함과 더불어, 구동 트랜지스터(512)의 소스를 제2 전압으로 설정한다. 이상의 동작에 의해, 구동 트랜지스터(512)의 임계치 전압(Vth)의 보정을 위한 준비가 완료한다. 계속하여, 급전선 구동부(505)는, 신호선(601)의 전압이 기준 전압으로부터 신호 전압으로 전환하기 전의 보정 기간에서, 급전선(801)의 전압을 제2 전압으로부터 제1 전압으로 전환하고, 구동 트랜지스터(512)의 임계치 전압(Vth)에 상당하는 전압을 유지 용량(513)에 유지시킨다. 다음에, 스위칭 트랜지스터(511)의 전압을 “H”레벨로 하여 신호 전압을 유지 용량(513)에 유지시킨다. 즉, 이 신호 전압은, 먼저 유지된 구동 트랜지스터(512)의 임계치 전압(Vth)에 상당하는 전압에 가산되어 유지 용량(513)에 기입된다. 그리고, 구동 트랜지스터(512)는, 제1 전압에 있는 급전선(801)으로부터 전류의 공급을 받아, 상기 유지 전압에 따른 구동 전류를 발광 소자(514)에 흐르게 한다.

상술한 동작에서는, 신호선(601)은 열마다 2개 배치되어 있으므로, 각 신호선이 기준 전압에 있는 시간대를 길게 하고 있다. 따라서, 구동 트랜지스터(512)의 임계치 전압(Vth)에 상당하는 전압을 유지 용량(513)으로 유지하기 위한 보정 기간을 확보하도록 하고 있다.

도 20은, 특허 문헌 1에 기재된 화상 표시 장치의 동작 타이밍 챠트이다. 동 도면에는, 위로부터 순서대로, 1라인째의 주사선(701) 및 급전선(801), 2라인째의 주사선(702) 및 급전선(802), 3라인째의 주사선(703) 및 급전선(803), 홀수행의 발광 화소에 할당된 신호선, 짝수행의 발광 화소에 할당된 신호선의 신호 파형이 기재되어 있다. 주사선에 인가되는 주사 신호는, 1수평 기간(1H)씩 순차적으로 1라인마다 시프트한다. 1라인분의 주사선에 인가되는 주사 신호는, 2개의 펄스를 포함하고 있다. 1번째의 펄스는 시간폭이 길고 1H 이상이다. 2번째의 펄스는 시간폭이 좁고, 1H의 일부이다. 1번째의 펄스는 상술한 임계치 보정 기간에 대응하고, 2번째의 펄스는 신호 전압 샘플링 기간 및 이동도 보정 기간에 대응하고 있다. 또한, 급전선에 공급되는 전원 펄스도 1H 주기로 1라인마다 시프트된다. 이에 대해서, 각 신호선은 2H에 1회, 신호 전압이 인가되고, 기준 전압에 있는 시간대를 1H이상 확보하는 것이 가능해진다.

이상과 같이, 특허 문헌 1에 기재된 종래의 화상 표시 장치에서는, 발광 화소마다 구동 트랜지스터(512)의 임계치 전압(Vth)이 편차가 생겨도, 충분한 임계치 보정 기간이 확보됨으로써, 발광 화소마다 당해 편차는 캔슬되고, 화상의 휘도 편차 억제가 도모된다.

일본국 특허 공개 2008-122633호 공보

그러나, 특허 문헌 1에 기재된 종래의 화상 표시 장치는, 발광 화소행마다 배치된 주사선 및 급전선의 신호 레벨의 온 오프가 많다. 예를 들면, 임계치 보정 기간을 발광 화소행마다 설정하지 않으면 안된다. 또한, 신호선으로부터 스위칭 트랜지스터를 통하여 휘도 신호 전압이 샘플링되면, 이어서 발광 기간을 설정하지 않으면 안된다. 따라서, 화소행마다의 임계치 보정 타이밍 및 발광 타이밍을 설정할 필요가 있다. 이 때문에, 표시 패널이 대면적화됨에 따라, 행수도 증가하므로, 각 구동 회로로부터 출력되는 신호가 많아지고, 또한, 그 신호 전환의 주파수가 높아져, 주사선 구동 회로 및 급전선 구동 회로의 신호 출력 부하가 커진다.

또한, 특허 문헌 1에 기재된 종래의 화상 표시 장치는, 구동 트랜지스터의 임계치 전압(Vth)의 보정 기간은 2H 미만으로, 고정밀도의 보정이 요구되는 화상 표시 장치로서는 한계가 있다.

상기 과제를 감안하여, 본 발명은, 구동 회로의 출력 부하가 저감되고, 표시 품질이 향상된 화상 표시 장치를 제공하는 것을 목적으로 한다.

상기 목적을 달성하기 위해서, 본 발명의 일양태에 관한 화상 표시 장치는, 매트릭스 형상으로 배치된 복수의 발광 화소를 가지는 화상 표시 장치로서, 발광 화소열마다 배치되고, 발광 화소의 휘도를 결정하는 신호 전압을 상기 발광 화소에 부여하는 제1 신호선 및 제2 신호선과, 제1 전원선 및 제2 전원선과, 발광 화소행마다 배치된 주사선과, 발광 화소행마다 배치된 제1 제어선을 구비하고, 상기 복수의 발광 화소는, 복수의 발광 화소행을 1구동 블록으로 한 2이상의 구동 블록을 구성하고, 상기 복수의 발광 화소의 각각은, 한쪽의 단자가 상기 제2 전원선에 접속되고, 상기 신호 전압에 따른 신호 전류가 흐름으로써 발광하는 발광 소자와, 적어도, 상기 제1 전원선, 상기 발광 소자의 다른쪽의 단자 및 상기 제1 제어선에 접속되고, 상기 신호 전압을 상기 신호 전류로 변환하는 전류 제어부와, k(k는 자연수)번째의 구동 블록에 속하는 상기 발광 화소는, 상기 주사선이 게이트 전극에 접속되고, 소스 및 드레인의 한쪽이 상기 제1 신호선에 접속되고, 소스 및 드레인의 다른쪽이 상기 전류 제어부에 접속되고, 상기 제1 신호선과 상기 전류 제어부의 도통 및 비도통을 전환하는 제1 스위치 소자를 더 구비하고, (k+1)번째의 구동 블록에 속하는 상기 발광 화소는, 상기 주사선이 게이트 전극에 접속되고, 소스 및 드레인의 한쪽이 상기 제2 신호선에 접속되고, 소스 및 드레인의 다른쪽이 상기 전류 제어부에 접속되고, 상기 제2 신호선과 상기 전류 제어부의 도통 및 비도통을 전환하는 제2 스위치 소자를 더 구비하고, 상기 제1 제어선은, 동일 구동 블록 내의 전체 발광 화소에서는 공통화되어 있고, 다른 구동 블록간에서는 독립되어 있는 것을 특징으로 한다.

본 발명의 화상 표시 장치 및 그 구동 방법에 의하면, 구동 트랜지스터의 임계치 전압 보정 기간 및 타이밍을 구동 블록 내에서 일치시키는 것이 가능해지므로 신호 레벨의 온으로부터 오프 혹은 오프로부터 온으로의 전환 회수를 줄일 수 있어, 발광 화소의 회로를 구동하는 구동 회로의 부하가 저감한다. 상기 구동 블록화 및 발광 화소열마다 배치된 2개의 신호선에 의해, 구동 트랜지스터의 임계치 전압 보정 기간을 1프레임 기간에 대해서 크게 취할 수 있으므로, 고정밀의 구동 전류가 발광 소자에 흘러, 화상 표시 품질이 향상된다.

도 1은 본 발명의 실시의 형태 1에 관한 화상 표시 장치의 전기적 구성을 나타내는 블록도이다.
도 2A는 본 발명의 실시의 형태 1에 관한 화상 표시 장치에 있어서의 홀수 구동 블록의 발광 화소의 회로 구성도이다.
도 2B는 본 발명의 실시의 형태 1에 관한 화상 표시 장치에 있어서의 짝수 구동 블록의 발광 화소의 회로 구성도이다.
도 3A는 본 발명의 실시의 형태 1에 관한 화상 표시 장치에 있어서의 홀수 구동 블록의 발광 화소의 구체적인 회로 구성도이다.
도 3B는 본 발명의 실시의 형태 1에 관한 화상 표시 장치에 있어서의 짝수 구동 블록의 발광 화소의 구체적인 회로 구성도이다.
도 4A는 본 발명의 실시의 형태 1에 관한 화상 표시 장치에 있어서의 홀수 구동 블록의 발광 화소의 구체적인 회로 구성도이다.
도 4B는 본 발명의 실시의 형태 1에 관한 화상 표시 장치에 있어서의 짝수 구동 블록의 발광 화소의 구체적인 회로 구성도이다.
도 5는 본 발명의 실시의 형태 1에 관한 화상 표시 장치가 가지는 표시 패널의 일부를 나타내는 회로 구성도이다.
도 6A는 본 발명의 실시의 형태 1에 관한 화상 표시 장치의 구동 방법의 동작 타이밍 차트이다.
도 6B는 본 발명의 실시의 형태 1에 관한 구동 방법에 의해 발광한 구동 블록의 상태 천이도이다.
도 7은 본 발명의 실시의 형태 1에 관한 화상 표시 장치가 가지는 발광 화소의 상태 천이도이다.
도 8은 본 발명의 실시의 형태 1에 관한 화상 표시 장치의 동작 플로우 챠트이다.
도 9는 주사선 및 신호선의 파형 특성을 설명하는 도면이다.
도 10은 본 발명의 실시의 형태 2에 관한 화상 표시 장치가 가지는 표시 패널의 일부를 나타내는 회로 구성도이다.
도 11A는 본 발명의 실시의 형태 2에 관한 화상 표시 장치의 구동 방법의 동작 타이밍 차트이다.
도 11B는 본 발명의 실시의 형태 2에 관한 구동 방법에 의해 발광한 구동 블록의 상태 천이도이다.
도 12A는 본 발명의 실시의 형태 3에 관한 화상 표시 장치에 있어서의 홀수 구동 블록의 발광 화소의 구체적인 회로 구성도이다.
도 12B는 본 발명의 실시의 형태 3에 관한 화상 표시 장치에 있어서의 짝수 구동 블록의 발광 화소의 구체적인 회로 구성도이다.
도 13은 본 발명의 실시의 형태 3에 관한 화상 표시 장치가 가지는 표시 패널의 일부를 나타내는 회로 구성도이다.
도 14A는 본 발명의 실시의 형태 3에 관한 화상 표시 장치의 구동 방법의 동작 타이밍 차트이다.
도 14B는 본 발명의 실시의 형태 3에 관한 구동 방법에 의해 발광한 구동 블록의 상태 천이도이다.
도 15는 본 발명의 실시의 형태 3에 관한 화상 표시 장치가 가지는 발광 화소의 상태 천이도이다.
도 16은 본 발명의 실시의 형태 3에 관한 화상 표시 장치의 동작 플로우챠트이다.
도 17은 본 발명의 화상 표시 장치를 내장한 박형 플랫 TV의 외관도이다.
도 18은 특허 문헌 1에 기재된 종래의 화상 표시 장치의 구성을 나타내는 블록도이다.
도 19는 특허 문헌 1에 기재된 종래의 화상 표시 장치가 가지는 발광 화소의 회로 구성도이다.
도 20은 특허 문헌 1에 기재된 화상 표시 장치의 동작 타이밍 챠트이다.

본 발명의 일양태에 관한 화상 표시 장치는, 매트릭스형상으로 배치된 복수의 발광 화소를 가지는 화상 표시 장치로서, 발광 화소열마다 배치되고, 발광 화소의 휘도를 결정하는 신호 전압을 상기 발광 화소에 부여하는 제1 신호선 및 제2 신호선과, 제1 전원선 및 제2 전원선과, 발광 화소행마다 배치된 주사선과, 발광 화소행마다 배치된 제1 제어선을 구비하고, 상기 복수의 발광 화소는, 복수의 발광 화소행을 1구동 블록으로 한 2이상의 구동 블록을 구성하고, 상기 복수의 발광 화소의 각각은, 한쪽의 단자가 상기 제2 전원선에 접속되고, 상기 신호 전압에 따른 신호 전류가 흐름으로써 발광하는 발광 소자와, 적어도, 상기 제1 전원선, 상기 발광소자의 다른쪽의 단자 및 상기 제1 제어선에 접속되고, 상기 신호 전압을 상기 신호 전류로 변환하는 전류 제어부와, k(k는 자연수)번째의 구동 블록에 속하는 상기 발광 화소는, 상기 주사선이 게이트 전극에 접속되고, 소스 및 드레인의 한쪽이 상기 제1 신호선에 접속되고, 소스 및 드레인의 다른쪽이 상기 전류 제어부에 접속되고, 상기 제1 신호선과 상기 전류 제어부의 도통 및 비도통을 전환하는 제1 스위칭 소자를 더 구비하고, (k+1)번째의 구동 블록에 속하는 상기 발광 화소는, 상기 주사선이 게이트 전극에 접속되고, 소스 및 드레인의 한쪽이 상기 제2 신호선에 접속되고, 소스 및 드레인의 다른쪽이 상기 전류 제어부에 접속되고, 상기 제2 신호선과 상기 전류 제어부의 도통 및 비도통을 전환하는 제2 스위치 소자를 더 구비하고, 상기 제1 제어선은, 동일 구동 블록 내의 전체 발광 화소에서는 공통화되어 있고, 다른 구동 블록간에서는 독립되어 있다.

상기 구성에 의해, 제1 제어선 신호의 타이밍을 구동 블록 내에서 일치시키는 것이 가능해진다. 따라서, 발광 소자에 흐르는 구동 전류를 제어하는 신호를 출력하는 구동 회로의 부하가 저감한다. 또한, 상기 구동 블록화 및 발광 화소열마다 배치된 2개의 신호선에 의해, 제1 제어선에 의한 전류 제어부의 제어 동작 기간을 1프레임 기간 내에서 길게 취할 수 있으므로, 고정밀도의 구동 전류가 발광 소자에 흘러, 화상 표시 품질을 향상시키는 것이 가능해진다.

또한, 본 발명의 일양태에 관한 화상 표시 장치는, 상기 전류 제어부는, 소스 및 드레인의 한쪽이 상기 발광 소자의 다른쪽의 단자에 접속되고, 게이트-소스간에 인가되는 상기 신호 전압을 소스-드레인간 전류인 상기 신호 전류로 변환하는 구동 트랜지스터를 구비하고, 상기 제1 스위치 소자는, 게이트가 상기 주사선에 접속되고, 소스 및 드레인의 한쪽이 상기 제1 신호선에 접속되고, 소스 및 드레인의 다른쪽이 상기 구동 트랜지스터의 게이트에 접속된 스위칭 트랜지스터이며, 상기 제2 스위치 소자는, 게이트가 상기 주사선에 접속되고, 소스 및 드레인의 한쪽이 상기 제2 신호선에 접속되고, 소스 및 드레인의 다른쪽이 상기 구동 트랜지스터의 게이트에 접속된 스위칭 트랜지스터이며, 상기 전류 제어부는, 한쪽의 단자가 상기 구동 트랜지스터의 게이트에 접속되고, 다른쪽의 단자가 상기 구동 트랜지스터의 소스에 접속된 제1 용량 소자와, 한쪽의 단자가 상기 구동 트랜지스터의 소스에 접속되고, 다른쪽의 단자가 상기 제1 제어선에 접속된 제2 용량 소자를 더 구비하는 것이다.

상기 구성에 의해, 구동 트랜지스터의 임계치 전압 보정 기간 및 타이밍을 구동 블록 내에서 일치시키는 것이 가능해진다. 또한, 상기 구동 블록화 및 발광 화소열마다 배치된 2개의 신호선에 의해, 구동 트랜지스터의 임계치 전압 보정 기간을 1프레임 기간 내에서 길게 취할 수 있으므로, 고정밀도의 구동 전류가 발광 소자에 흘러, 화상 표시 품질이 향상된다.

또한, 본 발명의 일양태에 관한 화상 표시 장치는, 발광 화소행마다 배치된 제2 제어선을 더 구비하고, 상기 전류 제어부는, 게이트가 상기 제2 제어선에 접속되고, 소스 및 드레인의 한쪽이 상기 제1 용량 소자의 다른쪽의 단자에 접속되고, 소스 및 드레인의 다른쪽이 상기 구동 트랜지스터의 소스에 접속된 제3 스위치 소자를 더 구비하는 것이다.

본 양태에 의하면, 제3 스위치 소자, 제1 용량 소자 및 제2 용량 소자가 배치된 발광 화소 회로, 구동 블록화된 각 발광 화소에의 제어선, 주사선 및 신호선의 배치에 의해, 구동 트랜지스터의 임계치 전압 보정 기간 및 그 타이밍을 동일 구동 블록 내에서 일치시키는 것이 가능해진다. 따라서, 전류 패스를 제어하는 신호를 출력하여 신호 전압을 제어하는 구동 회로의 부하가 저감한다. 또한, 상기 구동 블록화 및 발광 화소열마다 배치된 2개의 신호선에 의해, 구동 트랜지스터의 임계치 전압 보정 기간을, 전체 발광 화소를 고쳐쓰는 시간인 1프레임 기간(Tf) 내에서 크게 취할 수 있다. 이는, k번째의 구동 블록에 있어서 휘도 신호가 샘플링되어 있는 기간에, (k+1)번째의 구동 블록에 있어서 임계치 전압 보정 기간이 설정됨에 의한 것이다. 따라서, 임계치 전압 보정 기간은, 발광 화소행마다 분할되는 것이 아니라, 구동 블록마다 분할된다. 따라서, 표시 영역이 대면적화될수록, 발광 듀티를 감소시키지 않고, 1프레임 기간에 대한 상대적인 임계치 전압 보정 기간을 길게 설정하는 것이 가능해진다. 이에 따라, 고정밀도로 보정된 휘도 신호 전압에 의거한 구동 전류가 발광 소자에 흘러, 화상 표시 품질이 향상된다.

또한, 본 발명의 일양태에 관한 화상 표시 장치는, 상기 제1 신호선, 상기 제2 신호선, 상기 제1 제어선, 상기 제2 제어선 및 상기 주사선을 제어하여 상기 발광 화소를 구동하는 구동 회로를 더 구비하고, 상기 구동 회로는, 상기 제1 신호선으로부터 기준 전압을 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 순차적으로 인가함으로써, 상기 제1 신호선과 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 순차적으로 비도통으로 하고, 상기 제1 제어선으로부터 초기화 전압을 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 소스에 동시에 인가하고, 상기 제1 신호선으로부터 상기 기준 전압을 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 동시에 인가하고, 상기 제2 제어선으로부터 상기 제3 스위치 소자를 오프 상태로 하는 전압을 인가함으로써, 상기 제1 용량 소자와 k번째의 구동 블록의 가지는 모든 상기 구동 트랜지스터의 소스를 동시에 비도통으로 하고, 상기 주사선으로부터 상기 제1 스위치 소자를 오프 상태로 하는 전압을 인가함으로써, 상기 제1 신호선과 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 동시에 비도통으로 하고, 상기 제2 신호선으로부터 상기 기준 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 순차적으로 인가함으로써, 상기 제2 신호선과 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 순차적으로 비도통으로 하고, 상기 제1 제어선으로부터 초기화 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 소스에 동시에 인가하고, 상기 제2 신호선으로부터 상기 기준 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 동시에 인가하고, 상기 제2 제어선으로부터 상기 제3 스위치 소자를 오프 상태로 하는 전압을 인가함으로써, 상기 제1 용량 소자와 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 소스를 동시에 비도통으로 하고, 상기 주사선으로부터 상기 제2 스위치 소자를 오프 상태로 하는 전압을 인가함으로써, 상기 제2 신호선과 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 동시에 비도통으로 하는 것이다.

본 양태에 의하면, 상기 제1 신호선, 상기 제2 신호선, 상기 제1 제어선, 상기 제2 제어선 및 상기 주사선의 전압을 제어하는 구동 회로가, 상기 임계치 보정 기간, 신호 전압 기입 기간 및 발광 기간을 제어한다.

또한, 본 발명의 일양태에 관한 화상 표시 장치는, 발광 화소행마다 배치된 제2 제어선을 더 구비하고, 상기 전류 제어부는, 게이트가 상기 제2 제어선에 접속되고, 소스 및 드레인이 상기 제1 전원선과 상기 발광 소자의 다른쪽의 단자와의 사이에 삽입되고, 상기 구동 트랜지스터의 소스―드레인간 전류의 온 오프를 전환하는 제4 스위치 소자를 더 구비하는 것이다.

이에 따라, 구동 트랜지스터의 소스―드레인 전류의 온 오프를 제어하는 것이 가능해지므로, 구동 트랜지스터로의 신호 전압 인가 타이밍과 독립하여 발광 소자의 발광 동작을 행하는 것이 가능해진다.

또한, 본 발명의 일양태에 관한 화상 표시 장치는, 상기 제1 신호선, 상기 제2 신호선, 상기 제1 제어선, 상기 제2 제어선 및 상기 주사선을 제어하여 상기 발광 화소를 구동하는 구동 회로를 더 구비하고, 상기 구동 회로는, k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터로의 전압의 인가를 동시에 정지하고, 상기 제1 신호선으로부터 기준 전압을 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 동시에 인가하고, 상기 제1 제어선으로부터 초기화 전압을 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 소스에 동시에 인가하고, 상기 제2 제어선으로부터 상기 제4 스위치 소자를 온 상태로 하는 전압을 인가함으로써, k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 드레인에 소정의 전압을 동시에 인가하고, 상기 제2 제어선으로부터 상기 제4 스위치 소자를 오프 상태로 하는 전압을 인가함으로써, k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 드레인으로의 상기 소정의 전압의 인가를 정지하고, 상기 주사선으로부터 상기 제1 스위치 소자를 오프 상태로 하는 전압을 인가함으로써, 상기 제1 신호선과 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 동시에 비도통으로 하고, (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터로의 전압의 인가를 동시에 정지하고, 상기 제2 신호선으로부터 상기 기준 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 동시에 인가하고, 상기 제1 제어선으로부터, 상기 초기화 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 소스에 동시에 인가하고, 상기 제2 제어선에 대해, 상기 제4 스위치 소자를 온 상태로 하는 전압을 인가함으로써, (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 드레인에 소정의 전압을 동시에 인가하고, 상기 제2 제어선으로부터 상기 제4 스위치 소자를 오프 상태로 하는 전압을 인가함으로써, (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 드레인으로의 상기 소정의 전압의 인가를 정지하고, 상기 주사선으로부터 상기 제1 스위치 소자를 오프 상태로 하는 전압을 인가함으로써, 상기 제2 신호선과 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 동시에 비도통으로 하는 것이다.

본 양태에 의하면, 상기 제1 신호선, 상기 제2 신호선, 상기 제1 제어선, 상기 제2 제어선 및 상기 주사선의 전압을 제어하는 구동 회로가, 상기 임계치 보정 기간, 신호 전압 기입 기간 및 발광 기간을 제어한다.

또한, 본 발명의 일양태에 관한 화상 표시 장치는, 상기 제2 제어선은, 동일 구동 블록 내의 전체 발광 화소에서는 공통화되어 있고, 다른 구동 블록간에서는 독립되어 있다.

이에 따라, 제2 제어선에 의해 제4 스위치 소자를 동일 블록 내에서 동시 제어함으로써, 동일 블록 내에서의 동시 발광을 실현하는 것이 가능해지고, 제2 제어선으로부터의 신호를 출력하는 구동 회로의 부하가 저감한다.

또한, 본 발명의 일양태에 관한 화상 표시 장치는, 상기 제4 스위치 소자는, 게이트가 상기 제2 제어선에 접속되고, 소스 및 드레인의 한쪽이 상기 구동 트랜지스터의 소스 및 드레인의 다른쪽에 접속되고, 소스 및 드레인의 다른쪽이 상기 제1 전원선과 접속된 스위칭 트랜지스터이다.

상기 구성에 의해, 구동 트랜지스터의 임계치 전압 보정 기간 및 타이밍을 구동 블록 내에서 일치시키는 것이 가능해진다. 또한, 제4 스위치 소자 및 제2 용량 소자의 배치에 의해, 발광 기간 및 타이밍도 구동 블록 내에서 일치시키는 것이 가능해진다. 따라서, 각 스위치 소자의 도통 및 비도통을 제어하는 신호 및 구동 트랜지스터의 드레인으로의 전압 인가의 온 오프를 제어하는 신호를 출력하는 구동 회로의 부하가 저감한다. 또한, 상기 구동 블록화 및 발광 화소열마다 배치된 2개의 신호선에 의해, 구동 트랜지스터의 임계치 전압 보정 기간을 1프레임 기간 내에서 길게 취할 수 있으므로, 고정밀도의 구동 전류가 발광 소자에 흘러, 화상 표시 품질이 향상한다.

또한, 본 발명의 일양태에 관한 화상 표시 장치는, 상기 신호 전압은, 상기 발광 소자를 발광시키기 위한 휘도 신호 전압, 및, 상기 구동 트랜지스터의 임계치 전압에 대응한 전압을 상기 제1 용량 소자에 기억시키기 위한 기준 전압으로 이루어지고, 상기 화상 표시 장치는, 상기 신호 전압을 상기 제1 신호선 및 상기 제2 신호선에 출력하는 신호선 구동 회로와, 상기 신호선 구동 회로가 상기 신호 전압을 출력하는 타이밍을 제어하는 타이밍 제어 회로를 더 구비하고, 상기 타이밍 제어 회로는, 상기 제1 신호선 및 상기 제2 신호선에 대해 상기 휘도 신호 전압 및 상기 기준 전압을 상호 배타적으로 출력시키는 것이다.

본 양태에 의하면, k번째의 구동 블록에 있어서 휘도 신호가 샘플링되어 있는 기간에, (k+1)번째의 구동 블록에 있어서 임계치 전압 보정 기간이 설정된다. 따라서, 임계치 전압 보정 기간은, 발광 화소행마다 분할되는 것이 아니라, 구동 블록마다 분할된다. 따라서, 표시 영역이 대면적화될수록, 상대적인 임계치 전압 보정 기간을 길게 설정하는 것이 가능해진다.

또한, 본 발명의 일양태에 관한 화상 표시 장치는, 모든 상기 발광 화소를 고쳐쓰는 시간을 Tf로 하고, 상기 구동 블록의 총 수를 N으로 하면, 상기 구동 트랜지스터의 임계치 전압을 검출하는 시간은, 최대로 Tf/N이다.

또한, 본 발명은, 이러한 특징적인 수단을 구비하는 화상 표시 장치로서 실현할 수 있을 뿐만 아니라, 화상 표시 장치에 포함되는 특징적인 수단을 단계로 하는 화상 표시 장치의 구동 방법으로서 실현할 수 있다.

(실시의 형태 1)

본 실시의 형태에 있어서의 화상 표시 장치는, 매트릭스형상으로 배치된 복수의 발광 화소를 가지는 화상 표시 장치로서, 발광 화소열마다 배치된 제1 신호선 및 제2 신호선과, 발광 화소행마다 배치된 제1 제어선을 구비하고, 복수의 발광 화소는, 복수의 발광 화소행을 1단위로 한 2이상의 구동 블록을 구성하고, 복수의 발광 화소의 각각은, 구동 트랜지스터와, 양 단자가 구동 트랜지스터의 게이트 및 소스에 접속된 제1 용량 소자와, 구동 트랜지스터의 소스에 접속된 발광 소자와, 구동 트랜지스터의 소스―드레인간 전류의 온 오프를 전환하는 제4 스위치 소자와, 구동 트랜지스터의 소스와 상기 제1 제어선의 사이에 삽입된 제2 용량 소자를 구비하고, k(k는 자연수)번째의 구동 블록에 속하는 발광 화소는, 제1 신호선과 상기 구동 트랜지스터의 게이트의 사이에 삽입된 제1 스위치 소자를 더 구비하고, (k+1)번째의 구동 블록에 속하는 발광 화소는, 제2 신호선과 구동 트랜지스터의 게이트의 사이에 삽입된 제2 스위치 소자를 더 구비하고, 제1 제어선은, 동일 구동 블록의 전체 발광 화소에서는 공통화되어 있다. 이에 따라, 구동 트랜지스터의 임계치 전압 보정 기간 및 발광 기간을 구동 블록 내에서 일치시키는 것이 가능해진다. 따라서, 구동 회로의 부담 부하가 저감한다. 또한, 임계치 전압 보정 기간을 1프레임 기간에 대해서 크게 취할 수 있으므로, 화상 표시 품질이 향상된다.

이하, 본 발명의 실시의 형태에 대해서, 도면을 참조하면서 설명한다.

도 1은, 본 발명의 실시의 형태 1에 관한 화상 표시 장치의 전기적 구성을 나타내는 블록도이다. 동 도면에 있어서의 화상 표시 장치(1)는, 표시 패널(10)과, 타이밍 제어 회로(20)와, 전압 제어 회로(30)를 구비한다. 표시 패널(10)은, 복수의 발광 화소(11A, 11B)와, 신호선군(12)과 제어선군(13)과 주사/제어선 구동 회로(14)와, 신호선 구동 회로(15)를 구비한다.

발광 화소(11A, 11B)는, 표시 패널(10) 상에, 매트릭스형상으로 배치되어 있다. 여기서, 발광 화소(11A, 11B)는, 복수의 발광 화소행을 1구동 블록으로 하는 2이상의 구동 블록을 구성하고 있다. 발광 화소(11A)는, 홀수번째의 구동 블록을 구성하고, 또한, 발광 화소(11B)는 짝수번째의 구동 블록을 구성한다.

신호선군(12)은, 발광 화소열마다 배치된 복수의 신호선으로 이루어진다. 여기서, 각 발광 화소열에 대해 2개의 신호선이 배치되어 있고, 홀수번째의 구동 블록의 발광 화소는 한쪽의 신호선에 접속되고, 짝수번째의 구동 블록의 발광 화소는 다른쪽의 신호선에 접속되어 있다.

제어선군(13)은, 발광 화소마다 배치된 주사선 및 제어선으로 이루어진다.

주사/제어선 구동 회로(14)는, 제어선군(13)의 각 주사선에 주사 신호를, 또한, 각 제어선에 제어 신호를 출력함으로써, 발광 화소가 가지는 회로 소자를 구동한다.

신호선 구동 회로(15)는, 신호선군(12)의 각 신호선에 휘도 신호 또는 기준 신호를 출력함으로써, 발광 화소가 가지는 회로 소자를 구동한다.

타이밍 제어 회로(20)는, 주사/제어선 구동 회로(14)로부터 출력되는 주사 신호 및 제어 신호의 출력 타이밍을 제어한다. 또한, 타이밍 제어 회로(20)는, 신호선 구동 회로(15)로부터 출력되는 휘도 신호 또는 기준 신호를 출력하는 타이밍을 제어한다.

전압 제어 회로(30)는, 주사/제어선 구동 회로(14)로부터 출력되는 주사 신호 및 제어 신호의 전압 레벨을 제어한다.

도 2A는, 본 발명의 실시의 형태 1에 관한 화상 표시 장치에 있어서의 홀수 구동 블록의 발광 화소의 회로 구성도이고, 도 2B는, 본 발명의 실시의 형태 1에 관한 화상 표시 장치에 있어서의 짝수 구동 블록의 발광 화소의 회로 구성도이다. 도 2A 및 도 2B에 기재된 발광 화소(11A, 11B)는, 어느것이나, 유기 EL(일렉트로 루미네슨스) 소자(113)와, 구동 트랜지스터(114)를 포함하는 전류 제어부(100)와, 스위칭 트랜지스터(115)와, 제2 제어선(131)과, 제1 제어선(132)과, 주사선(133)과, 제1 신호선(151)과, 제2 신호선(152)을 구비한다.

전류 제어부(100)는, 제1 전원선인 전원선(110), 유기 EL 소자(113)의 애노드, 제2 제어선(131), 제1 제어선(132) 및 스위칭 트랜지스터(115)의 소스 및 드레인의 한쪽의 단자에 접속되어 있다. 이 구성에 의해, 전류 제어부(100)는, 제1 신호선(151) 또는 제2 신호선(152)으로부터 공급되는 신호 전압을 구동 트랜지스터(114)의 소스 드레인 전류인 신호 전류로 변환하는 기능을 가진다.

유기 EL 소자(113)는, 예를 들면, 캐소드가 제2 전원선인 전원선(112)에 접속되고 애노드가 전류 제어부(100)에 접속된 발광소자이고, 구동 트랜지스터(114)의 구동 전류가 흐름으로써 발광한다.

구동 트랜지스터(114)는, 게이트―소스간에 신호 전압에 대응한 전압이 인가됨으로써, 당해 전압에 대응한 소스―드레인간 전류를 변환한다. 그리고, 이 소스―드레인간 전류는, 구동 전류로서 유기 EL 소자(113)에 공급된다. 구동 트랜지스터(114)는, 예를 들면, n형의 박막 트랜지스터(n형 TFT)로 구성된다.

스위칭 트랜지스터(115)는, 게이트가 주사선(133)에 접속되고, 소스 및 드레인의 한쪽이 전류 제어부(100)에 접속되어 있다. 또한, 그 소스 및 드레인의 다른쪽은, 홀수 구동 블록의 발광 화소(11A)에 있어서는, 제1 신호선(151)에 접속되고, 제1 스위치 소자로서 기능하고, 짝수 구동 블록의 발광 화소(11B)에 있어서는, 제2 신호선(152)에 접속되고, 제2 스위치 소자로서 기능한다.

또한, 전류 제어부(100)는, 상기 신호 전류를 온 오프하는 기능을 가지는 것이 바람직하다. 도 3A는, 본 발명의 실시의 형태 1에 관한 화상 표시 장치에 있어서의 홀수 구동 블록의 발광 화소의 구체적인 회로 구성도이고, 도 3B는, 본 발명의 실시의 형태 1에 관한 화상 표시 장치에 있어서의 짝수 구동 블록의 발광 화소의 구체적인 회로 구성도이다. 도 3A 및 도 3B에 기재된 전류 제어부(100)는, 도 2A 및 도 2B에 기재된 전류 제어부(100)와 비교하여, 스위칭 트랜지스터(116)가 전류 제어부(100)의 구성 요소로서 구체화되어 있는 점이 다르다. 이하, 도 2A 및 도 2B에 기재된 화상 표시 장치의 구성과 중복하는 점은 설명을 생략한다.

도 3A 및 도 3B에 있어서, 스위칭 트랜지스터(116)는, 게이트가 제2 제어선(131)에 접속되고, 소스 및 드레인의 다른쪽이 정전원선인 전원선(110)에 접속된 제4 스위치 소자이다. 스위칭 트랜지스터(116)는, 구동 트랜지스터(114)의 소스―드레인간 전류를 온 오프시키는 기능을 가진다.

또한, 스위칭 트랜지스터(116)는, 그 소스 및 드레인이 전원선(110)과 유기 EL 소자의 애노드와의 사이에 접속되어 있으면 된다. 이 배치에 의해, 구동 트랜지스터(114)의 소스―드레인간 전류를 온 오프시키는 것이 가능해진다. 스위칭 트랜지스터(115, 116)는, 예를 들면, n형의 박막 트랜지스터(n형 TFT)로 구성된다.

또한, 전류 제어부(100)는, 상기 신호 전압에 대응한 전압을 유지하는 기능, 및, 구동 트랜지스터(114)의 임계치 전압을 검출하여 유지하는 기능을 가지는 것이 바람직하다.

도 4A는, 본 발명의 실시의 형태 1에 관한 화상 표시 장치에 있어서의 홀수 구동 블록의 발광 화소의 구체적인 회로 구성도이고, 도 4B는, 본 발명의 실시의 형태 1에 관한 화상 표시 장치에 있어서의 짝수 구동 블록의 발광 화소의 구체적인 회로 구성도이다. 도 4A 및 도 4B에 기재된 전류 제어부(100)는, 도 3A 및 도 3B에 기재된 전류 제어부(100)와 비교하여, 정전 유지 용량(117, 118)이 전류 제어부(100)의 구성 요소로서 구체화되어 있는 점이 다르다. 이하, 도 3A 및 도 3B에 기재된 화상 표시 장치의 구성과 중복하는 점은 설명을 생략한다.

도 4A 및 도 4B에 있어서, 유기 EL 소자(113)는, 예를 들면, 캐소드가 음전원선인 전원선(112)에 접속되고 애노드가 구동 트랜지스터(114)의 소스에 접속된 발광 소자이고, 구동 트랜지스터(114)의 구동 전류가 흐름으로써 발광한다.

구동 트랜지스터(114)는, 드레인이 스위칭 트랜지스터(116)의 소스 또는 드레인의 한쪽에 접속되고, 소스가 유기 EL 소자(113)의 애노드에 접속된 구동 트랜지스터이다. 구동 트랜지스터(114)는, 게이트―소스간에 인가된 신호 전압에 대응한 소스―드레인간 전류로 변환한다. 그리고, 이 소스―드레인간 전류를 구동 전류로서 유기 EL 소자(113)에 공급한다.

스위칭 트랜지스터(115)는, 게이트가 주사선(133)에 접속되고, 소스 및 드레인의 한쪽이 구동 트랜지스터(114)의 게이트에 접속되어 있다.

정전 유지 용량(117)은, 한쪽의 단자가 구동 트랜지스터(114)의 게이트에 접속되고, 다른쪽의 단자가 구동 트랜지스터(114)의 소스에 접속된 제1 용량 소자이다. 정전 유지 용량(117)은, 제1 신호선(151) 또는 제2 신호선(152)으로부터 공급된 신호 전압에 대응한 전하를 유지하고, 예를 들면, 스위칭 트랜지스터(115)가 오프 상태로 된 후에, 구동 트랜지스터(114)로부터 유기 EL 소자(113)에 공급하는 신호 전류를 제어하는 기능을 가진다.

정전 유지 용량(118)은, 정전 유지 용량(117)의 다른쪽의 단자와 제1 제어선(132)의 사이에 접속된 제2 용량 소자이다. 정전 유지 용량(118)은, 우선, 정상 상태에 있어서 구동 트랜지스터(114)의 소스 전위를 기억하고, 휘도 신호 전압이 스위칭 트랜지스터(115)로부터 인가된 경우에도 그 소스 전위의 정보는 정전 유지 용량(117)과 정전 유지 용량(118)의 사이의 노드에 남는다. 또한 이 타이밍에서의 소스 전위란 구동 트랜지스터(114)의 임계치 전압이다. 그 후, 상기 신호 전압의 유지로부터 발광까지의 타이밍이 발광 화소행마다 달라도, 정전 유지 용량(117)의 다른쪽의 단자의 전위가 확정되므로 구동 트랜지스터(114)의 게이트 전압이 확정된다. 한편, 구동 트랜지스터(114)의 소스 전위는 이미 정상 상태이므로, 정전 유지 용량(118)은, 결과적으로 구동 트랜지스터(114)의 소스 전위를 유지하는 기능을 가진다.

제2 제어선(131)은, 주사/제어선 구동 회로(14)에 접속되고, 발광 화소(11A, 11B)를 포함하는 화소행에 속하는 각 발광 화소에 접속되어 있다. 이에 따라, 제2 제어선(131)은, 구동 트랜지스터(114)의 소스―드레인간 전류를 온 오프하는 타이밍을 공급하는 기능을 가진다.

제1 제어선(132)은, 주사/제어선 구동 회로(14)에 접속되고, 발광 화소(11A, 11B)를 포함하는 화소행에 속하는 각 발광 화소에 접속되어 있다. 이에 따라, 제1 제어선(132)은, 전압 레벨을 전환함으로써, 구동 트랜지스터(114)의 임계치 전압을 검출하는 환경을 조절하는 기능을 가진다.

주사선(133)은, 발광 화소(11A, 11B)를 포함하는 화소행에 속하는 각 발광 화소에 휘도 신호 전압 또는 기준 전압인 신호 전압을 기입하는 타이밍을 공급하는 기능을 가진다.

제1 신호선(151) 및 제2 신호선(152)은, 신호선 구동 회로(15)에 접속되고, 각각, 발광 화소(11A, 11B)를 포함하는 화소열에 속하는 각 발광 화소에 접속되고, 구동 TFT의 임계치 전압을 검출하기 위한 기준 전압과, 발광 강도를 결정하는 신호 전압을 공급하는 기능을 가진다.

또한, 도 2A∼도 4B에는 기재되어 있지 않지만, 전원선(110) 및 전원선(112)은, 각각, 다른 발광 화소에도 접속되어 있고 전압원에 접속되어 있다.

다음에, 제2 제어선(131), 제1 제어선(132), 주사선(133), 제1 신호선(151) 및 제2 신호선(152)의 발광 화소간에 있어서의 접속 관계에 대해서 설명한다.

도 5는, 본 발명의 실시의 형태 1에 관한 화상 표시 장치가 가지는 표시 패널의 일부를 나타내는 회로 구성도이다. 동 도면에는, 2개의 인접하는 구동 블록 및 각 제어선, 각 주사선 및 각 신호선이 기재되어 있다. 도면 및 이하의 설명에서는, 각 제어선, 각 주사선 및 각 신호선을 “부호(블록 번호, 당해 블록에 있어서의 행 번호)”또는 “부호(블록 번호)”로 나타내고 있다.

전술한 것처럼, 구동 블록은, 복수의 발광 화소행으로 구성되고, 표시 패널(10) 중에는 2이상의 구동 블록이 존재한다. 예를 들면, 도 5에 기재된 각 구동 블록은, m행의 발광 화소행으로 구성되어 있다.

도 5의 상단에 기재된 k번째의 구동 블록에서는, 제2 제어선(131(k))이 당해 구동 블록 내의 전체 발광 화소(11A)가 가지는 스위칭 트랜지스터(116)의 게이트에 공통으로 접속되어 있다. 또한, 제1 제어선(132(k))이 당해 구동 블록 내의 전체 발광 화소(11A)가 가지는 정전 유지 용량(118)에 공통으로 접속되어 있다. 한편, 주사선(133(k, 1))∼주사선(133(k, m))은, 각각, 발광 화소행마다 개별로 접속되어 있다. 또한, 도 5의 하단에 기재된 (k+1)번째의 구동 블록도, k번째의 구동 블록과 동일한 접속이 이루어져 있다. 다만, k번째의 구동 블록에 접속된 제2 제어선(131(k))과 (k+1)번째의 구동 블록에 접속된 제2 제어선(131(k+1))은, 상이한 제어선이고, 주사/제어선 구동 회로(14)로부터 개별의 제어 신호가 출력된다. 또한, k번째의 구동 블록에 접속된 제1 제어선(132(k))과 (k+1)번째의 구동 블록에 접속된 제1 제어선(132(k+1))은, 상이한 제어선이고, 주사/제어선 구동 회로(14)로부터 개별의 제어 신호가 출력된다.

또한, k번째의 구동 블록에서는, 제1 신호선(151)이 당해 구동 블록 내의 전체 발광 화소(11A)가 가지는 스위칭 트랜지스터(115)의 소스 및 드레인의 다른쪽에 접속되어 있다. 한편, (k+1)번째의 구동 블록에서는, 제2 신호선(152)이 당해 구동 블록 내의 전체 발광 화소(11B)가 가지는 스위칭 트랜지스터(115)의 소스 및 드레인의 다른쪽에 접속되어 있다.

상기 구동 블록화에 의해, 구동 트랜지스터(114)의 드레인으로의 전압 인가의 온 오프를 제어하는 제2 제어선(131)의 갯수가 삭감된다. 또한, 구동 트랜지스터(114)의 임계치 전압(Vth)을 검출하는 Vth 검출 회로를 제어하는 제1 제어선(132)의 갯수가 삭감된다. 따라서, 이들 제어선에 구동 신호를 출력하는 주사/제어선 구동 회로(14)의 출력 갯수가 저감하여, 회로 규모의 삭감을 가능하게 한다.

다음에, 본 실시의 형태에 관한 화상 표시 장치(1)의 구동 방법에 대해서 도 6A를 이용하여 설명한다. 또한, 여기서는, 도 4A 및 도 4B에 기재된 구체적 회로 구성을 가지는 화상 표시 장치에 대한 구동 방법을 상세하게 설명한다.

도 6A는, 본 발명의 실시의 형태 1에 관한 화상 표시 장치의 구동 방법의 동작 및 타이밍 챠트이다. 동 도면에 있어서, 가로축은 시간을 나타낸다. 또한 세로 방향으로는 위로부터 순서대로, k번째의 구동 블록의 주사선(133(k, 1)), 133(k, 2) 및 133(k, m)), 제1 신호선(151), 제2 제어선(131(k)) 및 제1 제어선(132(k))에 발생하는 전압의 파형도가 나타나 있다. 또한, 이들에 계속하여, (k+1)번째의 구동 블록의 주사선(133(k+1, 1), 133(k+1, 2) 및 133(k+1, m)), 제2신호선(152), 제2 제어선(131(k+1)) 및 제1 제어선(132(k+1))에 발생하는 전압의 파형도가 나타나 있다. 또한, 도 7은, 본 발명의 실시의 형태 1에 관한 화상 표시 장치가 가지는 발광 화소의 상태 천이도이다. 또한, 도 8은, 본 발명의 실시의 형태 1에 관한 화상 표시 장치의 동작 플로우 차트이다.

우선, 시각(tO)의 직전에는, 주사선(133(k, 1)∼133(k, m))의 전압 레벨은 모두 LOW이고, 제1 제어선(132(k)) 및 제2 제어선(131(k))도 LOW이다. 도 7(a)와 같이, 제2 제어선(131(k))을 LOW로 한 순간부터, 스위칭 트랜지스터(116)는 오프 상태로 된다. 이에 따라, 유기 EL 소자(113)는 소광하고, k블록에 있어서의 발광 화소의 일제 발광이 종료한다. 동시에, k블록에 있어서의 비발광 기간이 개시된다.

다음에, 시각(t0)에 있어서, 주사/제어선 구동 회로(14)는, 주사선(133(k, 1)∼133(k, m))의 전압 레벨을 동시에 LOW로부터 HIGH로 변화시키고, 스위칭 트랜지스터(115)를 온 상태로 한다. 또한, 이 때, 이미 제2 제어선(131(k))은 LOW로 되고 스위칭 트랜지스터(116)는 오프로 되어 있고(도 8의 S11), 신호선 구동 회로(15)는, 제1 신호선(151)의 신호 전압을, 휘도 신호 전압으로부터 구동 트랜지스터(114)가 오프로 되는 기준 전압으로 변화되어 있다(도 8의 S12). 이에 따라, 기준 신호 전압이 구동 트랜지스터(114)의 게이트에 인가된다.

다음에, 시각(t1)에 있어서, 주사/제어선 구동 회로(14)는, 제1 제어선(132(k))의 전압 레벨을 LOW로부터 HIGH로 변화시키고, 일정 기간 지난 후, 시각(t2)에 있어서 LOW로 변화시킨다(도 8의 S13). 또한, 이 때, 제2 제어선(131(k))의 전압 레벨은 LOW로 유지되어 있으므로, 구동 트랜지스터(114)의 소스 전극(S(M))과 유기 EL 소자(113)의 캐소드 전극의 사이의 전위차는, 유기 EL 소자(113)의 임계치 전압에 점점 가까워진다. 여기서, 예를 들면, 기준 신호 전압 및 전원선(112) 전위를 OV로 하고, 제1 제어선(132(k))의 HIGH 전압 레벨(VgH)과 LOW 전압 레벨(VgL)의 전위차(VgH-VgL)를 △Vreset, 정전 유지 용량(118)의 정전 용량치를 C2, 유기 EL 소자(113)의 정전 용량 및 임계치 전압을, 각각 CEL 및 VT(EL)로 한다. 이 때, 제1 제어선(132(k))의 전압 레벨을 LOW로부터 HIGH로 한 순간, 구동 트랜지스터(114)의 소스 전극 S(M)의 전위(Vs)는, C2와 CEL로 분배되는 전압과, VT(EL)의 합과 거의 동일하고,

<수식 1>

Figure 112010053697599-pct00001

로 된다. 그 후, 도 7(b)에 나타내는 바와같이, 유기 EL 소자(113)의 자기 방전이 이루어짐으로써, 상기 Vs는, 정상 상태에서는, VT(EL)에 점점 가까워진다. 즉, Vs→VT(EL)로 된다.

그 후, 시각 t2에 있어서, 주사/제어선 구동 회로(14)가 제1 제어선(132(k))의 전압 레벨을 HIGH로부터 LOW로 변화시킴으로써, Vs가 바이어스되고,

<수식 2>

Figure 112010053697599-pct00002

으로 된다. 이 제1 제어선(132(k))의 HIGH로부터 LOW로의 변화에 의해, 구동 트랜지스터(114)의 게이트 소스간 전압인 Vgs에는, 구동 트랜지스터(114)의 임계치 전압(Vth)보다도 큰 전압이 발생하도록 △Vreset를 설정하고 있다. 즉, 정전 유지 용량(117)에 발생하는 전위차를 구동 트랜지스터의 임계치 전압을 검출할 수 있는 전위차로 하여, 임계치 전압의 검출 과정에의 준비가 완료한다.

다음에, 시각 t3에 있어서, 주사/제어선 구동 회로(14)는, 제2 제어선(131(k))의 전압 레벨을 LOW로부터 HIGH로 변화시켜 스위칭 트랜지스터(116)를 온 상태로 한다. 이에 따라, 도 7(c)에 도시하는 바와같이, 구동 트랜지스터(114)는 온 상태로 되고, 드레인―소스간 전류를, 정전 유지 용량(117, 118) 및 오프 상태로 되어 있는 유기 EL 소자(113)로 흐르게 한다. 이 때, 식 2로 규정된 Vs는, -Vth에 점점 가까워진다. 이에 따라, 정전 유지 용량(117, 118) 및 유기 EL 소자(113)에는 구동 트랜지스터(114)의 게이트―소스간 전압이 기록된다. 또한, 이 때, 유기 EL 소자(113)의 애노드 전극 전위 즉 구동 트랜지스터의 소스 전극 전위는 -Vth(<0)보다도 낮은 전위이고, 유기 EL 소자(113)의 캐소드 전위는 OV이므로 역바이어스 상태로 되고, 유기 EL 소자(113)는 발광하지 않고, 정전 용량 CEL로서 기능한다.

시각 t3∼시각 t4의 기간, 발광 화소(11A)의 회로는 정상 상태로 되고, 정전 유지 용량(117, 118)에는 구동 트랜지스터(114)의 임계치 전압(Vth)에 상당하는 전압이 유지된다. 또한, 임계치 전압(Vth)에 상당하는 전압을 정전 유지 용량(117, 118)에 유지시키기 위해서 흐르는 전류는 미소하기 때문에, 정상 상태로 되기까지는 시간을 필요로 한다. 따라서, 이 기간이 길수록, 정전 유지 용량(117)에 유지되는 전압은 안정되고, 이 기간을 충분히 길게 확보함으로써, 고정밀의 전압 보상이 실현된다.

다음에, 시각 t4에 있어서, 주사/제어선 구동 회로(14)는, 제2 제어선(131(k))의 전압 레벨을 HIGH로부터 LOW로 변화시킨다(도 8의 S14). 이에 따라, 구동 트랜지스터(114)로의 전류 공급이 정지된다. 이 때, k번째의 구동 블록의 전체 발광 화소(11A)가 가지는 정전 유지 용량(117, 118)에는 구동 트랜지스터(114)의 임계치 전압(Vth)에 상당하는 전압이 동시에 유지된다.

다음에, 시각 t5에 있어서, 주사/제어선 구동 회로(14)는, 주사선(133(k, 1)∼133(k, m))의 전압 레벨을 동시에 HIGH로부터 LOW로 변화시키고, 스위칭 트랜지스터(115)를 오프 상태로 한다.

이상, 시각 tO∼시각 t5의 기간에서는, 구동 트랜지스터(114)의 임계치 전압(Vth)의 보정이, k번째의 구동 블록 내에 있어서 동시에 실행되고 있다.

다음에, 시각 t5∼시각 t7의 기간에 있어서, 주사/제어선 구동 회로(14)는, 주사선(133(k, 1)∼133(k, m))의 전압 레벨을, 순차적으로, LOW→HIGH→LOW로 변화시키고, 스위칭 트랜지스터(115)를, 발광 화소행마다 순차 온 상태로 한다. 또한, 이 때, 신호선 구동 회로(15)는, 제1 신호선(151)의 신호 전압을 기준 전압으로부터 휘도 신호 전압(Vdata)으로 변화시킨다(도 8의 S15). 이에 따라, 도 7(d)에 도시하는 바와같이, 구동 트랜지스터(114)의 게이트에 휘도 신호 전압(Vdata)이 인가된다. 이 때, 정전 유지 용량(117, 118)의 접점(M)에 있어서의 전위 VM(=Vs)는, 신호 전압의 변화량 △Vdata가 C1 및 C2로 분배된 전압과, 시각 t4에 있어서의 Vs전위인 -Vth의 합이 되고,

<수식 3>

Figure 112010053697599-pct00003

로 된다.

즉, 정전 유지 용량(117)에 유지되는 전위차(Vgs)는, Vdata와 상기 식 3으로 규정된 전위의 차분이며,

<수식 4>

Figure 112010053697599-pct00004

로 된다. 즉, 정전 유지 용량(117)에는, 이 휘도 신호 전압(Vdata)에 따른 전압과, 먼저 유지된 구동 트랜지스터(114)의 임계치 전압(Vth)에 상당하는 전압이 가산된 가산 전압이 기입된다.

이상, 시각 t5∼시각 t7의 기간에서는, 보정된 휘도 신호 전압의 기입이, k번째의 구동 블록 내에서 발광 화소행마다, 순차적으로 실행되어 있다.

다음에, 시각 t7 이후에 있어서, 제2 제어선(131(k))의 전압 레벨을 LOW로부터 HIGH로 변화시킨다(도 8의 S16). 이에 따라, 상기 가산 전압에 따른 구동 전류가 유기 EL 소자(113)에 흐른다. 즉, k번째의 구동 블록 내의 전체 발광 화소(11A)에서는, 동시에 발광이 개시된다.

이상, 시각 t7 이후의 기간에서는, 유기 EL 소자(113)의 발광이, k번째의 구동 블록 내에서 동시에 실행되고 있다. 여기서, 구동 트랜지스터(114)를 흐르는 드레인 전류(id)는, 식 4로 규정된 Vgs로부터, 구동 트랜지스터(114)의 임계치 전압(Vth)을 뺀 전압치를 이용하고,

<수식 5>

Figure 112010053697599-pct00005

로 표시된다. 여기서, β는 이동도에 관한 특성 파라미터이다. 식 5로부터, 유기 EL 소자(113)를 발광시키기 위한 드레인 전류(id)는, 구동 트랜지스터(114)의 임계치 전압(Vth)에 의존하지 않는 전류로 되어 있는 것을 알 수 있다.

이상, 발광 화소행을 구동 블록화함으로써, 구동 블록 내에서는, 구동 트랜지스터(114)의 임계치 전압(Vth) 보상이 동시에 실행된다. 또한, 유기 EL 소자(113)의 발광도 구동 블록 내에서 동시에 실행된다. 이에 따라, 구동 트랜지스터(114)의 구동 전류의 온 오프의 제어를 구동 블록 내에서 동기할 수 있고, 또한, 당해 구동 전류의 소스 이후의 전류 경로의 제어를 구동 블록 내에서 동기할 수 있다. 따라서, 제1 제어선(132) 및 제2 제어선(131)을 구동 블록 내에서 공통화할 수 있다.

또한, 주사선(133(k, 1)∼133(k, m))에 있어서는, 주사/제어선 구동 회로(14)와는 개별로 접속되어 있는데, 임계치 전압 보상 기간에 있어서는, 구동 펄스의 타이밍이 동일하다. 따라서, 주사/제어선 구동 회로(14)는, 출력하는 펄스 신호의 고주파화를 억제할 수 있으므로, 구동 회로의 출력 부하를 저감시킬 수 있다.

상술한, 구동 회로의 출력 부하가 작은 구동 방법은, 특허 문헌 1에 기재된 종래의 화상 표시 장치(500)에서는 실현 곤란하다. 도 19에 기재된 화소 회로도에 있어서도, 구동 트랜지스터(512)의 임계치 전압(Vth)을 보상하고 있는데, 당해 임계치 전압에 상당하는 전압이 유지 용량(513)으로 유지된 후, 구동 트랜지스터(512)의 소스 전위는 변동하여 확정되지 않는다. 이 때문에, 화상 표시 장치(500)에서는, 임계치 전압(Vth)을 유지한 후, 계속하여 휘도 신호 전압이 가산된 가산 전압의 기입을 즉각 실행해야 한다. 또한, 상기 가산 전압도 소스 전위의 변동의 영향을 받기 때문에, 계속하여 발광 동작을 즉각 실행해야 한다. 즉, 종래의 화상 표시 장치(500)에서는, 발광 화소행마다, 상술한 임계치 전압 보상, 휘도 신호 전압 기입 및 발광을 실행하지 않으면 안되고, 도 19에 기재된 발광 화소(501)에서는 구동 블록화는 불가능하다.

이에 대해, 본 발명의 화상 표시 장치(1)가 가지는 발광 화소(11A, 11B)는, 전술한 것처럼, 구동 트랜지스터(114)의 드레인에 스위칭 트랜지스터(116)가 부가되어 있다. 이에 따라, 구동 트랜지스터(114)의 게이트 및 소스 전위가 안정화되므로, 임계치 전압 보정에 의한 전압의 기입으로부터 휘도 신호 전압의 가산 기입까지의 시간, 또는, 당해 가산 기입으로부터 발광까지의 시간을, 발광 화소행마다 임의로 설정하는 것이 가능해진다. 이 회로 구성에 의해, 구동 블록화가 가능해지고, 동일 구동 블록 내에서의 임계치 전압 보정 기간 및 발광 기간을 일치시키는 것이 가능해진다.

여기서, 특허 문헌 1에 기재된, 2개의 신호선을 이용한 종래의 화상 표시 장치와, 본 발명의 구동 블록화된 화상 표시 장치에서, 임계치 전압 검출 기간에 의해 규정되는 발광 듀티의 비교를 행한다.

도 9는, 주사선 및 신호선의 파형 특성을 설명하는 도면이다. 동 도면에 있어서, 각 화소행의 1수평 기간(t1H)에 있어서의 임계치 전압(Vth)의 검출 기간은, 주사선이 온 상태의 기간인 PWS에 상당한다. 또한, 신호선에 있어서는, 1수평 기간(t1H)은, 신호 전압을 공급하는 기간인 PWD와, 기준 전압을 공급하는 기간인 tD를 포함한다. 또한, PWS의 상승 시간 및 하강 시간을, 각각, tR(s) 및 tF (S)로 하고, PWD의 상승 시간 및 하강 시간을, 각각, tR(D) 및 tF (D)로 하면, 1수평 기간(t1H)은 이하와 같이 표시된다.

<수식 6>

Figure 112010053697599-pct00006

또한, PWD=tD로 가정하면,

<수식 7>

Figure 112010053697599-pct00007

로 된다. 수식 6 및 수식 7에서,

<수식 8>

Figure 112010053697599-pct00008

로 된다. 또한, Vth 검출 기간은 기준 전압 발생 기간 내에 개시하여 종료하지 않으면 안되므로, Vth 검출 시간을 최대로 확보했다고 하고,

<수식 9>

Figure 112010053697599-pct00009

로 되고, 식 8 및 식 9에서,

<수식 10>

Figure 112010053697599-pct00010

이 얻어진다.

상기 식 10에 대해서, 예로서, 주사선 갯수가 1080개(+블랭킹 30개)의 수직 해상도를 가지고, 120Hz 구동하는 패널의 발광 듀티를 비교한다.

종래의 화상 표시 장치에 있어서, 2개의 신호선을 가지는 경우의 1수평 기간(t1H)는, 1개의 신호선을 가지는 경우의 2배이기 때문에,

t1H={1초/(120Hz×1110개)}×2=7.5μS×2=15μS

로 된다. 여기서, tR(D)=tF (D)=2μS, tR(S)=tF (S)=1.5μS로 하고, 이들을 식 10에 대입하면, Vth의 검출 기간인 PWS는, 2.5μS로 된다.

여기서, 충분한 정밀도를 가지기 위한 Vth 검출 기간이 1000μS 필요하다고 하면, 당해 Vth 검출에 필요한 수평 기간은, 1000μS/2.5μS=400수평 기간이 적어도 비발광 기간으로서 필요하다. 따라서, 2개의 신호선을 이용한 종래의 화상 표시 장치의 발광 듀티는, (1110수평 기간-400수평 기간)/1110수평 기간=64% 이하로 된다.

다음에, 본 발명의 구동 블록화된 화상 표시 장치의 발광 듀티를 구한다. 상기 조건과 마찬가지로, 충분한 정밀도를 가지기 위한 Vth 검출 기간이 1000μS 필요하다고 하면, 블록 구동의 경우에는, 도 6A에 기재된 기간 A(임계치 검출 준비 기간+임계치 검출 기간)가 상기 1000μS에 상당한다. 이 경우, 1프레임의 비발광 기간은, 상기 기간 A와 기입 기간을 포함하므로, 적어도 1000μS×2=2000μS로 된다. 따라서, 본 발명의 구동 블록화된 화상 표시 장치의 발광 듀티는, (1프레임 시간-2000μS)/1프레임 시간이며, 1프레임 시간으로서 (1초/120Hz)를 대입하고, 76% 이하로 된다.

이상의 비교 결과에서, 2개의 신호선을 이용한 종래의 화상 표시 장치에 대해서, 본 발명과 같이 블록 구동을 조합함으로써, 동일한 임계치 검출 기간을 설치했다고 해도 발광 듀티를 보다 길게 확보할 수 있다. 따라서, 발광 휘도가 충분히 확보되고, 또한, 구동 회로의 출력 부하가 저감된 장수명의 화상 표시 장치를 실현하는 것이 가능해진다.

반대로 말하면, 2개의 신호선을 이용한 종래의 화상 표시 장치와, 본 발명과 같이 블록 구동을 조합한 화상 표시 장치를 동일한 발광 듀티로 설정한 경우, 본 발명의 화상 표시 장치의 쪽이, 임계치 검출 기간을 길게 확보하는 것을 알 수 있다.

다시, 본 실시의 형태에 관한 화상 표시 장치(1)의 구동 방법에 대해서 설명한다.

한편, 시각 t8에서는, (k+1)번째의 구동 블록에 있어서의 구동 트랜지스터(114)의 임계치 전압 보정이 개시된다.

우선, 시각 t8의 직전에는, 주사선(133(k+1, 1)∼133(k+1, m))의 전압 레벨은 모두 LOW이고, 제1 제어선(132(k+1)) 및 제2 제어선(131(k+1))도 LOW이다. 제2 제어선(131(k+1))을 LOW로 한 순간부터, 스위칭 트랜지스터(116)는 오프 상태로 된다. 이에 따라, 유기 EL 소자(113)는 소광하고, (k+1) 블록에 있어서의 발광 화소의 일제 발광이 종료한다. 동시에, (k+1) 블록에 있어서의 비발광 기간이 개시된다.

우선, 시각 t8에 있어서, 주사/제어선 구동 회로(14)는, 주사선(133(k+1, 1)∼133(k+1, m))의 전압 레벨을 동시에 LOW로부터 HIGH로 변화시키고, 스위칭 트랜지스터(115)를 온 상태로 한다. 또한, 이 때, 이미 제2 제어선(131(k+1))은 LOW로 되고 스위칭 트랜지스터(116)는 오프로 되어 있고(도 8의 S21), 신호선 구동 회로(15)는, 제2 신호선(152)의 신호 전압이 휘도 신호 전압으로부터 기준 전압으로 변화되어 있다(도 8의 S22). 이에 따라, 기준 전압이 구동 트랜지스터(114)의 게이트에 인가된다.

다음에, 시각 t9에 있어서, 주사/제어선 구동 회로(14)는, 제1 제어선(132(k+1))의 전압 레벨을 LOW로부터 HIGH로 변화시키고, 일정 기간 경과 후, 시각 t10에 있어서 LOW로 변화시킨다(도 8의 S23). 또한, 이 때, 제2 제어선(131(k+1))의 전압 레벨은 LOW로 유지되어 있으므로, 구동 트랜지스터(114)의 소스 전극 S(M)와 유기 EL 소자(113)의 캐소드 전극의 사이의 전위차는, 유기 EL 소자(113)의 임계치 전압에 점점 가까워진다. 이에 따라, 전류 제어부(100)의 정전 유지 용량(117)에 축적된 전위차를, 구동 트랜지스터의 임계치 전압을 검출할 수 있는 전위차로 하여, 임계치 전압의 검출 과정으로의 준비가 완료한다.

다음에, 시각 t11에 있어서, 주사/제어선 구동 회로(14)는, 제2 제어선(131(k+1))의 전압 레벨을 LOW로부터 HIGH로 변화시켜 스위칭 트랜지스터(116)를 온 상태로 한다. 이에 따라, 구동 트랜지스터(114)는 온 상태로 되고, 드레인―소스간 전류를, 정전 유지 용량(117, 118) 및 오프 상태로 되어 있는 유기 EL 소자로 흐르게 한다. 이 때, 정전 유지 용량(117, 118) 및 유기 EL 소자(113)에는 구동 트랜지스터(114)의 게이트―소스간 전압이 기록된다. 또한, 이 때, 유기 EL 소자(113)의 애노드 전극 전위 즉 구동 트랜지스터의 소스 전극 전위는 -Vth(<0)보다도 낮은 전위이고, 유기 EL 소자(113)의 캐소드 전위는 OV이므로 역바이어스 상태로 되고, 유기 EL 소자(113)는 발광하지 않고, 정전 용량 CEL으로서 기능한다.

시각 t11∼시각 t12의 기간, 발광 화소(11B)의 회로는 정상 상태로 되고, 정전 유지 용량(117, 118)에는 구동 트랜지스터(114)의 임계치 전압(Vth)에 상당하는 전압이 유지된다. 또한, 이 기간이 길수록, 정전 유지 용량(117, 118)에 유지되는 임계치 전압(Vth)의 검출 정밀도가 향상된다. 따라서, 이 기간을 충분히 길게 확보함으로써, 고정밀의 전압 보상이 실현된다.

다음에, 시각 t12에 있어서, 주사/제어선 구동 회로(14)는, 주사선(133(k+1, 1)∼133(k+1, m))의 전압 레벨을 동시에 HIGH로부터 LOW로 변화시키고, 스위칭 트랜지스터(115)를 오프 상태로 한다(도 8의 S24). 이에 따라, 구동 트랜지스터(114)는 오프 상태로 된다. 이 때, (k+1)번째의 구동 블록의 전체 발광 화소(11B)가 가지는 정전 유지 용량(117)에는 구동 트랜지스터(114)의 임계치 전압(Vth)에 상당하는 전압이 동시에 유지된다.

다음에, 시각 t13에 있어서, 주사/제어선 구동 회로(14)는, 제2 제어선(131(k+1))의 전압 레벨을 HIGH로부터 LOW로 변화시킨다.

이상, 시각 t11∼시각 t12의 기간에서는, 구동 트랜지스터(114)의 임계치 전압(Vth)의 보정이, (k+1)번째의 구동 블록 내에 있어서 동시에 실행되어 있다.

다음에, 시각 t13 이후에 있어서, 주사/제어선 구동 회로(14)는, 주사선(133(k+1, 1)∼133(k+1, m))의 전압 레벨을, 순차적으로, LOW→HIGH→LOW로 변화시키고, 스위칭 트랜지스터(115)를, 발광 화소행마다 순차적으로 온 상태로 하는 것을 개시한다. 또한, 이 때, 신호선 구동 회로(15)는, 제2 신호선(152)의 신호 전압을 기준 전압으로부터 휘도 신호 전압으로 변화시킨다(도 8의 S25). 이에 따라, 구동 트랜지스터(114)의 게이트에 휘도 신호 전압이 인가된다. 이 때, 정전 유지 용량(117)에는, 이 휘도 신호 전압(Vdata)에 따른 전압과, 먼저 유지된 구동 트랜지스터(114)의 임계치 전압(Vth)에 상당하는 전압이 가산된 가산 전압이 기입된다.

이상, 시각 t13 이후의 기간에서는, 보정된 휘도 신호 전압의 기입이, (k+1)번째의 구동 블록 내에서 발광 화소행마다, 순차적으로 실행되어 있다.

다음에, 시각 t15 이후에 있어서, 제2 제어선(131(k+1))의 전압 레벨을 LOW로부터 HIGH로 변화시킨다(도 8의 S26). 이에 따라, 상기 가산 전압에 따른 구동 전류가 유기 EL 소자(113)에 흐른다. 즉, (k+1)번째의 구동 블록 내의 전체 발광 화소(11B)에서는, 일제히 발광이 개시되어 있다.

이상, 시각 t15 이후의 기간에는, 유기 EL 소자(113)의 발광이, (k+1)번째의 구동 블록 내에 있어서 동시에 실행되어 있다.

이상의 동작이, 표시 패널(10) 내의 (k+2)번째의 구동 블록 이후에 있어서도 순차적으로 실행된다.

도 6B는, 본 발명의 실시의 형태 1에 관한 구동 방법에 의해 발광한 구동 블록의 상태 천이도이다. 동 도면에는, 어느 발광 화소열에 있어서의, 구동 블록마다의 발광 기간 및 비발광 기간이 나타나 있다. 세로 방향은 복수의 구동 블록을, 또한, 가로축은 경과 시간을 나타낸다. 여기서, 비발광 기간이란, 상술한 임계치 전압 보정 기간 및 휘도 신호 전압의 기입 기간을 포함한다.

본 발명의 실시의 형태 1에 관한 화상 표시 장치의 구동 방법에 의하면, 발광 기간은, 동일 구동 블록에서 일제히 설정된다. 따라서, 구동 블록간에서는, 행 주사 방향에 대해서 발광 기간이 계단형상으로 나타난다.

이상, 스위칭 트랜지스터(116) 및 정전 유지 용량(118)이 배치된 발광 화소 회로, 구동 블록화된 각 발광 화소로의 제어선, 주사선 및 신호선의 배치, 및 상기 구동 방법에 의해, 구동 트랜지스터(114)의 임계치 전압 보정 기간 및 그 타이밍을 동일 구동 블록 내에서 일치시키는 것이 가능해진다. 또한, 발광 기간 및 그 타이밍도 동일 구동 블록 내에서 일치시키는 것이 가능해진다. 따라서, 각 스위치 소자의 도통 및 비도통을 제어하는 신호나 전류 패스를 제어하는 신호를 출력하는 주사/제어선 구동 회로(14)나 신호 전압을 제어하는 신호선 구동 회로(15)의 부하가 저감한다. 또한, 상기 구동 블록화 및 발광 화소열마다 배치된 2개의 신호선에 의해, 구동 트랜지스터(114)의 임계치 전압 보정 기간을, 전체 발광 화소를 고쳐쓰는 시간인 1프레임 기간(Tf) 내에서 크게 취할 수 있다. 이는, k번째의 구동 블록에 있어서 휘도 신호가 샘플링되어 있는 기간에, (k+1)번째의 구동 블록에 있어서 임계치 전압 보정 기간이 설정됨에 의한 것이다. 따라서, 임계치 전압 보정 기간은, 발광 화소행마다 분할되는 것이 아니라, 구동 블록마다 분할된다. 따라서, 표시 영역이 대면적화되어도 주사/제어선 구동 회로(14)의 출력수를 그다지 증대시키지 않고, 또한, 발광 듀티를 감소시키지 않고, 1프레임 기간에 대한 상대적인 임계치 전압 보정 기간을 길게 설정하는 것이 가능해진다. 이에 따라, 고정밀도로 보정된 휘도 신호 전압에 의거한 구동 전류가 발광 소자에 흘러, 화상 표시 품질이 향상된다.

예를 들면, 표시 패널(10)을 N개의 구동 블록으로 분할한 경우, 각 발광 화소에 주어지는 임계치 보정 기간은, 최대 Tf/N로 된다. 이에 대해, 발광 화소행마다 다른 타이밍에서 임계치 전압 보정 기간을 설정하는 경우, 발광 화소행이 M행(M>>N)이라고 하면, 최대 Tf/M으로 된다. 또한, 특허문헌 1에 기재된 것과 같은 신호선을 발광 화소열마다 2개 배치한 경우에도, 최대 2Tf/M이다.

또한, 구동 블록화에 의해, 구동 트랜지스터(114)의 드레인으로의 전압 인가의 온 오프를 제어하는 제2 제어선, 또한, 당해 구동 전류의 소스 이후의 전류 경로를 제어하는 제1 제어선을 구동 블록 내에서 공통화할 수 있다. 따라서, 주사/제어선 구동 회로(14)로부터 출력되는 제어선의 갯수가 삭감된다. 따라서, 구동 회로의 부하가 저감한다.

예를 들면, 특허 문헌 1에 기재된 종래의 화상 표시 장치(500)에서는, 발광 화소행당 2개의 제어선(급전선 및 주사선)이 배치되어 있다. 화상 표시 장치(500)가 M행의 발광 화소행으로 구성되어 있다고 하면, 제어선은 합계 2M개로 된다.

이에 대해, 본 발명의 실시의 형태 1에 관한 화상 표시 장치(1)에서는, 주사/제어선 구동 회로(14)로부터, 발광 화소행당 1개의 주사선, 구동 블록마다 2개의 제어선이 출력된다. 따라서, 화상 표시 장치(1)가 M행의 발광 화소행으로 구성되어 있다고 하면, 제어선(주사선을 포함한다)의 합계는 (M+2N)개로 된다.

대면적화가 이루어지고, 발광 화소의 행수가 큰 경우, M>>N이 실현되므로, 이 경우에는, 본 발명에 관한 화상 표시 장치(1)의 제어선 갯수는, 종래의 화상 표시 장치(500)의 제어선 갯수에 비해, 약 1/2로 삭감할 수 있다.

(실시의 형태 2)

이하, 본 발명의 실시의 형태에 대해서, 도면을 참조하면서 설명한다.

도 10은, 본 발명의 실시의 형태 2에 관한 화상 표시 장치가 가지는 표시 패널의 일부를 나타내는 회로 구성도이다. 동 도면에는, 2개의 인접하는 구동 블록 및 각 제어선, 각 주사선 및 각 신호선이 기재되어 있다. 도면 및 이하의 설명에서는, 각 제어선, 각 주사선 및 각 신호선을 “부호(블록 번호, 당해 블록에 있어서의 행 번호)”또는 “부호(블록 번호)”로 나타내고 있다.

동 도면에 기재된 화상 표시 장치는, 도 5에 기재된 화상 표시 장치(1)와 비교하여, 각 발광 화소의 회로 구성은 동일하지만, 제2 제어선(131)이 구동 블록마다 공통화되어 있지 않고, 발광 화소행마다 도시되지 않은 주사/제어선 구동 회로(14)에 접속되어 있는 점만이 다르다. 이하, 도 5에 기재된 실시의 형태 1에 관한 화상 표시 장치(1)와 동일한 점은 설명을 생략하고, 다른 점만 설명한다.

도 10의 상단에 기재된 k번째의 구동 블록에서는, 제2 제어선(131(k, 1)∼131(k, m))이 당해 구동 블록 내의 발광 화소행마다 배치되어 있고, 각 발광 화소(11A)가 가지는 스위칭 트랜지스터(116)의 게이트에 개별로 접속되어 있다. 또한, 제1 제어선(132(k))이 당해 구동 블록 내의 전체 발광 화소(11A)가 가지는 정전 유지 용량(118)에 공통으로 접속되어 있다. 한편, 주사선(133(k, 1)∼주사선 133(k, m))은, 각각, 발광 화소행마다 개별로 접속되어 있다. 또한, 도 5의 하단에 기재된 (k+1)번째의 구동 블록도, k번째의 구동 블록과 동일한 접속이 이루어져 있다. 다만, k번째의 구동 블록에 접속된 제1 제어선(132(k))과 (k+1)번째의 구동 블록에 접속된 제1 제어선(132(k+1))은, 상이한 제어선이고, 주사/제어선 구동 회로(14)로부터 개별의 제어 신호가 출력된다.

또한, k번째의 구동 블록에서는, 제1 신호선(151)이 당해 구동 블록 내의 전체 발광 화소(11A)가 가지는 스위칭 트랜지스터(115)의 소스 및 드레인의 다른쪽에 접속되어 있다. 한편, (k+1)번째의 구동 블록에서는, 제2 신호선(152)이 당해 구동 블록 내의 전체 발광 화소(11B)가 가지는 스위칭 트랜지스터(115)의 소스 및 드레인의 다른쪽에 접속되어 있다.

상기 구동 블록화에 의해, Vth 검출 회로를 제어하는 제1 제어선(132)의 갯수가 삭감된다. 따라서, 이들의 제어선에 구동 신호를 출력하는 주사/제어선 구동 회로(14)의 부하가 저감한다.

다음에, 본 실시의 형태에 관한 화상 표시 장치의 구동 방법에 대해서 도 11A를 이용하여 설명한다.

도 11A는, 본 발명의 실시의 형태 2에 관한 화상 표시 장치의 구동 방법의 동작 타이밍 차트이다. 동 도면에 있어서, 가로축은 시간을 나타내고 있다. 또한, 세로 방향에는, 위부터 순서대로, k번째의 구동 블록의 주사선(133(k, 1), 133(k, 2) 및 133(k, m)), 제1 신호선(151), 제2 제어선(131(k, 1), 131(k, m)), 및 제1 제어선(132(k))에 발생하는 전압의 파형도가 나타나 있다. 또한, 이들에 연속하여, (k+1)번째의 구동 블록의 주사선(133(k+1, 1), 133(k+1, 2) 및 133(k+1, m)), 제2 신호선(152), 제2 제어선(131(k+1, 1) 및 131(k+1, m)), 및 제1 제어선(132(k+1))에 발생하는 전압의 파형도가 나타나 있다.

본 실시의 형태에 관한 구동 방법은, 도 6A에 기재된 실시의 형태 1에 관한 구동 방법과 비교하여, 구동 블록 내에서의 발광 기간을 일치시키지 않고, 발광 화소행마다 신호 전압의 기입 기간과 발광 기간을 설정하고 있는 점만이 다르다.

우선, 시각 t20의 직전에는, 주사선(133(k, 1)∼133(k, m))의 전압 레벨은 모두 LOW이고, 제1 제어선(132(k)) 및 제2 제어선(131(k, 1)∼131(k, m))도 LOW이다. 도 7(a)와 같이, 제2 제어선(131(k, 1)∼131(k, m))을 LOW로 한 순간부터, 스위칭 트랜지스터(116)는 오프 상태로 된다. 이에 따라, 유기 EL 소자(113)는 소광하고, k블록에 있어서의 발광 화소의 화소행마다의 발광이 종료된다. 동시에, k블록에 있어서의 비발광 기간이 개시된다.

다음에, 시각 t20에 있어서, 주사/제어선 구동 회로(14)는, 주사선(133(k, 1)∼133(k, m))의 전압 레벨을 동시에 LOW로부터 HIGH로 변화시키고, 스위칭 트랜지스터(115)를 온 상태로 한다. 또한, 이 때, 이미 제2 제어선(131(k, 1)∼131(k, m))은 LOW로 되고 스위칭 트랜지스터(116)는 오프 상태로 되어 있고(도 8의 S11), 신호선 구동 회로(15)는, 제1 신호선(151)의 신호 전압을 휘도 신호 전압으로부터 기준 전압으로 변화시키고 있다(도 8의 S12). 이에 따라, 기준 신호 전압이 구동 트랜지스터(114)의 게이트에 인가된다.

다음에, 시각 t21에 있어서, 주사/제어선 구동 회로(14)는, 제1 제어선(132(k))의 전압 레벨을 LOW로부터 HIGH로 변화시키고, 일정 기간 경과 후, 시각 t22에 있어서 LOW로 변화시킨다(도 8의 S13). 또한, 이 때, 제2 제어선(131(k, 1)∼131(k, m))의 전압 레벨은 LOW로 유지되어 있으므로, 구동 트랜지스터(114)의 소스 전극 S(M)과 유기 EL 소자(113)의 캐소드 전극과의 사이의 전위차는, 유기 EL 소자(113)의 임계치 전압에 점점 가까워진다. 이 때, 시각 t22에 있어서, 구동 트랜지스터(114)의 소스 전극 S(M)의 전위(Vs)는, 실시의 형태 1에서 기재한 식 2로 규정된다. 이에 따라, 전류 제어부(100)의 정전 유지 용량(117)에 발생하는 전위차를, 구동 트랜지스터의 임계치 전압을 검출할 수 있는 전위차로 하여, 임계치 전압의 검출 과정에의 준비가 완료한다.

다음에, 시각 t23에 있어서, 주사/제어선 구동 회로(14)는, 제2 제어선(131(k, 1)∼131(k, m))의 전압 레벨을 일제히 LOW로부터 HIGH로 변화시키고 스위칭 트랜지스터(116)를 온 상태로 한다. 이에 따라, 구동 트랜지스터(114)는 온 상태로 되고, 드레인―소스간 전류를, 정전 유지 용량(117, 118) 및 오프 상태로 되어 있는 유기 EL 소자(113)로 흐르게 한다. 이 때, 식 2로 규정된 Vs는, -Vth에 점점 가까워진다. 이에 따라, 정전 유지 용량(117, 118) 및 유기 EL 소자(113)에는 구동 트랜지스터(114)의 게이트―소스간 전압이 기록된다. 또한, 이 때, 유기 EL 소자(113)의 애노드 전극 전위 즉 구동 트랜지스터의 소스 전극 전위는 ―Vth(<0)보다도 낮은 전위이고, 유기 EL 소자(113)의 캐소드 전위는 OV이므로 역바이어스 상태로 되고, 유기 EL 소자(113)는 발광하지 않고, 정전 용량 CEL로서 기능한다.

시각 t23∼시각 t24의 기간, 발광 화소(11A)의 회로는 정상 상태로 되고, 정전 유지 용량(117, 118)에는 구동 트랜지스터(114)의 임계치 전압(Vth)에 상당하는 전압이 유지된다. 또한, 임계치 전압(Vth)에 상당하는 전압을 정전 유지 용량(117, 118)에 유지시키기 위해서 흐르는 전류는 미소하기 때문에, 정상 상태로 되기까지는 시간을 필요로 한다. 따라서, 이 기간이 길수록, 정전 유지 용량(117, 118)에 유지되는 전압은 안정되고, 이 기간을 충분히 길게 확보함으로써, 고정밀의 전압 보상이 실현된다.

다음에, 시각 t24에 있어서, 주사/제어선 구동 회로(14)는, 제2 제어선(131(k, 1)∼131(k, m))의 전압 레벨을 일제히 HIGH로부터 LOW로 변화시킨다(도 8의 S14). 이에 따라, 구동 트랜지스터(114)로의 전류 공급이 정지된다. 이 때, k번째의 구동 블록의 전체 발광 화소(11A)가 가지는 정전 유지 용량(117, 118)에는 구동 트랜지스터(114)의 임계치 전압(Vth)에 상당하는 전압이 동시에 유지된다.

다음에, 시각 t25에 있어서, 주사/제어선 구동 회로(14)는, 주사선(133(k, 1)∼133(k, m))의 전압 레벨을 동시에 HIGH로부터 LOW로 변화시키고, 스위칭 트랜지스터(115)를 오프 상태로 한다.

이상, 시각 t20∼시각 t25의 기간에서는, 구동 트랜지스터(114)의 임계치 전압(Vth)의 보정이, k번째의 구동 블록 내에 있어서 동시에 실행되고 있다.

다음에, 시각 t25 이후에는, 주사/제어선 구동 회로(14)는, 주사선(133(k, 1)∼133(k, m)(의 전압 레벨을, 순차적으로, LOW→HIGH→LOW로 변화시키고, 스위칭 트랜지스터(115)를, 발광 화소행마다 순차적으로 온 상태로 한다. 또한, 이 때, 신호선 구동 회로(15)는, 제1 신호선(151)의 신호 전압을 기준 전압으로부터 휘도 신호 전압(Vdata)으로 변화시킨다(도 8의 S15). 이에 따라, 구동 트랜지스터(114)의 게이트에 휘도 신호 전압(Vdata)이 인가된다. 이 때, 정전 유지 용량(117)에 유지되는 전위차(Vgs)는, Vdata와 실시의 형태 1에서 기재한 식 3으로 규정된 전위와의 차분으로 되고, 식 4의 관계로 규정된다. 즉, 정전 유지 용량(117)에는, 이 휘도 신호 전압(Vdata)에 따른 전압과, 먼저 유지된 구동 트랜지스터(114)의 임계치 전압(Vth)에 상당하는 전압이 가산된 가산 전압이 기입된다.

또한, 주사/제어선 구동 회로(14)는, 주사선(133(k, 1))의 전압 레벨이 상기 LOW→HIGH→LOW로 변화한 후, 계속하여 제2 제어선(131(k, 1))의 전압 레벨을 LOW로부터 HIGH로 변화시킨다. 이 동작을, 순차적으로, 발광 화소행마다 반복한다.

이상, 시각 t25 이후에는, 보정된 휘도 신호 전압의 기입 및 발광이, k번째의 구동 블록 내에서 발광 화소행마다, 순차적으로 실행되어 있다.

이상, 시각 t26 이후의 기간에는, 유기 EL 소자(113)의 발광이, k번째의 구동 블록 내에 있어서 발광 화소행마다 실행되어 있다. 여기서, 구동 트랜지스터(114)를 흐르는 드레인 전류(id)는, 실시의 형태 1에서 기재한 식 4로 규정된 Vgs로부터, 구동 트랜지스터(114)의 임계치 전압(Vth)을 뺀 전압치를 이용하여, 식 5로 규정된다. 식 5에서, 유기 EL 소자(113)를 발광시키기 위한 드레인 전류(id)는, 구동 트랜지스터(114)의 임계치 전압(Vth)에 의존하지 않는 전류로 되어 있는 것을 알 수 있다.

이상, 상술한 것처럼, 발광 화소행을 구동 블록화함으로써, 구동 블록내에서는, 구동 트랜지스터(114)의 임계치 전압(Vth) 보상이 동시에 실행된다. 이에 따라, 당해 구동 전류의 소스 이후의 전류 경로의 제어를 구동 블록 내에서 동기 할 수 있다. 따라서, 제1 제어선(132)을 구동 블록 내에서 공통화할 수 있다.

또한, 주사선(133(k, 1)∼133(k, m))에 있어서는, 주사/제어선 구동 회로(14)와는 개별로 접속되어 있는데, 임계치 전압 보상 기간에 있어서는, 구동 펄스의 타이밍이 동일하다. 따라서, 주사/제어선 구동 회로(14)는, 출력하는 펄스 신호의 고주파화를 억제할 수 있으므로, 구동 회로의 출력 부하를 저감할 수 있다.

본 실시의 형태에 있어서도, 실시의 형태 1과 동일한 관점에서, 특허 문헌 1에 기재된, 2개의 신호선을 이용한 종래의 화상 표시 장치와 비교하여, 발광 듀티를 보다 길게 확보할 수 있다고 하는 이점이 있다.

따라서, 발광 휘도가 충분히 확보되고, 또한, 구동 회로의 출력 부하가 저감된 장수명의 화상 표시 장치를 실현하는 것이 가능해진다.

또한, 2개의 신호선을 이용한 종래의 화상 표시 장치와, 본 발명과 같이 블록 구동을 조합한 화상 표시 장치를 동일한 발광 듀티로 설정한 경우, 본 발명의 화상 표시 장치의 쪽이, 임계치 검출 기간을 길게 확보하는 것을 알 수 있다.

다시, 본 실시의 형태에 관한 화상 표시 장치의 구동 방법에 대해서 설명한다.

한편, 시각 t28에서는, (k+1)번째의 구동 블록에 있어서의 구동 트랜지스터(114)의 임계치 전압 보정이 개시된다.

우선, 시각 t28의 직전에는, 주사선(133(k+1, 1)∼133(k+1, m))의 전압 레벨은 모두 LOW이고, 제1 제어선(132(k+1)) 및 제2 제어선(131(k+1, 1)∼131(k+1, m))도 LOW이다. 도 7(a)와 같이, 제2 제어선(131(k+1 1, 1)∼131(k+1, m))을 LOW로 한 순간부터, 스위칭 트랜지스터(116)는 오프 상태로 된다. 이에 따라, 유기 EL 소자(113)는 소광하고, (k+1)블록에 있어서의 발광 화소의 화소행마다의 발광이 종료한다. 동시에, (k+1)블록에 있어서의 비발광 기간이 개시된다.

다음에, 시각 t28에 있어서, 주사/제어선 구동 회로(14)는, 주사선(133(k+1, 1)∼133(k+1, m))의 전압 레벨을 동시에 LOW로부터 HIGH로 변화시키고, 스위칭 트랜지스터(115)를 온 상태로 한다. 또한, 이 때, 이미 제2 제어선(131(k+1, 1)∼131(k+1, m))은 LOW로 되고 스위칭 트랜지스터(116)는 오프 상태로 되어 있고(도 8의 S21), 신호선 구동 회로(15)는, 제2 신호선(152)의 신호 전압을, 휘도 신호 전압으로부터 기준 전압으로 변화시키고 있다(도 8의 S22). 이에 따라, 기준 전압이 구동 트랜지스터(114)의 게이트에 인가된다.

다음에, 시각 t29에 있어서, 주사/제어선 구동 회로(14)는, 제1 제어선(132(k+1))의 전압 레벨을 LOW로부터 HIGH로 변화시키고, 일정 기간 경과 후, t30에 있어서 LOW로 변화시킨다(도 8의 S23). 이에 따라, 전류 제어부(100)의 정전 유지 용량(117)에 발생하는 전위차를, 구동 트랜지스터의 임계치 전압(Vth)을 검출할 수 있는 전위차로 하여, 임계치 전압(Vth)의 검출 과정으로의 준비가 완료한다.

다음에, 시각 t31에 있어서, 주사/제어선 구동 회로(14)는, 제2 제어선(131(k+1, 1)∼131(k+1, m))의 전압 레벨을 일제히 LOW로부터 HIGH로 변화시키고 스위칭 트랜지스터(116)를 온 상태로 한다. 이에 따라, 구동 트랜지스터(114)는 온 상태로 되고, 드레인―소스간 전류를, 정전 유지 용량(117, 118)으로 흐르게 한다. 이 때, 정전 유지 용량(117, 118) 및 유기 EL 소자(113)에는 구동 트랜지스터(114)의 게이트―소스간 전압이 유지된다.

시각 t31∼시각 t32의 기간, 발광 화소(11A)의 회로는 정상 상태로 되고, 정전 유지 용량(117, 118)에는 구동 트랜지스터(114)의 임계치 전압(Vth)에 상당하는 전압이 유지된다. 또한, 임계치 전압(Vth)에 상당하는 전압을 정전 유지 용량(117, 118)에 유지시키기 위해서 흐르는 전류는 미소하기 때문에, 정상 상태로 되기까지는 시간을 필요로 한다. 따라서, 이 기간이 길수록, 정전 유지 용량(117, 118)에 유지되는 전압은 안정되고, 이 기간을 충분히 길게 확보함으로써, 고정밀의 전압 보상이 실현된다.

다음에, 시각 t32에 있어서, 주사/제어선 구동 회로(14)는, 제2 제어선(131(k+1, 1)∼131(k+1, m))의 전압 레벨을 일제히 HIGH로부터 LOW로 변화시킨다(도 8의 S25). 이에 따라, 구동 트랜지스터(114)로의 전류 공급이 정지된다. 이 때, (k+1)번째의 구동 블록의 전체 발광 화소(11A)가 가지는 정전 유지 용량(117, 118)에는 구동 트랜지스터(114)의 임계치 전압(Vth)에 상당하는 전압이 동시에 유지된다.

다음에, 시각 t33에 있어서, 주사/제어선 구동 회로(14)는, 주사선(133(k+1, 1)∼133(k+1, m))의 전압 레벨을 동시에 HIGH로부터 LOW로 변화시키고, 스위칭 트랜지스터(115)를 오프 상태로 한다.

이상, 시각 t28∼시각 t33의 기간에서는, 구동 트랜지스터(114)의 임계치 전압(Vth)의 보정이, (k+1)번째의 구동 블록 내에 있어서 동시에 실행되고 있다.

다음에, 시각 t33 이후에는, 주사/제어선 구동 회로(14)는, 주사선(133(k+1, 1)∼133(k+1, m))의 전압 레벨을, 순차적으로, LOW→HIGH→LOW로 변화시키고, 스위칭 트랜지스터(115)를, 발광 화소행마다 순차적으로 온 상태로 한다. 또한, 이 때, 신호선 구동 회로(15)는, 제2 신호선(152)의 신호 전압을 기준 전압으로부터 휘도 신호 전압으로 변화시킨다(도 8의 S25). 이에 따라, 구동 트랜지스터(114)의 게이트에 휘도 신호 전압이 인가된다. 이 때, 정전 유지 용량(117)에는, 이 휘도 신호 전압에 따른 전압과, 먼저 유지된 구동 트랜지스터(114)의 임계치 전압(Vth)에 상당하는 전압이 가산된 가산 전압이 기입된다.

또한, 주사/제어선 구동 회로(14)는, 주사선(133(k+1, 1))의 전압 레벨이 상기 LOW→HIGH→LOW로 변화한 후, 계속하여 제2 제어선(131(k+1, 1))의 전압 레벨을 LOW로부터 HIGH로 변화시킨다. 이 동작을, 순차적으로, 발광 화소행마다 반복한다.

이상, 시각 t34 이후에는, 보정된 휘도 신호 전압의 기입 및 발광이, (k+1)번째의 구동 블록 내에서 발광 화소행마다, 순차적으로 실행되어 있다.

이상의 동작이, 표시 패널(10) 내의 (k+2)번째의 구동 블록 이후에 있어서도 순차적으로 실행된다.

도 11B는, 본 발명의 실시의 형태 2에 관한 구동 방법에 의해 발광한 구동 블록의 상태 천이도이다. 동 도면에는, 어느 발광 화소열에 있어서의, 구동 블록마다의 발광 기간 및 비발광 기간이 나타나 있다. 세로 방향은 복수의 구동 블록을, 또한, 가로축은 경과 시간을 나타낸다. 여기서, 비발광 기간이란, 상술한 임계치 전압 보정 기간을 포함한다.

본 발명의 실시의 형태 2에 관한 화상 표시 장치의 구동 방법에 의하면, 발광 기간은, 동일한 구동 블록 내에서도 발광 화소행마다 순차적으로 설정된다. 따라서, 구동 블록 내에 있어서도, 행 주사 방향에 대해서 발광 기간이 연속적으로 나타난다.

이상, 실시의 형태 2에 있어서도, 스위칭 트랜지스터(116) 및 정전 유지 용량(118)이 배치된 발광 화소 회로, 구동 블록화된 각 발광 화소로의 제어선, 주사선 및 신호선의 배치, 및 상기 구동 방법에 의해, 구동 트랜지스터(114)의 임계치 전압 보정 기간 및 그 타이밍을 동일 구동 블록 내에서 일치시키는 것이 가능해진다. 따라서, 전류 패스를 제어하는 신호를 출력하는 주사/제어선 구동 회로(14)나 신호 전압을 제어하는 신호선 구동 회로(15)의 부하가 저감한다. 또한, 상기 구동 블록화 및 발광 화소열마다 배치된 2개의 신호선에 의해, 구동 트랜지스터(114)의 임계치 전압 보정 기간을, 전체 발광 화소를 고쳐쓰는 시간인 1프레임 기간(Tf) 내에서 크게 취할 수 있다. 이는, k번째의 구동 블록에 있어서 휘도 신호가 샘플링되어 있는 기간에, (k+1)번째의 구동 블록에 있어서 임계치 전압 보정 기간이 설정되는 것에 의한 것이다. 따라서, 임계치 전압 보정 기간은, 발광 화소행마다 분할되는 것이 아니라, 구동 블록마다 분할된다. 따라서, 표시 영역이 대면적화될수록, 발광 듀티를 감소시키지 않고, 1프레임 기간에 대한 상대적인 임계치 전압 보정 기간을 길게 설정하는 것이 가능해진다. 이에 따라, 고정밀도로 보정된 휘도 신호 전압에 의거한 구동 전류가 발광 소자에 흘러, 화상 표시 품질이 향상된다.

예를 들면, 표시 패널(10)을 N개의 구동 블록으로 분할한 경우, 각 발광 화소에 주어지는 임계치 보정 기간은, 최대 Tf/N으로 된다.

(실시의 형태 3)

본 실시의 형태에 있어서의 화상 표시 장치는, 매트릭스형상으로 배치된 복수의 발광 화소를 가지는 화상 표시 장치로서, 발광 화소열마다 배치된 제1 신호선 및 제2 신호선과, 발광 화소행마다 배치된 제1 제어선을 구비하고, 복수의 발광 화소는, 복수의 발광 화소행을 1단위로 한 2이상의 구동 블록을 구성하고, 복수의 발광 화소의 각각은, 구동 트랜지스터와, 2개의 단자를 구비하고 한쪽의 단자가 구동 트랜지스터의 게이트에 접속된 제1 용량 소자와, 구동 트랜지스터의 소스에 접속된 발광 소자와, 소스 및 드레인의 한쪽이 제1 용량 소자의 다른쪽의 단자와 접속되고 소스 및 드레인의 다른쪽이 구동 트랜지스터의 소스와 접속된 제3 스위치 소자와, 2개의 단자를 구비하고 한쪽의 단자가 제1 용량 소자의 다른쪽의 단자와 접속되고 다른쪽의 단자가 제1 제어선과 접속된 제2 용량 소자를 구비하고, k(k는 자연수)번째의 구동 블록에 속하는 발광 화소는, 제1 신호선과 구동 트랜지스터의 게이트의 사이에 삽입된 제1 스위치 소자를 더 구비하고, (k+1)번째의 구동 블록에 속하는 발광 화소는, 제2 신호선과 구동 트랜지스터의 게이트의 사이에 삽입된 제2 스위치 소자를 더 구비하고, 제1 제어선은, 동일 구동 블록의 전체 발광 화소에서는 공통화되어 있다. 이에 따라, 구동 트랜지스터의 임계치 전압 보정 기간 및 발광 기간을 구동 블록 내에서 일치시키는 것이 가능해진다. 따라서, 구동 회로의 회로 규모를 작게 할 수 있다. 또한, 임계치 전압 보정 기간을 1프레임 기간에 대해서 크게 취할 수 있으므로, 화상 표시 품질이 향상된다.

이하, 본 발명의 실시의 형태에 대해서, 도면을 참조하면서 설명한다.

본 실시의 형태에 관한 화상 표시 장치의 전기적 구성은, 발광 화소의 회로 구성을 제외하고, 도 1에 기재된 구성과 동일하다. 즉, 본 실시의 형태에 관한 화상 표시 장치는, 표시 패널(10)과, 타이밍 제어 회로(20)와, 전압 제어 회로(30)를 구비한다. 표시 패널(10)은, 후술하는 복수의 발광 화소(21A, 21B)와, 신호선군(12)과 제어선군(13)과 주사/제어선 구동 회로(14)와, 신호선 구동 회로(15)를 구비한다.

이하, 실시의 형태 1 및 2와 중복하는 구성에 대해서는, 설명을 생략하고, 발광 화소(21A, 21B)에 관련된 구성만 설명을 행한다.

발광 화소(21A, 21B)는, 표시 패널(10) 상에, 매트릭스 형상으로 배치되어 있다. 여기서, 발광 화소(21A, 21B)는, 복수의 발광 화소행을 구동 블록으로 하는 2이상의 구동 블록을 구성하고 있다. 발광 화소(21A)는, 홀수번째의 구동 블록을 구성하고, 또한, 발광 화소(21B)는 짝수번째의 구동 블록을 구성한다.

도 12A는, 본 발명의 실시의 형태 3에 관한 화상 표시 장치에 있어서의 홀수 구동 블록의 발광 화소의 구체적인 회로 구성도이고, 도 12B는, 본 발명의 실시의 형태 3에 관한 화상 표시 장치에 있어서의 짝수 구동 블록의 발광 화소의 구체적 회로 구성도이다. 도 12A 및 도 12B에 기재된 전류 제어부(200)는, 실시의 형태 1에 있어서의 도 2A 및 도 2B에 기재된 전류 제어부(100)와 비교하여, 정전 유지 용량(217, 218) 및 스위칭 트랜지스터(216)가 전류 제어부(200)의 구성 요소로서 구체화되어 있는 점이 상이하다. 이하, 도 2A 및 도 2B에 기재된 화상 표시 장치의 구성과 중복하는 점은 설명을 생략한다.

도 12A 및 도 12B에 있어서, 유기 EL 소자(213)는, 예를 들면, 캐소드가 음전원선인 전원선(112)에 접속되고 애노드가 구동 트랜지스터(214)의 소스에 접속된 발광 소자이고, 구동 트랜지스터(214)의 구동 전류가 흐름으로써 발광한다.

구동 트랜지스터(214)는, 드레인이 전원선에 접속되고, 소스가 유기 EL 소자(213)의 애노드에 접속된 구동 트랜지스터이다. 구동 트랜지스터(214)는, 신호 전압에 대응하여 게이트―소스간에 인가된 전압을 소스―드레인간 전류로 변환한다. 그리고, 이 소스―드레인간 전류를 구동 전류로서 유기 EL 소자(213)에 공급한다.

스위칭 트랜지스터(215)는, 게이트가 주사선(233)에 접속되고, 소스 및 드레인의 한쪽이 구동 트랜지스터(214)의 게이트에 접속되고, 소스 및 드레인의 다른쪽이 제1 신호선 혹은 제2 신호선에 접속되어 있고, 1프레임 기간 내에 기준 전압 및 신호 전압을 화소 내 애노드에 인가하는 기능을 가진다.

스위칭 트랜지스터(216)는, 게이트가 제2 제어선(231)에 접속되고, 소스 및 드레인의 한쪽이 정전 유지 용량(217)의 다른쪽의 단자에 접속되고, 소스 및 드레인의 다른쪽이 구동 트랜지스터(214)의 소스에 접속되어 있다. 스위칭 트랜지스터(216)는, 신호선으로부터의 신호 전압 기입 기간에 있어서는 오프 상태로 됨으로써, 정전 유지 용량(217)에 정확한 신호 전압에 대응한 전압을 유지시키는 기능을 가진다. 한편, 임계치 전압 검출 기간 및 발광 기간에 있어서는 온 상태로 됨으로써, 구동 트랜지스터(214)의 소스를 정전 유지 용량(217, 218)에 접속하여, 정확하게 정전 유지 용량(217)에 임계치 전압과 신호 전압에 대응한 전하를 유지시키고, 구동 트랜지스터(214)가 정전 유지 용량(217)에 유지된 전압을 반영한 구동 전류를 발광 소자에 공급시키는 기능을 가진다.

정전 유지 용량(217)은, 한쪽의 단자가 구동 트랜지스터(214)의 게이트에 접속되고, 다른쪽의 단자가 정전 유지 용량(218)의 한쪽의 단자에 접속된 제1 용량 소자이다. 정전 유지 용량(217)은, 제1 신호선(251) 또는 제2 신호선(252)으로부터 공급된 신호 전압과 구동 트랜지스터(214)의 임계치 전압에 대응한 전하를 유지하고, 예를 들면, 스위칭 트랜지스터(215)가 오프 상태로 된 후에, 구동 트랜지스터(214)로부터 유기 EL 소자(213)에 공급하는 신호 전류를 제어하는 기능을 가진다.

정전 유지 용량(218)은, 정전 유지 용량(217)의 다른쪽의 단자와 제1 제어선(232)의 사이에 접속된 제2 용량 소자이다. 정전 유지 용량(218)은, 우선, 스위칭 트랜지스터(216)의 도통에 의해, 정상 상태에 있어서 구동 트랜지스터(214)의 소스 전위를 기억하고, 휘도 신호 전압이 스위칭 트랜지스터(215)로부터 인가되었을 때에, 제1 신호선 혹은 제2 신호선에 있어서의 휘도 신호 전압의 기준 전압에 대한 전압차가, 정전 유지 용량(217)에 인가되는 전압을 결정하는 기능을 가진다. 또한 정상 상태에서의 소스 전위란 구동 트랜지스터(214)의 임계치 전압이다. 그 후, 상기 신호 전압의 유지로부터 신호 전압 기입까지의 타이밍이 발광 화소행마다 달라도, 정전 유지 용량(217)의 다른쪽의 단자의 전위가 정전 유지 용량(218)에 의해 확정되므로 정전 유지 용량(217)의 한쪽 단자의 전위도 확정되고, 구동 트랜지스터(214)의 게이트 전압이 확정된다. 한편, 구동 트랜지스터(214)의 소스 전위는 이미 정상 상태이므로, 정전 유지 용량(218)은, 결과적으로 구동 트랜지스터(214)의 소스 전위를 유지하는 기능도 가진다.

제2 제어선(231)은, 주사/제어선 구동 회로(14)에 접속되고, 발광 화소(21A, 21B)를 포함하는 화소행에 속하는 각 발광 화소에 접속되어 있다. 이에 따라, 제2 제어선(231)은, 구동 트랜지스터(214)의 소스와 정전 유지 용량(217) 및 정전 유지 용량(218)간의 노드를 도통 또는 비도통으로 하는 상태를 발생하는 기능을 가진다.

제1 제어선(232)은, 주사/제어선 구동 회로(14)에 접속되고, 발광 화소(21A, 21B)를 포함하는 화소행에 속하는 각 발광 화소에 접속되어 있다. 이에 따라, 제1 제어선(232)은, 전압 레벨을 전환함으로써, 구동 트랜지스터(214)의 임계치 전압을 검출하는 환경을 조절하는 기능을 가진다.

주사선(233)은, 발광 화소(21A, 21B)를 포함하는 화소행에 속하는 각 발광 화소에 휘도 신호 전압 또는 기준 전압인 신호 전압을 기입하는 타이밍을 공급하는 기능을 가진다.

제1 신호선(251) 및 제2 신호선(252)은, 신호선 구동 회로(15)에 접속되고, 각각, 발광 화소(21A, 21B)를 포함하는 화소열에 속하는 각 발광 화소에 접속되고, 구동 TFT의 임계치 전압을 검출하기 위한 기준 전압과, 발광 강도를 결정하는 신호 전압을 공급하는 기능을 가진다.

또한, 도 12A∼도 12B에는 기재되지 않지만, 전원선(110, 112)은, 각각, 다른 발광 화소에도 접속되어 있고 전압원에 접속되어 있다.

다음에, 제2 제어선(231), 제1 제어선(232), 주사선(233), 제1 신호선(251) 및 제2 신호선(252)의 발광 화소간에 있어서의 접속 관계에 대해서 설명한다.

도 13은, 본 발명의 실시의 형태 3에 관한 화상 표시 장치가 가지는 표시 패널의 일부를 나타내는 회로 구성도이다. 동 도면에는, 2개의 인접하는 구동 블록 및 각 제어선, 각 주사선 및 각 신호선이 기재되어 있다. 도면 및 이하의 설명에서는, 각 제어선, 각 주사선 및 각 신호선을 “부호(블록 번호, 당해 블록에 있어서의 행 번호)”또는 “부호(블록 번호)”로 나타내고 있다.

전술한 것처럼, 구동 블록이란, 복수의 발광 화소행으로 구성되고, 표시 패널(10) 중에는 2이상의 구동 블록이 존재한다. 예를 들면, 도 13에 기재된 각 구동 블록은, m행의 발광 화소행으로 구성되어 있다.

도 13의 상단에 기재된 k번째의 구동 블록에서는, 제2 제어선(231(k, 1)∼231(k, m))이 당해 구동 블록 내의 발광 화소행마다 배치되어 있고, 각 발광 화소(21A)가 가지는 스위칭 트랜지스터(216)의 게이트에 개별로 접속되어 있다. 또한, 제1 제어선(232(k))이 당해 구동 블록 내의 전체 발광 화소(21A)가 가지는 정전 유지 용량(218)에 공통으로 접속되어 있다. 한편, 주사선(233(k, 1)∼주사선 233(k, m))은, 각각, 발광 화소행마다 개별로 접속되어 있다.

또한, 도 13의 하단에 기재된 (k+1)번째의 구동 블록도, k번째의 구동 블록과 동일한 접속이 이루어져 있다. 다만, k번째의 구동 블록에 접속된 제1 제어선(232(k))과 (k+1)번째의 구동 블록에 접속된 제1 제어선(232(k+1))은, 상이한 제어선이고, 주사/제어선 구동 회로(14)로부터 개별의 제어 신호가 출력된다.

또한, k번째의 구동 블록에서는, 제1 신호선(251)이 당해 구동 블록 내의 전체 발광 화소(21A)가 가지는 스위칭 트랜지스터(215)의 소스 및 드레인의 다른쪽에 접속되어 있다. 한편, (k+1)번째의 구동 블록에서는, 제2 신호선(252)이 당해 구동 블록 내의 전체 발광 화소(21B)가 가지는 스위칭 트랜지스터(215)의 소스 및 드레인의 다른쪽에 접속되어 있다.

상기 구동 블록화에 의해, Vth 검출 회로를 제어하는 제1 제어선(232)의 갯수가 삭감된다. 따라서, 이들 제어선에 구동 신호를 출력하는 주사/제어선 구동 회로(14)의 회로 규모가 저감한다. 또한 Vth의 검출 시간을 길게 확보할 수 있어, Vth의 검출 정밀도가 높아지고, 결과 표시 품위가 향상된다.

다음에, 본 실시의 형태에 관한 화상 표시 장치의 구동 방법에 대해서 도 14A를 이용하여 설명한다. 또한, 여기서는, 도 12A 및 도 12B에 기재된 구체적 회로 구성을 가지는 화상 표시 장치에 대한 구동 방법을 상세하게 설명한다.

도 14A는, 본 발명의 실시의 형태 3에 관한 화상 표시 장치의 구동 방법의 동작 타이밍 차트이다. 동 도면에 있어서, 가로축은 시간을 나타내고 있다. 또한, 세로 방향에는, 위로부터 순서대로, k번째의 구동 블록의 주사선(233(k, 1), 233(k, 2) 및 233(k, m)), 제2 제어선(231(k, 1), 231(k, 2) 및 231(k, m)), 제1 제어선(232(k)) 및 제1 신호선(251)에 발생하는 전압의 파형도가 나타나 있다. 또한, 이들에 계속하여, (k+1)번째의 구동 블록의 주사선(233(k+1, 1), 233(k+1, 2) 및 233(k+1, m)), 제2 제어선(231(k+1, 1), 231(k+1, 2) 및 231(k+1, m)), 제1 제어선(232(k+1)) 및 제2 신호선(252)에 발생하는 전압의 파형도가 나타나 있다.

또한, 도 15는, 본 발명의 실시의 형태 3에 관한 화상 표시 장치가 가지는 발광 화소의 상태 천이도이다. 또한, 도 16은, 본 발명의 실시의 형태 3에 관한 화상 표시 장치의 동작 플로우 차트이다.

우선, 시각 t40에 있어서, 주사선(233(k, 1))의 전압 레벨을 HIGH로 변화시키고, 제1 신호선(251)으로부터 기준 전압을, 구동 트랜지스터(214)의 게이트에 인가한다(도 16의 S31). 이 때, 도 15(a)에 도시하는 바와같이, 기준 전압은, 예를 들면 OV이다. 또한, 시각 t40의 직전에 있어서는 발광 모드였으므로, 이 정상 상태에 있어서의 구동 트랜지스터(214)의 소스 전위(Vs)를, VEL로 한다. 이와, 제2 제어선(231(k, 1))의 전압 레벨이 HIGH 상태에 의해 스위칭 트랜지스터(216)가 도통 상태이므로, Vgs=-VEL<VT(TFT)로 되고, 구동 트랜지스터(214)는 오프 상태로 변화한다.

그 후, 시각 t41에 있어서, 주사선(233(k, 1))의 전압 레벨을 LOW로 변화시키고, 이하, k블록 내에 있어서 제1 신호선(251)을 기준 전압으로 유지한 채로, 주사선(233)의 전압 레벨을, 화소행순으로 LOW→HIGH→LOW로 함으로써, 유기 EL 소자(213)는 화소행순으로 소광한다. 즉, k블록에 있어서의 발광 화소의 발광이 화소행순으로 종료한다. 동시에, k블록에 있어서의 비발광 기간이 화소행순으로 개시된다.

다음에, 시각 t42에 있어서, 주사/제어선 구동 회로(14)는, 제1 제어선(232(k))의 전압 레벨을 LOW로부터 HIGH에 변화시키고, 일정 기간 경과한 후, LOW로 변화시킨다(도 16의 S32). 또한, 이 때, 제2 제어선(231(k, 1)∼231(k, m))의 전압 레벨은 HIGH로 유지되어 있다. 여기서, 스위칭 트랜지스터(215)가 오프 상태에서, 제1 제어선(232(k))을 △Vreset(>0)만큼 변화시키고, 정전 유지 용량(218)의 정전 용량치를 C2, 유기 EL 소자(213)의 정전 용량 및 임계치 전압을, 각각 CEL 및 VT(EL)로 한다. 이 때, 제1 제어선 232(k)의 전압 레벨을 HIGH로 한 순간, 구동 트랜지스터(214)의 소스 전극 S(M)의 전위(Vs)는, C2와 CEL로 분배되는 전압과, VT(EL)의 합으로 되고,

<수식 11>

Figure 112010053697599-pct00011

로 된다. 그 후, 도 15(b)에 나타내는 바와같이, 유기 EL 소자(213)의 자기 방전이 이루어짐으로써, 상기 Vs는, 정상 상태에서는, VT(EL)에 점점 가까워진다.

다음에, 시각 t43에 있어서, 주사/제어선 구동 회로(14)는, 주사선(233(k, 1)∼233(k, m))의 전압 레벨을 일제히 HIGH로 변화시킨다.

계속하여, 주사/제어선 구동 회로(14)가 제1 제어선(232(k))의 전압 레벨을 HIGH로부터 LOW로 변화시킴으로써, Vs가 바이어스되고,

<수식 12>

Figure 112010053697599-pct00012

으로 된다. 이 제1 제어선(232(k))의 HIGH로부터 LOW로의 변화에 의해, 구동 트랜지스터(214)의 게이트 소스간 전압인 Vgs에는, 구동 트랜지스터(214)의 임계치 전압(Vth)보다도 큰 전압을 발생시키고 있다. 즉, 정전 유지 용량(217)에 발생하는 전위차를 구동 트랜지스터의 임계치 전압이 검출할 수 있는 전위차로 하여, 임계치 전압의 검출 과정에의 준비가 완료한다. 이와 동시에, 도 15(c)에 나타내는 바와같이, 구동 트랜지스터(214)는 온 상태로 되고, 드레인―소스간 전류를, 정전 유지 용량(217, 218) 및 유기 EL 소자(213)로 흐르게 한다. 이 때, 식 2로 규정된 Vs는, -Vth에 점점 가까워진다. 이에 따라, 정전 유지 용량(217, 218)에는 구동 트랜지스터(214)의 Vth가 기록된다. 또한, 이 때, 유기 EL 소자(213)에 흐르는 전류는, 애노드 전극 전위가 -Vth보다도 저전위이고, 캐소드 전위가 OV이므로 유기 EL 소자(213)는 역바이어스 상태로 되어 있으므로, 유기 EL 소자(213)를 발광시키기 위한 전류로는 되지 않는다.

시각 t43∼시각 t44의 기간, 발광 화소(21A)의 회로는 정상 상태로 되고, 정전 유지 용량(217, 218)에는 구동 트랜지스터(214)의 임계치 전압(Vth)에 상당하는 전압이 유지된다. 또한, 임계치 전압(Vth)에 상당하는 전압을 정전 유지 용량(217, 218)에 유지시키기 위해서 흐르는 전류는 미소하기 때문에, 정상 상태로 되기까지는 시간을 필요로 한다. 따라서, 이 기간이 길수록, 정전 유지 용량(217)에 유지되는 전압은 안정되고, 이 기간을 충분히 길게 확보함으로써, 고정밀도의 전압 보상이 실현된다.

다음에, 시각 t44에 있어서, 주사/제어선 구동 회로(14)는, 주사선(233(k, 1)∼233(k, m))의 전압 레벨을, 일제히 HIGH로부터 LOW로 변화시킨다(도 16의 S33). 이에 따라, 정전 유지 용량(217, 218)으로의 구동 트랜지스터(214)의 Vth의 기록이 완료한다. 이 때, k번째의 구동 블록의 전체 발광 화소(21A)가 가지는 정전 유지 용량(217, 218)에는 구동 트랜지스터(214)의 임계치 전압(Vth)에 상당하는 전압이 동시에 유지된다. 또한, 시각 t44의 직전에 있어서, 제2 제어선(231(k, 1)∼231(k, m))도 일제히 LOW 레벨로 되어 있고, 스위칭 트랜지스터(216)는 오프 상태로 되어 있다. 이에 따라, Vth 검출 후의 구동 트랜지스터(214)의 리크 전류가 정전 유지 용량(217, 218)으로 흘러들어가고, 정전 유지 용량(217, 218)에 기록된 구동 트랜지스터(214)의 임계치 전압(Vth)의 값이 벗어나는 것을 억제하고 있다.

이상, 시각 t43∼시각 t44의 기간에서는, 구동 트랜지스터(214)의 임계치 전압(Vth)의 보정이, k번째의 구동 블록 내에 있어서 동시에 실행되고 있다.

다음에, 시각 t44 이후의 기간에 있어서, 주사/제어선 구동 회로(14)는, 주사선(233(k, 1)∼233(k, m))의 전압 레벨을, 순차적으로, LOW→HIGH→LOW로 변화시키고, 스위칭 트랜지스터(215)를, 발광 화소행마다 순차적으로 온 상태로 한다. 또한, 이 때, 신호선 구동 회로(15)는, 제1 신호선(251)의 신호 전압을 각 화소의 휘도치에 따른 휘도 신호 전압(Vdata)으로 변화시킨다(도 16의 S34). 이에 따라, 도 15(d)에 도시하는 바와같이, 구동 트랜지스터(214)의 게이트에 휘도 신호 전압(Vdata)이 인가된다. 이 때, 정전 유지 용량(217, 218)의 접점(M)에 있어서의 전위(VM)는, Vdata가 C1 및 C2로 분배된 전압과, 시각 t44에 있어서의 Vs 전위인 -Vth의 합으로 되고,

<수식 13>

Figure 112010053697599-pct00013

으로 된다.

즉, 정전 유지 용량(217)에 유지되는 전위차(VgM)은, Vdata와 상기 식 13으로 규정된 전위의 차분이며,

<수식 14>

Figure 112010053697599-pct00014

으로 된다. 즉, 정전 유지 용량(217)에는, 이 휘도 신호 전압(Vdata)에 따른 전압과, 먼저 유지된 구동 트랜지스터(214)의 임계치 전압(Vth)에 상당하는 전압이 가산된 가산 전압이 기입된다.

또한, 시각 t46 이후의 기간에 있어서, 주사/제어선 구동 회로(14)는, 제2 제어선(231(k, 1)∼231(k, m))의 전압 레벨을, 순차적으로, LOW→HIGH로 변화시키고, 스위칭 트랜지스터(216)를, 발광 화소행마다 순차적으로 온 상태로 한다(도 16의 S35). 이에 따라, 구동 트랜지스터(214)의 게이트―소스간에 식 13으로 나타난 전압이 인가되고, 도 15(e)에 나타난 드레인 전류가 흐름으로써, 임계치 보정된 신호 전압에 대응한 발광이, 화소행마다 이루어진다.

이상, 시각 t46 이후의 기간에서는, 보정된 휘도 신호 전압의 기입 및 발광, k번째의 구동 블록 내에서 발광 화소행마다, 순차적으로 실행되어 있다.

여기서, 구동 트랜지스터(214)를 흐르는 드레인 전류(id)는, 식 4로 규정된 VgM로부터, 구동 트랜지스터(214)의 임계치 전압(Vth)을 뺀 전압치를 이용하여,

<수식 15>

Figure 112010053697599-pct00015

로 표시된다. 여기서, β는 이동도에 관한 특성 파라미터이다. 식 15로부터, 유기 EL 소자(213)를 발광시키기 위한 드레인 전류(id)는, 구동 트랜지스터(214)의 임계치 전압(Vth)에 의존하지 않고, 또한 유기 EL 소자(213)의 용량 성분에 관계하지 않는 전류로 되어 있는 것을 알 수 있다.

이상, 상술한 것처럼, 발광 화소행을 구동 블록화함으로써, 구동 블록내에서는, 구동 트랜지스터(214)의 임계치 전압(Vth) 보상이 동시에 실행된다. 이에 따라, 당해 구동 전류의 소스 이후의 전류 경로의 제어를 구동 블록내에서 동기 할 수 있다. 따라서, 제1 제어선(232)을 구동 블록 내에서 공통화할 수 있다.

또한, 주사선(233(k, 1)∼233(k, m))에 있어서는, 주사/제어선 구동 회로(14)와는 개별로 접속되어 있는데, 임계치 전압 보상 기간에 있어서는, 구동 펄스의 타이밍이 동일하다. 따라서, 주사/제어선 구동 회로(14)는, 출력하는 펄스 신호의 고주파화를 억제할 수 있으므로, 구동 회로의 출력 부하를 저감시킬 수 있다.

본 실시의 형태에 있어서도, 실시의 형태 1과 동일한 관점에서, 특허 문헌 1에 기재된, 2개의 신호선을 이용한 종래의 화상 표시 장치와 비교하여, 발광 듀티를 보다 길게 확보할 수 있다고 하는 이점이 있다.

따라서, 발광 휘도가 충분히 확보되고, 또한, 구동 회로의 출력 부하가 저감된 장수명의 화상 표시 장치를 실현하는 것이 가능해진다.

또한, 2개의 신호선을 이용한 종래의 화상 표시 장치와, 본 발명과 같이 블록 구동을 조합한 화상 표시 장치를 동일한 발광 듀티로 설정한 경우, 본 발명의 화상 표시 장치의 쪽이, 임계치 검출 기간을 길게 확보하는 것을 알 수 있다.

다시, 본 실시의 형태에 관한 화상 표시 장치의 구동 방법에 대해서 설명한다.

한편, 시각 t50에서는, (k+1)번째의 구동 블록에 있어서의 구동 트랜지스터(214)의 임계치 전압 보정이 개시된다.

우선, 시각 t50에 있어서, 주사선(233(k+1, 1))의 전압 레벨을 HIGH로 변화시키고, 제2 신호선(252)으로부터 기준 전압을, 구동 트랜지스터(214)의 게이트에 인가한다(도 16의 S41).

그 후, 시각 t51에 있어서, 주사선(233(k+1, 1))의 전압 레벨을 LOW로 변화시키고, 이하, (k+1) 블록 내에 있어서 제2 신호선(252)을 기준 전압으로 유지한 채로, 주사선(233)의 전압 레벨을, 화소행순으로 LOW→HIGH→LOW로 함으로써, 유기 EL 소자(213)는 화소행순으로 소광한다. 즉, (k+1) 블록에 있어서의 발광 화소의 발광이 화소행순으로 종료한다. 동시에, (k+1) 블록에 있어서의 비발광 기간이 화소행순으로 개시된다.

다음에, 시각 t52에 있어서, 주사/제어선 구동 회로(14)는, 제1 제어선(232(k+1))의 전압 레벨을 LOW로부터 HIGH로 변화시키고, 일정 기간 경과한 후, LOW로 변화시킨다(도 16의 S42). 또한, 이 때, 제2 제어선(231(k+1, 1)∼231(k+1, m))의 전압 레벨은 HIGH로 유지되어 있다.

다음에, 시각 t53에 있어서, 주사/제어선 구동 회로(14)는, 주사선(233(k+1, 1)∼233(k+1, m))의 전압 레벨을 일제히 HIGH로 변화시킨다.

계속하여, 주사/제어선 구동 회로(14)가 제1 제어선(232(k+1))의 전압 레벨을 HIGH로부터 LOW로 변화시킴으로써, Vs가 바이어스된다. 이 제1 제어선(232(k))의 HIGH로부터 LOW로의 변화에 의해, 구동 트랜지스터(214)의 게이트 소스간 전압인 Vgs에는, 구동 트랜지스터(214)의 임계치 전압(Vth)보다도 큰 전압을 발생시키고 있다. 즉, 정전 유지 용량(217)에 발생하는 전위차를 구동 트랜지스터의 임계치 전압이 검출할 수 있는 전위차로 하여, 임계치 전압의 검출 과정에의 준비가 완료한다.

이와 동시에, 도 15(c)에 나타내는 바와같이, 구동 트랜지스터(214)는 온 상태로 되고, 드레인―소스간 전류를, 정전 유지 용량(217, 218) 및 유기 EL 소자(213)으로 흐르게 한다. 이 때, Vs는, -Vth에 점점 가까워진다. 이에 따라, 정전 유지 용량(217, 218)에는 구동 트랜지스터(214)의 Vth가 기록된다. 또한, 이 때, 유기 EL 소자(213)에 흐르는 전류는, 애노드 전극 전위가 -Vth보다도 저전위이고, 캐소드 전위가 OV로 유기 EL 소자(213)는 역바이어스 상태로 되어 있으므로, 유기 EL 소자(213)를 발광시키기 위한 전류로는 되지 않는다.

시각 t53∼시각 t54의 기간, 발광 화소(21A)의 회로는 정상 상태로 되고, 정전 유지 용량(217, 218)에는 구동 트랜지스터(214)의 임계치 전압(Vth)에 상당하는 전압이 유지된다. 또한, 임계치 전압(Vth)에 상당하는 전압을 정전 유지 용량(217, 218)으로 유지시키기 위해서 흐르는 전류는 미소하기 때문에, 정상 상태로 되기까지는 시간을 필요로 한다. 따라서, 이 기간이 길수록, 정전 유지 용량(217)에 유지되는 전압은 안정되고, 이 기간을 충분히 길게 확보함으로써, 고정밀도의 전압 보상이 실현된다.

다음에, 시각 t54에 있어서, 주사/제어선 구동 회로(14)는, 주사선(233(k+1, 1)∼233(k+1, m))의 전압 레벨을, 일제히 HIGH로부터 LOW로 변화시킨다(도 16의 S43). 이에 따라, 정전 유지 용량(217, 218)으로의 구동 트랜지스터(214)의 Vth의 기록이 완료한다. 이 때, k번째의 구동 블록의 전체 발광 화소(21A)가 가지는 정전 유지 용량(217, 218)에는 구동 트랜지스터(214)의 임계치 전압(Vth)에 상당하는 전압이 동시에 유지된다. 또한, 시각 t44의 직전에 있어서, 제2 제어선(231(k+1, 1)∼231(k+1, m))도 일제히 LOW 레벨로 되어 있고, 스위칭 트랜지스터(216)는 오프 상태로 되어 있다. 이에 따라 Vth 검출 후의 구동 트랜지스터(214)의 리크 전류가 정전 유지 용량(217, 218)으로 흘러들어가고, 정전 유지 용량(217, 218)에 기록된 구동 트랜지스터(214)의 임계치 전압(Vth)의 값이 벗어나는 것을 억제하고 있다.

이상, 시각 t53∼시각 t54의 기간에서는, 구동 트랜지스터(214)의 임계치 전압(Vth)의 보정이, (k+1)번째의 구동 블록 내에 있어서 동시에 실행되고 있다.

다음에, 시각 t54 이후의 기간에 있어서, 주사/제어선 구동 회로(14)는, 주사선(233(k+1, 1)∼233(k+1, m))의 전압 레벨을, 순차적으로, LOW→HIGH→LOW로 변화시키고, 스위칭 트랜지스터(215)를, 발광 화소행마다 순차적으로 온 상태로 한다. 또한, 이 때, 신호선 구동 회로(15)는, 제2 신호선(252)의 신호 전압을 각 화소의 휘도값에 따른 휘도 신호 전압(Vdata)으로 변화시킨다(도 16의 S44). 이에 따라, 도 15(d)에 나타내는 바와같이, 구동 트랜지스터(214)의 게이트에 휘도 신호 전압(Vdata)이 인가된다.

여기서, 정전 유지 용량(217)에는, 이 휘도 신호 전압(Vdata)에 따른 전압과, 먼저 유지된 구동 트랜지스터(214)의 임계치 전압(Vth)에 상당하는 전압이 가산된 가산 전압이 기입된다.

또한, 시각 t56 이후의 기간에 있어서, 주사/제어선 구동 회로(14)는, 제2 제어선(231(k+1, 1)∼231(k+1, m))의 전압 레벨을, 순차적으로, LOW→HIGH로 변화시키고, 스위칭 트랜지스터(216)를 발광 화소행마다 순차적으로 온 상태로 한다(도 16의 S45). 이에 따라, 구동 트랜지스터(214)의 게이트―소스간에 식 13으로 표시된 전압이 인가되고, 도 15(e)에 나타난 드레인 전류가 흐름으로써, 임계치 보정된 신호 전압에 대응한 발광이, 화소행마다 이루어진다.

이상, 시각 t56 이후의 기간에서는, 보정된 휘도 신호 전압의 기입 및 발광, (k+1)번째의 구동 블록 내에서 발광 화소행마다, 순차적으로 실행되어 있다.

이상의 동작이, 표시 패널(10) 내의 (k+2)번째의 구동 블록 이후에 있어서도 순차적으로 실행된다.

도 14B는, 본 발명의 실시의 형태 3에 관한 구동 방법에 의해 발광한 구동 블록의 상태 천이도이다. 동 도면에는, 어느 발광 화소열에 있어서의, 구동 블록마다의 발광 기간 및 비발광 기간이 나타나 있다. 세로 방향은 복수의 구동 블록을, 또한, 가로축은 경과 시간을 나타낸다. 여기서, 비발광 기간이란, 상술한 임계치 전압 보정 기간을 포함한다.

본 발명의 실시의 형태 3에 관한 화상 표시 장치의 구동 방법에 의하면, 발광 기간은, 동일 구동 블록 내에서도 발광 화소행마다 순차적으로 설정된다. 따라서, 구동 블록 내에 있어서도, 행 주사 방향에 대해서 발광 기간이 연속적으로 나타난다.

이상, 실시의 형태 3에 있어서도, 스위칭 트랜지스터(216) 및 정전 유지 용량(218)이 배치된 발광 화소 회로, 구동 블록화된 각 발광 화소로의 제어선, 주사선 및 신호선의 배치, 및 상기 구동 방법에 의해, 구동 트랜지스터(214)의 임계치 전압 보정 기간 및 그 타이밍을 동일 구동 블록 내에서 일치시키는 것이 가능해진다. 따라서, 전류 패스를 제어하는 신호를 출력하는 주사/제어선 구동 회로(14)나 신호 전압을 제어하는 신호선 구동 회로(15)의 부하가 저감한다. 또한, 상기 구동 블록화 및 발광 화소열마다 배치된 2개의 신호선에 의해, 구동 트랜지스터(214)의 임계치 전압 보정 기간을, 전체 발광 화소를 고쳐쓰는 시간인 1 프레임 기간(Tf) 내에서 크게 취할 수 있다. 이는, k번째의 구동 블록에 있어서 휘도 신호가 샘플링되어 있는 기간에, (k+1)번째의 구동 블록에 있어서 임계치 전압 보정 기간이 설정되는 것에 의한 것이다. 따라서, 임계치 전압 보정 기간은, 발광 화소행마다 분할되는 것이 아니라, 구동 블록마다 분할된다. 따라서, 표시 영역이 대면적화될수록, 발광 듀티를 감소시키지 않고, 1프레임 기간에 대한 상대적인 임계치 전압 보정 기간을 길게 설정하는 것이 가능해진다. 이에 따라, 고정밀도로 보정된 휘도 신호 전압에 의거한 구동 전류가 발광 소자에 흘러, 화상 표시 품질이 향상된다.

예를 들면, 표시 패널(10)을 N개의 구동 블록으로 분할한 경우, 각 발광 화소에 주어지는 임계치 보정 기간은, 최대 Tf/N으로 된다.

이상, 실시의 형태 1∼3에 대해서 설명했는데, 본 발명에 관한 화상 표시 장치는, 상술한 실시의 형태에 한정되는 것은 아니다. 실시의 형태 1∼3에 있어서의 임의의 구성 요소를 조합하여 실현되는 별도 실시의 형태나, 실시의 형태 1∼3에 대해서 본 발명의 주지를 일탈하지 않는 범위에서 당업자가 생각하는 각종 변형을 실시하여 얻어지는 변형예나, 본 발명에 관한 화상 표시 장치를 내장한 각종 기기도 본 발명에 포함된다.

또한, 이상 기술한 실시의 형태에서는, 스위칭 트랜지스터의 게이트의 전압 레벨이 HIGH인 경우에 온 상태로 되는 n형 트랜지스터로서 기술하고 있는데, 이들을 p형 트랜지스터로 형성하고, 주사선의 극성을 반전시킨 화상 표시 장치라도, 상술한 각 실시의 형태와 동일한 효과를 발휘한다.

또한, 이상에 기술한 실시의 형태에서는, 유기 EL 소자는 캐소드측을 다른 화소와 공통화하여 접속되어 있는데, 애노드측을 공통화하고, 캐소드측을 화소 회로와 접속한 화상 표시 장치라도, 상술한 각 실시의 형태와 동일한 효과를 발휘한다.

또한, 예를 들면, 본 발명에 관한 화상 표시 장치는, 도 17에 기재된 것과 같은 박형 플랫 TV에 내장된다. 본 발명에 관한 화상 표시 장치가 내장됨으로써, 영상 신호를 반영한 고정밀의 화상 표시가 가능한 박형 플랫 TV가 실현된다.

<산업상의 이용 가능성>

본 발명은, 특히, 화소 신호 전류에 의해 화소의 발광 강도를 제어함으로써 휘도를 변동시키는 액티브형의 유기 EL 플랫 패널 디스플레이에 유용하다.

1, 500 : 화상 표시 장치 10 : 표시 패널
11A, 11B, 21A, 21B, 501 : 발광 화소
12 : 신호선군 13 : 제어선군
14 : 주사/제어선 구동 회로 15 : 신호선 구동 회로
20 : 타이밍 제어 회로 30 : 전압 제어 회로
110, 112 : 전원선 113, 213 : 유기 EL 소자
114, 214, 512 : 구동 트랜지스터
115, 116, 215, 216, 511 : 스위칭 트랜지스터
117, 118, 217, 218 : 정전 유지 용량
131, 231 : 제2 제어선 132, 232 : 제1 제어선
133, 233, 701, 702, 703 : 주사선
151, 251 : 제1 신호선 152, 252 : 제2 신호선
502 : 화소 어레이부 503 : 신호 셀렉터
504 : 주사선 구동부 505 : 급전선 구동부
513 : 유지 용량 514 : 발광 소자
515 : 접지 배선 601 : 신호선
801, 802, 803 : 급전선

Claims (17)

  1. 매트릭스형상으로 배치된 복수의 발광 화소를 가지는 화상 표시 장치로서,
    발광 화소열마다 전체 발광 화소행에 걸쳐 배치되고, 발광 화소의 휘도를 결정하는 신호 전압을 상기 발광 화소에 부여하는 제1 신호선 및 제2 신호선과,
    제1 전원선 및 제2 전원선과,
    발광 화소행마다 배치된 주사선과,
    발광 화소행마다 배치된 제1 제어선 및 제2 제어선과,
    상기 제1 신호선, 상기 제2 신호선, 상기 제1 제어선, 상기 제2 제어선 및 상기 주사선을 제어하여 상기 발광 화소를 구동하는 구동 회로를 구비하고,
    상기 복수의 발광 화소는, 복수의 발광 화소행을 1구동 블록으로 한 2이상의 구동 블록을 구성하고,
    상기 복수의 발광 화소의 각각은,
    한쪽의 단자가 상기 제2 전원선에 접속되고, 상기 신호 전압에 따른 신호 전류가 흐름으로써 발광하는 발광 소자와,
    소스가 상기 발광 소자의 다른 쪽의 단자에 접속되고, 게이트-소스간에 인가되는 상기 신호 전압을 소스-드레인간 전류인 상기 신호 전류로 변환하는 구동 트랜지스터와, 제1 용량 소자와, 제2 용량 소자와, 제3 스위칭 트랜지스터를 구비하고,
    적어도, 상기 제1 전원선, 상기 발광 소자의 다른쪽의 단자, 상기 제1 제어선 및 상기 제2 제어선에 접속된 전류 제어부와,
    k(k는 자연수)번째의 구동 블록에 속하는 상기 발광 화소는,
    게이트가 상기 주사선에 접속되고, 소스 및 드레인의 한쪽이 상기 제1 신호선에 접속되고, 소스 및 드레인의 다른쪽이 상기 구동 트랜지스터의 게이트에 접속된 제1 스위칭 트랜지스터를 더 구비하고,
    (k+1)번째의 구동 블록에 속하는 상기 발광 화소는,
    게이트가 상기 주사선에 접속되고, 소스 및 드레인의 한쪽이 상기 제2 신호선에 접속되고, 소스 및 드레인의 다른쪽이 상기 구동 트랜지스터의 게이트에 접속된 제2 스위칭 트랜지스터를 더 구비하고,
    상기 제1 용량 소자의 한쪽의 단자가 상기 구동 트랜지스터의 게이트에 접속되고,
    상기 제2 용량 소자의 한쪽의 단자는 제1 용량 소자의 다른쪽의 단자에 접속되고, 다른쪽의 단자는 상기 제1 제어선에 접속되고,
    상기 제3 스위칭 트랜지스터는, 게이트가 상기 제2 제어선에 접속되고, 소스 및 드레인의 한쪽이 상기 제1 용량 소자의 다른쪽의 단자에 접속되고, 소스 및 드레인의 다른쪽이 상기 구동 트랜지스터의 소스에 접속되어있고,
    상기 제1 제어선은, 동일 구동 블록 내의 전체 발광 화소에서는 공통화되어 있고, 상이한 구동 블록간에서는 독립되어 있음으로써, 상기 구동 트랜지스터의 임계치 전압 검출을 준비하는 타이밍이 동일 구동 블록 내에서 일치되어 있고,
    상기 구동 회로는, 상기 구동 트랜지스터의 임계치 전압 검출 기간이, 동일 구동 블록 내에서 일치되도록 상기 주사선을 제어하는 화상 표시 장치.
  2. 청구항 1에 있어서,
    상기 구동 회로는,
    상기 제1 신호선으로부터 상기 구동 트랜지스터가 오프 상태가 되는 기준 전압을 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 순차적으로 인가함으로써, 상기 구동 트랜지스터를 순차적으로 비도통으로 하고,
    상기 제1 제어선으로부터 초기화 전압을 k번째의 구동 블록이 가지는 모든 상기 제2 용량 소자에 동시에 인가하고,
    상기 제1 신호선으로부터 상기 기준 전압을 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 동시에 인가하고,
    상기 제2 제어선으로부터 상기 제3 스위칭 트랜지스터를 오프 상태로 하는 전압을 인가함으로써, 상기 제1 용량 소자와 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 소스를 동시에 비도통으로 하고,
    상기 주사선으로부터 상기 제1 스위칭 트랜지스터를 오프 상태로 하는 전압을 인가함으로써, 상기 제1 신호선과 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 동시에 비도통으로 하고,
    상기 제2 신호선으로부터 상기 구동 트랜지스터가 오프 상태가 되는 기준 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 순차적으로 인가함으로써, 상기 구동 트랜지스터를 순차적으로 비도통으로 하고,
    상기 제1 제어선으로부터 초기화 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 제2 용량 소자에 동시에 인가하고,
    상기 제2 신호선으로부터 상기 기준 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 동시에 인가하고,
    상기 제2 제어선으로부터 상기 제3 스위칭 트랜지스터를 오프 상태로 하는 전압을 인가함으로써, 상기 제1 용량 소자와 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 소스를 동시에 비도통으로 하고,
    상기 주사선으로부터 상기 제2 스위칭 트랜지스터를 오프 상태로 하는 전압을 인가함으로써, 상기 제2 신호선과 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 동시에 비도통으로 하는 화상 표시 장치.
  3. 매트릭스형상으로 배치된 복수의 발광 화소를 가지는 화상 표시 장치로서,
    발광 화소열마다 전체 발광 화소행에 걸쳐 배치되고, 발광 화소의 휘도를 결정하는 신호 전압을 상기 발광 화소에 부여하는 제1 신호선 및 제2 신호선과,
    제1 전원선 및 제2 전원선과,
    발광 화소행마다 배치된 주사선과,
    발광 화소행마다 배치된 제1 제어선 및 제2 제어선과,
    상기 제1 신호선, 상기 제2 신호선, 상기 제1 제어선, 상기 제2 제어선 및 상기 주사선을 제어하여 상기 발광 화소를 구동하는 구동 회로를 구비하고,
    상기 복수의 발광 화소는, 복수의 발광 화소행을 1구동 블록으로 한 2이상의 구동 블록을 구성하고,
    상기 복수의 발광 화소의 각각은,
    한쪽의 단자가 상기 제2 전원선에 접속되고, 상기 신호 전압에 따른 신호 전류가 흐름으로써 발광하는 발광 소자와,
    소스가 상기 발광 소자의 다른 쪽의 단자에 접속되고, 게이트-소스간에 인가되는 상기 신호 전압을 소스-드레인간 전류인 상기 신호 전류로 변환하는 구동 트랜지스터와, 제1 용량 소자와, 제2 용량 소자와, 제4 스위칭 트랜지스터를 구비하고,
    적어도, 상기 제1 전원선, 상기 발광 소자의 다른쪽의 단자, 상기 제1 제어선 및 상기 제2 제어선에 접속된 전류 제어부와,
    k(k는 자연수)번째의 구동 블록에 속하는 상기 발광 화소는,
    게이트가 상기 주사선에 접속되고, 소스 및 드레인의 한쪽이 상기 제1 신호선에 접속되고, 소스 및 드레인의 다른쪽이 상기 구동 트랜지스터의 게이트에 접속된 제1 스위칭 트랜지스터를 더 구비하고,
    (k+1)번째의 구동 블록에 속하는 상기 발광 화소는,
    게이트가 상기 주사선에 접속되고, 소스 및 드레인의 한쪽이 상기 제2 신호선에 접속되고, 소스 및 드레인의 다른쪽이 상기 구동 트랜지스터의 게이트에 접속된 제2 스위칭 트랜지스터를 더 구비하고,
    상기 제1 용량 소자의 한쪽의 단자는 상기 구동 트랜지스터의 게이트에 접속되고, 다른쪽의 단자는 상기 구동 트랜지스터의 소스에 접속되고,
    상기 제2 용량 소자의 한쪽의 단자가 상기 구동 트랜지스터의 소스에 접속되고, 다른쪽의 단자가 상기 제1 제어선에 접속되고,
    상기 제4 스위칭 트랜지스터는, 게이트가 상기 제2 제어선에 접속되고, 소스 및 드레인의 한쪽이 상기 구동 트랜지스터의 드레인에 접속되고, 소스 및 드레인의 다른쪽이 상기 제1 전원선과 접속되고, 상기 구동 트랜지스터의 소스-드레인간 전류의 온오프를 전환하고,
    상기 제1 제어선은, 동일 구동 블록 내의 전체 발광 화소에서는 공통화되어 있고, 상이한 구동 블록간에서는 독립되어 있음으로써, 상기 구동 트랜지스터의 임계치 전압 검출을 준비하는 타이밍이 동일 구동 블록 내에서 일치되어 있고,
    상기 구동 회로는, 상기 구동 트랜지스터의 임계치 전압 검출 기간이, 동일 구동 블록 내에서 일치되도록 상기 제2 제어선을 제어하는 화상 표시 장치.
  4. 청구항 3에 있어서,
    상기 구동 회로는,
    상기 제4 스위칭 트랜지스터를 비도통으로 함으로써, k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터로의 전압의 인가를 동시에 정지하고,
    상기 제1 신호선으로부터 기준 전압을 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 동시에 인가하고,
    상기 제1 제어선으로부터 초기화 전압을 k번째의 구동 블록이 가지는 모든 상기 제2 용량 소자에 동시에 인가하고,
    상기 제2 제어선으로부터 상기 제4 스위칭 트랜지스터를 온 상태로 하는 전압을 인가함으로써, k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 드레인에 소정의 전압을 동시에 인가하고,
    상기 제2 제어선으로부터 상기 제4 스위칭 트랜지스터를 오프 상태로 하는 전압을 인가함으로써, k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 드레인으로의 상기 소정의 전압의 인가를 정지하고,
    상기 주사선으로부터 상기 제1 스위칭 트랜지스터를 오프 상태로 하는 전압을 인가함으로써, 상기 제1 신호선과 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 동시에 비도통으로 하고,
    상기 제4 스위칭 트랜지스터를 비도통으로 함으로써, (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터로의 전압의 인가를 동시에 정지하고,
    상기 제2 신호선으로부터 상기 기준 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 동시에 인가하고,
    상기 제1 제어선으로부터, 상기 초기화 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 제2 용량 소자에 동시에 인가하고,
    상기 제2 제어선에 대해, 상기 제4 스위칭 트랜지스터를 온 상태로 하는 전압을 인가함으로써, (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 드레인에 소정의 전압을 동시에 인가하고,
    상기 제2 제어선으로부터 상기 제4 스위칭 트랜지스터를 오프 상태로 하는 전압을 인가함으로써, (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 드레인으로의 상기 소정의 전압의 인가를 정지하고,
    상기 주사선으로부터 상기 제2 스위칭 트랜지스터를 오프 상태로 하는 전압을 인가함으로써, 상기 제2 신호선과 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 동시에 비도통으로 하는 화상 표시 장치.
  5. 청구항 3 또는 청구항 4에 있어서,
    상기 제2 제어선은, 동일 구동 블록 내의 전체 발광 화소에서는 공통화되어 있고, 상이한 구동 블록간에서는 독립되어 있는 화상 표시 장치.
  6. 청구항 1 내지 청구항 4 중 어느 한 항에 있어서,
    상기 신호 전압은, 상기 발광 소자를 발광시키기 위한 휘도 신호 전압, 및, 상기 구동 트랜지스터의 임계치 전압에 대응한 전압을 상기 제1 용량 소자에 기억시키기 위한 기준 전압으로 이루어지고,
    상기 화상 표시 장치는,
    상기 신호 전압을 상기 제1 신호선 및 상기 제2 신호선에 출력하는 신호선 구동 회로와,
    상기 신호선 구동 회로가 상기 신호 전압을 출력하는 타이밍을 제어하는 타이밍 제어 회로를 더 구비하고,
    상기 타이밍 제어 회로는, 상기 제1 신호선 및 상기 제2 신호선에 대해 상기 휘도 신호 전압 및 상기 기준 전압을 상호 배타적으로 출력시키는 화상 표시 장치.
  7. 청구항 1 내지 청구항 4 중 어느 한 항에 있어서,
    모든 상기 발광 화소를 고쳐쓰는 시간을 Tf로 하고, 상기 구동 블록의 총 수를 N으로 하면,
    상기 구동 트랜지스터의 임계치 전압을 검출하는 시간은,
    최대로 Tf/N인 화상 표시 장치.
  8. 제1 신호선 및 제2 신호선 중 하나의 신호선으로부터 공급된 신호 전압을 당해 전압에 대응한 신호 전류로 변환하는 구동 트랜지스터를 가지는 전류 제어부와, 상기 신호 전류가 흐름으로써 발광하는 발광 소자를 구비하는 발광 화소가 매트릭스형상으로 배치되고, 상기 발광 화소의 행의 복수를 1구동 블록으로 한 2 이상의 구동 블록을 구성하는 화상 표시 장치의 구동 방법으로서,
    k(k는 자연수)번째의 구동 블록이 가지는 모든 상기 전류 제어부에, 상기 구동 트랜지스터의 임계치 전압에 대응한 전압을 동시에 유지시키는 제1 임계치 유지 단계와,
    상기 제1 임계치 유지 단계 후, k번째의 구동 블록이 가지는 상기 발광 화소에 있어서, 상기 전류 제어부에, 상기 임계치 전압에 대응한 전압에 휘도 신호 전압이 가산된 가산 전압을 발광 화소행순으로 유지시키는 제1 휘도 유지 단계와,
    상기 제1 임계치 유지 단계 후, (k+1)번째의 구동 블록이 가지는 모든 상기 전류 제어부에, 상기 구동 트랜지스터의 임계치 전압에 대응한 전압을 동시에 유지시키는 제2 임계치 유지 단계와,
    상기 제1 휘도 유지 단계 후, 상기 구동 트랜지스터의 드레인―소스간 전류로서, k번째의 구동 블록이 가지는 모든 상기 발광 소자에, 상기 신호 전류를 흐르게 하여 발광시키는 제1 발광 단계를 포함하고,
    상기 제1 임계치 유지 단계에서는,
    k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트 및 소스에 접속된 제1 용량 소자에, 상기 구동 트랜지스터의 임계치 전압에 대응한 전압을 동시에 유지시키고,
    상기 제1 휘도 유지 단계에서는,
    k번째의 구동 블록이 가지는 상기 발광 화소에 있어서, 상기 제1 용량 소자에, 상기 임계치 전압에 대응한 전압에 상기 휘도 신호 전압이 가산된 가산 전압을 발광 화소행순으로 유지시키고,
    상기 제2 임계치 유지 단계에서는,
    (k+1)번째의 구동 블록이 가지는 모든 상기 제1 용량 소자에, 상기 구동 트랜지스터의 임계치 전압에 대응한 전압을 동시에 유지시키는 화상 표시 장치의 구동 방법.
  9. 청구항 8에 있어서,
    상기 제2 임계치 유지 단계 후, (k+1)번째의 구동 블록이 가지는 상기 발광 화소에 있어서, 상기 제1 용량 소자에, 상기 임계치 전압에 대응한 전압에 상기 휘도 신호 전압이 가산된 가산 전압을 발광 화소행순으로 유지시키는 제2 휘도 유지 단계와,
    상기 제2 휘도 유지 단계 후, 상기 구동 트랜지스터의 드레인―소스 전류로서, (k+1)번째의 구동 블록이 가지는 모든 상기 발광 소자에, 상기 신호 전류를 흐르게 하여 발광시키는 제2 발광 단계를 포함하는 화상 표시 장치의 구동 방법.
  10. 청구항 8 또는 청구항 9에 있어서,
    상기 제1 임계치 유지 단계에서는,
    k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터로의 전압의 인가를 동시에 정지하는 제1 전압 인가 정지 단계와,
    상기 제1 전압 인가 정지 단계 후, 제1 신호선으로부터 기준 전압을 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 동시에 인가하는 제1 기준 전압 인가 단계와,
    상기 제1 기준 전압 인가 단계 후, 발광 화소행마다 배치된 제1 제어선으로부터, 초기화 전압을 k번째의 구동 블록이 가지는 모든 제2 용량 소자에 동시에 인가하는 제1 초기화 전압 인가 단계와,
    상기 제1 초기화 전압 인가 단계 후, k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 드레인에 소정의 전압을 동시에 인가하는 제1 전압 인가 단계와,
    상기 제1 전압 인가 단계 후, k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 드레인으로의 상기 소정의 전압의 인가를 정지하고, 상기 제1 신호선과 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 동시에 비도통으로 하는 제1 비도통 단계를 포함하고,
    상기 제2 임계치 유지 단계에서는,
    (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터로의 전압의 인가를 동시에 정지하는 제2 전압 인가 정지 단계와,
    상기 제2 전압 인가 정지 단계 후, 상기 제1 신호선과 상이한 제2 신호선으로부터 상기 기준 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 동시에 인가하는 제2 기준 전압 인가 단계와,
    상기 제2 기준 전압 인가 단계 후, 발광 화소행마다 배치된 제1 제어선으로부터, 초기화 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 제2 용량 소자에 동시에 인가하는 제2 초기화 전압 인가 단계와,
    상기 제2 초기화 전압 인가 단계 후, (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 드레인에 소정의 전압을 동시에 인가하는 제2 전압 인가 단계와,
    상기 제2 전압 인가 단계 후, (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 드레인으로의 상기 소정의 전압의 인가를 정지하고, 상기 제2 신호선과 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 동시에 비도통으로 하는 제2 비도통 단계를 포함하는 화상 표시 장치의 구동 방법.
  11. 청구항 10에 있어서,
    상기 발광 소자는, 한쪽의 단자가 제1 전원선에 접속되고, 다른쪽의 단자가 상기 구동 트랜지스터의 소스에 접속되고,
    상기 제1 전압 인가 정지 단계 및 상기 제2 전압 인가 정지 단계에서는,
    게이트가 발광 화소행마다 배치된 제2 제어선에 접속되고, 소스 및 드레인이 상기 소정의 전압을 공급하는 제2 전원선과 상기 구동 트랜지스터의 드레인의 사이에 삽입된 제1 스위칭 트랜지스터를 비도통으로 함으로써, 상기 구동 트랜지스터의 드레인으로의 전압의 인가를 정지하고,
    상기 제1 기준 전압 인가 단계에서는,
    게이트가 발광 화소행마다 배치된 주사선에 접속되고, 소스 및 드레인의 한쪽이 상기 제1 신호선에 접속되고, 소스 및 드레인의 다른쪽이 상기 구동 트랜지스터의 게이트에 접속된 제2 스위칭 트랜지스터를 도통시킴으로써, 상기 제1 신호선으로부터 상기 기준 전압을 상기 구동 트랜지스터의 게이트에 인가하고,
    상기 제2 기준 전압 인가 단계에서는,
    게이트가 발광 화소행마다 배치된 주사선에 접속되고, 소스 및 드레인의 한쪽이 상기 제2 신호선에 접속되고, 소스 및 드레인의 다른쪽이 상기 구동 트랜지스터의 게이트에 접속된 제2 스위칭 트랜지스터를 도통시킴으로써, 상기 제2 신호선으로부터 상기 기준 전압을 상기 구동 트랜지스터의 게이트에 인가하고,
    제1 초기화 전압 인가 단계 및 제2 초기화 전압 인가 단계에서는,
    발광 화소행마다 배치된 제1 제어선으로부터, 초기화 전압을 상기 제2 용량 소자에 인가하고,
    상기 제1 전압 인가 단계 및 상기 제2 전압 인가 단계에서는,
    상기 제1 스위칭 트랜지스터를 도통시킴으로써, 상기 구동 트랜지스터의 드레인에 소정의 전압을 인가하고,
    상기 제1 비도통 단계에서는,
    상기 제1 스위칭 트랜지스터를 비도통으로 함으로써, 상기 구동 트랜지스터의 드레인으로의 상기 소정의 전압의 인가를 정지하고,
    상기 제2 스위칭 트랜지스터를 비도통으로 함으로써, 상기 제1 신호선과 상기 구동 트랜지스터의 게이트를 비도통으로 하고,
    상기 제2 비도통 단계에서는,
    상기 제1 스위칭 트랜지스터를 비도통으로 함으로써, 상기 구동 트랜지스터의 드레인으로의 상기 소정의 전압의 인가를 정지하고,
    상기 제2 스위칭 트랜지스터를 비도통으로 함으로써, 상기 제2 신호선과 상기 구동 트랜지스터의 게이트를 비도통으로 하고,
    상기 제1 휘도 유지 단계에서는,
    상기 제2 스위칭 트랜지스터를 도통시킴으로써, 상기 제1 신호선으로부터 상기 휘도 신호 전압을 상기 구동 트랜지스터의 게이트에 인가하고,
    상기 제2 휘도 유지 단계에서는,
    상기 제2 스위칭 트랜지스터를 도통시킴으로써, 상기 제2 신호선으로부터 상기 휘도 신호 전압을 상기 구동 트랜지스터의 게이트에 인가하고,
    상기 제1 발광 단계 및 상기 제2 발광 단계에서는,
    상기 제1 스위칭 트랜지스터를 도통시킴으로써, 상기 구동 트랜지스터의 드레인으로의 상기 소정의 전압을 인가하여 상기 신호 전류를 상기 발광 소자에 흐르게 하는 화상 표시 장치의 구동 방법.
  12. 청구항 8에 있어서,
    상기 제1 임계치 유지 단계에서는,
    제1 신호선으로부터 기준 전압을 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 순차적으로 인가하고, 상기 제1 신호선과 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 순차적으로 비도통으로 하는 제1 기준 전압 인가 단계와,
    상기 제1 기준 전압 인가 단계 후, 발광 화소행마다 배치된 제1 제어선으로부터, 초기화 전압을 k번째의 구동 블록이 가지는 모든 제2 용량 소자에 동시에 인가하는 제1 초기화 전압 인가 단계와,
    상기 제1 초기화 전압 인가 단계 후, 상기 제1 신호선으로부터 상기 기준 전압을 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 동시에 인가하는 제1 임계치 검출 단계와,
    상기 제1 임계치 검출 단계 후, 상기 제1 용량 소자와 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 소스를 동시에 비도통으로 하고, 상기 제1 신호선과 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 동시에 비도통으로 하는 제1 비도통 단계를 포함하고,
    상기 제2 임계치 유지 단계에서는,
    제2 신호선으로부터 상기 기준 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 순차적으로 인가하고, 상기 제2 신호선과 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 순차적으로 비도통으로 하는 제2 기준 전압 인가 단계와,
    상기 제2 기준 전압 인가 단계 후, 발광 화소행마다 배치된 제1 제어선으로부터, 초기화 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 제2 용량 소자에 동시에 인가하는 제2 초기화 전압 인가 단계와,
    상기 제2 초기화 전압 인가 단계 후, 상기 제2 신호선으로부터 상기 기준 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 동시에 인가하는 제2 임계치 검출 단계와,
    상기 제2 임계치 검출 단계 후, 상기 제1 용량 소자와 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 소스를 동시에 비도통으로 하고, 상기 제2 신호선과 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 동시에 비도통으로 하는 제2 비도통 단계를 포함하는, 화상 표시 장치의 구동 방법.
  13. 복수의 신호선 중 하나의 신호선으로부터 공급된 신호 전압을 당해 전압에 대응한 신호 전류로 변환하는 구동 트랜지스터를 가지는 전류 제어부와, 상기 신호 전류가 흐름으로써 발광하는 발광 소자를 구비하는 발광 화소가 매트릭스형상으로 배치되고, 상기 발광 화소의 행의 복수를 1구동 블록으로 한 2 이상의 구동 블록을 구성하는 화상 표시 장치의 구동 방법으로서,
    k(k는 자연수)번째의 구동 블록이 가지는 모든 상기 전류 제어부에, 상기 구동 트랜지스터의 임계치 전압에 대응한 전압을 동시에 유지시키는 제1 임계치 유지 단계와,
    상기 제1 임계치 유지 단계 후, k번째의 구동 블록이 가지는 상기 발광 화소에 있어서, 상기 전류 제어부에, 상기 임계치 전압에 대응한 전압에 휘도 신호 전압이 가산된 가산 전압을 발광 화소행순으로 유지시키는 제1 휘도 유지 단계와,
    상기 제1 임계치 유지 단계 후, (k+1)번째의 구동 블록이 가지는 모든 상기 전류 제어부에, 상기 구동 트랜지스터의 임계치 전압에 대응한 전압을 동시에 유지시키는 제2 임계치 유지 단계와,
    상기 제1 휘도 유지 단계 후, 상기 구동 트랜지스터의 드레인―소스간 전류로서, k번째의 구동 블록이 가지는 모든 상기 발광 소자에, 상기 신호 전류를 흐르게 하여 발광시키는 제1 발광 단계를 포함하고,
    상기 제1 임계치 유지 단계에서는,
    k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트 및 소스에 접속된 제1 용량 소자에, 상기 구동 트랜지스터의 임계치 전압에 대응한 전압을 동시에 유지시키고,
    상기 제1 휘도 유지 단계에서는,
    k번째의 구동 블록이 가지는 상기 발광 화소에 있어서, 상기 제1 용량 소자에, 상기 임계치 전압에 대응한 전압에 상기 휘도 신호 전압이 가산된 가산 전압을 발광 화소행순으로 유지시키고,
    상기 제2 임계치 유지 단계에서는,
    (k+1)번째의 구동 블록이 가지는 모든 상기 제1 용량 소자에, 상기 구동 트랜지스터의 임계치 전압에 대응한 전압을 동시에 유지시키고,
    상기 제1 임계치 유지 단계에서는,
    k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터로의 전압의 인가를 동시에 정지하는 제1 전압 인가 정지 단계와,
    상기 제1 전압 인가 정지 단계 후, 제1 신호선으로부터 기준 전압을 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 동시에 인가하는 제1 기준 전압 인가 단계와,
    상기 제1 기준 전압 인가 단계 후, 발광 화소행마다 배치된 제1 제어선으로부터, 초기화 전압을 k번째의 구동 블록이 가지는 모든 제2 용량 소자에 동시에 인가하는 제1 초기화 전압 인가 단계와,
    상기 제1 초기화 전압 인가 단계 후, k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 드레인에 소정의 전압을 동시에 인가하는 제1 전압 인가 단계와,
    상기 제1 전압 인가 단계 후, k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 드레인으로의 상기 소정의 전압의 인가를 정지하고, 상기 제1 신호선과 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 동시에 비도통으로 하는 제1 비도통 단계를 포함하고,
    상기 제2 임계치 유지 단계에서는,
    (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터로의 전압의 인가를 동시에 정지하는 제2 전압 인가 정지 단계와,
    상기 제2 전압 인가 정지 단계 후, 상기 제1 신호선과 상이한 제2 신호선으로부터 상기 기준 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 동시에 인가하는 제2 기준 전압 인가 단계와,
    상기 제2 기준 전압 인가 단계 후, 발광 화소행마다 배치된 제1 제어선으로부터, 초기화 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 제2 용량 소자에 동시에 인가하는 제2 초기화 전압 인가 단계와,
    상기 제2 초기화 전압 인가 단계 후, (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 드레인에 소정의 전압을 동시에 인가하는 제2 전압 인가 단계와,
    상기 제2 전압 인가 단계 후, (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 드레인으로의 상기 소정의 전압의 인가를 정지하고, 상기 제2 신호선과 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 동시에 비도통으로 하는 제2 비도통 단계를 포함하는 화상 표시 장치의 구동 방법.
  14. 복수의 신호선 중 하나의 신호선으로부터 공급된 신호 전압을 당해 전압에 대응한 신호 전류로 변환하는 구동 트랜지스터를 가지는 전류 제어부와, 상기 신호 전류가 흐름으로써 발광하는 발광 소자를 구비하는 발광 화소가 매트릭스형상으로 배치되고, 상기 발광 화소의 행의 복수를 1구동 블록으로 한 2 이상의 구동 블록을 구성하는 화상 표시 장치의 구동 방법으로서,
    k(k는 자연수)번째의 구동 블록이 가지는 모든 상기 전류 제어부에, 상기 구동 트랜지스터의 임계치 전압에 대응한 전압을 동시에 유지시키는 제1 임계치 유지 단계와,
    상기 제1 임계치 유지 단계 후, k번째의 구동 블록이 가지는 상기 발광 화소에 있어서, 상기 전류 제어부에, 상기 임계치 전압에 대응한 전압에 휘도 신호 전압이 가산된 가산 전압을 발광 화소행순으로 유지시키는 제1 휘도 유지 단계와,
    상기 제1 임계치 유지 단계 후, (k+1)번째의 구동 블록이 가지는 모든 상기 전류 제어부에, 상기 구동 트랜지스터의 임계치 전압에 대응한 전압을 동시에 유지시키는 제2 임계치 유지 단계와,
    상기 제1 휘도 유지 단계 후, 상기 구동 트랜지스터의 드레인―소스간 전류로서, k번째의 구동 블록이 가지는 모든 상기 발광 소자에, 상기 신호 전류를 흐르게 하여 발광시키는 제1 발광 단계를 포함하고,
    상기 제1 임계치 유지 단계에서는,
    k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트 및 소스에 접속된 제1 용량 소자에, 상기 구동 트랜지스터의 임계치 전압에 대응한 전압을 동시에 유지시키고,
    상기 제1 휘도 유지 단계에서는,
    k번째의 구동 블록이 가지는 상기 발광 화소에 있어서, 상기 제1 용량 소자에, 상기 임계치 전압에 대응한 전압에 상기 휘도 신호 전압이 가산된 가산 전압을 발광 화소행순으로 유지시키고,
    상기 제2 임계치 유지 단계에서는,
    (k+1)번째의 구동 블록이 가지는 모든 상기 제1 용량 소자에, 상기 구동 트랜지스터의 임계치 전압에 대응한 전압을 동시에 유지시키고,
    상기 제1 임계치 유지 단계에서는,
    제1 신호선으로부터 기준 전압을 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 순차적으로 인가하고, 상기 제1 신호선과 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 순차적으로 비도통으로 하는 제1 기준 전압 인가 단계와,
    상기 제1 기준 전압 인가 단계 후, 발광 화소행마다 배치된 제1 제어선으로부터, 초기화 전압을 k번째의 구동 블록이 가지는 모든 제2 용량 소자에 동시에 인가하는 제1 초기화 전압 인가 단계와,
    상기 제1 초기화 전압 인가 단계 후, 상기 제1 신호선으로부터 상기 기준 전압을 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 동시에 인가하는 제1 임계치 검출 단계와,
    상기 제1 임계치 검출 단계 후, 상기 제1 용량 소자와 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 소스를 동시에 비도통으로 하고, 상기 제1 신호선과 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 동시에 비도통으로 하는 제1 비도통 단계를 포함하고,
    상기 제2 임계치 유지 단계에서는,
    제2 신호선으로부터 상기 기준 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 순차적으로 인가하고, 상기 제2 신호선과 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 순차적으로 비도통으로 하는 제2 기준 전압 인가 단계와,
    상기 제2 기준 전압 인가 단계 후, 발광 화소행마다 배치된 제1 제어선으로부터, 초기화 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 제2 용량 소자에 동시에 인가하는 제2 초기화 전압 인가 단계와,
    상기 제2 초기화 전압 인가 단계 후, 상기 제2 신호선으로부터 상기 기준 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 동시에 인가하는 제2 임계치 검출 단계와,
    상기 제2 임계치 검출 단계 후, 상기 제1 용량 소자와 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 소스를 동시에 비도통으로 하고, 상기 제2 신호선과 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 동시에 비도통으로 하는 제2 비도통 단계를 포함하는 화상 표시 장치의 구동 방법.
  15. 삭제
  16. 삭제
  17. 삭제
KR1020107018506A 2009-03-06 2010-03-05 화상 표시 장치 및 그 구동 방법 KR101685713B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JPJP-P-2009-054206 2009-03-06
JP2009054206 2009-03-06
PCT/JP2010/001536 WO2010100938A1 (ja) 2009-03-06 2010-03-05 画像表示装置およびその駆動方法

Publications (2)

Publication Number Publication Date
KR20110123197A KR20110123197A (ko) 2011-11-14
KR101685713B1 true KR101685713B1 (ko) 2016-12-12

Family

ID=42709504

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020107018506A KR101685713B1 (ko) 2009-03-06 2010-03-05 화상 표시 장치 및 그 구동 방법

Country Status (6)

Country Link
US (2) US8587569B2 (ko)
EP (1) EP2405418B1 (ko)
JP (2) JP4778115B2 (ko)
KR (1) KR101685713B1 (ko)
CN (1) CN102047312B (ko)
WO (1) WO2010100938A1 (ko)

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102144252B (zh) * 2009-11-19 2015-04-15 松下电器产业株式会社 显示面板装置、显示装置以及其控制方法
KR101674606B1 (ko) * 2010-08-19 2016-11-10 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
KR101809293B1 (ko) 2010-09-06 2017-12-14 가부시키가이샤 제이올레드 표시 장치 및 그 제어 방법
JP5282146B2 (ja) 2010-09-06 2013-09-04 パナソニック株式会社 表示装置及びその制御方法
WO2012032565A1 (ja) * 2010-09-06 2012-03-15 パナソニック株式会社 表示装置及びその制御方法
CN102714019B (zh) * 2010-09-06 2015-07-08 株式会社日本有机雷特显示器 显示装置及其驱动方法
JP5414808B2 (ja) * 2010-09-06 2014-02-12 パナソニック株式会社 表示装置およびその駆動方法
WO2012032559A1 (ja) * 2010-09-06 2012-03-15 パナソニック株式会社 表示装置およびその駆動方法
JP5415565B2 (ja) 2010-09-06 2014-02-12 パナソニック株式会社 表示装置およびその駆動方法
WO2012063285A1 (ja) 2010-11-10 2012-05-18 パナソニック株式会社 有機el表示パネル及びその駆動方法
WO2012128073A1 (ja) * 2011-03-18 2012-09-27 シャープ株式会社 表示装置およびその駆動方法
KR101985933B1 (ko) 2011-11-15 2019-10-01 엘지디스플레이 주식회사 유기발광다이오드 표시장치
WO2013073466A1 (ja) * 2011-11-17 2013-05-23 シャープ株式会社 表示装置およびその駆動方法
KR101938880B1 (ko) * 2011-11-18 2019-01-16 엘지디스플레이 주식회사 유기발광다이오드 표시장치
KR101884891B1 (ko) * 2012-02-08 2018-08-31 삼성디스플레이 주식회사 표시 장치
KR101911489B1 (ko) * 2012-05-29 2018-10-26 삼성디스플레이 주식회사 화소를 갖는 유기전계발광 표시장치와 그의 구동방법
JP6074585B2 (ja) * 2012-07-31 2017-02-08 株式会社Joled 表示装置および電子機器、ならびに表示パネルの駆動方法
KR101935955B1 (ko) 2012-07-31 2019-04-04 엘지디스플레이 주식회사 유기발광다이오드 표시장치
JP2015004945A (ja) * 2013-02-04 2015-01-08 ソニー株式会社 表示装置及びその駆動方法、並びに、制御パルス生成装置
JP6101517B2 (ja) * 2013-03-06 2017-03-22 株式会社ジャパンディスプレイ 表示装置の駆動方法
TWI534993B (zh) * 2013-09-25 2016-05-21 友達光電股份有限公司 無機發光二極體之畫素結構
JP2015141315A (ja) * 2014-01-29 2015-08-03 日本放送協会 駆動回路、表示装置、表示装置の駆動方法
KR20150144396A (ko) * 2014-06-16 2015-12-28 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
CN105096819B (zh) * 2015-04-21 2017-11-28 北京大学深圳研究生院 一种显示装置及其像素电路
KR20170074618A (ko) * 2015-12-22 2017-06-30 엘지디스플레이 주식회사 유기 발광 표시 장치의 서브-화소 및 이를 포함하는 유기 발광 표시 장치
KR20170074620A (ko) * 2015-12-22 2017-06-30 엘지디스플레이 주식회사 유기 발광 표시 장치의 서브-화소 및 이를 포함하는 유기 발광 표시 장치
JP2018063351A (ja) * 2016-10-13 2018-04-19 株式会社ジャパンディスプレイ 有機el表示装置及び有機el表示装置の駆動方法
US10475371B2 (en) * 2016-11-14 2019-11-12 Int Tech Co., Ltd. Pixel circuit in an electroluminescent display
CN106531074B (zh) * 2017-01-10 2019-02-05 上海天马有机发光显示技术有限公司 有机发光像素驱动电路、驱动方法以及有机发光显示面板
US10270992B1 (en) * 2017-11-30 2019-04-23 Taiwan Semiconductor Manufacturing Co., Ltd. Sampling device and method for reducing noise

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008083680A (ja) * 2006-08-17 2008-04-10 Seiko Epson Corp 電気光学装置および電子機器
JP2008158303A (ja) * 2006-12-25 2008-07-10 Sony Corp 表示装置
WO2008152817A1 (ja) * 2007-06-15 2008-12-18 Panasonic Corporation 画像表示装置

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002196721A (ja) * 2000-12-25 2002-07-12 Sony Corp エレクトロルミネッセンス・ディスプレイとその駆動方法
JP2002214645A (ja) * 2001-01-22 2002-07-31 Matsushita Electric Ind Co Ltd アクティブマトリックス表示装置
US7071932B2 (en) * 2001-11-20 2006-07-04 Toppoly Optoelectronics Corporation Data voltage current drive amoled pixel circuit
JP2003186439A (ja) * 2001-12-21 2003-07-04 Matsushita Electric Ind Co Ltd El表示装置とその駆動方法および情報表示装置
JP2003195809A (ja) * 2001-12-28 2003-07-09 Matsushita Electric Ind Co Ltd El表示装置とその駆動方法および情報表示装置
CN1666242A (zh) * 2002-04-26 2005-09-07 东芝松下显示技术有限公司 用于场致发光显示屏的驱动电路
JP4378087B2 (ja) * 2003-02-19 2009-12-02 京セラ株式会社 画像表示装置
JP3952979B2 (ja) * 2003-03-25 2007-08-01 カシオ計算機株式会社 表示駆動装置及び表示装置並びにその駆動制御方法
JP2004318093A (ja) * 2003-03-31 2004-11-11 Sanyo Electric Co Ltd 発光ディスプレイ及びその駆動方法及びエレクトロルミネッセンス表示回路及びエレクトロルミネッセンスディスプレイ
JP2004341144A (ja) * 2003-05-15 2004-12-02 Hitachi Displays Ltd 画像表示装置
JP4511128B2 (ja) * 2003-06-05 2010-07-28 京セラ株式会社 アクティブマトリックス型画像表示装置
KR101076424B1 (ko) * 2004-03-31 2011-10-25 엘지디스플레이 주식회사 일렉트로 루미네센스 패널의 프리차지 방법 및 장치
JP4737587B2 (ja) * 2004-06-18 2011-08-03 京セラ株式会社 表示装置の駆動方法
CA2495726A1 (en) * 2005-01-28 2006-07-28 Ignis Innovation Inc. Locally referenced voltage programmed pixel for amoled displays
US7907137B2 (en) 2005-03-31 2011-03-15 Casio Computer Co., Ltd. Display drive apparatus, display apparatus and drive control method thereof
JP4798342B2 (ja) * 2005-03-31 2011-10-19 カシオ計算機株式会社 表示駆動装置及びその駆動制御方法、並びに、表示装置及びその駆動制御方法
JP5258160B2 (ja) * 2005-11-30 2013-08-07 エルジー ディスプレイ カンパニー リミテッド 画像表示装置
JP4692828B2 (ja) * 2006-03-14 2011-06-01 カシオ計算機株式会社 表示装置及びその駆動制御方法
JP2008122633A (ja) 2006-11-13 2008-05-29 Sony Corp 表示装置
JP4470955B2 (ja) * 2007-03-26 2010-06-02 カシオ計算機株式会社 表示装置及びその駆動方法
JP2009104104A (ja) * 2007-05-30 2009-05-14 Canon Inc アクティブマトリックスディスプレイおよびその駆動方法
JP2009015276A (ja) * 2007-06-05 2009-01-22 Sony Corp El表示パネル駆動方法、el表示パネル、el表示パネル駆動装置及び電子機器
JP5287111B2 (ja) * 2007-11-14 2013-09-11 ソニー株式会社 表示装置及びその駆動方法と電子機器
US8937583B2 (en) 2007-11-14 2015-01-20 Sony Corporation Display apparatus, driving method for display apparatus and electronic apparatus
JP2009180765A (ja) * 2008-01-29 2009-08-13 Casio Comput Co Ltd 表示駆動装置、表示装置及びその駆動方法
JP5217500B2 (ja) 2008-02-28 2013-06-19 ソニー株式会社 El表示パネルモジュール、el表示パネル、集積回路装置、電子機器及び駆動制御方法
JP2009237041A (ja) * 2008-03-26 2009-10-15 Sony Corp 画像表示装置及び画像表示方法
JP2010054564A (ja) * 2008-08-26 2010-03-11 Sony Corp 画像表示装置及び画像表示装置の駆動方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008083680A (ja) * 2006-08-17 2008-04-10 Seiko Epson Corp 電気光学装置および電子機器
JP2008158303A (ja) * 2006-12-25 2008-07-10 Sony Corp 表示装置
WO2008152817A1 (ja) * 2007-06-15 2008-12-18 Panasonic Corporation 画像表示装置

Also Published As

Publication number Publication date
EP2405418A4 (en) 2012-07-11
JP5414724B2 (ja) 2014-02-12
WO2010100938A1 (ja) 2010-09-10
CN102047312B (zh) 2014-09-10
US8587569B2 (en) 2013-11-19
EP2405418B1 (en) 2015-08-12
JPWO2010100938A1 (ja) 2012-09-06
US9117394B2 (en) 2015-08-25
US20140035470A1 (en) 2014-02-06
JP2011170361A (ja) 2011-09-01
JP4778115B2 (ja) 2011-09-21
CN102047312A (zh) 2011-05-04
KR20110123197A (ko) 2011-11-14
US20110181192A1 (en) 2011-07-28
EP2405418A1 (en) 2012-01-11

Similar Documents

Publication Publication Date Title
US9693045B2 (en) Organic light emitting display and driving method thereof
EP2889861B1 (en) Organic light emitting display device wherein driving characteristic values are sensed by a reference line in common to neighbouring pixels
US9424770B2 (en) Error compensator and organic light emitting display device using the same
US10032412B2 (en) Organic light emitting diode pixel driving circuit, display panel and display device
TWI498873B (zh) 有機發光二極體電路及其驅動方法
US8704738B2 (en) Organic light emitting display device and driving method thereof
US9646533B2 (en) Organic light emitting display device
TWI547924B (zh) 有機發光顯示器及其驅動方法
EP2293274B1 (en) Organic light emitting display and driving method thereof
WO2016045283A1 (zh) 像素驱动电路、方法、显示面板和显示装置
KR101499236B1 (ko) 표시 장치 및 그 구동 방법
JP5582645B2 (ja) 有機発光表示装置およびその駆動方法
US10269294B2 (en) Organic light emitting diode display device and method for driving the same
US8749454B2 (en) Image display device and method of controlling the same
US8049701B2 (en) Pixel and organic light emitting display device using the same
JP4007336B2 (ja) 画素回路の駆動方法、画素回路、電気光学装置および電子機器
US7663615B2 (en) Light emission drive circuit and its drive control method and display unit and its display drive method
KR101125571B1 (ko) 화소, 이를 이용한 표시 장치 및 그 구동 방법
US7327357B2 (en) Pixel circuit and light emitting display comprising the same
JP4501429B2 (ja) 画素回路及び表示装置
US7969398B2 (en) Display drive apparatus and display apparatus
EP2192571B1 (en) Organic light emitting display device and method of driving the same
US7557783B2 (en) Organic light emitting display
KR101693693B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
JP5261900B2 (ja) 画素回路

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant