KR101291433B1 - 표시 장치 및 그 구동 방법 - Google Patents

표시 장치 및 그 구동 방법 Download PDF

Info

Publication number
KR101291433B1
KR101291433B1 KR1020127006397A KR20127006397A KR101291433B1 KR 101291433 B1 KR101291433 B1 KR 101291433B1 KR 1020127006397 A KR1020127006397 A KR 1020127006397A KR 20127006397 A KR20127006397 A KR 20127006397A KR 101291433 B1 KR101291433 B1 KR 101291433B1
Authority
KR
South Korea
Prior art keywords
voltage
driving
light emitting
signal
line
Prior art date
Application number
KR1020127006397A
Other languages
English (en)
Other versions
KR20120049910A (ko
Inventor
신야 오노
Original Assignee
파나소닉 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 파나소닉 주식회사 filed Critical 파나소닉 주식회사
Publication of KR20120049910A publication Critical patent/KR20120049910A/ko
Application granted granted Critical
Publication of KR101291433B1 publication Critical patent/KR101291433B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • G09G3/325Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror the data current flowing through the driving transistor during a setting phase, e.g. by using a switch for connecting the driving transistor to the data driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

구동 회로의 출력 부하가 저감되어, 표시 품질이 향상된 화상 표시 장치를 제공한다. 복수의 발광 화소를 가지는 표시 장치는, 복수의 발광 화소행을 1 구동 블록으로 한 2 이상의 구동 블록을 구성하고, 각 발광 화소는, 구동 트랜지스터와, 제1 용량 소자와, 발광 소자와, 구동 트랜지스터와 제1 용량 소자를 도통시키는 제1 스위치 소자와, 구동 트랜지스터에 전원 전압을 인가하는 제2 스위치 소자를 구비하고, k번째의 구동 블록에 속하는 발광 화소(11A)와 제1 신호선(151)을 접속하는 제3 스위치 소자, 또는, (k+1)번째의 구동 블록에 속하는 발광 화소(11B)와 제2 신호선(152)을 접속하는 제4 스위치 소자를 더 구비하고, 제1 스위치 소자의 도통을 제어하는 제1 제어선(131), 및, 구동 트랜지스터의 소스 전위를 확정시키는 제3 제어선(134)은, 동일 구동 블록 내의 전체 발광 화소에서는 공통화되어 있다.

Description

표시 장치 및 그 구동 방법{DISPLAY DEVICE AND METHOD FOR DRIVING THE SAME}
본 발명은, 표시 장치 및 그 구동 방법에 관한 것으로, 특히 전류 구동형의 발광 소자를 이용한 표시 장치 및 그 구동 방법에 관한 것이다.
전류 구동형의 발광 소자를 이용한 표시 장치로서, 유기 일렉트로 루미네슨스(EL) 소자를 이용한 표시 장치가 알려져 있다. 이 자발광하는 유기 EL 소자를 이용한 유기 EL 표시 장치는, 액정 표시 장치에 필요한 백 라이트가 불필요하여 장치의 박형화에 최적이다. 또한, 시야각에도 제한이 없기 때문에, 차세대의 표시 장치로서 실용화가 기대되고 있다. 또한, 유기 EL 표시 장치에 이용되는 유기 EL 소자는, 각 발광 소자의 휘도가 소자에 흐르는 전류치에 의해 제어되는 점에서, 액정 셀이 소자에 인가되는 전압에 의해 제어되는 것과는 다르다.
유기 EL 표시 장치에서는, 통상, 화소를 구성하는 유기 EL 소자가 매트릭스형상으로 배치된다. 복수의 행 전극(주사선)과 복수의 열 전극(데이터선)의 교점에 유기 EL 소자를 설치하고, 선택한 행 전극과 복수의 열 전극의 사이에 데이터 신호에 상당하는 전압을 인가하도록 하여 유기 EL 소자를 구동하는 것을 패시브 매트릭스형의 유기 EL 디스플레이라고 한다.
한편, 복수의 주사선과 복수의 데이터선의 교점에 스위칭 박막 트랜지스터(TFT:Thin Film Transistor)를 설치하고, 이 스위칭 TFT에 구동 소자의 게이트를 접속하고, 선택한 주사선을 통해 이 스위칭 TFT를 온시켜 신호선으로부터 데이터 신호를 구동 소자에 입력한다. 이 구동 소자에 의해 유기 EL 소자를 구동하는 것을 액티브 매트릭스형의 유기 EL 표시 장치라고 한다.
액티브 매트릭스형의 유기 EL 표시 장치는, 각 행 전극(주사선)을 선택하고 있는 기간만, 그에 접속된 유기 EL 소자가 발광하는 패시브 매트릭스형의 유기 EL 표시 장치와는 달리, 다음의 주사(선택)까지 유기 EL 소자를 발광시키는 것이 가능하기 때문에, 듀티비가 상승해도 디스플레이의 휘도 감소를 초래하지 않는다. 따라서, 액티브 매트릭스형의 유기 EL 표시 장치는, 저전압으로 구동할 수 있어, 저소비 전력화가 가능해진다. 그러나, 액티브 매트릭스형의 유기 EL 디스플레이에서는, 구동 트랜지스터의 특성 편차에 기인하여, 동일한 데이터 신호를 부여해도, 각 화소에 있어서 유기 EL 소자의 휘도가 달라, 휘도 불균일이 발생한다고 하는 결점이 있다.
이 문제에 대하여, 예를 들면, 특허 문헌 1에서는, 구동 트랜지스터의 특성 편차에 의한 휘도 불균일의 보상 방법으로서, 간단한 화소 회로에서, 화소마다의 특성 편차를 보상하는 방법이 개시되어 있다.
도 13은, 특허 문헌 1에 기재된 종래의 화상 표시 장치의 구성을 나타내는 블록도이다. 동 도면에 기재된 화상 표시 장치(500)는, 화소 어레이부(502)와, 이를 구동하는 구동부로 이루어진다. 화소 어레이부(502)는, 행마다 배치된 주사선(701∼70m)과, 열마다 배치된 신호선(601∼60n)과, 양자가 교차하는 부분에 배치된 행렬형상의 발광 화소(501)와, 행마다 배치된 급전선(801∼80m)을 구비한다. 또한, 구동부는, 신호 셀렉터(503)와, 주사선 구동부(504)와, 급전선 구동부(505)를 구비한다.
주사선 구동부(504)는, 각 주사선(701∼70m)에 수평 주기(1H)로 순차 제어 신호를 공급하여 발광 화소(501)를 행 단위로 선 순차 주사한다. 급전선 구동부(505)는, 이 선 순차 주사에 맞추어 각 급전선(801∼80m)에 제1 전압과 제2 전압으로 전환되는 전원 전압을 공급한다. 신호 실렉터(503)는, 이 선 순차 주사에 맞추어 영상 신호가 되는 휘도 신호 전압과 기준 전압을 전환하여 열형상 신호선(601∼60n)에 공급한다.
여기서, 열형상 신호선(601∼60n)은, 각각, 열마다 2개 배치되어 있고, 한쪽의 신호선은 홀수행의 발광 화소(501)에 기준 전압 및 신호 전압을 공급하고, 다른쪽의 신호선은 짝수행의 발광 화소(501)에 기준 전압 및 신호 전압을 공급하고 있다.
도 14는, 특허 문헌 1에 기재된 종래의 화상 표시 장치가 가지는 발광 화소의 회로 구성도이다. 또한, 동 도면에는 1행째 또한 1열째의 발광 화소(501)를 기재하고 있다. 이 발광 화소(501)에 대하여 주사선(701), 급전선(801) 및 신호선(601)이 배치되어 있다. 또한, 신호선(601)은 2개 있는 중의 1개가, 발광 화소(501)에 접속되어 있다. 발광 화소(501)는, 스위칭 트랜지스터(511)와, 구동 트랜지스터(512)와, 유지 용량(513)과, 발광 소자(514)를 구비한다. 스위칭 트랜지스터(511)는, 게이트가 주사선(701)에, 소스 및 드레인의 한쪽이 신호선(601)에, 그 다른쪽이 구동 트랜지스터(512)의 게이트에 각각 접속되어 있다. 구동 트랜지스터(512)는, 소스가 발광 소자(514)의 애노드에, 드레인이 급전선(801)에 각각 접속되어 있다. 발광 소자(514)는, 캐소드가 접지 배선(515)에 접속되어 있다. 유지 용량(513)은, 구동 트랜지스터(512)의 소스 및 게이트에 접속되어 있다.
상기 구성에 있어서, 급전선 구동부(505)는, 신호선(601)이 기준 전압인 상태에서, 급전선(801)을 제1 전압(고전압)으로부터 제2 전압(저전압)으로 전환한다. 주사선 구동부(504)는, 마찬가지로 신호선(601)이 기준 전압인 상태에서, 주사선(701)의 전압을 “H”레벨로 하여 스위칭 트랜지스터(511)를 도통시키고, 기준 전압을 구동 트랜지스터(512)의 게이트에 인가함과 더불어, 구동 트랜지스터(512)의 소스를 제2 전압에 설정한다. 이상의 동작에 의해, 구동 트랜지스터(512)의 역치 전압(Vth)의 보정을 위한 준비가 완료된다. 이어서, 급전선 구동부(505)는, 신호선(601)의 전압이 기준 전압으로부터 신호 전압으로 전환되기 전의 보정 기간에, 급전선(801)의 전압을 제2 전압으로부터 제1 전압으로 전환하고, 구동 트랜지스터(512)의 역치 전압(Vth)에 상당하는 전압을 유지 용량(513)에 유지시킨다. 다음에, 스위칭 트랜지스터(511)의 전압을 “H”레벨로 하여 신호 전압을 유지 용량(513)에 유지시킨다. 즉, 이 신호 전압은, 먼저 유지된 구동 트랜지스터(512)의 역치 전압(Vth)에 상당하는 전압에 가산되어 유지 용량(513)에 기록된다. 그리고, 구동 트랜지스터(512)는, 제1 전압에 있는 급전선(801)으로부터 전류의 공급을 받아, 상기 유지 전압에 따른 구동 전류를 발광 소자(514)에 흐르게 한다.
상기 기술한 동작에서는, 신호선(601)은 열마다 2개 배치되어 있으므로, 각 신호선이 기준 전압에 있는 시간대를 길게 하고 있다. 따라서, 구동 트랜지스터(512)의 역치 전압(Vth)에 상당하는 전압을 유지 용량(513)에 유지하기 위한 보정 기간을 확보하도록 하고 있다.
도 15는, 특허 문헌 1에 기재된 화상 표시 장치의 동작 타이밍 챠트이다. 동 도면에는, 위로부터 순서대로, 1라인째의 주사선(701) 및 급전선(801), 2라인째의 주사선(702) 및 급전선(802), 3라인째의 주사선(703) 및 급전선(803), 홀수행의 발광 화소에 할당된 신호선, 짝수행의 발광 화소에 할당된 신호선의 신호 파형이 기재되어 있다. 주사선에 인가되는 주사 신호는, 1수평 기간(1H)씩 순차적으로 1라인마다 시프트해 간다. 1라인분의 주사선에 인가되는 주사 신호는, 2개의 펄스를 포함하고 있다. 1번째 펄스는 시간폭이 길고 1H 이상이다. 2번째 펄스는 시간폭이 좁고, 1H의 일부이다. 1번째의 펄스는 상기 기술한 역치 보정 기간에 대응하고, 2번째의 펄스는 신호 전압 샘플링 기간 및 이동도 보정 기간에 대응하고 있다. 또한, 급전선에 공급되는 전원 펄스도 1H 주기로 1라인마다 시프트해 간다. 이에 대하여, 각 신호선은 2H에 1회, 신호 전압이 인가되고, 기준 전압에 있는 시간대를 1H 이상 확보하는 것이 가능해진다.
이상과 같이, 특허 문헌 1에 기재된 종래의 화상 표시 장치에서는, 발광 화소마다 구동 트랜지스터(512)의 역치 전압(Vth)이 달라도, 충분한 역치 보정 기간이 확보되므로, 발광 화소마다 당해 편차는 캔슬되어, 화상의 휘도 불균일 억제가 도모된다.
일본국 특허 공개 2008-122633호 공보
그러나, 특허 문헌 1에 기재된 종래의 화상 표시 장치는, 발광 화소행마다 배치된 주사선 및 급전선의 신호 레벨의 온 오프가 많다. 예를 들면, 역치 보정 기간을 발광 화소행마다 설정하지 않으면 안된다. 또한, 신호선으로부터 스위칭 트랜지스터를 통하여 휘도 신호 전압이 샘플링되면, 이어서 발광 기간을 설정하지 않으면 안된다. 따라서, 화소행마다의 역치 보정 타이밍 및 발광 타이밍을 설정할 필요가 있다. 이 때문에, 표시 패널이 대면적화됨에 따라, 행수도 증가하므로, 각 구동 회로로부터 출력되는 신호가 많아지고, 또한, 그 신호 전환의 주파수가 높아져, 주사선 구동 회로 및 급전선 구동 회로의 신호 출력 부하가 커진다.
또한, 특허 문헌 1에 기재된 종래의 화상 표시 장치는, 구동 트랜지스터의 역치 전압(Vth)의 보정 기간은 2H 미만이며, 고정밀도의 보정이 요구되는 표시 장치로서는 한계가 있다.
상기 과제를 감안하여, 본 발명은, 구동 회로의 출력 부하가 저감되고, 고정밀도의 역치 전압 보정에 의해 표시 품질이 향상된 표시 장치를 제공하는 것을 목적으로 한다.
상기 목적을 달성하기 위해서, 본 발명의 일양태에 관련된 표시 장치는, 매트릭스형상으로 배치된 복수의 발광 화소를 가지는 표시 장치로서, 발광 화소열마다 배치되고, 발광 화소의 휘도를 결정하는 신호 전압을 상기 발광 화소에 부여하는 제1 신호선 및 제2 신호선과, 제1 전원선 및 제2 전원선과, 발광 화소행마다 배치된 주사선과, 발광 화소행마다 배치된 제1 제어선, 제2 제어선 및 제3 제어선을 구비하고, 상기 복수의 발광 화소는, 복수의 발광 화소행을 1 구동 블록으로 한 2 이상의 구동 블록을 구성하고, 상기 복수의 발광 화소의 각각은, 한쪽의 단자가 상기 제2 전원선에 접속되고, 상기 신호 전압에 따른 신호 전류가 흐름으로써 발광하는 발광 소자와, 소스 및 드레인의 한쪽이 상기 발광 소자의 다른쪽의 단자에 접속되고, 게이트 소스간에 인가되는 상기 신호 전압을 상기 신호 전류로 변환하는 구동 트랜지스터와, 한쪽의 단자가 상기 구동 트랜지스터의 게이트에 접속된 제1 용량 소자와, 한쪽의 단자가 상기 제1 용량 소자의 다른쪽의 단자에 접속되고, 다른쪽의 단자가 상기 제3 제어선에 접속된 제2 용량 소자와, 게이트가 상기 제1 제어선에 접속되고, 소스 및 드레인의 한쪽이 상기 제1 용량 소자의 다른쪽의 단자에 접속되고, 소스 및 드레인의 다른쪽이 상기 구동 트랜지스터의 소스에 접속된 제1 스위칭 트랜지스터와, 게이트가 상기 제2 제어선에 접속되고, 소스 및 드레인이 상기 제1 전원선과 상기 구동 트랜지스터의 소스 및 드레인의 다른쪽 단자의 사이에 삽입된 제2 스위칭 트랜지스터를 구비하고, k(k는 자연수)번째의 구동 블록에 속하는 상기 발광 화소는, 게이트가 상기 주사선에 접속되고, 소스 및 드레인의 한쪽이 상기 구동 트랜지스터의 게이트에 접속되고, 소스 및 드레인의 다른쪽이 상기 제1 신호선에 접속된 제3 스위칭 트랜지스터를 더 구비하고, (k+1)번째의 구동 블록에 속하는 상기 발광 화소는, 게이트가 상기 주사선에 접속되고, 소스 및 드레인의 한쪽이 상기 구동 트랜지스터의 게이트에 접속되고, 소스 및 드레인의 다른쪽이 상기 제2 신호선에 접속된 제4 스위칭 트랜지스터를 더 구비하고, 상기 제1 제어선 및 상기 제3 제어선은, 동일 구동 블록 내의 전체 발광 화소에서는 공통화되어 있고, 상이한 구동 블록간에서는 독립되어 있는 것을 특징으로 한다.
본 발명의 표시 장치 및 그 구동 방법에 의하면, 구동 트랜지스터의 역치 보정 기간 및 타이밍을 구동 블록 내에서 일치시키는 것이 가능해지므로 신호 레벨의 온으로부터 오프 혹은 오프로부터 온으로의 전환 회수를 줄일 수 있어, 발광 화소의 회로를 구동하는 구동 회로의 부하가 저감한다. 상기 구동 블록화 및 발광 화소열마다 배치된 2개의 신호선에 의해, 구동 트랜지스터의 역치 보정 기간을 1프레임 기간에 대하여 크게 취하는 것이 가능해지므로, 고정밀 구동 전류가 발광 소자에 흘러, 화상 표시 품질이 향상된다.
도 1은 본 발명의 실시의 형태 1에 관련된 표시 장치의 전기적 구성을 나타내는 블록도이다.
도 2a는 본 발명의 실시의 형태 1에 관련된 표시 장치에 있어서의 홀수 구동 블록의 발광 화소의 구체적인 회로 구성도이다.
도 2b는 본 발명의 실시의 형태 1에 관련된 표시 장치에 있어서의 짝수 구동 블록의 발광 화소의 구체적인 회로 구성도이다.
도 3은 본 발명의 실시의 형태 1에 관련된 표시 장치가 가지는 표시 패널의 일부를 나타내는 회로 구성도이다.
도 4a는 본 발명의 실시의 형태 1에 관련된 표시 장치의 구동 방법의 동작 타이밍챠트이다.
도 4b는 본 발명의 실시의 형태 1에 관련된 구동 방법에 의해 발광한 구동 블록의 상태 천이도이다.
도 5는 본 발명의 실시의 형태 1에 관련된 표시 장치가 가지는 발광 화소의 상태 천이도이다.
도 6은 본 발명의 실시의 형태 1에 관련된 표시 장치의 동작 플로우차트이다.
도 7은 주사선 및 신호선의 파형 특성을 설명하는 도면이다.
도 8은 본 발명의 실시의 형태 2에 관련된 표시 장치가 가지는 표시 패널의 일부를 나타내는 회로 구성도이다.
도 9a는 본 발명의 실시의 형태 2에 관련된 표시 장치의 구동 방법의 동작 타이밍 챠트이다.
도 9b는 본 발명의 실시의 형태 2에 관련된 구동 방법에 의해 발광한 구동 블록의 상태 천이도이다.
도 10a는 본 발명의 실시의 형태 3에 관련된 표시 장치에 있어서의 홀수 구동 블록의 발광 화소의 구체적인 회로 구성도이다.
도 10b는 본 발명의 실시의 형태 3에 관련된 표시 장치에 있어서의 짝수 구동 블록의 발광 화소의 구체적인 회로 구성도이다.
도 11은 본 발명의 실시의 형태 3에 관련된 표시 장치의 구동 방법의 동작 타이밍 챠트이다.
도 12는 본 발명의 표시 장치를 내장한 박형 플랫 TV의 외관도이다.
도 13은 특허 문헌 1에 기재된 종래의 화상 표시 장치의 구성을 나타내는 블록도이다.
도 14는 특허 문헌 1에 기재된 종래의 화상 표시 장치가 가지는 발광 화소의 회로 구성도이다.
도 15는 특허 문헌 1에 기재된 화상 표시 장치의 동작 타이밍 챠트이다.
상기 목적을 달성하기 위해서, 본 발명의 일양태에 관련된 표시 장치는, 매트릭스형상으로 배치된 복수의 발광 화소를 가지는 표시 장치로서, 발광 화소열마다 배치되고, 발광 화소의 휘도를 결정하는 신호 전압을 상기 발광 화소에 부여하는 제1 신호선 및 제2 신호선과, 제1 전원선 및 제2 전원선과, 발광 화소행마다 배치된 주사선과, 발광 화소행마다 배치된 제1 제어선, 제2 제어선 및 제3 제어선을 구비하고, 상기 복수의 발광 화소는, 복수의 발광 화소행을 1 구동 블록으로 한 2 이상의 구동 블록을 구성하고, 상기 복수의 발광 화소의 각각은, 한쪽의 단자가 상기 제2 전원선에 접속되고, 상기 신호 전압에 따른 신호 전류가 흐름으로써 발광하는 발광 소자와, 소스 및 드레인의 한쪽이 상기 발광 소자의 다른쪽의 단자에 접속되고, 게이트 소스간에 인가되는 상기 신호 전압을 상기 신호 전류로 변환하는 구동 트랜지스터와, 한쪽의 단자가 상기 구동 트랜지스터의 게이트에 접속된 제1 용량 소자와, 한쪽의 단자가 상기 제1 용량 소자의 다른쪽의 단자에 접속되고, 다른쪽의 단자가 상기 제3 제어선에 접속된 제2 용량 소자와, 게이트가 상기 제1 제어선에 접속되고, 소스 및 드레인의 한쪽이 상기 제1 용량 소자의 다른쪽의 단자에 접속되고, 소스 및 드레인의 다른쪽이 상기 구동 트랜지스터의 소스에 접속된 제1 스위칭 트랜지스터와, 게이트가 상기 제2 제어선에 접속되고, 소스 및 드레인이 상기 제1 전원선과 상기 구동 트랜지스터의 소스 및 드레인의 다른쪽의 단자의 사이에 삽입된 제2 스위칭 트랜지스터를 구비하고, k(k는 자연수)번째의 구동 블록에 속하는 상기 발광 화소는, 게이트가 상기 주사선에 접속되고, 소스 및 드레인의 한쪽이 상기 구동 트랜지스터의 게이트에 접속되고, 소스 및 드레인의 다른쪽이 상기 제1 신호선에 접속된 제3 스위칭 트랜지스터를 더 구비하고, (k+1)번째의 구동 블록에 속하는 상기 발광 화소는, 게이트가 상기 주사선에 접속되고, 소스 및 드레인의 한쪽이 상기 구동 트랜지스터의 게이트에 접속되고, 소스 및 드레인의 다른쪽이 상기 제2 신호선에 접속된 제4 스위칭 트랜지스터를 더 구비하고, 상기 제1 제어선 및 상기 제3 제어선은, 동일 구동 블록 내의 전체 발광 화소에서 공통화되어 있고, 다른 구동 블록간에서는 독립되어 있다.
본 양태에 의하면, 제1 용량 소자와 구동 트랜지스터의 소스의 전류 패스를 접속하는 제1 스위칭 트랜지스터, 구동 트랜지스터에 전원 전압을 공급하기 위한 제2 스위칭 트랜지스터, 구동 트랜지스터의 역치 전압 및 휘도 신호 전압에 대응하는 전압을 유지하는 제1 용량 소자 및 제1 용량 소자에 구동 트랜지스터의 역치 전압을 검출하여 기록하기 위한 전압을 발생시키기 위한 제2 용량 소자가 배치된 발광 화소 회로, 구동 블록화된 각 발광 화소로의 제어선, 주사선 및 신호선의 배치에 의해, 구동 트랜지스터의 역치 보정 기간 및 그 타이밍을 동일 구동 블록 내에서 일치시키는 것이 가능해진다. 따라서, 전류 패스를 제어하는 신호를 출력하여 신호 전압을 제어하는 구동 회로의 부하가 저감된다. 또한, 상기 구동 블록화 및 발광 화소열마다 배치된 2개의 신호선에 의해, 구동 트랜지스터의 역치 보정 기간을, 전체 발광 화소를 재기록하는 시간인 1프레임 기간(Tf) 중에서 크게 취할 수 있다. 이는, k번째의 구동 블록에 있어서 휘도 신호가 샘플링되어 있는 기간에, (k+1)번째의 구동 블록에 있어서 역치 보정 기간이 설정됨에 의한 것이다. 따라서, 역치 보정 기간은, 발광 화소행마다 분할되는 것이 아니라, 구동 블록마다 분할된다. 따라서, 표시 영역이 대면적화될수록, 발광 듀티를 감소시키지 않고, 1프레임 기간에 대한 상대적인 역치 보정 기간을 길게 설정하는 것이 가능해진다. 이에 따라, 고정밀도로 보정된 휘도 신호 전압에 의거한 구동 전류가 발광 소자에 흘러, 화상 표시 품질이 향상된다.
또한, 본 발명의 일양태에 관련된 표시 장치는, 또한, 상기 제2 제어선은, 동일 구동 블록 내의 전체 발광 화소에서는 공통화되어 있고, 상이한 구동 블록간에서는 독립되어 있어도 된다.
본 양태에 의하면, 구동 트랜지스터에 전원 전압을 공급하기 위한 제2 스위칭 트랜지스터를, 제2 제어선에 의해 동일 블록 내에서 동시 제어함으로써, 동일 블록 내에서의 동시 발광을 실현하는 것이 가능해지고, 또한, 제2 제어선으로의 신호를 출력하는 구동 회로의 출력 개수를 저감할 수 있어, 구동 회로의 규모를 작게 할 수 있다.
또한, 본 발명의 일양태에 관련된 표시 장치는, 상기 제1 신호선, 상기 제2 신호선, 상기 제1 제어선, 상기 제2 제어선, 상기 제3 제어선 및 상기 주사선을 제어하여 상기 발광 화소를 구동하는 구동 회로를 더 구비하고, 상기 구동 회로는, 상기 제2 제어선으로부터의 제어 신호에 의해 상기 제2 스위칭 트랜지스터를 오프 상태로 함으로써, k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터로의 전원 전압의 인가를 정지하고, 상기 주사선으로부터의 주사 신호에 의해 상기 제3 스위칭 트랜지스터를 온 상태로 함으로써, 상기 제1 신호선으로부터 기준 전압을 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 동시에 인가하고, 상기 제1 스위칭 트랜지스터가 온 상태에서 상기 제3 제어선의 전압 레벨을 변화시킴으로써, 상기 구동 트랜지스터의 게이트 소스간 전압이 역치 전압 이상으로 되는 초기화 전압을 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 소스에 동시에 인가하고, 상기 주사선으로부터의 주사 신호에 의해 상기 제3 스위칭 트랜지스터를 오프 상태로 함으로써, 상기 제1 신호선과 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 동시에 비도통으로 하고, 상기 제2 제어선으로부터의 제어 신호에 의해 상기 제2 스위칭 트랜지스터를 오프 상태로 함으로써, (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터로의 전원 전압의 인가를 정지하고, 상기 주사선으로부터의 주사 신호에 의해 상기 제4 스위칭 트랜지스터를 온 상태로 함으로써, 상기 제2 신호선으로부터 상기 기준 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 동시에 인가하고, 상기 제1 스위칭 트랜지스터가 온 상태에서 상기 제3 제어선의 전압 레벨을 변화시킴으로써, 상기 초기화 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 소스에 동시에 인가하고, 상기 주사선으로부터의 주사 신호에 의해 상기 제4 스위칭 트랜지스터를 오프 상태로 함으로써, 상기 제2 신호선과 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 동시에 비도통으로 하는 것이다.
본 양태에 의하면, 상기 제1 신호선, 상기 제2 신호선, 상기 제1 제어선, 상기 제2 제어선, 상기 제3 제어선 및 상기 주사선의 전압을 제어하는 구동 회로가, 역치 보정 기간, 신호 전압 기록 기간 및 발광 기간을 제어한다.
또한, 본 발명의 일양태에 관련된 표시 장치는, 상기 신호 전압은, 상기 발광 소자를 발광시키기 위한 휘도 신호 전압, 및, 상기 구동 트랜지스터의 역치 전압에 대응한 전압을 상기 제1 용량 소자에 기억시키기 위한 기준 전압으로 이루어지고, 상기 표시 장치는, 상기 신호 전압을 상기 제1 신호선 및 상기 제2 신호선에 출력하는 신호선 구동 회로와, 상기 신호선 구동 회로가 상기 신호 전압을 출력하는 타이밍을 제어하는 타이밍 제어 회로를 더 구비하고, 상기 타이밍 제어 회로는, 상기 신호선 구동 회로에 상기 제1 신호선으로 상기 휘도 신호 전압을 출력시키고 있는 동안에는 상기 제2 신호선으로 상기 기준 전압을 출력시키고, 상기 신호선 구동 회로에 상기 제2 신호선으로 상기 휘도 신호 전압을 출력시키고 있는 동안에는 상기 제1 신호선으로 상기 기준 전압을 출력시키는 것이다.
본 양태에 의하면, k번째의 구동 블록에 있어서 휘도 신호가 샘플링되어 있는 기간에, (k+1)번째의 구동 블록에 있어서 역치 보정 기간이 설정된다. 따라서, 역치 보정 기간은, 발광 화소행마다 분할되는 것이 아니라, 구동 블록마다 분할된다. 따라서, 표시 영역이 대면적화될수록, 상대적인 역치 보정 기간을 길게 설정하는 것이 가능해진다.
또한, 본 발명의 일양태에 관련된 표시 장치는, 모든 상기 발광 화소를 재기록하는 시간을 Tf로 하고, 상기 구동 블록의 총 수를 N으로 하면, 상기 구동 트랜지스터의 역치 전압을 검출하는 시간은, 최대로 Tf/N이다.
또한, 본 발명은, 이러한 특징적인 수단을 구비하는 표시 장치로서 실현할 수 있을 뿐만 아니라, 표시 장치에 포함되는 특징적인 수단을 단계로 하는 표시 장치의 구동 방법으로서 실현할 수 있다.
(실시의 형태 1)
본 실시의 형태에 있어서의 표시 장치는, 매트릭스형상으로 배치된 복수의 발광 화소를 가지는 표시 장치로서, 발광 화소열마다 배치된 제1 신호선 및 제2 신호선과, 발광 화소행마다 배치된 제1 제어선, 제2 제어선 및 제3 제어선을 구비하고, 복수의 발광 화소는, 복수의 발광 화소행을 1단위로 한 2 이상의 구동 블록을 구성하고, 복수의 발광 화소의 각각은, 구동 트랜지스터와, 1단자가 구동 트랜지스터의 게이트에 접속된 제1 용량 소자와, 구동 트랜지스터의 드레인에 접속된 발광 소자와, 게이트가 제1 제어선에 접속되어 구동 트랜지스터의 소스와 제1 용량 소자의 타단자의 사이에 삽입된 제1 스위칭 트랜지스터와, 게이트가 제2 제어선에 접속되어 구동 트랜지스터의 드레인 전류의 온 오프를 전환하는 제2 스위칭 트랜지스터와, 제1 용량 소자의 타단자와 제3 제어선의 사이에 삽입된 제2 용량 소자를 구비하고, 홀수번째의 구동 블록에 속하는 발광 화소는, 제1 신호선과 구동 트랜지스터의 게이트의 사이에 삽입된 제3 스위칭 트랜지스터를 더 구비하고, 짝수번째의 구동 블록에 속하는 발광 화소는, 제2 신호선과 구동 트랜지스터의 게이트와의 사이에 삽입된 제4 스위칭 트랜지스터를 더 구비하고, 제1 제어선, 제2 제어선 및 제3 제어선은, 동일 구동 블록의 전체 발광 화소에서는 공통화되어 있다. 이에 따라, 구동 트랜지스터의 역치 보정 기간 및 발광 기간을 구동 블록 내에서 일치시키는 것이 가능해진다. 따라서, 구동 회로의 부담 부하가 저감한다. 또한, 역치 보정 기간을 1프레임 기간에 대해서 크게 취할 수 있으므로, 화상 표시 품질이 향상된다.
이하, 본 발명의 실시의 형태에 대해서, 도면을 참조하면서 설명한다.
도 1은, 본 발명의 실시의 형태 1에 관련된 표시 장치의 전기적 구성을 나타내는 블록도이다. 동 도면에 있어서의 표시 장치(1)는, 표시 패널(10)과, 타이밍 제어 회로(20)와, 전압 제어 회로(30)를 구비한다. 표시 패널(10)은, 복수의 발광 화소(11A 및 11B)와, 신호선군(12)과 제어선군(13)과 주사/제어선 구동 회로(14)와, 신호선 구동 회로(15)를 구비한다.
발광 화소(11A 및 11B)는, 표시 패널(10) 상에, 매트릭스형상으로 배치되어 있다. 여기서, 발광 화소(11A 및 11B)는, 복수의 발광 화소행을 1 구동 블록으로 하는 2 이상의 구동 블록을 구성하고 있다. 발광 화소(11A)는, k(k는 자연수)번째의 구동 블록을 구성하고, 또한, 발광 화소(11B)는 (k+1)번째의 구동 블록을 구성한다. 단, 표시 패널(10)을 N개의 구동 블록으로 분할한다고 하면, (k+1)는 N이하의 자연수이다. 이는, 예를 들면, 발광 화소(11A)는 홀수번째의 구동 블록을 구성하고, 발광 화소(11B)는 짝수번째의 구동 블록을 구성한다는 것을 의미한다.
신호선군(12)은, 발광 화소열마다 배치된 복수의 신호선으로 이루어진다. 여기서, 각 발광 화소열에 대해서 2개의 신호선이 배치되어 있고, 홀수번째의 구동 블록의 발광 화소는 제1 신호선에 접속되고, 짝수번째의 구동 블록의 발광 화소는 제1 신호선과 상이한 제2 신호선에 접속되어 있다.
제어선군(13)은, 발광 화소마다 배치된 주사선 및 제어선으로 이루어진다.
주사/제어선 구동 회로(14)는, 제어선군(13)의 각 주사선으로 주사 신호를, 또한, 각 제어선으로 제어 신호를 출력함으로써, 발광 화소가 가지는 회로 소자를 구동한다.
신호선 구동 회로(15)는, 신호선군(12)의 각 신호선으로 휘도 신호 또는 기준 신호를 출력함으로써, 발광 화소가 가지는 회로 소자를 구동한다.
타이밍 제어 회로(20)는, 주사/제어선 구동 회로(14)로부터 출력되는 주사 신호 및 제어 신호의 출력 타이밍을 제어한다. 또한, 타이밍 제어 회로(20)는, 신호선 구동 회로(15)로부터 제1 신호선 및 제2 신호선에 출력되는 휘도 신호 또는 기준 신호를 출력하는 타이밍을 제어하고, 제1 신호선에 휘도 신호를 출력하고 있는 동안에는 제2 신호선에 대하여 기준 전압을 출력하고 있고, 제2 신호선에 휘도 신호를 출력하고 있는 동안에는 제1 신호선에 대하여 기준 전압을 출력하고 있다. 즉, 타이밍 제어 회로(20)는, 제1 신호선 및 제2 신호선에 대하여 휘도 신호 및 기준 신호를 서로 배타적으로 출력시킨다.
전압 제어 회로(30)는, 주사/제어선 구동 회로(14)로부터 출력되는 주사 신호 및 제어 신호의 전압 레벨을 제어한다.
도 2a는, 본 발명의 실시의 형태 1에 관련된 표시 장치에 있어서의 홀수 구동 블록의 발광 화소의 구체적인 회로 구성도이며, 도 2b는, 본 발명의 실시의 형태 1에 관련된 표시 장치에 있어서의 짝수 구동 블록의 발광 화소의 구체적인 회로 구성도이다. 도 2a 및 도 2b에 기재된 발광 화소(11A 및 11B)는, 모두, 유기 EL(일렉트로 루미네슨스) 소자(113)와, 구동 트랜지스터(114)와, 스위칭 트랜지스터(115, 116 및 117)와, 정전 유지 용량(118 및 119)과, 제1 제어선(131)과, 제2 제어선(132)과, 주사선(133)과, 제3 제어선(134)과, 제1 신호선(151)과, 제2 신호선(152)을 구비한다.
도 2a 및 도 2b에 있어서, 유기 EL 소자(113)는, 캐소드가 제2 전원선인 전원선(112)에 접속되고 애노드가 구동 트랜지스터(114)의 드레인에 접속된 발광 소자이며, 구동 트랜지스터(114)의 구동 전류가 흐름으로써 발광한다.
구동 트랜지스터(114)는, 소스가 스위칭 트랜지스터(116)의 소스 및 드레인의 한쪽에 접속되고, 드레인이 유기 EL 소자(113)의 애노드에 접속된 구동 트랜지스터이다. 구동 트랜지스터(114)는, 게이트 소스간에 인가된 신호 전압을, 당해 신호 전압에 대응한 드레인 전류로 변환한다. 그리고, 이 드레인 전류를 구동 전류로 하여 유기 EL 소자(113)에 공급한다. 구동 트랜지스터(114)는, p형의 박막 트랜지스터(p형 TFT)로 구성된다.
스위칭 트랜지스터(115)는, 게이트가 주사선(133)에 접속되고, 소스 및 드레인의 한쪽이 구동 트랜지스터(114)의 게이트에 접속되어 있다. 또한, 그 소스 및 드레인의 다른쪽은, 홀수 구동 블록의 발광 화소(11A)에 있어서는, 제1 신호선(151)에 접속되고, 제3 스위칭 트랜지스터로서 기능하고, 짝수 구동 블록의 발광 화소(11B)에 있어서는, 제2 신호선(152)에 접속되고, 제4 스위칭 트랜지스터로서 기능한다.
스위칭 트랜지스터(116)는, 게이트가 제2 제어선(132)에 접속되고, 소스 및 드레인의 다른쪽이 제1 전원선인 전원선(110)에 접속된 제2 스위칭 트랜지스터이다. 스위칭 트랜지스터(116)는, 구동 트랜지스터(114)의 드레인 전류를 온 오프시키는 기능을 가진다.
또한, 스위칭 트랜지스터(116)는, 그 소스 및 드레인이 전원선(110)과 구동 트랜지스터(114)의 소스의 사이에 접속되어 있다. 이 배치에 의해, 구동 트랜지스터(114)의 드레인 전류를 온 오프시키는 것이 가능해진다.
스위칭 트랜지스터(117)는, 게이트가 제1 제어선(131)에 접속되고, 소스 및 드레인의 한쪽이 정전 유지 용량(118)의 다른쪽의 단자에 접속되고, 소스 및 드레인의 다른쪽이 구동 트랜지스터(114)의 소스에 접속된 제1 스위칭 트랜지스터이다. 스위칭 트랜지스터(117)는, 신호선으로부터의 휘도 신호 전압 기록 기간에 있어서는 오프 상태로 됨으로써, 당해 기간에 있어서 정전 유지 용량(118 및 119)으로부터 구동 트랜지스터(114)로의 리크 전류가 발생하지 않으므로, 정전 유지 용량(118 및 119)에 정확한 신호 전압과 구동 트랜지스터(114)의 역치 전압에 대응한 전압을 유지시키는 기능을 가진다. 또한, 스위칭 트랜지스터(117)에 의해, 상기 기간은 상기 리크 전류를 억제하기 위한 고속 기록에 제약되지 않으므로, 정확한 휘도 신호 전압의 기록에 필요한 기록 기간을 확보하는 것이 가능해진다. 한편, 역치 전압 검출 기간 및 발광 기간에 있어서는 온 상태로 됨으로써, 구동 트랜지스터(114)의 소스를 정전 유지 용량(118 및 119)에 접속하고, 정확하게 정전 유지 용량(118)에 역치 전압 및 신호 전압에 대응한 전하를 유지시키고, 구동 트랜지스터(114)가 정전 유지 용량(118)에 유지된 전압을 반영한 구동 전류를 발광 소자에 공급시키는 기능을 가진다. 스위칭 트랜지스터(115, 116 및 117)는, p형의 박막 트랜지스터(p형 TFT)로 구성된다.
정전 유지 용량(118)은, 한쪽의 단자인 제1 전극이 구동 트랜지스터(114)의 게이트에 접속되고, 다른쪽의 단자인 제2 전극이 스위칭 트랜지스터(117)의 소스 및 드레인의 한쪽에 접속된 제1 용량 소자이다. 정전 유지 용량(118)은, 제1 신호선(151) 또는 제2 신호선(152)으로부터 공급된 신호 전압 및 구동 트랜지스터(114)의 역치 전압에 대응한 전하를 유지하고, 예를 들면, 스위칭 트랜지스터(115)가 오프 상태로 된 후에, 구동 트랜지스터(114)로부터 유기 EL 소자(113)로 공급하는 신호 전류를 제어하는 기능을 가진다.
정전 유지 용량(119)은, 정전 유지 용량(118)의 제2 전극과 제3 제어선(134)의 사이에 접속된 제2 용량 소자이다. 우선, 전압 제어 회로(30)에 의해 제3 제어선(134)을 고전위측으로 변화시켜 정전 유지 용량(118)의 한쪽의 단자와 다른쪽의 단자간에 구동 트랜지스터(114)의 역치 전압보다도 큰 전압을 발생시킨 후, 스위칭 트랜지스터(117)의 도통에 의해, 정상 상태에 있어서, 정전 유지 용량(118 및 119)에 의해, 구동 트랜지스터(114)의 소스 전위를 기억한다. 또한 정전 유지 용량(118과 119)의 사이의 노드의 정상 상태에서의 전위란 구동 트랜지스터(114)의 게이트 전압에 역치 전압을 더한 전압으로 된다. 휘도 신호 전압이 스위칭 트랜지스터(115)를 통하여 정전 유지 용량(118)의 제1 전극에 인가된 경우에도, 그 소스 전위의 정보는 정전 유지 용량(118)과 정전 유지 용량(119)의 사이의 노드에 남아 있다. 따라서, 상기 휘도 신호 전압의 인가에 의해, 제1 신호선(151) 혹은 제2 신호선(152)에 있어서의 휘도 신호 전압과 기준 전압의 전압차가, 정전 유지 용량(118)에 인가되게 된다. 그 후, 상기 신호 전압의 유지로부터 발광까지의 타이밍이 발광 화소행마다 달라도, 정전 유지 용량(118)의 제2 전극의 전위가 정전 유지 용량(119)에 의해 확정되므로 정전 유지 용량(118)의 제1 전극의 전위도 확정되어, 구동 트랜지스터(114)의 게이트 전압이 확정된다.
제1 제어선(131)은, 주사/제어선 구동 회로(14)에 접속되고, 발광 화소(11A 및 11B)를 포함하는 화소행에 속하는 각 발광 화소에 접속되어 있다. 이에 따라, 제1 제어선(131)은, 구동 트랜지스터(114)의 소스와 정전 유지 용량(118) 및 정전 유지 용량(119)의 사이의 노드를 도통 또는 비도통으로 하는 상태를 발생시키는 기능을 가진다.
제2 제어선(132)은, 주사/제어선 구동 회로(14)에 접속되고, 발광 화소(11A 및 11B)를 포함하는 화소행에 속하는 각 발광 화소에 접속되어 있다. 이에 따라, 제2 제어선(132)은, 구동 트랜지스터(114)의 소스 드레인간 전류를 온 오프하는 타이밍을 공급하는 기능을 가진다.
제3 제어선(134)은, 주사/제어선 구동 회로(14)에 접속되고, 발광 화소(11A 및 11B)를 포함하는 화소행에 속하는 각 발광 화소에 접속되어 있다. 이에 따라, 제3 제어선(134)은, 전압 레벨을 전환함으로써, 구동 트랜지스터(114)의 역치 전압을 검출하는 환경을 갖추는 기능을 가진다.
주사선(133)은, 발광 화소(11A 및 11B)를 포함하는 화소행에 속하는 각 발광 화소에 휘도 신호 전압 또는 기준 전압인 신호 전압을 기록하는 타이밍을 공급하는 기능을 가진다.
제1 신호선(151) 및 제2 신호선(152)은, 신호선 구동 회로(15)에 접속되고, 각각, 발광 화소(11A 및 11B)를 포함하는 화소열에 속하는 각 발광 화소에 접속되고, 구동 TFT의 역치 전압을 검출하기 위한 기준 전압과, 발광 강도를 결정하는 신호 전압을 공급하는 기능을 가진다.
또한, 도 2a 및 도 2b에는 기재되지 않지만, 전원선(110) 및 전원선(112)은, 각각, 플러스 전원선 및 마이너스 전원선이며, 다른 발광 화소에도 접속되어 있고, 전압원에 접속되어 있다.
다음에, 제1 제어선(131), 제2 제어선(132), 제3 제어선(134), 주사선(133), 제1 신호선(151) 및 제2 신호선(152)의 발광 화소간에 있어서의 접속 관계에 대해서 설명한다.
도 3은, 본 발명의 실시의 형태 1에 관련된 표시 장치가 가지는 표시 패널의 일부를 나타내는 회로 구성도이다. 동 도면에는, 2개의 인접하는 구동 블록 및 각 제어선, 각 주사선 및 각 신호선이 기재되어 있다. 도면 및 이하의 설명에서는, 각 제어선, 각 주사선 및 각 신호선을 “부호(블록 번호, 당해 블록에 있어서의 행 번호)”, 또는, “부호(블록 번호)”로 나타내고 있다.
상기 기술한 것처럼, 구동 블록이란, 복수의 발광 화소행으로 구성되고, 표시 패널(10) 중에는 2 이상의 구동 블록이 존재한다. 예를 들면, 도 3에 기재된 각 구동 블록은, m행의 발광 화소행으로 구성되어 있다.
도 3의 상단에 기재된 k번째의 구동 블록에서는, 제1 제어선(131(k))이 당해 구동 블록 내의 전체 발광 화소(11A)가 가지는 스위칭 트랜지스터(117)의 게이트에 공통되게 접속되어 있다. 또한, 제2 제어선(132(k))이 당해 구동 블록 내의 모든 발광 화소(11A)가 가지는 스위칭 트랜지스터(116)의 게이트에 공통되게 접속되어 있다. 또한, 제3 제어선(134(k))이 당해 구동 블록 내의 모든 발광 화소(11A)가 가지는 정전 유지 용량(119)에 공통되게 접속되어 있다. 한편, 주사선(133(k, 1)∼주사선(133(k, m))은, 각각, 발광 화소행마다 개별적으로 접속되어 있다. 구체적으로는, 제1 제어선(131)은, 주사/제어선 구동 회로(14)에 접속되고, 발광 화소(11A 및 11B)를 포함하는 화소행에 속하는 각 발광 화소에 접속되어 있다.
또한, 도 3의 하단에 기재된 (k+1)번째의 구동 블록도, k번째의 구동 블록과 동일한 접속이 이루어져 있다. 다만, k번째의 구동 블록에 접속된 제1 제어선(131(k))과 (k+1)번째의 구동 블록에 접속된 제1 제어선(131(k+1))은, 상이한 제어선이며, 주사/제어선 구동 회로(14)로부터 개별 제어 신호가 출력된다. 또한, k번째의 구동 블록에 접속된 제2 제어선(132(k))과 (k+1)번째의 구동 블록에 접속된 제2 제어선(132(k+1))은, 상이한 제어선이며, 주사/제어선 구동 회로(14)로부터 개별의 제어 신호가 출력된다. 또한, k번째의 구동 블록에 접속된 제3 제어선(134(k))과 (k+1)번째의 구동 블록에 접속된 제3 제어선(134(k+1))은, 상이한 제어선이며, 주사/제어선 구동 회로(14)로부터 개별 제어 신호가 출력된다. 즉, 제1 제어선(131), 제2 제어선(132) 및 제3 제어선(134)은, 동일 구동 블록 내의 전체 발광 화소에서 공통화되어 있고, 상이한 구동 블록간에서는 독립되어 있다. 여기서, 동일한 구동 블록 내에 있어서, 제어선이 공통화되어 있다는 것은, 주사/제어선 구동 회로(14)로부터 출력되는 하나의 제어 신호가, 동일한 구동 블록 내의 제어선에 동시에 공급되는 것을 말한다. 예를 들면, 동일한 구동 블록 내에서는, 주사/제어선 구동 회로(14)에 접속된 1개의 제어선이, 발광 화소행마다 배치된 제1 제어선(131)에 분기하고 있다. 또한, 제어선이, 상이한 구동 블록간에서는 독립되어 있다는 것은, 주사/제어선 구동 회로(14)로부터 출력되는 개별 제어 신호가, 복수의 구동 블록에 대하여 공급되는 것을 말한다. 예를 들면, 제1 제어선(131)이, 주사/제어선 구동 회로(14)에, 구동 블록마다, 개별로 접속되어 있다.
또한, k번째의 구동 블록에서는, 제1 신호선(151)이 당해 구동 블록 내의 모든 발광 화소(11A)가 가지는 스위칭 트랜지스터(115)의 소스 및 드레인의 다른쪽에 접속되어 있다. 한편, (k+1)번째의 구동 블록에서는, 제2 신호선(152)이 당해 구동 블록 내의 전체 발광 화소(11B)가 가지는 스위칭 트랜지스터(115)의 소스 및 드레인의 다른쪽에 접속되어 있다.
상기 구동 블록화에 의해, 구동 트랜지스터(114)의 소스와 정전 유지 용량(118) 및 정전 유지 용량(119)간의 노드의 접속을 제어하는 제1 제어선(131)의 갯수가 삭감된다. 또한, 구동 트랜지스터(114)의 소스로의 전원 전압 인가의 온 오프를 제어하는 제2 제어선(132)의 갯수가 삭감된다. 또한, 구동 트랜지스터(114)의 역치 전압(Vth)을 검출하는 Vth 검출 회로를 제어하는 제3 제어선(134)의 갯수가 삭감된다. 따라서, 이들 제어선에 구동 신호를 출력하는 주사/제어선 구동 회로(14)의 출력 갯수가 저감하여, 회로 규모의 삭감을 가능하게 한다.
다음에, 본 실시의 형태에 관련된 표시 장치(1)의 구동 방법에 대해서 도 4a를 이용하여 설명한다. 또한, 여기서는, 도 2a 및 도 2b에 기재된 구체적 회로 구성을 가지는 화상 표시 장치에 대한 구동 방법을 상세하게 설명한다.
도 4a는, 본 발명의 실시의 형태 1에 관련된 표시 장치의 구동 방법의 동작 타이밍 챠트이다. 동 도면에 있어서, 가로축은 시간을 나타내고 있다. 또한 세로 방향으로는, 위로부터 순서대로, k번째의 구동 블록의 주사선(133(k, 1), 133(k, 2) 및 133(k, m)), 제1 신호선(151), 제1 제어선(131(k)), 제2 제어선(132(k)) 및 제3 제어선(134(k))에 발생하는 전압의 파형도가 나타나 있다. 또한, 이들에 연속하여, (k+1)번째의 구동 블록의 주사선(133(k+1, 1), 133(k+1, 2) 및 133(k+1, m)), 제2 신호선(152), 제1 제어선(131(k+1)), 제2 제어선(132(k+1)) 및 제3 제어선(134(k+1))에 발생하는 전압의 파형도가 나타나 있다. 또한, 도 5는, 본 발명의 실시의 형태 1에 관련된 표시 장치가 가지는 발광 화소의 상태 천이도이다. 또한, 도 6은, 본 발명의 실시의 형태 1에 관련된 표시 장치의 동작 플로우차트이다.
우선, 시각 tO의 직전에서는, 주사선(133(k, 1)∼133(k, m))의 전압 레벨은 모두 HIGH이며, 제2 제어선(132(k))도 HIGH이다. 제2 제어선(132(k))을 HIGH로 한 순간부터, 스위칭 트랜지스터(116)는 오프 상태로 된다. 이에 따라, 유기 EL 소자(113)는 소광(消光)하고, k블록에 있어서의 발광 화소의 일제 발광이 종료한다. 동시에, k블록에 있어서의 비발광 기간이 개시된다.
다음에, 시각 t0에 있어서, 주사/제어선 구동 회로(14)는, 주사선(133(k, 1)∼133(k, m))의 전압 레벨을 동시에 HIGH로부터 LOW로 변화시켜, 스위칭 트랜지스터(115)를 온 상태로 한다. 또한, 이 때, 이미 제2 제어선(132(k))은 HIGH이며 스위칭 트랜지스터(116)는 오프로 되어 있고, 신호선 구동 회로(15)는, 제1 신호선(151)의 신호 전압을, 휘도 신호 전압으로부터 구동 트랜지스터(114)가 오프로 되는 기준 전압으로 변화시키고 있다(도 6의 S11). 이에 따라, 도 5(b)에 나타내는 바와 같이, 기준 전압(VR)이 구동 트랜지스터(114)의 게이트에 인가됨으로써, k번째의 구동 블록에 속하는 모든 발광 화소가 리셋된다. 상기 기준 전압을 구동 트랜지스터(114)의 게이트에 인가하는 동작은, 제1 기준 전압 인가 단계에 상당한다. 또한, 제2 제어선(132(k))을 LOW로부터 HIGH로 변화시켜, 스위칭 트랜지스터(116)를 오프로 하는 타이밍은, 반드시 시각 t0 이전일 필요는 없고, t0부터 t1의 사이여도 된다.
여기서, 시각 t0 이전의 발광 기간에서는, 신호 전압 Vdata(음의 전압치)에 대응한 전압 V’를, 구동 트랜지스터(114)의 역치 전압 Vth로 보정한 전압(-V’+Vth)이, 정전 유지 용량(118)에 유지되어 있는 것으로 한다.
이 상태에서, 시각 t0에 있어서, 스위칭 트랜지스터(115)를 온 상태로 하고, 제1 신호선(151)으로부터 Vdata를 대신하여 기준 전압(VR)이 정전 유지 용량(118)의 제1 전극에 인가되면, 정전 유지 용량(118)의 제2 전극의 전위 VM는, 식 1로 표시된다.
[수 1]
Figure 112012019712197-pct00001
다음에, 시각 t1에 있어서, 주사/제어선 구동 회로(14)는, 제3 제어선(134(k))의 전압 레벨을 LOW로부터 HIGH로 변화시킨다(도 6의 S12). 이 때, 제3 제어선(134(k))의 전압 레벨을 △V만큼 변화시켰다고 하면, 정전 유지 용량(118)의 제2 전극은, 정전 유지 용량(118)과 정전 유지 용량(119)의 용량비에 의해 분배되는 전압분만큼 상승한다. 여기서, 정전 유지 용량(118) 및 정전 유지 용량(119)의 정전 용량을, 각각, C1 및 C2로 하면, 정전 유지 용량(118)의 제2 전극의 전위 VM는, 식 2로 표시된다.
[수 2]
Figure 112012019712197-pct00002
이 제3 제어선(134(k))의 LOW로부터 HIGH로의 변화에 의해, 구동 트랜지스터(114)의 소스 게이트간 전압인 Vsg에는, 구동 트랜지스터(114)의 역치 전압(Vth)보다도 큰 전압이 발생하도록 미리 △V가 설정되어 있다. 즉, 정전 유지 용량(118)에 발생하는 전위차를, 구동 트랜지스터의 역치 전압을 검출할 수 있는 전위차로 하여, 역치 전압의 검출 과정에 대한 준비가 완료된다. 제3 제어선(134(k))의 전압 레벨을 △V만큼 변화시키는 상기 동작은, 제1 초기화 전압 인가 단계에 상당한다.
여기서, 정전 유지 용량(118)의 제1 전극의 전위를 VG로 하면, 시각 t1에 있어서의 정전 유지 용량(118)에 유지된 전압(VM-VG)은, 식 3으로 표시된다.
[수 3]
Figure 112012019712197-pct00003
이 때, 제2 제어선(132(k))의 전압 레벨이 HIGH로 유지되어 있으므로 플러스 전원선(110)으로부터 구동 트랜지스터(114)로의 전류 공급은 없고, 도 5(c)에 나타내는 바와 같이, 정전 유지 용량(118)에 유지된 전압에 대응한 방전 전류가 구동 트랜지스터(114) 및 유기 EL 소자(113)로 흐르기 시작한다.
시각 t1부터 시각 t2의 사이, 상기 방전 전류에 의해, 상기 식 3으로 표시된 정전 유지 용량(118)에 유지된 전압은, 식 4와 같이, 구동 트랜지스터(114)의 역치 전압 Vth에 점점 가까워진다.
[수 4]
Figure 112012019712197-pct00004
그리고, 도 5(d)에 나타내는 바와 같이, 정전 유지 용량(118)에 유지된 전압이, 구동 트랜지스터(114)의 역치 전압 Vth으로 되었을 때, 상기 방전 전류가 정지한다. 이 때의 VG 및 VM는, 식 5로 표시된다.
[수 5]
Figure 112012019712197-pct00005
또한, 역치 전압 Vth에 상당하는 전압을 정전 유지 용량(118)에 유지시키기 위해 흐르는 방전 전류는 미소하기 때문에, 정전 유지 용량(118)에 유지된 전압이 구동 트랜지스터(114)의 역치 전압 Vth에 점점 가까워져 정상 상태로 될때까지는 시간을 필요로 한다. 따라서, 이 기간이 길수록, 정전 유지 용량(118)에 유지되는 전압은 안정되고, 이 기간을 충분히 길게 확보함으로써, 고정밀도의 전압 보상이 실현된다.
이상, 시각 t1∼시각 t2의 기간에서는, 구동 트랜지스터(114)의 역치 전압 Vth의 보정이, k번째의 구동 블록 내에 있어서 동시에 실행되고, k번째의 구동 블록의 전체 발광 화소(11A)가 가지는 정전 유지 용량(118)에는 구동 트랜지스터(114)의 역치 전압 Vth에 상당하는 전압이 동시에 유지된다.
다음에, 시각 t2에 있어서, 주사/제어선 구동 회로(14)는, 주사선(133(k, 1)∼133(k, m))의 전압 레벨을 동시에 LOW로부터 HIGH로 변화시켜, 스위칭 트랜지스터(115)를 오프 상태로 한다(도 6의 S13). 이에 따라, k번째의 구동 블록에 속하는 발광 화소의 역치 검출 동작을 완료시킨다. 상기 스위칭 트랜지스터(115)를 오프 상태로 하여 구동 트랜지스터(114)의 게이트에 대한 기준 전압의 공급을 정지시키는 동작은, 제1 비도통 단계에 상당한다.
상기 기술한 제1 기준 전압 인가 단계, 제1 초기화 전압 인가 단계 및 제1 비도통 단계는, 제1 역치 유지 단계에 상당한다.
다음에, 시각 t2∼시각 t3의 기간에 있어서, 주사/제어선 구동 회로(14)는, 제1 제어선(131(k))의 전압 레벨을 LOW로부터 HIGH로 변화시켜, 스위칭 트랜지스터(117)를 오프 상태로 한다. 이에 따라, k번째의 구동 블록에 속하는 발광 화소에의 휘도 신호 전압 기록의 준비가 완료된다. 휘도 신호 전압의 기록 기간에, 스위칭 트랜지스터(117)가 오프 상태로 되어 있으므로, 정전 유지 용량(118)의 제2 전극과 구동 트랜지스터(114)의 소스의 전류 패스가 차단된다. 따라서, 기록 기간 내에 있어서, 정전 유지 용량(118)으로부터 구동 트랜지스터(114)로의 방전 전류가 흐르지 않고, 당해 휘도 신호 전압에 대응한 정확한 전압이 정전 유지 용량(118)에 유지된다. 또한, 상기 전류 패스의 차단에 의해, 상기 기간은 상기 방전 전류를 억제하기 위한 스위칭 트랜지스터(115)를 고속으로 오프로부터 온으로 다시 온으로부터 오프하는 고속 기록 동작을 필요로 하지 않기 때문에, 정확한 휘도 신호 전압을 기록하기 위해서 필요한 본래의 기록 기간을 확보하는 것이 가능해진다.
다음에, 시각 t3∼시각 t4의 사이에, 주사/제어선 구동 회로(14)는, 주사선(133(k1)∼133(k, m))의 전압 레벨을, 순차적으로, HIGH→LOW→HIGH로 변화시켜, 스위칭 트랜지스터(115)를, 발광 화소행마다 순차적으로 온 상태로 한다. 또한, 이 때, 신호선 구동 회로(15)는, 제1 신호선(151)의 신호 전압을 기준 전압으로부터 휘도 신호 전압 Vdata로 변화시킨다(도 6의 S14). 이에 따라, 도 5(e)에 나타내는 바와 같이, 구동 트랜지스터(114)의 게이트에 휘도 신호 전압 Vdata가 인가된다. 이 때, 정전 유지 용량(118)의 제2 전극에 있어서의 전위 VM는, 신호 전압의 변화량(Vdata-VR)이 C1 및 C2로 분배된 전압과, 시각 t2에 있어서의 VM 전위인 (VR+Vth)의 합이 되어, 식 6으로 표시된다.
[수 6]
Figure 112012019712197-pct00006
정전 유지 용량(118)에 유지되는 전위차 Vsg는, 상기 식 6으로 규정된 VM와 VG의 전위인 Vdata와의 차분이며, 식 7로 표시된다.
[수 7]
Figure 112012019712197-pct00007
즉, 정전 유지 용량(118)에는, 이 휘도 신호 전압 Vdata에 따른 전압과, 먼저 유지된 구동 트랜지스터(114)의 역치 전압 Vth에 상당하는 전압이 가산된 가산 전압이 기록된다. 상기 가산 전압의 기록 동작은, 제1 휘도 유지 단계에 상당한다.
이상, 시각 t3∼시각 t4의 기간에서는, 보정된 휘도 신호 전압의 기록이, k번째의 구동 블록 내에서 발광 화소행마다, 순차적으로 실행되어 있다.
다음에, 시각 t4에 있어서, 제1 제어선(131(k))의 전압 레벨을 HIGH로 부터 LOW로 변화시킨다. 또한, 거의 동시에, 제2 제어선(132(k)) 및 제3 제어선(134(k))의 전압 레벨을 HIGH로부터 LOW로 변화시킨다(도 6의 S15). 이에 따라, 도 5(a)에 나타내는 바와 같이, 상기 가산 전압에 따른 구동 전류가 유기 EL 소자(113)에 흐른다. 즉, k번째의 구동 블록 내의 전체 발광 화소(11A)에서는, 동시에 발광이 개시된다. 상기 발광 동작은, 제1 발광 단계에 상당한다.
이상, 제2 제어선(132(k))의 전압 레벨을 HIGH로부터 LOW로 변화시킨 상기 시각 이후의 기간에서는, 유기 EL 소자(113)의 발광이, k번째의 구동 블록 내에 있어서 동시에 실행되어 있다. 여기서, 구동 트랜지스터(114)를 흐르는 드레인 전류 id는, 식 7로 규정된 Vsg로부터, 구동 트랜지스터(114)의 역치 전압 Vth를 뺀 전압치를 이용하여, 식 8로 표시된다.
[수 8]
Figure 112012019712197-pct00008
여기서, β는 이동도 및 게이트 절연막 용량 및 트랜지스터의 채널 영역의 사이즈에 관한 특성 파라미터이다. 식 8로부터, 유기 EL 소자(113)를 발광시키기 위한 드레인 전류 id는, 구동 트랜지스터(114)의 역치 전압 Vth에 의존하지 않는 전류로 되어 있는 것을 알 수 있다.
이상, 발광 화소행을 구동 블록화함으로써, 구동 블록 내에서는, 구동 트랜지스터(114)의 역치 전압 Vth 보상이 동시에 실행된다. 또한, 유기 EL 소자(113)의 발광도 구동 블록 내에서 동시에 실행된다. 이에 따라, 구동 트랜지스터(114)의 구동 전류의 온 오프의 제어를 구동 블록 내에서 동기할 수 있다. 따라서, 제1 제어선(131), 제2 제어선(132) 및 제3 제어선(134)을 구동 블록 내에서 공통화할 수 있다.
또한, 주사선(133(k, 1)∼133(k, m))에 있어서는, 주사/제어선 구동 회로(14)와는 개별적으로 접속되어 있는데, 역치 전압 보상 기간에 있어서는, 구동 펄스의 타이밍이 동일하다. 따라서, 주사/제어선 구동 회로(14)는, 출력하는 펄스 신호의 고주파화를 억제할 수 있으므로, 구동 회로의 출력 부하를 저감시킬 수 있다.
상술한, 구동 회로의 출력 부하가 작은 구동 방법은, 특허 문헌 1에 기재된 종래의 화상 표시 장치(500)에서는 실현 곤란하다. 도 14에 기재된 화소 회로도에 있어서도, 구동 트랜지스터(512)의 역치 전압 Vth를 보상하고 있는데, 당해 역치 전압에 상당하는 전압이 유지 용량(513)에 유지된 후, 구동 트랜지스터(512)의 소스 전위는 변동되어 확정되지 않는다. 이 때문에, 화상 표시 장치(500)에서는, 역치 전압 Vth를 유지한 후, 계속하여 휘도 신호 전압이 가산된 가산 전압의 기록을 즉각 실행하지 않으면 안된다. 또한, 상기 가산 전압도 소스 전위의 변동의 영향을 받기 때문에, 계속하여 발광 동작을 즉각 실행하지 않으면 안된다. 즉, 종래의 화상 표시 장치(500)에서는, 발광 화소행마다, 상기 기술한 역치 전압 보상, 휘도 신호 전압 기록 및 발광을 실행하지 않으면 안되어, 도 14에 기재된 발광 화소(501)에서는 구동 블록화는 불가능하다.
이에 대하여, 본 발명의 표시 장치(1)가 가지는 발광 화소(11A 및 11B)는, 상기 기술한 것처럼, 구동 트랜지스터(114)의 소스와 전원선(110)의 사이에 스위칭 트랜지스터(116)가 부가되고, 구동 트랜지스터(114)의 소스와 정전 유지 용량(118)의 제2 전극의 사이에 스위칭 트랜지스터(117)가 부가되어 있다. 이에 따라, 구동 트랜지스터(114)의 게이트 및 소스 전위가 안정화되므로, 역치 전압 보정에 의한 전압의 기록으로부터 휘도 신호 전압의 가산 기록까지의 시간, 또는, 당해 가산 기록으로부터 발광까지의 시간을, 발광 화소행마다 임의로 설정하는 것이 가능해진다. 이 회로 구성에 의해, 구동 블록화가 가능해지고, 동일 구동 블록 내에서의 역치 보정 기간 및 발광 기간을 일치시키는 것이 가능해진다.
여기서, 특허 문헌 1에 기재된, 2개의 신호선을 이용한 종래의 화상 표시 장치와, 본 발명의 구동 블록화된 표시 장치에서, 역치 전압 검출 기간에 의해 규정되는 발광 듀티의 비교를 행한다.
도 7은, 주사선 및 신호선의 파형 특성을 설명하는 도면이다. 동 도면에 있어서, 각 화소행의 1수평 기간 t1H에 있어서의 역치 전압 Vth의 검출 기간은, 기준 전압이 각 화소가 가지는 정전 유지 용량에 인가되는 기간이며, 주사선이 HIGH 레벨 상태의 기간인 PWS에 상당한다. 또한, 도 7에 기재된 주사선의 파형 특성에 있어서, 신호선과 상기 정전 유지 용량을 접속하기 위한 스위칭 트랜지스터가 p형인 경우에는, 주사선의 파형은, HIGH 레벨과 LOW 레벨이 반전하는 파형으로 된다. 이 때에는, 각 화소행의 1수평 기간 t1H에 있어서의 역치 전압 Vth의 검출 기간이 되는 PWS는, LOW 레벨 상태로 된다.
또한, 신호선에 있어서는, 1수평 기간 t1H는, 신호 전압을 공급하는 기간인 PWD와, 기준 전압을 공급하는 기간인 tD를 포함한다. 또한, PWS의 상승 시간 및 하강 시간을, 각각, tR (S) 및 tF (S)로 하고, PWD의 상승 시간 및 하강 시간을, 각각, tR (D) 및 tF (D)로 하면, 1수평 기간 t1H는 식 9와 같이 표시된다.
[수 9]
Figure 112012019712197-pct00009
또한, PWD=tD로 가정하면, 1수평 기간 t1H는 식 10과 같이 표시된다.
[수 10]
Figure 112012019712197-pct00010
식 9 및 식 10에서, tD는 식 11로 표시된다.
[수 11]
Figure 112012019712197-pct00011
또한, Vth 검출 기간은 기준 전압 발생 기간 내에 개시하여 종료하지 않으면안되므로, Vth 검출 시간을 최대로 확보했다고 하고, tD는 식 12로 표시된다.
[수 12]
Figure 112012019712197-pct00012
식 11 및 식 12에서, PWS는 식 13과 같이 표시된다.
[수 13]
Figure 112012019712197-pct00013
상기 식 13에 대하여, 예로서, 주사선 갯수가 1080개(+블랭킹 30개)인 수직 해상도를 가지고, 120Hz 구동하는 패널의 발광 듀티를 비교한다.
종래의 화상 표시 장치에 있어서, 2개의 신호선을 가지는 경우의 1수평 기간 t1H는, 1개의 신호선을 가지는 경우의 2배이기 때문에,
t1H={1초/(120Hz×1110개)}×2=7.5μS×2=15μS
로 된다. 여기서, tR (D)=tF (D)=2μS, tR (S)=tF (S)=1.5μS로 하고, 이들을 식 13에 대입하면, Vth의 검출 기간인 PWS는, 2.5μS로 된다.
여기서, 충분한 정밀도를 가지기 위한 Vth 검출 기간이 1000μS 필요하다고 하면, 당해 Vth 검출에 필요한 수평 기간은, 1000μS/2.5μS=400수평 기간이 적어도 비발광 기간으로서 필요해진다. 따라서, 2개의 신호선을 이용한 종래의 화상 표시 장치의 발광 듀티는, (1110수평 기간-400수평 기간)/1110 수평 기간= 64% 이하로 된다.
다음에, 본 발명의 구동 블록화된 표시 장치의 발광 듀티를 구한다. 상기 조건과 마찬가지로, 충분한 정밀도를 가지기 위한 Vth 검출 기간이 1000μS 필요하다고 하면, 블록 구동의 경우에는, 도 4a에 기재된 기간 A(역치 검출 준비 기간+역치 검출 기간)가 상기 1000μS에 상당한다. 이 경우, 1프레임의 비발광 기간은, 상기 기간 A와 기록 기간을 포함하므로, 적어도 1000μS×2=2000μS로 된다. 따라서, 본 발명의 구동 블록화된 화상 표시 장치의 발광 듀티는, (1프레임 시간―2000μS)/1프레임 시간이며, 1프레임 시간으로서 (1초/120Hz)를 대입하여, 76% 이하로 된다.
이상의 비교 결과에서, 2개의 신호선을 이용한 종래의 화상 표시 장치에 대하여, 본 발명과 같이 블록 구동을 조합함으로써, 동일한 역치 검출 기간을 설정했다고 해도 발광 듀티를 보다 길게 확보할 수 있다. 따라서, 발광 휘도가 충분히 확보되고, 또한, 구동 회로의 출력 부하가 저감된 장수명의 표시 장치를 실현하는 것이 가능해진다.
반대로 말하면, 2개의 신호선을 이용한 종래의 화상 표시 장치와, 본 발명과 같이 블록 구동을 조합한 표시 장치를 동일한 발광 듀티로 설정한 경우, 본 발명의 표시 장치의 쪽이, 역치 검출 기간을 길게 확보할 수 있는 것을 알 수 있다.
다시, 본 실시의 형태에 관련된 표시 장치(1)의 구동 방법에 대해서 설명한다.
한편, 시각 t5에서는, (k+1)번째의 구동 블록에 있어서의 구동 트랜지스터(114)의 역치 전압 보정이 개시된다.
우선, 시각 t5의 직전에는, 주사선(133(k+1, 1)∼133(k+1, m))의 전압 레벨은 모두 HIGH이며, 제2 제어선(132(k+1))도 HIGH이다. 제2 제어선(132(k+1))을 HIGH로 한 순간부터, 스위칭 트랜지스터(116)는 오프 상태로 된다. 이에 따라, 유기 EL 소자(113)는 소광하고, (k+1) 블록에 있어서의 발광 화소의 일제 발광이 종료한다. 동시에, (k+1) 블록에 있어서의 비발광 기간이 개시된다.
다음에, 시각 t5에 있어서, 주사/제어선 구동 회로(14)는, 주사선(133(k+1, 1)∼133(k+1, m)의 전압 레벨을 동시에 HIGH로부터 LOW로 변화시켜, 스위칭 트랜지스터(115)를 온 상태로 한다. 또한, 이 때, 이미 제2 제어선(132(k+1))은 HIGH로 되고 스위칭 트랜지스터(116)는 오프로 되어 있고, 신호선 구동 회로(15)는, 제2 신호선(152)의 신호 전압을, 휘도 신호 전압으로부터 기준 전압으로 변화시키고 있다(도 6의 S21). 이에 따라, 기준 신호 전압 VR이 구동 트랜지스터(114)의 게이트에 인가됨으로써, (k+1)번째의 구동 블록에 속하는 모든 발광 화소가 리셋된다. 상기 기준 전압을 구동 트랜지스터(114)의 게이트에 인가하는 동작은, 제2 기준 전압 인가 단계에 상당한다.
다음에, 시각 t6에 있어서, 주사/제어선 구동 회로(14)는, 제3 제어선(134(k+1))의 전압 레벨을 LOW로부터 HIGH로 변화시킨다(도 6의 S22).
이 제3 제어선(134(k+1))의 LOW로부터 HIGH로의 변화에 의해, 구동 트랜지스터(114)의 소스 게이트간 전압인 Vsg에는, 구동 트랜지스터(114)의 역치 전압 Vth보다도 큰 전압이 발생하도록 미리 △V가 설정되어 있다. 즉, 정전 유지 용량(118)에 발생하는 전위차를, 구동 트랜지스터의 역치 전압을 검출할 수 있는 전위차로 하여, 역치 전압의 검출 과정에 대한 준비가 완료한다. 제3 제어선(134(k))의 전압 레벨을 △V만큼 변화시키는 상기 동작은, 제2 초기화 전압 인가 단계에 상당한다.
이 때, 제2 제어선(131(k+1))의 전압 레벨은 HIGH로 유지되어 있으므로 전원선(110)으로부터 구동 트랜지스터(114)로의 전류 공급은 없고, 정전 유지 용량(118)에 유지된 전압에 대응한 방전 전류가 구동 트랜지스터(114) 및 유기 EL 소자(113)로 흐르기 시작한다.
이상, 시각 t6∼시각 t7의 기간에서는, 구동 트랜지스터(114)의 역치 전압 Vth의 보정이, (k+1)번째의 구동 블록 내에 있어서 동시에 실행되고, (k+1)번째의 구동 블록의 전체 발광 화소(11B)가 가지는 정전 유지 용량(118)에는 구동 트랜지스터(114)의 역치 전압 Vth에 상당하는 전압이 동시에 유지된다.
다음에, 시각 t7에 있어서, 주사/제어선 구동 회로(14)는, 주사선(133(k+1, 1)∼133(k+1, m))의 전압 레벨을 동시에 LOW로부터 HIGH로 변화시켜, 스위칭 트랜지스터(115)를 오프 상태로 한다(도 6의 S23). 이에 따라, (k+1)번째의 구동 블록에 속하는 발광 화소의 역치 검출 동작을 완료시킨다. 상기 스위칭 트랜지스터(115)를 오프 상태로 하여 구동 트랜지스터(114)의 게이트에 대한 기준 전압의 공급을 정지시키는 동작은, 제2 비도통 단계에 상당한다.
상술한 제2 기준 전압 인가 단계, 제2 초기화 전압 인가 단계 및 제2 비도통 단계는, 제2 역치 유지 단계에 상당한다.
다음에, 시각 t8∼시각 t9의 기간에 있어서, 주사/제어선 구동 회로(14)는, 주사선(133(k+1, 1)∼133(k+1, m))의 전압 레벨을, 순차적으로, HIGH→LOW→HIGH로 변화시켜, 스위칭 트랜지스터(115)를, 발광 화소행마다 순차 온 상태로 한다. 또한, 이 때, 신호선 구동 회로(15)는, 제2 신호선(152)의 신호 전압을 기준 전압 VR로부터 휘도 신호 전압 Vdata으로 변화시킨다(도 6의 S24). 이에 따라, 구동 트랜지스터(114)의 게이트에 휘도 신호 전압 Vdata가 인가된다. 이 때, 정전 유지 용량(118)에는, 이 휘도 신호 전압 Vdata에 따른 전압과, 먼저 유지된 구동 트랜지스터(114)의 역치 전압 Vth에 상당하는 전압이 가산된 가산 전압이 기록된다. 상기 가산 전압의 기록 동작은, 제2 휘도 유지 단계에 상당한다.
이상, 시각 t8∼시각 t9의 기간에서는, 보정된 휘도 신호 전압의 기록이, (k+1)번째의 구동 블록 내에서 발광 화소행마다, 순차적으로 실행되어 있다.
다음에, 시각 t9에 있어서, 제1 제어선(131(k+1))의 전압 레벨을 HIGH로부터 LOW로 변화시킨다. 또한, 거의 동시에, 제2 제어선(132(k+1)) 및 제3 제어선(134(k+1))의 전압 레벨을 HIGH로부터 LOW로 변화시킨다(도 6의 S25). 이에 따라, 상기 가산 전압에 따른 구동 전류가 유기 EL 소자(113)에 흐른다. 즉, (k+1)번째의 구동 블록 내의 전체 발광 화소(11B)에서는, 일제히 발광이 개시된다. 상기 발광 동작은, 제2 발광 단계 상당한다.
이상, 시각 t9 이후의 기간에서는, 유기 EL 소자(113)의 발광이, (k+1)번째의 구동 블록 내에 있어서 동시에 실행되어 있다.
이상의 동작이, 표시 패널(10) 내의 (k+2)번째의 구동 블록 이후에 있어서도 순차적으로 실행된다.
도 4b는, 본 발명의 실시의 형태 1에 관련된 구동 방법에 의해 발광한 구동 블록의 상태 천이도이다. 동 도면에는, 어느 발광 화소열에 있어서의, 구동 블록마다 발광 기간 및 비발광 기간이 표시되어 있다. 세로 방향은 복수의 구동 블록을, 또한, 가로축은 경과 시간을 나타낸다. 여기서, 비발광 기간이란, 상기 기술한 역치 보정 기간 및 휘도 신호 전압의 기록 기간을 포함한다.
본 발명의 실시의 형태 1에 관련된 표시 장치의 구동 방법에 의하면, 발광 기간은, 동일 구동 블록에서 일제히 설정된다. 따라서, 구동 블록간에서는, 행 주사 방향에 대하여 발광 기간이 계단형상으로 나타난다.
이상, 스위칭 트랜지스터(116 및 117), 및 정전 유지 용량(119)이 배치된 발광 화소 회로, 구동 블록화된 각 발광 화소에 대한 제어선, 주사선 및 신호선의 배치, 및 상기 구동 방법에 의해, 구동 트랜지스터(114)의 역치 보정 기간 및 그 타이밍을 동일 구동 블록 내에서 일치시키는 것이 가능해진다. 또한, 발광 기간 및 그 타이밍도 동일 구동 블록 내에서 일치시키는 것이 가능해진다. 따라서, 각 스위칭 트랜지스터의 도통 및 비도통을 제어하는 신호나 전류 패스를 제어하는 신호를 출력하는 주사/제어선 구동 회로(14)나 신호 전압을 제어하는 신호선 구동 회로(15)의 부하가 저감한다. 또한, 상기 구동 블록화 및 발광 화소열마다 배치된 2개의 신호선에 의해, 구동 트랜지스터(114)의 역치 보정 기간을, 전체 발광 화소를 재기록하는 시간인 1프레임 기간(Tf) 중에서 크게 취할 수 있다. 이는, k번째의 구동 블록에 있어서 휘도 신호가 샘플링되어 있는 기간에, (k+1)번째의 구동 블록에 있어서 역치 보정 기간이 설정됨에 의한 것이다. 따라서, 역치 보정 기간은, 발광 화소행마다 분할되는 것이 아니라, 구동 블록마다 분할된다. 따라서, 표시 영역이 대면적화되어도 주사/제어선 구동 회로(14)의 출력수를 그다지 증대시키지 않고, 또한, 발광 듀티를 감소시키지 않고, 1프레임 기간에 대한 상대적인 역치 보정 기간을 길게 설정하는 것이 가능해진다. 이에 따라, 고정밀도로 보정된 휘도 신호 전압에 의거한 구동 전류가 발광 소자에 흘러, 표시 품질이 향상된다.
예를 들면, 표시 패널(10)을 N개의 구동 블록으로 분할한 경우, 각 발광 화소에 주어지는 역치 보정 기간은, 최대 Tf/N으로 된다. 여기서 본 발명에 있어서의 역치 보정 기간은, 도 4a에 기재된 타이밍 차트에 있어서의 리셋 기간과 역치 검출 기간으로 구성된다. 이에 대하여, 발광 화소행마다 다른 타이밍으로 역치 보정 기간을 설정하는 경우, 발광 화소행이 M행(M>>N)이라고 하면, 최대 Tf/M으로 된다. 또한, 특허 문헌 1에 기재된 것과 같은 신호선을 발광 화소열마다 2개 배치한 경우에도, 최대 2Tf/M이다.
또한, 구동 블록화에 의해, 구동 트랜지스터(114)의 소스와 정전 유지 용량(118)의 제2 전극의 도통을 제어하는 제1 제어선, 구동 트랜지스터(114)의 드레인에 대한 전압 인가의 온 오프를 제어하는 제2 제어선, 또한, 정전 유지 용량(118)의 제2 전극의 전위를 제어하는 제3 제어선을 구동 블록 내에서 공통화할 수 있다. 따라서, 주사/제어선 구동 회로(14)로부터 출력되는 제어선의 갯수가 삭감된다. 따라서, 구동 회로의 부하가 저감한다.
예를 들면, 특허 문헌 1에 기재된 종래의 화상 표시 장치(500)에서는, 발광 화소행당 2개의 제어선(급전선 및 주사선)이 배치되어 있다. 화상 표시 장치(500)가 M행의 발광 화소행으로 구성되어 있다고 하면, 제어선은 합계 2M개로 된다.
이에 대하여, 본 발명의 실시의 형태 1에 관련된 표시 장치(1)에서는, 주사/제어선 구동 회로(14)로부터, 발광 화소행당 1개의 주사선, 구동 블록마다 3개의 제어선이 출력된다. 따라서, 표시 장치(1)가 M행의 발광 화소행으로 구성되어 있다고 하면, 제어선(주사선을 포함한다)의 합계는 (M+3N)개로 된다.
대면적화가 이루어져, 발광 화소의 행수가 큰 경우, M>>N이 실현되므로, 이 경우에는, 본 발명에 관련된 표시 장치(1)의 제어선 갯수는, 종래의 화상 표시 장치(500)의 제어선 갯수에 비해, 약 1/2로 삭감할 수 있다.
(실시의 형태 2)
이하, 본 발명의 실시의 형태 2에 대해서, 도면을 참조하면서 설명한다.
도 8은, 본 발명의 실시의 형태 2에 관련된 표시 장치가 가지는 표시 패널의 일부를 나타내는 회로 구성도이다. 동 도면에는, 2개의 인접하는 구동 블록 및 각 제어선, 각 주사선 및 각 신호선이 기재되어 있다. 도면 및 이하의 설명에서는, 각 제어선, 각 주사선 및 각 신호선을 “부호(블록 번호, 당해 블록에 있어서의 행 번호)” 또는 “부호(블록 번호)”로 나타내고 있다.
동 도면에 기재된 표시 장치는, 도 3에 기재된 표시 장치(1)와 비교해, 각 발광 화소의 회로 구성은 동일하지만, 제2 제어선(132)이 구동 블록마다 공통화되어 있지 않고, 발광 화소행마다, 도시되지 않은 주사/제어선 구동 회로(14)에 접속되어 있는 점만이 다르다. 이하, 도 3에 기재된 실시의 형태 1에 관련된 표시 장치(1)와 동일한 점은 설명을 생략하고, 다른 점만 설명한다.
도 8의 상단에 기재된 k번째의 구동 블록에서는, 제2 제어선(132(k, 1)∼132(k, m))이 당해 구동 블록 내의 발광 화소행마다 배치되어 있고, 각 발광 화소(11A)가 가지는 스위칭 트랜지스터(116)의 게이트에 개별적으로 접속되어 있다. 또한, 제1 제어선(131(k))이, 당해 구동 블록 내의 전체 발광 화소(11A)가 가지는 스위칭 트랜지스터(117)의 게이트에 공통되게 접속되어 있다. 또한, 제3 제어선(134(k))이 당해 구동 블록 내의 전체 발광 화소(11A)가 가지는 정전 유지 용량(119)에 공통되게 접속되어 있다. 한편, 주사선(133(k, 1))∼주사선(133(k, m))은, 각각, 발광 화소행마다 개별적으로 접속되어 있다. 또한, 도 8의 하단에 기재된 (k+1)번째의 구동 블록에서도, k번째의 구동 블록과 동일한 접속이 이루어져 있다. 다만, k번째의 구동 블록에 접속된 제1 제어선(131(k))과 (k+1)번째의 구동 블록에 접속된 제1 제어선(131(k+1))은, 다른 제어선이며, 주사/제어선 구동 회로(14)로부터 개별 제어 신호가 출력된다. 마찬가지로, k번째의 구동 블록에 접속된 제3 제어선(134(k))과 (k+1)번째의 구동 블록에 접속된 제3 제어선(134(k+1))은, 다른 제어선이며, 주사/제어선 구동 회로(14)로부터 개별 제어 신호가 출력된다.
또한, k번째의 구동 블록에서는, 제1 신호선(151)이 당해 구동 블록 내의 전체 발광 화소(11A)가 가지는 스위칭 트랜지스터(115)의 소스 및 드레인의 다른쪽에 접속되어 있다. 한편, (k+1)번째의 구동 블록에서는, 제2 신호선(152)이 당해 구동 블록 내의 전체 발광 화소(11B)가 가지는 스위칭 트랜지스터(115)의 소스 및 드레인의 다른쪽에 접속되어 있다.
상기 구동 블록화에 의해, Vth 검출 회로를 제어하는 제1 제어선(131) 및 제3 제어선(134)의 갯수가 삭감된다. 따라서, 이들 제어선에 구동 신호를 출력하는 주사/제어선 구동 회로(14)의 부하가 저감한다.
다음에, 본 실시의 형태에 관련된 화상 표시 장치의 구동 방법에 대해서 도 9a를 이용하여 설명한다.
도 9a는, 본 발명의 실시의 형태 2에 관련된 표시 장치의 구동 방법의 동작 타이밍 챠트이다. 동 도면에 있어서, 가로축은 시간을 나타내고 있다. 또한 세로 방향으로는, 위로부터 순서대로, k번째의 구동 블록의 주사선(133(k, 1), 133(k, 2) 및 133(k, m)), 제1 신호선(151), 제1 제어선(131(k)), 제2 제어선(132(k, 1), 132(k, 2) 및 132(k, m)), 및 제3 제어선(134(k))에 발생하는 전압의 파형도가 도시되어 있다. 또한, 이들에 연속하여, (k+1)번째의 구동 블록의 주사선(133(k+1, 1), 133(k+1, 2) 및 133(k+1, m)), 제2 신호선(152), 제1 제어선(131(k+1)), 제2 제어선(132(k+1, 1), 132(k+1, 2) 및 132(k+1, m)), 및 제3 제어선(134(k+1))에 발생하는 전압의 파형도가 도시되어 있다.
본 실시의 형태에 관련된 구동 방법은, 도 4a에 기재된 실시의 형태 1에 관련된 구동 방법에 비해, 구동 블록 내에서의 발광 기간을 일치시키지 않고, 발광 화소행마다 신호 전압의 기록 기간과 발광 기간을 설정하고 있는 점만이 상이하다.
우선, 시각 t20에 있어서, 주사/제어선 구동 회로(14)는, 주사선(133(k, 1))의 전압 레벨을 HIGH로부터 LOW로 변화시켜, 스위칭 트랜지스터(115)를 온 상태로 한다. 또한, 이 때, 신호선 구동 회로(15)는, 제1 신호선(151)의 전압을, 휘도 신호 전압 Vdata로부터 기준 전압으로 변화시킨다. 이에 따라, k번째의 구동 블록의 1행째에 속하는 발광 화소가 소광한다. 그 후, 주사/제어선 구동 회로(14)는, 순차적으로, 주사선(133(k, 2))∼주사선(133(k, m))의 전압 레벨을 HIGH로부터 LOW로 변화시킴으로써, k번째의 구동 블록에 속하는 발광 화소는, 행 순차적으로 소광한다.
또한, 시각 t20∼시각 t21의 사이에, 주사/제어선 구동 회로(14)는, 제2 제어선(132(k, 1))∼제2 제어선(132(k, m))의 전압 레벨을, 순차적으로, LOW로부터 HIGH로 변화시켜, 구동 트랜지스터(114)와 전원선(110)을 비도통으로 한다. 이에 따라, k번째의 구동 블록에 속하는 발광 화소가 가지는 구동 트랜지스터(114)로의 전원 전압의 공급을 정지한다.
다음에, 시각 t21에 있어서, 주사/제어선 구동 회로(14)는, 주사선(133(k, 1)∼133(k, m))의 전압 레벨을 동시에 HIGH로부터 LOW로 변화시켜, 스위칭 트랜지스터(115)를 온 상태로 한다. 또한, 이 때, 이미 제2 제어선(132(k, 1)∼132(k, m))은 HIGH로 되고 스위칭 트랜지스터(116)는 오프 상태로 되어 있다. 또한, 이 때, 이미 제1 제어선(131(k))은 LOW로 되고 스위칭 트랜지스터(117)는 온 상태로 되어 있다. 또한, 신호선 구동 회로(15)는, 제1 신호선(151)의 전압을 휘도 신호 전압으로부터 기준 전압으로 변화시킨다(도 6의 S11). 이에 따라, 기준 전압이 구동 트랜지스터(114)의 게이트에 인가된다. 상기 기준 전압을 구동 트랜지스터(114)의 게이트에 인가하는 동작은, 제1 기준 전압 인가 단계에 상당한다.
다음에, 시각 t22에 있어서, 주사/제어선 구동 회로(14)는, 제3 제어선(134(k))의 전압 레벨을 LOW로부터 HIGH로 변화시킨다(도 6의 S12). 이 때, 제3 제어선(134(k))의 전압 레벨을 ΔV만큼 변화시켰다고 하면, 정전 유지 용량(118)의 제2 전극은, 정전 유지 용량(118)과 정전 유지 용량(119)의 용량비에 의해 분배되는 전압분만큼 상승한다.
이 제3 제어선(134(k))의 LOW로부터 HIGH로의 변화에 의해, 구동 트랜지스터(114)의 소스 게이트간 전압인 Vsg에는, 구동 트랜지스터(114)의 역치 전압 Vth보다도 큰 전압이 발생하도록 미리 ΔV가 설정되어 있다. 즉, 정전 유지 용량(118)에 발생하는 전위차를, 구동 트랜지스터의 역치 전압을 검출할 수 있는 전위차로 하여, 역치 전압의 검출 과정에 대한 준비가 완료한다. 제3 제어선(134(k))의 전압 레벨을 ΔV만큼 변화시키는 상기 동작은, 제1 초기화 전압 인가 단계에 상당한다.
이 때, 제2 제어선(132(k, 1)∼132(k, m))의 전압 레벨은 HlGH로 유지되어 있으므로 전원선(110)으로부터 구동 트랜지스터(114)로의 전류 공급은 없고, 정전 유지 용량(118)에 유지된 전압에 대응한 방전 전류가 구동 트랜지스터(114) 및 유기 EL 소자(113)로 흐르기 시작한다.
시각 t22로부터 시각 t23의 사이, 상기 방전 전류에 의해, 정전 유지 용량(118)에 유지된 전압은, 구동 트랜지스터(114)의 역치 전압 Vth에 점점 가까워진다.
그리고, 정전 유지 용량(118)에 유지된 전압이, 구동 트랜지스터(114)의 역치 전압 Vth로 되었을 때, 상기 방전 전류가 정지한다.
또한, 역치 전압 Vth에 상당하는 전압을 정전 유지 용량(118)에 유지시키기 위해 흐르는 방전 전류는 미소하기 때문에, 정전 유지 용량(118)에 유지된 전압이 구동 트랜지스터(114)의 역치 전압 Vth에 점점 가까워져 정상 상태로 되기까지는 시간을 필요로 한다. 따라서, 이 기간이 길수록, 정전 유지 용량(118)에 유지되는 전압은 안정되고, 이 기간을 충분히 길게 확보함으로써, 고정밀도 전압 보상이 실현된다.
이상, 시각 t22∼시각 t23의 기간에서는, 구동 트랜지스터(114)의 역치 전압 Vth의 보정이, k번째의 구동 블록 내에 있어서 동시에 실행되고, k번째의 구동 블록의 전체 발광 화소(11A)가 가지는 정전 유지 용량(118)에는 구동 트랜지스터(114)의 역치 전압 Vth에 상당하는 전압이 동시에 유지된다.
다음에, 시각 t23에 있어서, 주사/제어선 구동 회로(14)는, 주사선(133(k, 1)∼133(k, m))의 전압 레벨을 동시에 LOW로부터 HIGH로 변화시켜, 스위칭 트랜지스터(115)를 오프 상태로 한다(도 6의 S13). 이에 따라, k번째의 구동 블록에 속하는 발광 화소의 역치 검출 동작을 완료시킨다. 상기 스위칭 트랜지스터(115)를 오프 상태로 하여 구동 트랜지스터(114)의 게이트로의 기준 전압의 공급을 정지시키는 동작은, 제1 비도통 단계에 상당한다.
상술한 제1 기준 전압 인가 단계, 제1 초기화 전압 인가 단계 및 제1 비도통 단계는, 제1 역치 유지 단계에 상당한다.
다음에, 시각 t23∼시각 t24의 기간에 있어서, 주사/제어선 구동 회로(14)는, 제1 제어선(131(k))의 전압 레벨을 LOW로부터 HIGH로 변화시켜, 스위칭 트랜지스터(117)를 오프 상태로 한다. 이에 따라, k번째의 구동 블록에 속하는 발광 화소로의 휘도 신호 전압의 기록의 준비가 완료된다. 휘도 신호 전압의 기록 기간에, 스위칭 트랜지스터(117)가 오프 상태로 되어 있으므로, 정전 유지 용량(118)의 제2 전극과 구동 트랜지스터(114)의 소스의 전류 패스가 차단된다. 따라서, 기록 기간 내에 있어서, 정전 유지 용량(118)으로부터 구동 트랜지스터(114)로의 방전 전류가 흐르지 않고, 당해 휘도 신호 전압에 대응한 정확한 전압이 정전 유지 용량(118)에 유지된다. 또한, 상기 기간은 상기 방전 전류를 억제하기 위한 고속 기록을 필요로 하지 않으므로, 정확한 휘도 신호 전압의 기록에 필요한 본래의 기록 기간을 확보하는 것이 가능해진다.
그 후, 시각 t23∼시각 t24의 기간에, 주사/제어선 구동 회로(14)는, 주사선(133(k, 1)∼133(k, m))의 전압 레벨을, 순차적으로, HIGI→LOW→HIGH로 변화시켜, 스위칭 트랜지스터(115)를, 발광 화소행마다 순차적으로 온 상태로 한다. 또한, 이 때, 신호선 구동 회로(15)는, 제1 신호선(151)의 신호 전압을 기준 전압으로부터 휘도 신호 전압 Vdata로 변화시킨다(도 6의 S14). 이에 따라, 구동 트랜지스터(114)의 게이트에 휘도 신호 전압 Vdata가 인가된다. 이 때, 정전 유지 용량(118)에는, 이 휘도 신호 전압 Vdata에 따른 전압과, 먼저 유지된 구동 트랜지스터(114)의 역치 전압 Vth에 상당하는 전압이 가산된 가산 전압이 기록된다. 상기 가산 전압의 기록 동작은, 제1 휘도 유지 단계에 상당한다.
이상, 시각 t23∼시각 t24의 기간에서는, 보정된 휘도 신호 전압의 기록이, k번째의 구동 블록 내에서 발광 화소행마다, 순차적으로 실행되고 있다.
다음에, 시각 t24에 있어서, 주사/제어선 구동 회로(14)는, 제1 제어선(131(k))의 전압 레벨을 HIGH로부터 LOW로 변화시킨다. 또한, 거의 동시에, 제3 제어선(134(k))의 전압 레벨을 HIGH로부터 LOW로 변화시킨다. 이에 따라, 상기 가산 전압에 따른 구동 전류를 유기 EL 소자(113)에 흐르게할 준비가 완료된다.
다음에, 시각 t25 이후에 있어서, 주사/제어선 구동 회로(14)는, 제2 제어선(132(k, 1)∼132(k, m))의 전압 레벨을, 행 순차적으로, HIGH로부터 LOW로 변화시킨다(도 6의 S15). 이에 따라, k번째의 구동 블록 내의 전체 발광 화소(11A)에서는, 발광 화소행마다, 상기 가산 전압에 따른 구동 전류가 유기 EL 소자(113)에 흘러 발광이 개시된다. 상기 발광 동작은, 제1 발광 단계에 상당한다.
이상, 발광 화소행을 구동 블록화함으로써, 구동 블록 내에서는, 구동 트랜지스터(114)의 역치 전압 Vth 보상이 동시에 실행된다. 또한, 유기 EL 소자(113)의 발광도 구동 블록 내에서 동시에 실행된다. 이에 따라, 구동 트랜지스터(114)의 구동 전류의 온 오프의 제어를 구동 블록 내에서 동기할 수 있다. 따라서, 제1 제어선(131), 제2 제어선(132) 및 제3 제어선(134)을 구동 블록 내에서 공통화할 수 있다.
이상, 시각 t25 이후에서는, 보정된 휘도 신호 전압에 대응한 발광이, k번째의 구동 블록 내에서 발광 화소행마다, 순차적으로 실행되어 있다. 여기서, 구동 트랜지스터(114)를 흐르는 드레인 전류 id는, 실시의 형태 1에서 기재한 식 7로 규정된 Vsg로부터, 구동 트랜지스터(114)의 역치 전압 Vth를 뺀 전압치를 이용하여, 식 8로 규정된다. 식 8로부터, 유기 EL 소자(113)를 발광시키기 위한 드레인 전류 id는, 구동 트랜지스터(114)의 역치 전압 Vth에 의존하지 않는 전류로 되어 있는 것을 알 수 있다.
이상, 발광 화소행을 구동 블록화함으로써, 구동 블록 내에서는, 구동 트랜지스터(114)의 역치 전압 Vth 보상이 동시에 실행된다. 이에 따라, 제1 제어선(131) 및 제3 제어선(134)을 구동 블록 내에서 공통화할 수 있다.
또한, 주사선(133(k, 1)∼133(k, m))에 있어서는, 주사/제어선 구동 회로(14)와는 개별적으로 접속되어 있는데, 역치 전압 보상 기간에 있어서는, 구동 펄스의 타이밍이 동일하다. 따라서, 주사/제어선 구동 회로(14)는, 출력하는 펄스 신호의 고주파화를 억제할 수 있으므로, 구동 회로의 출력 부하를 저감시킬 수 있다.
본 실시의 형태에 있어서도, 실시의 형태 1과 동일한 관점에서, 특허 문헌 1에 기재된, 2개의 신호선을 이용한 종래의 화상 표시 장치에 비해, 발광 듀티를 보다 길게 확보할 수 있다는 이점이 있다.
따라서, 발광 휘도가 충분히 확보되고, 또한, 구동 회로의 출력 부하가 저감된 장수명의 화상 표시 장치를 실현하는 것이 가능해진다.
또한, 2개의 신호선을 이용한 종래의 화상 표시 장치와, 본 발명과 같이 블록 구동을 조합한 표시 장치를 동일한 발광 듀티로 설정한 경우, 본 발명의 표시 장치의 쪽이, 역치 검출 기간을 길게 확보하는 것을 알 수 있다.
다시, 본 실시의 형태에 관련된 표시 장치의 구동 방법에 대해서 설명한다.
한편, 시각 t28에서는, (k+1)번째의 구동 블록에 있어서의 구동 트랜지스터(114)의 역치 전압 보정이 개시된다.
우선, k번째의 구동 블록에 속하는 m행째의 발광 화소(11A)의 소광 동작이 완료된 직후인 시각 t26에 있어서, 주사/제어선 구동 회로(14)는, 주사선(133(k+1, 1))의 전압 레벨을 HIGH로부터 LOW로 변화시켜, 스위칭 트랜지스터(115)를 온 상태로 한다. 또한, 이 때, 신호선 구동 회로(15)는, 제2 신호선(152)의 전압을, 휘도 신호 전압 Vdata로부터 기준 전압으로 변화시키고 있다. 이에 따라, (k+1)번째의 구동 블록의 1행째에 속하는 발광 화소가 소광한다. 그 후, 주사/제어선 구동 회로(14)는, 순차적으로, 주사선(133(k+1, 2))∼주사선(133(k+1, m))의 전압 레벨을 HIGH로부터 LOW로 변화시킴으로써, (k+1)번째의 구동 블록에 속하는 발광 화소는, 행 순차적으로 소광한다.
또한, 시각 t26∼시각 t27의 사이에, 주사/제어선 구동 회로(14)는, 제2 제어선(132(k+1, 1))∼제2 제어선(132(k+1, m))의 전압 레벨을, 순차적으로, LOW로부터 HIGH로 변화시켜, 구동 트랜지스터(114)와 전원선(110)을 비도통으로 한다. 이에 따라, (k+1)번째의 구동 블록에 속하는 발광 화소가 가지는 구동 트랜지스터(114)로의 전원 전압의 공급을 정지한다.
다음에, k번째의 구동 블록에 속하는 모든 발광 화소(11A)의 역치 전압 검출 기간이 종료한 직후의 시각 t27에 있어서, 주사/제어선 구동 회로(14)는, 주사선(133(k+1, 1)∼133(k+1, m))의 전압 레벨을 동시에 HIGH로부터 LOW로 변화시켜, 스위칭 트랜지스터(115)를 온 상태로 한다. 또한, 이 때, 이미 제2 제어선(132(k+1, 1)∼132(k+1, m))은 HIGH로 되고 스위칭 트랜지스터(116)는 오프 상태로 되어 있다. 또한, 이 때, 이미 제1 제어선(131(k+1))은 LOW로 되고 스위칭 트랜지스터(117)는 온 상태로 되어 있다. 또한, 신호선 구동 회로(15)는, 제2 신호선(152)의 전압을 휘도 신호 전압으로부터 기준 전압으로 변화시킨다(도 6의 S21). 이에 따라, 기준 전압이 구동 트랜지스터(114)의 게이트에 인가된다. 상기 기준 전압을 구동 트랜지스터(114)의 게이트에 인가하는 동작은, 제2 기준 전압 인가 단계에 상당한다.
다음에, 시각 t28에 있어서, 주사/제어선 구동 회로(14)는, 제3 제어선(134(k+1))의 전압 레벨을 LOW로부터 HIGH로 변화시킨다(도 6의 S22). 이 때, 제3 제어선(134(k+1))의 전압 레벨을 ΔV만큼 변화시켰다고 하면, 정전 유지 용량(118)의 제2 전극은, 정전 유지 용량(118)과 정전 유지 용량(119)의 용량비에 의해 분배되는 전압분만큼 상승한다.
이 제3 제어선(134(k+1))의 LOW로부터 HIGH로의 변화에 의해, 구동 트랜지스터(114)의 소스―게이트간 전압인 Vsg에는, 구동 트랜지스터(114)의 역치 전압 Vth보다도 큰 전압이 발생하도록 미리 ΔV가 설정되어 있다. 즉, 정전 유지 용량(118)에 발생하는 전위차를, 구동 트랜지스터의 역치 전압이 검출할 수 있는 전위차로 하여, 역치 전압의 검출 과정에 대한 준비가 완료된다. 제3 제어선(134(k))의 전압 레벨을 ΔV만큼 변화시키는 상기 동작은, 제2 초기화 전압 인가 단계에 상당한다.
이 때, 제2 제어선(132(k+1, 1)∼132(k+1, m))의 전압 레벨은 HIGH로 유지되어 있으므로 전원선(110)으로부터 구동 트랜지스터(114)로의 전류 공급은 없고, 정전 유지 용량(118)에 유지된 전압에 대응한 방전 전류가 구동 트랜지스터(114) 및 유기 EL 소자(113)로 흐르기 시작한다.
시각 t28부터 시각 t29의 사이, 상기 방전 전류에 의해, 정전 유지 용량(118)에 유지된 전압은, 구동 트랜지스터(114)의 역치 전압 Vth에 점점 가까워진다.
그리고, 정전 유지 용량(118)에 유지된 전압이, 구동 트랜지스터(114)의 역치 전압 Vth으로 되었을 때, 상기 방전 전류가 정지한다.
이상, 시각 t28∼시각 t29의 기간에서는, 구동 트랜지스터(114)의 역치 전압 Vth의 보정이, (k+1)번째의 구동 블록 내에 있어서 동시에 실행되고, (k+1)번째의 구동 블록의 전체 발광 화소(11B)가 가지는 정전 유지 용량(118)에는 구동 트랜지스터(114)의 역치 전압 Vth에 상당하는 전압이 동시에 유지된다.
다음에, 시각 t29에 있어서, 주사/제어선 구동 회로(14)는, 주사선(133(k+1, 1)∼133(k+1, m))의 전압 레벨을 동시에 LOW로부터 HIGH로 변화시켜, 스위칭 트랜지스터(115)를 오프 상태로 한다(도 6의 S23). 이에 따라, (k+1)번째의 구동 블록에 속하는 발광 화소의 역치 검출 동작을 완료시킨다. 상기 스위칭 트랜지스터(115)를 오프 상태로 하여 구동 트랜지스터(114)의 게이트로의 기준 전압의 공급을 정지시키는 동작은, 제2 비도통 단계에 상당한다.
상술한 제2 기준 전압 인가 단계, 제2 초기화 전압 인가 단계 및 제2 비도통 단계는, 제2 역치 유지 단계에 상당한다.
다음에, 시각 t29∼시각 t30의 기간에 있어서, 주사/제어선 구동 회로(14)는, 제1 제어선(131(k+1))의 전압 레벨을 LOW로부터 HIGH로 변화시켜, 스위칭 트랜지스터(117)를 오프 상태로 한다. 이에 따라, (k+1)번째의 구동 블록에 속하는 발광 화소로의 휘도 신호 전압의 기록 준비가 완료된다. 휘도 신호 전압의 기록 기간에, 스위칭 트랜지스터(117)가 오프 상태로 되어 있으므로, 정전 유지 용량(118)의 제2 전극과 구동 트랜지스터(114)의 소스의 전류 패스가 차단된다. 따라서, 기록 기간 내에 있어서, 정전 유지 용량(118)으로부터 구동 트랜지스터(114)로의 방전 전류가 흐르지 않고, 당해 휘도 신호 전압에 대응한 정확한 전압이 정전 유지 용량(118)에 유지된다.
그 후, 시각 t29∼시각 t30의 기간에, 주사/제어선 구동 회로(14)는, 주사선(133(k+1, 1)∼133(k+1, m))의 전압 레벨을, 순차적으로, HIGH→LOW→HIGH로 변화시켜, 스위칭 트랜지스터(115)를, 발광 화소행마다 순차적으로 온 상태로 한다. 또한, 이 때, 신호선 구동 회로(15)는, 제2 신호선(152)의 신호 전압을 기준 전압으로부터 휘도 신호 전압 Vdata로 변화시킨다(도 6의 S24). 이에 따라, 구동 트랜지스터(114)의 게이트에 휘도 신호 전압 Vdata가 인가된다. 이 때, 정전 유지 용량(118)에는, 이 휘도 신호 전압 Vdata에 따른 전압과, 먼저 유지된 구동 트랜지스터(114)의 역치 전압 Vth에 상당하는 전압이 가산된 가산 전압이 기록된다. 상기 가산 전압의 기록 동작은, 제2 휘도 유지 단계에 상당한다.
이상, 시각 t29∼시각 t30의 기간에서는, 보정된 휘도 신호 전압의 기록이, (k+1)번째의 구동 블록 내에서 발광 화소행마다, 순차적으로 실행되고 있다.
다음에, 시각 t30에 있어서, 주사/제어선 구동 회로(14)는, 제1 제어선(131(k+1))의 전압 레벨을 HIGH로부터 LOW로 변화시킨다. 또한, 거의 동시에, 제3 제어선(134(k+1))의 전압 레벨을 HIGH로부터 LOW로 변화시킨다. 이에 따라, 상기 가산 전압에 따른 구동 전류를 유기 EL 소자(113)에 흐르게할 준비가 완료된다.
다음에, 시각 t31 이후에 있어서, 주사/제어선 구동 회로(14)는, 제2 제어선(132(k+1, 1)∼132(k+1, m))의 전압 레벨을, 행 순차적으로, HIGH로부터 LOW로 변화시킨다(도 6의 S25). 이에 따라, (k+1)번째의 구동 블록 내의 전체 발광 화소(11B)에서는, 발광 화소행마다, 상기 가산 전압에 따른 구동 전류가 유기 EL 소자(113)에 흘러 발광이 개시된다. 상기 발광 동작은, 제2 발광 단계에 상당한다.
이상, 시각 t31 이후에서는, 보정된 휘도 신호 전압에 대응한 발광이, (k+1)번째의 구동 블록 내에서 발광 화소행마다, 순차적으로 실행되고 있다.
이상의 동작이, 표시 패널(10) 내의 (k+2)번째의 구동 블록 이후에 있어서도 순차적으로 실행된다.
도 9b는, 본 발명의 실시의 형태 2에 관련된 구동 방법에 의해 발광한 구동 블록의 상태 천이도이다. 동 도면에는, 어느 발광 화소열에 있어서의, 구동 블록마다의 발광 기간 및 비발광 기간이 나타나 있다. 세로 방향은 복수의 구동 블록을, 또한, 가로축은 경과 시간을 나타낸다. 여기서, 비발광 기간이란, 상술한 역치 보정 기간을 포함한다.
본 발명의 실시의 형태 2에 관련된 화상 표시 장치의 구동 방법에 의하면, 발광 기간은, 동일 구동 블록 내에서도 발광 화소행마다 순차적으로 설정된다. 따라서, 구동 블록 내에 있어서도, 행 주사 방향에 대하여 발광 기간이 연속적으로 나타난다.
이상, 실시의 형태 2에 있어서도, 스위칭 트랜지스터(116 및 117), 및 정전 유지 용량(119)이 배치된 발광 화소 회로, 구동 블록화된 각 발광 화소에 대한 제어선, 주사선 및 신호선의 배치, 및 상기 구동 방법에 의해, 구동 트랜지스터(114)의 역치 보정 기간 및 그 타이밍을 동일 구동 블록 내에서 일치시키는 것이 가능해진다. 따라서, 전류 패스를 제어하는 신호를 출력하는 주사/제어선 구동 회로(14)나 신호 전압을 제어하는 신호선 구동 회로(15)의 부하가 저감된다. 또한, 상기 구동 블록화 및 발광 화소열마다 배치된 2개의 신호선에 의해, 구동 트랜지스터(114)의 역치 보정 기간을, 전체 발광 화소를 재기록하는 시간인 1프레임 기간 Tf 중에서 크게 취할 수 있다. 이는, k번째의 구동 블록에 있어서 휘도 신호가 샘플링되어 있는 기간에, (k+1)번째의 구동 블록에 있어서 역치 보정 기간이 설정됨에 의한 것이다. 따라서, 역치 보정 기간은, 발광 화소행마다 분할되는 것이 아니라, 구동 블록마다 분할된다. 따라서, 표시 영역이 대면적화될수록, 발광 듀티를 감소시키지 않고, 1프레임 기간에 대한 상대적인 역치 보정 기간을 길게 설정하는 것이 가능해진다. 이에 따라, 고정밀도로 보정된 휘도 신호 전압에 의거한 구동 전류가 발광 소자에 흘러, 화상 표시 품질이 향상된다.
예를 들면, 표시 패널(10)을 N개의 구동 블록으로 분할한 경우, 각 발광 화소에 주어지는 역치 보정 기간은, 최대 Tf/N으로 된다.
(실시의 형태 3)
이하, 본 발명의 실시의 형태 3에 대해서, 도면을 참조하면서 설명한다.
도 10a는, 본 발명의 실시의 형태 3에 관련된 표시 장치에 있어서의 홀수 구동 블록 발광 화소의 구체적인 회로 구성도이며, 도 10b는, 본 발명의 실시의 형태 3에 관련된 표시 장치에 있어서의 짝수 구동 블록 발광 화소의 구체적인 회로 구성도이다. 도 10a 및 도 10b에 기재된 발광 화소(21A 및 21B)는, 모두, 유기 EL(일렉트로 루미네슨스) 소자(213)와, 구동 트랜지스터(214)와, 스위칭 트랜지스터(215, 216 및 217)와, 정전 유지 용량(118 및 119)과, 제1 제어선(131)과, 제2 제어선(132)과, 주사선(133)과, 제3 제어선(134)과, 제1 신호선(151)과, 제2 신호선(152)을 구비한다.
동 도면에 기재된 발광 화소(21A 및 21B)는, 도 2a 및 도 2b에 기재된 발광 화소(11A 및 11B)에 비해, 각 트랜지스터가 n형인 것, 및, 유기 EL 소자(213)의 단자 접속 관계가 역인 것이 회로 구성으로서 상이하다. 각 주사선, 각 제어선 및 각 신호선은, 도 2a 및 도 2b에 기재된 발광 화소(11A 및 11B)와 마찬가지로, 각 트랜지스터 및 정전 유지 용량과 접속되어 있다. 이하, 실시의 형태 1에 관련된 표시 장치(1)와 같은 점은 설명을 생략하고, 다른 점만 설명한다.
도 10a 및 도 10b에 있어서, 유기 EL 소자(213)는, 애노드가 제2 전원선인 전원선(112)에 접속되고 캐소드가 구동 트랜지스터(214)의 드레인에 접속된 발광 소자이며, 구동 트랜지스터(214)의 구동 전류가 흐름으로써 발광한다.
구동 트랜지스터(214)는, 소스가 스위칭 트랜지스터(216)의 소스 또는 드레인의 한쪽에 접속되고, 드레인이 유기 EL 소자(213)의 캐소드에 접속된 구동 트랜지스터이다. 구동 트랜지스터(214)는, 게이트―소스간에 인가된 신호 전압을, 당해 신호 전압에 대응한 드레인 전류로 변환한다. 그리고, 이 드레인 전류를 구동 전류로 하여 유기 EL 소자(213)에 공급한다. 구동 트랜지스터(214)는, n형의 박막 트랜지스터(n형 TFT)로 구성된다.
스위칭 트랜지스터(215)는, 게이트가 주사선(133)에 접속되고, 소스 및 드레인의 한쪽이 구동 트랜지스터(214)의 게이트에 접속되어 있다. 또한, 그 소스 및 드레인의 다른쪽은, 홀수 구동 블록의 발광 화소(21A)에 있어서는, 제1 신호선(151)에 접속되고, 제3 스위칭 트랜지스터로서 기능한다. 한편, 짝수 구동 블록의 발광 화소(21B)에 있어서는, 제2 신호선(152)에 접속되고, 제4 스위칭 트랜지스터로서 기능한다.
스위칭 트랜지스터(216)는, 게이트가 제2 제어선(132)에 접속되고, 소스 및 드레인의 다른쪽이 제1 전원선인 전원선(110)에 접속된 제2 스위칭 트랜지스터이다. 스위칭 트랜지스터(216)는, 구동 트랜지스터(214)의 드레인 전류를 온 오프시키는 기능을 가진다.
또한, 스위칭 트랜지스터(216)는, 그 소스 및 드레인이 전원선(110)과 구동 트랜지스터(214)의 소스의 사이에 접속되어 있으면 된다. 이 배치에 의해, 구동 트랜지스터(214)의 드레인 전류를 온 오프시키는 것이 가능해진다.
스위칭 트랜지스터(217)는, 게이트가 제1 제어선(131)에 접속되고, 소스 및 드레인의 한쪽이 정전 유지 용량(118)의 다른쪽의 단자에 접속되고, 소스 및 드레인의 다른쪽이 구동 트랜지스터(214)의 소스에 접속된 제1 스위칭 트랜지스터이다. 스위칭 트랜지스터(217)는, 신호선으로부터의 신호 전압 기록 기간에 있어서는 오프 상태로 됨으로써, 정전 유지 용량(118)에 정확한 신호 전압에 대응한 전압을 유지시키는 기능을 가진다. 한편, 역치 전압 검출 기간 및 발광 기간에 있어서는, 온 상태로 됨으로써, 구동 트랜지스터(214)의 소스를 정전 유지 용량(118 및 119)에 접속하고, 정확하게 정전 유지 용량(118)에 역치 전압 및 신호 전압에 대응한 전하를 유지시켜, 구동 트랜지스터(214)가 정전 유지 용량(118)에 유지된 전압을 반영한 구동 전류를 발광 소자에 공급시키는 기능을 가진다. 스위칭 트랜지스터(215, 216 및 217)는, n형의 박막 트랜지스터(n형 TFT)로 구성된다.
정전 유지 용량(118)은, 한쪽의 단자인 제1 전극이 구동 트랜지스터(214)의 게이트에 접속되고, 다른쪽의 단자인 제2 전극이 스위칭 트랜지스터(217)의 소스 및 드레인의 한쪽에 접속된 제1 용량 소자이다. 정전 유지 용량(118)은, 제1 신호선(151) 또는 제2 신호선(152)으로부터 공급된 신호 전압 및 구동 트랜지스터(214)의 역치 전압에 대응한 전하를 유지하고, 예를 들면, 스위칭 트랜지스터(215)가 오프 상태로 된 후에, 구동 트랜지스터(214)로부터 유기 EL 소자(213)로 공급하는 신호 전류를 제어하는 기능을 가진다.
정전 유지 용량(119)은, 정전 유지 용량(118)의 제2 전극과 제3 제어선(134)의 사이에 접속된 제2 용량 소자이다. 정전 유지 용량(119)은, 우선, 스위칭 트랜지스터(217)의 도통에 의해, 정상 상태에 있어서 구동 트랜지스터(214)의 소스 전위를 기억한다.
또한, 도 10a 및 도 10b에는 기재되어 있지 않지만, 전원선(110) 및 전원선(112)은, 각각, 마이너스 전원선 및 플러스 전원선이며, 다른 발광 화소에도 접속되어 있고 전압원에 접속되어 있다.
또한, 제1 제어선(131), 제2 제어선(132) 및 제3 제어선(134)의 발광 화소간에 있어서의 접속 관계는, 도 3에 기재된 각 제어선의 접속 관계와 마찬가지로, 각각, 구동 블록마다 공통화되어 있다.
상기 구동 블록화에 의해, 구동 트랜지스터(214)의 소스와 정전 유지 용량(118 및 119)의 사이의 노드의 접속을 제어하는 제1 제어선(131)의 갯수가 삭감된다. 또한, 구동 트랜지스터(214)의 소스로의 전원 전압 인가의 온 오프를 제어하는 제2 제어선(132)의 갯수가 삭감된다. 또한, 구동 트랜지스터(214)의 역치 전압 Vth를 검출하는 Vth 검출 회로를 제어하는 제3 제어선(134)의 갯수가 삭감된다. 따라서, 이들 제어선에 구동 신호를 출력하는 주사/제어선 구동 회로(14)의 출력 갯수가 저감하여, 회로 규모의 삭감을 가능하게 한다.
다음에, 본 실시의 형태에 관련된 표시 장치의 구동 방법에 대해서 도 11을 이용하여 설명한다. 또한, 여기서는, 도 10a 및 도 10b에 기재된 구체적 회로 구성을 가지는 표시 장치에 대한 구동 방법을 상세하게 설명한다.
도 11은, 본 발명의 실시의 형태 3에 관련된 표시 장치의 구동 방법의 동작 타이밍 챠트이다. 또한, 도 6은, 본 발명의 실시의 형태 3에 관련된 표시 장치의 동작 플로우차트이다.
우선, 시각 t30의 직전에는, 주사선(133(k, 1)∼133(k, m))의 전압 레벨은 모두 LOW이며, 제2 제어선(132(k))도 LOW이다. 제2 제어선(132(k))을 LOW로 한 순간부터, 스위칭 트랜지스터(216)는 오프 상태로 된다. 이에 따라, 유기 EL 소자(213)는 소광하고, k블록에 있어서의 발광 화소의 일제 발광이 종료한다. 동시에, k블록에 있어서의 비발광 기간이 개시된다.
다음에, 시각 t30에 있어서, 주사/제어선 구동 회로(14)는, 주사선(133(k, 1)∼133(k, m))의 전압 레벨을 동시에 LOW로부터 HIGH로 변화시켜, 스위칭 트랜지스터(215)를 온 상태로 한다. 또한, 이 때, 이미 제2 제어선(132(k))은 LOW로 되어 스위칭 트랜지스터(216)는 오프로 되어 있고, 신호선 구동 회로(15)는, 제1 신호선(151)의 신호 전압을, 휘도 신호 전압으로부터 구동 트랜지스터(214)가 오프로 되는 기준 전압으로 변화시킨다(도 6의 S11). 이에 따라, 기준 전압 VR이 구동 트랜지스터(214)의 게이트에 인가됨으로써, k번째의 구동 블록에 속하는 모든 발광 화소가 리셋된다. 상기 기준 전압을 구동 트랜지스터(114)의 게이트에 인가하는 동작은, 제1 기준 전압 인가 단계에 상당한다.
다음에, 시각 t31에 있어서, 주사/제어선 구동 회로(14)는, 제3 제어선(134(k))의 전압 레벨을 HIGH로부터 LOW로 변화시킨다(도 6의 S12). 이 때, 제3 제어선(134(k))의 전압 레벨을 ΔV만큼 변화시켰다고 하면, 정전 유지 용량(118)의 제2 전극의 전위는, 정전 유지 용량(118)과 정전 유지 용량(119)의 용량비에 의해 분배되는 전압분만큼 하강한다.
이 제3 제어선(134(k))의 HIGH로부터 LOW로의 변화에 의해, 구동 트랜지스터(214)의 소스 게이트간 전압인 Vgs에는, 구동 트랜지스터(214)의 역치 전압 Vth보다도 큰 전압이 발생하도록 미리 ΔV가 설정되어 있다. 즉, 정전 유지 용량(118)에 발생하는 전위차를, 구동 트랜지스터의 역치 전압을 검출할 수 있는 전위차로 하고, 역치 전압의 검출 과정에 대한 준비가 완료된다. 제3 제어선(134(k))의 전압 레벨을 ΔV만큼 변화시키는 상기 동작은, 제1 초기화 전압 인가 단계에 상당한다.
이 때, 제2 제어선(132(k))의 전압 레벨은 LOW로 유지되어 있으므로 전원선(112)으로부터 구동 트랜지스터(214)로의 전류 공급은 없고, 정전 유지 용량(118)에 유지된 전압에 대응한 방전 전류가 구동 트랜지스터(214) 및 유기 EL 소자(213)로 흐르기 시작한다.
시각 t31부터 시각 t32의 사이, 상기 방전 전류에 의해, 정전 유지 용량(118)에 유지된 전압은, 구동 트랜지스터(214)의 역치 전압 Vth에 점점 가까워진다.
그리고, 정전 유지 용량(118)에 유지된 전압이, 구동 트랜지스터(214)의 역치 전압 Vth로 되었을 때, 상기 방전 전류가 정지한다.
또한, 역치 전압 Vth에 상당하는 전압을 정전 유지 용량(118)에 유지시키기 위해 흐르는 방전 전류는 미소하기 때문에, 정전 유지 용량(118)에 유지된 전압이 구동 트랜지스터(214)의 역치 전압 Vth에 점점 가까워져 정상 상태로 되기까지는 시간을 필요로 한다. 따라서, 이 기간이 길수록, 정전 유지 용량(118)에 유지되는 전압은 안정되고, 이 기간을 충분히 길게 확보함으로써, 고정밀도 전압 보상이 실현된다.
이상, 시각 t31∼시각 t32의 기간에서는, 구동 트랜지스터(214)의 역치 전압 Vth의 보정이, k번째의 구동 블록 내에 있어서 동시에 실행되고, k번째의 구동 블록의 전체 발광 화소(21A)가 가지는 정전 유지 용량(118)에는 구동 트랜지스터(214)의 역치 전압 Vth에 상당하는 전압이 동시에 유지된다.
다음에, 시각 t32에 있어서, 주사/제어선 구동 회로(14)는, 주사선(133(k, 1)∼133(k, m))의 전압 레벨을 동시에 HIGH로부터 LOW로 변화시켜, 스위칭 트랜지스터(215)를 오프 상태로 한다(도 6의 S13). 이에 따라, k번째의 구동 블록에 속하는 발광 화소의 역치 검출 동작을 완료시킨다. 상기 스위칭 트랜지스터(215)를 오프 상태로 하여 구동 트랜지스터(214)의 게이트로의 기준 전압의 공급을 정지시키는 동작은, 제1 비도통 단계에 상당한다.
상술한 제1 기준 전압 인가 단계, 제1 초기화 전압 인가 단계 및 제1 비도통 단계는, 제1 역치 유지 단계에 상당한다.
다음에, 시각 t32∼시각 t33의 기간에 있어서, 주사/제어선 구동 회로(14)는, 제1 제어선(131(k))의 전압 레벨을 HIGH로부터 LOW로 변화시켜, 스위칭 트랜지스터(217)를 오프 상태로 한다. 이에 따라, k번째의 구동 블록에 속하는 발광 화소로의 휘도 신호 전압의 기록 준비가 완료된다. 휘도 신호 전압의 기록 기간에, 스위칭 트랜지스터(217)가 오프 상태로 되어 있으므로, 정전 유지 용량(118)의 제2 전극과 구동 트랜지스터(214)의 소스의 전류 패스가 차단된다. 따라서, 기록 기간 내에 있어서, 정전 유지 용량(118)으로부터 구동 트랜지스터(214)로의 방전 전류가 흐르지 않고, 당해 휘도 신호 전압에 대응한 정확한 전압이 정전 유지 용량(118)에 유지된다. 또한, 상기 기간은 상기 방전 전류를 억제하기 위한 고속 기록을 필요로 하지 않으므로, 정확한 휘도 신호 전압의 기록에 필요한 본래의 기록 기간을 확보하는 것이 가능해진다.
다음에, 시각 t33∼시각 t34의 사이에, 주사/제어선 구동 회로(14)는, 주사선(133(k, 1)∼133(k, m))의 전압 레벨을, 순차적으로, LOW→HIGH→LOW로 변화시켜, 스위칭 트랜지스터(215)를, 발광 화소행마다 순차적으로 온 상태로 한다. 또한, 이 때, 신호선 구동 회로(15)는, 제1 신호선(151)의 신호 전압을 기준 전압으로부터 휘도 신호 전압 Vdata로 변화시킨다(도 6의 S14). 이에 따라, 구동 트랜지스터(214)의 게이트에 휘도 신호 전압 Vdata가 인가된다. 여기서, 정전 유지 용량(118)에는, 이 휘도 신호 전압 Vdata에 따른 전압과, 먼저 유지된 구동 트랜지스터(214)의 역치 전압 Vth에 상당하는 전압이 가산된 가산 전압이 기록된다. 상기 가산 전압의 기록 동작은, 제1 휘도 유지 단계에 상당한다.
이상, 시각 t33∼시각 t34의 기간에서는, 보정된 휘도 신호 전압의 기록이, k번째의 구동 블록 내에서 발광 화소행마다, 순차적으로 실행되고 있다.
다음에, 시각 t34에 있어서, 제1 제어선(131(k))의 전압 레벨을 LOW로부터 HIGH로 변화시킨다. 또한, 거의 동시에, 제2 제어선(132(k)) 및 제3 제어선(134(k))의 전압 레벨을 LOW로부터 HIGH로 변화시킨다(도 6의 S15). 이에 따라, 상기 가산 전압에 따른 구동 전류가 유기 EL 소자(213)에 흐른다. 즉, k번째의 구동 블록 내의 전체 발광 화소(21A)에서는, 동시에 발광이 개시된다. 상기 발광 동작은, 제1 발광 단계에 상당한다.
제 2 제어선(132(k))의 전압 레벨을 LOW로부터 HIGH로 변화시킨 상기 시각 이후의 기간에서는, 유기 EL 소자(213)의 발광이, k번째의 구동 블록 내에 있어서 동시에 실행되고 있다.
이상, 발광 화소행을 구동 블록화함으로써, 구동 블록 내에서는, 구동 트랜지스터(214)의 역치 전압 Vth 보상이 동시에 실행된다. 또한, 유기 EL 소자(213)의 발광도 구동 블록 내에서 동시에 실행된다. 이에 따라, 구동 트랜지스터(214)의 구동 전류의 온 오프의 제어를 구동 블록 내에서 동기할 수 있다. 따라서, 제1 제어선(131), 제2 제어선(132) 및 제3 제어선(134)을 구동 블록 내에서 공통화할 수 있다.
또한, 주사선(133(k, 1)∼133(k, m))에 있어서는, 주사/제어선 구동 회로(14)와는 개별적으로 접속되어 있는데, 역치 전압 보상 기간에 있어서는, 구동 펄스의 타이밍이 동일하다. 따라서, 주사/제어선 구동 회로(14)는, 출력하는 펄스 신호의 고주파화를 억제할 수 있으므로, 구동 회로의 출력 부하를 저감할 수 있다.
본 실시의 형태에 있어서도, 실시의 형태 1과 동일한 관점에서, 특허 문헌 1에 기재된, 2개의 신호선을 이용한 종래의 화상 표시 장치에 비해, 발광 듀티를 보다 길게 확보할 수 있다는 이점이 있다.
따라서, 발광 휘도가 충분히 확보되고, 또한, 구동 회로의 출력 부하가 저감된 장수명의 표시 장치를 실현하는 것이 가능해진다.
또한, 2개의 신호선을 이용한 종래의 화상 표시 장치와, 본 발명과 같이 블록 구동을 조합한 표시 장치를 동일한 발광 듀티로 설정한 경우, 본 발명의 표시 장치의 쪽이, 역치 검출 기간을 길게 확보하는 것을 알 수 있다.
다시, 본 실시의 형태에 관련된 표시 장치의 구동 방법에 대해서 설명한다.
한편, 시각 t35 이후에는, (k+1)번째의 구동 블록에 있어서의 구동 트랜지스터(214)의 역치 전압 보정이 개시된다.
(k+1)번째의 구동 블록에 있어서의 시각 t35∼시각 t36의 기간의 리셋 동작, 시각 t36∼시각 t37의 기간의 역치 전압 보정 동작, 및 시각 t38∼시각 t39의 기간의 기록 동작은, 각각, k번째의 구동 블록에 있어서의 t30∼시각 t31의 기간의 리셋 동작, 시각 t31∼시각 t32의 기간의 역치 전압 보정 동작, 및 시각 t33∼시각 t34의 기간의 기록 동작과 동일한 동작이므로, 여기서는 설명을 생략한다.
본 발명의 실시의 형태 3에 관련된 표시 장치의 구동 방법에 의하면, 발광 기간은, 동일 구동 블록에서 일제히 설정된다. 따라서, 구동 블록간에서는, 행 주사 방향에 대하여 발광 기간이 계단형상으로 나타난다.
이상, 스위칭 트랜지스터(216 및 217), 및 정전 유지 용량(119)이 배치된 발광 화소 회로, 구동 블록화된 각 발광 화소에 대한 제어선, 주사선 및 신호선의 배치, 및 상기 구동 방법에 의해, 구동 트랜지스터(214)의 역치 보정 기간 및 그 타이밍을 동일 구동 블록 내에서 일치시키는 것이 가능해진다. 또한, 발광 기간 및 그 타이밍도 동일 구동 블록 내에서 일치시키는 것이 가능해진다. 따라서, 각 스위칭 트랜지스터의 도통 및 비도통을 제어하는 신호나 전류 패스를 제어하는 신호를 출력하는 주사/제어선 구동 회로(14)나 신호 전압을 제어하는 신호선 구동 회로(15)의 부하가 저감한다. 또한, 상기 구동 블록화 및 발광 화소열마다 배치된 2개의 신호선에 의해, 구동 트랜지스터(214)의 역치 보정 기간을, 전체 발광 화소를 재기록하는 시간인 1프레임 기간 Tf 내에서 크게 취할 수 있다.
또한, 구동 블록화에 의해, 구동 트랜지스터(214)의 소스와 정전 유지 용량(118)의 제2 전극과의 도통을 제어하는 제1 제어선, 구동 트랜지스터(214)의 드레인으로의 전압 인가의 온 오프를 제어하는 제2 제어선, 또한, 정전 유지 용량(118)의 제2 전극의 전위를 제어하는 제3 제어선을 구동 블록 내에서 공통화할 수 있다. 따라서, 주사/제어선 구동 회로(14)로부터 출력되는 제어선의 갯수가 삭감된다. 따라서, 구동 회로의 부하가 저감된다.
이상, 실시의 형태 1∼3에 대해서 설명했는데, 본 발명에 관련된 표시 장치는, 상술한 실시의 형태에 한정되는 것은 아니다. 실시의 형태 1∼3에 있어서의 임의의 구성 요소를 조합하여 실현되는 별도의 실시의 형태나, 실시의 형태 1∼3에 대하여 본 발명의 주지를 일탈하지 않는 범위에서 당업자가 생각해내는 각종 변형을 실시하여 얻어지는 변형예 나, 본 발명에 관련된 표시 장치를 내장한 각종 기기도 본 발명에 포함된다.
예를 들면, 실시의 형태 3에 관련된 표시 장치의 회로 구성을 이용하여, 실시의 형태 2에 관련된 표시 장치(1)와 같이, 발광 화소행마다 순차적으로 발광시키는 것이 가능하다. 이 경우에는, 제2 제어선(132)을 구동 블록마다 공통화하지 않고, 발광 화소행마다, 주사/제어선 구동 회로(14)에 접속함으로써 상기 순차 발광이 실현된다.
또한, 예를 들면, 본 발명에 관련된 표시 장치는, 도 12에 기재된 것과 같은 박형 플랫 TV에 내장된다. 본 발명에 관련된 표시 장치가 내장됨으로써, 영상 신호를 반영한 고정밀의 화상 표시가 가능한 박형 플랫 TV가 실현된다.
<산업상의 이용 가능성>
본 발명은, 특히, 화소 신호 전류에 의해 화소의 발광 강도를 제어함으로써 휘도를 변동시키는 액티브형의 유기 EL 플랫 패널 디스플레이에 유용하다.
1 : 표시 장치 10 : 표시 패널
11A, 11B, 21A, 21B, 501 : 발광 화소
12 : 신호선군 13 : 제어선군
14 : 주사/제어선 구동 회로 15 : 신호선 구동 회로
20 : 타이밍 제어 회로 30 : 전압 제어 회로
110, 112 : 전원선 113, 213 : 유기 EL 소자
114, 214, 512 : 구동 트랜지스터
115, 116, 117, 215, 216, 217, 511 : 스위칭 트랜지스터
118, 119 : 정전 유지 용량 131 : 제1 제어선
132 : 제2 제어선
133, 701, 702, 703 : 주사선 134 : 제3 제어선
151 : 제1 신호선 152 : 제2 신호선
500 : 화상 표시 장치 502 : 화소 어레이부
503 : 신호 셀렉터 504 : 주사선 구동부
505 : 급전선 구동부 513 : 유지 용량
514 : 발광 소자 515 : 접지 배선
601 : 신호선 801, 802, 803 : 급전선

Claims (9)

  1. 매트릭스형상으로 배치된 복수의 발광 화소를 가지는 표시 장치로서,
    발광 화소열마다 배치되고, 발광 화소의 휘도를 결정하는 신호 전압을 상기 발광 화소에 부여하는 제1 신호선 및 제2 신호선과,
    제1 전원선 및 제2 전원선과,
    발광 화소행마다 배치된 주사선과,
    발광 화소행마다 배치된 제1 제어선, 제2 제어선 및 제3 제어선을 구비하고,
    상기 복수의 발광 화소는, 복수의 발광 화소행을 1 구동 블록으로 한 2 이상의 구동 블록을 구성하고,
    상기 복수의 발광 화소의 각각은,
    한쪽의 단자가 상기 제2 전원선에 접속되고, 상기 신호 전압에 따른 신호 전류가 흐름으로써 발광하는 발광 소자와,
    소스 및 드레인의 한쪽이 상기 발광 소자의 다른쪽의 단자에 접속되고, 게이트―소스간에 인가되는 상기 신호 전압을 상기 신호 전류로 변환하는 구동 트랜지스터와,
    한쪽의 단자가 상기 구동 트랜지스터의 게이트에 접속된 제1 용량 소자와,
    한쪽의 단자가 상기 제1 용량 소자의 다른쪽의 단자에 접속되고, 다른쪽의 단자가 상기 제3 제어선에 접속된 제2 용량 소자와,
    게이트가 상기 제1 제어선에 접속되고, 소스 및 드레인의 한쪽이 상기 제1 용량 소자의 다른쪽의 단자에 접속되고, 소스 및 드레인의 다른쪽이 상기 구동 트랜지스터의 소스에 접속된 제1 스위칭 트랜지스터와,
    게이트가 상기 제2 제어선에 접속되고, 소스 및 드레인이 상기 제1 전원선과 상기 구동 트랜지스터의 소스 및 드레인의 다른쪽의 단자의 사이에 삽입된 제2 스위칭 트랜지스터를 구비하고,
    k(k는 자연수)번째의 구동 블록에 속하는 상기 발광 화소는,
    게이트가 상기 주사선에 접속되고, 소스 및 드레인의 한쪽이 상기 구동 트랜지스터의 게이트에 접속되고, 소스 및 드레인의 다른쪽이 상기 제1 신호선에 접속된 제3 스위칭 트랜지스터를 더 구비하고,
    (k+1)번째의 구동 블록에 속하는 상기 발광 화소는, 게이트가 상기 주사선에 접속되고, 소스 및 드레인의 한쪽이 상기 구동 트랜지스터의 게이트에 접속되고, 소스 및 드레인의 다른쪽이 상기 제2 신호선에 접속된 제4 스위칭 트랜지스터를 더 구비하고,
    상기 제1 제어선 및 상기 제3 제어선은, 동일 구동 블록 내의 전체 발광 화소에서는 공통화되어 있고, 상이한 구동 블록간에서는 독립되어 있는, 표시 장치.
  2. 청구항 1에 있어서,
    또한, 상기 제2 제어선은, 동일 구동 블록 내의 전체 발광 화소에서는 공통화되어 있고, 상이한 구동 블록간에서는 독립되어 있는, 표시 장치.
  3. 청구항 1 또는 청구항 2에 있어서,
    상기 제1 신호선, 상기 제2 신호선, 상기 제1 제어선, 상기 제2 제어선, 상기 제3 제어선 및 상기 주사선을 제어하여 상기 발광 화소를 구동하는 구동 회로를 더 구비하고,
    상기 구동 회로는,
    상기 제2 제어선으로부터의 제어 신호에 의해 상기 제2 스위칭 트랜지스터를 오프 상태로 함으로써, k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터로의 전원 전압의 인가를 정지하고,
    상기 주사선으로부터의 주사 신호에 의해 상기 제3 스위칭 트랜지스터를 온 상태로 함으로써, 상기 제1 신호선으로부터 기준 전압을 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 동시에 인가하고,
    상기 제1 스위칭 트랜지스터가 온 상태에서 상기 제3 제어선의 전압 레벨을 변화시킴으로써, 상기 구동 트랜지스터의 게이트―소스간 전압이 역치 전압 이상이 되는 초기화 전압을 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 소스에 동시에 인가하고,
    상기 주사선으로부터의 주사 신호에 의해 상기 제3 스위칭 트랜지스터를 오프 상태로 함으로써, 상기 제1 신호선과 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 동시에 비도통으로 하고,
    상기 제2 제어선으로부터의 제어 신호에 의해 상기 제2 스위칭 트랜지스터를 오프 상태로 함으로써, (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터로의 전원 전압의 인가를 정지하고,
    상기 주사선으로부터의 주사 신호에 의해 상기 제4 스위칭 트랜지스터를 온 상태로 함으로써, 상기 제2 신호선으로부터 상기 기준 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 동시에 인가하고,
    상기 제1 스위칭 트랜지스터가 온 상태에서 상기 제3 제어선의 전압 레벨을 변화시킴으로써, 상기 초기화 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 소스에 동시에 인가하고,
    상기 주사선으로부터의 주사 신호에 의해 상기 제4 스위칭 트랜지스터를 오프 상태로 함으로써, 상기 제2 신호선과 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 동시에 비도통으로 하는, 표시 장치.
  4. 청구항 1에 있어서,
    상기 신호 전압은, 상기 발광 소자를 발광시키기 위한 휘도 신호 전압, 및, 상기 구동 트랜지스터의 역치 전압에 대응한 전압을 상기 제1 용량 소자에 기억시키기 위한 기준 전압으로 이루어지고,
    상기 표시 장치는,
    상기 신호 전압을 상기 제1 신호선 및 상기 제2 신호선에 출력하는 신호선 구동 회로와,
    상기 신호선 구동 회로가 상기 신호 전압을 출력하는 타이밍을 제어하는 타이밍 제어 회로를 더 구비하고,
    상기 타이밍 제어 회로는, 상기 신호선 구동 회로에 상기 제1 신호선으로 상기 휘도 신호 전압을 출력시키고 있는 동안에는 상기 제2 신호선으로 상기 기준 전압을 출력시키고, 상기 신호선 구동 회로에 상기 제2 신호선으로 상기 휘도 신호 전압을 출력시키고 있는 동안에는 상기 제1 신호선으로 상기 기준 전압을 출력시키는, 표시 장치.
  5. 청구항 1에 있어서,
    모든 상기 발광 화소를 재기록하는 시간을 Tf로 하고, 상기 구동 블록의 총 수를 N으로 하면,
    상기 구동 트랜지스터의 역치 전압을 검출하는 시간은,
    최대로 Tf/N인, 표시 장치.
  6. 복수의 신호선 중 하나의 신호선으로부터 공급된 휘도 신호 전압 또는 기준 전압을 당해 전압에 대응한 신호 전류로 변환하는 구동 트랜지스터와, 상기 신호 전류가 흐름으로써 발광하는 발광 소자를 구비하는 발광 화소가 매트릭스형상으로 배치되고, 복수의 상기 발광 화소행을 1 구동 블록으로 한 2 이상의 구동 블록을 구성하는 표시 장치의 구동 방법으로서,
    k(k는 자연수)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 접속된 제1 용량 소자에, 상기 구동 트랜지스터의 역치 전압에 대응한 전압을 동시에 유지시키는 제1 역치 유지 단계와,
    상기 제1 역치 유지 단계 후, k번째의 구동 블록이 가지는 상기 발광 화소에 있어서, 상기 제1 용량 소자에, 상기 역치 전압에 대응한 전압에 상기 휘도 신호 전압이 가산된 가산 전압을 발광 화소행 순으로 유지시키는 제1 휘도 유지 단계와,
    상기 제1 역치 유지 단계 후, (k+1)번째의 구동 블록이 가지는 모든 상기 제1 용량 소자에, 상기 구동 트랜지스터의 역치 전압에 대응한 전압을 동시에 유지시키는 제2 역치 유지 단계를 포함하고,
    상기 제1 역치 유지 단계는,
    발광 화소열마다 배치된 제1 신호선으로부터 상기 기준 전압을 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 동시에 인가하는 제1 기준 전압 인가 단계와,
    상기 제1 기준 전압 인가 단계 후, 발광 화소행마다 배치된 제3 제어선으로부터, 상기 구동 트랜지스터의 게이트―소스간 전압이 역치 전압 이상이 되는 초기화 전압을 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 소스에 동시에 인가하는 제1 초기화 전압 인가 단계와,
    상기 제1 초기화 전압 인가 단계 후, 상기 제1 신호선과 k번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 동시에 비도통으로 하는 제1 비도통 단계를 포함하고,
    상기 제2 역치 유지 단계는,
    발광 화소열마다 배치된, 상기 제1 신호선과 상이한 제2 신호선으로부터 상기 기준 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트에 동시에 인가하는 제2 기준 전압 인가 단계와,
    상기 제2 기준 전압 인가 단계 후, 발광 화소행마다 배치된 제3 제어선으로부터, 상기 초기화 전압을 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 소스에 동시에 인가하는 제2 초기화 전압 인가 단계와,
    상기 제2 초기화 전압 인가 단계 후, 상기 제2 신호선과 (k+1)번째의 구동 블록이 가지는 모든 상기 구동 트랜지스터의 게이트를 동시에 비도통으로 하는 제2 비도통 단계를 포함하는, 표시 장치의 구동 방법.
  7. 청구항 6에 있어서,
    상기 발광 소자는, 한쪽의 단자가 제2 전원선에 접속되고, 다른쪽의 단자가 상기 구동 트랜지스터의 소스 및 드레인의 한쪽에 접속되고,
    상기 제1 기준 전압 인가 단계에서는,
    게이트가 발광 화소행마다 배치된 주사선에 접속되고, 소스 및 드레인의 한쪽이 상기 구동 트랜지스터의 게이트에 접속되고, 소스 및 드레인의 다른쪽이 상기 제1 신호선에 접속된 제3 스위칭 트랜지스터를 도통시킴으로써, 상기 제1 신호선으로부터 상기 기준 전압을 상기 구동 트랜지스터의 게이트에 인가하고,
    상기 제2 기준 전압 인가 단계에서는,
    게이트가 발광 화소행마다 배치된 주사선에 접속되고, 소스 및 드레인의 한쪽이 상기 구동 트랜지스터의 게이트에 접속되고, 소스 및 드레인의 다른쪽이 상기 제2 신호선에 접속된 제4 스위칭 트랜지스터를 도통시킴으로써, 상기 제2 신호선으로부터 상기 기준 전압을 상기 구동 트랜지스터의 게이트에 인가하고,
    제1 초기화 전압 인가 단계 및 제2 초기화 전압 인가 단계에서는,
    게이트가, 발광 화소행마다 배치된 제2 제어선에 접속되고, 소스 및 드레인이 제1 전원선과 상기 구동 트랜지스터의 소스 및 드레인의 다른쪽의 단자의 사이에 삽입된 제2 스위칭 트랜지스터를 비도통으로 함으로써 상기 구동 트랜지스터로의 전원 전압의 인가를 정지함과 더불어, 게이트가, 발광 화소행마다 배치된 제1 제어선에 접속되고, 소스 및 드레인의 한쪽이 상기 제1 용량 소자의 다른쪽의 단자에 접속되고, 소스 및 드레인의 다른쪽이 상기 구동 트랜지스터의 소스에 접속된 제1 스위칭 트랜지스터를 도통시킨 상태에서, 발광 화소행마다 배치된 제3 제어선으로부터, 상기 제1 스위칭 트랜지스터를 통하여 상기 초기화 전압을 상기 구동 트랜지스터의 소스에 인가하고,
    상기 제1 비도통 단계에서는,
    상기 제3 스위칭 트랜지스터를 비도통으로 함으로써, 상기 제1 신호선과 상기 구동 트랜지스터의 게이트를 비도통으로 하고,
    상기 제2 비도통 단계에서는,
    상기 제4 스위칭 트랜지스터를 비도통으로 함으로써, 상기 제2 신호선과 상기 구동 트랜지스터의 게이트를 비도통으로 하고,
    상기 제1 휘도 유지 단계에서는,
    상기 제3 스위칭 트랜지스터를 도통시킴으로써, 상기 제1 신호선으로부터 상기 휘도 신호 전압을 상기 구동 트랜지스터의 게이트에 인가하는, 표시 장치의 구동 방법.
  8. 청구항 6 또는 청구항 7에 있어서,
    상기 제1 휘도 유지 단계 후, 상기 구동 트랜지스터의 드레인 전류로서, k번째의 구동 블록이 가지는 모든 상기 발광 소자에, 동시에 상기 신호 전류를 흐르게 하여 발광시키는 제1 발광 단계를 더 포함하는, 표시 장치의 구동 방법.
  9. 청구항 6에 있어서,
    상기 제2 역치 유지 단계 후, (k+1)번째의 구동 블록이 가지는 상기 발광 화소에 있어서, 상기 제1 용량 소자에, 상기 역치 전압에 대응한 전압에 상기 휘도 신호 전압이 가산된 가산 전압을 발광 화소행 순으로 유지시키는 제2 휘도 유지 단계와,
    상기 제2 휘도 유지 단계 후, 상기 구동 트랜지스터의 드레인 전류로서, (k+1)번째의 구동 블록이 가지는 모든 상기 발광 소자에, 동시에 상기 신호 전류를 흐르게 하여 발광시키는 제2 발광 단계를 더 포함하는, 표시 장치의 구동 방법.
KR1020127006397A 2010-09-06 2010-09-06 표시 장치 및 그 구동 방법 KR101291433B1 (ko)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2010/005454 WO2012032560A1 (ja) 2010-09-06 2010-09-06 表示装置およびその駆動方法

Publications (2)

Publication Number Publication Date
KR20120049910A KR20120049910A (ko) 2012-05-17
KR101291433B1 true KR101291433B1 (ko) 2013-07-30

Family

ID=45810190

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020127006397A KR101291433B1 (ko) 2010-09-06 2010-09-06 표시 장치 및 그 구동 방법

Country Status (5)

Country Link
US (1) US8305307B2 (ko)
JP (1) JP5415565B2 (ko)
KR (1) KR101291433B1 (ko)
CN (1) CN102549646B (ko)
WO (1) WO2012032560A1 (ko)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102576513B (zh) * 2010-09-06 2014-11-12 松下电器产业株式会社 显示装置及其控制方法
JP5456901B2 (ja) 2010-09-06 2014-04-02 パナソニック株式会社 表示装置およびその駆動方法
JP5284492B2 (ja) * 2010-09-06 2013-09-11 パナソニック株式会社 表示装置及びその制御方法
KR101928379B1 (ko) * 2012-06-14 2018-12-12 엘지디스플레이 주식회사 유기발광 다이오드 표시장치 및 그 구동방법
JP2015014764A (ja) * 2013-07-08 2015-01-22 ソニー株式会社 表示装置、表示装置の駆動方法、及び、電子機器
JP6201465B2 (ja) * 2013-07-08 2017-09-27 ソニー株式会社 表示装置、表示装置の駆動方法、及び、電子機器
KR102068263B1 (ko) * 2013-07-10 2020-01-21 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 구동 방법
JP2015043008A (ja) * 2013-08-26 2015-03-05 株式会社ジャパンディスプレイ 有機el表示装置
KR20160000087A (ko) * 2014-06-23 2016-01-04 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR102122542B1 (ko) * 2014-07-10 2020-06-29 엘지디스플레이 주식회사 유기전계발광표시장치
JP2017083609A (ja) * 2015-10-27 2017-05-18 ソニー株式会社 表示装置、表示装置の駆動方法、表示素子、及び、電子機器
CN105788529A (zh) * 2016-05-10 2016-07-20 上海天马有机发光显示技术有限公司 一种有机发光显示面板及其驱动方法
KR102470499B1 (ko) * 2017-05-11 2022-11-28 삼성디스플레이 주식회사 표시 장치
JP6690614B2 (ja) * 2017-08-30 2020-04-28 ソニー株式会社 表示装置
CN110992897B (zh) * 2019-12-31 2021-03-16 深圳市华星光电半导体显示技术有限公司 显示面板驱动方法、显示驱动电路和显示面板

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003186439A (ja) 2001-12-21 2003-07-04 Matsushita Electric Ind Co Ltd El表示装置とその駆動方法および情報表示装置
WO2009011092A1 (ja) 2007-07-19 2009-01-22 Panasonic Corporation 画像表示装置
KR20090102644A (ko) * 2008-03-26 2009-09-30 소니 가부시끼 가이샤 화상표시장치 및 화상표시방법
US20100007645A1 (en) 2007-06-15 2010-01-14 Panasonic Corporation Image display device

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003195809A (ja) * 2001-12-28 2003-07-09 Matsushita Electric Ind Co Ltd El表示装置とその駆動方法および情報表示装置
JP2008122633A (ja) * 2006-11-13 2008-05-29 Sony Corp 表示装置
JP2008287141A (ja) 2007-05-21 2008-11-27 Sony Corp 表示装置及びその駆動方法と電子機器
JP5287111B2 (ja) * 2007-11-14 2013-09-11 ソニー株式会社 表示装置及びその駆動方法と電子機器
KR101517110B1 (ko) 2007-11-14 2015-05-04 소니 주식회사 표시장치 및 그 구동 방법과 전자기기
CN101903933B (zh) 2008-01-07 2013-03-27 松下电器产业株式会社 显示装置、电子装置及驱动方法
JP2009216869A (ja) * 2008-03-10 2009-09-24 Sony Corp 表示装置
JP2010054564A (ja) * 2008-08-26 2010-03-11 Sony Corp 画像表示装置及び画像表示装置の駆動方法
JP4719821B2 (ja) * 2008-10-07 2011-07-06 パナソニック株式会社 画像表示装置およびその制御方法
JP4778115B2 (ja) * 2009-03-06 2011-09-21 パナソニック株式会社 画像表示装置
CN102428508B (zh) 2009-05-26 2014-07-09 松下电器产业株式会社 图像显示装置及其驱动方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003186439A (ja) 2001-12-21 2003-07-04 Matsushita Electric Ind Co Ltd El表示装置とその駆動方法および情報表示装置
US20100007645A1 (en) 2007-06-15 2010-01-14 Panasonic Corporation Image display device
WO2009011092A1 (ja) 2007-07-19 2009-01-22 Panasonic Corporation 画像表示装置
KR20090102644A (ko) * 2008-03-26 2009-09-30 소니 가부시끼 가이샤 화상표시장치 및 화상표시방법

Also Published As

Publication number Publication date
CN102549646B (zh) 2014-07-16
JPWO2012032560A1 (ja) 2013-10-31
JP5415565B2 (ja) 2014-02-12
US20120169799A1 (en) 2012-07-05
KR20120049910A (ko) 2012-05-17
WO2012032560A1 (ja) 2012-03-15
US8305307B2 (en) 2012-11-06
CN102549646A (zh) 2012-07-04

Similar Documents

Publication Publication Date Title
KR101291433B1 (ko) 표시 장치 및 그 구동 방법
KR101685713B1 (ko) 화상 표시 장치 및 그 구동 방법
KR101383976B1 (ko) 표시 장치 및 그 제어 방법
KR101269370B1 (ko) 화상 표시 장치 및 그 구동 방법
JP5456901B2 (ja) 表示装置およびその駆動方法
KR101809293B1 (ko) 표시 장치 및 그 제어 방법
KR101291444B1 (ko) 표시 장치 및 그 구동 방법
KR101319702B1 (ko) 표시 장치 및 그 제어 방법
JP5399521B2 (ja) 表示装置およびその駆動方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant