KR101052437B1 - 적층 콘덴서 및 적층 콘덴서의 실장 구조 - Google Patents

적층 콘덴서 및 적층 콘덴서의 실장 구조 Download PDF

Info

Publication number
KR101052437B1
KR101052437B1 KR1020090020585A KR20090020585A KR101052437B1 KR 101052437 B1 KR101052437 B1 KR 101052437B1 KR 1020090020585 A KR1020090020585 A KR 1020090020585A KR 20090020585 A KR20090020585 A KR 20090020585A KR 101052437 B1 KR101052437 B1 KR 101052437B1
Authority
KR
South Korea
Prior art keywords
conductor
lead conductor
electrode
width
internal electrode
Prior art date
Application number
KR1020090020585A
Other languages
English (en)
Other versions
KR20090098698A (ko
Inventor
타카시 아오키
Original Assignee
티디케이가부시기가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 티디케이가부시기가이샤 filed Critical 티디케이가부시기가이샤
Publication of KR20090098698A publication Critical patent/KR20090098698A/ko
Application granted granted Critical
Publication of KR101052437B1 publication Critical patent/KR101052437B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/33Thin- or thick-film capacitors 
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/005Electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/228Terminals
    • H01G4/232Terminals electrically connecting two or more layers of a stacked or rolled capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/30Stacked capacitors

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
  • Ceramic Capacitors (AREA)

Abstract

본 발명의 적층 콘덴서(1)에서는, ESR 제어부(12)에 있어서의 내부 전극(7C)의 인출 도체(14C, 14D)의 폭(L3, L4), 및 내부 전극(7D)의 인출 도체(14E, 14F)의 폭(L5, L6)이, 정전 용량부(11)에 있어서의 내부 전극(7A)의 폭(W1, T1), 및 내부 전극(7B)의 폭(W2, T2)의 어느 쪽의 폭보다도 좁아져 있다. 이로써, 내부 전극(7)과 외부 전극(3)을 접속하는 도체 부분의 단면적이 좁혀지고, ESR의 향상이 한층 더 도모된다. 또한, ESR 제어부(12)에 있어서의 각 인출 도체(14C 내지 14F)의 폭(L3 내지 L6)이, 정전 용량부(11)에 있어서의 각 인출 도체(14A, 14B)의 폭(L1, L2)보다도 넓게 되어 있다. 이로써, 오픈 불량을 효과적으로 억제할 수 있고, 제품의 수율이 향상된다.
적층 콘덴서, 정전 용량부, 등가 직렬 저항, 등가 직렬 인덕턴스

Description

적층 콘덴서 및 적층 콘덴서의 실장 구조{MULTILAYER CAPACITOR AND MOUNTED STRUCTURE THEREOF}
본 발명은 적층 콘덴서 및 적층 콘덴서의 실장 구조에 관한 것이다.
종래, 유전체층과 내부 전극이 교대로 적층되어 이루어지는 적층체와, 적층체의 측면에 형성되고, 서로 전기적으로 절연된 외부 전극 및 단자 도체를 구비한 적층 콘덴서가 있다.
이러한 적층 콘덴서로서, 예를 들면 일본 공개특허공보 2003-168621호에 기재된 적층 콘덴서가 있다. 이 적층 콘덴서는 4종의 내부 전극을 갖고 있다. 그 중 2종의 내부 전극은, 정전 용량을 형성하는 전극부와, 이 전극부와 단자 도체에 접속되는 인출 도체를 갖고 있다. 또한, 다른 2종의 내부 전극은, 단자전극에 접속되는 인출 도체와, 외부 전극에 접속되는 인출 도체를 갖고 있다.
이러한 적층 콘덴서는, 예를 들면 IC에 있어서의 디커플링 콘덴서로서 사용된다. IC의 고속화·저전압화가 진행되는 현상황에서는, 적층 콘덴서에 있어서의 ESR(등가 직렬 저항)의 향상과, ESL(등가 직렬 인덕턴스)의 저감의 쌍방을 실현하는 것이 요구되어 있다.
상술한 일본 공개특허공보 2003-168621호에 기재된 적층 콘덴서에서는, 후자의 2종의 내부 전극의 인출 도체가 내부 전극과 등폭으로 되어 있기 때문에, 고ESR화의 관점에서는 개선의 여지가 있다. 그러나, 인출 도체의 폭을 단순히 작게 해가면, 배럴(barrel) 연마 등에 의해서 적층체를 연마하였을 때에, 인출 도체가 적층체의 표면에 노출되지 않는, 소위 오픈 불량이 생기기 쉬워진다. 오픈 불량이 생기면, 내부 전극과 외부 전극의 도통이 얻어지지 않게 되기 때문에, 제품의 수율에 영향을 준다.
본 발명은 상기 과제의 해결을 위해 이루어진 것으로, ESR의 향상 및 ESL의 저감을 실현하고, 또한 오픈 불량의 발생을 억제할 수 있는 적층 콘덴서 및 적층 콘덴서의 실장 구조를 제공하는 것을 목적으로 한다.
상기 과제를 해결하기 위해서, 본 발명에 따른 적층 콘덴서는, 유전체층을 개재시켜 복수의 내부 전극이 적층된 적층체와, 적층체의 일단면 및 타단면에 각각 형성된 제 1 외부 전극 및 제 2 외부 전극과, 적층체의 각 단면과 교차하는 측면 에, 서로 대향하도록 각각 형성된 제 1 단자 도체 및 제 2 단자 도체를 구비하고, 적층체는, 제 1 극성에 접속되는 제 1 내부 전극과, 제 2 극성에 접속되는 제 2 내부 전극이 적어도 일층의 유전체층을 끼우고 교대로 배치되어 이루어지는 정전 용량부와, 정전 용량부의 적층 방향의 한쪽에 배치되고, 제 1 극성에 접속되는 제 3 내부 전극과, 정전 용량부의 적층 방향의 다른쪽에 배치되고, 제 2 극성에 접속되는 제 4 내부 전극을 갖고 이루어지는 ESR 제어부를 갖고, 정전 용량부에서, 제 1 내부 전극은, 제 1 인출 도체를 통하여 제 1 단자 도체에만 접속되고, 제 2 내부 전극은, 제 2 인출 도체를 통하여 제 2 단자 도체에만 접속되고, ESR 제어부에서, 제 3 내부 전극은, 제 3 인출 도체를 통하여 제 1 단자 도체에 접속되어 있는 동시에, 제 4 인출 도체를 통하여 제 1 외부 전극에 접속되고, 제 4 내부 전극은, 제 5 인출 도체를 통하여 제 2 단자 도체에 접속되어 있는 동시에, 제 6 인출 도체를 통하여, 제 2 외부 전극에 접속되고, 제 3 인출 도체 내지 제 6 인출 도체의 폭은, 제 1 내부 전극 및 제 2 내부 전극의 폭보다도 좁고, 또한 제 1 인출 도체 및 제 2 인출 도체의 폭보다도 넓은 것을 특징으로 하고 있다.
이 적층 콘덴서에서는, 정전 용량부에서 내부 전극이 단자 도체에만 접속되고, ESR 제어부에서 내부 전극이 단자 도체 및 외부 전극에 각각 접속되어 있다. 따라서, 내부 전극이 병렬로 접속된 단자 도체가 외부 전극에 직렬로 접속되기 때문에, 종래와 같이 외부 전극에 내부 전극을 병렬 접속하는 경우와 비교하여 고 ESR을 실현할 수 있다. 또한, ESR 제어부에서의 제 3 인출 도체 내지 제 6 인출 도체의 폭이, 정전 용량부에서의 제 1 내부 전극 및 제 2 내부 전극의 폭보다도 좁 음으로써, 도체의 단면적이 좁혀지고, ESR의 향상이 한층 더 도모된다.
또한, 이 적층 콘덴서에서는, 정전 용량부에서 접속되는 극성이 다른 제 1 내부 전극 및 제 2 내부 전극이 교대로 배치되어 있고, 제 1 내부 전극과 제 1 단자 도체를 접속하는 제 1 인출 도체와, 제 2 내부 전극과 제 2 단자 도체를 접속하는 제 2 인출 도체는, 적층체의 서로 대향하는 측면을 향하여 반대 방향으로 신장하게 된다. 따라서, 제 1 내부 전극에 있어서의 용량 형성 영역과, 제 2 내부 전극에 있어서의 용량 형성 영역에서는 흐르는 전류의 방향이 반대로 되고, 전류에 기인하여 발생하는 자계의 일부가 상쇄되기 때문에, ESL을 저감하는 것이 가능해진다.
또한, 이 적층 콘덴서에서는, ESR 제어부에서의 제 3 인출 도체 내지 제 6 인출 도체의 폭이, 정전 용량부에서의 제 1 인출 도체 및 제 2 인출 도체의 폭보다도 넓은 것으로, 배럴 연마 등에 의한 적층체의 연마 시에, 제 3 인출 도체 내지 제 6 인출 도체가 적층체의 단면 및 측면에 용이하게 노출된다. 또한, ESR 제어부는, 정전 용량부를 적층 방향으로 끼우도록 위치하고 있고, 제 3 인출 도체 내지 제 6 인출 도체는, 적층체의 능선 부분에 접근되어 있다. 적층체의 능선 부분은, 연마의 진행이 다른 부분보다도 빠른 부분이다. 따라서, 적층체의 능선 부분에 접근된 제 3 인출 도체 내지 제 6 인출 도체는, 한층 더 확실하게 적층체의 단면 및 측면에 노출된다. 이상에 의해, 이 적층 콘덴서에서는, 오픈 불량을 효과적으로 억제할 수 있다.
또한, 제 4 인출 도체의 폭은, 제 3 인출 도체의 폭보다도 좁고, 제 6 인출 도체의 폭은, 제 5 인출 도체의 폭보다도 좁은 것이 바람직하다. 이 경우, 도체의 단면적이 보다 좁혀지고, ESR의 향상이 더욱 도모된다.
또한, ESR 제어부의 내부 전극과, 상기 내부 전극과 서로 이웃하는 정전 용량부의 내부 전극과의 사이의 거리는, 정전 용량부에서 서로 이웃하는 내부 전극간의 거리보다도 긴 것이 바람직하다. ESR 제어부는, 저항이 커지기 때문에, 리플(ripple)에 의한 발열이 우려된다. 따라서, 정전 용량부의 내부 전극과의 간격을 충분히 취함으로써, 방열성을 향상할 수 있다. 또한, 제 3 인출 도체 내지 제 6 인출 도체를, 적층체의 능선 부분에 한층 더 접근시키게 되기 때문에, 오픈 불량을 한층 더 확실하게 억제할 수 있다.
또한, 제 4 인출 도체는, 적층체의 적층 방향에서 보아, 제 2 단자 도체 근처의 위치로부터 적층체의 일단면에 노출되고, 제 6 인출 도체는, 적층체의 적층 방향에서 봐, 제 1 단자 도체 근처의 위치로부터 적층체의 타단면에 노출되어 있는 것이 바람직하다. 이 경우, 제 4 인출 도체 및 제 6 인출 도체를 적층체의 능선 부분에 한층 더 접근시키게 되기 때문에, 오픈 불량을 한층 더 확실하게 억제할 수 있다.
또한, 본 발명에 따른 적층 콘덴서의 실장 구조는, 상기의 적층 콘덴서를 기판에 실장하여 이루어지는 적층 콘덴서의 실장 구조로서, 제 1 외부 전극 및 제 2 외부 전극만이 기판에 접합되어 있는 것을 특징으로 하고 있다.
이 적층 콘덴서의 실장 구조에 의하면, 내부 전극이 병렬로 접속된 단자 도체가 외부 전극에 직렬로 접속되기 때문에, 종래와 같이 외부 전극에 내부 전극을 병렬 접속하는 경우와 비교하여 고 ESR을 실현할 수 있다. 또한, 제 1 내부 전극에 있어서의 용량 형성 영역과, 제 2 내부 전극에 있어서의 용량 형성 영역에서는 흐르는 전류의 방향이 반대로 되고, 전류에 기인하여 발생하는 자계의 일부가 상쇄되기 때문에, ESL을 저감하는 것이 가능해진다.
본 발명에 따른 적층 콘덴서 및 적층 콘덴서의 실장 구조에 의하면, ESR의 향상 및 ESL의 저감을 실현하고, 또한 오픈 불량의 발생을 억제할 수 있다.
이하, 도면을 참조하면서, 본 발명에 따른 적층 콘덴서 및 적층 콘덴서의 실장 구조의 적합한 실시형태에 대하여 상세하게 설명한다.
도 1은 본 발명에 따른 적층 콘덴서의 실장 구조의 일 실시형태를 도시하는 사시도이다. 또한, 도 2는 도 1에 도시한 적층 콘덴서의 층 구성을 도시하는 도면이고, 도 3은 도 1에 있어서의 III-III선 단면도이다.
도 1 내지 도 3에 도시하는 바와 같이, 적층 콘덴서(1)는, 대략 직방체 형상의 적층체(2)와, 적층체(2)의 단면에 형성된 외부 전극(3; 3A, 3B)과, 적층체(2)의 측면에 형성된 단자 도체(4; 4A, 4B)를 구비하고 있다.
적층체(2)는, 도 2에 도시하는 바와 같이, 유전체층(6)의 위에 다른 패턴의 내부 전극(7)이 형성되어 이루어지는 복수의 복합층(5)과, 복합층(5)의 최표층에 적층되고, 보호층으로서 기능하는 유전체층(6)에 의해서 형성되어 있다. 유전체층(6)은, 유전체 세라믹을 포함하는 세라믹 그린시트의 소결체로 이루어지고, 내부 전극(7)은, 도전성 페이스트의 소결체로 이루어진다. 또, 실제의 적층 콘덴서(1)에서는, 유전체층(6, 6)간의 경계가 시인할 수 없을 정도로 일체화되어 있다.
외부 전극(3) 및 단자 도체(4)는, 도전성 금속 분말 및 글래스 프릿(glass frit)을 포함하는 도전성 페이스트를 소결함으로써 형성되어 있다. 외부 전극(3)은, 적층 콘덴서(1)의 실장 시에, 소정의 극성에 접속되는 전극이다. 또한, 단자 도체(4)는, 적층체(2)에 있어서의 후술하는 정전 용량부(11)에 속하는 내부 전극(7)끼리를 병렬로 접속하는 도체이고, 실장기판에 직접 접속되지 않는, 소위 NC(No Contact) 도체이다.
외부 전극(제 1 외부 전극; 3A)은 적층 콘덴서(1)의 기판 실장 시에 예를 들면 +극성(제 1 극성)에 접속되는 전극이고, 적층체(2)에 있어서의 장변 방향의 일단면(2a)을 덮도록 형성되어 있다. 외부 전극(제 2 외부 전극; 3B)은, 적층 콘덴서(1)의 기판 실장 시에 예를 들면 -극성(제 2 극성)에 접속되는 전극이고, 적층체(2)에 있어서의 장변 방향의 타단면(2b)을 덮도록 형성되어 있다.
단자 도체(제 1 단자 도체; 4A)는, 적층체(2)의 일단면(2a) 및 타단면(2b)과 직교하는 측면 중, 적층 방향을 따르는 한쪽의 측면(2c)에 형성되고, 단자 도체(제 2 단자 도체; 4B)는, 측면(2c)과 대향하는 다른쪽의 측면(2d)에 형성되어 있다. 단자 도체(4A, 4B)는, 측면(2c, 2d)에서 상술한 적층 방향으로 띠형상으로 연장되는 동시에, 적층체(2)의 적층 방향의 단면에 돌출하는 패드 부분을 갖고 있다. 외부 전극(3A, 3B) 및 단자 도체(4A, 4B)는, 소정의 간격을 두고 이격한 상태로 되어 있고, 서로 전기적으로 절연되어 있다.
적층 콘덴서(1)의 실장에 사용하는 기판(100)은, 양극 랜드 패턴(101A)과, 음극 랜드 패턴(101B)을 갖고 있다. 양극 랜드 패턴(101A) 및 음극 랜드 패턴(101B)은, 예를 들면 외부 전극(3A) 및 외부 전극(3B)의 폭 방향을 따라 띠형상으로 형성되고, 소정의 회로 배선에 접속되어 있다. 적층 콘덴서(1)의 실장 구조에 있어서, 외부 전극(3A)은, 양극 랜드 패턴(101A)에 접합되고, 외부 전극(3B)은, 음극 랜드 패턴(101B)에 접합된다. 또한, 단자 도체(4A) 및 단자 도체(4B)는, 양극 랜드 패턴(101A) 및 음극 랜드 패턴(101B)의 어디에도 접합되지 않는다. 즉, 적층 콘덴서(1)의 실장 구조에서는, 외부 전극(3A) 및 외부 전극(3B)만이 기판(100)에 대하여 접합된 상태가 된다.
다음에, 적층체(2)의 구성에 대하여 더욱 상세하게 설명한다.
적층체(2)는, 도 2 및 도 3에 도시하는 바와 같이, 적층 콘덴서의 정전 용량에 주로 기여하는 정전 용량부(11)와, 적층 콘덴서(1)의 ESR을 제어하는 ESR 제어부(12)를 갖고 있다.
정전 용량부(11)는, 도 4에 도시하는 바와 같이, 내부 전극 패턴이 다른 2개의 복합층(5A, 5B)이 교대로 복수 적층되어 형성되어 있다. 복합층(5A)의 내부 전극(제 1 내부 전극; 7A)은, 도 4a에 도시하는 바와 같이, 중앙 부분에 형성된 주전극부(13A)와, 주전극부(13A)의 1변으로부터 끌려나온 인출 도체(제 1 인출 도체; 14A)를 갖고 있다.
주전극부(13A)는, 예를 들면 장변 방향의 폭이 W1, 단변 방향의 폭이 T1인 대략 직방체 형상을 하고 있다. 또한, 인출 도체(14A)는, 예를 들면 폭이 L1인 띠 형상을 하고 있다. 인출 도체(14A)의 단부는, 적층체(2)의 측면(2c)에 노출되고, 단자 도체(4A)에 접속되어 있다.
복합층(5B)의 내부 전극(제 2 내부 전극; 7B)은, 도 4b에 도시하는 바와 같이, 중앙 부분에 형성된 주전극부(13B)와, 주전극부(13B)의 1변으로부터 끌려나온 인출 도체(제 2 인출 도체; 14B)를 갖고 있다. 주전극부(13B)는, 예를 들면 장변 방향의 폭이 W2, 단변 방향의 폭이 T2인 대략 직방체 형상을 하고 있다. 본 실시형태에서는, 주전극부(13A)와 주전극부(13B)는 동일 형상을 하고 있고, W1= W2, T1=T2로 되어 있다.
인출 도체(14B)는, 예를 들면 폭이 L2인 띠형상을 하고 있다. 인출 도체(14B)의 단부는, 인출 도체(14A)와는 반대로 적층체(2)의 측면(2d)에 노출되고, 단자 도체(4B)에 접속되어 있다. 본 실시형태에서는, 인출 도체(14A)와 인출 도체(14B)는 동일 형상을 하고 있고, L1=L2로 되어 있다.
정전 용량부(11)에 있어서, 적층 방향에서 보아, 내부 전극(7A)의 주전극부(13A)와 내부 전극(7B)의 주전극부(13B)가 서로 겹치는 부분은, 용량 형성 영역으로 되어 있다. 본 실시형태에서는, 주전극부(13A)의 전체면(全面)이 주전극부(13B)의 전체면과 겹치고 있고, 용량 형성 영역이 충분히 확보되어 있다.
한편, ESR 제어부(12)는, 적층 방향에서 보아 정전 용량부(11)를 끼우도록 배치되어 있다. ESR 제어부(12)는, 도 5에 도시하는 바와 같이, 내부 전극 패턴이 다른 2개의 복합층(5C, 5D)에 의해서 형성되어 있다. 복합층(5C)의 내부 전극(제 3 내부 전극; 7C)은, 도 5a에 도시하는 바와 같이, 단자 도체(4A, 4B)를 연결하는 방향으로 연장되는 인출 도체(제 3 인출 도체; 14C)와, 외부 전극(3A, 3B)을 연결하는 방향으로 연장하는 인출 도체(제 4 인출 도체; 14D)를 갖고 있다.
인출 도체(14C)는, 예를 들면 폭이 L3인 띠형상을 하고 있다. 인출 도체(14C)의 일단부는, 적층체(2)의 측면(2c)에 노출되고, 단자 도체(4A)에 접속되어 있다. 또한, 인출 도체(14C)의 타단부는, 적층체(2)의 측면(2d)에는 노출되어 있지 않고, 측면(2d)에서 소정의 거리만큼 내측에 위치하고 있다.
인출 도체(14D)는, 예를 들면 폭이 L4인 띠형상을 하고 있고, 외부 전극(3A, 3B) 간을 연결하는 중심선(M)보다도 단자 도체(4B) 근처에 위치하고 있다. 인출 도체(14D)의 일단부는, 중심선(M)보다도 단자 도체(4B) 근처의 위치로부터 적층체(2)의 일단면(2a)에 노출되고, 외부 전극(3A)에 접속되어 있다. 또한, 인출 도체(14D)의 타단부는, 인출 도체(14C)의 타단부에 접속되어 있다.
이러한 복합층(5C)의 구성에 의해, 정전 용량부(11)의 내부 전극(7A)은, 인출 도체(14A)를 통하여 단자 도체(4A)에 접속되고, 또한, 이 단자 도체(4A)와 인출 도체(14C, 14D)를 통하여 외부 전극(3A)에 접속되게 된다. 따라서, 내부 전극(7A)은, 실장 시에 +극성을 갖는다.
여기에서, 인출 도체(14C)의 폭(L3) 및 인출 도체(14D)의 폭(L4)은, 정전 용량부(11)에 있어서의 내부 전극(7A)의 장변의 폭(W1) 및 단변의 폭(T1)과의 관계에 있어서, L3, L4<W1, T1을 만족시키고 있다. 즉, 인출 도체(14C)의 폭(L3) 및 인출 도체(14D)의 폭(L4)은, 내부 전극(7A)의 장변의 폭(W1) 및 단변의 폭(T1)의 어느 쪽의 폭보다도 좁아져 있다.
또한, 인출 도체(14C)의 폭(L3) 및 인출 도체(14D)의 폭(L4)은, 내부 전극(7A)의 인출 도체(14A)의 폭(L1)과의 관계에 있어서, L3, L4>L1을 만족시키고 있다. 또한, 인출 도체(14C)의 폭(L3)과 인출 도체(14D)의 폭(L4)의 관계로서는, L4<L3을 만족시키고 있다. 이로써, 내부 전극(7A)으로부터 외부 전극(3A)까지 연결되는 도체 부분에 있어서, 단면적이 좁혀진 축소 부분이 형성되어 있다.
복합층(5D)의 내부 전극(제 4 내부 전극; 7D)은, 도 5b에 도시하는 바와 같이, 단자 도체(4A, 4B)를 연결하는 방향으로 연장되는 인출 도체(제 5 인출 도체; 14E)와, 외부 전극(3A, 3B)을 연결하는 방향으로 연장되는 인출 도체(제 6 인출 도체; 14F)를 갖고 있다.
인출 도체(14E)는, 예를 들면 폭이 L5인 띠형상을 하고 있다. 인출 도체(14E)의 일단부는, 적층체(2)의 측면(2d)에 노출되고, 단자 도체(4B)에 접속되어 있다. 또한, 인출 도체(14E)의 타단부는, 적층체(2)의 측면(2c)에는 노출되어 있지 않고, 측면(2c)으로부터 소정의 거리만큼 안쪽에 위치하고 있다.
인출 도체(14F)는, 예를 들면 폭이 L6인 띠형상을 하고 있고, 외부 전극(3A, 3B) 간을 연결하는 중심선(M)보다도 단자 도체(4A) 근처에 위치하고 있다. 인출 도체(14F)의 일단부는, 중심선(M)보다도 단자 도체(4A) 근처의 위치로부터 적층체(2)의 타단면(2b)에 노출되고, 외부 전극(3B)에 접속되어 있다. 또한, 인출 도체(14F)의 타단부는, 인출 도체(14E)의 타단부에 접속되어 있다.
이러한 복합층(5D)의 구성에 의해, 정전 용량부(11)의 내부 전극(7B)은, 인출 도체(14B)를 통하여 단자 도체(4B)에 접속되고, 또한, 이 단자 도체(4B)와 인출 도체(14E, 14F)를 통하여 외부 전극(3B)에 접속되게 된다. 따라서, 내부 전극(7B)은, 실장 시에 - 극성을 갖는다.
인출 도체(14E)의 폭(L5) 및 인출 도체(14F)의 폭(L6)은, 정전 용량부(11)에 있어서의 내부 전극(7B)의 장변의 폭(W2) 및 단변의 폭(T2)과의 관계에 있어서, L5, L6<W2, T2를 만족시키고 있다. 즉, 인출 도체(14E)의 폭(L5) 및 인출 도체(14F)의 폭(L6)은, 내부 전극(7B)의 장변의 폭(W2) 및 단변의 폭(T2)의 어느쪽의 폭보다도 좁아져 있다.
또한, 인출 도체(14E)의 폭(L5) 및 인출 도체(14F)의 폭(L6)은, 내부 전극(7B)의 인출 도체(14B)의 폭(L2)과의 관계에 있어서, L5, L6> L2를 만족시키고 있다. 또한, 인출 도체(14E)의 폭(L5)과 인출 도체(14F)의 폭(L6)의 관계에서는, L6<L5를 만족시키고 있다. 이로써, 내부 전극(7B)으로부터 외부 전극(3B)까지 연결되는 도체 부분에 있어서, 단면적이 좁혀진 부분이 형성되어 있다.
또한, 도 3에 도시하는 바와 같이, ESR 제어부(12)의 내부 전극(7)과, 상기 내부 전극(7)과 서로 이웃하는 정전 용량부(11)의 내부 전극(7)과의 사이의 거리(S1)는, 정전 용량부(11)에 있어서 서로 이웃하는 내부 전극(7, 7)간의 거리(S2)보다도 길게 되어 있다. S1과 S2의 비는, 예를 들면 10 내지 100:1의 범위에서 적절하게 설정된다.
이상과 같은 구성을 갖는 적층 콘덴서(1)에서는, 정전 용량부(11)에 있어서 내부 전극(7)이 단자 도체(4)에만 접속되고, ESR 제어부(12)에 있어서 내부 전극(7)이 단자 도체(4) 및 외부 전극(3)에 각각 접속되어 있다. 따라서, 내부 전 극(7)이 병렬로 접속된 단자 도체(4)가 외부 전극(3)에 직렬로 접속되기 때문에, 종래와 같이 외부 전극(3)에 내부 전극(7)을 병렬 접속하는 경우와 비교하여 고 ESR을 실현할 수 있다.
또한, 적층 콘덴서(1)에서는, ESR 제어부(12)에 있어서의 내부 전극(7C)의 인출 도체(14C, 14D)의 폭(L3, L4), 및 내부 전극(7D)의 인출 도체(14E, 14F)의 폭(L5, L6)이, 정전 용량부(11)에 있어서의 내부 전극(7A)의 폭(W1, T1), 및 내부 전극(7B)의 폭(W2, T2)의 어느 쪽의 폭보다도 좁아져 있다. 또한, 인출 도체(14D)의 폭(L4)은, 인출 도체(14C)의 폭(L3)보다도 좁아져 있고, 인출 도체(14F)의 폭(L6)은, 인출 도체(14E)의 폭(L5)보다도 좁아져 있다. 이로써, 내부 전극(7)과 외부 전극(3)을 접속하는 도체 부분의 단면적이 좁혀지고, ESR의 향상이 한층 더 도모된다.
또한, 적층 콘덴서(1)에서는, 정전 용량부(11)에 있어서 접속되는 극성이 다른 내부 전극(7A) 및 내부 전극(7B)이 교대로 배치되어 있고, 내부 전극(7A)과 단자 도체(4A)를 접속하는 인출 도체(14A)와, 내부 전극(7B)과 단자 도체(4B)를 접속하는 인출 도체(14B)는, 적층체(2)의 서로 대향하는 측면(2c, 2d)을 향하여 반대 방향으로 신장하고 있다. 따라서, 도 2에 도시하는 바와 같이, 내부 전극(7A)에서의 용량 형성 영역과, 내부 전극(7B)에서의 용량 형성 영역에서는 흐르는 전류의 방향이 반대로 되고, 전류에 기인하여 발생하는 자계의 일부가 상쇄된다. 이로써, ESL을 저감하는 것이 가능해진다.
한편, 적층 콘덴서(1)에서는, ESR 제어부(12)에 있어서의 각 인출 도체(14C 내지 14F)의 폭(L3 내지 L6)이, 정전 용량부(11)에 있어서의 각 인출 도체(14A, 14B)의 폭(L1, L2)보다도 넓어져 있다. 따라서, 배럴 연마 등에 의한 적층체(2)의 연마 시에, 인출 도체(14C 내지 14F)의 단부를 적층체(2)의 단면(2a, 2b) 및 측면(2c, 2d)에 용이하게 노출시킬 수 있다.
또한, ESR 제어부(12)는, 정전 용량부(11)를 적층 방향으로 끼우도록 위치하고 있고, 각 인출 도체(14C 내지 14F)는, 적층체(2)의 능선 부분에 접근되어 있다. 적층체(2)의 능선 부분은, 연마의 진행이 다른 부분보다도 빠른 부분이다. 따라서, 적층체(2)의 능선 부분에 접근된 인출 도체(14C 내지 14F)는, 한층 더 확실하게 적층체(2)의 단면(2a, 2b) 및 측면(2c, 2d)에 노출된다. 이상에 의해, 적층 콘덴서(1)에서는, 오픈 불량을 효과적으로 억제할 수 있고, 제품의 수율이 향상된다.
또한, 적층 콘덴서(1)에서는, ESR 제어부(12)의 내부 전극(7)과, 상기 내부 전극(7)과 서로 이웃하는 정전 용량부(11)의 내부 전극(7)과의 사이의 거리(S1)가, 정전 용량부(11)에 있어서 서로 이웃하는 내부 전극(7, 7)간의 거리(S2)보다도, 10배 내지 100배 정도 길게 되어 있다. ESR 제어부(12)는, 인출 도체(14C 내지 14F)의 폭이 좁아져 있는 결과, 저항이 커지기 때문에, 리플(ripple)에 의한 발열이 우려된다. 따라서, 정전 용량부(11)의 내부 전극(7)과의 간격을 충분히 취함으로써, 방열성을 향상시킬 수 있다. 또한, 인출 도체(14C) 내지 인출 도체(14F)를 적층체(2)의 능선 부분에 한층 더 접근시키게 되기 때문에, 오픈 불량을 한층 더 확실하게 억제할 수 있다.
또한, 적층 콘덴서(1)에서는, 인출 도체(14D)가, 적층체(2)의 적층 방향에서 보아, 단자 도체(4B) 근처의 위치로부터 적층체(2)의 일단면(2a)에 노출되고, 인출 도체(14F)는, 적층체(2)의 적층 방향에서 보아, 단자 도체(4A) 근처의 위치로부터 적층체(2)의 타단면(2b)에 노출되어 있다. 이로써, 인출 도체(14D) 및 인출 도체(14F)가 적층체(2)의 각진 부분에 접근하기 때문에, 오픈 불량의 억제가 더욱 도모된다.
본 발명은 상기 실시형태에 한정되지 않는다. 예를 들면, 실장 시에 외부 전극 및 내부 전극에 접속하는 극성은, 상기 실시형태와 반전하고 있어도 좋다. 또한, 내부 전극(7, 7)간의 거리(S1)와 거리(S2)의 차는, 반드시 형성하지 않아도 좋고, 인출 도체(14D) 및 인출 도체(14F)는, 반드시 단자 도체(4B) 및 단자 도체(4A)에 접근하지 않아도 좋다.
또한, 상술한 실시형태에서는, ESR 제어부(12)의 내부 전극(7C) 및 내부 전극(7D)은, 인출 도체(14C) 내지 인출 도체(14F)만에 의해서 구성되어 있지만, 예를 들면 도 6에 도시하는 내부 전극(7G) 및 내부 전극(7H)과 같이, 인출 도체 외에 주전극부를 갖는 것이어도 좋다.
도 6a에 도시하는 예에서는, 복합층(5G)에서의 내부 전극(7G)은, 내부 전극(7A)에서의 주전극부(13A)의 외부 전극(3B)측의 대략 반부분과 대향하는 주전극부(13G)와, 주전극부(13G)와 단자 도체(4A)를 접속하는 인출 도체(14G)와, 주전극부(13G)와 외부 전극(3A)을 접속하는 인출 도체(14H)를 갖고 있다. 인출 도체(14G)는, 폭(L3)이 띠형상을 하고, 인출 도체(14H)는, 폭(L4)이 띠형상을 하고 있다.
도 6b에 도시하는 예에서는, 복합층(5H)에서의 내부 전극(7H)은, 내부 전극(7B)에서의 주전극부(13B)의 외부 전극(3A)측의 대략 반부분과 대향하는 주전극부(13H)와, 주전극부(13H)와 단자 도체(4B)를 접속하는 인출 도체(14I)와, 주전극부(13H)와 외부 전극(3B)을 접속하는 인출 도체(14J)를 갖고 있다. 인출 도체(14I)는, 폭(L5)의 띠형상을 하고, 인출 도체(14J)는, 폭(L6)의 띠형상을 하고 있다.
이와 같이, ESR 제어부(12)의 내부 전극(7G, 7H)에 주전극부(13G, 13H)를 형성함으로써, 정전 용량부(11)의 내부 전극(7A, 7B)의 주전극부(13A, 13B)와의 사이에서 용량 형성 영역이 형성되고, 적층 콘덴서(1)의 정전 용량을 한층 더 충분히 확보할 수 있다.
도 1은 본 발명에 따른 적층 콘덴서의 실장 구조의 일 실시형태를 도시하는 사시도.
도 2는 도 1에 도시한 적층 콘덴서의 층 구성을 도시하는 도면.
도 3은 도 1에 있어서의 III-III선 단면도.
도 4는 정전 용량부의 복합층을 도시하는 도면.
도 5는 ESR 제어부의 복합층을 도시하는 도면.
도 6은 변형예에 따른 ESR 제어부의 복합층을 도시하는 도면.
*도면의 주요 부분에 대한 부호의 설명*
1 : 적층 콘덴서 2 : 적층체
3A, 3B : 외부 전극 4A, 4B : 단자 도체
5 : 복합층 6 : 유전체층
7 : 내부 전극

Claims (5)

  1. 적층 콘덴서에 있어서:
    유전체층을 개재시켜 복수의 내부 전극이 적층된 적층체와,
    상기 적층체의 일단면 및 타단면에 각각 형성된 제 1 외부 전극 및 제 2 외부 전극과,
    상기 적층체의 상기 각 단면과 교차하는 측면에, 서로 대향하도록 각각 형성된 제 1 단자 도체 및 제 2 단자 도체를 구비하고,
    상기 적층체는,
    제 1 극성에 접속되는 제 1 내부 전극과, 제 2 극성에 접속되는 제 2 내부 전극이 적어도 일층의 상기 유전체층을 끼우고 교대로 배치되어 이루어지는 정전 용량부와,
    상기 정전 용량부의 적층 방향의 한쪽에 배치되고, 상기 제 1 극성에 접속되는 제 3 내부 전극과, 상기 정전 용량부의 적층 방향의 다른쪽에 배치되고, 상기 제 2 극성에 접속되는 제 4 내부 전극을 갖고 이루어지는 ESR 제어부를 갖고,
    상기 정전 용량부에서,
    상기 제 1 내부 전극은, 제 1 인출 도체를 통하여 상기 제 1 단자 도체에만 접속되고,
    상기 제 2 내부 전극은, 제 2 인출 도체를 통하여 상기 제 2 단자 도체에만 접속되고,
    상기 ESR 제어부에서,
    상기 제 3 내부 전극은, 제 3 인출 도체를 통하여 상기 제 1 단자 도체에만 접속되어 있는 동시에, 제 4 인출 도체를 통하여 상기 제 1 외부 전극에 접속되고,
    상기 제 4 내부 전극은, 제 5 인출 도체를 통하여 상기 제 2 단자 도체에 접속되어 있는 동시에, 제 6 인출 도체를 통하여 상기 제 2 외부 전극에 접속되고,
    상기 제 3 인출 도체 내지 상기 제 6 인출 도체의 폭은, 상기 제 1 내부 전극 및 상기 제 2 내부 전극의 폭보다도 좁고, 또한 상기 제 1 인출 도체 및 상기 제 2 인출 도체의 폭보다도 넓은 것을 특징으로 하는, 적층 콘덴서.
  2. 제 1 항에 있어서,
    상기 제 4 인출 도체의 폭은, 상기 제 3 인출 도체의 폭보다도 좁고, 상기 제 6 인출 도체의 폭은, 상기 제 5 인출 도체의 폭보다도 좁은 것을 특징으로 하는, 적층 콘덴서.
  3. 제 1 항 또는 제 2 항에 있어서,
    상기 ESR 제어부의 내부 전극과, 상기 내부 전극과 서로 이웃하는 상기 정전 용량부의 내부 전극과의 사이의 거리는, 상기 정전 용량부에서 서로 이웃하는 내부 전극간의 거리보다도 긴 것을 특징으로 하는, 적층 콘덴서.
  4. 제 1 항 또는 제 2 항에 있어서,
    상기 제 4 인출 도체는, 상기 적층체의 적층 방향에서 보아, 상기 제 2 단자 도체 근처의 위치로부터 상기 적층체의 상기 일단면에 노출되고,
    상기 제 6 인출 도체는, 상기 적층체의 적층 방향에서 보아, 상기 제 1 단자 도체 근처의 위치로부터 상기 적층체의 상기 타단면에 노출되어 있는 것을 특징으로 하는, 적층 콘덴서.
  5. 제 1 항 또는 제 2 항에 따른 적층 콘덴서를 기판에 실장하여 이루어지는 적층 콘덴서의 실장 구조에 있어서,
    상기 제 1 외부 전극 및 상기 제 2 외부 전극만이 상기 기판에 접합되어 있는 것을 특징으로 하는, 적층 콘덴서의 실장 구조.
KR1020090020585A 2008-03-14 2009-03-11 적층 콘덴서 및 적층 콘덴서의 실장 구조 KR101052437B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2008-066329 2008-03-14
JP2008066329A JP4450084B2 (ja) 2008-03-14 2008-03-14 積層コンデンサ及び積層コンデンサの実装構造

Publications (2)

Publication Number Publication Date
KR20090098698A KR20090098698A (ko) 2009-09-17
KR101052437B1 true KR101052437B1 (ko) 2011-07-29

Family

ID=40807173

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090020585A KR101052437B1 (ko) 2008-03-14 2009-03-11 적층 콘덴서 및 적층 콘덴서의 실장 구조

Country Status (6)

Country Link
US (1) US7907386B2 (ko)
EP (1) EP2101337B1 (ko)
JP (1) JP4450084B2 (ko)
KR (1) KR101052437B1 (ko)
CN (1) CN101533712B (ko)
TW (1) TWI413140B (ko)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7791896B1 (en) * 2007-06-20 2010-09-07 Teradata Us, Inc. Providing an embedded capacitor in a circuit board
JP5131263B2 (ja) * 2009-12-22 2013-01-30 Tdk株式会社 積層コンデンサ
JP5131264B2 (ja) * 2009-12-22 2013-01-30 Tdk株式会社 積層コンデンサ
JP5589429B2 (ja) * 2010-02-19 2014-09-17 Tdk株式会社 積層コンデンサ
JP5353757B2 (ja) * 2010-02-19 2013-11-27 Tdk株式会社 積層コンデンサ
JP5636687B2 (ja) * 2010-02-19 2014-12-10 Tdk株式会社 積層コンデンサ
KR101058697B1 (ko) 2010-12-21 2011-08-22 삼성전기주식회사 적층 세라믹 커패시터의 회로 기판 실장 구조, 실장 방법과 이를 위한 회로 기판의 랜드 패턴, 수평 방향으로 테이핑한 적층 세라믹 커패시터의 포장체 및 수평 방향 정렬방법
KR101462758B1 (ko) * 2013-01-29 2014-11-20 삼성전기주식회사 적층 세라믹 커패시터, 그 제조방법 및 적층 세라믹 커패시터가 내장된 인쇄회로기판
KR101504017B1 (ko) * 2013-07-11 2015-03-18 삼성전기주식회사 적층 세라믹 커패시터 및 그 실장 기판
KR101499724B1 (ko) 2013-11-08 2015-03-06 삼성전기주식회사 적층 세라믹 커패시터 및 그 실장 기판
US10204737B2 (en) 2014-06-11 2019-02-12 Avx Corporation Low noise capacitors
JP2017117865A (ja) * 2015-12-22 2017-06-29 株式会社村田製作所 コンデンサ及びコンデンサ内蔵基板

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100560830B1 (ko) 2002-06-11 2006-03-13 티디케이가부시기가이샤 적층 관통형 콘덴서
KR100571110B1 (ko) 2003-03-12 2006-04-13 티디케이가부시기가이샤 적층 콘덴서
KR100877485B1 (ko) 2005-09-27 2009-01-12 티디케이가부시기가이샤 관통형 적층 콘덴서 어레이

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3489728B2 (ja) * 1999-10-18 2004-01-26 株式会社村田製作所 積層コンデンサ、配線基板および高周波回路
JP3746989B2 (ja) 2001-12-03 2006-02-22 Tdk株式会社 積層コンデンサ
TWI266342B (en) * 2001-12-03 2006-11-11 Tdk Corp Multilayer capacitor
JP4187184B2 (ja) * 2002-02-28 2008-11-26 Tdk株式会社 電子部品
WO2004025673A1 (ja) * 2002-09-10 2004-03-25 Tdk Corporation 積層コンデンサ
JP4086812B2 (ja) * 2004-05-31 2008-05-14 Tdk株式会社 積層コンデンサ
US7428135B2 (en) * 2006-06-26 2008-09-23 Tdk Corporation Multilayer capacitor
JP4293560B2 (ja) * 2006-07-12 2009-07-08 Tdk株式会社 積層コンデンサアレイ
JP4354475B2 (ja) * 2006-09-28 2009-10-28 Tdk株式会社 積層コンデンサ
KR100887124B1 (ko) * 2007-08-06 2009-03-04 삼성전기주식회사 적층형 칩 커패시터
JP4539715B2 (ja) * 2007-12-20 2010-09-08 Tdk株式会社 積層コンデンサアレイ

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100560830B1 (ko) 2002-06-11 2006-03-13 티디케이가부시기가이샤 적층 관통형 콘덴서
KR100571110B1 (ko) 2003-03-12 2006-04-13 티디케이가부시기가이샤 적층 콘덴서
KR100877485B1 (ko) 2005-09-27 2009-01-12 티디케이가부시기가이샤 관통형 적층 콘덴서 어레이

Also Published As

Publication number Publication date
TWI413140B (zh) 2013-10-21
TW200949875A (en) 2009-12-01
CN101533712A (zh) 2009-09-16
KR20090098698A (ko) 2009-09-17
EP2101337B1 (en) 2013-11-27
US7907386B2 (en) 2011-03-15
JP2009224498A (ja) 2009-10-01
US20090231779A1 (en) 2009-09-17
EP2101337A1 (en) 2009-09-16
JP4450084B2 (ja) 2010-04-14
CN101533712B (zh) 2011-09-14

Similar Documents

Publication Publication Date Title
KR101052437B1 (ko) 적층 콘덴서 및 적층 콘덴서의 실장 구조
JP4378371B2 (ja) 積層コンデンサ
JP4374041B2 (ja) 積層コンデンサ
KR100884902B1 (ko) 적층 커패시터 및 그 실장구조
JP4299258B2 (ja) 積層コンデンサ
JP4166235B2 (ja) 積層コンデンサ
KR101010875B1 (ko) 적층 콘덴서
CN108364785B (zh) 层叠电容器及电子部件装置
JP5870674B2 (ja) 積層コンデンサアレイ
KR101386540B1 (ko) 적층 콘덴서
KR101020530B1 (ko) 적층 콘덴서 어레이
KR101051620B1 (ko) 적층 콘덴서
JP5170066B2 (ja) 積層コンデンサ
KR101026649B1 (ko) 적층 콘덴서
JP2014183241A (ja) 貫通型コンデンサ
JP2021015962A (ja) 積層型キャパシタ及びその実装基板
KR101027308B1 (ko) 적층 콘덴서 어레이
JP6459717B2 (ja) 積層セラミックコンデンサ
JP5170065B2 (ja) 積層コンデンサ
JP2020061430A (ja) 積層コンデンサ
JP2019004070A (ja) コンデンサユニット及び電子部品
JP2019165143A (ja) 積層コンデンサ、電子部品装置及び積層コンデンサの実装方法
KR20070035448A (ko) 관통형 적층 콘덴서 어레이

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20140716

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20150618

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20160617

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20170616

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20180628

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20190627

Year of fee payment: 9