KR100749231B1 - 반도체 장치 - Google Patents
반도체 장치 Download PDFInfo
- Publication number
- KR100749231B1 KR100749231B1 KR1020040061038A KR20040061038A KR100749231B1 KR 100749231 B1 KR100749231 B1 KR 100749231B1 KR 1020040061038 A KR1020040061038 A KR 1020040061038A KR 20040061038 A KR20040061038 A KR 20040061038A KR 100749231 B1 KR100749231 B1 KR 100749231B1
- Authority
- KR
- South Korea
- Prior art keywords
- type well
- well
- type
- deep
- semiconductor device
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 17
- 239000000758 substrate Substances 0.000 claims abstract description 15
- 230000003071 parasitic effect Effects 0.000 abstract description 27
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 abstract description 13
- 229910052710 silicon Inorganic materials 0.000 abstract description 13
- 239000010703 silicon Substances 0.000 abstract description 13
- 238000010586 diagram Methods 0.000 description 3
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/08—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
- H01L27/085—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
- H01L27/088—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
- H01L27/092—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/08—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
- H01L27/085—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
- H01L27/088—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
- H01L27/092—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
- H01L27/0921—Means for preventing a bipolar, e.g. thyristor, action between the different transistor regions, e.g. Latchup prevention
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/08—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
- H01L27/085—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
- H01L27/088—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
- H01L27/092—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
- H01L27/0928—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors comprising both N- and P- wells in the substrate, e.g. twin-tub
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
기생 사이리스터의 도통을 방지함으로써 래치 업의 발생을 방지하고, 레이아웃 면적을 축소할 수 있는 트리플 웰 구조의 CMOS 반도체 장치를 제공한다. P형 실리콘 기판(20)과, P형 실리콘 기판(20) 표면에 서로 이격하여 형성된 깊은 N형 웰(13) 및 깊은 N형 웰(14)과, 깊은 N형 웰(13)에 형성된 P형 웰(11)과, 깊은 N형 웰(14) 내에 형성된 얕은 N형 웰(12)과, P형 웰(11) 표면에 형성된 N채널형 MOS 트랜지스터 Mn과, 얕은 N형 웰(12) 표면에 형성된 P채널형 MOS 트랜지스터 Mp를 갖는다.
기생 사이리스터, 트리플 웰 구조, 바이폴라 트랜지스터
Description
도 1은 본 발명의 실시예에 따른 트리플 웰 구조의 CMOS 반도체 장치의 단면도.
도 2는 본 발명의 실시예에 따른 트리플 웰 구조의 CMOS 반도체 장치의 단면도.
도 3은 본 발명의 실시예에 따른 트리플 웰 구조에서의 기생적인 바이폴라 트랜지스터의 접속 관계를 도시하는 회로도.
도 4는 종래예에 따른 트리플 웰 구조의 CMOS 반도체 장치의 단면도.
도 5는 종래예에 따른 트리플 웰 구조에서의 기생적인 바이폴라 트랜지스터의 접속 관계를 도시하는 회로도.
<도면의 주요 부분에 대한 부호의 설명>
11, 22 : P형 웰
12, 23 : 얕은 N형 웰
13 : 깊은 N형 웰
14 : N형 웰
20 : P형 실리콘 기판
29, 30 : 소스
본 발명은 CMOS 반도체 장치에 관한 것으로, 특히 트리플 웰 구조의 CMOS 반도체 장치에서의 래치 업 대책에 관한 것이다.
종래부터, 트리플 웰 구조의 CMOS 반도체 장치가 알려져 있다. 도 4는 그와 같은 트리플 웰 구조의 CMOS 반도체 장치를 도시하는 단면도이다.
참조 부호 20은 P형 실리콘 기판이다. 참조 부호 21은 깊은 N형 웰로, P형 실리콘 기판(20) 표면에 형성되어 있다. 참조 부호 22는 P형 웰로, 깊은 N형 웰(21) 내에 형성되어 있다. 참조 부호 23은 얕은 N형 웰로, P형 웰(22)에 인접하여, 깊은 N형 웰(21) 표면에 형성되어 있다. 참조 부호 24는 N+층으로, 깊은 N형 웰(21)의 단부 표면에 형성되어 있다. N+층(24)에는 전원 전위 VDD가 인가되어 있다.
그리고, P형 웰(22) 표면에 N채널형 MOS 트랜지스터 Mn이 형성됨과 함께, 얕은 N형 웰(23) 표면에 P채널형 MOS 트랜지스터 Mp가 형성되어 있다.
N채널형 MOS 트랜지스터 Mn은, P형 웰(22) 표면에 형성된 드레인(27), 게이트 산화막, 게이트 전극(28), 소스(29)로 구성되어 있다. 참조 부호 25는 P+층으로, P형 웰(22) 표면에 형성되어 있다. P+층(25)은 접지 전압 VSS에 접속되어, P형 웰(22)의 전위를 접지 전압 VSS로 설정하고 있다.
P채널형 MOS 트랜지스터 Mp는 깊은 N형 웰(21) 표면에 형성된 소스(30), 게 이트 산화막, 게이트 전극(31), 드레인(32)으로 구성되어 있다. N+층(26)은 전원 전위 VDD에 접속되어, 얕은 N형 웰(23)의 전위를 전원 전위 VDD로 설정하고 있다.
이와 같이, 종래의 트리플 웰 구조의 CMOS 반도체 장치에서는, 1개의 깊은 N형 웰(21) 내에, P형 웰(22) 및 얕은 N형 웰(23)이 형성되어 있다.
또, 선행 기술 문헌으로서 이하의 특허 문헌 1이 있다.
특허 문헌 1 : 일본 특개 2002-222869호 공보
그러나, 종래의 트리플 웰 구조의 CMOS 반도체 장치에서는, 기생적인 바이폴라 트랜지스터에 의해 사이리스터가 형성되어, 래치 업에 약하다고 하는 문제가 있었다. 이 문제에 대하여 자세히 설명한다.
도 4에 도시한 바와 같이, 기생적인 바이폴라 트랜지스터 Bip41은, 얕은 N형 웰(23), 소스(30), P형 웰(22)로 구성되어 있다. 얕은 N형 웰(23)은 베이스, 소스(30)는 에미터, P형 웰(22)은 콜렉터로 되어 PNP형 바이폴라 트랜지스터 Bip41을 형성하고 있다.
또한, 기생적인 바이폴라 트랜지스터 Bip42는, P형 웰(22), 소스(29), 얕은 N형 웰(23)로 구성되어 있다. P형 웰(22)은 베이스, 소스(29)는 에미터, 얕은 N형 웰(23)은 콜렉터로 되어 NPN형 바이폴라 트랜지스터 Bip42를 형성하고 있다.
이 때문에, 도 5에 도시한 바와 같이, 기생적인 바이폴라 트랜지스터 Bip41과 기생적인 바이폴라 트랜지스터 Bip42에 의해 래치 업의 원인이 되는 기생 사이리스터 구조가 형성되게 된다. 그래서, 래치 업을 방지하기 위해서, 종래 바이폴 라 트랜지스터 Bip41, Bip42의 베이스 폭 WB1, WB2(도 4 참조)를 넓히는 대책이 행해지고 있다. 그러나, 베이스 폭 WB1, WB2를 넓히면, 레이아웃 면적이 증대하게 된다.
그래서, 본 발명은 이러한 기생 사이리스터가 도통하는 것을 방지함으로써 래치 업을 방지하고, 레이아웃 면적을 축소할 수 있는 트리플 웰 구조의 CMOS 반도체 장치를 제공하는 것을 목적으로 한다.
본 발명의 트리플 웰 구조의 CMOS 반도체 장치는, 깊은 N형 웰(21)을 분리함으로써, 기생 사이리스터가 도통하지 않도록 하여, 래치 업 강도를 향상시킨 것이다.
<실시예>
다음에 본 발명의 실시예에 대하여, 도면을 참조하여 자세히 설명한다.
도 1은 실시예에 따른 CMOS 반도체 장치의 단면도이다.
도 1에서, 도 4와 동일한 구성 부분에 대해서는 동일한 부호를 붙여서 설명을 생략한다. 참조 부호 13은 깊은 N형 웰로, P형 실리콘 기판(20) 표면에 형성되어 있다. 참조 부호 11은 P형 웰로, 깊은 N형 웰(13) 내에 형성되어 있다. 참조 부호 14는 깊은 N형 웰로, P형 실리콘 기판(20) 표면에 형성되어 있다. 참조 부호 12는 얕은 N형 웰로, 깊은 N형 웰(14) 내에 형성되어 있다. 그리고, P형 웰(11) 표면에 N채널형 MOS 트랜지스터 Mn이 형성되어 있고, 얕은 N 웰(12) 표면에 P채널형 MOS 트랜지스터 Mp가 형성되어 있다.
본 실시예의 특징으로 하는 점은, 깊은 N형 웰(13)과 깊은 N형 웰(14)이 이격되어 있는 점이다. 이에 의해, 기생 사이리스터가 도통하는 것을 방지하여, 래치 업을 방지할 수 있다. 또한, 종래 기술에서의 베이스 폭 WB1, WB2에 상당하는 거리 D1, D2를 넓히지 않고(WB1>D1, WB2>D2) 래치 업을 방지할 수 있기 때문에, 레이아웃 면적의 축소를 할 수 있다. 이하에, 본 실시예에서, 기생 사이리스터가 도통하지 않는 이유에 대하여 자세히 설명한다.
도 2는 기생적인 바이폴라 트랜지스터가 형성되어 있는 형태를 도시하는 단면도이다. 도 3은 도 2의 기생적인 바이폴라 트랜지스터의 접속을 도시하는 회로도이다.
도 2, 도 3에서, 기생적인 바이폴라 트랜지스터 Bip1, 기생적인 바이폴라 트랜지스터 Bip2, 기생적인 바이폴라 트랜지스터 Bip3, 기생적인 바이폴라 트랜지스터 Bip4가 도시되어 있다.
기생적인 바이폴라 트랜지스터 Bip1은, 얕은 N형 웰(12) 및 깊은 N형 웰(14), 소스(30), P형 실리콘 기판(20)으로 구성되어 있다. 얕은 N형 웰(12) 및 깊은 N형 웰(14)은 베이스, 소스(30)는 에미터, P형 실리콘 기판(20)은 콜렉터로 되어 PNP형 바이폴라 트랜지스터 Bip1이 형성되어 있다.
또한, 기생적인 바이폴라 트랜지스터 Bip2는, P형 실리콘 기판(20), 깊은 N형 웰(13), 얕은 N형 웰(12) 및 깊은 N형 웰(14)로 구성되어 있다. P형 실리콘 기판(20)은 베이스, 깊은 N형 웰(13)은 에미터, 얕은 N형 웰(12) 및 깊은 N형 웰(14)은 콜렉터로 되어 NPN형 바이폴라 트랜지스터가 형성되어 있다.
또한, 기생적인 바이폴라 트랜지스터 Bip3은, P형 웰(11), 소스(29), 깊은 N형 웰(13)로 구성되어 있다. P형 웰(11)은 베이스, 소스(29)는 에미터, 깊은 N형 웰(13)은 콜렉터로 되어 NPN형 바이폴라 트랜지스터 Bip3이 형성되어 있다.
또한, 기생적인 바이폴라 트랜지스터 Bip4는, 깊은 N형 웰(13), P형 웰(11), P형 실리콘 기판(20)으로 구성되어 있다. 깊은 N형 웰(13)은 베이스, P형 웰(11)은 에미터, P형 실리콘 기판(20)은 콜렉터로 되어 PNP형 바이폴라 트랜지스터 Bip4가 형성되어 있다.
도 3에 도시된 바와 같이, 기생 트랜지스터 Bip1 및 Bip2에 의해서 기생 사이리스터가 형성되지만, 그 양단 전위가 모두 VDD이기 때문에, 기생 사이리스터는 도통하지 않는다. 따라서, 래치 업의 발생을 방지하여, 레이아웃 면적을 축소할 수 있다. 또, 본 실시예에서, 2개의 깊은 N형 웰(13, 14)은, 동일한 전위(전원 전위 VDD)로 바이어스되어 있다.
즉, 본 실시예에서는, 동일한 전위로 바이어스된 2개의 깊은 N형 웰(13, 14)을 일체화하지 않고, 서로 이격됨으로써 래치 업의 발생을 방지한 것이다.
본 발명에 따르면, 트리플 웰 구조의 CMOS 반도체 장치에서, 래치 업을 방지함과 함께, 패턴 면적을 축소하는 것이 가능하게 된다.
Claims (2)
- 제1 도전형 반도체 기판과, 상기 반도체 기판 표면에 서로 이격하여 형성된 제2 도전형의 제1 및 제2 웰과, 상기 제1 웰 내에 형성된 제1 도전형의 제3 웰과, 상기 제2 웰 내에 형성된 제2 도전형의 제4 웰과, 상기 제3 웰의 표면에 형성된 제2 도전 채널형 MOS 트랜지스터와, 상기 제4 웰의 표면에 형성된 제1 도전 채널형 MOS 트랜지스터를 포함하고,상기 제1 웰과 상기 제2 웰이 동일 전위로 바이어스된 것을 특징으로 하는 CMOS 반도체 장치.
- 삭제
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003288153 | 2003-08-06 | ||
JPJP-P-2003-00288153 | 2003-08-06 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050016107A KR20050016107A (ko) | 2005-02-21 |
KR100749231B1 true KR100749231B1 (ko) | 2007-08-13 |
Family
ID=34213282
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040061038A KR100749231B1 (ko) | 2003-08-06 | 2004-08-03 | 반도체 장치 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7345345B2 (ko) |
JP (1) | JP5079974B2 (ko) |
KR (1) | KR100749231B1 (ko) |
CN (1) | CN100435240C (ko) |
TW (1) | TWI256724B (ko) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4530823B2 (ja) * | 2004-12-02 | 2010-08-25 | 三洋電機株式会社 | 半導体装置及びその製造方法 |
US20070041144A1 (en) * | 2005-05-23 | 2007-02-22 | Clement Szeto | Method for reducing substrate noise from penetrating noise sensitive circuits |
CN101238580B (zh) * | 2005-08-18 | 2010-06-16 | 富士通微电子株式会社 | 半导体器件及其制造方法 |
KR100688588B1 (ko) | 2006-02-27 | 2007-03-02 | 삼성전자주식회사 | 래치-업의 발생을 방지할 수 있는 cmos 반도체 장치 |
JP5036234B2 (ja) | 2006-07-07 | 2012-09-26 | 三菱電機株式会社 | 半導体装置 |
US7847581B2 (en) * | 2008-04-03 | 2010-12-07 | Stmicroelectronics (Rousset) Sas | Device for protecting an integrated circuit against a laser attack |
JP5259246B2 (ja) * | 2008-05-09 | 2013-08-07 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
DE102008047850B4 (de) * | 2008-09-18 | 2015-08-20 | Austriamicrosystems Ag | Halbleiterkörper mit einer Schutzstruktur und Verfahren zum Herstellen derselben |
JP5896682B2 (ja) | 2011-10-18 | 2016-03-30 | ルネサスエレクトロニクス株式会社 | 半導体集積回路装置 |
US9287253B2 (en) * | 2011-11-04 | 2016-03-15 | Synopsys, Inc. | Method and apparatus for floating or applying voltage to a well of an integrated circuit |
JP5725230B2 (ja) * | 2014-04-09 | 2015-05-27 | 株式会社デンソー | 半導体装置 |
JP6118923B2 (ja) * | 2016-01-26 | 2017-04-19 | ルネサスエレクトロニクス株式会社 | 半導体集積回路装置 |
US9633992B1 (en) * | 2016-02-23 | 2017-04-25 | Vanguard International Semiconductor Corporation | Electrostatic discharge protection device |
CN108878417B (zh) * | 2018-07-05 | 2020-10-30 | 江南大学 | 一种高维持mos辅助触发scr结构的瞬态电压抑制器 |
KR102482194B1 (ko) * | 2018-08-24 | 2022-12-27 | 삼성전기주식회사 | 삽입손실이 개선된 cmos 트랜지스터의 배치 구조 |
CN110534512B (zh) * | 2019-09-07 | 2023-02-07 | 电子科技大学 | 一种抗闩锁版图结构 |
CN118213372B (zh) * | 2024-05-21 | 2024-08-23 | 天水天光半导体有限责任公司 | 16位透明锁存器 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19990062383A (ko) * | 1997-12-19 | 1999-07-26 | 아끼구사 나오유끼 | 반도체장치 및 그 제조방법 |
KR20000041323A (ko) * | 1998-12-22 | 2000-07-15 | 윤종용 | 트리플 웰 구조를 갖는 반도체 장치의 제조 방법 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62155555A (ja) * | 1985-09-18 | 1987-07-10 | Sony Corp | 相補型mosトランジスタ |
US4761571A (en) * | 1985-12-19 | 1988-08-02 | Honeywell Inc. | Memory circuit enchancement to stablize the signal lines with additional capacitance |
JPH05326862A (ja) * | 1992-05-14 | 1993-12-10 | Fujitsu Ltd | 半導体装置 |
KR940003026A (ko) * | 1992-07-13 | 1994-02-19 | 김광호 | 트리플웰을 이용한 반도체장치 |
JPH06232355A (ja) * | 1993-02-02 | 1994-08-19 | Hitachi Ltd | Mos半導体製造装置 |
JPH08149011A (ja) * | 1994-11-18 | 1996-06-07 | Mitsubishi Electric Corp | 電流加算型ディジタル/アナログ変換器 |
JP3196714B2 (ja) * | 1998-03-05 | 2001-08-06 | 日本電気株式会社 | トリプルウェル構造の半導体集積回路の製造方法 |
JP2000101045A (ja) * | 1998-07-23 | 2000-04-07 | Mitsubishi Electric Corp | 半導体装置 |
US6432761B1 (en) * | 1999-10-01 | 2002-08-13 | Microchip Technology Incorporated | Apparatus and method for independent threshold voltage control of memory cell and select gate in a split-EEPROM |
US6376870B1 (en) * | 2000-09-08 | 2002-04-23 | Texas Instruments Incorporated | Low voltage transistors with increased breakdown voltage to substrate |
JP2002222869A (ja) * | 2001-01-23 | 2002-08-09 | Fuji Electric Co Ltd | 半導体集積回路装置およびその製造方法 |
US6791883B2 (en) * | 2002-06-24 | 2004-09-14 | Freescale Semiconductor, Inc. | Program and erase in a thin film storage non-volatile memory |
-
2004
- 2004-07-07 TW TW093120316A patent/TWI256724B/zh not_active IP Right Cessation
- 2004-07-15 CN CNB2004100696230A patent/CN100435240C/zh not_active Expired - Fee Related
- 2004-07-26 JP JP2004217318A patent/JP5079974B2/ja not_active Expired - Fee Related
- 2004-08-03 KR KR1020040061038A patent/KR100749231B1/ko not_active IP Right Cessation
- 2004-08-04 US US10/910,768 patent/US7345345B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19990062383A (ko) * | 1997-12-19 | 1999-07-26 | 아끼구사 나오유끼 | 반도체장치 및 그 제조방법 |
KR20000041323A (ko) * | 1998-12-22 | 2000-07-15 | 윤종용 | 트리플 웰 구조를 갖는 반도체 장치의 제조 방법 |
Also Published As
Publication number | Publication date |
---|---|
TW200507236A (en) | 2005-02-16 |
CN100435240C (zh) | 2008-11-19 |
US20050045953A1 (en) | 2005-03-03 |
KR20050016107A (ko) | 2005-02-21 |
JP5079974B2 (ja) | 2012-11-21 |
CN1581354A (zh) | 2005-02-16 |
JP2005072566A (ja) | 2005-03-17 |
TWI256724B (en) | 2006-06-11 |
US7345345B2 (en) | 2008-03-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100749231B1 (ko) | 반도체 장치 | |
US7812402B2 (en) | Semiconductor device | |
US5581103A (en) | Semiconductor integrated circuit device with input-protecting circuit | |
KR100976410B1 (ko) | 정전기 방전 장치 | |
TWI409930B (zh) | 靜電放電保護之架構 | |
KR100789308B1 (ko) | 반도체장치 | |
US8597993B2 (en) | Electrostatic discharge (ESD) device and method of fabricating | |
JP4122203B2 (ja) | 半導体装置の静電荷放電回路構造体 | |
US7106568B2 (en) | Substrate-triggered ESD circuit by using triple-well | |
JP2959528B2 (ja) | 保護回路 | |
US6876041B2 (en) | ESD protection component | |
US6670678B2 (en) | Semiconductor device having ESD protective transistor | |
JPH0654797B2 (ja) | Cmos半導体装置 | |
JP2005045016A (ja) | 半導体集積回路 | |
US5357126A (en) | MOS transistor with an integrated protection zener diode | |
TWI784502B (zh) | 靜電放電防護電路 | |
KR100379286B1 (ko) | 보호 회로를 구비한 반도체 장치 | |
US5969391A (en) | Complementary insulated-gate field-effect transistors having improved anti-latchup characteristic | |
KR100842340B1 (ko) | 반도체 집적회로 장치 | |
JP2007019413A (ja) | 保護回路用半導体装置 | |
US5892263A (en) | CMOS device connected to at least three power supplies for preventing latch-up | |
JPH044755B2 (ko) | ||
KR19990074584A (ko) | 정전방전 보호 회로를 갖는 반도체 소자 | |
JP2000208712A (ja) | 半導体装置の静電保護装置 | |
JP2003179226A (ja) | 半導体集積回路装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application | ||
J201 | Request for trial against refusal decision | ||
J301 | Trial decision |
Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20061026 Effective date: 20070628 |
|
S901 | Examination by remand of revocation | ||
GRNO | Decision to grant (after opposition) | ||
GRNT | Written decision to grant | ||
G170 | Re-publication after modification of scope of protection [patent] | ||
FPAY | Annual fee payment |
Payment date: 20120727 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20130729 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |