KR100643065B1 - 솔더링 가능한 패드 및 와이어 본딩 가능한 패드를 구비하는 금속 재배치 층 - Google Patents

솔더링 가능한 패드 및 와이어 본딩 가능한 패드를 구비하는 금속 재배치 층 Download PDF

Info

Publication number
KR100643065B1
KR100643065B1 KR1020027005741A KR20027005741A KR100643065B1 KR 100643065 B1 KR100643065 B1 KR 100643065B1 KR 1020027005741 A KR1020027005741 A KR 1020027005741A KR 20027005741 A KR20027005741 A KR 20027005741A KR 100643065 B1 KR100643065 B1 KR 100643065B1
Authority
KR
South Korea
Prior art keywords
layer
metal
metal layer
over
depositing
Prior art date
Application number
KR1020027005741A
Other languages
English (en)
Other versions
KR20020044590A (ko
Inventor
람켄엠.
코바츠줄리어스에이.
Original Assignee
아트멜 코포레이숀
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아트멜 코포레이숀 filed Critical 아트멜 코포레이숀
Publication of KR20020044590A publication Critical patent/KR20020044590A/ko
Application granted granted Critical
Publication of KR100643065B1 publication Critical patent/KR100643065B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/60Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/525Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53228Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53228Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
    • H01L23/53238Additional layers associated with copper layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/0212Auxiliary members for bonding areas, e.g. spacers
    • H01L2224/02122Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
    • H01L2224/02163Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body on the bonding area
    • H01L2224/02165Reinforcing structures
    • H01L2224/02166Collar structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04042Bonding areas specifically adapted for wire connectors, e.g. wirebond pads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05554Shape in top view being square
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05617Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05624Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05644Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05647Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05655Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05663Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05664Palladium [Pd] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05663Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05669Platinum [Pt] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/731Location prior to the connecting process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01022Titanium [Ti]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01028Nickel [Ni]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/4913Assembling to base an electrical component, e.g., capacitor, etc.
    • Y10T29/49139Assembling to base an electrical component, e.g., capacitor, etc. by inserting component lead or terminal into base aperture
    • Y10T29/4914Assembling to base an electrical component, e.g., capacitor, etc. by inserting component lead or terminal into base aperture with deforming of lead or terminal
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49147Assembling terminal to base
    • Y10T29/49151Assembling terminal to base by deforming or shaping
    • Y10T29/49153Assembling terminal to base by deforming or shaping with shaping or forcing terminal into base aperture
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base
    • Y10T29/49162Manufacturing circuit on or in base by using wire as conductive path
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49204Contact or terminal manufacturing
    • Y10T29/49208Contact or terminal manufacturing by assembling plural parts
    • Y10T29/4921Contact or terminal manufacturing by assembling plural parts with bonding
    • Y10T29/49211Contact or terminal manufacturing by assembling plural parts with bonding of fused material
    • Y10T29/49213Metal
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49204Contact or terminal manufacturing
    • Y10T29/49208Contact or terminal manufacturing by assembling plural parts
    • Y10T29/49222Contact or terminal manufacturing by assembling plural parts forming array of contacts or terminals

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Wire Bonding (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

재배치 금속 피복 구조는 복수 개의 땜납 범프(122)와, 기존의 본드 패드(102) 외의 복수 개의 와이어 본드 패드(132)를 조합하여 특히 플립-칩의 용도로서 반도체 소자의 접속성을 향상시킨다. 이의 제조 방법은 재배치 증착 단계 동안에 추가의 본드 패드를 형성하는 단계를 포함한다. 재배치 층에 사용된 금속(204, 206, 208)은 땜납 범프를 형성하기 위한 솔더링 가능한 표면과, 와이어 본딩을 위한 본딩 가능한 표면을 제공한다.

Description

솔더링 가능한 패드 및 와이어 본딩 가능한 패드를 구비하는 금속 재배치 층{METAL REDISTRIBUTION LAYER HAVING SOLDERABLE PADS AND WIRE BONDABLE PADS}
본 발명은 일반적으로 반도체 소자에 관한 것이며, 보다 구체적으로는 금속 재배치 층에 관한 것이다.
현대의 집적 회로(IC) 응용품은 통상적으로 높은 I/O 핀아웃이 요구된다. 그러나, 높은 핀아웃은 종래의 와이어 본딩된 패키지 또는 TAB IC 패키지와 관련하여 여러 가지 문제점을 유발하고 있다. 와이어 본딩 및 TAB 패키징은 복수의 다이 본드 패드가 반도체 다이의 외주 주위에 배치될 것을 필요로 한다. I/O 개수를 늘려, 증대하는 기능성에 적응하는 한편, 다이 사이즈는 다소 변화되지 않는 상태로 지속되고 있는데, 이는 프로세싱 기술이 향상하여 소자의 형상을 계속 축소시키기 때문이다. 결론적으로, 와이어 본딩 기법에 대한 최소 본드 피치의 한계가 있다.
땜납 범프 어레이(solder bump array)의 발전으로 인해, 복수의 반도체 다이에 대한 핀아웃 용량은, 다이 자체의 표면 영역을 소정 범위의 본드 자리를 제공하는 데에 이용함으로써 현저하게 증가되어 왔다. 이러한 핀아웃 구조의 핵심 요소는 금속 재배치 층을 사용하는 것이다. 이 재배치 층은 완성된 반도체 다이 위에 배치되어 있는 중간 접속 층이다. 이 중간 접속 층으로부터, 그 아래에서 다이 외주 주위에 통상적으로 배치되어 있는 복수의 다이 본드 패드까지 전기적인 접속이 이루어진다. 이 중간 접속부는 다이의 주변으로부터 다이의 표면 영역 전체에 걸쳐 복수의 본드 패드를 재배치하는 역할을 하며, 따라서 다이의 I/O 핀아웃을 더 높일 수 있다.
핀아웃 필요성이 계속해서 증가함에 따라, 땜납 범프 형성 방법을 와이어 본딩 기법과 결합시켜 훨씬 높은 핀아웃 용량을 제공할 필요성이 있다. 그러나, 각각의 기법용으로 사용된 재료들은 서로 배타적이다. 땜납 범프에 적합한 재료들은 기계적인 접착 특성이 나쁘며, 이에 따라 와이어 본딩에 부적합하다. 예를 들면, 구리는 우수한 납땜용 재료이지만, 와이어 본딩용으로는 잘 선택되지 않는다. 그 이유로는 구리가 불량한 본딩 특성을 제공하는 산화물 층을 쉽게 형성한다는 점에 있다. 적합한 본딩이 행해질 환경을 제공할 수 있지만, 그렇게 하는 비용이 너무 고가(高價)였기 때문에, 그 프로세스는 결코 발전하지 못했다.
유사하게는, 우수한 와이어 본딩 능력을 제공하는 재료들도 일반적으로 솔더링을 실시하면 불만족스럽게 된다. 예컨대, 알루미늄은 본딩용으로서 우수한 재료이다. 그러나, 알루미늄 전체에 형성되는 산화물 층은 강력한 땜납 결합을 얻기 위해 반드시 제거되어야 한다. 이 산화물 층을 제거하기 위한 부식제는 극도의 공격성을 띠기 때문에 산화물 층 외에도 그 아래에 있는 알루미늄의 여러 부분을 부식시켜 제거하는 경향이 있다. 이러한 과도한 부식은 벌크 알루미늄(bulk aluminum)을 사용하는 경우에는 허용될 수 있지만, 박막 알루미늄 구조의 경우에는 문제가 되는데, 이는 매우 적은 알루미늄으로 출발하기 때문이다.
따라서, 땜납 범프 형성 및 와이어 본딩 양자에 유용할 수 있는 재배치 금속 피복에 대한 요구가 있다. 기존의 재배치 금속 피복 방법과 잘 통합하는 프로세스를 포함하고, 땜납 범프와 와이어 본드 구조를 제공하는 것이 바람직하다.
본 발명의 재배치 금속 피복 구조는 종래의 땜납 범프와, 반도체 다이에 존재하는 본드 패드를 재배치하는 역할을 할 수 있는 새로운 와이어 본드 패드를 조합하고 있다. 이것은 특히 플립-칩의 용도로서 소자에 대한 접속 기회를 향상시킨다.
본 발명에 따른 재배치 금속 피복의 형성은 제1 부동태 층을 증착하는 단계와, 필요에 따라 하위 본드 패드에 이르는 다수의 개구를 형성하는 단계를 포함한다. 이 후에, 이 제1 부동태 층 위에 3종 금속 층이 전체적으로 증착 및 에칭되어, 필요한 복수의 재배치 트레이스(redistribution trace)를 형성한다. 이와 동시에, 추가의 와이어 본드 패드도 마찬가지로 패터닝된다. 제2 부동태가 증착 및 에칭되어 땜납 범프가 형성될 지점에서, 그리고 추가된 와이어 본드 패드에 대응하는 지점에서 하위 금속 피복 위에 있는 영역을 노출시킨다. 다음에, 땜납 범프가 형성된다. 하나의 실시 형태에서, 후속하는 에칭 단계가 행해져 추가된 와이어 본드 패드의 지점에서 3종 금속 층 중 아래에 있는 금속 층을 노출시킨다.
도 1은 하위 와이어 본드 패드와 금속 재배치 층을 보여주고 있는 통상적인 IC 소자의 평면도이다.
도 2a-2i는 본 발명에 따른 재배치 층을 형성하는 프로세스 단계를 보여주는 도면이다.
도 3a-3c는 본 발명의 여러가지 태양을 더 잘 이해시키기 위해 프로세싱 동안 중간 결과를 보여주는 사시도이다.
도 1을 참조하면, 본 발명은 재배치 층에 있는 땜납 범프와 와이어 본드 패드를 조합시킨 재배치 금속 피복을 가진 구조에 관한 것이다. 반도체 소자(100)는 은선(隱線)으로 도시되어 있는 복수 개의 와이어 본드 패드(102)가 표면에 형성되어 있는 기초 기재로 이루어져 있다. 금속 피복 층은 하위 와이어 본드 패드(102)와 전기적으로 접촉되어 있는 제1 단부를 가진 복수 개의 트레이스(142-148)를 포함한다. 이들 트레이스를 따라 배치된 것은 땜납 범프(122)와 추가의 와이어 본드 패드(132-138)이다. 이들 땜납 범프와 추가의 패드는 트레이스에 의해 반도체 소자의 표면 전체에 효과적으로 "재배치되어" 있으며, 이에 의해 핀아웃 개수가 더 많아진다. I/O 핀 패킹 밀도를 더 높이려면, 재배치 층에 있는 땜납 범프를 땜납 범프의 어레이로서 배열하면 된다. 이들 추가의 와이어 본드 패드(132-138)는 최초 본드 패드(102)의 지점을 제외한 다수의 위치에서 기재와 IC 패키지 사이의 와이어 본딩을 허용한다. 이것은 후술하는 바와 같이 적층된 칩 구조에서 특히 유리하다.
도 2a-2i는 본 발명의 프로세싱 단계를 보여주고 있다. 이들 도면은 도 1의 2-2 관찰선을 따라 취한 것이고, 재배치 금속 피복이 형성되는 방식을 보여주고 있다. 도 2a는 거의 완성된 반도체 웨이퍼(104)로부터 출발한다. 이 웨이퍼는 필수 구성 요소인 기재 층과, 이 기재 층과 관련하여 IC 패키지에서 접속에 필요한 와이어 본드 I/O 패드(102)를 비롯하여 그 의도한 기능에 맞는 회로망을 충분하게 형성할 다수의 금속 층과 절연 층을 포함한다는 것이 이해될 것이다.
도 2b에서는, 유전재로 구성된 부동태 층(202)이 웨이퍼(104)의 상면 전체에 증착되어 있다. 수 많은 절연재 중에서 어떤 것이라도 이용될 수 있다. 예컨대, 부동태 층(202)용으로는 감광성 벤조사이클로부탄(BCB)이 사용되었다.
공지된 포토리소그래픽 기법 및 에칭 기법을 사용하여 아래에 있는 와이어 본드 패드(102)까지 비아(212)를 형성한다(도 2c 참조). 다음에, 이러한 에칭된 부동태 층(202) 위에 3개 층의 금속 구조물(240)을 전체적으로 증착한다(도 2d 참조). 통상적으로, 이것은 스퍼터링 방법에 의해 달성되며, 이 경우 각각의 층은 1회에 하나씩 스퍼터링된다. 먼저, 알루미늄 층(204)이 스퍼터링된다. 다음에, 니켈 타겟을 사용하여 이 알루미늄 층 위에 니켈 층(206)을 스퍼터링 증착한다. 마지막으로, 구리 타겟을 제공하여 이 니켈 층 위에 구리 층(208)을 증착한다. 상기 알루미늄 층은 부착 층으로서 역할을 하지만, 상기 니켈 층은 구리 층과 알루미늄 층 사이의 장벽 층으로서 역할을 한다.
다음에, 상기 3종 금속 층(240)을 포토리소그래픽적으로 처리 및 에칭하여 재배치 층을 가진 트레이스를 형성한다. 또한, 본 발명에 따르면, 추가의 와이어 본드 패드(132-138)는 3종 금속 층에서 형성된다. 이 트레이스(142) 및 추가의 패드(152)는 도 2d에서 점선으로 표시되어 있다. 도 3a의 사시도는 이러한 본 발명의 태양을 보다 명료하게 도시하고 있다. 도 3a의 예는 부동태 층(202) 위에 있는 트레이스(142)의 형태를 보여주고 있는데, 이 트레이스의 일단은 비아(212)를 매개로 하여 아래에 있는 패드(102)와 전기적으로 접촉되어 있다. 이 트레이스(142)의 타단은 부동태 층 위에 형성된 새로운 와이어 본드 패드(132)에서 종결된다.
다음에, 상기 에칭된 3종 금속 층(240)의 정상에 제2 부동태 층(222)을 증착시켜 습기와 오염 물질에 대한 보호 시일을 제공한다(도 2e 참조). 이 제2 부동태 층은 상흔(傷痕) 보호 층으로서 역할을 한다. 다음에, 제2 부동태 층(222)을 에칭시켜 제거하며, 이 부동태 층을 통과하여 3종 금속 층까지의 다수의 땜납 범프 자리(214)를 개방시킨다. 또한, 이 부동태 층을 관통하여 3종 금속 층까지의 다수의 패드 개구(216)가 만들어진다. 이들 패드 개구는 3종 금속 층에 형성된 와이어 본드 패드(132)와 일치한다. 도 2f에 도시되어 있는 바와 같이, 이 단계에서 형성된 개구(214, 216)는 3종 금속 층의 최상층, 즉 구리층(208)의 표면을 노출시킨 상태로 둔다. 도 3b의 사시도는 이러한 프로세싱 단계일 때의 웨이퍼를 보다 명료하게 보여주고 있다. 여기에서, 트레이스(142)와 추가된 와이어 본드 패드(132)는 점선으로 도시되어 절연층(222) 아래에 위치하고 있다는 것을 나타내고 있다. 이들 개구(214, 216)는 아래에 있는 구리층(208)을 노출시키고 있는 것으로 도시되어 있다.
다음에 도 2g를 참조하면, 상기 다수의 땜납 범프 자리(214)는 땜납 또는 어떤 적절한 장벽 금속으로 충전되고 나서 공지된 C4 (제어형 붕괴 칩 구조) 기법 또는 다른 볼-그리드 어레이(ball-grid array) 프로세싱 기법을 이용하여 신뢰성 있는 땜납 범프(122)를 형성한다. 땜납 범프를 형성하는 데에는 구리가 매우 적합하며, 따라서 땜납 범프(122)는 아래에 있는 재배치 금속 피복에 대해 강력한 기계적 결합을 형성한다는 것을 상기해야 한다.
구리의 높은 산화 속도로 인해, 구리는 와이어 본딩 용도로는 덜 이상적이지만, 알루미늄이 본딩 가능한 금속이라는 것을 재차 상기해보자. 따라서, 본 발명에 따르면, 땜납 범프를 갖는 웨이퍼에 대해 후속 에칭 단계를 행하여 개구(216)를 통해 노출되는 구리 층과 니켈 층을 제거한다. 이것은 알루미늄 및 니켈을 제거하기 위한 공지의 수 많은 습식 화학적 에칭 기법 중의 어느 하나에 의해 달성될 수 있다. 이러한 에칭 단계의 결과가 도 2h에 도시되어 있으며, 이 경우 와이어 본드 패드(132)는 이제 단일 층의 알루미늄으로 이루어진다. 바로 이 알루미늄 층의 표면에 와이어[가령, 도 2i의 와이어(230)]가 후속하는 와이어 본딩 작업에서 접착되는 것이다.
전술한 바람직한 실시 형태는 구리/니켈/알루미늄 3종 금속 층의 용도를 설명한다. 알루미늄 이외에, 팔라듐 및 백금을 비롯한 다수의 금속이 본딩 가능한 층으로서 사용될 수 있다. 게다가, 최상층의 금속이 금(gold)인 경우, 본 발명의 땜납 범프와 와이어 패드 구조를 얻는 것이 가능하다. 따라서, 본 발명의 다른 실시 형태에서는, 금이 사용된다. 다음에, 도 2d에 대해서, 최하부 도전성 금속 부착 층(204)이 부동태 층(202) 위에 스퍼터링될 수 있다. 통상적인 부착 금속은 알루미늄과 티탄-텅스텐(TiW)을 포함한다. 상기와 마찬가지로, 금속 층은 에칭되어 재배치 층과 추가된 와이어 본드 패드(132-138)를 포함하는 원하는 트레이스(142-148)를 형성한다.
다음에, 니켈 층(206)을 증착한 후에, 금 층(208)을 증착시킨다. 도 2e 및 도 2f에 도시되어 있는 바와 같이, 다음에 제2 부동태 층(222)을 증착 및 에칭시켜 개구(214, 216)를 형성한다. 끝으로, 땜납 범프(122)를 형성한다(도 2g 참조). 도 2h에 도시된 후속 금속 에칭 단계는 필요없게 된다. 그 이유는 금이 와이어 본딩 목적에 맞는 적절한 본딩 특성을 제공하기 때문이다. 따라서, 금으로 이루어진 상부 층이 유지된다. 그러나, 금이 솔더링 작업 중에 땜납 속으로 스며들기 때문에, 금은 솔더링이 잘 이루어지지 않는다는 것에 주의하라. 그러나, 3종 금속 층이 금/니켈/접착물(Aℓ 또는 TiW)인 본 발명의 실시 형태에 있어서, 금은 솔더링 작업 중에 땜납 속으로 스며들기 때문에, 그 땜납은 니켈 층과 만나게 된다. 니켈은 솔더링 가능한 금속이기 때문에, 땜납 범프는 그 땜납 범프 패드 영역에 확실하게 접착된다. 따라서, 금/니켈 층을 사용하면, 본딩 가능한 층과 솔더링 가능한 층 모두가 제공된다.
도 1을 다시 참조하면, 추가된 와이어 본드 패드를 다양하게 이용할 수 있다. 추가된 와이어 본드 패드는 단순히 아래에 배치된 대응하는 와이어 본드 패드 위에 배치될 수도 있다. 따라서, 본드 패드(134)는 본드 패드(102A) 위에 배치된다. 이러한 구조는 아래에 있는 본드 패드(102A)가 재배치될 필요가 없는 경우에 사용된다. 플립-칩 구조에서는 다른 용도로 사용된다. 상부 칩으로부터 하부 칩의 본드 패드까지의 접속이 이루어져 외부 핀으로 신호를 유도할 수 있다. 따라서, 땜납 범프(126)는 트레이스(146)를 통해 바닥 칩의 패드(136)에 접속시키는 상부 칩의 일치하는 도전성 비아에 결합된다. 회로 밀도가 높은 고도의 복잡한 응용품에서는 또 다른 용도로 사용된다. 하위 본드 패드(102B)를 패드(136)와 같은 새로운 지점까지 경로 지정하는 것이 바람직한 상황을 누구라도 상상할 수 있다. 그러나, 그러한 직접적인 경로 설정(routing)은 회로망의 밀도로 인해 존재할 수가 없다. 그러나, 본 발명은 패드(102B)가 트레이스(144)와 땜납 범프(124)를 경유하여 플립-칩 구조의 상부 칩까지 경로 설정하는 구조를 제공한다. 이 상부 칩은 신호를 땜납 범프(126)로 전송한 후, 트레이스(146)를 경유하여 패드(136)로 전송한다. 이들 예로부터 알 수 있는 것은, 재배치 층에 대한 수 많은 용도가 고려되고, 당업자의 상상력에 의해서만 제한된다는 것이다. 본 발명의 목적은 재배치 금속 피복에서 가능한 특정 패턴에 있는 것이 아니라, 땜납 범프 및 와이어 본드 패드가 조합되어 반도체 소자의 영역 내의 접속성과 2개의 플립 칩 접속 다이 사이의 접속성의 측면에서 추가의 유연성을 제공한다는 사실에, 그리고 재배치 금속 피복이 땜납 범프 및 와이어 본드 패드 양자를 우선적으로 허용하도록 형성되는 방식에 있다.

Claims (16)

  1. 제1 표면 및 이 표면 주위에 배치된 복수 개의 제1 와이어 본드 패드(102)를 구비한 반도체 다이와,
    상기 제1 표면에 배치되며, 복수 개의 도전성 재배치 트레이스(142-148)를 구비하는 금속 피복 층(240)으로서, 상기 복수 개의 도전성 재배치 트레이스 중의 적어도 일부는 상기 제1 와이어 본드 패드(102)와 전기적으로 소통하는 제1 단부를 구비하며, 상기 재배치 트레이스는 상기 제1 표면에 배치된 저부 금속 층 (204)과, 상기 저부 금속 층 위에 배치된 중간 금속 층(206)과, 상기 중간 금속 층 위에 배치된 상부 금속 층(208)을 구비하는 금속 피복 층과,
    상기 재배치 트레이스(142-148) 중의 적어도 일부와 함께 패터닝되는 복수 개의 제2 와이어 본드 패드(132-138)와,
    상기 금속 피복 층(240) 위에 배치되는 부동태 층(222)으로서, 상기 부동태 층(222) 자체를 관통하여 상기 재배치 트레이스를 따른 제1 위치까지의 제1 개구(214) 상기 부동태 층 자체를 관통하여 상기 제2 와이어 본드 패드까지의 제2 개구(216)를 구비하는 부동태 층과,
    상기 제1 개구(214)를 관통하여 상기 재배치 트레이스를 따라서 제1 위치까지 배치되며, 상기 상부 금속 층에 직접 결합되는 복수 개의 땜납 범프(122)와,
    상기 제2 개구를 관통하여 상기 제2 와이어 본드 패드까지 본딩되며, 상기 제2 와이어 본드 패드에서 상기 저부 금속 층 까지 반대로 에칭됨으로써 상기 저부 금속 층에 직접 결합되는 복수 개의 본드 와이어(230)
    를 포함하는 것인 집적 회로.
  2. 삭제
  3. 제1항에 있어서, 상기 저부 금속 층은 알루미늄, 팔라듐 및 백금 중의 어느 하나인 것인 집적 회로.
  4. 제1항에 있어서, 상기 재배치 트레이스는 최하부 알루미늄 층과, 상기 알루미늄 층 위에 배치된 니켈 층과, 상기 니켈 층 위에 배치된 구리 층을 포함하고, 상기 땜납 범프는 상기 구리 층에 직접 결합되며, 상기 제2 와이어 본드 패드의 알루미늄 층이 노출되어 상기 본드 와이어가 상기 알루미늄 층에 직접 결합되는 것인 집적 회로.
  5. 제1항에 있어서, 상기 재배치 트레이스는 다종 금속 필름 층을 포함하며, 제1 최상부 층은 금(gold)이고, 제2 층은 니켈이며, 제3 최하부 접착 금속 층은 알루미늄, 티탄 및 티탄-텅스텐으로 구성된 군(群)으로부터 선택되는 것인 집적 회로.
  6. 삭제
  7. 복수 개의 와이어 본드 패드가 제1 표면에 배치되어 있는 반도체 다이에 땜납 범프 패드와 복수 개의 제2 와이어 본딩 가능한 패드를 형성하는 방법으로서,
    상기 제1 표면 위에 부동태 층(202)을 증착하는 단계와,
    상기 부동태 층(202)을 관통하여 상기 제1 와이어 본드 패드(102)까지 비아(212)를 형성하는 단계와,
    상기 부동태 층(202) 위에 금속 층(240)의 전면 피복물을 증착하여 상기 비아(212)를 통과하여 상기 제1 와이어 본드 패드까지 전기적인 경로를 제공하는 단계와,
    상기 금속 층(240)을 패터닝하여 재배치 트레이스(142-148)와 제2 와이어 본드 패드(132-138)를 형성하는 단계로서, 상기 재배치 트레이스(142-148) 중의 적어도 일부는 상기 비아(212)를 통해 상기 제1 와이어 본드 패드(102)까지의 전기적인 경로를 갖는 것인 단계와,
    상기 금속 층(240) 위에 유전재의 전면 피복물(222)을 증착하는 단계와,
    상기 추가 피복물(222)를 관통하여 상기 금속 층(240)까지 제1 개구(214) 및 제2 개구(216)를 형성하는 단계로서, 상기 제1 개구(214)는 상기 재배치 트레이스(142-148)와 일치하며, 상기 제2 개구(216)는 상기 제2 와이어 본드 패드(132)와 일치하는 것인 단계와,
    상기 제1 개구(214)를 통해 상기 재배치 트레이스(142-148) 상에 땜납 범프(122)를 형성하는 단계
    를 포함하는 것인 땜납 범프 패드와 복수 개의 제2 와이어 본딩 가능한 패드 형성 방법.
  8. 제7항에 있어서, 상기 금속 층을 증착하는 단계는 복수 개의 상이한 금속 층을 증착하는 단계이며, 상기 땜납 범프를 형성하는 단계에 후속하여 상기 제2 개구(216)를 통해 노출되는 금속 층의 여러 부분 중의 적어도 최정상 층(208)을 에칭하는 것인 땜납 범프 패드와 복수 개의 제2 와이어 본딩 가능한 패드의 형성 방법.
  9. 제7항에 있어서, 상기 금속 층은 3종 라미네이트 금속 층이며, 상기 금속 층을 증착하는 단계는 상기 부동태 층(202) 위에 알루미늄 층(204)을 증착하는 단계와, 상기 알루미늄 층 위에 니켈 층(206)을 증착하는 단계와, 상기 니켈 층 위에 구리 층(208)을 증착하는 단계를 포함하며, 상기 제2 개구(216)를 통해 노출된 상기 3종 라미네이트 금속 층의 여러 부분으로부터 상기 구리 층과 니켈 층을 제거하는 단계를 더 포함하는 것인 땜납 범프 패드와 복수 개의 제2 와이어 본딩 가능한 패드 형성 방법.
  10. 제7항에 있어서, 상기 금속 층은 3종 라미네이트 금속 층이며, 상기 금속 층을 증착하는 단계는 상기 부동태 층(202) 위에 팔라듐 또는 백금 층(204)을 증착하는 단계와, 상기 팔라듐 또는 백금 층 위에 니켈 층(206)을 증착하는 단계와, 상기 니켈 층 위에 구리 층(208)을 증착하는 단계를 포함하며, 상기 제2 개구(216)를 통해 노출된 상기 3종 라미네이트 금속 층의 여러 부분으로부터 상기 구리 층과 니켈 층을 제거하는 단계를 더 포함하는 것인 땜납 범프 패드와 복수 개의 제2 와이어 본딩 가능한 패드의 형성 방법.
  11. 제7항에 있어서, 상기 금속 층을 증착하는 단계는 상기 부동태 층(202) 위에 접착 금속 층(204)을 증착하고 나서, 상기 접착 금속 층 위에 니켈 층(206)을 증착한 후, 상기 니켈 층 위에 금 층(208)을 증착하는 단계인 것인 땜납 범프 패드와 복수 개의 제2 와이어 본딩 가능한 패드 형성 방법.
  12. 제11항에 있어서, 상기 접착 층은 알루미늄, 티탄 및 티탄-텅스텐으로 구성된 군으로부터 선택되는 것인 땜납 범프 패드와 복수 개의 제2 와이어 본딩 가능한 패드의 형성 방법.
  13. 삭제
  14. 제7항에 있어서, 상기 금속 층을 전면 증착하는 단계는 먼저 상기 부동태 층(202) 위에 접착 금속 층(204)을 스퍼터링하는 단계와, 상기 접착 금속 층 위에 니켈 층(206)을 스퍼터링하는 단계와, 상기 니켈 층 위에 금 층(208)을 스퍼터링하는 단계를 포함하며, 상기 땜납 범프(122)를 형성하는 단계는 상기 금이 상기 땜납 속으로 스며들어 상기 땜납이 아래에 있는 니켈에 접촉하도록 상기 금 층상에 땜납을 도포하는 단계이며, 상기 복수 개의 와이어(230)를 본딩하는 단계는 상기 금 층에 직접 본딩하는 단계인 것인 땜납 범프 패드와 복수 개의 제2 와이어 본딩 가능한 패드의 형성 방법.
  15. 제14항에 있어서, 상기 접착 금속은 알루미늄, 티탄 및 티탄 텅스텐 합금 중의 어느 하나인 것인 땜납 범프 패드와 복수 개의 제2 와이어 본딩 가능한 패드의 형성 방법.
  16. 제7항에 있어서, 상기 금속 층을 전면 증착하는 단계는 먼저 상기 부동태 층 위에 알루미늄, 팔라듐 또는 백금의 저부 금속 층 (204)을 스퍼터링하는 단계와, 상기 저부 금속 층 위에 니켈 층(206)을 스퍼터링하는 단계와, 상기 니켈 층 위에 구리 층(208)을 스퍼터링하는 단계를 포함하며, 상기 복수 개의 와이어(230)를 본딩하는 단계 이전에, 상기 제2 개구를 통해 노출된 상기 금속 층으로부터 상기 구리 층 및 니켈 층을 제거하여, 상기 복수 개의 와이어를 상기 제2 개구를 통해 노출된 상기 저부 금속 층의 복수 부위에 본딩하는 것인 땜납 범프 패드와 복수 개의 제2 와이어 본딩 가능한 패드의 형성 방법.
KR1020027005741A 1999-11-05 2000-08-31 솔더링 가능한 패드 및 와이어 본딩 가능한 패드를 구비하는 금속 재배치 층 KR100643065B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/434,711 1999-11-05
US09/434,711 US6511901B1 (en) 1999-11-05 1999-11-05 Metal redistribution layer having solderable pads and wire bondable pads

Publications (2)

Publication Number Publication Date
KR20020044590A KR20020044590A (ko) 2002-06-15
KR100643065B1 true KR100643065B1 (ko) 2006-11-10

Family

ID=23725346

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020027005741A KR100643065B1 (ko) 1999-11-05 2000-08-31 솔더링 가능한 패드 및 와이어 본딩 가능한 패드를 구비하는 금속 재배치 층

Country Status (10)

Country Link
US (3) US6511901B1 (ko)
EP (1) EP1228530A1 (ko)
JP (1) JP2003514380A (ko)
KR (1) KR100643065B1 (ko)
CN (1) CN1198337C (ko)
CA (1) CA2388926A1 (ko)
HK (1) HK1049913B (ko)
NO (1) NO20022134D0 (ko)
TW (1) TW477051B (ko)
WO (1) WO2001035462A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8735276B2 (en) 2008-01-22 2014-05-27 Samsung Electronics Co., Ltd. Semiconductor packages and methods of manufacturing the same

Families Citing this family (99)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6495442B1 (en) * 2000-10-18 2002-12-17 Magic Corporation Post passivation interconnection schemes on top of the IC chips
US6511901B1 (en) * 1999-11-05 2003-01-28 Atmel Corporation Metal redistribution layer having solderable pads and wire bondable pads
US6342399B1 (en) * 1999-11-08 2002-01-29 Agere Systems Guardian Corp. Testing integrated circuits
US6621155B1 (en) 1999-12-23 2003-09-16 Rambus Inc. Integrated circuit device having stacked dies and impedance balanced transmission lines
US6580107B2 (en) * 2000-10-10 2003-06-17 Sanyo Electric Co., Ltd. Compound semiconductor device with depletion layer stop region
US7264991B1 (en) * 2000-10-13 2007-09-04 Bridge Semiconductor Corporation Method of connecting a conductive trace to a semiconductor chip using conductive adhesive
JP4780844B2 (ja) * 2001-03-05 2011-09-28 Okiセミコンダクタ株式会社 半導体装置
DE10139986A1 (de) * 2001-08-22 2002-11-14 Infineon Technologies Ag Elektronisches Bauteil mit wenigstens einem Halbleiterchip und Verfahren zu seiner Herstellung
US6762122B2 (en) * 2001-09-27 2004-07-13 Unitivie International Limited Methods of forming metallurgy structures for wire and solder bonding
US6683383B2 (en) * 2001-10-18 2004-01-27 Intel Corporation Wirebond structure and method to connect to a microelectronic die
KR100429856B1 (ko) * 2001-11-15 2004-05-03 페어차일드코리아반도체 주식회사 스터드 범프가 있는 웨이퍼 레벨 칩 스케일 패키지 및 그 제조 방법
US6599778B2 (en) * 2001-12-19 2003-07-29 International Business Machines Corporation Chip and wafer integration process using vertical connections
US6743660B2 (en) * 2002-01-12 2004-06-01 Taiwan Semiconductor Manufacturing Co., Ltd Method of making a wafer level chip scale package
TWI268581B (en) * 2002-01-25 2006-12-11 Advanced Semiconductor Eng Stack type flip-chip package including a substrate board, a first chip, a second chip, multiple conductive wire, an underfill, and a packaging material
US7034388B2 (en) * 2002-01-25 2006-04-25 Advanced Semiconductor Engineering, Inc. Stack type flip-chip package
US20040089930A1 (en) * 2002-06-25 2004-05-13 Tessera, Inc. Simplified stacked chip assemblies
US6845901B2 (en) * 2002-08-22 2005-01-25 Micron Technology, Inc. Apparatus and method for depositing and reflowing solder paste on a microelectronic workpiece
KR100448344B1 (ko) * 2002-10-22 2004-09-13 삼성전자주식회사 웨이퍼 레벨 칩 스케일 패키지 제조 방법
US20050012225A1 (en) * 2002-11-15 2005-01-20 Choi Seung-Yong Wafer-level chip scale package and method for fabricating and using the same
US20040191955A1 (en) * 2002-11-15 2004-09-30 Rajeev Joshi Wafer-level chip scale package and method for fabricating and using the same
TWI225899B (en) * 2003-02-18 2005-01-01 Unitive Semiconductor Taiwan C Etching solution and method for manufacturing conductive bump using the etching solution to selectively remove barrier layer
TWI233172B (en) * 2003-04-02 2005-05-21 Siliconware Precision Industries Co Ltd Non-leaded semiconductor package and method of fabricating the same
TWI317548B (en) * 2003-05-27 2009-11-21 Megica Corp Chip structure and method for fabricating the same
US7244671B2 (en) * 2003-07-25 2007-07-17 Unitive International Limited Methods of forming conductive structures including titanium-tungsten base layers and related structures
US6924660B2 (en) 2003-09-08 2005-08-02 Rambus Inc. Calibration methods and circuits for optimized on-die termination
TWI223425B (en) * 2003-09-23 2004-11-01 Advanced Semiconductor Eng Method for mounting passive component on wafer
US7919864B2 (en) * 2003-10-13 2011-04-05 Stmicroelectronics S.A. Forming of the last metallization level of an integrated circuit
DE10355508B4 (de) * 2003-11-27 2006-07-06 Infineon Technologies Ag Ultradünne Halbleiterschaltung mit Kontakt-Bumps sowie zugehöriges Herstellungsverfahren
US7394161B2 (en) * 2003-12-08 2008-07-01 Megica Corporation Chip structure with pads having bumps or wirebonded wires formed thereover or used to be tested thereto
US6980020B2 (en) * 2003-12-19 2005-12-27 Rambus Inc. Calibration methods and circuits for optimized on-die termination
US7098075B1 (en) 2004-01-29 2006-08-29 Xilinx, Inc. Integrated circuit and method of producing a carrier wafer for an integrated circuit
US7842948B2 (en) * 2004-02-27 2010-11-30 Nvidia Corporation Flip chip semiconductor die internal signal access system and method
CN100350600C (zh) * 2004-03-02 2007-11-21 沈育浓 半导体晶片封装体及其封装方法
US7078792B2 (en) * 2004-04-30 2006-07-18 Atmel Corporation Universal interconnect die
US7005370B2 (en) * 2004-05-13 2006-02-28 St Assembly Test Services Ltd. Method of manufacturing different bond pads on the same substrate of an integrated circuit package
US7700409B2 (en) * 2004-05-24 2010-04-20 Honeywell International Inc. Method and system for stacking integrated circuits
US7863720B2 (en) * 2004-05-24 2011-01-04 Honeywell International Inc. Method and system for stacking integrated circuits
JP2006032871A (ja) * 2004-07-22 2006-02-02 Toshiba Corp 半導体装置
US7122458B2 (en) * 2004-07-22 2006-10-17 Taiwan Semiconductor Manufacturing Co., Ltd. Method for fabricating pad redistribution layer
US7279887B1 (en) * 2004-08-06 2007-10-09 Nvidia Corporation In-process system level test before surface mount
US7714414B2 (en) * 2004-11-29 2010-05-11 Taiwan Semiconductor Manufacturing Co., Ltd. Method and apparatus for polymer dielectric surface recovery by ion implantation
US7196567B2 (en) * 2004-12-20 2007-03-27 Rambus Inc. Systems and methods for controlling termination resistance values for a plurality of communication channels
US8749011B2 (en) * 2005-02-28 2014-06-10 Broadcom Corporation System and method for reducing voltage drops in integrated circuits
US7389194B2 (en) 2005-07-06 2008-06-17 Rambus Inc. Driver calibration methods and circuits
JP2007019215A (ja) * 2005-07-07 2007-01-25 Sanken Electric Co Ltd 半導体装置及びその製法
US7485969B2 (en) * 2005-09-01 2009-02-03 Micron Technology, Inc. Stacked microelectronic devices and methods for manufacturing microelectronic devices
SG130073A1 (en) * 2005-09-01 2007-03-20 Micron Technology Inc Stacked microelectronic devices and methods for manufacturing microelectronic devices
US8067831B2 (en) * 2005-09-16 2011-11-29 Stats Chippac Ltd. Integrated circuit package system with planar interconnects
US8791006B2 (en) 2005-10-29 2014-07-29 Stats Chippac, Ltd. Semiconductor device and method of forming an inductor on polymer matrix composite substrate
US8158510B2 (en) 2009-11-19 2012-04-17 Stats Chippac, Ltd. Semiconductor device and method of forming IPD on molded substrate
US8409970B2 (en) 2005-10-29 2013-04-02 Stats Chippac, Ltd. Semiconductor device and method of making integrated passive devices
US8669637B2 (en) * 2005-10-29 2014-03-11 Stats Chippac Ltd. Integrated passive device system
CN100409436C (zh) * 2005-12-01 2008-08-06 上海华虹Nec电子有限公司 一种实现逻辑集成电路顶上的压焊块的应用方法
TWI339419B (en) * 2005-12-05 2011-03-21 Megica Corp Semiconductor chip
US7892972B2 (en) * 2006-02-03 2011-02-22 Micron Technology, Inc. Methods for fabricating and filling conductive vias and conductive vias so formed
US7541251B2 (en) * 2006-02-10 2009-06-02 California Micro Devices Wire bond and redistribution layer process
US8188590B2 (en) * 2006-03-30 2012-05-29 Stats Chippac Ltd. Integrated circuit package system with post-passivation interconnection and integration
DE102006015448A1 (de) * 2006-03-31 2007-01-25 Infineon Technologies Ag Verdrahtungsstruktur eines Halbleiterbauteils mit Leiterbahnen zwischen Chipkontaktflächen und Außenkontaktflächen mit Lotkugeln
KR100729362B1 (ko) * 2006-04-27 2007-06-15 삼성전자주식회사 내부 회로에 직접 연결된 방열 장치를 구비하는 반도체패키지 및 이를 제조하는 방법
JP2008028109A (ja) * 2006-07-20 2008-02-07 Sony Corp 半導体装置及び半導体装置の製造方法
DE102006036798B4 (de) * 2006-08-07 2013-08-29 Infineon Technologies Ag Elektronisches Bauteil und Verfahren zum Herstellen
US7663235B2 (en) * 2006-11-03 2010-02-16 Broadcom Corporation Semiconductor die with reduced bump-to-pad ratio
US7601628B2 (en) * 2006-11-20 2009-10-13 International Business Machines Corporation Wire and solder bond forming methods
US7521287B2 (en) * 2006-11-20 2009-04-21 International Business Machines Corporation Wire and solder bond forming methods
US8796868B1 (en) 2007-01-30 2014-08-05 Marvell International Ltd. Semiconductor layout
JP5192163B2 (ja) * 2007-03-23 2013-05-08 住友電工デバイス・イノベーション株式会社 半導体装置
US7687318B2 (en) * 2007-05-04 2010-03-30 Stats Chippac, Ltd. Extended redistribution layers bumped wafer
US20090008764A1 (en) * 2007-07-02 2009-01-08 Hsin-Hui Lee Ultra-Thin Wafer-Level Contact Grid Array
US8271252B2 (en) * 2007-11-08 2012-09-18 Nvidia Corporation Automatic verification of device models
CN101459087B (zh) * 2007-12-13 2011-03-23 中芯国际集成电路制造(上海)有限公司 再分布金属线及再分布凸点的制作方法
CN101459088B (zh) * 2007-12-13 2010-06-09 中芯国际集成电路制造(上海)有限公司 再分布金属层及再分布凸点的制作方法
JP5512082B2 (ja) 2007-12-17 2014-06-04 株式会社東芝 半導体装置の製造方法及び半導体装置
US8510616B2 (en) * 2008-02-14 2013-08-13 Nvidia Corporation Scalable scan-based test architecture with reduced test time and test power
US9059074B2 (en) * 2008-03-26 2015-06-16 Stats Chippac Ltd. Integrated circuit package system with planar interconnect
JP2009246218A (ja) 2008-03-31 2009-10-22 Renesas Technology Corp 半導体装置の製造方法および半導体装置
US8745200B2 (en) * 2008-05-06 2014-06-03 Nvidia Corporation Testing operation of processors setup to operate in different modes
JP4962409B2 (ja) * 2008-05-19 2012-06-27 サンケン電気株式会社 半導体装置及びその製法
JP4639245B2 (ja) * 2008-05-22 2011-02-23 パナソニック株式会社 半導体素子とそれを用いた半導体装置
WO2009157299A1 (ja) * 2008-06-26 2009-12-30 サンケン電気株式会社 半導体装置及びその製造方法
US8076786B2 (en) * 2008-07-11 2011-12-13 Advanced Semiconductor Engineering, Inc. Semiconductor package and method for packaging a semiconductor package
US7952200B2 (en) * 2008-07-16 2011-05-31 Infineon Technologies Ag Semiconductor device including a copolymer layer
US8043894B2 (en) * 2008-08-26 2011-10-25 Stats Chippac Ltd. Integrated circuit package system with redistribution layer
US8943457B2 (en) * 2008-11-24 2015-01-27 Nvidia Corporation Simulating scan tests with reduced resources
US8637983B2 (en) * 2008-12-19 2014-01-28 Ati Technologies Ulc Face-to-face (F2F) hybrid structure for an integrated circuit
US20100264522A1 (en) * 2009-04-20 2010-10-21 Chien-Pin Chen Semiconductor device having at least one bump without overlapping specific pad or directly contacting specific pad
US20100301467A1 (en) * 2009-05-26 2010-12-02 Albert Wu Wirebond structures
CN101924046A (zh) * 2009-06-16 2010-12-22 飞思卡尔半导体公司 在半导体器件中形成引线键合的方法
CN102687251B (zh) * 2009-12-15 2016-02-17 三菱瓦斯化学株式会社 蚀刻液及使用其的半导体装置的制造方法
US9620469B2 (en) 2013-11-18 2017-04-11 Taiwan Semiconductor Manufacturing Company, Ltd. Mechanisms for forming post-passivation interconnect structure
US9916763B2 (en) 2010-06-30 2018-03-13 Primal Space Systems, Inc. Visibility event navigation method and system
US8339798B2 (en) * 2010-07-08 2012-12-25 Apple Inc. Printed circuit boards with embedded components
FR2974665A1 (fr) 2011-04-27 2012-11-02 St Microelectronics Crolles 2 Puce microelectronique, composant incluant une telle puce et procede de fabrication
JP5986499B2 (ja) * 2012-12-21 2016-09-06 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
TWI489569B (zh) * 2013-02-08 2015-06-21 矽品精密工業股份有限公司 半導體封裝結構之構件製法
US10028380B2 (en) * 2014-10-22 2018-07-17 Sandisk Technologies Llc Semiconductor package with dual second level electrical interconnections
KR102357937B1 (ko) * 2015-08-26 2022-02-04 삼성전자주식회사 반도체 칩, 이의 제조방법, 및 이를 포함하는 반도체 패키지
KR102372349B1 (ko) 2015-08-26 2022-03-11 삼성전자주식회사 반도체 칩, 이의 제조방법, 및 이를 포함하는 반도체 패키지
JP6577899B2 (ja) * 2016-03-31 2019-09-18 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
CN109326531B (zh) * 2018-09-25 2020-11-13 武汉新芯集成电路制造有限公司 重新布线结构及其制造方法和半导体器件及其制造方法

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4463059A (en) * 1982-06-30 1984-07-31 International Business Machines Corporation Layered metal film structures for LSI chip carriers adapted for solder bonding and wire bonding
GB2184288A (en) * 1985-12-16 1987-06-17 Nat Semiconductor Corp Oxidation inhibition of copper bonding pads using palladium
JPH04346231A (ja) * 1991-05-23 1992-12-02 Canon Inc 半導体装置の製造方法
US5249728A (en) * 1993-03-10 1993-10-05 Atmel Corporation Bumpless bonding process having multilayer metallization
US5554940A (en) 1994-07-05 1996-09-10 Motorola, Inc. Bumped semiconductor device and method for probing the same
US5455387A (en) 1994-07-18 1995-10-03 Olin Corporation Semiconductor package with chip redistribution interposer
US5844168A (en) * 1995-08-01 1998-12-01 Minnesota Mining And Manufacturing Company Multi-layer interconnect sutructure for ball grid arrays
US5774340A (en) 1996-08-28 1998-06-30 International Business Machines Corporation Planar redistribution structure and printed wiring device
US5719449A (en) 1996-09-30 1998-02-17 Lucent Technologies Inc. Flip-chip integrated circuit with improved testability
JPH10140940A (ja) * 1996-11-11 1998-05-26 Shin Nikkei Co Ltd 空気流通窓
US5977624A (en) * 1996-12-11 1999-11-02 Anam Semiconductor, Inc. Semiconductor package and assembly for fabricating the same
US5969424A (en) * 1997-03-19 1999-10-19 Fujitsu Limited Semiconductor device with pad structure
JPH1140940A (ja) 1997-07-18 1999-02-12 Fuji Micro Kogyo Kk ボール・グリッド・アレイ型半導体パッケージにおける半田付け構造、および半田付け方法
US6232666B1 (en) * 1998-12-04 2001-05-15 Mciron Technology, Inc. Interconnect for packaging semiconductor dice and fabricating BGA packages
US6181569B1 (en) * 1999-06-07 2001-01-30 Kishore K. Chakravorty Low cost chip size package and method of fabricating the same
JP2001068621A (ja) * 1999-06-21 2001-03-16 Shinko Electric Ind Co Ltd 半導体装置及びその製造方法
US6511901B1 (en) * 1999-11-05 2003-01-28 Atmel Corporation Metal redistribution layer having solderable pads and wire bondable pads
US6344401B1 (en) * 2000-03-09 2002-02-05 Atmel Corporation Method of forming a stacked-die integrated circuit chip package on a water level

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8735276B2 (en) 2008-01-22 2014-05-27 Samsung Electronics Co., Ltd. Semiconductor packages and methods of manufacturing the same

Also Published As

Publication number Publication date
HK1049913B (zh) 2005-08-05
JP2003514380A (ja) 2003-04-15
WO2001035462A1 (en) 2001-05-17
EP1228530A1 (en) 2002-08-07
US6577008B2 (en) 2003-06-10
HK1049913A1 (en) 2003-05-30
US20030119297A1 (en) 2003-06-26
US6762117B2 (en) 2004-07-13
TW477051B (en) 2002-02-21
KR20020044590A (ko) 2002-06-15
NO20022134L (no) 2002-05-03
US20020025585A1 (en) 2002-02-28
NO20022134D0 (no) 2002-05-03
CN1198337C (zh) 2005-04-20
CN1387681A (zh) 2002-12-25
US6511901B1 (en) 2003-01-28
CA2388926A1 (en) 2001-05-17

Similar Documents

Publication Publication Date Title
KR100643065B1 (ko) 솔더링 가능한 패드 및 와이어 본딩 가능한 패드를 구비하는 금속 재배치 층
USRE46466E1 (en) Method for fabricating low resistance, low inductance interconnections in high current semiconductor devices
JP4850392B2 (ja) 半導体装置の製造方法
US7338889B2 (en) Method of improving copper interconnects of semiconductor devices for bonding
US6753208B1 (en) Wafer scale method of packaging integrated circuit die
US9165898B2 (en) Method of manufacturing semiconductor device with through hole
US6187680B1 (en) Method/structure for creating aluminum wirebound pad on copper BEOL
EP1686622A2 (en) Semiconductor device and manufacturing method of the same
KR20070104919A (ko) 플립 칩 장치를 제조하기 위한 구조 및 방법
US6429531B1 (en) Method and apparatus for manufacturing an interconnect structure
US8568822B2 (en) Apparatus and method incorporating discrete passive components in an electronic package
US7215025B1 (en) Wafer scale semiconductor structure
KR100597994B1 (ko) 반도체 패키지의 솔더 범프 및 그 제조 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20091020

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee