KR100378249B1 - 데이터기록재생방법및장치,데이터전송방법및장치 - Google Patents

데이터기록재생방법및장치,데이터전송방법및장치 Download PDF

Info

Publication number
KR100378249B1
KR100378249B1 KR1019950037564A KR19950037564A KR100378249B1 KR 100378249 B1 KR100378249 B1 KR 100378249B1 KR 1019950037564 A KR1019950037564 A KR 1019950037564A KR 19950037564 A KR19950037564 A KR 19950037564A KR 100378249 B1 KR100378249 B1 KR 100378249B1
Authority
KR
South Korea
Prior art keywords
data
error
predetermined amount
series
error processing
Prior art date
Application number
KR1019950037564A
Other languages
English (en)
Other versions
KR960015426A (ko
Inventor
사코요이치로
오츠카사토시
야마가미타모츠
Original Assignee
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 가부시끼 가이샤 filed Critical 소니 가부시끼 가이샤
Publication of KR960015426A publication Critical patent/KR960015426A/ko
Application granted granted Critical
Publication of KR100378249B1 publication Critical patent/KR100378249B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1833Error detection or correction; Testing, e.g. of drop-outs by adding special lists or symbols to the coded information
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B7/00Recording or reproducing by optical means, e.g. recording using a thermal beam of optical radiation by modifying optical properties or the physical structure, reproducing using an optical beam at lower power by sensing optical properties; Record carriers therefor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/35Unequal or adaptive error protection, e.g. by providing a different level of protection according to significance of source information or by adapting the coding according to the change of transmission channel characteristics

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Digital Magnetic Recording (AREA)
  • Error Detection And Correction (AREA)

Abstract

제 1 에러-처리 데이터는 소정의 데이터량에 관해 발생되고 제 2 에러-처리 데이터는 소정의 데이터량을 분할함으로써 발생되는 각각의 다수의 블록과 관련하여 발생된다. 기록 유닛과 데이터는 소정의 데이터량, 즉, 제 1 에러-처리 데이터 및 제 2 에러-처리 데이터로부터 발생한다. 기록 유닛의 데이터는 기록 매체에 기록되고 기록 매체로부터 재생된다. 에러는 각각의 기록 유닛과 관련하여 제 1 에러-처리 데이터와 함께 기록 유닛의 재생 데이터의 소정의 데이터량으로 정정된다. 만약 에러가 정정될 수 없으면 적어도 에러는 제 2 에러-처리 데이터와 함께 각각의 블록의 소정의 데이터량으로 탐지된다. 만약 에러가 N 연속 블록(N은 양의 정수)에서 탐지되면 N 연속 블록의 양단에 위치하지 않는 적어도 한 블록의 모든 데이터가 소실된 것으로 간주되고, 그럼으로써 제 1 에러-처리 데이터와 함께 기록 유닛의 소정의 데이터량으로 에러를 정정하고 그리하여 재생 데이터를 발생시킨다.

Description

데이터 기록 재생 방법 및 장치, 데이터 전송 방법 및 장치
기술분야
본 발명은, 예를 들면 광 디스크 드라이브 등의 적용에 적합한 데이터 기록·재생방법, 데이터 재생 장치 및 기록 매체에 관한 것이다.
기술배경
광 디스크로서는 광자기 디스크, 위상 변화형 광 디스크, 일회 기록형 디스크, 판독 전용 광 디스크 등이 제안되고 있다. 이들 광 디스크는 크게 기록 가능한 디스크와 판독 전용의 디스크로 분류할 수 있다.
기록 가능한 디스크로서의 광자기 디스크는, 제조시에 행해지는 디스크 품질 조사에 있어서 디펙트(결함) 섹터가 검출된 경우에는 그 결함 섹터의 다음 섹터를 교체 섹터로 하고 이 정보를 광자기 디스크의 소정 영역에 기록해두고, 재생시에는 결함 섹터의 교체 섹터를 이용한다. 그리고 출하 후에 새롭게 디펙트 섹터가 발생한 경우에는 결함 섹터의 교체 섹터 전용의 영역에 그 결함 섹터의 교체 섹터를 설정하고 그 교체 섹터에 본래 결함 섹터에 기록해야 할 데이터를 기록함과 동시에 그 정보를 광자기 디스크의 소정의 영역에 기록하도록 되어 있다.
한편, 판독전용 광 디스크는 광 디스크 드라이브에 의해 데이터가 기록되지 않고, 주지한 바와 같이 제조시에 데이터가 기록되고 출하 후에 있어서는 제조시에 기록된 데이터의 판독만 한다.
또한, 상기 광자기 디스크에 대해 광 디스크 드라이브로 데이터를 기록하는 경우와, 상기 판독 전용의 광 디스크에 대해 제조시에 데이터를 기록하는 경우에는 데이터에 각각 에러 정정용의 패리티와 에러 체크용의 CRC(Cyclic Redundancy Check) 등의 패리티가 부가되어 있다.
따라서, 재생시에 있어서는 광자기 디스크든 읽기 전용의 광 디스크든 간에, 재생된 데이터에 대해서 패리티에 의해 에러 체크와 에러 정정 처리가 실시된다.
이 패리티로서는, 리드 솔로몬 부호를 구성하기 위한 패리티가 알려져 있다.리드 솔로몬 부호는 통상 1 심벌을 8 비트로 하며, 데이터를 k 심벌로 할 때 이 k 심벌의 데이터에 패리티가 부가되어 합계 n 심벌의 부호로 되는 것이다. 이때, 이 에러 정정용 부호의 정정능력을 표시하는 말로서는 최소 거리(minimum distance)라는 말이 있다.
예를 들면, 1 심벌이 1 비트의 경우에 있어서는 상기 n 심벌은 n 비트로 표시되므로 n 심벌이 얻을 수 있는 2진수의 데이터 열은 2n종류 있게 된다. 한편, 패리티를 제외한 데이터는 2k종류만큼 필요해지므로 상기 2n종류의 데이터 열로부터 2k종류의 데이터 열을 꺼내, 임의의 꺼낸 2개의 데이터 열 사이에서 d 비트가 다른 비트가 있을 때, 이 d에 대해 거리(distance)라고 한다. 그리고, 상기 2k종류의 데이터 열에 대해 모두 똑같이 거리를 구할 때의 최소치를 최소거리로 칭하고 있다. 이하설명에서는, 이 「최소거리」를 디스턴스라고부른다.
그리고, 일반적으로 t1개의 에러 정정을 하기 위한 부호의 디스턴스(d)는 다음에 나타내는 식 1을 충족시켜야만 한다.
예를 들면, 디스턴스(d)가 17 인 경우에는 t1은 8이 된다. 즉, 8 심벌까지 밖에 정정할 수 없는 것이다.
또한, 상기 부호는 정정을 행하는 능력 외에 오류가 생긴 것을 검출하는 능력도 갖추고 있다. 이 오류가 생긴 것을 검출하는 능력에 의해 오류를 검출할 수있는 오류 검출 개수를 t2로 하면, 이 오류 검출 개수(t2)는 다음에 나타내는 식 2로 표시할 수 있다.
예를 들면, 디스턴스(d)가 17인 경우의 에러 정정 개수(t1)와 오류 검출 개수(t2)는 다음의 표 1에 나타내도록 한다.
이 표 1에서 분명하듯이 8 심벌 정정으로는 검출 개수는 "0"이므로, 만일 9 심벌 이상의 에러가 발생한 경우에는 에러를 바르게 판별할 수 없게 되는 경우가 발생하는 것이다. 따라서, 디스턴스(d)를 큰 값으로 하면 그만큼 정정할 수 있는 개수를 늘리고, 또한 오류 검출 능력을 유지할 수가 있다. 이상과 같이 하여 구성된 리드 솔로몬 부호를 디스턴스(d)가 비교적 크다는 의미로 (n, k, d)의 LDC(LongDistance Code, 롱 디스턴스 코드)로 칭하고 있다.
광자기 디스크와 판독전용의 광 디스크 등으로는 상술한 리드 솔로몬 부호를 구성한 후에 기록을 행함으로써 재생시에 랜덤 에러와 디스턴스(d) 값, 에러 정정 개수(t1), 오류 검출 개수(t2)에 따른 길이의 버스트 에러를 정정할 수 있도록 하고 있다.
그런데, 상기 표 1에서 알 수 있듯이, 예를 들면, 디스턴스(d)가 17인 경우는 에러 정정 가능한 개수는 최대로 8개이다. 따라서, 9개 이상의 데이터가 연속해 에러가 되는 버스트 에러가 발생한 경우에는 에러 정정을 할 수 없게 되고 틀린 데이터인 채로 사용해 버린다는 문제점이 있다.
광자기 디스크 등과 같이 기록 가능한 디스크로는 결함 섹터가 있던 경우에 교체 처리를 행함으로써 데이터를 교체 섹터에 기록해 항상 양호한 재생을 할 수 있도록 하기도 하고, 또한 상기 버스트 에러에 대처하기 위해 패리티 섹터를 디스크의 1주 트랙 혹은 복수주분의 트랙에 1개소 설치하여, 디스크의 1주 트랙 혹은 복수 주분의 트랙의 다른 섹터의 데이터의 논리와 배타곱(exclusive or)를 취한 것을 패리티로서, 이 패리티 섹터에 기록해 버스트 에러가 발생할 때에 상기 패리티 섹터에서 판독한 패리티에 의거해 해당 에러에 관한 데이터의 에러 정정을 행하는 방법도 이용하고 있다.
그러나, 상기 교체 처리를 행하는 방법을 채용한 경우에는, 교체 처리를 행함으로써 처리 속도가 늦어진다. 특히, 동화상 데이터의 경우 등과 같이 실시간에서 처리하지 않으면 안되는 데이터를 취급하는 경우에 있어서, 처리 속도가 늦어지는 것은 문제가 있다. 또, 패리티(parity) 섹터를 사용하여 에러 정정을 행하는 방법을 채용한 경우, 버스트 에러가 발생하면 해당 영역에 기록되어 있는 데이터를 재판독하고, 이 재판독된 데이터와 상기 패리티 섹터에 기록되어 있는 패리티 데이터를 사용하여 에러 정정을 행하지 않으면 안된다. 따라서, 버스트 에러가 발생한 경우에 에러 정정 처리에 소요되는 시간이 길어지는 문제가 발생한다.
한편, 판독 전용의 광 디스크에 있어서는 상기 교체 처리를 행할 수 없기 때문에 재생시에 버스트 에러와 같이 큰 에러가 발생한 경우에는 미리 기록되어 있는 에러 정정용의 부호만으로 대처하지 않으면 안된다. 따라서 디스턴스(distance)(d)를 큰 값으로 하든지 혹은 패리티 섹터를 사용하여 에러 정정을 행하는 방법을 채용해야만 한다. 그러나 디스턴스(d)를 큰 값으로 하면 그만큼 부호의 용장도(redundancy)가 증가하여 처리시간이 길어짐과 동시에, 용장도가 증가한 부분만큼 종래의 데이터를 기록하기 위한 용량이 감소한다는 문제가 발생한다. 또, 패리티 섹터를 사용하여 에러 정정을 행하는 방법을 채용한 경우, 버스트 에러가 발생하면 해당 영역에 기록되어 있는 모든 섹터의 데이터를 다시 재생하고 이 재차 재생한 데이터와 상기 패리티 섹터에 기록되어 있는 패리티로서의 데이터를 사용하여 에러 정정을 행하지 않으면 안되고 버스트 에러가 발생한 경우에 그 처리에 소요되는 시간이 길어진다는 문제가 발생한다.
본 발명은 이러한 점을 고려하여 이루어진 것으로 버스트 에러가 발생한 경우에 있어서도 효과 있게 처리를 행하며 데이터의 기록 용량을 감소시키지 않고 양호한 재생을 행할 수 있는 데이터 기록·재생 방법, 데이터 재생 장치 및 기록 매체를 제안하려고 하는 것이다.
본 발명의 요약
본 발명은, (a) 소정량으로 이루어지는 일련의 데이터에 관해, 각각 제 1 에러 처리용 데이터를 생성하고, 상기 소정량으로 이루어지는 일련의 데이터를 각각 분할하여 얻은 복수의 블록마다 제 2 에러 처리용 데이터를 생성하고, (b) 상기 소정량으로 이루어지는 일련의 데이터, 상기 제 1 에러 처리용 데이터 및 상기 제 2 에러 처리용 데이터에 의해, 각 기록 단위의 데이터를 생성하고, (c) 상기 각 기록 단위의 데이터를 기록 매체에 기록하고, (d) 상기 기록 매체에서 상기 각 기록 단위의 데이터를 재생하고, (e) 재생한 상기 각 기록 단위의 데이터 내의 상기 소정량으로 이루어지는 일련의 데이터에 대해, 상기 기록 단위마다 상기 제 1 에러 처리용 데이터에 의해, 에러 정정을 행하고, (f) 상기 단계(e)에 있어서 에러 정정을 할 수 없을 때에, 상기 제 2 에러 처리용 데이터에 의해, 상기 블록마다 상기 소정량으로 이루어지는 일련의 데이터에 대해, 적어도 에러 검출을 행하고, (g) 연속하는 N(N은 양의 정수)개의 블록에서 에러가 검출되었을 때에, 상기 연속하는 N개의 블록 중 양단에 위치하지 않는 적어도 1개의 블록의 모든 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 기록 단위의 상기 소정량으로 이루어지는 일련의 데이터에 대해 에러 정정을 함으로써, 재생 데이터를 얻는 단계으로 이루어지는 것을 특징으로 한다.
본 발명의 또다른 면에 있어서, (a) 소정량으로 이루어지는 데이터에 관해, 각각 제 1 에러 처리용 데이터를 생성하고, 상기 소정량으로 이루어지는 일련의 데이터를 각각 분할하여 얻은 복수의 블록마다 제 2 에러 처리용 데이터를 생성하고, (b) 상기 소정량으로 이루어지는 일련의 데이터, 상기 제 1 에러 처리용 데이터 및 상기 제 2 에러 처리용 데이터에 의해, 각 단위의 전송 데이터를 생성하고, (c) 상기 각 단위의 전송 데이터를 전송하고, (d) 전송된 상기 각 단위의 전송 데이터에 대해, 상기 전송 단위마다 상기 제 1 에러 처리용 데이터에 의해, 에러 정정을 행하고, (e) 상기 단계(d)에서 에러 정정을 할 수 없었던 때에, 상기 제 2 에러 처리용 데이터에 의해, 상기 블록마다 상기 전송 데이터에 대해, 적어도 에러 검출을 행하고, (g) 연속하는 N(N은 3 이상의 정수)개의 블록에서 에러가 검출되었을 때에, 상기 연속하는 N개의 블록이 양단에 위치하지 않는 적어도 1개 블록의 모든 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 전송 단위의 상기 소정량의 일련의 데이터에 대해 에러 정정을 하는 단계으로 이루어지는 것을 특징으로 한다.
본 발명의 또다른 면에 있어서, 소정량으로 이루어지는 일련의 데이터에 관해, 각각 제 1 에러 처리용 데이터를 생성하고, 상기 소정량으로 이루어지는 일련의 데이터를 각각 분할하고 얻은 복수의 블록마다 제 2 에러 처리용 데이터를 생성하는 에러 처리용 데이터 생성 수단과, 상기 소정량으로 이루어지는 일련의 데이터, 상기 제 1 에러 처리용 데이터 및 상기 제 2 에러 처리용 데이터에 의해, 각 기록 단위의 데이터를 생성하는 기록 단위 데이터 생성 수단과, 상기 각 기록 단위의 데이터를 기록 매체에 기록하고, 상기 기록 매체로부터 상기 각 기록 단위의 데이터를 재생하는 기록 재생 수단과, 상기 기록 재생 수단에 의해 재생된 상기 각기록 단위의 데이터 내의 상기 소정량으로 이루어지는 일련의 데이터에 대해, 상기 기록 단위마다 상기 제 1 에러 처리용 데이터에 의해, 에러 정정을 행하고, 에러 정정을 할 수 없었던 때에, 상기 제 2 에러 처리용 데이터에 의해, 상기 블록마다 상기 소정량으로 이루어지는 일련의 데이터에 대해, 적어도 에러 검출을 행하고, 연속하는 N(N은 양의 정수)개의 블록에서 에러가 검출되었을 때에, 상기 연속하는 N개의 블록 중 양단에 위치하지 않는, 적어도 1 개의 블록의 모든 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 기록 단위의 상기 소정량으로 이루어지는 일련의 데이터에 대해 에러 정정을 하는 것으로서, 에러 정정을 행하는 에러 정정 수단으로 이루어지는 것을 특징으로 한다.
본 발명의 또다른 면에 있어서, 소정량으로 이루어지는 일련의 데이터에 관해, 각각 제 1 에러 처리용 데이터를 생성하고, 상기 소정량으로 이루어지는 일련의 데이터를 각각 분할하여 얻은 다수의 블록마다 제 2 에러 처리용 데이터를 생성하는 에러 처리용 데이터를 생성하는 에러 처리용 데이터 생성 수단과, 상기 소정량으로 이루어지는 일련의 데이터, 상기 제 1 에러 처리용 데이터 및 상기 제 2 에러 처리용 데이터에 의해, 각 단위의 전송 데이터를 생성하는 전송 데이터 재생 수단과, 상기 각 단위의 전송 데이터를 전송하는 전송 수단과, 전송된 상기 각 단위의 전송 데이터에 대해, 상기 단위마다 상기 제 1 에러 처리용 데이터에 의해, 에러 정정을 행하고, 에러 정정을 할 수 없었을 때에, 상기 제 2 에러 처리용 데이터에 의해, 상기 블록마다 상기 전송 데이터에 대해, 적어도 에러 검출을 행하고, 연속하는 N(N은 3 이상의 정수)개의 블록에서 에러가 검출되었을 때에, 상기 연속하는 N개의 블록 중 양단에 위치하지 않는 적어도 1개 블록의 모든 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 전송 단위의 상기 소정량의 일련의 데이터에 대해 실수 정정을 하는 에러 정정 수단으로 이루어지는 것을 특징으로 한다.
본 발명의 또다른 면에 있어서, (a) 소정량으로 이루어지는 일련의 데이터와, 상기 소정량으로 이루어진 일련의 데이터에 관해, 생성된 제 1 에러 처리용 데이터와, 상기 소정량으로 이루어진 일련의 데이터를 각각 분할해 얻은 다수의 블록마다 생성된 제 2 에러 처리용 데이터에 의해 구성되는 각 기록 단위의 데이터가 기록되는 기록 매체로부터, 상기 각 기록 단위의 데이터를 재생하고, (b) 재생한 상기 각 기록 단위의 데이터 내의 상기 소정량으로 이루어지는 일련의 데이터에 대해, 상기 기록 단위마다 상기 제 1 에러 처리용 데이터에 의해, 에러 정정을 행하고, (c) 상기 단계(b)에 있어서 에러 정정을 할 수 없을 때에, 상기 제 2 에러 처리용 데이터에 의해, 상기 블록마다 상기 소정량으로 이루어지는 일련의 데이터에 대해, 적어도 에러 검출을 행하고, (d) 연속하는 N(N은 양의 정수)개의 블록에서 에러가 검출되었을 때에, 상기 연속하는 N개의 블록 중 양단에 위치하지 않는 적어도 1개 블록의 모든 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 기록 단위의 상기 소정량으로 이루어지는 일련의 데이터에 대해 에러 정정을 함으로써, 재생 데이터를 얻는 단계으로 이루어지는 것을 특징으로 한다.
본 발명의 또다른 면에 있어서, (a) 소정량으로 이루어지는 일련의 데이터와, 상기 소정량으로 이루어지는 일련의 데이터에 관해, 생성된 제 1 에러 처리용 데이터와 상기 소정량으로 이루어지는 일련의 데이터를 각각 분할해 얻은 복수의 블록마다 생성된 제 2 에러 처리용 데이터에 의해 구성되는 각 단위의 전송 데이터를 전송하고, (b) 전송된 상기 각 단위의 전송 데이터에 대해, 상기 전송 단위마다 상기 제 1 에러 처리용 데이터에 의해, 에러 정정을 행하고, (c) 상기 단계(b)에서 에러 정정을 할 수 없었을 때에, 상기 제 2 에러 처리용 데이터에 의해, 상기 블록마다의 상기 전송 데이터에 대해, 적어도 에러 검출을 행하고, (d) 연속하는 N(N은 3 이상의 정수)개의 블록에서 에러가 검출될 때에, 상기 연속하는 N개의 블록 중 양단에 위치하지 않는 적어도 1개 블록의 모든 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 전송 단위의 상기 소정량의 일련의 데이터에 대해 에러 정정을 하는 단계으로 이루어지는 것을 특징으로 한다.
본 발명의 또다른 면에 있어서, 소정량으로 이루어지는 일련의 데이터와, 상기 소정량으로 이루어지는 일련의 데이터에 관해, 생성된 제 1 에러 처리용 데이터와, 상기 소정량으로 이루어지는 일련의 데이터를 각각 분할해 얻은 복수의 블록마다 생성된 제 2 에러 처리용 데이터에 의해 구성되는 각 기록 단위의 데이터가 기록되는 기록 매체로부터, 상기 각 기록 단위의 데이터를 재생하는 재생 수단과, 상기 재생 수단에 의해 재생된 상기 각 기록 단위의 데이터내의 상기 소정량으로 이루어지는 일련의 데이터에 대해, 상기 기록 단위마다 상기 제 1 에러 처리용 데이터에 의해, 에러 정정을 행하고, 에러 정정을 할 수 없었을 때에, 상기 제 2 에러 처리용 데이터에 의해, 상기 블록마다 상기 소정량으로 이루어지는 일련의 데이터에 대해, 적어도 에러 검출을 행하고, 연속하는 N(N은 양의 정수)개의 블록에서 에러가 검출되었을 때에, 상기 연속하는 N개의 블록 중 양단에 위치하지 않는 적어도 1개의 블록의 모든 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 기록 단위의 상기 소정량으로 이루어지는 일련의 데이터에 대해 에러 정정을 함으로써, 에러 정정을 행하는 에러 정정 수단으로 이루어지는 데이터 재생장치에 관한 것이다.
본 발명의 또다른 면에 있어서, 소정량으로 이루어지는 일련의 데이터에 관해, 각각 제 1 에러 처리용 데이터를 생성하고, 상기 소정량으로 이루어지는 일련의 데이터를 각각 분할해 얻은 복수의 블록마다 제 2 에러 처리용 데이터를 생성하는 에러 처리용 데이터 생성 수단과, 상기 소정량으로 이루어지는 일련의 데이터, 상기 제 1 에러 처리용 데이터 및 상기 제 2 에러 처리용 데이터에 의해, 각 기록 단위의 데이터를 생성하는 기록 단위 데이터 생성 수단과, 상기 각 기록 단위의 데이터를 기록 매체에 기록하고, 상기 기록 매체로부터 상기 각 기록 단위의 데이터를 재생하는 기록 재생 수단과, 상기 기록 재생 수단에 의해 재생된 상기 각 기록 단위의 데이터의 재생 신호 비디오 레벨에 의거해 상기 블록 단위로 상기 재생 신호의 에러 상태를 검출하는 에러 검출 수단과, 상기 기록 재생 수단에 의해 재생된 상기 각 기록 단위의 데이터 내의 상기 소정량으로 이루어지는 일련의 데이터에 대해, 상기 기록 단위마다 상기 제 1 에러 처리용 데이터에 의해, 에러 정정을 행하고, 에러 정정을 할 수 없었을 때에, 상기 에러 검출 수단의 검출 결과에 의거해 에러로 하는 블록을 결정하고, 연속하는 N(N은 양의 정수)개의 블록이 에러로 결정되었을 때에, 상기 연속하는 N개의 블록 중 양단에 위치하지 않는 적어도 1개의 블록의 모든 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 기록 단위의 상기 소정량으로 이루어지는 일련의 데이터에 대해 에러 정정을 함으로써, 에러 정정을 행하는 에러 정정 수단으로 이루어지는 것을 특징으로 한다.
본 발명의 또다른 면에 있어서, 소정량으로 이루어지는 일련의 데이터와, 상기 소정량으로 이루어지는 일련의 데이터에 관해 생성된 제 1 에러 처리용 데이터와 상기 소정량으로 이루어지는 일련의 데이터를 각각 분할해 얻은 복수의 블록마다 생성된 제 2 에러 처리용 데이터에 의해 구성되는 각 기록 단위의 데이터가 기록되어지는 기록 매체로부터 상기 각 기록 단위의 데이터를 재생하는 재생 수단과, 상기 재생 수단에 의해 재생된 상기 각 기록 단위의 데이터의 재생 신호의 비디오 레벨에 의거해 상기 블록 단위로 상기 재생 신호의 에러 상태를 검출하는 에러 검출 수단과, 상기 재생 수단에 의해 재생된 상기 각 기록 단위의 데이터 내의 상기 소정량으로 이루어지는 일련의 데이터에 대해, 상기 기록 단위마다 상기 제 1 에러 처리용 데이터에 의해 에러 정정을 행하고 에러 정정을 할 수 없었을 때에 상기 에러 검출 수단의 검출 결과에 의거해 에러로 하는 블록을 결정하고 연속하는 N(N은 양의 정수)개의 블록이 에러로 결정되었을 때에 상기 연속하는 N개의 블록 중 양단에 위치하지 않는 적어도 1개의 블록의 모든 데이터를 소실 데이터로 간주고, 상기 제 1 에러 처리용 데이터에 의해 그 기록 단위의 상기 소정량으로 이루어지는 일련의 데이터에 대해 에러 정정을 함으로써 에러 정정을 행하는 에러 정정 수단으로이루어지는 것을 특징으로 한다.
바람직한 실시예의 상세한 설명
이하에 도면을 참조하여 본 발명의 실시예에 대해서 상세히 설명한다.
제 1 도는 광 디스크 드라이브의 구성예를 도시하는 구성도이다. 이 광 디스크 드라이브는 광자기 디스크 및 일회 기록형 디스크에 대한 데이터의 기록 및 데이터의 재생, 판독 전용의 광 디스크에서 데이터의 판독, 기입 판독 가능 영역과 판독 전용 영역에서 이루어지는 이른바 부분형 ROM(partial ROM) 의 기입 판독 가능 영역에 대한 데이터의 기입 및 판독, 또 판독 전용 영역에서 데이터의 판독을 행할 수 있는 것이다.
제 1 도에 있어서, 드라이브(1)는 광 디스크(4)에 대한 데이터의 기록, 광 디스크(4)에서 데이터의 재생을 행하는 것이다. 드라이브 제어기(2)는 이 드라이브(1)를 제어하는 것이다. 드라이브(1)는 드라이브 제어기(2)의 SCSI(Small Computer Systems Interface) 전용의 입출력 단자(io1)를 거쳐서 호스트 컴퓨터(3)에 접속된다. 그리고 드라이브(1)는 드라이브 제어기(2)를 거쳐서 호스트 컴퓨터(3)에 의해 액세스된다.
여기서 상기 광 디스크(4)로서는 광자기 디스크, 상변화형의 광 디스크, 일회 기록형 디스크, 기입 가능 영역(RAM)과 판독 전용 영역(ROM)을 지닌 부분형 디스크(partial disk), 판독 전용의 광 디스크 등이 사용 가능하다.
드라이브(1)는 광 디스크(4)를 로딩하기 위한 로딩 기구(5), 로딩 기구(5)에 의해 로딩된 광 디스크(4)를 회전시키기 위한 스핀들 모터(6), 이 스핀들 모터(6)를 구동하는 드라이버(7), 광학 블록(8), 이 광학 블록(8)의 레이저 다이오드(13)를 구동하는 드라이버(14), 이 광학 블록(8)으로부터의 재생 신호등을 I-V (전류/전압) 변환하고 그 전압을 복수계에 공급하는 I-V/매트릭스 앰프(16), 광 디스크(4)에 자계를 공급하기 위한 자기 헤드(17) 및 이 자기 헤드(17)를 구동하기 위한 드라이버(18)로 구성된다. 여기서 상기 I-V/매트릭스 앰프(16)는 후술하는 광학 블록(8)의 포토 디텍터(15)에서의 다수의 출력을 조합함으로써 RF 신호 및 MO (광자기) 신호를 얻는다.
광학 블록(8)은 광 디스크(4)에 레이저 다이오드(13)에서 레이저광을 조사시킴과 동시에 광 디스크(4)에서 반사된 반사광을 포토 디텍터(15)에 입사시키기 위한 렌즈 시스템(9), 광학 블록(10)을 광 디스크(4)의 직경 방향으로 이동시키기 위한 슬라이드 모터(10), 검류계(galvanometer) 모터(11), 포커스용의 포커스 작동기(focus actuator)(12), 레이저 다이오드(13)로 구성된다.
이 자기 헤드(17)의 구동용 드라이버(18)는 입력 단자(1i1)를 거쳐서 드라이브 제어기(2)의 출력 단자(2o1)에 접속된다. 레이저 다이오드(13)의 구동용 드라이버(14)는 입력 단자(1i2 및 1i3)를 각각 거쳐서 드라이브 제어기(2)의 출력단자(2o2 및 2o3)에 접속된다. I-V/매트릭스 앰프(16)는 출력단자(1o1, 1o2, 1o3, 1o4, 1o5)를 각각 거쳐서 드라이브 제어기(2)의 입력 단자(2i1, 2i2, 2i3, 2i4, 2i5)에 접속된다. 포커스 작동기(12)는 입력 단자(1i4)를 거쳐서 드라이브 제어기(2)의 출력 단자(2o4)에 접속된다. 검류계 모터(11)는 입력 단자(1i5)를 거쳐서 드라이브 제어기(2)의 출력 단자(2o5)에 접속된다. 슬라이드 모터(10)는 입력단자(1i6)를 거쳐서 드라이브 제어기(2)의 출력 단자(2o6)에 접속된다. 스핀들 모터(6)의 드라이버(7)는 입력 단자(1i7)를 거쳐서 드라이브 제어기(2)의 출력 단자(2o7)에 접속된다. 로딩 기구(5)는 입력 단자(1i8)를 거쳐서 드라이브 제어기(2)의 출력 단자(2o8)에 접속된다.
커맨드 및 데이터 교환을 위한 처리는 드라이브 제어기(2)에 의해 행하여진다. 기록시에 있어서 드라이브 제어기(2)는 호스트 컴퓨터(3)로부터의 데이터에 대해서 CRC나 에러 정정 코드 등을 부가하여 드라이브(1)에 전송하고, 재생시에 있어서 드라이브 제어기(2)는 드라이브(1)로부터의 데이터에 대해서 에러 정정 처리를 행하며 유저 데이터 부분만을 호스트 컴퓨터(3)에 전송한다. 상기 데이터의 기록시 및 데이터의 재생시에 있어서 드라이브(1)의 서보계 및 각 블록에 대한 지령은 드라이브 제어기(2)에 의해 행하여진다.
제 2 도는 제 1 도에 도시한 드라이브 제어기(2)의 구성예를 도시한 구성도이다.
제 2 도에 있어서, 입출력 회로(31)는 버스(43)를 거쳐서 디지털 신호 처리 회로(53)에서 공급된다. 레이저 다이오드(13)의 바이어스 데이터를 D-A 컨버터(32) 및 출력 단자(2o2)를 거쳐서 제 1 도에 도시한 드라이버(18)에 공급한다. 셀렉터/클램프 회로(33)는 입력 단자(2i1 및 2i2)를 각각 거쳐서 제 1 도에 도시한 I-V/매트릭스 앰프(16)에서 공급되는 출력을 후술하는 서보계 타이밍 발생기(40)로 부터의 타이밍 신호에 기초하여 선택하고 이 선택 출력을 클램프한다. A-D 컨버터(34)는 셀렉터(41)에서 선택된 서보계 클록 신호 또는 데이터계 클록 신호에 기초하여셀렉터/클램프 회로(33)로부터의 출력을 디지털 데이터로 변환한다.
데이터계 클록 생성 회로(34)는 서보계 클록 생성 회로(39)에서 서보계 클록 신호에 기초하여 데이터계 클록 신호를 생성한다. 데이터계 타이밍 발생기(36)는 데이터계 클록 신호에 기초하여 데이터계 타이밍 신호를 발생한다. 데이터 위상 제어 회로(37)는 A-D 컨버터(34)로부터의 재생 데이터 중에서 추출한 상위의 기준 데이터에 기초하여 데이터계 클록 발생 회로(35)에서 데이터계 클록 신호의 위상을 제어하고, 판독/기입 회로(38)에 판독시의 클록으로써 공급하며, 판독/기입 회로(38)에서 기입 위치 제어 회로의 위상을 제어하고 출력 단자(2o1)를 거쳐서 출력한다.
판독/기입 회로(38)는 재생시에 있어서는 제어기(44)로부터의 요청(request) 신호에 의해 데이터계 클록 생성 회로(35)로부터의 데이터계 클록 신호, 데이터계 타이밍 발생기(36)로부터의 데이터계 타이밍 신호에 기초하여 A-D 컨버터(34)의 출력을 제어기(44)에 공급하며, 인식 신호를 출력한다. 또, 이 판독/기입 회로(38)는 기록시에 있어서는 제어기(44)에서의 데이터를 출력 단자(2o1) 및 제 1 도에 도시한 입력 단자(1i1)를 거쳐서 드라이버(18)에 공급한다.
서보계 클록 생성 회로(39)는 A-D 컨버터(34)의 출력에서 서보계 클록 신호를 생성하며, 이 서보계 클록 신호를 서보계 타이밍 발생기(40), 셀렉터(41) 및 어드레스 디코더(42)에 각각 공급한다. 서보계 타이밍 발생기(40)는 서보계 클록 생성 회로(39)에서의 서보계 클록 신호에 기초하여 서보계 타이밍 신호를 생성하며, 이 서보계 타이밍 신호를 셀렉터(41), 어드레스 디코더(42), 셀렉터/클램프회로(33)에 각각 공급하는 일 이외에 출력 단자(2o3) 및 제 1 도에 도시한 입력 단자(1i3)를 거쳐서 레이저 다이오드(13)의 드라이버(14)에 공급한다.
멀티플렉서(45)는 제 1 도에 도시한 I-V/매트릭스 앰프(16)에서 입력 단자(2i3, 2i4 및 2i5)를 각각 거쳐서 공급되는 프런트 APC(front Automatic Power Control) 신호, 포커스 에러 신호 및 풀인(pull-in) 신호를 A-D 컨버터에 공급한다. 입출력 회로(47)는 A-D 컨버터(46)의 출력을 버스(43)를 거쳐서 디지털 신호 처리 회로(53)에 공급한다. PWM(펄스폭 변조) 회로는 디지털 신호 처리 회로(53)에서 버스(43)를 거쳐서 공급되는 광학 블록(8)의 구동용 데이터를 변조한다.
드라이버(49)는 출력 단자(2o4) 및 제 1 도에 도시한 입력 단자(1i4)를 거쳐서 포커스 작동기(12)에 접속된다. 드라이버(49)는 제 1 도에 도시한 포커스 작동기(12)를 구동한다. 드라이버(50)는 출력 단자(2o5) 및 제 1 도에 도시한 입력 단자(1i5)를 거쳐서 검류계 모터(11)에 접속된다. 드라이버(50)는 제 1 도에 도시한 검류계 모터(10)를 구동한다. 드라이버(51)는 출력 단자(2o6) 및 제 1 도에 도시한 입력 단자(1i6)를 거쳐서 슬라이드 모터(10)에 접속된다. 드라이버(51)는 제 1 도에 도시한 슬라이드 모터(11)를 구동한다.
입출력 회로(52)는 디지털 신호 처리 회로(53)로부터의 구동 신호를 출력 단자(2i6) 및 제 1 도에 도시한 드라이버(7)를 거쳐서 스핀들 모터(6)에 공급한다. 디지털 신호 처리 회로(53)는 두꺼운 실선으로 도시한 버스를 거쳐서 제어기(44)에 접속된다. 그리고 디지털 신호 처리 회로(53)는 버스(43)를 거쳐서 상기 각 블록의 제어나 구동 처리를 행한다.
디지털 신호 처리 회로(53)는 광 디스크(4)가 로딩 기구(5)에 의해 스핀들 모터(6)에 장착된 상태로 호스트 컴퓨터(3)의 요구에 따라서, 또는 자동 스핀 업 모드가 설정되어 있는 경우에 광 디스크(4)가 로딩 기구(5)에 의해 로딩되면, 입출력 회로(52)를 거쳐서 드라이버(7)에 대해서 스핀들 모터(6)를 회전 구동하도록 지시를 한다.
드라이버(7)는 스핀들 모터(6)가 소정의 회전수가 되면 로크 신호를 출력하며 디지털 신호 처리 회로(53)에 대해서 스핀들 모터(6)의 회전이 안전한 것을 통지한다. 그 동안 디지털 신호 처리 회로(53)는 PWM 회로(48)를 거쳐서 드라이버(51)에 의해 레이저 다이오드(13)로부터의 레이저빔을 광 디스크(4)의 유저 영역 밖에 위치시킴과 동시에 드라이버(51)에 의해 광학 블록(8)을 광 디스크(4)의 외주 뜨는 내주 측에 이동시킨다.
유저 영역에서 포커스를 끌어들이면 감도 높은 디스크의 데이터를 잘못 소거할 가능성이 있지만 유저 영역 밖으로 광학 블록(8)을 이동시키고, 그 유저 영역 밖에서 포커스를 끌어들임으로써 이러한 오류 소거를 방지할 수 있다.
스핀들 모터(6)가 일정 속도로 회전이 되고, 광학 블록(8)이 예를 들면, 외주 측으로 이동하면 디지털 신호 처리 회로(53)는 입출력 회로(31) 및 D-A 컨버터(32)를 거쳐서 드라이버(14)에 대해서 광학 블록(8)에 설치되어 있는 레이저 다이오드(13)의 바이어스 전류를 설정하며, 레이저 다이오드(13)의 온(ON), 오프(OFF)를 제어하는 서보계 타이밍 발생기(40)에 레이저를 발광하도록 커맨드를 출력한다.
레이저 다이오드(13)에서 출사된 레이저빔은 광학 블록(8)에 설치되어 있는 포토 디텍터(15)에 입사하며, 이 포토 디텍터(15)에 의해 전기 신호로 변환되어 검출 출력으로서 I-V/ 매트릭스 앰프(16)에 공급되어 전압으로 변환되고, 프런트 APC 신호로 멀티플렉서(45)에 공급된다.
이 프런트 APC 신호는 상기 멀티플렉서(45)에 의해 시분할적으로 선택된 신호로써 A-D 컨버터(46)에 의해 디지털화 되며 입출력 회로(47) 및 버스(43)를 거쳐서 디지털 신호 처리 회로(53)에 공급된다. 디지털 신호 처리 회로(53)는 디지털화된 프런트 AFC 신호에 의해 레이저 다이오드(13)에서 출사되는 레이저빔의 광량을 인식하고 도시하지 않은 디지털 필터에 의해 계산되는 광량 제어 데이터를 상기 입출력 회로(31) 및 D-A 컨버터(32)를 거쳐서 드라이버(14)에 귀환함으로써 레이저 다이오드(13)의 파워가 일정하게 되도록 제어한다.
다음으로 디지털 신호 처리 회로(53)는 PWM 회로(48)에서 드라이버(49)에 전류를 흐르게 함으로써 광학 블록(8)의 포커스 작동기(12)를 상하 방향으로 구동하며, 포커스 작동기(12)를 포커스 서치 상태로 한다. 이때 광 디스크(4)에서 반사된 레이저빔은 포토 디텍터(15)의 수광면에 입사한다. 포토 디텍터(15)에서 수광된 레이저빔은 전기 신호로 변환되며, 검출 출력으로 I-V/매트릭스 앰프(16)에 공급되고, 이 I-V/매트릭스 앰프(16)에 의해 전압으로 변환되어 증폭된 후에 포커스 에러 신호로 출력되고 멀티플렉서(45)에 공급된다.
이 포커스 에러 신호는 프런트 APC 신호와 마찬가지로 멀티플렉서(45)에 의해 시분할적으로 선택된 신호로써 A-D 컨버터(46)에 의해 디지털화 되며, 입출력회로(47) 및 버스(43)를 거쳐서 디지털 신호 처리 회로(53)에 공급된다. 디지털 신호 처리 회로(53)는 디지털화된 포커스 에러 신호에 대해서 디지털적으로 필터 처리를 하여 얻어지는 포커스 제어 데이터를 PWM 회로(48)에서 드라이버(49)에 귀환함으로써 포커스 제어용의 서보 루프를 구성한다. 포커스 제어가 안정하면 포토 디텍터(15)에서 출력되며 I-V 매트릭스 앰프(16)를 경유하여 얻어지는 RF 신호는 그 진폭이 어느 정도 일정하게 되고, 셀렉터/클램프 회로(33)에 의해 소정의 전위에 클램프된 후 A-D 컨버터(34)에 의해 디지털화 된다.
이때의 클록은 서보계 클록 생성 회로(39)의 프리런(free-running) 상태의 주파수가 된다. 클램프를 행하기 위한 타이밍 펄스도 이 프리런의 주파수를 소정의 값으로 분주한 신호가 사용된다.
서보계 클록 생성 회로(39)는 A-D 컨버터(34)에서 디지털화된 RF 신호의 진폭차를 봄으로써 광 디스크(4)상에 형성된 피트의 패턴을 체크하며, 서보 영역의 피트열과 같은 패턴을 찾는다. 그리고 서보계 클록 생성 회로(39)는 패턴이 발견되면 다음 패턴이 나타나야 할 위치에 윈도우를 열도록 클록 섹터(41)를 제어하고, 거기서 다시 패턴이 일치하는지의 여부를 확인한다.
이 동작이 어느 일정의 회수 연속하여 확인 가능하면, 서보계 클록 생성 회로(39)는 광 디스크(4)의 비트 패턴에 로크한 것으로 간주한다. 위상 정보는 서보 영역 내의 워블 피트(wobble pit) 양편의 진폭차를 취하는 것으로 얻는다. 또 2개의 워블 피트의 양쪽에서 얻어진 위상 정보를 가산하는 것으로 트래킹 위치에 의한 진폭 변화에서 발생하는 게인 변동을 흡수하고 있다.
서보계 클록 생성 회로(39)가 로크하면 세그먼트 단위의 위치가 명확하게 되며 광 디스크(4)상에 형성된 세그먼트 마크 비트의 위치도 인식 가능하게 되고, 세그먼트 마크 비트, 어드레스 마크 비트, 섹터 플래그(1) 비트 및 섹터 플래그(2)비트에 대해서 소정의 복수 위치(Ar1, Ar2, Ar3) 및 섹터 플래그(2) 비트에 대해서 소정의 복수 위치(Ar1, Ar2, Ar3 및 Ar4)에서 샘플링된 RF 신호 내에서 최대 진폭이 되는 위치를 찾는다.
그 결과가 Ar1일 때에 어드레스 마크이며, 이 세그먼트가 어드레스 세그먼트이고, 프레임의 선두를 인식할 수 있기 때문에 프레임 카운터를 클리어하는 것으로 프레임 동기를 취할 수 있다. 1 프레임이 14 세그먼트로 구성되어 있는 경우는, 14 세그먼트마다 윈도우를 열도록 클록 섹터(41)를 제어하고, 어드레스 마크로써 연속하고 인식 가능할 때, 프레임 동기가 로크한 것으로 판단한다.
프레임 동기가 걸리면 광 디스크(4)상의 어드레스가 기록되어 있는 위치 인식이 가능하므로 어드레스 디코더(42)에 의해 트랙 어드레스 및 프레임 코드의 디코드를 행한다. 이 어드레스 디코더(42)에서는 4 비트씩 그레이 코드화 되어 있는 패턴을 그레이 코드 테이블과의 일치를 봄으로써 행하여진다. 단, 4 비트뿐만 아니라 전체에서 그레이 코드화 되어 있기 때문에 단순히 일치를 보는 것이 아니고, 상위 4비트 내의 LSB가 「1」 인지 「0」인지에 따라서 반전한 테이블과의 비교를 행한다.
여기서 최초에 디코드된 프레임 코드를 프레임 카운터에 로드하며, 이 프레임 카운터를 프레임마다 인클리먼트하여 얻어진 수치와 실제로 재생된 프레임 코드를 비교해 연속하여 일치하는 것을 확인했을 때, 회전 동기가 걸린 것으로 한다.
그 이후, 프레임 카운터에 의해 얻어진 수치를 프레임 코드로써 디지털 신호 처리 회로(53)로 되돌림으로써 디펙트 등이 다소 있어도 프레임 위치를 잘못 인식하지 않도록 하고 있다.
또, 디지털 신호 처리 회로(53)는 앞의 그레이 코드화된 트랙 어드레스를 판독하면서 광학 블록(8)의 속도를 연산하고 PWM 회로(48)에서 드라이버(51)를 거쳐서 광학 블록(8)의 슬라이드 모터(10)를 제어함에 따라 광학 블록(8)을 광 디스크(4) 상의 목적 트랙에 이동한다.
그리고 디지털 신호 처리 회로(53)는 광학 블록(8)의 위치가 목적 트랙 위치가 되면 트래킹 동작에 들어간다. 상술한 바와 같이 트래킹 에러 신호는 서보 영역에 있는 2개의 워블 피트에 대한 RF 신호 진폭치의 차분을 취함으로써 얻어진다. 디지털 신호 처리 회로(53)는 이 값을 디지털적으로 필터 처리를 하여 얻어진 트래킹 제어 데이터를 PWM 회로(48)에서 드라이버를 거쳐서 광학 블록(8)의 검류계 모터(11)를 제어함으로써 저주파수 성분의 변동을 제어하며 또 레이저 다이오드(13)에서의 레이저 빔 스폿이 광 디스크(4)의 트랙의 중심에 위치하도록 트래킹 제어를 행한다.
디지털 신호 처리 회로(53)는 이와 같이 트래킹을 한 상태로 목적 섹터의 선두 위치를 검출한다. 상술한 바와 같이 각 섹터의 선두가 되는 세그먼트와 그 하나 앞의 세그먼트에는 섹터 마크가 있고, 각 섹터 마크는 상기 4개의 위치(Ar1, Ar2, Ar3 및 Ar4)에 윈도우를 열도록 셀렉터(41)를 제어하며, 이 4개의 위치 (Ar1, Ar2,Ar3 및 Ar4)에서 샘플링된 RF 신호 중에서 최대 진폭이 되는 위치가 위치(Ar2)일 때에는 섹터의 선두 세그먼트인 것을 표시하고, 위치(Ar3)일 때에는 섹터 선두의 하나 앞 세그먼트인 것을 표시한다. 기본적으로 섹터의 선두가 되는 세그먼트는 호스트 컴퓨터(3)에 의해 주어진 섹터 어드레스에 대해서 물리 섹터로 변환하며, 그 섹터가 어느 트랙의 몇 번째 세그먼트인지를 연산함으로써 결정된다. 단, 상기 두 종류의 섹터 마크가 동시에 손상되는 확률은 상당히 적고, 이에 따른 불량 섹터의 발생 확률은 극히 작다.
또 데이터계 클록 생성 회로(35)는 서보계 클록 생성 회로(39)에서 얻어지는 프레임 동기가 걸린 서보 클록을 M/N배 한 데이터 클록을 생성하고 이 데이터 클록을 데이터계 타이밍 발생기(36) 및 판독/기입 회로(38)에 각각 부여한다.
기록 동작 모드시에는 호스트 컴퓨터(3)에서 기록 데이터가 제어기(44)를 거쳐서 판독/기입 회로(38)에 공급된다. 그리고 판독/기입 회로(38)는 기록 데이터에 대해서, 예를 들면 127 주기의 난수를 가산(배타적 논리화)함으로써 Y=X의 7승 + X + 1에 따라서 스크램블 처리를 섹터 단위로 행하고 스크램블된 기록 데이터를 데이터 클록에 동기한 NRZI 계열의 데이터로 변조한다. 이때 각 세그먼트마다에 초기값을 「0」으로 하고 그 변조 신호를 드라이버(18)를 통해 자기 헤드(17)에 공급한다.
자기 헤드(17)는 변조 신호에 따른 자계를 발생하고 이 자계를 레이저 다이오드(13)가 출사하는 레이저빔에 의해 퀴리 온도까지 가열된 광 디스크(4)의 데이터 영역에 인가함으로써 NRZI 계열의 데이터를 기록한다.
또 재생 동작 모드시에는 포토 디텍터(15)에 의한 검출 출력에서 I-V/매트릭스 앰프(16)에 의해 얻어지는 MO 신호 또는 RF 신호가 섹터/클램프 회로(33)에 의해 소정의 전위로 클램프된 후, A-D 컨버터(34)에 의하여 디지털화 되어 판독/기입 회로(38)에 공급된다. 그리고, 판독/기입 회로(38)는 A-D 컨버터(34)에 의해 디지털화된 재생 신호에 대해서 부분적 응답에 맞춘 디지털 필터 처리를 하고 나서 비터비(Viterbi) 복호에 의해 NRZI 계열의 데이터를 재생한다. 그리고, 이 NRZI 계열의 데이터를 세그먼트 단위로 NRZ 계열의 데이터로 변환 후, 섹터 단위에서 디스크램블 하여 재생 데이터로 변환하고, 이 재생 데이터를 제어기(44)를 거쳐서 호스트 컴퓨터(3)에 전송한다, 또, MO 신호와 RF 신호는 포토 디텍터(15)에서의 다수 출력 중 다른 조합으로 연산된 결과를 얻는 것이다.
제 3 도는 제 2 도에 도시한 제어기(44)의 구성예를 도시하는 구성도이다.
제 3 도에 도시하는 제어기(44)는 CPU(60)에 어드레스 데이터 및 제어 버스에서 이루어지는 버스(61)가 접속되고 이 버스(61)에 재생 동작시에 있는 처리를 행하기 위한 각종 프로그램 데이터나 파라미터 데이터 등이 기록되어 있는 ROM(62), ROM(64)에 기억되어 있는 프로그램 데이터 등의 작업 영역으로써 사용되어지는 RAM(63), 입출력 포토(64), 재생된 데이터에 대한 에러 정정과 에러 체크를 행하는 디코더(67), 호스트 컴퓨터(3) 에서 공급되는 데이터에 대해서 패리티를 생성하며, 이 생성한 패리티를 해당 데이터에 부가하기 위한 인코더(68), 패리티(70) 및 인터페이스 회로(71)가 접속되어 구성된다.
입력 단자(65)는 제 2 도에 도시한 판독/기입 회로(38) 및 스위치(66)의 가동 접점(66c)에 각각 접속된다. 이 스위치(66)의 한 방향의 고정 접점(a)은 디코더(67)의 입력 단자에 접속되고, 스위치(66)의 다른 방향의 고정 접점(b)은 인코더(68)의 출력 단자에 접속된다.
또, 디코더(67)의 데이터용의 출력 단자는 스위치(69)의 한 방향의 고정 접점(a)에 접속된다. 인코더(68)의 입력 단자는 스위치(69)의 다른 방향의 고정 접점(b)에 접속된다. 이 스위치(69)의 가동 접점(c)은 버퍼(70)의 입출력 단자에 접속된다. 또, 버퍼(70)의 입출력 단자는 인터페이스 회로(71)의 입출력 단자에 접속된다. 이 인터페이스 회로(71)의 입출력 단자는 입출력 단자(io1)를 거쳐서, 제 1 도에 도시한 호스트 컴퓨터(3)의 입출력 단자에 접속된다.
여기서 디코더(67)는 스위치(66)를 거쳐서 공급되는 재생 데이터에 대해서 제 1 ECC를 사용하여 에러 검출을 행하고, 검출한 에러 수가 에러 정정이 불가능한 수가 되었을 때 및 CRC를 사용하여 에러 체크를 행하며, 에러가 검출되었을 때에는 다시 제 2 ECC를 사용한 에러 검출 처리를 행한다.
디코더(67)는 RAM(67a 및 67b)와 이 RAM(67a 및 67b)에 기입된 재생 데이터를 제어함으로써 LDC에 의한 에러 정정 처리, CRC에 의한 에러 체크, 이들의 정정이나 체크가 불능이 되는 버스트 에러 발생시에 제 2 ECC에서 에러 검출을 행하는 RAM 제어기(67c)로 구성된다. 여기서 상기 RAM(67a 및 67b)는 각각 재생 데이터를 기억하기 위한 1 섹터분(본 예에 있어서는 2352 바이트로 한다)의 용량과 후술하는 에러 검출 처리나 에러 정정 처리에 있어서 생성되는 각종 데이터의 기억용량과의 합계 용량을 갖는다.
이 디코더(67)의 출력은 스위치(69)를 통해 버퍼(70)에 공급된다. 여기서 제 2 ECC는 기록중의 섹터 데이터에서 생성한 ECC 패리티 내에 해당 섹터의 다음 섹터의 소정 영역에 기록된 패리티이다. 그리고, 제 2 ECC는 디코드시에 어느 섹터의 데이터에 대해서 제 1 ECC로서의 패리티에 의한 에러 정정이 불가능한 경우나, CRC에 의한 에러 체크를 행한 경우 에러가 발생한 것이 검출된 경우, 해당 섹터의 데이터 에러 위치 검출용에 사용되는 패리티이다.
인코더(68)는 제 3 도에 도시하는 바와 같이 각각 1 섹터분의 기억 용량을 갖는 RAM(68a 및 68b)와 RAM(68a 및 68b)에 각각 기입된 입력 데이터를 제어함으로써, 제 1 ECC로서의 패리티의 생성, CRC의 패리티 신성, 제 2 ECC로서의 패리티 생성, 이들 패리티의 부가를 행한다. 단, 인코더(68)는 어느 섹터의 유저 데이터에 대해서 생성한 제 2 ECC로서의 패리티만을 다음 섹터의 유저 데이터에 부가한다.
인코더(68)는 호스트 컴퓨터(3)에서 전송되는 데이터에 대해서 상기 패리티를 각각 부가함과 동시에 하나 앞의 섹터의 제 2 ECC로서의 패리티를 부가한다.
또, 제 1 도에 도시한 광 디스크 드라이브에 있어서 상기 체크용의 패리티나 에러 정정용의 패리티를 기록할 수 있는 것은 광자기 디스크, 일회 기록형 디스크 및 부분형 디스크의 기입 가능 영역이다. 따라서, 판독 전용의 광 디스크나 부분형 디스크의 판독 전용 영역의 경우에는 상기 패리티는 디스크의 제조시에 기록된다.
입출력 포트(64)에 접속되는 입출력 단자(72)는 제 2 도에 도시한 디지털 신호 처리 회로(53)의 버스(43)에 접속된다. 출력 단자(73)는 제 2 도에 도시한 판독/기입 회로(38)의 인식 신호용의 입력 단자에 접속된다. 입력 단자(74)는 제 2도에 도시한 판독/기입 회로(38)의 요청 신호용의 출력 단자에 접속된다.
우선, 광 디스크에 대해서 호스트 컴퓨터(3)에서 전송된 데이터를 기록하는 경우에 대해서 설명한다.
이 경우, CPU(60)는 입출력 포트(64)를 거쳐서 스위치(66 및 69)에 스위칭 제어 신호를 공급하고 스위치(66 및 69)의 각 가동 접점(c)을 각 고정 접점(b)에 접속시킨다. 이에 따라 호스트 컴퓨터(3)에서 전송되는 기록 데이터는 버퍼(70)에서 판독된 후에 스위치(69)를 거쳐서 인코더(68)에 공급되며, 이 인코더(68)에 의해 상기 에러 검출, 에러 정정을 위한 부호가 부가된 후에 스위치(66) 및 출력 단자(65)를 거쳐서 제 2 도에 도시한 판독/기입 회로(38)에 공급되고, 광 디스크(4)의 유저 영역에 기록된다.
이때 인코더(68)는 RAM(68a)에 기억된 어느 섹터(N 섹터)의 데이터에 대해서 패리티의 부가를 행하고, 기록을 위한 처리가 종료한 시점에서 그 N 섹터의 데이터를 스위치(63)를 거쳐서 입출력 단자(65)에 공급함과 동시에, 그 취지를 표시하는 신호를 입출력 포트(64) 및 버스(61)를 거쳐서 CPU(60)에 공급한다. 이에 따라, CPU(60)는 제 2 도에 도시한 판독/기입 회로(38)에 대해서 기록을 행하도록 지시함과 동시에 다음의 입력 데이터를 받아들이기 위하여 버퍼(70) 및 인터페이스 회로(71)를 제어한다. 이에 따라 상기 N 섹터의 모든 데이터는 드라이의(1)에 공급되고 광 디스크(4)에 기록된다. 그리고 그 동안 다음의 입력 데이터가 다음 섹터(N + 1 섹터)의 데이터로서 RAM(68b)에 기입된다.
다음으로 재생시의 동작에 대해서 설명한다. CPU(60)는 입출력 포트(64)를거쳐서 스위치(66 및 69)에 스위칭 제어 신호를 각각 공급하고, 스위치(66 및 69)의 각 가동 접점(c)을 고정 점점(a)에 접속시킨다. 이에 따라 광 디스크(4)에서 판독되고, 판독/기입 회로(38), 입출력 단자(65) 및 스위치(66)를 거쳐서 공급되는 재생 데이터는 디코더(67)에 공급되며, 이 디코더(67)에서 에러 검출 및 에러 정정 처리가 행하여진 후에 스위치(69), 버퍼(70), 인터페이스 회로(71) 및 입출력 단자(io1)를 거쳐서 제 1 도에 도시한 호스트 컴퓨터(3)에 공급된다.
이때 디코더(67)는 RAM(673)에 기억된 N 섹터의 데이터에 대해서 제 1 ECC로서의 패리티에 의한 에러 정정, CRC의 패리티에 의한 에러 체크, 또 버스트 에러등이 발생하여 에러 정정이 불가능하게 된 경우에 RAM(67b)에 기억되어 있는 N + 1 섹터의 데이터 중에서 제 2 ECC로서의 패리티를 판독하고 해당 제 2 ECC의 패리티에 의해 에러의 위치를 검출한다. 그리고, 디코더(67)는 에러의 위치를 인식하고 또다시 제 1 ECC로서의 패리티에 의한 에러 정정을 행하여 N 섹터의 데이터를 정정하고 다음에 CRC의 패리티에 의한 에러 체크를 행한다.
디코더(67)는 이상 설명한 재생 처리가 종료한 시점에서 N 섹터의 데이터를 출력함과 동시에, 재생 처리가 종료한 것을 나타내는 신호를 입출력 포트(64) 및 버스(61)를 거쳐서 CPU(60)에 공급한다. 이에 따라 CPU(60)는 제 2 도에 도시한 판독/기입 회로(38)에 대해서 다음의 섹터 재생을 행하도록 지시한다. 이에 따라 상기 N 섹터의 모든 데이터는 버퍼(70)에 공급된다. 계속하여 광 디스크(4)에서 판독된 N + 2 섹터의 재생 데이터가 RAM(67a)에 공급된다.
또, 상기 제 1 도 내지 제 3 도에 도시하는 광 디스크 드라이브는 판독 전용의 광 디스크나, 파셜 디스크 등의 기입 가능 영역만 지닌 디스크나, 판독 전용 영역 이외에 기입 가능 영역을 지닌 디스크, 광자기 디스크나 일회 기록형 디스크 등의 판독 전용 영역만 지닌 디스크나, 기입 전용 영역 이외에 판독 가능 영역을 지닌 디스크의 어느 것이든 사용 가능하다.
제 4 도는 본 발명 기록 매체가 적용되는 광 디스크의 포맷의 일 예를 도시하는 설명도이다.
제 4 도에 도시하는 바와 같이, 광 디스크(4)상에 그 최외주에서 최내주로 향하여 디스크 종별 데이터 등이 기록되는 GCP(그레이 코드부;grey code part) 영역, CTL(컨트롤) 영역, TEST(테스트) 영역, BAND 0 내지 BAND 15의 데이터 영역, TEST 영역, CTL(컨트롤) 영역, GCP 영역이 설정된다. 또한, GCP 영역은 부가 정보나 어드레스 정보가 기록되는 영역에서 비트 패턴이 그레이 코드로 형성되어 있다. 따라서, 이 GCP 영역의 정보는 시크시에 있어서도 판독 가능하다. 또, CTL 영역은 미디어 타입을 나타내는 정보 등이 기록되는 영역, TEST 영역은 시험 기입을 행하기 위한 영역이다.
제 5 도는 제 4 도에 도시한 광 디스크의 구체적 포맷의 일예를 도시하는 설명도이다. 제 5 도에 있어서, 가장 위의 난의 GCP 영역이 제 4 도에 도시한 광 디스크(4)의 최외주의 GCP 영역에 대응하고, 이하 차례로 위의 난에서부터 아래의 난까지가 제 4 도에 도시한 광 디스크(4)의 최외주로부터 최내주의 각 영역에 각각 대응한다.
그리고, 본 예에 있어서는 존(zone)(CAV)을 이용한 경우를 예로 들어 설명하므로 제 5도에 도시하는 바와 같이 데이터 클럭은 존마다 다르다.
제 6A 도, 제 6B 도, 제 6C 도는 섹터 포맷의 일예를 도시하는 설명도이다. 즉, 제 6A 도, 제 6B도 및 제 6C 도에 의해, 1 섹터의 내용을 도시한다.
제 6A 도, 제 6B 도 및 제 6C 도에 있어서, i는 코드 워드(도면에 있어서는 행)를 나타내고, j는 각각 바이트를 나타내며, 실선.의 화살표는 기입 방향을 나타내고, D0 내지 D2047 에서 나타내는 데이터는 유저 데이터를 나타내며, (P1, P2) 내지 (P35, P36)로 나타내는 데이터는 각각 i = 130∼123, ... i = 10∼3으로 나타내는 상기 유저 데이터(D0 내지 D127, ... D1920 내지 D2047)에 대한 패리티를 나타내며, (Q1, Q2)로 나타내는 데이터는 패리티(P1 내지 P36) 및 패리티(Q1, Q2)에 대한 패리티를 나타내며, CRC1 내지 CRC8로 나타내는 데이터는 유저 데이터 D0 내지 D2047 에 대한 에러 체크용 패리티를 나타낸다.
또한, (E1, 1) 내지 (E16, 16)에서 나타내는 데이터는 각각 j = 0∼j = 15로 나타나는 상기 유저 데이터(D0 내지 D2047), 패리티(P1 내지 P36 및 CRC1 내지 CRC8)에 대한 리드 솔로몬 부호의 패리티이다. 즉, 패리티 (E1, 1) 내지 (E1, 16)로 이루어지는 j = 0 의 패리티는 데이터(D0, D16, ... D2032) 및, j = 0, i = 130∼0으로 나타나는 데이터에 대한 패리티이다. 또한, 패리티 (E2, 1) 내지 (E2, 16)로 이루어지는 j = 1, i = -1∼-16으로 나타내는 데이터는 j = 1, i = 130∼0 어로 나타내는 데이터에 대한 패리티이다. 그 외의 행에 대해서도 동일한 패리티를 마련하고 있다.
그런데, 제 6A 도, 제 6B 도, 및 제 6C 도를 참조하여 설명한 바와 같이, i= 147∼-16 으로 나타나는 각 행의 데이터에 대하여, 각각 리드 솔로몬 부호를 구성한 경우, 상술한 바와 같이, 디스턴스는 각각 17이다. 따라서, (표 1)에서 알수 있는 바와 같이 연속하여 에러가 발생한 경우, 최대로 8개까지 에러를 검출하고 정정할 수 있으나, 9개 이상 연속하여 에러가 발생한 경우는 에러의 정정이 불가능하다.
그리하여 본 예에 있어서는, 상술한 바와 같이, i = 130, j = 0∼i = 3, j = 15 및 i = 0, j = 15∼i = -16, j = 15로 나타나는 각 데이터에 대한 에러 체크, 정정용의 제 2 ECC로서의 패리티(P1 내지 P36)를 생성하여 이것을 재생시에 이용한다.
여기에서, 패리티(E1, 1) 내지 패리티(E16, 16)는 각 세로 방향의 전 데이터가 147 바이트, 패리티의 대상이 되는 유저 데이터(D0 내지 D2047)의 각 세로 방향의 데이터 깊이가 131 바이트이며 패리티의 각 세로 방향의 데이터 길이가 16 바이트이므로 디스턴스는 17이 된다. 따라서, 리드 솔로몬 부호는 (147, 131, 17)이다. 그리고, 1 코드 워드는 1 바이트이다.
여기에서, 1 섹터는 상술한 바와 같이 16 바이트 x 147 = 2353 바이트가 된다.
다음에, 제 6A 도, 제 6B 도 및 제 6C 도에 도시한 섹터의 데이터에 대한 7행 - 8행 - 7행 패턴의 설명을 한다(제 7 도 참조).
제 7 도에서 분명한 바와 같이 제 6A 도, 제 6B 도 및 제 6C 도에 도시한 i = 130∼124 까지의 7행으로 형성되는 전 데이터에 대하여 패리티(P1 및 P2)가 생성되고, i = 123∼116까지의 8 행으로 형성되는 모든 데이터에 대하여 패리티(P3 및 P4)가 생성되며, i = 115∼109까지의 7행으로 형성되는 데이터에 대하여 패리티(P5 및 P6)가 생성되며, 이하, 마찬가지로 7행, 8행, 7행의 순서대로 패리티가 생성된다.
결국, 상기 패리티(P1 내지 P40)의 생성에 따라 (114, 112, 3)과 (130, 128, 3)과 (114, 112, 3)으로 형성되는 3개의 리드· 솔로몬 부호의 조가 순서대로 형성된다.
본 예에 있어서는 이상 설명한 바와 같이, 광 디스크(4)에 데이터를 기록할 때 데이터의 에러 정정용의 제 1 ECC로서의 패리티 데이터 체크용의 CRC의 패리티 제 2 ECC로서의 패리티를 7행 - 8행 - 7행 패턴으로 생성하고 광 디스크(4)가 판독 전용 디스크일 경우는 제 2 ECC로서의 패리티만을 n 섹터의 다음의 n + 1 섹터내의 특정 영역에 기록하도록 하고 있다.
그러나, 이 예에 있어서도 재생시의 버스트 에러 발생 방식에 따라서는 정정할 수 없는 데이터가 발생할 가능성이 있다. 이하, 항목 J 및 항목 K에 있어서 그 이유를 설명하고 또한, 항목 J 내지 항목 L에서 도면을 참조하면서 상기 버스트 에러 발생시의 처리 방법에 대하여 설명한다.
제 8 도는 1개의 연속된 버스트 에러가 있는 섹터 내에서 발생한 경우의 예를 도시하는 설명도이다.
제 8 도에 있어서 SEC는 임의의 섹터, SEC'는 임의의 섹터 SFC를 상세하게 도시한 것이다. 또, 상기 섹터(SEC, SEC')의 도면은 모두 제 7 도를 참조하여 설명한 7 행 - 8 행 - 7 행 패턴을 이용한 경우를 상정하고 있다.
여기에서 7 행이나 8 행으로 이루어지는 데이터의 집단을 블록(block)이라고 부르기로 한다.
재생시에 있어서, 제 8 도에 도시하는 섹터(SEC)에서 사선으로 도시하는 영역 중 데이터가 모두 에러(버스트 에러)가 발생한 경우를 상정한다. 섹터(SEC)에 나타낸 바와 같이 버스트 에러가 발생하였을 경우, 상술한 제 1 ECC로서의 패리티(LDC)를 이용하여 검출 정정을 하는 것은 불가능하다. 왜냐하면, 제 1 ECC로서의 패리티(LDC)는 디스턴스(d)가 "17"이므로, 8 바이트의 에러까지만 검출 정정할 수 없기 때문이다. 그리하여, 상술한 제 2 ECC로서의 패리티(P1 내지 P40)를 이용하면 에러가 있는 블록의 검출을 행할 수 있고, 에러가 있는 블록을 소실이라고 간주함에 따라 소실 정정을 행할 수 있다. 이 소실 정정이 가능한 것은 7행 - 8행 - 7행의 패턴에서는 버스트 에러가 바로 7행과 8행으로 넘어설 때가 최대이며, 이 경우 15 소실 정정이 된다. 그리고, 8행만의 패턴에서는 16 소실 정정이 최대가 된다.
그러나, 이 버스트 에러가 SEC'에 나타나는 바와 같이 7행 블록 - 8행 블록 - 7행 블록에 걸쳐 11행분이 된 경우는 22(= 7 + 8 + 7) 소실 정정을 행하지 않으면 안되며, 상술한 제 2 ECC로서의 패리티(P1 내지 P40)를 가지더라도 에러 정정을 할 수 없다.
그리하여, 본 예에 있어서는 제 1 도에 이와 같이 3개의 연속한 블록, 예를 들면, 7행 블록 - 8행 블록 - 7행 블록에 걸친 버스트 에러에 대해서도 에러 정정가능하도록 한다. 구체적으로는, 이 예의 경우에서는 제 2 ECC로서의 패리티(P1 내지 P40)를 이용하여 에러 검출을 행하고 그후 중앙의 8행분의 데이터를 소실한 것으로 간주하여 제 1 ECC로서의 패리티(LDC)에 의해 8 소실 정정을 행하며, 나머지 4 바이트로서 검출 정정을 행하는 방법과, 제 2 ECC로서의 패리티(P1 내지 P40)를 이용하여 에러 검출을 행하며, 그후 중앙의 8 행분과 그 상하 N행분의 데이터를 소실한 것이라고 간주하여 제 1 ECC로서의 패리티(LDC)에 의해 8 + N 소실 정정을 행하며 나머지 M 바이트에서 검출 정정을 행하는 방법이 채용 가능하다. 이하에 그 패턴을 나타낸다.
8 소실 정정과 4 검출 정정 ..... 12행
10(8 + 상하 1행) 소실 정정과 3 검출 정정 ..... 13행
12(8 + 상하 2행) 소실 정정과 2 검출 정정 ..... 14행
14(8 + 상하 3행) 소실 정정과 1 검출 정정 ..... 15행
18(8 + 상하 4행) 소실 정정 ..... 16행
또한, 중앙의 블록이 7행일 경우는 다음과 같다.
7 소실 정정과 4 검출 정정 ..... 11행
9(7 + 상하 1행) 소실 정정과 3 검출 정정 ..... 12행
11(7 + 상하 2행) 소실 정정과 2 검출 정정 ..... 13행
13(7 + 상하 3행) 소실 정정과 1 검출 정정 ..... 14행
15(7 + 상하 4행) 소실 정정 ..... 15행
어떠한 패턴에 있어서도 디스턴스(d)가 "17"일 경우이며, "16"행을 초과하지않도록 하는 것이 조건이다.
제 9 도는 복수의 버스트 에러가 섹터 내에서 발생한 경우의 예를 도시하는 설명도이다.
제 9 도에 있어서, SEC는 임의의 섹터를 자세하게 도시한 것이다. 또, 이 섹터 SEC는 제 7 도를 참조하여 설명한 7행 - 8행 - 7행 패턴을 이용한 경우를 상정하고 있다.
제 9 도에 도시하는 바와 같이, 이 예에서는 제 8 행의 블록을 포함하는 위치에 8 행을 초과하는 버스트 에러가 발생하고, 이 버스트 에러의 발생 위치로부터 각각 떨어진 두 군데의 7행 블록의 위치에 각각 버스트 에러가 발생한 경우, 즉, 떨어진 위치에 세 군데의 버스트 에러가 발생한 경우를 나타내고 있다.
이와 같이, 떨어진 위치에 세 군데의 버스트 에러가 발생한 경우에는, 상기 제 2 의 ECC로서의 패리티(P1 내지 P40)에 의해서 에러 검출을 행하고 그 에러 검출의 결과 얻어진 에러 플래그의 수가 "3"이고, 또, 2 에러 플래그가 연속하고 있는 것을 검출한 경우에 떨어진 위치에 세 군데의 버스트 에러가 발생한 것으로서 어떤 블록의 데이터를 소실이라고 간주하여 소실 정정을 행하고, 이 이외의 블록에 대해서 검출 정정을 행하도록 한다.
예를 들면, 이 예에서는 버스트 에러가 발생한 8행의 블록 데이터를 소실이라고 간주하여 8 소실 정정을 행하며, 다른 버스트 에러가 발생한 2개의 7행 블록의 데이터에 대하여 4 검출 정정을 행하도록 한다.
또한, 버스트 에러가 발생한 블록은 연속된 3 블록이어도 되고, 2 블록이 연속하고, 나머지의 1 블록이 단독이어도 된다.
제 10 도 내지 제 13 도는 재생시에 있어서의 동작을 설명하기 위한 흐름도이다. 제 10 도 내지 제 13 도에 도시하는 흐름도를 이용하여 재생시에 있어서의 동작을 설명함에 있어서, 제 1 도 내지 제 3 도도 참조하여 설명한다.
또, 제 10 도에 도시하는 서브루틴(SUB1 내지 SUB3)은 작도의 편의상의 것이며, 실제 프로그램의 작성 상에서 서브 루틴화하는 것은 아니다.
단계(S1)에서는 커맨드가 있는지 없는지를 판단한다. 즉, 호스트 컴퓨터(3)로부터 제어기(2)에 대하여 섹터 번호 및 섹터 길이 데이터 등으로 이루어지는 커맨드가 입출력 단자(io1), 인터페이스 회로(71) 및 출력 포트(64)를 통하여 공급되었는지의 여부를 판단한다. 그리고 「예(YES)」이면 단계(S2)으로 이행한다.
단계(S2)에서는 요구 범위의 섹터를 순서대로 판독한다. 단, 1회 이 단계(S2)을 행할 때마다 1 섹터분씩 판독 한다. 즉, 제어기(44)의 CPU(60)는 출력 단자(73)를 통하여 판독/기입 회로(38)에 요청 신호를 공급한다. 이에 따라서, 상술한 바와 같이 광 디스크(4)로부터 해당 섹터의 데이터가 호스트 컴퓨터(3)로부터 지시된 섹터 길이로 되기까지 순서대로 판독된다. 광 디스크(4)로부터 판독된 데이터 판독/기입 회로(38) 및 입력 단자(65)를 통해 스위치(66)로 공급된다. CPU(60)는 스위치(66) 및 스위치(69)에 스위칭 제어 신호를 공급하고 스위치(66 및 69)의 각 가동 접점(c)을 각 고정 접점(a)에 접속시킨다. 이에 따라, 스위치(66)에 공급된 재생 데이터는 이 스위치(66)를 통해 디코더(67)로 공급된다. 그리고 단계(S3)으로 이행한다.
단계(S3)에서는 LDC 검출 정정을 행한다. 즉, 디코더(67)에서 상술한 패리티(E1, 1) 내지 (E16, 16)를 이용하여 검출 정정을 행하도록 지시한다. 이에 따라, 디코더(67)에 있어서 데이터(D0 내지 D2047)에 대한 검출 정정이 행해진다. 그리고 단계(S4)으로 이행한다.
단계(S4)에서는 정정이 OK 인지의 여부, 즉, 에러 정정이 되었는지의 여부를 판단하고, 「예」이면 단계(S5)으로 이행하고, 「아니오(NO)」이면 단계(S6)으로 이행한다.
단계(S5)에서는 CRC의 체크가 OK인지의 여부를 판단한다. 즉, CRC의 체크에 의해 에러가 있는지의 여부를 판단하고, 「예」이면 단계(S6)으로 이행하고, 「아니오」이면 단계(S9)으로 이행한다.
단계(S6)에서는 명령이 종료하였는지의 여부를 판단한다. 즉, 단계(S1)에서 입력된 명령에서 요구되는 모든 섹터의 판독이 종료하였는지를 판단하여 「예」이면 종료하고 「아니오」이면 다시 단계(S2)으로 이행한다.
단계(S7)에서는 제 2 의 ECC에 의한 에러 검출 및 플래그의 부가를 행한다. 즉, 디코더(67)에 있어서 상술한 패리티(P1 내지 P40)를 이용하여 에러 검출을 행하도록 지시한다. 이에 따라서, ECC 디코더(67)에 있어서 데이터(D0 내지 D2047)에 대하여 블록마다 에러 검출 처리 및 에러 플래그의 생성 처리가 행해진다.
구체적으로는 블록마다 에러 검출 처리를 행하고, 에러가 있을 경우에는 그 블록을 소실이라고 간주하고, 그 블록이 소실이라는 것을 나타내는 플래그를 부가한다. 예를 들면, i = 130∼124로 이루어지는 블록에 대하여 P1 및 P2를 이용하여에러와 유무를 검출한다. 그래서 에러가 있을 경우에는 그 블록에 버스트 에러가 있는 것을 나타내는 에러 플래그를 부가한다. 이 처리를 모든 블록에 대하여 행한다. 그리고 단계(S8)로 이행한다.
단계(S8)에서는 에러 플래그 수 ≥ 4 또는 0 인지의 여부를 판단하고, 「예」이면 단계(S9)로 이행하며, 「아니오」이면 단계(S11)로 이행한다. 본 예에 있어서는 1개의 섹터 내에서 네 군데 이상의 블록에 버스트 에러가 발생한 경우에는 에러 정정 불능이 되므로, 이 단계(S8)에서는 에러 플래그의 수가 "4" 이상인지를 판단한다. 또한, "0"일 때에 에러라고 하는 것은 패리티(E1, 1) 내지 (E16, 16)를 이용하여 일단 에러라고 검출되었음에도 불구하고 제 2 ECC로서의 패리티(P1 내지 P40)에서 에러 검출을 행한 결과 에러 플래그의 수가 "0"이 되는 것은 모두 오류 검출이기 때문이다.
단계(S9)에서는 에러 메시지를 표시한다. 그리고 단계(S10)으로 이행한다. 이 단계(S9)에서는, CPU(60)가 ROM(62)에 기억되어 있는 메시지 데이터를 호스트 컴퓨터(3)에 공급함으로써, 호스트 컴퓨터(3)의 디스플레이 상에 메시지 화상으로서 표시한다. 이 메시지 화상으로는, 예를 들면, 다음과 같은 메시지를 생각할 수 있다.
「에러가 발생하였으므로 섹터의 재판독을 행하고 있습니다」
단계(S10)에서는 이 섹터의 재판독을 설정한다. 그리고 다시 단계(S6)로 이행한다. 이 단계(S10)에서는 제어기(44)의 CPU(60)는 출력 단자(73)를 통해 판독/기입 회로(38)에 섹터의 재판독을 표시하고 요청 신호를 공급한다. 이에 따라서,상술한 바와 같이 광 디스크(1)로부터 해당 섹터의 데이터가 다시 판독된다.
단계(S11)에서는 에러 플래그 수가3 인지의 여부를 판단하고, 「예」이면 단계(S12)로 이행하고, 「NO」이면 단계(100)로서의 서브루틴(SUB2)으로 이행한다. 상기 단계(S11)에서의 판단 기준인 "3"은, 1 섹터에서의 버스트 에러가 되는 블록수이며, 에러 정정 가능한 최대값이다.
단계(S12)에서는 3 연속 에러 플래그인지 아닌지를 판단한다. 즉, 3개의 에러 플래그가 부가된 블록이 3개의 연속된 블록인지 아닌지를 판단하고, 「예」이면 단계(S50) 으로서의 서브루틴(SUB1)으로 이행하고, 「NO」이면 단계(S150)으로서의 서브루틴(SUB3)으로 이행한다. 여기에서 3 연속 에러 플래그인지의 여부를 판단하는 것은 버스트 에러가 발생한 3 블록이 연속하고 있는지 떨어져 있는지를 판단하고, 각각의 경우에 대해서 가장 적절한 처리를 행하기 위해서이다.
제 11 도는 서브루틴(SUB1 및 SUB2)을 각각 도시한다. 먼저 서브루틴(SUB1)부터 설명한다.
제 10 도에 도시한 단계(S12)에 있어서 「예」라고 판단한 경우는 서브루틴(SUB1)의 단계(S51)으로 이행한다. 그리고 이 단계(S51)에서는 중앙의 블록과 전후 블록 중 각각 중앙의 블록 측의 1행분을 소실이라고 간주하고 I, DC, 즉, i = -13∼-16으로 나타내는 제 1 ECC에 의해 에러 소실 정정과 에러 검출 정정을 행한다. 그리고 단계(S52)으로 이행한다. 이 단계(S51)에서는 상술한 예의 내, 중앙의 블록과 이 중앙의 블록의 상하 1 행을 소실이라고 간주하고 소실 정정을 행하며, 나머지 디스턴스를 이용하여 검출 정정을 행한다. 중앙의 블록이 7행일 경우는 상기 7행과 상기 7행의 상하 1행의 합계 9행에 대해 9 바이트의 소실 정정을 행하고, 나머지 디스턴스를 이용하여 검출 정정을 행한다. 이 경우는 3 바이트까지 검출 정정이 가능하다. 또한, 중앙의 블록이 8행일 경우는 이 8행의 블록과 이 8행의 블록의 상하 1행의 합계 10행에 대하여 10 바이트의 소실 정정을 행하고 나머지의 디스턴스를 이용하여 3 바이트까지의 검출 정정을 행한다.
단계(S52)에서는 정정이 OK인지의 여부를 판단한다. 즉, 에러 정정이 되었는지의 여부를 판단하고, 「예」이면 다시 제 10 도에 도시한 흐름도의 단계(S5)으로 이행하고, 「NO」이면 단계(S53)으로 이행한다.
단계(S53)에서는 에러 메시지를 표시한다. 그리고 단계(S54)으로 이행한다. 이 단계(S53)에서는 CPU(60)가 ROM(62)에 기억되어 있는 메시지 데이터를 호스트 컴퓨터(3)에 공급함으로써 호스트 컴퓨터(3)의 디스플레이 상에 메시지 화상으로서 표시한다. 이 메시지 화상으로서는, 예를 들면, 다음과 같은 메시지를 생각할 수 있다.
「정정 불능의 버스트 에러가 발생하였으므로 섹터의 재판독을 행하고 있습니다」
단계(S54)에서는 이 섹터의 재판독을 세트한다. 그리고 다시 제 10 도에 도시한 흐름도의 단계(S6)으로 이행한다. 이 단계(S54)에서는 제어기(44)의 CPU(60)는 출력 단자(73)를 통해 판독/기입 회로(38)에 이 섹터의 재판독을 나타내는 요청신호를 공급한다. 이에 따라서, 상술한 바와 같이, 광 디스크(4)로부터 해당 섹터의 데이터가 다시 판독된다.
다음에, 서브루틴(SUB2)에 대하여 설명한다.
제 10 도에 도시한 단계(S11)에서 「아니오」라고 판단한 경우는 서브루틴(SUB2)의 단계(S101)으로 이행한다. 그리고, 이 단계(S101)에서는 LDC에 의한 에러 소실 정정 및 에러 검출 정정을 행한다. 그리고 단계(S102)으로 이행한다. 이 단계(S101)은 에러 플래그 수가 "2"나 "1"인 경우, 즉, 버스트 에러가 2개의 블록에 걸쳐서 발생한 경우, 버스트 에러가 떨어진 2개의 블록에 각각 발생한 경우, 버스트 에러가 1개의 블록에 발생한 경우의 어떠한 경우에 있어서 처리를 행하는 단계이다. 따라서, 이 단계(S101)에서는 1 블록 또는 2 블록의 데이터가 소실한 것으로 간주하여 소실 정정 처리를 행하고, 나머지의 거리에서 2 블록 소실의 경우는 에러 검출(체크)을, 1 블록 소실의 경우는 에러 검출 정정을 행한다.
단계(S102)에서는 정정이 OK인지의 여부를 판단한다. 즉, 에러가 정정되었는지의 여부를 판단하고, 「예」이면 이 서브루틴(SUB2)을 빼고 제 10 도에 도시한 흐름도의 단계(S5)으로 이행하고, 「아니오」이면 단계(S103)으로 이행한다.
단계(S103)에서는 에러 메시지를 표시한다. 그리고 단계(S104)으로 이행한다. 이 단계(S103)에서는 CPU(60)가 ROM(62)에 기억되어 있는 메시지 데이터를 호스트 컴퓨터(3)에 공급함에 따라 호스트 컴퓨터(3)의 디스플레이 상에 메시지 화상으로서 표시한다. 이 메시지 화상으로서는, 예를 들면, 다음과 같은 메시지를 생각할 수 있다.
「정정 가능한 버스트 에러를 정정하였으나, 에러 체크에서 에러가 발생하였으므로 섹터의 재판독을 행하고 있습니다」
단계(S104)에서는 상기 섹터의 재판독을 세트한다. 그리고, 다시 제 10 도에 도시한 흐름도의 단계(S6)으로 이행한다. 이 단계(S104)에서는 제어기(44)의 CPU(60)는 출력 단자(73)를 통하여 판독/기입 회로(38)에 섹터의 재판독을 나타내는 요청 신호를 공급한다. 이에 따라서, 상술한 바와 같이, 광 디스크(4)로부터 해당 섹터의 데이터가 다시 판독된다.
제 12 도 및 제 13 도는 제 10 도에 도시한 서브루틴(SUB3)을 도시하고 있다.
제 10 도에 도시한 흐름도의 단계(S12)에 있어서 3 연속 에러 플래그가 아니라고 판단한 경우는 이 제 12 도에 도시하는 서브루틴(SUB3)의 단계(S151)으로 이행한다.
제 12 도 및 제 13 도에 도시한 흐름도에서도 3개의 블록에 버스트 에러가 발생하고 있으며, 또한, 적어도 1개의 블록이 다른 2개의 블록에 대해 떨어진 위치에 있는 경우이다.
여기에서 8 바이트를 소실이라고 간주한 경우, 나머지의 디스턴스에서 4 바이트까지 에러 검출 정정을 할 수 있다.
단계(S151)에서는 선두의 블록 즉 제 11 도에 있어서 가장 위에 있는 블록을 소실로 간주하여 소실 정정을 하고, 두 번째, 세 번째의 블록에 대해 검출 정정을 한다. 또, 두 번째 및 세 번째의 블록에 대해서는 4 바이트까지의 에러에 대해 검출 정정을 할 수 있다.
단계(S152)에서는 정정이 OK인지의 여부를 판단하고, 「예」이면 제 10 도에도시한 흐름도의 단계(S5)으로 이행하고, 「아니오」이면 단계(S154)으로 이행한다.
단계(S153)에서는 두 번째의 블록, 즉, 제 11 도에 있어서 중심 블록을 소실이라 간주하여 소실 정정을 하고, 첫 번째 세 번째의 블록에 대해 검출 정정을 한다. 또, 첫 번째 및 세 번째의 블록에 대해서는 4 바이트까지의 에러에 대해서 검출 정정을 할 수 있다.
단계(S154)에서는 정정이 OK인지의 여부를 판단하고, 「예」라면 제 10 도에 도시한 흐름도의 단계(S5)으로 이행하고, 「아니오」라면 단계(S154)으로 이행한다.
단계(S155)에서는 세 번째의 블록, 즉, 제 11 도에 있어서 가장 아래의 블록을 소실이라고 간주하여 소실 정정을 하고, 첫 번째, 두 번째의 블록에 대해서 검출 정정을 한다. 또, 첫 번째 및 두 번째의 블록에 대해서는, 4 바이트까지의 에러에 대해 검출 정정을 할 수 있다.
단계(S156)에서는 정정이 OK인지의 여부를 판단하고, 「예」라면 제 10 도에 도시한 흐름도의 단계(S5)으로 이행하고, 「아니오」라면 제 13 도에 도시하는 흐름도의 단계(S160)으로 이행한다.
단계(S160)에서는 2개 연속인지의 여부를 판단한다. 즉, 3개의 블록 중 2개가 연속한 블록인지의 여부를 판단하고, 「예」라면 단계(S161)으로 이행하고, 「아니오」라면 단계(S166)으로 이행한다.
단계(S161)에서는 2 블록에 걸치는 1 블록분의 데이터를 소실이라 간주하고남은 데이터에서 검출 정정을 한다. 또한, 소실이라 간주하지 않은 2 블록내의 데이터에 대해서는 4 바이트까지의 에러에 대해서 검출 정정을 할 수 있다. 그리고, 단계(S162)으로 이행한다.
단계(S162)에서는 에러의 검출이 되었는지의 여부를 판단하고, 「예」라면 단계(S163)으로 이행하고, 「아니오」라면 단계(S164)으로 되돌아간다.
단계(S163)에서는 에러 정정을 시행한다. 그리고, 단계(S165)으로 이행한다.
단계(S164)에서는 소실이라 간주하는 1 블록분의 데이터의 위치를 1행분량 옮긴다. 그리고, 단계(S161)으로 이행한다. 여기에서 1행분 옮기는 것은 소실이라 간주하는 블록의 위치를 겹치지 않도록 옮겨 놓음에 따라 에러 정정할 수 있는 경우가 있기 때문이다.
단계(S65)에서는 에러 정정이 OK이었는지의 여부를 판단하고, 「예」라면 제 10 도에서 도시한 흐름도의 단계(S6)으로 이행하고 「아니오」라면 단계(S166)으로 이행한다.
단계(S166)에서는 에러 메시지를 표시한다. 그리고 단계(S167)으로 이행한다. 이 단계(S166)에서는 CPU(60)가 ROM(62)으로 기록되어 있는 메시지 데이터를 포스트 컴퓨터(3)에 공급함에 따라, 호스트 컴퓨터(3)의 디스플레이 상에서 메시지 화상으로서 표시한다. 이 메시지 화상으로서는, 예를 들면, 다음과 같은 메시지를 생각할 수 있다.
「정정 가능한 버스트 에러를 정정하였지만 정정 결과가 에러로 되었기 때문에 섹터의 재판독을 행하고 있습니다」
단계(S167)에서는 그 섹터의 재판독을 세트한다. 그리고 단계(S5)으로 이동한다. 이 단계(S167)에서는 제어기(44)의 CPU(60)는, 출력 단자(73)를 통해 판독/기입 회로(38)에 섹터의 재판독을 나타내는 요청 신호를 공급한다. 이에 따라서 상술한 바와 같이, 광 디스크(4)로부터 해당 섹터의 데이터가 다시 판독된다.
[변형예]
또한, 상기 처리에 있어서, 섹터의 재판독은 단계(S10)만 행하고, 다른 단계에 있어서 에러가 된 경우에는 섹터의 재판독을 행하지 않고 종료하려고 하여도 된다. 예를 들면, 단계(S54), 단계(S104), 단계(S167)에 있어서 섹터의 재판독을 행한 경우 에러를 회복할 수 없는 경우에 있어서는, 광 디스크 드라이브의 고장이나 상당한 버스트 에러가 발생한 경우도 있을 수 있으므로 처리가 루프해 버린다. 광 디스크(4)를 꺼낼 수 없게 되는 가능성이 있기 때문이다. 또, 섹터의 재판독을 3회 행하여도 에러가 될 경우에 광 디스크 드라이브로부터 호스트 컴퓨터(3)에 「회복 불능의 큰 버스 에러가 발생한 광 디스크 드라이브가 고장난 가능성이 있으므로 강제적으로 광 디스크를 배출합니다」등의 메시지를 공급한 후, 강제적으로 광 디스크(4)를 배출하도록 해도 된다.
이렇게 본 예에 있어서는 지금까지 정정 불가능이었던 버스 에러가 발생한 경우에서도. 데이터를 회복시킬 수 있다.
[다른 실시예]
제 14 도는 상기 제 1 실시예에 있어서 이용된 제 2 ECC로서의 패리티 대신에 RF 레벨의 검출에 의해서 버스트 에러의 길이와 위치를 검출하는 경우에 필요하게 되는 레벨 검출 회로의 내부 구성예를 도시하는 구성도이다.
제 2 도에서 파선으로 나타난 레벨 검출 회로(200)의 내부 구성예로서는 이 제 14 도에서 도시하는 바와 같은 구성을 생각할 수 있다.
도면에 있어서, 201은 제 2 도에서 도시한 섹터/클램프 회로(33)로부터의 클램프 처리가 실시되기 전에 RF 신호가 공급되는 입력 단자, 202는 데이터계 클록 생성 회로([15)로부터의 데이터 클록이 공급되는 입력 단자이다. 203은 평균화 회로에서 입력 단자(201)를 통해 공급되는 RF 신호를 입력 단자(202)를 통해 공급되는 데이터 클록의 타이밍에 맞추어 평활화하고 직류 전압 신호를 얻는다. 이 평균화 회로(203)로부터의 직류 전압 신호는 비교기(204)에 공급되며, 이 비교기(204)의 기준 전원(205)으로부터의 기준 전압과 비교된다. 이 기준 전원으로부터의 기준 전압은, 예를 들면, 샘플 서보 방식의 경우에서는 데이터(20) 바이트 정도로 1바이트씩 형성되는 워블 피트 누락에 의해 생기는 트래킹 착오로써 생기는 RF 레벨의 저하시 대표 레벨을 미리 얻어 놓기 쉬우므로, 그 레벨보다 높은 트래킹 에러가 없는 상태에서의 RF 레벨보다도 작은 레벨로 한다.
이 비교기(204)는 기준 전원(205)으로부터 기준 전압보다도 평균화 회로(203)로부터의 직류 전압 신호가 작을 때에 에러를 나타내는 신호 "1"을 출력한다. 이 출력은 지연 회로(206)에 공급된다. 이 지연 회로(206)에 있어서는 비교기(204)로부터의 출력을 본선 신호의 처리 시간분마다 지연하고, 재생 데이터의 에러 검출을 행할 때에 그 검출계에 공급될 수 있도록 한다.
제 15 도는, 제 2 의 ECC 대신에 RF 레벨을 검출함에 의해 버스트 에러를 검출하는 경우에 이용되는 제어기의 구성예를 나타내는 구성도이다. 이 실시예에 있어서는, 제 3 도에 도시한 제어기(44)의 내부 구성이 다른 것과, 제 2 도에 도시한 드라이브 제어기(2)에서 레벨 검출 회로(200)가 추가되는 것 이외는 같은 구성으로 이루어지므로, 제어기의 내부 구성예만 도시한다. 이 제 15 도에 있어서 제 3 도와 대응하는 부분에서는 동일 부호를 부치고, 그 상세한 설명을 생략한다.
제 15 도에 있어서, 65는 제 2 도에 도시한 판독/기입 회로(38)에 접속되는 입출력 단자이며, 이 입출력 단자(65)는 스위치(66)의 가동 접점(66c)에 접속된다. 이 스위치(66)의 한쪽의 고정 접점(a)은 디코더(300)의 입력 단자에 접속되고, 스위치(66)의 다른 쪽의 고정 접점(b)은 인코더(301)의 출력 단자에 접속된다.
또, 디코더(300)의 데이터용의 출력 단자는 스위치(69)의 한쪽의 고정 접점(a)에 접속되고, 인코더(301)의 입력 단자는 스위치(69)의 다른 쪽의 고정 접점(b)에 접속되고, 이 스위치(69)의 가동 접점(c)은 버퍼(70)의 입출력 단자에 접속된다. 또, 버퍼(70)의 입출력 단자는 인터페이스 회로(71)의 입출력 단자에 접속되고, 이 인터페이스 회로(71)의 입출력 단자는 입출력 단자(io1)를 통해 제 1 도에 도시한 호스트 컴퓨터(3)의 입출력 단자에 접속된다.
여기에서, 디코더(300)는 스위치(6b)를 통해 공급되는 재생 데이터에 대해, 에러 검출 및 에러 정정 처리를 실시하고, 또 CPU(60)로부터 입출력 포트를 통해 요구했던 경우에는, 후술하는 버스트 검출 회로(302)로부터의 검출 결과에 의거하여 에러 정정 처리를 행한다. 제 15 도에 도시하는 바와 같이, 이 디코더(300)는, 예를 들면, 2 섹터 분량의 용량 RAM(300a)과, 이 RAM(300a)에 기입된 재생 데이터를 제어함에 의해 LDC에 의한 에러 정정 처리, CRC에 의한 에러 체크, 이들의 정정과 체크가 불가능하게 되는 버스트 에러 발생시에 버스트 검출 회로(302)로부터의 검출 결과에 의거하여 LDC의 패리티에서 에러 정정을 행하는 RAM 제어기(300b)로 구성한다.
인코더(301)는 제 15 도에 도시하는 바와 같이, 2 섹터분의 기억 용량을 갖는 RAM(301a)과, 이 RAM(301a)에 기입된 입력 데이터를 제어함에 따라, 제 1 ECC로서의 패리티의 생성, CRC의 패리티 생성, 이들의 패리티의 부가를 행한다.
인코더(301)는 호스트 컴퓨터(3)로부터 전송되고, 인터페이스 회로(71)를 통해 버퍼(70)에서 일단 기입되고, 다시 이 버퍼(70)로부터 판독된 후에 스위치(69)를 통해 공급되는 기록할 데이터에 대해 에러 검출용의 패리티와 에러 검출을 위한 CRC로서의 패리티와 제 1 ECC로서의 패리티를 각각 부가한다.
또한, 제 1 도에 도시한 광 디스크 드라이브에 있어서 상기 체크용의 패리티와 에러 정정용의 패리티를 기록할 수 있는 것은 광자기 디스크, 일회 기록형 디스크 및 부분형 디스크의 기입 가능한 영역이므로, 인코더 측과 디코더 측의 양방이 관여 하지만, 재생전용과 파셜 디스크의 판독전용 영역의 경우에는, 상기 패리티등과 데이터가 디스크의 제조시에 기록되게 되므로 인코더 측은 관여하지 않고 디코더 측만 관여하게 된다.
버스트 검출 회로(302)는 입력 단자(303)를 통해 제 14 도에 도시한 레벨 검출 회로(200)로부터의 검출 결과에 의해서 버스트 에러 발생시에 버스트 에러의 크기와 그 위치를 검출하고, 그 검출 결과를 입출력 포트(64)를 통해 디코더(300)에공급한다.
또, 이 예에 있어서는 재생시의 주요 동작에 대해서만 설명한다.
광 디스크(4)에 기록되어 있는 데이터를 재생하는 경우에 있어서는 CPU(60)는 입출력 포트(64)를 통해 스위치(66 및 69)에 각각 스위칭 제어 신호를 공급하고, 스위치(66 및 69)의 각 가동접점(c)을 고정접점(a)에 접속시킨다. 이에 따라서, 광 디스크(4)로부터 판독되고, 판독/기입 회로(38), 입출력 단자(65) 및 스위치(66)를 통해 공급되는 재생 데이터는 디코더(300)에 공급되고, 이 디코더(300)에 있어서 에러 검출, 에러 정정 처리가 시행된 후에 스위치(69), 버퍼(70), 인터페이스 회로(71) 및 입출력 단자(io1)를 통해 제 1 도에 도시한 호스트 컴퓨터(3)에 재생 데이터로서 공급된다.
이때, 디코더(67)는 RAM(67a)에 기억된 2 섹터분의 데이터 내, 한쪽의 섹터의 데이터에 대해 제 1 ECC로서의 패리티에 의한 에러 정정, CRC의 패리티에 의한 에러 체크, 또 버스트가 발생하여 에러 정정 및 체크가 불가능하게 된 경우에는 버스트 검출 회로(302)로부터의 검출 결과에 의해서 버스트 에러의 크기와 그 위치를 인식하고, 또 이후에 다시 제 1 ECC로서의 패리티에 의한 에러 정정, CRC의 패리티에 의한 에러 체크를 행하여 그 섹터의 데이터를 얻고, 이들의 재생 처리가 종료한 시점에서 그 섹터의 데이터를 출력함과 동시에 그 뜻을 나타내는 신호를 입출력 포트(64 및 61)를 통해 CPU(60)에 공급한다. 이에 따라 CPU(60)는 제 2 도에 도시한 판독/기입 회로(38)에 대해 다음 섹터의 재생을 행하도록 지시하고, 이에 따라서, 상기 섹터의 모든 데이터는 버퍼(70)에 공급되고, 이후, 광 디스크(4)로부터 판독된 다음의 섹터의 재생 데이터가 RAM(67a)에 공급된다.
제 16 도는 제 2 ECC 대신에 RF 레벨을 검출함에 의해 버스트 에러를 검출하는 경우 재생시의 동작을 설명하기 위한 흐름도이다. 또, 이 제 16 도는 제 1 실시예의 제 10 도에 대응하는 것이며, 제 1 실시예의 제 11 도 내지 제 13 도에 대해서는 같은 처리가 되므로 이들의 도면에 대응하는 도면첨부는 생략한다. 또, 제 16 도에 있어서 제 10 도와 대응하는 부분에서는 동일한 부호를 첨부하고, 그 상세한 설명을 생략한다.
단계(S4)에 있어서 정정 불능으로 된 경우에는 단계(S20)으로 이행하고, 이 단계(S20)에서는 RF 의 레벨 검출 결과로부터 버스트 에러 길이와 위치를 구한다. 그리고 단계(S20)으로 이행한다. 이 단계(S200)에서는 제 15 도에서 도시한 버스트 검출 회로(302)가 제 14 도에서 도시한 레벨 검출 회로(200)로부터의 검출 결과에 의거하여 1 섹터내의 버스트 에러의 수, 길이, 위치를 구한다.
단계(S20)에서는 정정 불능인지의 여부를 판단하고 「예」라면 단계(S8)으로 이행하고, 「아니오」라면 단계(S20)으로 이행한다. 이 단계(S20)에서는 1 섹터내의 버스트 에러의 수가 4 이상의 경우를 정정 불능으로서 판단한다.
단계(S20)에서는 개수는 3 인지의 여부를 판단하고 「예」라면 단계(S20)으로 이행하고, 「아니오」라면 단계(S100)으로서의 서브루틴(S100)으로 이행한다. 이 단계(S20)에서는 버스트 에러의 개수가 "3"인지의 여부를 판단한다. 이 "3"은 제 1 실시예에 있어서 에러 플래그의 수 "3"과 실질적으로 동일하다.
단계(S20)에서는 3개 연속인지의 여부를 판단하고 「예」라면 단계(S150)으로서의 서브루틴(SUB3)으로 이행하고, 「아니오」라면 단계(S50)으로서의 서브루틴(SUB1)으로 이행한다. 이 단계(S20)에서는 버스트 에러가 "3"개 연속하고 있는지의 여부를 판단한다.
이하의 각 서브루틴(SUB1, SUB 2 및 SUB3)에 있어서 처리는 제 1 실시예와 동일하게 된다. 그리고 제 2 ECC를 사용하지 않음으로써 에러 정정의 처리 속도를 향상시킬 수 있다. 또, 이 제 2 실시예에 있어서 제 2 ECC로서의 패리티(P1 내지 P40)는 제 1 실시예의 경우와 마찬가지로 기록하고, 재생시에 사용하는 경우는 LDC에 의한 검출 정정 8 바이트를 최대 16 바이트까지 높일 수 있다.
제 1 의 에러 처리용 데이터의 부호간에 최소의 거리에서는 정정 불능으로 이루어지는 연속하는 큰 에러라 하더라도 복원할 수 있으며, 이에 의해서 간단한 처리로 본래 정정 불능이었던 버스트 에러가 발생하여도 데이터는 복원할 수 있고, 보다 에러 정정 능력을 향상시키고, 확실하게 데이터의 재생을 행할 수 있다.
또한, 본 발명에 의하면 복수 단위에 걸치는 에러가 발생한 경우에 있어서 에러 정정 능력을 향상시킬 수 있다.
또, 본 발명에 의하면, 상기 에러 발생의 상태가 복수 블록에 걸치는 에러의 경우에 있어서는 상기 에러에 걸치는 복수의 블록 내의 대략 중앙의 적어도 1개의 블록의 데이터, 및 상기 소실로 간주한 적어도 2개의 블록에 인접하는 블록의 데이터가 소실한 것으로 간주하여 상기 제 1 의 에러 처리용 데이터에 의해 에러 정정 처리를 실시하도록 하였으므로, 복수 블록에 걸치는 에러가 발생한 경우에 있어서 에러 정정 능력을 보다 향상시킬 수 있고, 효율 좋게 에러를 정정하여 양호하게 재생을 행하고, 그러나 기록 매체의 기록 용량을 저하시키지 않도록 할 수 있다.
제 1 도는 본 발명의 광 디스크 드라이브의 일예를 도시하는 구성도.
제 2 도는 제 1 도에 도시한 드라이브 제어기를 도시하는 구성도.
제 3 도는 제 1 도에 도시한 광 디스크 드라이브의 제어기를 도시하는 구성도.
제 4 도는 본 발명의 광 디스크 포맷의 일예를 도시하는 설명도.
제 5 도는 제 4 도에 도시한 광 디스크의 각 영역의 크기와 각 영역에 이용되는 데이터 클럭 주파수의 일예를 도시하는 설명도.
제 6A 도, 제 6B 도, 제 6C 도는 본 발명의 광 디스크의 섹터 포맷의 일예를 도시하는 설명도.
제 7 도는 본 발명의 광 디스크의 7행 - 8행 - 7행 패턴에 의한 제 2 ECC로서의 패리티의 부가를 설명하기 위한 도면.
제 8 도는 섹터 내에 1개의 버스트 에러가 발생한 경우의 처리방법을 설명하기 위한 도면.
제 9 도는 섹터 내에 복수의 버스트 에러가 발생한 경우의 처리방법을 설명하기 위한 도면.
제 10 도는 본 발명의 광 디스크 드라이브의 재생시의 데이터 치리동작을 설명하기 위한 흐름도.
제 11 도는 본 발명의 광 디스크 드라이브의 재생시의 데이터 처리동작을 설명하기 위한 흐름도.
제 12 도는 본 발명의 광 디스크 드라이브의 재생시의 데이터 처리 동작을 설명하기 위한 흐름도.
제 13 도는 본 발명의 광 디스크 드라이브의 재생시의 데이터 처리 동작을 설명하기 위한 흐름도.
제 14 도는 본 발명 외의 다른 실시예의 레벨 검출 회로의 구성을 도시하는 구성도.
제 15 도는 본 발명의 다른 실시예의 제어기의 내부 구성을 도시하는 도면.
제 16 도는 본 발명의 다른 실시예의 동작을 설명하기 위한 흐름도.
* 도면의 주요부분에 대한 부호의 설명 *
1 : 드라이브 2 : 드라이브 제어기
3 : 호스트 컴퓨터 4 : 광 디스크
5 : 로딩 기구 6 : 스핀들 모터
7, 4, 18, 49, 50, 51 : 드라이버
8 : 광학 블록 9 : 렌즈계
10 : 광학 블록 11 : 검류계 모터
12 : 포커스 작동기 13 : 레이저 다이오드
15 : 포토 디렉터 16 : 매트릭스 앰프
17 : 자기 헤드 34 : 클록 생성회로
36 : 타이밍 제너레이터 37 : 데이터 위상 제어 회로
38 : 판독/기입 회로 39 : 서보계 클록 생성 회로
40 : 서보계 타이밍 제너레이터 41 : 셀렉터
42 : 어드레스 디코더 43, 61 : 버스
44 : 제어기 45 : 멀티플렉서
46 : A-D 컨버터 47 : 입출력 회로
48 : PWM 회로 52 : 입출력 회로
53 : 디지털 신호 처리 회로 60 : CPU
62, 64 : ROM 63 : RAM
64 : 입출력 포트 67 : 디코더
68 : 인코더 70 : 버퍼
71 : 인터페이스 회로

Claims (24)

  1. 데이터 기록 및 재생 방법에 있어서:
    (a) 소정량으로 이루어지는 일련의 데이터에 관해 각각 제 1 에러 처리용 데이터를 생성하고, 상기 소정량으로 이루어지는 일련의 데이터를 각각 분할하여 얻은 복수의 블록마다 제 2 에러 처리용 데이터를 생성하는 단계와;
    (b) 상기 소정량으로 이루어지는 일련의 데이터와, 상기 제 1 에러 처리용 데이터와, 상기 제 2 에러 처리용 데이터에 의해 각각의 기록 단위의 데이터를 생성하는 단계와;
    (c) 상기 각각의 기록 단위의 데이터를 기록 매체에 기록하는 단계와;
    (d) 상기 기록 매체에서 상기 각 기록 단위의 데이터를 재생하는 단계와;
    (e) 재생한 상기 각 기록 단위의 데이터 내의 상기 소정량으로 이루어지는 일련의 데이터에 대해 상기 기록 단위마다 상기 제 1 에러 처리용 데이터에 의해 에러 정정을 행하는 단계와;
    (f) 상기 단계(e)에 있어서 에러 정정을 할 수 없었을 때에, 상기 제 2 에러처리용 데이터에 의해 상기 블록마다 상기 소정량으로 이루어지는 일련의 데이터에 대해 적어도 에러 검출을 행하는 단계와;
    (g) 연속하는 N(N은 양의 정수)개의 블록에서 에러가 검출되었을 때에, 상기 연속하는 N개의 블록의 양단에 위치하지 않는 적어도 1개의 블록의 모든 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 기록 단위의 상기 소정량으로 이루어지는 일련의 데이터에 대해 에러 정정을 함으로써, 재생 데이터를 얻는 단계를 포함하는 데이터 기록 및 재생 방법.
  2. 제 1 항에 있어서,
    상기 단계(a)에 있어서, 상기 제 2 에러 처리용 데이터는, 상기 소정량으로 이루어지는 일련의 데이터에 대한 상기 기록 매체로부터의 재생순서에 따른 방향의 복수 패리티로 구성되는 데이터 기록 및 재생 방법.
  3. 제 1 항에 있어서,
    상기 단계(g)에 있어서, 상기 연속하는 N개의 블록의 양단에 위치하지 않는 적어도 1개의 블록의 모든 데이터와 이 블록에 인접하는 블록의 일부 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 기록 단위의 상기 소정량으로 이루어지는 일련의 데이터에 대해 에러 정정을 하는 데이터 기록 및 재생 방법.
  4. 제 1 항에 있어서,
    상기 단계(g)에 있어서, 연속하는 2개의 블록에서 에러가 검출되었을 때에는 상기 연속하는 2개의 블록에 걸친 1 블록분의 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 기록 단위의 상기 소정량으로 이루어지는 일련의 데이터에 대해 에러 정정을 하고, 에러 정정 불가능할 때는 소실 데이터로간주한 1 블록분의 데이터 위치를 옮기고 상기 제 1 에러 처리용 데이터에 의해 재차 에러 정정을 하는 데이터 기록 및 재생 방법.
  5. 데이터 전송 방법에 있어서:
    (a) 소정량으로 이루어지는 데이터에 관해 각각 제 1 에러 처리용 데이터를 생성하고, 상기 소정량으로 이루어지는 일련의 데이터를 각각 분할하여 얻은 복수의 블록마다 제 2 에러 처리용 데이터를 생성하는 단계와;
    (b) 상기 소정량으로 이루어지는 일련의 데이터, 상기 제 1 에러 처리용 데이터 및 상기 제 2 에러 처리용 데이터에 의해 각 단위의 전송 데이터를 생성하는 단계와;
    (c) 상기 각 단위의 전송 데이터를 전송하는 단계와;
    (d) 전송된 상기 각 단위의 전송 데이터에 대해 상기 전송 단위마다 상기 제 1 에러 처리용 데이터에 의해 에러 정정을 행하는 단계와;
    (e) 상기 단계(d)에서 에러 정정을 할 수 없었을 때에 상기 제 2 에러 처리용 데이터에 의해 상기 블록마다 상기 전송 데이터에 대해 적어도 에러 검출을 행하는 단계와;
    (f) 연속하는 N(N은 3 이상의 정수)개의 블록에서 에러가 검출되었을 때에, 상기 연속하는 N개의 블록의 양단에 위치하지 않는 적어도 1개 블록의 모든 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 전송 단위의 상기 소정량의 일련의 데이터에 대해 에러 정정을 하는 단계를 포함하는 데이터 전송 방법.
  6. 제 5 항에 있어서,
    상기 단계(a)에 있어서, 상기 제 2 에러 처리용 데이터는 상기 소정량으로 이루어지는 일련의 데이터에 대한 상기 기록 매체로부터의 재생순서에 따른 방향의 복수 패리티로 구성되어지는 데이터 전송 방법.
  7. 제 5 항에 있어서,
    상기 단계(f)에 있어서, 상기 연속하는 N개의 블록의 양단에 위치하지 않는 적어도 1개의 블록의 모든 데이터와, 이 블록에 인접하는 블록의 일부 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 기록 단위의 상기 소정량으로 이루어지는 일련의 데이터에 대해 에러 정정을 하는 데이터 전송 방법.
  8. 제 5 항에 있어서,
    상기 단계(f)에 있어서,
    연속하는 2개의 블록에서 에러가 검출되었을 때에는, 상기 연속하는 2개의 블록에 걸친 1 블록분의 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 기록 단위의 상기 소정량으로 이루어지는 일련의 데이터에 대해 에러 정정을 하고, 에러 정정이 불가능일 때는 소실 데이터로 간주한 1 블록분의 데이터 위치를 옮기고 상기 제 1 에러 처리용 데이터에 의해 재차 에러 정정을 하는 데이터 전송 방법.
  9. 데이터 기록 및 재생 장치에 있어서:
    소정량으로 이루어지는 일련의 데이터에 관해 각각 제 1 에러 처리용 데이터를 생성하고, 상기 소정량으로 이루어지는 일련의 데이터를 각각 분할하여 얻은 복수의 블록마다 제 2 에러 처리용 데이터를 생성하는 에러 처리용 데이터 생성 수단과;
    상기 소정량으로 이루어지는 일련의 데이터, 상기 제 1 에러 처리용 데이터 및 상기 제 2 에러 처리용 데이터에 의해 각 기록 단위의 데이터를 생성하는 기록 단위 데이터 생성 수단과;
    상기 각 기록 단위의 데이터를 기록 매체에 기록하고, 상기 기록 매체로부터 상기 각 기록 단위의 데이터를 재생하는 기록 재생 수단과;
    상기 기록 재생 수단에 의해 재생된 상기 각 기록 단위의 데이터 내의 상기 소정량으로 이루어지는 일련의 데이터에 대해 상기 기록 단위마다 상기 제 1 에러 처리용 데이터에 의해 에러 정정을 행하고, 에러 정정을 할 수 없었을 때에 상기 제 2 에러 처리용 데이터에 의해 상기 블록마다 상기 소정량으로 이루어지는 일련의 데이터에 대해 적어도 에러 검출을 행하고;
    연속하는 N(N은 양의 정수)개의 블록에서 에러가 검출되었을 때에 상기 연속하는 N개의 블록의 양단에 위치하지 않는 적어도 1개의 블록의 모든 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 기록 단위의 상기 소정량으로 이루어지는 일련의 데이터에 대해 에러 정정을 함으로써 에러 정정을 행하는 에러 정정 수단을 포함하는 데이터 기록 및 재생 장치.
  10. 제 9 항에 있어서,
    상기 에러 처리용 데이터 생성 수단은, 상기 제 2 에러 처리용 데이터로서, 상기 소정량으로 이루어지는 일련의 데이터에 대한 상기 기록 매체로부터의 재생순서에 따른 방향의 복수 패리티를 생성하는 데이터 기록 및 재생 장치.
  11. 제 9 항에 있어서,
    상기 에러 정정 수단은 상기 연속하는 N개의 블록의 양단에 위치하지 않는 적어도 1개 블록의 모든 데이터와, 이 블록에 인접하는 블록의 일부 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 기록 단위의 상기 소정량으로 이루어지는 일련의 데이터에 대해 에러 정정을 하는 데이터 기록 및 재생 장치.
  12. 제 9 항에 있어서,
    상기 에러 정정 수단은, 연속하는 2개의 블록에서 에러가 검출되었을 때에는 상기 연속하는 2개의 블록에 걸친 1 블록분의 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 기록 단위의 상기 소정량으로 이루어지는 일련의 데이터에 대해 에러 정정을 하고, 에러 정정이 불가능할 때는 소실 데이터로 간주하는 1 블록분의 데이터 위치를 옮기고 상기 제 1 에러 처리용 데이터에 의해, 재차 에러 정정을 하는 데이터 기록 재생 장치.
  13. 데이터 전송 장치에 있어서:
    소정량으로 이루어지는 일련의 데이터에 관해 각각 제 1 에러 처리용 데이터를 생성하고, 상기 소정량으로 이루어지는 일련의 데이터를 각각 분할하여 얻은 다수의 블록마다 제 2 에러 처리용 데이터를 생성하는 에러 처리용 데이터 생성 수단과;
    상기 소정량으로 이루어지는 일련의 데이터, 상기 제 1 에러 처리용 데이터 및 상기 제 2 에러 처리용 데이터에 의해 각 단위의 전송 데이터를 생성하는 전송 데이터 생성 수단과;
    상기 각 단위의 전송 데이터를 전송하는 전송 수단과;
    전송된 상기 각 단위의 전송 데이터에 대해 상기 단위마다 상기 제 1 에러 처리용 데이터에 의해 에러 정정을 하고, 에러 정정을 할 수 없었을 때에 상기 제 2 에러 처리용 데이터에 의해 상기 블록마다 상기 전송 데이터에 대해 적어도 에러 검출을 하고, 연속하는 N(N은 3 이상의 정수)개의 블록에서 에러가 검출되었을 때에 상기 연속하는 N개의 블록의 양단에 위치하지 않는 적어도 1개 블록의 모든 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 전송 단위의 상기 소정량의 일련의 데이터에 대해 에러 정정을 하는 에러 정정 수단을 포함하는 데이터 전송 장치.
  14. 제 13 항에 있어서,
    상기 에러 처리용 데이터 생성 수단은 상기 제 2 에러 처리용 데이터로서, 상기 소정량으로 이루어지는 일련의 데이터에 대한 상기 기록 매체로부터의 재생순서에 따른 방향의 복수 패리티를 생성하는 데이터 전송 장치.
  15. 제 13 항에 있어서,
    상기 에러 정정 수단은 상기 연속하는 N개의 블록의 양단에 위치하지 않는 적어도 1개 블록의 모든 데이터와 이 블록에 인접하는 블록의 일부 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 기록 단위의 상기 소정량으로 이루어지는 일련의 데이터에 대해 에러 정정을 하는 데이터 전송 장치.
  16. 제 13 항에 있어서,
    상기 에러 정정 수단은 연속하는 2개의 블록에서 에러가 검출되었을 때에는 상기 연속하는 2개의 블록에 걸친 1 블록분의 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 기록 단위의 상기 소정량으로 이루어지는 일련의 데이터에 대해 에러 정정을 하고, 에러 정정이 불가능할 때는 소실 데이터로 간주한 1 블록분의 데이터 위치를 옮기고 상기 제 1 에러 처리용 데이터에 의해 재차 에러 정정을 하는 데이터 전송 장치.
  17. 데이터 재생 방법에 있어서:
    (a) 소정량으로 이루어지는 일련의 데이터와, 상기 소정량으로 이루어지는 일련의 데이터에 관해 생성된 제 1 에러 처리용 데이터와, 상기 소정량으로 이루어지는 일련의 데이터를 각각 분할해 얻은 다수의 블록마다 생성된 제 2 에러 처리용 데이터에 의해 구성되는 각 기록 단위의 데이터가 기록되는 기록 매체로부터, 상기 각 기록 단위의 데이터를 재생하는 단계와;
    (b) 재생한 상기 각 기록 단위의 데이터 내의 상기 소정량으로 이루어지는 일련의 데이터에 대해 상기 기록 단위마다 상기 제 1 에러 처리용 데이터에 의해 에러 정정을 행하는 단계와;
    (c) 상기 단계(b)에 있어서 에러 정정을 할 수 없었을 때에, 상기 제 2 에러 처리용 데이터에 의해 상기 블록마다 상기 소정량으로 이루어지는 일련의 데이터에 대해 적어도 에러 검출을 행하는 단계와;
    (d) 연속하는 N(N은 양의 정수)개의 블록에서 에러가 검출되었을 때에, 상기 연속하는 N개의 블록의 양단에 위치하지 않는 적어도 1개 블록의 모든 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 기록 단위의 상기 소정량으로 이루어지는 일련의 데이터에 대해 에러 정정을 함으로써 재생 데이터를 얻는 단계를 포함하는 데이터 재생 방법.
  18. 제 17 항에 있어서,
    상기 단계(a)에 있어서, 상기 제 2 에러 처리용 데이터는 상기 소정량으로이루어지는 일련의 데이터에 대한 상기 기록 매체로부터의 재생순서에 따른 방향의 복수 패리티로 구성되어지는 데이터 재생 방법.
  19. 제 17 항에 있어서,
    상기 단계(d)에 있어서, 상기 연속하는 N개의 블록의 양단에 위치하지 않는 적어도 1개 블록의 모든 데이터와, 이 블록에 인접하는 블록의 일부 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 기록 단위의 상기 소정량으로 이루어지는 일련의 데이터에 대해 에러 정정을 하는 데이터 재생 방법.
  20. 제 17 항에 있어서,
    상기 단계(d)에 있어서, 연속하는 2개의 블록에서 에러가 검출되었을 때에는 상기 연속하는 2개의 블록에 걸친 1 블록분의 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 기록 단위의 상기 소정량으로 이루어지는 일련의 데이터에 대해 에러 정정을 하고, 에러 정정이 불가능일 때는 소실 데이터로 간주한 1 블록분의 데이터 위치를 옮기고 상기 제 1 에러 처리용 데이터에 의해 재차 에러 정정을 하는 데이터 재생 방법.
  21. 데이터 전송 방법에 있어서:
    (a) 소정량으로 이루어지는 일련의 데이터와, 상기 소정량으로 이루어지는 일련의 데이터에 관해 생성된 제 1 에러 처리용 데이터와, 상기 소정량으로 이루어지는 일련의 데이터를 각각 분할해 얻은 복수의 블록마다 생성된 제 2 에러 처리용 데이터에 의해 구성되는 각 단위의 전송 데이터를 전송하는 단계와;
    (b) 전송된 상기 각 단위의 전송 데이터에 대해 상기 전송 단위마다 상기 제 1 에러 처리용 데이터에 의해 에러 정정을 행하는 단계와;
    (c) 상기 단계(b)에서 에러 정정을 할 수 없었을 때에 상기 제 2 에러 처리용 데이터에 의해 상기 블록마다 상기 전송 데이터에 대해 적어도 에러 검출을 행하는 단계와;
    (d) 연속하는 N(N은 3 이상의 정수)개의 블록에서 에러가 검출되었을 때에, 상기 연속하는 N개의 블록의 양단에 위치하지 않는 적어도 1개 블록의 모든 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 전송 단위의 상기 소정량의 일련의 데이터에 대해 에러 정정을 하는 단계를 포함하는 데이터 전송 방법.
  22. 데이터 재생 장치에 있어서:
    소정량으로 이루어지는 일련의 데이터와, 상기 소정량으로 이루어지는 일련의 데이터에 관해 생성된 제 1 에러 처리용 데이터와, 상기 소정량으로 이루어지는 일련의 데이터를 각각 분할해 얻은 복수의 블록마다 생성된 제 2 에러 처리용 데이터에 의해 구성되는 각 기록 단위의 데이터가 기록되는 기록 매체로부터 상기 각 기록 단위의 데이터를 재생하는 재생 수단과;
    상기 재생 수단에 의해 재생된 상기 각 기록 단위의 데이터 내의 상기 소정량으로 이루어지는 일련의 데이터에 대해 상기 기록 단위마다 상기 제 1 에러 처리용 데이터에 의해 에러 정정을 행하고, 에러 정정을 할 수 없었을 때에 상기 제 2 에러 처리용 데이터에 의해 상기 블록마다 상기 소정량으로 이루어지는 일련의 데이터에 대해 적어도 에러 검출을 행하고, 연속하는 N(N은 양의 정수)개의 블록에서 에러가 검출되었을 때에 상기 연속하는 N개의 블록의 양단에 위치하지 않는 적어도 1개의 블록의 모든 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 기록 단위의 상기 소정량으로 이루어지는 일련의 데이터에 대해 에러 정정을 함으로써 에러 정정을 행하는 에러 정정 수단을 포함하는 데이터 재생 장치.
  23. 데이터 기록 및 재생 장치에 있어서:
    소정량으로 이루어지는 일련의 데이터에 관해 각각 제 1 에러 처리용 데이터를 생성하고, 상기 소정량으로 이루어지는 일련의 데이터를 각각 분할해 얻은 복수의 블록마다 제 2 에러 처리용 데이터를 생성하는 에러 처리용 데이터 생성 수단과;
    상기 소정량으로 이루어지는 일련의 데이터, 상기 제 1 에러 처리용 데이터 및 상기 제 2 에러 처리용 데이터에 의해 각 기록 단위의 데이터를 생성하는 기록 단위 데이터 생성 수단과;
    상기 각 기록 단위의 데이터를 기록 매체에 기록하고, 상기 기록 매체로부터 상기 각 기록 단위의 데이터를 재생하는 기록 재생 수단과;
    상기 기록 재생 수단에 의해 재생된 상기 각 기록 단위의 데이터의 재생 신호 비디오 레벨에 의거해 상기 블록 단위로 상기 재생 신호의 에러 상태를 검출하는 에러 검출 수단과;
    상기 기록 재생 수단에 의해 재생된 상기 각 기록 단위의 데이터 내의 상기 소정량으로 이루어지는 일련의 데이터에 대해 상기 기록 단위마다 상기 제 1 에러 처리용 데이터에 의해 에러 정정을 행하고, 에러 절정을 할 수 없었을 때에 상기 에러 검출 수단의 검출 결과에 의거해 에러인 블록을 결정하고, 연속하는 N(N은 양의 정수)개의 블록이 에러로 결정되었을 때에 상기 연속하는 N개의 블록의 양단에 위치하지 않는 적어도 1개의 블록의 모든 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 기록 단위의 상기 소정량으로 이루어지는 일련의 데이터에 대해 에러 정정을 함으로써 에러 정정을 행하는 에러 정정 수단을 포함하는 데이터 기록 재생 장치.
  24. 데이터 재생 장치에 있어서:
    소정량으로 이루어지는 일련의 데이터와, 상기 소정량으로 이루어지는 일련의 데이터에 관해 생성된 제 1 에러 처리용 데이터와, 상기 소정량으로 이루어지는 일련의 데이터를 각각 분할해 얻은 복수의 블록마다 생성된 제 2 에러 처리용 데이터에 의해 구성되는 각 기록 단위의 데이터가 기록되어지는 기록 매체로부터 상기 각 기록 단위의 데이터를 재생하는 재생 수단과;
    상기 재생 수단에 의해 재생된 상기 각 기록 단위의 데이터의 재생 신호의비디오 레벨에 의거해 상기 블록 단위로 상기 재생 신호의 에러 상태를 검출하는 에러 검출 수단과,
    상기 재생 수단에 의해 재생된 상기 각 기록 단위의 데이터 내의 상기 소정량으로 이루어지는 일련의 데이터에 대해 상기 기록 단위마다 상기 제 1 에러 처리용 데이터에 의해 에러 정정을 행하고, 에러 정정을 할 수 없었을 때에 상기 에러 검출 수단의 검출 결과에 의거해 에러인 블록을 결정하고, 연속하는 N(N은 양의 정수)개의 블록이 에러로 결정되었을 때에 상기 연속하는 N개의 블록의 양단에 위치하지 않는 적어도 1개의 블록의 모든 데이터를 소실 데이터로 간주하고, 상기 제 1 에러 처리용 데이터에 의해 그 기록 단위의 상기 소정량으로 이루어지는 일련의 데이터에 대해 에러 정정을 함으로써 에러 정정을 행하는 에러 정정 수단을 포함하는 데이터 재생 장치.
KR1019950037564A 1994-10-24 1995-10-24 데이터기록재생방법및장치,데이터전송방법및장치 KR100378249B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP25852294 1994-10-24
JP94-258522 1994-10-24

Publications (2)

Publication Number Publication Date
KR960015426A KR960015426A (ko) 1996-05-22
KR100378249B1 true KR100378249B1 (ko) 2003-12-01

Family

ID=17321385

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950037564A KR100378249B1 (ko) 1994-10-24 1995-10-24 데이터기록재생방법및장치,데이터전송방법및장치

Country Status (8)

Country Link
US (1) US5835509A (ko)
EP (1) EP0709846B1 (ko)
KR (1) KR100378249B1 (ko)
CN (1) CN1077319C (ko)
AU (1) AU688122B2 (ko)
DE (1) DE69522891T2 (ko)
MY (1) MY116833A (ko)
SG (1) SG54978A1 (ko)

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3170123B2 (ja) * 1993-11-29 2001-05-28 日本放送協会 誤り訂正回路
CA2160913C (en) * 1994-03-01 2002-11-19 Jun Yonemitsu Digital signal encoding method and apparatus, digital signal recording medium, and digital signal decoding method and apparatus
US6118754A (en) * 1995-05-16 2000-09-12 Sony Corporation Data recording/reproducing apparatus and method corresponding to a plurality of data formats, and data recording medium
JPH08315515A (ja) * 1995-05-18 1996-11-29 Sony Corp データ記録/再生装置および方法、並びにデータ記録媒体
KR100229015B1 (ko) * 1996-08-06 1999-11-01 윤종용 디지탈 처리시스템의 에러정정장치 및 방법
JP3968875B2 (ja) 1998-06-24 2007-08-29 ソニー株式会社 ダウンロード装置、及び記録媒体
EP1152414B1 (en) * 1998-10-22 2005-10-19 Matsushita Electric Industrial Co., Ltd. Information recording medium, and method and apparatus for managing defect thereof
US6282250B1 (en) * 1999-05-05 2001-08-28 Qualcomm Incorporated Low delay decoding
JP2001291344A (ja) * 2000-04-04 2001-10-19 Hitachi Ltd 光ディスク装置およびそのデータ再生方法
US20030120858A1 (en) 2000-09-15 2003-06-26 Matrix Semiconductor, Inc. Memory devices and methods for use therewith
US6591394B2 (en) 2000-12-22 2003-07-08 Matrix Semiconductor, Inc. Three-dimensional memory array and method for storing data bits and ECC bits therein
JP4652641B2 (ja) * 2001-10-11 2011-03-16 ソニー株式会社 ディスク記録媒体、ディスクドライブ装置、再生方法
US6928590B2 (en) * 2001-12-14 2005-08-09 Matrix Semiconductor, Inc. Memory device and method for storing bits in non-adjacent storage locations in a memory array
JP4407095B2 (ja) * 2001-12-14 2010-02-03 株式会社日立製作所 記録方法及び記録装置
US6901549B2 (en) * 2001-12-14 2005-05-31 Matrix Semiconductor, Inc. Method for altering a word stored in a write-once memory device
US7219271B2 (en) * 2001-12-14 2007-05-15 Sandisk 3D Llc Memory device and method for redundancy/self-repair
JP3760899B2 (ja) * 2002-07-23 2006-03-29 ソニー株式会社 データ記録再生装置及びデータ記録再生方法、並びにコンピュータ・プログラム
CN100365739C (zh) * 2002-08-28 2008-01-30 Tvc通信有限责任公司 缆线引导套筒结构
KR20040021039A (ko) * 2002-09-02 2004-03-10 엘지전자 주식회사 고밀도 광디스크의 에러정정 방법
US6868022B2 (en) * 2003-03-28 2005-03-15 Matrix Semiconductor, Inc. Redundant memory structure using bad bit pointers
JP2005222597A (ja) * 2004-02-05 2005-08-18 Sony Corp 再生装置及び再生方法
US7793188B2 (en) * 2004-03-23 2010-09-07 The Regents Of The University Of California Apparatus and method for improving reliability of collected sensor data over a network
US7277336B2 (en) * 2004-12-28 2007-10-02 Sandisk 3D Llc Method and apparatus for improving yield in semiconductor devices by guaranteeing health of redundancy information
US7212454B2 (en) * 2005-06-22 2007-05-01 Sandisk 3D Llc Method and apparatus for programming a memory array
US7966518B2 (en) * 2007-05-15 2011-06-21 Sandisk Corporation Method for repairing a neighborhood of rows in a memory array using a patch table
US7958390B2 (en) * 2007-05-15 2011-06-07 Sandisk Corporation Memory device for repairing a neighborhood of rows in a memory array using a patch table
US8261124B2 (en) * 2007-12-21 2012-09-04 Spansion Llc System and method for optimized error correction in flash memory arrays
GB2506658B (en) * 2012-10-05 2015-01-21 Broadcom Corp Method and apparatus for signal detection and decoding
JP6562758B2 (ja) * 2015-08-07 2019-08-21 キヤノン株式会社 Pwm信号生成装置、モーター制御装置及び光走査装置

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4949326A (en) * 1986-12-10 1990-08-14 Matsushita Electric Industrial Co., Ltd. Optical information recording and reproducing system using optical disks having an error correction function
JPS6050669A (ja) * 1983-08-29 1985-03-20 Hitachi Ltd デ−タ復調方式
ATE128585T1 (de) * 1983-12-20 1995-10-15 Sony Corp Verfahren und vorrichtung zur dekodierung eines fehlerkorrigierenden kodes.
GB2156555B (en) * 1984-03-24 1988-03-09 Philips Nv Error correction of data symbols
JPH07101543B2 (ja) * 1984-03-24 1995-11-01 ソニー株式会社 エラー訂正符号化方法
JPS6146624A (ja) * 1984-08-10 1986-03-06 Sony Corp エラ−訂正装置
JPS6151253A (ja) * 1984-08-20 1986-03-13 Nec Corp 誤り訂正回路
US4781451A (en) * 1985-10-07 1988-11-01 Mcallen Terry Eye protectors such as spectacles, visors and the like
JPH07114371B2 (ja) * 1986-01-10 1995-12-06 ソニー株式会社 復号装置
JP2569478B2 (ja) * 1986-02-19 1997-01-08 ソニー株式会社 デ−タ記録装置
DE3704898A1 (de) * 1986-02-20 1987-08-27 Sharp Kk Diskettenaufzeichnungs-pruefverfahren
NL192151C (nl) * 1986-02-24 1997-02-04 Philips Electronics Nv Werkwijze en inrichting voor het opslaan en uitlezen van digitaal gekodeerde informatie naar keuze al dan niet beschermd door een foutenkorrigerende kode.
JPS62234426A (ja) * 1986-04-04 1987-10-14 Sony Corp エラ−訂正方法
JPH0724148B2 (ja) * 1986-04-07 1995-03-15 ソニー株式会社 エラ−訂正方法
JPH07112160B2 (ja) * 1986-04-21 1995-11-29 ソニー株式会社 誤り訂正符号の復号方法
JPH0823991B2 (ja) * 1986-05-31 1996-03-06 ソニー株式会社 アドレス信号再生方法
JPS6320921A (ja) * 1986-07-15 1988-01-28 Sony Corp エラ−訂正方法
JP2605271B2 (ja) * 1987-02-10 1997-04-30 ソニー株式会社 エラー訂正及びチエツク装置
US5287468A (en) * 1987-06-03 1994-02-15 Sony Corporation Method and apparatus for processing information data
US5257271A (en) * 1989-07-29 1993-10-26 Sony Corporation Sample data transmission apparatus
US5272692A (en) * 1989-12-11 1993-12-21 International Business Machines Corporation Data storage member having areas in which intensity-modulated signals are overlaid with magneto-optically recorded signals
JP3109087B2 (ja) * 1990-08-24 2000-11-13 ソニー株式会社 符号化装置及び復号化装置
JPH0581774A (ja) * 1991-09-20 1993-04-02 Olympus Optical Co Ltd 情報記録再生装置
JP3132184B2 (ja) * 1992-09-04 2001-02-05 株式会社日立製作所 画像データ記録再生装置
KR950014671B1 (ko) * 1992-12-31 1995-12-13 현대전자산업주식회사 광 정보기록재생장치, 매체 및 기록재생방법

Also Published As

Publication number Publication date
MY116833A (en) 2004-04-30
EP0709846B1 (en) 2001-09-26
CN1131320A (zh) 1996-09-18
SG54978A1 (en) 1998-12-21
US5835509A (en) 1998-11-10
DE69522891D1 (de) 2001-10-31
DE69522891T2 (de) 2002-03-28
AU3441095A (en) 1996-05-02
EP0709846A2 (en) 1996-05-01
KR960015426A (ko) 1996-05-22
AU688122B2 (en) 1998-03-05
CN1077319C (zh) 2002-01-02
EP0709846A3 (en) 1998-03-11

Similar Documents

Publication Publication Date Title
KR100378249B1 (ko) 데이터기록재생방법및장치,데이터전송방법및장치
KR100385386B1 (ko) 데이타기록재생방법,데이터재생장치및기록매체
EP0474428B1 (en) Optical disk data storage system with error correction
JP3480057B2 (ja) データ記録方法、データ再生方法及び記録媒体
KR100606867B1 (ko) 복수의 유니트로 정보를 기록하는 방법 및 장치
BR9907760B1 (pt) processo e dispositivo para gravar um sinal de informação.
US5517477A (en) Data recording method and data reproducing apparatus
EP0272135A2 (en) Optical disk and optical disk apparatus
EP0635829B1 (en) Data recording apparatus
JP3520576B2 (ja) 誤り訂正方法
WO2001009890A1 (fr) Dispositif de reproduction/enregistrement d'informations utilisant un disque optique et procede correspondant; systeme et procede d'enregistrement d'informations
JP2856072B2 (ja) 情報記録方法、情報再生方法および情報再生装置
US6819642B2 (en) Data recording device, data reproducing device, and optical disc
KR100821950B1 (ko) 복수의 유니트로 정보를 기록하는 방법 및 장치
JPH01196775A (ja) データ記録/再生装置における交替処理方法
JP3671470B2 (ja) データ記録再生方法及びその装置、並びにデータ伝送方法及びその装置
JP3551494B2 (ja) データ記録方法及びその装置、データ再生方法及びその装置、データ記録再生方法並びに記録媒体
KR0147081B1 (ko) 기록매체의 디코딩장치 및 재생장치
KR100388412B1 (ko) 광 디스크의 기록 방법, 광 디스크 기록 장치, 광 디스크재생 장치, 및 광 디스크
KR100746181B1 (ko) 광학식 회전기록매체, 어드레스정보 기록방법, 어드레스정보 복원방법, 광학식 기록장치, 광학식재생장치 및 광학식 기록재생장치
JPH11238324A (ja) 光記録媒体及び記録装置
JPH0950678A (ja) ディスク状記録媒体の再生方法及びその装置
JPH1186462A (ja) 光ディスク装置及びデータ再生方法
JPH11238321A (ja) 記録装置
JPH08195033A (ja) データ記録方法、データ再生方法、データ記録再生方法及びディスク状記録媒体

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120312

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee