KR100365823B1 - 전자유닛 - Google Patents

전자유닛 Download PDF

Info

Publication number
KR100365823B1
KR100365823B1 KR1020000030229A KR20000030229A KR100365823B1 KR 100365823 B1 KR100365823 B1 KR 100365823B1 KR 1020000030229 A KR1020000030229 A KR 1020000030229A KR 20000030229 A KR20000030229 A KR 20000030229A KR 100365823 B1 KR100365823 B1 KR 100365823B1
Authority
KR
South Korea
Prior art keywords
circuit board
terminal electrode
electronic unit
electrode portion
grounding
Prior art date
Application number
KR1020000030229A
Other languages
English (en)
Other versions
KR20010029776A (ko
Inventor
나카노가즈히로
Original Assignee
알프스 덴키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 알프스 덴키 가부시키가이샤 filed Critical 알프스 덴키 가부시키가이샤
Publication of KR20010029776A publication Critical patent/KR20010029776A/ko
Application granted granted Critical
Publication of KR100365823B1 publication Critical patent/KR100365823B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49805Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers the leads being also applied on the sidewalls or the bottom of the substrate, e.g. leadless packages for surface mounting
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3431Leadless components
    • H05K3/3442Leadless components having edge contacts, e.g. leadless chip capacitors, chip carriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0237High frequency adaptations
    • H05K1/0243Printed circuits associated with mounted high frequency components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09145Edge details
    • H05K2201/09181Notches in edge pads
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09372Pads and lands
    • H05K2201/09381Shape of non-curved single flat metallic pad, land or exposed part thereof; Shape of electrode of leadless component
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10075Non-printed oscillator
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10666Plated through-hole for surface mounting on PCB
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10727Leadless chip carrier [LCC], e.g. chip-modules for cards
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Structure Of Printed Boards (AREA)
  • Telephone Set Structure (AREA)
  • Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)

Abstract

본 발명의 전자유닛은 회로기판(1)의 상면(1a)에 설치한 배선용 패턴(2), 접지용 패턴(3)을 회로기판(1)의 하면(1b)에 설치한 배선용 단자전극부(4), 접지용 단자전극부(5)에 각각 관통구멍내에 설치한 접속도체(6, 7)에 의해 접속하였기 때문에 커버(8)의 설치에 있어서 종래와 같이 사이드관통부(21c)를 피할 필요가 없고, 따라서 커버(8)를 회로기판(1)의 상면 바깥둘레까지 꽉차게 배치할 수 있고, 이 때문에 상면(1a) 전체를 배선용 패턴(2)으로서 유효하게 활용할 수 있는 동시에 소형화의 전자유닛을 제공할 수 있다.

Description

전자유닛{ELECTRONIC UNIT}
본 발명은 휴대전화기에 사용되는 전압제어발신기 등의 전자유닛에 관한 것이다.
종래의 전압제어발신기 등의 전자유닛을 도 9 내지 도 12에 의거하여 설명하면 도 9는 평면도, 도 10은 정면도, 도 11은 측면도, 도 12는 하면도이며, 직사각형 형상의 회로기판(21)은 복수매의 기판이 적층되어 구성되고, 그 상면(21a)에는 도 9의 사선으로 나타내는 바와 같이 배선용 패턴(22)과 접지용 패턴(23)이 형성되어 있다.
또한 여기서는 도시 생략하였으나, 기판의 적층사이에 있어서도 배선용패턴(22), 접지용 패턴(23)이 형성되어 있다.
또 회로기판(21)의 4면의 측면(2lb)에는 원호형상의 오목부로 이루어지는 복수개의 사이드관통부(21c)가 설치되고 이 사이드관통부(21c)에는 배선용 패턴 (22)에 접속된 사이드전극부(24)와 접지용 패턴(23)에 접속된 사이드전극부(25)가 설치되어 있다.
또한 회로기판(21)의 하면(21d)에는 소정간격을 두고 복수개의 배선용 단자전극부(26)와 접지용 단자전극부(27)가 설치되고, 또한 배선용 단자전극부(26)는 사이드 전극부(24)에 접속되어 배선용 패턴(22)에 접속되고, 또 접지용 단자전극부 (27)는 사이드 전극부(25)에 접속되어 접지용 패턴(23)에 접속되어 있다.
금속판으로 이루어지는 박스형의 커버(28)는 상벽(28a)과, 이 상벽(28a)의 사방으로부터 아래쪽으로 접어구부려져 하부가 개방된 측벽(28b)을 가진다.
그리고 회로기판(21)의 상면(21a)에는 여기서는 도시 생략하였으나, 각종 전기부품이 배치되어 있고, 커버(28)는 이들 전기부품을 덮도록 회로기판(21)상에 설치되어 있다.
또 회로기판(21)상에 대한 커버(28)의 배치는 오목부인 사이드관통부(21c)를 피하여 회로기판(21)의 안쪽에 측벽(28b)을 위치시킨 상태로 되어 있고, 이 때문에 회로기판(21)의 주위에 있어서 회로기판(21)의 끝부와 커버(28)의 측벽(28b) 사이에는 큰 여분의 공간(S2)이 존재하게 되어 있다.
또 커버(28)의 회로기판(21)상에 대한 설치는 측벽(28b)을 접지용 패턴(23)에 납땜하여 설치되어 있다.
그리고 이러한 구성을 가지는 종래의 전자유닛은, 예를 들어 휴대전화기의 마더프린트기판(도시 생략)상에 배선용 단자전극부(26)와 접지용 단자전극부(27)쪽이 얹어 놓여지고, 마더프린트기판상에 납땜에 의해 면설치되어 조립되도록 되어 있다.
종래의 전자유닛은 회로기판(21)의 측면(21b)에 설치한 오목부로 이루어지는 사이드관통부(21c)에 사이드 전극부(24, 25)를 형성하고, 이 사이드 전극부(24, 25)에 의해 회로기판(21)의 상하면의 패턴(22, 23)과 단자전극부(26, 27)를 접속하 도록 하였기 때문에, 커버(28)가 사이드관통부(21c)를 피하여 배치되고 또한 이 때문에 회로기판(21)의 주위에 있어서 회로기판(21)의 끝부와 커버(28)의 측벽(28b) 사이에 큰 여분의 공간(S2)이 존재하므로 회로기판(21)이 대형이 될 뿐만 아니라 회로기판(21)의 상면(21a) 전체를 배선용 패턴(22)으로서 유효하게 활용할 수 없다는 문제가 있다.
또 이와 같은 종래의 전자유닛은 소형화, 경량화가 요구되는 휴대 전화기에 있어서 부적합하다는 문제가 있다.
따라서 본 발명은 소형이고 경량화가 도모되는 전자유닛을 제공하는 것을 목적으로 한다.
도 1은 본 발명의 전자유닛의 일 실시예의 평면도,
도 2는 본 발명의 전자유닛의 일 실시예의 정면도,
도 3은 본 발명의 전자유닛의 일 실시예의 측면도,
도 4는 본 발명의 전자유닛의 일 실시예의 하면도,
도 5는 본 발명의 전자유닛의 일 실시예의 주요부의 단면도,
도 6은 본 발명의 전자유닛의 다른 실시예의 주요부를 나타내는 사시도,
도 7은 본 발명의 전자유닛의 다른 실시예의 주요부를 나타내는 측면도,
도 8은 본 발명의 전자유닛의 다른 실시예에 관한 것으로, 회로기판의 제조방법을 나타내는 설명도,
도 9는 종래의 전자유닛의 평면도,
도 10은 종래의 전자유닛의 정면도,
도 11은 종래의 전자유닛의 측면도,
도 12는 종래의 전자유닛의 하면도이다.
※도면의 주요부분에 대한 부호의 설명
1 : 회로기판 1a : 상면
1b : 하면 1c : 측면
1d : 오목부 1e : 노치부
2 : 배선용 패턴 3 : 접지용 패턴
4 : 배선용 단자전극부 5 : 접지용 단자전극부
6 : 접속도체 7 : 접속도체
8 : 커버 8a : 상벽
8b : 측벽 9 : 전기부품
10 : 마더프린트기판 11 : 도전패턴
12 : 땜납 13 : 기판
13a : 구멍 S : 선
상기 과제를 해결하기 위한 제 1 해결수단으로서, 상면에 배선용 패턴과 접지용 패턴을 설치한 회로기판과, 이 회로기판상에 배치된 전기부품과, 이 전기부품을 덮고 또한 상기 회로기판의 바깥둘레에 꽉차게 배치되어 상기 회로기판에 설치된 커버를 구비하고, 상기 회로기판의 하면에는 배선용 단자전극부와 접지용 단자전극부를 설치하며, 상기 배선용 패턴과 상기 배선용 단자전극부 및 접지용 패턴과 접지용 단자전극부를 관통구멍내에 설치한 접속도체에 의해 접속한 구성으로 하였다.
또 제 2 해결수단으로서, 상기 배선용 단자전극부 및 상기 접지용 단자전극부에 대응하는 위치에 있어서 상기 회로기판의 적어도 측면과 하면에 걸쳐 오목부를 형성한 구성으로 하였다.
또 제 3 해결수단으로서, 상기 배선용 단자전극부 또는 상기 접지용 단자전극부에 대응하는 위치에 있어서 직사각형 형상을 이루는 상기 회로기판의 각진 부분을 노치한 노치부를 설치한 구성으로 하였다.
본 발명의 전자유닛의 일 실시예의 도면을 설명하면, 도 l 내지 도 5는 모두 본 발명의 전자유닛의 일 실시예에 관한 것으로, 도 1은 본 발명의 전자유닛의 평면도, 도 2는 본 발명의 전자유닛의 정면도, 도 3은 본 발명의 전자유닛의 측면도, 도 4는 본 발명의 전자유닛의 하면도, 도 5는 본 발명의 전자유닛의 주요부의 단면도이다.
다음에 본 발명의 전자유닛의 일 실시예를 도 l 내지 도 5에 따라 설명하면 직사각형 형상의 회로기판(1)은 복수매의 기판이 적층되어 구성되고, 그 상면(1a)에는 도 5에 나타낸 바와 같이 배선용 패턴(2)과 접지용 패턴(3)이 형성되어 있다.
또한 여기서는 도시 생략하였으나 기판의 적층사이에 있어서도 배선용 패턴 (2), 접지용 패턴(3)이 형성되어 있다.
또 회로기판(1)의 하면(1b)에는 주변의 가까운 곳으로부터 소정간격을 두고 복수개의 배선용 단자전극부(4)와 접지용 단자전극부(5)가 설치되고, 그리고 배선용 단자전극부(4)는 회로기판(1)의 상하로 관통한 관통구멍내에 설치한 접속도체(6)에 의해 배선용 패턴(2)에 접속되고, 또 접지용 단자전극부(5)는 회로기판(1)의 상하로 관통한 관통구멍내에 설치된 접속도체(7)에 의해 접지용 패턴(3)에 접속되어 있다.
또 회로기판(1)의 4면의 측면(1c)에는 배선용 단자전극부(4) 및 접지용 단자전극부(5)에 대응하는 위치에 있어서 상면(1a)으로부터 하면(1b)에 걸치는 쐐기형상 등의 형상을 한 오목부(1d)가 설치되어 있다.
금속판으로 이루어지는 박스형의 커버(8)는 상벽(8a)과, 상벽(8a)의 사방으로부터 아래쪽으로 접어구부려져 하부가 개방된 측벽(8b)을 가진다.
그리고 회로기판(1)의 상면(1a)에는 각종 전기부품(9)이 배치되어 있고, 커버(8)는 이들 전기부품을 덮도록 회로기판(1)상에 설치되어 있다.
또 커버(8)의 회로기판(l)상에 대한 배치는, 종래품에 있어서의 오목부인 사이드관통부(21c)가 존재하지 않기 때문에, 사이드관통부(21c)를 피하여 배치할 필요가 없고, 이 때문에 회로기판(1)의 바깥둘레에 꽉차게 배치할 수 있다.
그리고 이 실시예에서는 커버(8)와 접지용 패턴(3)의 납땜여유를 가지게 하기 위하여 회로기판(1)의 끝부와 커버(8)의 측벽(8b) 사이에는 약간의 공간(S1)을 존재시키고 있다.
또 커버(8)의 회로기판(1)상에 대한 설치는 측벽(8b)을 접지용 패턴(3)에 납땜하여 설치되어 있다.
그리고 이와 같은 구성을 가지는 본 발명의 전자유닛은 예를 들어 휴대전화기의 마더프린트기판(도시 생략)위의 크림땜납상에 배선용 단자전극부(4)와 접지용단자전극부(5)쪽이 얹어 놓여지고, 마더프린트기판상에 납땜에 의하여 면설치되어 조립되도록 되어 있다.
상기 납땜시, 회로기판(1)에 설치한 오목부(1d)가 땜납고임의 역할을 행하여 전자유닛의 경사방향으로부터 전자유닛의 납땜상황을 눈으로 확인할 수 있다.
또 도 6 내지 도 8은 본 발명의 전자유닛의 다른 실시예를 나타내며, 이 실시예에 있어서 직사각형형상의 회로기판(1) 하면(1b)의 각진 부에는 배선용 단자전극부(4) 또는 접지용 단자전극부(5)가 설치되고, 이 배선용 단자전극부(4) 또는 접지용 단자전극부(5)에 대응하는 위치에 있어서 직사각형형상의 회로기판(1)의 각진 부가 상면(1a)으로부터 하면(1b)에 걸쳐 노치한 노치부(1e)가 설치된 것이다.
그리고 이 외의 구성은 상기 실시예와 동일하기 때문에 동일부품에 동일번호를 부여하였으며, 여기서는 그 설명을 생략한다.
그리고 이와 같은 구성을 가지는 본 발명의 전자유닛은 도 6, 도 7에 나타내는 바와 같이 예를 들어 휴대전화기의 마더프린트기판(10)의 도전패턴(11)상의 크림땜납상에 배선용 단자전극부(4)와 접지용 단자전극부(5)쪽이 얹어 놓여져 땜납 (12)부착에 의하여 마더프린트기판(10)상에 면설치되어 조립되도록 되어 있다.
이러한 납땜시, 회로기판(1)에 설치한 노치부(1e)가 땜납고임의 역할을 행하므로 전자유닛의 경사방향으로부터 전자유닛의 납땜상황을 눈으로 확인할 수 있다.
또 도 8은 본 발명의 전자유닛의 다른 실시예에 있어서의 회로기판(1)의 제조방법을 나타내며, 복수개의 회로기판(1)이 병설된 대판(大版)의 기판(l3)을 준비하여 4개의 회로기판(1)이 교차하는 각진 부에 구멍(13a)을 설치하여 노치부(le)를 형성하고, 그 후 선(S)을 따라 절단함으로써 각진 부에 노치부(1e)를 구비한 개개의 회로기판(1)을 제조하는 것이다.
본 발명의 전자유닛은 회로기판(1)의 상면(1a)에 설치한 배선용 패턴(2), 접지용 패턴(3)을 회로기판(1)의 하면(1b)에 설치한 배선용 단자전극부(4), 접지용 단자전극부(5)에 각각 관통구멍내에 설치한 접속도체(6, 7)에 의해 접속하였기 때문에 커버(8)의 설치에 있어서 종래와 같이 사이드관통부(21c)를 피할 필요가 없고, 따라서 커버(8)를 회로기판(1)의 상면 바깥둘레까지 꽉차게 배치할 수 있으며, 이 때문에 상면(1a) 전체를 배선용 패턴(2)으로서 유효하게 활용할 수 있는 동시에 소형화된 전자유닛을 제공할 수 있다.
특히 이와 같은 전자유닛은, 소형화, 경량화가 요구되는 휴대전화기에 사용하는 데 매우 적합하다.
또 배선용 단자전극부(4) 및 접지용 단자전극부(5)에 대응하는 위치에 있어서 회로기판(1)의 적어도 측면(1c)과 하면(lb)에 걸쳐 오목부(ld)를 형성하였기 때문에 납땜할 때 오목부(1d)가 땜납고임의 역할을 행하여 전자유닛의 납땜형상을 눈으로 확인할 수 있어 그 검사가 용이해진다.
또 배선용 단자전극부(4) 또는 접지용 단자전극부(5)에 대응하는 위치에 있고 직사각형 형상을 이루는 회로기판(1)의 각진 부를 노치한 노치부(le)를 설치하였기 때문에 납땜할 때 노치부(1e)가 땜납고임의 역할을 행하여 전자유닛의 납땜형상을 눈으로 확인할 수 있어 그 검사가 용이해진다.

Claims (3)

  1. 상면에 배선용 패턴과 접지용 패턴을 설치한 회로기판과, 이 회로기판상에 배치된 전기부품과, 이 전기부품을 덮고 또한 상기 회로기판의 바깥둘레에 꽉차게 배치되어 상기 회로기판에 설치된 커버를 구비하고, 상기 회로기판의 하면에는 배선용 단자전극부와 접지용 단자전극부를 설치하고, 상기 배선용 패턴과 상기 배선용 단자전극부 및 접지용 패턴과 접지용 단자전극부를 관통구멍내에 설치한 접속도체에 의해 접속한 것을 특징으로 하는 전자유닛.
  2. 제 1항에 있어서,
    상기 배선용 단자전극부 및 상기 접지용 단자전극부에 대응하는 위치에 있어서 상기 회로기판의 적어도 측면과 하면에 걸쳐 오목부를 형성한 것을 특징으로 하는 전자유닛.
  3. 제 1항에 있어서,
    상기 배선용 단자전극부 또는 상기 접지용 단자전극부에 대응하는 위치에 있어서 직사각형 형상을 이루는 상기 회로기판의 각진 부를 노치한 노치부를 설치한 것을 특징으로 하는 전자유닛.
KR1020000030229A 1999-06-03 2000-06-02 전자유닛 KR100365823B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP11-156438 1999-06-03
JP15643899 1999-06-03
JP2000-017950 2000-01-24
JP2000017950 2000-01-24

Publications (2)

Publication Number Publication Date
KR20010029776A KR20010029776A (ko) 2001-04-16
KR100365823B1 true KR100365823B1 (ko) 2002-12-26

Family

ID=26484190

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000030229A KR100365823B1 (ko) 1999-06-03 2000-06-02 전자유닛

Country Status (4)

Country Link
US (1) US6344609B1 (ko)
EP (1) EP1058307A1 (ko)
KR (1) KR100365823B1 (ko)
CN (1) CN1320648C (ko)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL1016260C2 (nl) * 2000-02-07 2001-08-08 Thales Nederland Bv Behuizing voor microgolfcomponenten.
JP4477202B2 (ja) * 2000-07-12 2010-06-09 ローム株式会社 半導体装置およびその製造方法
JP2002094204A (ja) * 2000-09-19 2002-03-29 Matsushita Electric Ind Co Ltd 高周波モジュールとその製造方法
KR100986470B1 (ko) * 2003-06-27 2010-10-08 엘지이노텍 주식회사 세라믹 패키지
JP2005268428A (ja) * 2004-03-17 2005-09-29 Mitsubishi Electric Corp 基板の電磁シールド構造
KR100676702B1 (ko) * 2005-03-08 2007-02-01 삼성전자주식회사 전자기기용 회로기판실장패널
KR101129432B1 (ko) * 2005-05-26 2012-03-26 삼성전자주식회사 액정표시장치
CN101569246B (zh) * 2006-12-22 2013-03-27 三菱电机株式会社 印制电路布线基板及其制造方法
JP2011165685A (ja) * 2008-06-03 2011-08-25 Sharp Corp シールドケース搭載基板
TWI355881B (en) * 2008-10-13 2012-01-01 Askey Computer Corp Circuit board for communication product and manufa
JP5126244B2 (ja) * 2010-02-12 2013-01-23 株式会社村田製作所 回路モジュール
JP5204271B2 (ja) * 2011-06-16 2013-06-05 株式会社東芝 内視鏡装置および基板
WO2015060387A1 (ja) * 2013-10-23 2015-04-30 京セラ株式会社 配線基板および電子装置
JP6941972B2 (ja) * 2017-05-16 2021-09-29 Tdk株式会社 磁気センサ

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62196853A (ja) * 1986-02-24 1987-08-31 Yokogawa Hewlett Packard Ltd パツケ−ジ
JPH06112337A (ja) * 1992-09-30 1994-04-22 Fujitsu Ltd 半導体装置用パッケージ
JPH06151670A (ja) * 1992-03-27 1994-05-31 Toshiba Corp 電子部品
JPH10163375A (ja) * 1996-11-28 1998-06-19 Kyocera Corp 高周波用半導体装置
US5825084A (en) * 1996-08-22 1998-10-20 Express Packaging Systems, Inc. Single-core two-side substrate with u-strip and co-planar signal traces, and power and ground planes through split-wrap-around (SWA) or split-via-connections (SVC) for packaging IC devices
KR20010024192A (ko) * 2000-03-20 2001-03-26 윤종용 전자 유닛

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4551747A (en) * 1982-10-05 1985-11-05 Mayo Foundation Leadless chip carrier apparatus providing for a transmission line environment and improved heat dissipation
US4614194A (en) * 1984-01-20 1986-09-30 Cordis Corporation Implantable pulse generator having a single printed circuit board for carrying integrated circuit chips thereon with chip carrier means
US5051869A (en) * 1990-05-10 1991-09-24 Rockwell International Corporation Advanced co-fired multichip/hybrid package
US5455385A (en) * 1993-06-28 1995-10-03 Harris Corporation Multilayer LTCC tub architecture for hermetically sealing semiconductor die, external electrical access for which is provided by way of sidewall recesses
US5639989A (en) * 1994-04-19 1997-06-17 Motorola Inc. Shielded electronic component assembly and method for making the same
US5939817A (en) * 1994-09-22 1999-08-17 Nippon Electric Co Surface acoustic wave device
US5637916A (en) * 1996-02-02 1997-06-10 National Semiconductor Corporation Carrier based IC packaging arrangement
US5864092A (en) * 1996-05-16 1999-01-26 Sawtek Inc. Leadless ceramic chip carrier crosstalk suppression apparatus
JP3748967B2 (ja) * 1996-12-02 2006-02-22 Tdk株式会社 電子部品の封止構造
US6057600A (en) * 1997-11-27 2000-05-02 Kyocera Corporation Structure for mounting a high-frequency package
JP3916321B2 (ja) 1998-05-29 2007-05-16 北陸電気工業株式会社 電子部品ユニット及び温度補償型水晶発振器
JP2000004071A (ja) * 1998-06-16 2000-01-07 Alps Electric Co Ltd 電子回路ユニット

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62196853A (ja) * 1986-02-24 1987-08-31 Yokogawa Hewlett Packard Ltd パツケ−ジ
JPH06151670A (ja) * 1992-03-27 1994-05-31 Toshiba Corp 電子部品
JPH06112337A (ja) * 1992-09-30 1994-04-22 Fujitsu Ltd 半導体装置用パッケージ
US5825084A (en) * 1996-08-22 1998-10-20 Express Packaging Systems, Inc. Single-core two-side substrate with u-strip and co-planar signal traces, and power and ground planes through split-wrap-around (SWA) or split-via-connections (SVC) for packaging IC devices
JPH10163375A (ja) * 1996-11-28 1998-06-19 Kyocera Corp 高周波用半導体装置
KR20010024192A (ko) * 2000-03-20 2001-03-26 윤종용 전자 유닛

Also Published As

Publication number Publication date
EP1058307A1 (en) 2000-12-06
US6344609B1 (en) 2002-02-05
KR20010029776A (ko) 2001-04-16
CN1320648C (zh) 2007-06-06
CN1276699A (zh) 2000-12-13

Similar Documents

Publication Publication Date Title
KR100365823B1 (ko) 전자유닛
US6372985B1 (en) Package for electronic components
US5484965A (en) Circuit board adapted to receive a single in-line package module
US4882656A (en) Surface mounted decoupling capacitor
KR20030030938A (ko) 전자회로유닛
JP2006319283A (ja) 電子回路ユニット、及びその製造方法
JPH10313157A (ja) プリント基板
JPH071821B2 (ja) 配線基板
US6906603B2 (en) High-frequency module for commonality of circuit board
JP2001007588A (ja) 電子回路ユニット
US4159508A (en) Multilayer printed wiring board
KR100347275B1 (ko) 고주파유닛부품 및 고주파유닛부품의 제조방법
JP2001284756A (ja) 電子ユニット
KR20030057283A (ko) 회로 부품이 납땜되는 패드를 구비한 인쇄 배선 기판과,이 인쇄 배선 기판을 구비한 회로 모듈 및 상기 회로모듈을 탑재한 전자 기기
JPH05102621A (ja) 導電パターン
US6950315B2 (en) High frequency module mounting structure in which solder is prevented from peeling
KR100514314B1 (ko) 면설치형 전자회로유닛
JP2005064157A (ja) 電子回路モジュール
JPH04365396A (ja) 高周波用面実装モジュール
JP3065416B2 (ja) メタルウォールパッケージ
JPH07122831A (ja) 回路基板及びその製造方法
JPH0510388Y2 (ko)
JP2007103547A (ja) 部品実装多層配線基板
JP2001210918A (ja) 電子ユニット
JPS6334264Y2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20061113

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee