KR100353234B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR100353234B1
KR100353234B1 KR1019990003469A KR19990003469A KR100353234B1 KR 100353234 B1 KR100353234 B1 KR 100353234B1 KR 1019990003469 A KR1019990003469 A KR 1019990003469A KR 19990003469 A KR19990003469 A KR 19990003469A KR 100353234 B1 KR100353234 B1 KR 100353234B1
Authority
KR
South Korea
Prior art keywords
source driver
liquid crystal
crystal display
driver
start pulse
Prior art date
Application number
KR1019990003469A
Other languages
English (en)
Other versions
KR19990082695A (ko
Inventor
다카바야시츠토무
니시무라마사루
고노야스히코
시노하라히로후미
Original Assignee
가부시키가이샤 아드반스트 디스프레이
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시키가이샤 아드반스트 디스프레이 filed Critical 가부시키가이샤 아드반스트 디스프레이
Publication of KR19990082695A publication Critical patent/KR19990082695A/ko
Application granted granted Critical
Publication of KR100353234B1 publication Critical patent/KR100353234B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

액정패널을 디지탈 구동하는 액정표시장치, 특히 구동부와 화소부의 배선에 관한 것으로서, 드라이버TCP에서 화소부로의 인출배선을 간단히 하고 TCP의 배치의 자유도를 증가시켜 그 배치를 간단히 하기 위해, 액정표시부로 표시신호를 공급하는 여러개의 구동부와 이 구동부를 제어하는 제어부를 갖는 액정표시장치에 있어서, 구동부의 시동타이밍을 지시하는 개시펄스를 소정의 구동부에 본래의 시동타이밍과는 다른 타이밍에서 인가하고, 이 구동부의 출력단자의 일부를 무효로 하도록 구성하였다.
이러한 구성으로 하는 것에 의해, 드라이버TCP에서 화소부로의 인출배선의 간단화, TCP의 배치의 간단화, 제어부의 회로구성의 간단화 및 배선패턴 제작공정수의 삭감 등을 실현할 수 있다는 효과가 있다.

Description

액정표시장치{LIQUID CRYSTAL DISPLAY}
본 발명은 액정패널을 디지탈 구동하는 액정표시장치, 특히 구동부와 화소부의 배선에 관한 것이다.
도 11은 종래형 회로구성을 도시한 개략 구성도이다. 액정표시장치에 있어서는 구동회로로서 소스드라이버IC, 게이트드라이버IC가 각각 여러개 존재하지만,일반적인 소스드라이버에 입력되는 회로신호파형을 도 12에 도시한다. 소스드라이버IC는 300화소분(컬러LCD인 경우에 적청녹으로 나누는 것으로 하면 900화소분)의 출력이 있는 것으로 하면, 표시화면을 표시할 때 제어부(3)에 있는 타이밍컨트롤러에서 출력된 개시펄스가 제1번째의 소스드라이버IC에 입력되어 데이타를 리드하기 시작한다. 제1번째의 소스드라이버IC는 1∼300번째의 데이타를 리드하면 제2번째의 소스드라이버IC로 개시펄스(시프트펄스)를 출력하고, 제2번째의 소스드라이버IC는 상기 개시펄스를 리드해서 301∼600번째의 데이타를 리드한다. 그리고, 제2번째의 소스드라이버IC는 개시펄스(시프트펄스)를 출력하고, 제3번째의 소스드라이버IC가 동작을 개시한다. 이와 같은 방식으로, 제4번째의 소스드라이버IC, 제5번째의 소스드라이버IC, 제6번째의 소스드라이버IC····로 데이타를 리드해 간다. 그리고, 소스드라이버IC로의 1라인분의 데이타입력이 종료한 후, 출력펄스가 전체 소스드라이버IC에 입력되고 액정패널의 화소로 데이타에 상당하는 화소전압을 일제히 출력한다.
한편, 게이트드라이버IC도 마찬가지로 개시펄스에 의해서 동작을 개시하고, 클럭신호와 동기해서 출력단자의 순번으로 게이트신호를 출력해 가고, 게이트드라이버IC의 최후의 출력단자가 출력하면 다음의 게이트드라이버로의 개시펄스(시프트펄스)를 출력하고 여러개의 게이트드라이버IC가 차례로 동작한다.
일반적으로 소스드라이버IC에 입력되는 신호는 도 14에 도시한 바와 같이 소스드라이버IC에 개시펄스가 입력되고 나서 데이타를 입력하기 시작하고 데이타를 시프트레지스터에 일시적으로 보관하고, 출력펄스STB가 입력되면 화소부(2)로 화소전압을 출력하는 기능을 갖고 있다. 통상 소스드라이버IC가 일시적으로 보관하는 데이타는 1라인분의 화소데이타이다.
액정표시장치에 있어서 소스드라이버IC, 게이트드라이버IC는 각각 여러개 존재하지만, 예를 들면 도 15에 도시한 바와 같이 1개의 드라이버IC는 300화소분의 출력이 있는 것으로 하면, 표시화면을 표시할 때 타이밍컨트롤러에서 출력된 대기펄스STP가 제1번째의 소스드라이버IC에 입력되어 데이타를 리드하기 시작한다. 1∼300번째의 데이타를 리드하면 제2번째의 소스드라이버IC로 개시펄스SFTP1을 출력하고, 다음의 소스드라이버IC는 개시펄스SFTP1을 리드해서 301∼600번째의 데이타를 리드한다. 그리고, 최후의 데이타(600번째의 데이타)를 리드하는 타이밍에서 제2번째의 소스드라이버IC는 개시펄스SFTP2를 출력하고, 제3번째의 소스드라이버IC가 동작을 개시한다. 이와 같은 방식으로, 제4번째, 제5번째, 제6번째····로 차례로 동작해 간다. 그리고, 1라인분의 데이타를 리드한 후에 출력펄스STB를 각 소스드라이버IC에 일제히 입력시키는 것에 의해서 1라인분의 화소로 화소전압이 출력된다.
종래예로서 각 소스드라이버IC에 개시펄스를 입력시키고 소스드라이버IC의 범용성을 제시한 예가 일본국 특허공개공보 평성 4-168417호와 일본국 특허공개공보 평성 7-261711호에 개시되어 있다. 그러나, 소스드라이버IC의 출력단을 무효로 하는 것은 후반부(後部)뿐이고, 예를 들면 소스드라이버IC를 탑재한 TCP(Tape Carrier Package)의 출력단의 전반부(前部)를 화소로 배선할 수 없는 경우에는 사용할 수 없다. 또, 소스드라이버IC의 전반부와 후반부를 무효로 하는 것에 의해서 화소에서 기판으로의 배선이 더욱 간단히 된다. 또, SXGA나 UXGA나 그위의 화소수가 많아진 경우, 각 소스드라이버IC에 개시펄스를 입력하는 것에 의해서 제어부에서 출력되는 개시펄스를 위한 배선이 매우 많아져 제어부 기판의 배선도 곤란하게 된다.
액정표시장치는 매트릭스형상으로 배치된 화소가 여러개의 소스드라이버IC, 게이트드라이버IC에 의해서 구동된다. 소스드라이버IC 또는 게이트드라이버IC의 회로배선기판과 유리기판(1)에 의해서 지지된 액정패널의 화소부(2)와의 접속은 TCP11, TCP12, TCP13···· 및 TCP21, TCP22, TCP23···을 사용해서 접속하거나 직접 소스드라이버IC, 게이트드라이버IC에서 화소부(2)로 접속하는 방법이 있다.
이 경우, 액정표시장치에 있어서 화소수가 소스드라이버IC의 출력수의 정수배가 아닐 때에는 소스드라이버IC의 출력단자(소스드라이버IC용 TCP의 출력단자)에 화소를 접속하지 않는 장소가 생긴다. 그 때, 최종 소스드라이버의 출력의 종단부를 접속하지 않는 경우에는 어떠한 작용을 하지 않아도 문제없다. 그러나, 도 13에 도시한 바와 같이 소스드라이버IC의 출력 총수와 1라인분의 화소수의 차가 큰 경우, 소스드라이버TCP에서 화소부(2)로의 인출선의 배선이 장소에 따라서 길이의 차가 커지고, 배선의 저항에 의해 표시상 부적합한 장소가 발생할 가능성이 있다. 또, 배선의 배치도 곤란하게 되거나 경우에 따라서 소스드라이버TCP가 액정패널폭에서 벗어나 프레임의 크기의 제한을 받는 경우가 있다.
그래서, 본 발명은 예를 들어 소스드라이버IC에 입력하는 개시펄스의 타이밍을 적당한 데이타수의 분만큼 변경하는 것에 의해서 소스드라이버IC가 데이타를 리드하는 타이밍을 다르게 하여 제1번째의 소스드라이버IC의 전반부의 단자의 출력을 무효로 한다. 즉, 제1번째의 소스드라이버IC의 출력단의 전반부와 최종 소스드라이버IC의 후반부를 접속시키지 않고 나머지 출력단자를 전후로 배분할 수 있도록 한다.
또, 전후에 여유가 없는 경우, 중앙부의 드라이버IC의 개시펄스를 제어부에서 입력하는 것에 의해 중앙부의 드라이버IC의 데이타 리드타이밍을 조정하는 것에 의해서 중앙부 드라이버IC의 출력단의 전반부와 후반부를 무효로 해서 공간을 확보하고, 드라이버IC에서 화소부로의 배선의 배치를 간단히 균등하게 한다.
또, 클럭신호는 각 소스드라이버IC에 입력되지만, 프린트기판이나 소스드라이버IC의 부하용량, 부하저항에 의해서 클럭신호는 장소에 따라서 크게 지연된다. 또, 프린트기판이나 드라이버IC의 부하용량, 부하저항은 예상이 어려워 지연량은 예상할 수 없다. 한편, 개시펄스는 제어부에서 다른 드라이버IC를 통하지 않고 직접 드라이버IC에 입력되므로 개시펄스는 지연이 작다. 따라서, 1번째의 소스드라이버IC 이외에 입력하는 개시펄스의 타이밍을 외부로부터의 설정에 의해서 변경할 수 있도록 하고 시험제작 단계에서 개시펄스를 소정의 타이밍에서 셋업(setup)과 유지(hold)시간을 확보하고 설정을 고정시키는 것이 요망된다.
본 발명의 목적은 드라이버TCP에서 화소부로의 인출배선을 간단히 할 수 있고 TCP의 배치의 자유도를 증가시켜 그 배치를 간단히 할 수 있는 액정표시패널을 제공하는 것이다.
또, 본 발명의 다른 목적은 제어부의 회로구성을 간단히 할 수 있고, TCP에서 화소로의 배선을 균등하게 하는 것에 의해서 액정패널을 제조하는 단계에서 사용하는 배선패턴의 제작공정수를 삭감할 수 있는 액정표시패널을 제공하는 것이다.
도 1은 본 발명의 실시예 1에 있어서의 신호파형을 도시한 도면,
도 2는 본 발명의 실시예 1을 도시한 개략구성도로서, (a)는 전체도, (b)는 주요부 확대도,
도 3은 본 발명의 실시예 2에 있어서의 신호파형을 도시한 도면,
도 4는 본 발명의 실시예 2에 있어서의 개시펄스를 설명하기 위한 도면,
도 5는 본 발명의 실시예 2를 도시한 개략구성도로서, (a)는 전체도, (b)는 주요부 확대도,
도 6은 본 발명의 실시예 2에 있어서의 신호파형을 도시한 도면,
도 7은 본 발명의 실시예 2에 사용되는 제어회로의 개략구성도,
도 8은 본 발명의 실시예 3을 도시한 개략구성도로서, (a)는 전체도, (b)는 주요부 확대도,
도 9는 본 발명의 실시예 3에 있어서의 신호파형을 도시한 도면,
도 10은 본 발명의 실시예 3을 도시한 개략구성도로서, (a)는 전체도, (b)는 주요부 확대도,
도 11은 종래의 액정표시장치를 도시한 개략구성도로서, (a)는 전체도, (b)는 주요부 확대도,
도 12는 종래의 액정표시장치에 있어서의 신호파형을 도시한 도면,
도 13은 종래의 액정표시장치의 문제점을 설명하기 위한 개략구성도로서, (a)는 전체도, (b)는 주요부 확대도,
도 14는 종래의 액정표시장치에 있어서의 신호파형을 도시한 도면,
도 15는 종래의 액정표시장치에 있어서의 신호파형을 도시한 도면.
<부호의 설명>
1 ; 유리기판, 2 ; 화소부, 3 ; 제어부, 7 ; 멀티플렉서, 11∼14 ; 소스드라이버 IC용 TCP, 21∼23 ; 게이트드라이버 IC용 TCP.
본 발명에 관한 액정표시장치는 액정표시부로 표시신호를 공급하는 여러개의 구동부와 이 구동부를 제어하는 제어부를 갖는 액정표시장치에 있어서, 구동부의 시동타이밍을 지시하는 개시펄스를 소정의 구동부에 본래의 시동타이밍과는 다른 타이밍에서 인가하고, 이 구동부의 출력단자의 일부를 무효로 하도록 구성한 것이다.
또, 액정표시부로 표시신호를 공급하는 여러개의 구동부와 이 구동부를 제어하는 제어부를 갖는 액정표시장치에 있어서, 제어부에서 구동부의 시동타이밍을 지시하는 개시펄스가 여러개 출력되는 것이다.
또, 개시펄스를 일부 또는 모든 구동부에 다른 타이밍에서 인가하는 것에 의해서, 일부 또는 모든 구동부의 출력단자의 전반부와 후반부 중의 어느 한쪽 또는 양쪽을 무효로 하는 것이다.
또, 개시펄스를 여러개의 구동부에 다른 타이밍에서 인가함과 동시에 이 개시펄스의 타이밍을 변경할 수 있도록 구성한 것이다.
또, 제어부는 개시펄스를 조절하는 기능과 구동부를 제어하는 기능을 갖는 타이밍컨트롤러를 구비한 것이다.
<실시예>
<실시예 1>
도 1은 실시예 1을 설명하기 위한 신호파형을 도시한 도면이다. 액정표시장치의 구조배치는 종래의 것과 마찬가지이므로 설명을 생략한다.
통상, 액정표시데이타에는 통상 블랭킹기간이 있으므로, 그 기간을 이용해서구동회로의 제어신호를 출력하는 제어회로가 출력하는 개시펄스를 빨리 출력하는 것에 의해서 소스드라이버IC가 데이타를 리드하는 타이밍을 앞당기도록 구성한다. 도 1에 도시한 바와 같이, 블랭킹기간에 있는 제1번째의 소스드라이버IC의 전반부의 출력단자를 화소에 접속하지 않도록 해서 무효로 한다. 여기에서, 앞당겨서 출력하는 개시펄스STP는 수평동기신호의 펄스와 데이타부분을 나타내는 DENA신호의 상승기간을 계수하고, 적당한 타이밍 시점을 카운터에 의해 지정하고 출력시키는 것으로 한다.
이와 같이 구성한 것에서는 1번째의 소스드라이버IC가 무효로 된 출력단자분만큼 소스드라이버IC에서 화소로의 접속을 여유있게 할 수 있고, 소스드라이버IC의 출력핀 총수가 총화소수보다 많을 때 소스드라이버IC에서 화소전극으로의 배선을 종래의 것보다 균등하게 배열할 수 있다.
예를 들어, 1개의 드라이버IC의 출력단자가 300개이고 액정패널의 화소수가 1라인당 1000개인 것으로 한다. 종래와 같은 방법에서는 4번째의 드라이버IC의 출력을 전반부의 100개의 단자밖에 사용하지 않고 101∼300번째의 단자를 화소에 접속하지 않게 된다. 즉, 4번째의 소스드라이버IC의 제100번째의 단자를 1000번째의 화소에 접속하게 된다.
이 실시예 1에 의하면, 도 1에 도시한 바와 같이 n개(n은 2이상의 정수)의 소스드라이버IC중 제1번째의 드라이버IC에 입력하는 개시펄스STP를 100화소분전에 입력시킨다. 접속은 도 2에 도시한 바와 같이, 제1번째의 소스드라이버IC의 1∼100번째의 출력단자와 제4번째의 소스드라이버IC의 200∼300번째의 출력단자를 화소에 접속하지 않도록 한다. 제1번째의 소스드라이버IC의 1∼100번째의 출력단자와 제4번째의 소스드라이버IC의 200∼300번째의 출력단자는 데이타신호의 블랭킹기간에 해당하므로 화소와 접속하지 않아도 표시 자체에는 지장은 없다.
<실시예 2>
실시예 1에서 설명한 1번째의 소스드라이버IC에 개시펄스를 앞당겨서 입력하는 방법에서는 도 3에 도시한 바와 같이 타이밍컨트롤러에 입력하는 블랭킹기간이 짧을 때, 개시펄스STP1이 1라인전의 데이타와 중첩되고 소스드라이버IC가 1라인전의 데이타를 출력하기 전에 데이타를 리드해 버리기 때문에 영상표시에 지장을 준다.
이와 같이 타이밍컨트롤러에 입력하는 블랭킹기간이 짧을 때, 액정표시장치에 있어서 제어부에서 출력되고 구동부의 제어신호로 되는 개시펄스를 제1번째의 소스드라이버IC 이외의 소스드라이버IC로 소정의 타이밍에서 출력하는 것에 의해서 도중의 소스드라이버IC가 리드하는 타이밍을 앞당겨서 중앙부에 위치하는 소스드라이버IC의 출력단자의 전후 부분을 무효로 해서 전체 소스드라이버IC의 유효출력단을 화소수와 일치시킨다.
이 경우, 중앙부에 위치하는 소스드라이버IC에 입력하는 개시펄스의 셋업시간과 유지시간을 확보하기 위해 설정단자에 의해서 개시펄스의 타이밍을 전환할 수 있도록 한다.
도 4는 개시펄스의 셋업시간과 유지시간을 도시한 도면이다. STP2-1은 타이밍조정을 하지 않는 개시펄스이고, STP2-2, STP2-3, STP2-4는 타이밍조정을 한개시펄스이다. 클럭신호는 프린트기판이나 각 소스드라이버IC의 부하용량에 의해서 지연되는 경향이 있고, 동기시켜서 출력해도 제어부에서 직접 입력하는 개시펄스STP2 쪽이 지연이 발생하지 않기 때문에 개시펄스STP2의 유지시간을 확보할 수 없게 될 가능성이 있다. STP2-1이 유지시간이 작은 경우, 개시펄스의 타이밍을 STP2-2∼STP2-4와 같이 수단계로 전환하는 것에 의해서 셋업시간을 확보할 수 있다. 사용할 때에는 셋업시간과 유지시간의 규격에 맞도록 설정하면 좋다.
도 5에 소스드라이버IC의 배치를 도시하고, 도 6에 개시펄스의 입력 개략도를 도시한다. 실시예 1에서 설명한 바와 같이, 1개의 드라이버IC의 출력단자가 300개이고 액정패널의 화소수가 1라인당 1000개인 것으로 한다. 예를 들면, 여러개의 소스드라이버IC중 제m번째(m은 1이상의 정수)의 소스드라이버IC의 출력단자의 후반부의 201핀∼300핀과 제m+1번째의 출력단자의 전반부의 1핀∼100핀을 무효로 한다.
소스드라이버IC는 제어부에서 출력되는 개시펄스를 입력하고 나서 데이타를 리드하고, 최종 데이타를 리드함과 동시에 다음의 소스드라이버IC로 개시펄스를 출력하도록 구성되어 있고, 1번째의 소스드라이버IC에 입력하는 개시펄스의 타이밍은 종래의 것과 마찬가지이다. 소스드라이버IC는 개시펄스를 입력한 후에 데이타를 차례로 리드하기 시작하고, 2번째의 소스드라이버IC가 리드하고 있는 도중에 타이밍컨트롤러가 제2 개시펄스STP2를 출력하고 3번째의 소스드라이버IC에 입력한다. 입력타이밍은 타이밍 컨트롤러에서 출력되는 데이타중 400번째의 데이타와 동기시키는 것으로 한다. 도중에 입력하는 개시펄스STP2는 DENA의 하강을 기준으로 계수하는 것에 의해서 소정의 타이밍에서 출력시키도록 하면 좋다.
2번째의 소스드라이버IC의 101핀∼300핀의 출력데이타와 3번째의 소스드라이버IC의 1핀∼200핀의 출력데이타는 동시에 리드를 실행하고 있는 것으로 고려해도 좋다. 2번째의 소스드라이버IC와 3번째의 소스드라이버IC의 양쪽이 리드한 데이타중 어느 한쪽의 소스드라이버IC의 출력단자를 화소에 접속하면 좋다. 접속되지 않은 단자는 작동하지 않은 것으로 된다. 2번째의 소스드라이버IC에서 발신하는 3번째의 소스드라이버IC로의 개시펄스는 3번째의 소스드라이버IC에 입력하지 않도록 한다.
따라서, TCP탭에서 화소로의 유리기판상의 인출선의 배선도 더욱 간단히 된다.
이와 같이 구성된 것에서는 클럭신호가 각 소스드라이버IC에 입력되므로, 프린트기판이나 드라이버IC의 부하용량, 부하저항에 의해서 클럭신호는 장소에 따라서 지연된다. 개시펄스는 제어부에서 다른 소스드라이버IC를 통하지 않고 직접 소스드라이버IC에 입력되므로 개시펄스는 지연이 작다. 프린트기판이나 소스드라이버IC의 부하용량, 부하저항은 예상이 어려워 지연량은 예상할 수 없다. 따라서, 3번째의 소스드라이버IC에 입력하는 개시펄스STP2의 타이밍을 외부로부터의 설정에 의해서 변경할 수 있도록 하고 시험제작 단계에서 개시펄스를 소정의 타이밍에서 셋업과 유지시간을 확보한 상태로 설정을 고정시킨다.
제어회로로서 도 7에 도시한 바와 같은 회로를 마련한다. 멀티플렉서(7)은 (A, B)=(0, 0)일 때 a를, (A, B)=(1, 0)일 때 b를, (A,B)=(0, 1)일 때 c를, (A, B)=(1, 1)일 때 d를 출력하는 것으로 한다. 신호를 지연소자로 통과시키는 것에 의해서 타이밍을 지연시킬 수 있고, 4종류의 타이밍을 가진 개시펄스가 생성되고 멀티플렉서(7)에 의해서 출력을 선택하는 회로이다.
<실시예 3>
실시예 2에서는 중앙부에 위치하는 소스드라이버IC의 출력단자의 전후 부분을 무효로 했지만, 이 실시예 3에서는 여러개의 소스드라이버IC 각각에 대해 개시펄스를 입력하는 것에 의해서 일부 또는 모든 소스드라이버IC의 출력단의 전반부와 후반부 중의 어느 한쪽 또는 양쪽을 무효로 할 수 있도록 한다. 도 8에 도시한 바와 같이 모든 소스드라이버IC의 출력단의 전반부와 후반부를 무효로 하는 것에 의해서 전체 소스드라이버IC의 출력단을 균등하게 배분할 수 있고, TCP에서 화소로 균등하게 배선할 수 있게 된다.
즉, 실시예 2에서 설명한 바와 같이 1개의 소스드라이버IC의 출력단자가 300개이고 액정패널의 화소수가 1라인당 1000개인 것으로 한 경우, 개시펄스의 출력타이밍을 도 9에 도시한 바와 같이 각 소스드라이버IC의 출력단의 전반부(1핀∼25핀)와 후반부(276핀∼300핀)를 화소와 접속하지 않도록 해서 각 소스드라이버IC의 출력단의 중앙부(26핀∼275핀)를 화소에 접속한다. 이것에 의해서 각 TCP에서 화소로 균등하게 배선할 수 있다.
여기에서, 소스드라이버IC의 출력단자의 전반부와 후반부의 무효핀수를 동일수로 했지만 다르더라도 지장은 없으며, 배선의 용이함에 따라서 결정하면 좋다.
또, 1개의 소스드라이버IC의 출력단자가 300개이고 액정패널의 화소수가 1라인당 1000개인 것으로 한 경우, 개시펄스의 출력타이밍을 도 9와 마찬가지로 해서도 10에 도시한 바와 같이 소스드라이버IC의 무효핀을 전후 불균등하게 접속해도 좋다. 즉, 제1번째의 소스드라이버IC의 출력단자의 전반부(1핀∼50핀)를 화소와 접속하지 않도록 하고 나머지 출력단자의 중앙부(51핀∼300핀)는 화소에 접속한다. 마찬가지로, 제2번째 이후의 소스드라이버IC의 출력단의 전반부(1핀∼50핀)를 화소와 접속하지 않도록 하고 나머지 출력단자의 중앙부(51핀∼300핀)를 화소에 접속한다. 이것에 의해서 각 TCP에서 화소로의 배선을 조절할 수 있다. 이들의 접속방법의 선택은 TCP에서 기판의 화소로의 접속방법에 따라서 고려하고, TCP의 배치, 배선의 용이함에 따라서 결정하면 좋다. 또, 각 소스드라이버마다 무효출력단자수를 변화시켜도 좋다.
이상의 각 실시예는 소스드라이버IC에 대해서 기재했지만, 게이트드라이버IC에 있어서도 마찬가지의 처리를 하는 것에 의해서 게이트측 배선을 간단히 할 수 있고, 또 소스드라이버IC, 게이트드라이버IC, 드라이버TCP의 배치의 자유도를 증가시킬 수 있다.
또, 이들의 개시펄스를 조절하는 기능은 종래부터 있는 드라이버IC를 제어하는 타이밍 컨트롤러ASIC에 포함시키는 것에 의해서 부품구성을 종래와 같은 구성 그대로 적용할 수 있다.
본 발명에 의하면, 드라이버TCP에서 화소부로의 인출배선을 간단히 할 수 있다. 또, TCP의 배치의 자유도를 증가시킬 수 있다.
또, 외부제어장치에서 액정표시장치에 입력되는 화상표시를 위한 신호의 블랭킹 구간이 짧을 때 액정표시장치의 중앙부의 드라이버IC를 작동하지 않도록 하는 것에 의해서 드라이버IC의 출력단의 일부를 무효로 하고 드라이버IC의 출력수를 조정하는 것에 의해서 배선의 배치를 간단히 할 수 있고, 또 TCP의 배치의 자유도가 증가하여 간단히 할 수 있다.
또, 1번째의 드라이버IC에서 떨어져 있는 n번째의 드라이버IC에 입력하는 클럭신호에 지연이 발생해도 타이밍을 조정할 수 있는 기능을 갖고 있기 때문에, 타이밍을 조정하는 것에 의해서 설계후의 단계에서도 소정의 타이밍에서 입력할 수 있도록 설정할 수 있다.
또, 제어부의 회로구성을 간단히 할 수 있다.
또, TCP에서 화소로의 배선을 균등하게 하는 것에 의해서 액정패널을 제조하는 단계에서 사용하는 배선패턴의 제작공정수를 삭감할 수 있다.

Claims (5)

  1. 액정표시부로 표시신호를 공급하는 n개(n은 2이상의 정수)의 구동부와 이 구동부를 제어하는 제어부를 갖는 액정표시장치에 있어서,
    상기 제어부는 제1번째의 구동부의 전반부와 제n번째의 구동부의 후반부가 무효로 되도록, 상기 n개의 구동부의 각각의 시동타이밍을 지시하는 개시펄스를 제어하는 것을 특징으로 하는 액정표시장치.
  2. 액정표시부로 표시신호를 공급하는 여러개의 구동부와 이 구동부를 제어하는 제어부를 갖는 액정표시장치에 있어서,
    상기 제어부는 제m번째(m은 1이상의 정수)의 구동부의 후반부와 제m+1번째의 구동부의 전반부가 무효로 되도록, 상기 여러개의 구동부의 각각의 시동타이밍을 지시하는 개시펄스를 제어하는 것을 특징으로 하는 액정표시장치.
  3. 액정표시부로 표시신호를 공급하는 여러개의 구동부와 이 구동부를 제어하는 제어부를 갖는 액정표시장치에 있어서,
    상기 제어부는 일부 또는 모든 구동부의 전반부와 후반부 중의 어느 한쪽 또는 양쪽이 무효로 되도록, 상기 구동부의 각각의 시동타이밍을 지시하는 개시펄스를 제어하는 것을 특징으로 하는 액정표시장치.
  4. 삭제
  5. 제1항에 있어서,
    상기 제어부는 개시펄스를 조절하는 기능과 구동부를 제어하는 기능을 갖는 타이밍컨트롤러를 구비하고 있는 것을 특징으로 하는 액정표시장치.
KR1019990003469A 1998-04-28 1999-02-03 액정표시장치 KR100353234B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP1998-119657 1998-04-28
JP11965798A JP3544470B2 (ja) 1998-04-28 1998-04-28 液晶表示装置

Publications (2)

Publication Number Publication Date
KR19990082695A KR19990082695A (ko) 1999-11-25
KR100353234B1 true KR100353234B1 (ko) 2002-09-16

Family

ID=14766858

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990003469A KR100353234B1 (ko) 1998-04-28 1999-02-03 액정표시장치

Country Status (4)

Country Link
US (1) US6590559B2 (ko)
JP (1) JP3544470B2 (ko)
KR (1) KR100353234B1 (ko)
TW (1) TW461979B (ko)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100666317B1 (ko) * 1999-12-15 2007-01-09 삼성전자주식회사 구동 신호 인가시점 결정모듈, 이를 포함한 액정표시패널어셈블리 및 액정표시패널 어셈블리의 구동 방법
JP4596590B2 (ja) * 2000-03-03 2010-12-08 シャープ株式会社 ドライバ制御方法及びその方法を利用する表示装置
KR100690002B1 (ko) * 2000-06-12 2007-03-08 엘지.필립스 엘시디 주식회사 유기발광소자
JP4190706B2 (ja) * 2000-07-03 2008-12-03 Necエレクトロニクス株式会社 半導体装置
JP5011615B2 (ja) * 2001-07-19 2012-08-29 パナソニック株式会社 プラズマディスプレイ装置
KR100898784B1 (ko) * 2002-10-14 2009-05-20 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
JP4603801B2 (ja) * 2004-01-28 2010-12-22 日立プラズマディスプレイ株式会社 プラズマディスプレイ装置
US7492343B2 (en) 2003-12-11 2009-02-17 Lg Display Co., Ltd. Liquid crystal display device
KR100598739B1 (ko) 2003-12-11 2006-07-10 엘지.필립스 엘시디 주식회사 액정표시장치
JP4698953B2 (ja) * 2004-01-27 2011-06-08 オプトレックス株式会社 表示装置
KR101032947B1 (ko) * 2004-03-18 2011-05-09 삼성전자주식회사 표시 장치 및 그 구동 장치
KR100604912B1 (ko) * 2004-10-23 2006-07-28 삼성전자주식회사 소스 라인 구동 신호의 출력 타이밍을 조절할 수 있는액정 표시 장치의 소스 드라이버
KR101067042B1 (ko) * 2004-12-13 2011-09-22 엘지디스플레이 주식회사 표시장치의 구동장치
KR101096712B1 (ko) * 2004-12-28 2011-12-22 엘지디스플레이 주식회사 액정표시장치 및 이의 구동방법
JP4661329B2 (ja) * 2005-04-28 2011-03-30 セイコーエプソン株式会社 表示システム、表示コントローラ及び表示制御方法
TWI374427B (en) * 2007-04-16 2012-10-11 Novatek Microelectronics Corp Panel display apparatus and source driver thereof
KR101418015B1 (ko) * 2008-02-20 2014-07-09 삼성전자주식회사 스큐 조정 회로 및 방법
KR20100038843A (ko) * 2008-10-07 2010-04-15 삼성전자주식회사 휴대 장치에서 엘이디 동작을 제어하기 위한 장치 및 방법
JP2011039205A (ja) * 2009-08-07 2011-02-24 Nec Lcd Technologies Ltd タイミングコントローラ、画像表示装置及びリセット信号出力方法
JP5250525B2 (ja) * 2009-10-16 2013-07-31 株式会社ジャパンディスプレイセントラル 表示装置
TWI459344B (zh) * 2011-03-15 2014-11-01 Novatek Microelectronics Corp 顯示裝置與其驅動方法
US10593285B2 (en) * 2017-03-28 2020-03-17 Novatek Microelectronics Corp. Method and apparatus of handling signal transmission applicable to display system

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07181927A (ja) * 1993-12-24 1995-07-21 Sharp Corp 画像表示装置
JPH08304774A (ja) * 1995-05-01 1996-11-22 Canon Inc 画像表示装置
JPH0950005A (ja) * 1995-08-08 1997-02-18 Casio Comput Co Ltd 液晶駆動方法
JPH09166968A (ja) * 1995-12-15 1997-06-24 Sharp Corp 液晶表示装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3044627B2 (ja) 1990-11-01 2000-05-22 富士通株式会社 液晶パネルの駆動回路
JPH07261711A (ja) 1994-03-16 1995-10-13 Casio Comput Co Ltd 液晶駆動方法
JPH09266556A (ja) * 1996-01-26 1997-10-07 Sharp Corp マトリクス型表示装置
TW440742B (en) * 1997-03-03 2001-06-16 Toshiba Corp Flat panel display device
JP3993297B2 (ja) * 1998-04-01 2007-10-17 三菱電機株式会社 制御回路
JP3585749B2 (ja) * 1998-11-20 2004-11-04 シャープ株式会社 半導体装置のシステム構成及びこの半導体装置のシステム構成を用いた液晶表示装置モジュール

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07181927A (ja) * 1993-12-24 1995-07-21 Sharp Corp 画像表示装置
JPH08304774A (ja) * 1995-05-01 1996-11-22 Canon Inc 画像表示装置
JPH0950005A (ja) * 1995-08-08 1997-02-18 Casio Comput Co Ltd 液晶駆動方法
JPH09166968A (ja) * 1995-12-15 1997-06-24 Sharp Corp 液晶表示装置

Also Published As

Publication number Publication date
JP3544470B2 (ja) 2004-07-21
JPH11311763A (ja) 1999-11-09
TW461979B (en) 2001-11-01
US20020067331A1 (en) 2002-06-06
KR19990082695A (ko) 1999-11-25
US6590559B2 (en) 2003-07-08

Similar Documents

Publication Publication Date Title
KR100353234B1 (ko) 액정표시장치
KR100470758B1 (ko) 입력 화소 데이터 재배열 회로를 구비한 액정 표시 유닛
KR0134742B1 (ko) 표시 데이타 구동용 집적 회로
JP3084293B2 (ja) ピクセル反転動作を伴うlcdドライバic
KR960010728B1 (ko) Lcd 제어기, lcd 장치 및, 정보 처리 장치
US20050259058A1 (en) Liquid crystal display driver device and liquid crystal display system
US20060028420A1 (en) Data transfer method, image display device and signal line driving circuit, active-matrix substrate
EP0718816B1 (en) Image display device
JPS59111197A (ja) マトリクス型表示装置の駆動回路
JP2002108311A (ja) 複数の列電極駆動回路および表示装置
JP4152627B2 (ja) ドット反転方式の液晶パネルの駆動方法及びその装置
KR100427994B1 (ko) 행전극 구동장치 및 이를 구비한 화상표시장치
EP0435661B1 (en) A column electrode driving circuit for a display apparatus
US20070040789A1 (en) Protection device for gate integrated circuit, gate driver, liquid crystal display including the same and method of protecting a gate IC in a display
KR100318533B1 (ko) 듀얼뱅크구조의액정표시장치
JP2000137459A (ja) 集積回路装置およびそれを用いた液晶表示装置
KR20070095215A (ko) 주사 신호선 구동 장치, 액정 표시 장치, 및 액정 표시방법
KR100984358B1 (ko) 액정 표시 장치 및 그 구동 장치
JP3340230B2 (ja) 液晶駆動装置
KR100431626B1 (ko) 액정표시장치의게이트구동집적회로
JPH11133922A (ja) 液晶表示装置
KR100223824B1 (ko) 액정 표시 소자의 구동 장치
JP3922586B2 (ja) 液晶テレビ
JPH03174581A (ja) Crt互換性を有するマトリックスアドレス可能ディスプレイ及びドライバ
KR100188118B1 (ko) 회로의 크기를 줄인 박막 트랜지스터 액정표시장치의 구동장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120821

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20130822

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20140825

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20150820

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20160818

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20170823

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20180816

Year of fee payment: 17

EXPY Expiration of term