JPS594275A - ライン同期回路 - Google Patents

ライン同期回路

Info

Publication number
JPS594275A
JPS594275A JP10186983A JP10186983A JPS594275A JP S594275 A JPS594275 A JP S594275A JP 10186983 A JP10186983 A JP 10186983A JP 10186983 A JP10186983 A JP 10186983A JP S594275 A JPS594275 A JP S594275A
Authority
JP
Japan
Prior art keywords
signal
line
synchronization
pulse
synchronization signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10186983A
Other languages
English (en)
Inventor
アントニウス・ヘンドリツクス・ヒユ−ベルタス・ヨゼフ・ニ−ルセン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Philips Gloeilampenfabrieken NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Philips Gloeilampenfabrieken NV filed Critical Philips Gloeilampenfabrieken NV
Publication of JPS594275A publication Critical patent/JPS594275A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/12Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 発明の分骨及び従来技術の説明 本発明は、到来ビデオ信号に含まれる複合(第1)同期
信号を再生器に供給する装置を具え、該再生器は前記第
1同期信号を遅延する遅延素子と、前記第1同期信号が
供給される第1入力端子及び前記遅延された第1同期信
号が供給される第2入力端子を有する処理段を含み、フ
ィールド掃引期間中、前記第1同期信号内のパルスの前
縁に対し略々一定の位相関係にある前縁を有すると共に
略々一定の持続時間を有するライン周波数のパルスを含
む第2同期信号を発生し、該第2同期信号をライン位相
制御ループに供給して前記第2同期信号内に存在するラ
イン同期信号と略々一定の位相関係を有するライン周波
数の信号を発生させるようにした画像表示装置用ライン
同期回路に関するものである。
斯るライン同期回路は米国特許第350238号明細書
に開示されている。この既知の回路はライン周波数の2
倍の周波数のクロック信号を発生・するクロック発生器
も具え、このクロック信号を第1同期信号と同一の時間
だけ遅延させる。これら2つの遅延した信号を遅延して
ない第1同期信号とともにANDゲートから成る処理段
に供給してその出力端子に再生した第2同期信号を得る
この第2同期信号は、もとのライン同期ノぐルスの第2
半部中に発生する持続時間が略々一定のライン周波数の
パルスを含む。従って、こnらノクルスの前縁はライン
周期間隔でくり返す所定の瞬時(こ発生する。
この既知の回路は、位相制御ループの一部を構成する位
相弁別器の出力信号量がループの同期状態において一定
に維持されるとしλう利点を有する。
しかし、その再生第2同期信号はフィールドブランキン
グ期間内の2つの等化パルス期間中、<ルスを含まない
。この結果、前記位相弁別器の出力信号量がその目標値
に対し偏差を生じ、従ってフィールドブランキング期間
の終了時にまだ除去されていない制御摂生を生ずる。そ
の結果としてフィールドの第1ラインは誤った位相を有
し、そのた、めに画像の上部で垂直直線が曲線に表示さ
れることが起り得るう 発明の概要 本発明の目的は上述の点を改良した上述した種類のライ
ン同期回路を提供することにあり、本発明はこの目的の
ために上述した種類のライン同期回路において、前記遅
延線により発生される遅延時間を第1同期信号内に存在
するライン同期パルスの予想される持続時間の半分に略
々等しいかそれより短かい時間とし、且つ前記再生器G
こは前記処理段に供給される信号の一つを反転する反転
段も設けて、第2同期信号はフィールドブランキング期
間中もフィールド掃引期間中と同一の前記略々一定の持
続時間及び前記略々一定の位相関係にある前縁を有する
パルスを含訃ように構成したことを特徴とする。
遅延素子は供給された信号の波形の変形を殆んど生ずる
ことなく遅延するタイプのものとするのが好適である。
この場合雑音に対する感度を著し・、〈低下することが
できる。
ライン位相制御ループが公称状態においてライン周波数
の多数倍の周波数の信号を発生する発振器を含む場合に
は、遅延素子はシフトレジスタとし、前記発振器からの
信号をそのクロック信号とすることができる。
第1同期信号を再生器に供給する装置が2つの値しか取
り得ない出力信号を発生する同期分離器を具える場合に
は前記処理段は一致段とすることができる。
実施例の説明 以下、本発明を図面を参照して実施例につき詳細に説明
する。
第1図に示す再生器は整流器を後続した微分フィルタか
ら成る。この再生器には同期分離器から受信同期信号が
供給される。既知の簡単な微分フィルタは到来パルスの
前縁を取り出すことができるが、復縁に応答して発生さ
れるパル子は整流器で除去するようにした高域フィルタ
で与えられる。
、しかし、断るフィルタは高周波成分を低周波成分より
少ない減衰で通すという欠点を有する。
ライン同期信号の周波数スペクトルはその情報の大部分
を低周波数側に含むので、このことは雑音の影響が大き
いことを意味する。
第1図に示すフィルタは同期信号を遅延する遅延素子1
を具える。この遅延素子1は供給された信号全体をその
波形を殆んど変えることなく遅延するタイプのもの、例
えば遅延線とする。得られた遅延信号は反転段2で反転
される。反転段2の出力信号と遅延されてない同期信号
を加算段8に供Mt6゜第2a図に、このフィルタの入
力端子に供給される同期信号の2個の正方向のライン同
期パルスを示す。第2b図は反転段2の出力端子に得ら
れる信号を示す。この信号はその前縁だけでなく全体が
所定時間だけ遅延されている。加算段3で加算されて得
られる信号を第2c図に示す。
この信号の正部分(第2d図)を整流器4を通してライ
ン位相制御ループに供給する。第2図の波形図から、再
生されたパルスの前縁は入力信号の前縁と一致すると共
に、その後縁は遅延素子1により発生される遅延時間に
等しい一定時間後に発生すること明らかである(尚、第
2図において、Tはライン周期を示し、ヨーロッパ又は
アメリカの標準規格では約64μsである)。遅延時間
としては到来信号内に存在し得る最短/<ルス、特に等
価パルスの持続時間(ライン同期パルスの持続時間の半
分)より短かい時間を選択する。遅延時間の選択はある
程度自由であるが、その時間を短かくしすぎると、当業
者に明らかなように、回路の雑音感度が増大する。
第2a図において、矢印は短かい雑音ノくルスNを示す
。第2b、c及びd図から明らかなように雑音パルスN
は所望信号を劣化することなく搬送される。遅延素子1
を単安定マルチノくイブレータで構成する場合には、短
持続時間の雑音パルスの代りにライン位相制御ループに
悪影響を与える長い持続時間のパルスを発生する。更に
、この場合には遅延時間が例えば温度の影響で変化する
と、遅延パルスの前後縁の時間位置が変化する。これに
対し、本発明の場合には第2d図のパルスの前縁は変化
しない。従って、整流器4の後段に得られる信号はもと
のパルスHより短かい持続時間を有するライン周波数の
パルス信号となり、雑音感度が小さく、シかも妨害パル
スに対する感度も劣化、しない。
第3図は第1図の回路の変形例を使用したライン同期回
路の実施例を示す。第3図において、5は低域フィルタ
を示し、これにはテレビジョン受信機の受信部において
発生され処理された到来ビデオ信号が供給される。この
フィルタ5 ハ約I MH7の帯域幅を有し、雑音を僅
かに減衰する。このビデオ信号は次いで同期分離回路6
に供給され、この回路6は複合同期信号を発生する。こ
の同期分離回路6はその出力信号が2つの値しか取り得
ない既知の構成のものである場合には、再生器は第8図
に示す構成のものとすることができる。分離回路6から
の信号はフィールド同期回路用のフィールド同期分離回
路(図示せず)に供給すると共に反転出力端子を有する
遅延素子1及びANDゲ−ドアに供給する。遅延時間は
ライン同期パルスの規定の持続時間の約半分に等しくす
る。ANDゲート7は一致段として動作し、整流器は不
要である。ANDゲート7の出力端子には、持続時間が
到来パルスの持続時間より短かく前縁が到来パルスの前
縁と一致するパルスを有する再生同期信号が得られる。
このANDゲート7からの再生同期信号が供給されるラ
イン位相制御ループは順に位相弁別器8、ループフィル
タ9及び電圧制御発振器10を具える。
発振器10は40 MHzの公称周波数を有する。この
発振器からの信号は分周回路11により2560分の1
に分周される。従って、この分周回路11はライン位相
制御ループの公称状態では15.625KH2の周波数
、即ちライン周波数(ヨーロッパ規格)分有する信号を
発生し、この信号は制御パルス発生回路12に供給され
る。この回路12は画像表示装置の種々の部分に使用す
るライン周波数個の信号、特にライン(水平)偏向用制
御信号を発生する。既知のように、回路12とライン偏
向回路との間に第2のライン位相制御ループを挿入する
ことができる。回路I2により発生された信号の一つは
位相弁別器8に供給され、この信号の位相がゲート7の
出力端子のライン同期パルスの位相と比較さnlその結
果発振器10の制御電圧が発生される。第8図の制御ル
ープには一致検出器も設けてループ利得を既知のように
プルイン状態と非プルイン状態とで変えることができ、
且つまたビデオ撮像兼表示装置により発生された信号の
受信時には回路】2から位相弁別器8に供給される信号
をキーイングするゲート回路を既知のようにスイッチオ
ン及びスイッチオフするようにするこ七もできる。
発振器10により発生される信号は画像表示装置の種々
の部分においてクロック信号として使用さ、れる。遅延
素子1は94ビツトシフトレジスタで構成し、これに前
記クロック信号が供給される。
従って、この遅延素子はクロック信号の94周期、即ち
ライン同期パルスの規定の持続時間の約半分の遅延時間
を発生する。
フィールド掃引期間中は位相弁別器8は整流器4から、
或はANDゲート7から第2d図に示すような再生同期
信号を受信すると共に回路12からのライン周波数の信
号を受信する。第4a図はフィールドブランキング期間
中に遅延素子1に供給される信号の一部を示す。この信
号は等化パルスEを含む。等化パルスEはライン同期パ
ルスと同一の極性であるがその持続時間はライン同期パ
ルスの半分であり、その繰返し数はライン周波数の2倍
である。この信号を略々パルスEの持続時間だけ遅延し
た後に反転すると第4b図の信号が得られるっ第4C図
は再生器の出力縫子に得られる信号を示す。この信号内
のパルスはノぐルスEと略々同一の持続時間を有する。
第4d図は回路1zにより位相弁別器8に供給される信
号を示す。
この信号はライン周波数でキーイングされる信号であり
、そのパルス縁は素子8〜12から成5制御ループの同
期状態において第4C図の中心と略々一致し、従って第
4a図に示すパルスに対し一定の極めて小さい位相差を
有する。尚、第40図に示すパルスとパルスの間に発生
ず払第4c図のパルスは上記の制御に何の影−も与えな
い。
フィールド同期期間中、第4a図に示す信号はフィール
ド切込パルスSを有し、このパルスSはライン同期パル
スと同一の持続時間を有するが、極性は逆で、ライン周
波数の2倍のくり返し数を有する。第4図から明らかな
ように、フィールド同期期間においても第4c図の再生
信号のパルスは他の期間におけるパルスと同一の持続時
間を有すると共に第4a図の信号に対し同一の時間位置
を有する。更に、第4図から、第1フイールド切込パル
スSの前のフィールド同期パルスVの前縁により素子4
又は素子7の出力端子に、同−持続時間及び同一時間位
置を有するパルスが発生されることも明らかである。従
って、再生ライン同期信号のパルスは全フィールド周期
中同一持続時間と、市しい時間位置を有す、る。フィー
ルトランキング期間中にライン同期回路の妨害は生じな
いため、位相制御ループの帯域幅を減少させ、これによ
りその雑音動作を改善することができると共に円生器に
より生ずる前述の僅かな劣化を補償することができる。
本発明による再生器は例えば反転段の位置又は整流器の
導通方向に関し第1及び第3図に示す構成とは異なる構
成にすることができること明らかである。また、遅延素
子は任倉の既知の方法により、例えばアナログ技術を使
用して実現することもでき6つ
【図面の簡単な説明】
第1図は本発明ライン同期回路に使用し得る再生器の第
1の実施例の回路図、 第2図は第1図の回路において発生する種々の信号波形
図、 第3図は再生器の第2の実施例を具える本発明ライン同
期回路の基本回路図、 第4図は第1及び第8図の再生器の画側においてフィー
ルドブランキング期間中に生ずる種々の信号波形図であ
る。 1・・・遅延素子     2・・・反転段3・・加算
段      4・・・整流器5・・・低域フィルタ 
  6・・・同期分離回路7・・・ANDゲート   
 8・・・位相弁別器9・・・ループフィルタ  1o
・・・電圧制御発振器11・・・分周段      1
2・・・制御パルス発生回路特許出願人   エヌ・K
−・フィリップス・フルーイランペンファブリケン 早ヒ 3 1)  −〇   (Jl

Claims (1)

  1. 【特許請求の範囲】 t 到来ビデオ信号に含まれる複合(第1)同期信号を
    再生器に供給する装置を具え、該再生器は前記第1同期
    信号を遅延する遅延素子と、前記第1同期信号が供給さ
    れる第1入力端子及び前記遅延された第1同期信号が供
    給される第2入力端子を有する処理段を含み、フィール
    ド掃引期間中、前記第1同期信号内のパルスの前縁に対
    し略々一定の位相関係にある前縁を有すると共に略々一
    定の持続時間ヲ有するライン周波数のパルスを含む第2
    同期信号を発生し、該第2同期信号をライン位相制御ル
    ープに供給して前記第2同期信号内に存在するライン同
    期信号と略々一定の位相関係を有するライン周波数の信
    号を発生させるようにした画像表示装置用ライン同期回
    路において、前記遅延素子により発生される遅延時間を
    前記第1同期信号内に存在するライン同期パルスの予想
    される持続時間の半分に略々等しいかそれより短かい時
    間にし、且つ前記再生器には前記処理段に供給される信
    号の一方を反転する反転段も設け、前記第2同期信号は
    フィールドブランキング期間中も前記路々一定の位相関
    係にある前縁を有すると共に前記路々一定の持続時間を
    有するパルスを含むよう構成したことを特徴とするライ
    ン同期回路。 λ 特許請求の範囲第1項記載のライン同期回路におい
    て、前記遅延素子は供給された信号の波形を殆んど変形
    することなく遅延するタイプのものとしたことを特徴と
    するライン同期回路。 & ライン位相制御ループが公称状態においてライン周
    波数の多数倍の周波数の信号をう6生、する発振器を具
    える特1FT−請求の範囲第2項記載のライン同期回路
    において、前記遅延素子はシフトレジスタとし、前記発
    振器からの信号をそのクロック信号としたことを特徴と
    するライン同期回路。 表 特許請求の範囲第1項又は第2項記載のライン同期
    回路において、前記第2同期信号のパルスの前縁は前記
    第1同期信号のパルスの前縁と一致することを特徴とす
    るライン同期回路。 & 特許請求の範囲第4項記載のライン同期回路におい
    て、前記処理段はこれに供給される信号を互に加算する
    加算段と、得られた信号の、前記第1同期信号のパルス
    の極性に対応する極性の信号成分を通す整流器とを具え
    ることを特徴とするライン同期回路。 a 特許請求の範囲第4項記載のライン同期回路におい
    て、前記第1同期信号を再生器に供給する装置は2つの
    値しか取り得ない出力信号を出力する同期分離器とし、
    且つ前記処理段は一致段としたことを特徴とするライン
    同期回路。
JP10186983A 1982-06-09 1983-06-09 ライン同期回路 Pending JPS594275A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
NL8202320A NL8202320A (nl) 1982-06-09 1982-06-09 Lijnsynchroniseerschakling voor een beeldweergeefinrichting.
NL8202320 1982-06-09

Publications (1)

Publication Number Publication Date
JPS594275A true JPS594275A (ja) 1984-01-11

Family

ID=19839848

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10186983A Pending JPS594275A (ja) 1982-06-09 1983-06-09 ライン同期回路

Country Status (5)

Country Link
JP (1) JPS594275A (ja)
DE (1) DE3319283A1 (ja)
FR (1) FR2528648A1 (ja)
GB (1) GB2122450A (ja)
NL (1) NL8202320A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63215170A (ja) * 1987-03-03 1988-09-07 Seiko Epson Corp 水平同期pll回路

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63224480A (ja) * 1987-03-13 1988-09-19 Nec Corp 同期信号発生装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1762841B1 (de) * 1968-09-07 1970-07-30 Fernseh Gmbh Verfahren und Schaltungsanordnung zur Steuerung des zeitlichen Ablaufs bei der UEbertragung eines Halbbildes eines Fernsehsignals von einem ersten System,beispielsweise einer Fernsehkamera,in ein zweites System,beispielsweise eine elektronische Rechenanlage

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63215170A (ja) * 1987-03-03 1988-09-07 Seiko Epson Corp 水平同期pll回路

Also Published As

Publication number Publication date
GB8315471D0 (en) 1983-07-13
DE3319283A1 (de) 1983-12-15
FR2528648A1 (fr) 1983-12-16
GB2122450A (en) 1984-01-11
NL8202320A (nl) 1984-01-02

Similar Documents

Publication Publication Date Title
US5157359A (en) Carrier reset fm modulator and method of frequency modulating video signals
JPS6123708B2 (ja)
EP0602207A1 (en) Synchronising signal generator
US5404230A (en) Color burst phase correcting color signal reproducing circuit
JPS594275A (ja) ライン同期回路
JPS6057276B2 (ja) ビデオ信号処理方式
JPH05130448A (ja) 水平afc回路
US3990103A (en) Input oscillators for time base correctors
JPS625515B2 (ja)
EP0487184A2 (en) Circuit for recording and reproducing time base error corrector reference signal
JPS5855718B2 (ja) 時間軸補正装置
JP2854173B2 (ja) 同期信号分離形成装置
JP2743428B2 (ja) バーストゲートパルス発生回路
JPS62164269A (ja) 磁気記録再生装置
JPS614386A (ja) 信号処理装置
JPS6282798A (ja) ライン書込用アドレスリセツト信号発生回路
JPS60151877A (ja) デ−タ再生装置
JPS6031284B2 (ja) サンプル値制御位相同期方式
JPS6229286A (ja) 走査線位置制御装置
JPS6113785A (ja) 時間軸エラ−補正装置
JPS5940352B2 (ja) カラ−テレビジョン信号処理装置
JPS6249736A (ja) バイフエ−ズ変調信号のクロツク再生回路
JPH05110893A (ja) 同期信号分離形成装置
JPH04192885A (ja) テレビジョン受像機の水平同期回路
JPS6232784A (ja) ビデオテ−プレコ−ダにおける時間軸変動補正方式