JPH05100946A - 半導体記憶装置 - Google Patents

半導体記憶装置

Info

Publication number
JPH05100946A
JPH05100946A JP3183667A JP18366791A JPH05100946A JP H05100946 A JPH05100946 A JP H05100946A JP 3183667 A JP3183667 A JP 3183667A JP 18366791 A JP18366791 A JP 18366791A JP H05100946 A JPH05100946 A JP H05100946A
Authority
JP
Japan
Prior art keywords
data
terminal
read
address
terminals
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP3183667A
Other languages
English (en)
Other versions
JP3169639B2 (ja
Inventor
Yoshiya Kogure
佳也 小暮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP18366791A priority Critical patent/JP3169639B2/ja
Priority to US07/902,719 priority patent/US5319596A/en
Priority to CA002072046A priority patent/CA2072046C/en
Priority to EP92110672A priority patent/EP0520425B1/en
Priority to DE69224559T priority patent/DE69224559T2/de
Publication of JPH05100946A publication Critical patent/JPH05100946A/ja
Application granted granted Critical
Publication of JP3169639B2 publication Critical patent/JP3169639B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4009Coupling between buses with data restructuring
    • G06F13/4018Coupling between buses with data restructuring with data-width conversion
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/04Addressing variable-length words or parts of words
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/16Multiple access memory array, e.g. addressing one storage element via at least two independent addressing line groups

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Static Random-Access Memory (AREA)
  • Dram (AREA)
  • Memory System (AREA)

Abstract

(57)【要約】 【目的】 1タイムスロットに1度のクロックタイミン
グで、任意のメモリアドレスにデータを書き込むのと同
時に複数のデータを読み出すことを可能とする。 【構成】 N個のMポートRAM8〜11の第1から第
(M−1)ポートアドレス端子ならびにデータ出力端子
OUTにそれぞれ独立した読出しアドレス端子2〜5な
らびにデータ出力端子12〜15を接続し、第Mポート
アドレス端子およびデータ入力端子INに共通の書込み
アドレス端子6およびデータ入力端子1を接続した構造
とする。 【効果】 1タイムスロットに1度のタイミングで、特
定のメモリアドレスにデータを書き込むのと同時にN×
(M−1)個の異なるデータを同時に読み出すことがで
きる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、同期式RAM(ランダ
ムアクセスメモリ)からなる半導体記憶装置に利用さ
れ、特に、任意のアドレスに同一のデータを書き込み、
それと同時に複数のデータを読み出すことが可能な同期
式RAMからなる半導体記憶装置に関する。
【0002】
【従来の技術】図4はかかる従来の同期式RAMからな
る半導体記憶装置の一例の要部を示すブロック構成図で
ある。
【0003】本従来例は、1ポートRAM49と、アド
レスを選択入力するセレクタ48と、RAM49の出力
をシリアルパラレル変換するシリアルパラレル変換回路
50と、入力データDIを入力するデータ入力端子41
と、R/W(読出し/書込み)制御信号R/Wを入力す
る読出し書込み端子42と、クロック信号CLKを入力
するクロック端子43と、読出しアドレスRADD
(N)を入力する読出しアドレス端子44と、読出しア
ドレス(N−1)を入力する読出しアドレス端子45
と、書込みアドレスWADDを入力する書込みアドレス
端子46と、アドレスセレクト信号SELを入力するア
ドレスセレクト端子47と、出力データDO(N)を出
力するデータ出力端子(N)51と、出力データDO
(N−1)を出力するデータ出力端子(N−1)52
と、出力データDO(N−2)を出力するデータ出力端
子(N−2)53とを含んでいる。なおここでNは2以
上の正の整数を表す。
【0004】次に、本従来例の動作について図5に示す
動作タイミング図を参照して説明する。なお図5は説明
を簡単にするためにN=2の場合を示す。
【0005】図4に示すように、1ポートRAMで1タ
イムスロットにN個の異なるアドレスのデータを同時に
取り出そうとすると、1ポートRAM49に1タイムス
ロット内に(N+1)倍の周波数のクロック信号CLK
を入力し、セレクタ48で切り換えたN個の多重アドレ
スをアクセスし、〔Read(N),Read(N−
1)、…,Write〕のシーケンスで制御され出力し
たデータをシリアルパラレル変換器50でシリアルパラ
レル変換し、出力データDO(N)、DO(N−1)、
…を分配出力する。
【0006】
【発明が解決しようとする課題】以上説明したように、
図4に示す従来の1ポートRAMを用いた構成の場合、
1タイムスロットにN個の異なるアドレスのデータを同
時に取り出そうとすると、1ポートRAMに1タイムス
ロット内に(N+1)倍の周波数のクロック信号を入力
する必要があり、クロック信号の周波数が高くなった場
合、RAMを動作させることができなくなったり、RA
Mに高い特性を要求するため、LSIの歩留まりが低下
する欠点があった。
【0007】本発明の目的は、前記の欠点を除去するこ
とにより、1タイムスロットに1度のクロックタイミン
グで、任意のメモリアドレスにデータを書き込むのと同
時に複数のデータを読み出すことができる同期式RAM
からなる半導体記憶装置を提供することにある。
【0008】
【課題を解決するための手段】本発明は、クロック信号
に同期して動作するN個(Nは2以上の正の整数)のM
ポートRAM(Mは2以上の正の整数)と、各Mポート
RAMのデータ入力端子共通に書込みデータを入力する
データ入力端子と、各MポートRAMの第一から第(M
−1)ポートアドレス端子にそれぞれ独立に読出しアド
レスを入力するN×(M−1)個の読出しアドレス端子
と、各ポートRAMの第Mポートアドレス端子に共通に
書込みアドレスを入力する書込みアドレス端子と、各M
ポートRAMのデータ出力端子からそれぞれ独立に読出
しデータを出力するN×(M−1)個のデータ出力端子
とを含むことを特徴とする。
【0009】また、本発明は、M=2であることが好ま
しい。
【0010】また、本発明は、N=M=2であることが
好ましい。
【0011】
【作用】N個のMポートRAMには、書込みアドレス端
子から共通に同一アドレスに同一データが書き込まれ
る。一方、読出し時には、各MポートRAMごとにそれ
ぞれ独立した読出しアドレス端子から異なる読出しアド
レスが入力され、それに対応して各MポートRAMから
はそれぞれ異なる読出しデータが独立したデータ出力端
子に出力される。
【0012】従って、1タイムスロットに1度のクロッ
クタイミングで、N×(M−1)個の異なるデータを読
み出すことが可能となり、さらに、それと同時に任意の
アドレスに同一データを書き込むことが可能となる。
【0013】なお、M=2、さらにはN=M=2とする
ことにより、実用的なものを容易に得ることができる。
【0014】
【実施例】以下、本発明の実施例について図面を参照し
て説明する。
【0015】図1は本発明の第一実施例の要部を示すブ
ロック構成図で、本発明の基本的な構成を示す。
【0016】本第一実施例は、本発明の特徴とするとこ
ろの、MポートRAM(N)8、(N−1)9、(N−
2)10および(N−3)11を備え、各MポートRA
M(N)8、(N−1)9、(N−2)10および(N
−3)11の、入力端子INは、入力データDIを入力
するデータ入力端子1に共通接続され、第一ポートアド
レス端子は、読出しアドレスRADD(N)を入力する
読出しアドレス端(N)2、読出しアドレスRADD
(N−1)を入力する読出しアドレス端子(N−1)
3、読出しアドレスRADD(N−2)を入力する読出
しアドレス端子(N−2)4、および読出しアドレスR
ADD(N−3)を入力する読出しアドレス端子(N−
3)5にそれぞれ接続され、第Mポートアドレス端子
は、書込みアドレスWADDを入力する書込みアドレス
端子6に共通接続され、クロック端子CLKは、クロッ
ク信号CLKが入力されるクロック端子7に共通接続さ
れ、出力端子OUTは、出力データDO(N)を出力す
るデータ出力端子(N)12、出力データDO(N−
1)を出力するデータ出力端子(N−1)13、出力デ
ータDO(N−2)を出力するデータ出力端子(N−
2)14、および出力データDO(N−3)を出力する
データ出力端子(N−3)15にそれぞれ接続される。
【0017】なおここで、MおよびNは2以上の正の整
数を表す。
【0018】図2は本発明の第二実施例の要部を示すブ
ロック構成図で、図1においてN=M=2の場合を示
す。
【0019】本第二実施例は、2ポートRAM(2)2
8および(1)29を備え、各2ポートRAM(2)2
8および(1)29の入力端子INは入力データDIが
入力されるデータ入力端子21に共通接続され、第一ポ
ートアドレス端子は、読出しアドレスRADD(2)が
入力される読出しアドレス端子(2)22、および読出
しアドレスRADD(1)が入力される読出しアドレス
端子(1)23にそれぞれ接続され、第二ポートアドレ
ス端子は、書込みアドレスWADDが入力される書込み
アドレス端子26に共通接続され、クロック端子CLK
はクロック信号CLKが入力されるクロック端子27に
共通接続され、出力OUTは、出力データDO(2)が
出力されるデータ出力端子(2)32、および出力デー
タDO(1)が出力されるデータ出力端子(1)33に
それぞれ接続される。
【0020】次に、本第二実施例の動作について図3に
示す動作タイミング図を参照して説明する。
【0021】データ書込み時は、書込みアドレス端子2
6から書込みアドレスWADDを各2ポートRAM
(2)28および(1)29に入力し、同一アドレスに
同時にデータ入力端子21より同一入力データDIを書
き込む。
【0022】データの読出し時は、2ポートRAM
(2)28に対して読出しアドレス端子(2)22より
読出しアドレスRADD(2)を入力し、2ポートRA
M(1)29に対して読出しアドレス端子(1)23よ
り読出しアドレスRADD(2)とは異なる読出しアド
レスRADD(1)を入力することにより、2ポートR
AM(2)28からは出力データDO(2)がデータ出
力端子(2)32に出力され、2ポートRAM(1)2
9からは出力データDO(2)とは異なる出力データD
O(1)がデータ出力端子(1)33に出力される。
【0023】すなわち、本第二実施例によると、1タイ
ムスロット内に1度のクロックタイミングで異なるデー
タを読み出すことができる。なおこの場合、1度のクロ
ックタイミングで読み出せるデータ数は、図1の一般的
な構成ではN×(M−1)で与えられる。
【0024】さらに、本第二実施例では2ポートRAM
を用いているので、書込み動作と読出し動作とを同時に
行うことができる。
【0025】なお、以上の実施例のほかに、例えば、2
ポートRAMを3個以上用いる構成も多数のデータを同
時出力させるには有用である。
【0026】
【発明の効果】以上説明したように、本発明は、クロッ
クに同期して動作するN個のMポートRAMの、第一か
ら第(M−1)ポートアドレス端子ならびに読出しデー
タ出力端子にそれぞれ独立したN×(M−1)個の読出
しアドレス端子ならびにデータ出力端子を接続し、第M
ポートアドレス端子およびデータ入力端子にそれぞれ共
通の書込みアドレス端子およびデータ入力端子を接続す
る構造を有することによって、1タイムスロットに1度
のクロックタイミングでN×(M−1)個のデータを読
み出し、それと同時に任意のアドレスに同一のデータを
書き込むことが可能である効果がある。
【0027】また、RAMに高い特性を要求しなくとも
よくなり、LSIの歩留まりを向上できる効果も得られ
る。
【図面の簡単な説明】
【図1】本発明の第一実施例を示すブロック構成図。
【図2】本発明の第二実施例を示すブロック構成図。
【図3】その動作タイミング図。
【図4】従来例を示すブロック構成図。
【図5】その動作タイミング図。
【符号の説明】
1、21、41 データ入力端子 2、44 読出しアドレス端子(N) 3、45 読出しアドレス端子(N−1) 4 読出しアドレス端子(N−2) 5 読出しアドレス端子(N−3) 6、26、46 書込みアドレス端子 7、27、43 クロック端子 8MポートRAM(N) 9MポートRAM(N−1) 10 MポートRAM(N−2) 11 MポートRAM(N−3) 12、51 データ出力端子(N) 13、52 データ出力端子(N−1) 14、53 データ出力端子(N−2) 15 データ出力端子(N−3) 22 読出しアドレス端子(2) 23 読出しアドレス端子(1) 28 2ポートRAM(2) 29 2ポートRAM(1) 32 データ出力端子(2) 33 データ出力端子(1) 42 読出し書込み端子 47 アドレスセレクト端子 48 セレクタ 49 1ポートRAM 50 シリアルパラレル変換回路 CLK クロック信号 DI 入力データ DO(N)、DO(N−1)、DO(N−2)、DO
(N−3) 出力データ RADD(2)、RADD(1)、RADD(N)、R
ADD(N−1)、RADD(N−2)、RADD(N
−3) 読出しアドレス R/W 読出し/書込み信号 WADD 書込みアドレス

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 クロック信号に同期して動作するN個
    (Nは2以上の正の整数)のMポートRAM(Mは2以
    上の正の整数)と、 各MポートRAMのデータ入力端子共通に書込みデータ
    を入力するデータ入力端子と、 各MポートRAMの第一から第(M−1)ポートアドレ
    ス端子にそれぞれ独立に読出しアドレスを入力するN×
    (M−1)個の読出しアドレス端子と、 各ポートRAMの第Mポートアドレス端子に共通に書込
    みアドレスを入力する書込みアドレス端子と、 各MポートRAMのデータ出力端子からそれぞれ独立に
    読出しデータを出力するN×(M−1)個のデータ出力
    端子とを含むことを特徴とする半導体記憶装置。
  2. 【請求項2】 M=2である請求項1に記載の半導体記
    憶装置。
  3. 【請求項3】 N=M=2である請求項1に記載の半導
    体記憶装置。
JP18366791A 1991-06-27 1991-06-27 半導体記憶装置 Expired - Fee Related JP3169639B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP18366791A JP3169639B2 (ja) 1991-06-27 1991-06-27 半導体記憶装置
US07/902,719 US5319596A (en) 1991-06-27 1992-06-23 Semiconductor memory device employing multi-port RAMs
CA002072046A CA2072046C (en) 1991-06-27 1992-06-23 Semiconductor memory device
EP92110672A EP0520425B1 (en) 1991-06-27 1992-06-25 Semiconductor memory device
DE69224559T DE69224559T2 (de) 1991-06-27 1992-06-25 Halbleiterspeicher

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18366791A JP3169639B2 (ja) 1991-06-27 1991-06-27 半導体記憶装置

Publications (2)

Publication Number Publication Date
JPH05100946A true JPH05100946A (ja) 1993-04-23
JP3169639B2 JP3169639B2 (ja) 2001-05-28

Family

ID=16139826

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18366791A Expired - Fee Related JP3169639B2 (ja) 1991-06-27 1991-06-27 半導体記憶装置

Country Status (5)

Country Link
US (1) US5319596A (ja)
EP (1) EP0520425B1 (ja)
JP (1) JP3169639B2 (ja)
CA (1) CA2072046C (ja)
DE (1) DE69224559T2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0713847A (ja) * 1993-04-26 1995-01-17 Nec Corp 半導体記憶装置
US5436863A (en) * 1993-04-26 1995-07-25 Nec Corporation Semiconductor memory device

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1996007139A1 (en) * 1994-09-01 1996-03-07 Mcalpine Gary L A multi-port memory system including read and write buffer interfaces
JPH1168797A (ja) * 1997-08-26 1999-03-09 Nec Corp 可変長セル対応位相乗換装置
US7114056B2 (en) 1998-12-03 2006-09-26 Sun Microsystems, Inc. Local and global register partitioning in a VLIW processor
US7117342B2 (en) 1998-12-03 2006-10-03 Sun Microsystems, Inc. Implicitly derived register specifiers in a processor
US6343348B1 (en) * 1998-12-03 2002-01-29 Sun Microsystems, Inc. Apparatus and method for optimizing die utilization and speed performance by register file splitting
JP5070656B2 (ja) * 2000-12-20 2012-11-14 富士通セミコンダクター株式会社 半導体記憶装置
US7120761B2 (en) 2000-12-20 2006-10-10 Fujitsu Limited Multi-port memory based on DRAM core
EP1564749B8 (en) * 2000-12-20 2009-02-18 Fujitsu Microelectronics Limited Multi-port memory based on DRAM core
DE10350281A1 (de) * 2003-10-28 2005-06-16 Infineon Technologies Ag Speicherzugriffsverfahren mit verzögertem Schreibsteuersignal und Datenverarbeitungsvorrichtung
US9076553B2 (en) 2013-11-13 2015-07-07 Taiwan Semiconductor Manufacturing Company Limited SPSRAM wrapper

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62272352A (ja) * 1986-05-21 1987-11-26 Matsushita Graphic Commun Syst Inc メモリ制御回路

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59151371A (ja) * 1983-02-03 1984-08-29 Toshiba Corp 半導体メモリ素子
US4616310A (en) * 1983-05-20 1986-10-07 International Business Machines Corporation Communicating random access memory
US4893279A (en) * 1986-03-04 1990-01-09 Advanced Micro Devices Inc. Storage arrangement having a pair of RAM memories selectively configurable for dual-access and two single-access RAMs
US4912680A (en) * 1987-09-03 1990-03-27 Minolta Camera Kabushiki Kaisha Image memory having plural input registers and output registers to provide random and serial accesses
US5014247A (en) * 1988-12-19 1991-05-07 Advanced Micro Devices, Inc. System for accessing the same memory location by two different devices
US4933909A (en) * 1988-12-19 1990-06-12 Bull Hn Information Systems Inc. Dual read/write register file memory
DE68922738T2 (de) * 1989-12-23 1996-01-25 Ibm Hochintegrierter Halbleiterspeicher mit Mehrfachzugang.

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62272352A (ja) * 1986-05-21 1987-11-26 Matsushita Graphic Commun Syst Inc メモリ制御回路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0713847A (ja) * 1993-04-26 1995-01-17 Nec Corp 半導体記憶装置
US5436863A (en) * 1993-04-26 1995-07-25 Nec Corporation Semiconductor memory device

Also Published As

Publication number Publication date
EP0520425B1 (en) 1998-03-04
CA2072046C (en) 1997-12-09
JP3169639B2 (ja) 2001-05-28
CA2072046A1 (en) 1992-12-28
EP0520425A3 (en) 1995-03-22
US5319596A (en) 1994-06-07
DE69224559D1 (de) 1998-04-09
EP0520425A2 (en) 1992-12-30
DE69224559T2 (de) 1998-07-23

Similar Documents

Publication Publication Date Title
KR850004684A (ko) 반도체 기억 장치
JPH05100946A (ja) 半導体記憶装置
US4903231A (en) Transposition memory for a data processing circuit
KR930006722A (ko) 반도체 기억장치 및 그 출력제어 방법
US5500825A (en) Parallel data outputting storage circuit
JPH0614003A (ja) データ処理回路
JP2509176B2 (ja) デ−タ速度変換処理回路
JP3057728B2 (ja) 半導体記憶装置
JPH04360425A (ja) 半導体記憶装置
JPS6347396B2 (ja)
JP3034548B2 (ja) 時間スイッチ
JPS63136814A (ja) デイジタル遅延回路
JPH0750876B2 (ja) フレーム変換回路
JPH0237035B2 (ja)
JP2623519B2 (ja) 時間スイツチ回路
JPS59195B2 (ja) 時分割交換方式
JPH04293391A (ja) タイムスロット変換回路
JPS5940797A (ja) 時間スイツチ回路
JPH0659111B2 (ja) 時間スイッチ
JPS61121597A (ja) 時分割通話路方式及び装置
JPH03263686A (ja) 半導体記憶装置
JPH05244106A (ja) フレーム変換装置
JPH07121153B2 (ja) 時間スイツチ
JPH06104935A (ja) ディジタル変調器用ベースバンド信号生成回路
JPH09212336A (ja) 時分割fifo及びfifo

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees